--- /srv/rebuilderd/tmp/rebuilderdjrrM0t/inputs/qemu-system-sparc_10.2.1+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdjrrM0t/out/qemu-system-sparc_10.2.1+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-13 07:30:07.000000 debian-binary │ -rw-r--r-- 0 0 0 1356 2026-02-13 07:30:07.000000 control.tar.xz │ --rw-r--r-- 0 0 0 2104044 2026-02-13 07:30:07.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 2103852 2026-02-13 07:30:07.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-sparc │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x186eb1 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x5612cc 0x005612cc 0x005612cc 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x561294 0x00561294 0x00561294 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x5612f8 0x5612f8 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x5612c0 0x5612c0 R E 0x10000 │ │ │ │ LOAD 0x566b08 0x00576b08 0x00576b08 0xd67dc 0x11b324 RW 0x10000 │ │ │ │ DYNAMIC 0x58c550 0x0059c550 0x0059c550 0x001b8 0x001b8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x5612d8 0x005612d8 0x005612d8 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x5612a0 0x005612a0 0x005612a0 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x566b08 0x00576b08 0x00576b08 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x566b08 0x00576b08 0x00576b08 0x294f8 0x294f8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 000715b8 0715b8 0893ba 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 000fa972 0fa972 009682 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00103ff4 103ff4 000390 00 A 5 16 4 │ │ │ │ [ 8] .rel.dyn REL 00104384 104384 07b2b0 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0017f634 17f634 001ab8 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 001810ec 1810ec 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 001810f8 1810f8 0029b8 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00183ab0 183ab0 2e7220 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 0046acd0 46acd0 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 0046acd8 46acd8 0f65f4 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 005612cc 5612cc 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 005612d4 5612d4 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 005612d8 5612d8 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00183ab0 183ab0 2e71e4 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 0046ac94 46ac94 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 0046aca0 46aca0 0f65f4 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00561294 561294 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 0056129c 56129c 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 005612a0 5612a0 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00576b08 566b08 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00576b08 566b08 00045c 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00576f64 566f64 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00576f68 566f68 0255e8 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 0059c550 58c550 0001b8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 0059c708 58c708 0038f4 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 005a0000 590000 0ad2e4 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -875,219 +875,219 @@ │ │ │ │ 871: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (8) │ │ │ │ 872: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 873: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 874: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 875: 00690bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 876: 00250131 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 877: 00642270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 878: 0034ab35 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 878: 0034aaf5 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 879: 005a1bb4 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 880: 0032cd6d 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 880: 0032cd2d 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 881: 00690f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 882: 00647b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 883: 0064d7e4 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 884: 00645400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 885: 005a8fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 886: 0068faec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 887: 003d41f9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 888: 0032663d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 889: 0042303d 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 887: 003d41b9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 888: 003265fd 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 889: 00422ffd 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 890: 00690544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 891: 0069123e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 892: 0063fb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 893: 005933d0 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 894: 00690a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 895: 003d6805 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 895: 003d67c5 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 896: 001ac381 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 897: 0069147e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 898: 0069079a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 899: 00647be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 900: 00413625 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 901: 003eef45 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 900: 004135e5 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 901: 003eef05 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 902: 0063ce90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 903: 0040d159 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 903: 0040d119 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 904: 006900f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ - 905: 003dcff5 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 905: 003dcfb5 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 906: 001ba501 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 907: 006427f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 908: 004421bd 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 908: 0044217d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 909: 0069101c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 910: 00649070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 911: 0068fc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 912: 0042dd55 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 912: 0042dd15 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 913: 00646ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 914: 0064be38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 915: 003d067d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 915: 003d063d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 916: 00590870 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 917: 0064a908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 918: 00690538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 919: 0069095e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 920: 0063c488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ - 921: 00351381 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 921: 00351341 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 922: 00690c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 923: 0069075a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 924: 0063d160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 925: 006900cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 926: 00645a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 927: 00220f8d 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 928: 00642320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 929: 00690b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 930: 003c659d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 931: 0040b3c9 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 930: 003c655d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 931: 0040b389 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 932: 00690eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 933: 0025c549 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 934: 00642540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 935: 00225a85 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 936: 003d3081 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 936: 003d3041 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 937: 0068fe74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 938: 00691212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 939: 001dc385 44 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 940: 004647e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 940: 004647a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 941: 006911cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 942: 00690712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 943: 0063be04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 944: 002c52a9 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 945: 002c3ac5 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 946: 003f8771 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 947: 003b93c1 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ - 948: 0036300d 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 946: 003f8731 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 947: 003b9381 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 948: 00362fcd 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 949: 002a4b69 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 950: 001be059 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 951: 0066eca8 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 952: 002326bd 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 953: 004173f1 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 953: 004173b1 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 954: 006397e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 955: 0069035e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 956: 004101e9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 956: 004101a9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 957: 002d7455 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 958: 00690e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 959: 006917a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 960: 006911b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 961: 003f0875 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 962: 004625a1 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ - 963: 003b80c1 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 961: 003f0835 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 962: 00462561 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 963: 003b8081 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 964: 006910a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 965: 0026d8c9 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 966: 0068fc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 967: 0064976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 968: 00225899 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 969: 0063eb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 970: 0063cf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 971: 00462eb9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 971: 00462e79 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 972: 001e7c75 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 973: 0034cb71 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 973: 0034cb31 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 974: 0025e72d 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 975: 0044005d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 975: 0044001d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 976: 0063b668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 977: 0064a250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_DFAULT_EVENT │ │ │ │ 978: 00690932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 979: 00690eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 980: 00239221 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 981: 0069020a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 982: 0058959c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 983: 0063ec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 984: 001d7659 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 985: 006916b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 986: 00640534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 987: 00647748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 988: 001886d1 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 989: 00406a59 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 989: 00406a19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 990: 00690a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 991: 0063e2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 992: 00642a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 993: 006909b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 994: 0064baa4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 995: 00690c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 996: 005aacac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 997: 0069011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 998: 002130c9 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 999: 0068f9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1000: 0040a611 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1000: 0040a5d1 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1001: 0063dc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1002: 00296931 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1003: 0043276d 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1004: 003fddb1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1003: 0043272d 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1004: 003fdd71 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1005: 0063d190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ - 1006: 004372ed 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1007: 00543aa0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1006: 004372ad 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1007: 00543a68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1008: 006906e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1009: 00690eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1010: 0032b1d9 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1010: 0032b199 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1011: 006910c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1012: 0064c1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1013: 003d1d29 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1013: 003d1ce9 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1014: 001e35bd 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1015: 0040be2d 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1016: 003ca0c9 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1015: 0040bded 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1016: 003ca089 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1017: 0064aebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1018: 0023ac7d 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1019: 0068ff36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1020: 006912c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1021: 002bfa4d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1022: 0068f962 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1023: 0041555d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1023: 0041551d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1024: 00296d79 2 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1025: 002125d5 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1026: 001b010d 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1027: 001af409 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1028: 002d4211 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1029: 003fd629 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1029: 003fd5e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1030: 005a7aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1031: 0030eebd 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1031: 0030ee7d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1032: 0068fae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1033: 00382b91 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1033: 00382b51 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1034: 00691180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1035: 001e27ed 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1036: 0069049a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1037: 006497cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1038: 0063e408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1039: 002da291 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1040: 0068fa3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1041: 003c36e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1042: 002f203d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1043: 00419d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1041: 003c36a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1042: 002f1ffd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1043: 00419d11 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1044: 001f053d 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1045: 003c2119 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1045: 003c20d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1046: 00292a51 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1047: 00642210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1048: 0064cc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1049: 0030b6f9 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1049: 0030b6b9 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1050: 0068fe1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1051: 0044ef25 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1051: 0044eee5 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1052: 00691378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1053: 0063ff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ - 1054: 00429e1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1054: 00429ddd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1055: 002af4d1 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1056: 003f7695 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1056: 003f7655 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1057: 00639c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1058: 003fd459 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1058: 003fd419 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1059: 00647ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1060: 0068fcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ - 1061: 0035175d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1061: 0035171d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1062: 006423e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1063: 001dc431 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1064: 0068fe3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1065: 0064c7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1066: 00397ff5 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1066: 00397fb5 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1067: 0063dcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1068: 006441c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1069: 00690fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1070: 003eb2f9 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1070: 003eb2b9 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1071: 0063b88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1072: 001c6ef5 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1073: 0064a2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1074: 00690b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1075: 00335565 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1075: 00335525 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1076: 00648418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1077: 0063e908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1078: 004006cd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1078: 0040068d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1079: 00201a99 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1080: 00592490 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1081: 00643a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ - 1082: 0040eeed 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1082: 0040eead 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1083: 0063b89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1084: 0063e348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ 1085: 006903d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1086: 001b64e9 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1087: 0063a51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1088: 00690e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1089: 0063f9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ @@ -1099,220 +1099,220 @@ │ │ │ │ 1095: 0066f788 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1096: 0068feea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1097: 00691dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1098: 001b8dd1 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1099: 00690b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1100: 006901c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1101: 002da039 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ - 1102: 00330941 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ - 1103: 004603e5 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1104: 003480f1 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1105: 003e5a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1102: 00330901 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1103: 004603a5 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1104: 003480b1 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1105: 003e59d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1106: 00592c9c 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1107: 0068f924 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1108: 006913f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1109: 002bfe35 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1110: 0023cd91 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1111: 004256a5 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1111: 00425665 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1112: 00640554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1113: 002dec21 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1114: 004428e5 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1114: 004428a5 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1115: 006910de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1116: 002bc1e5 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1117: 0034ae1d 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1117: 0034addd 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1118: 001b62ed 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1119: 0069104c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1120: 001fdc4d 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1121: 00644d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_READL_EVENT │ │ │ │ 1122: 00691d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1123: 003e0ef9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1123: 003e0eb9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1124: 0068fd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1125: 003f88d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1125: 003f8899 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1126: 006904ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1127: 003e6c89 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1127: 003e6c49 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1128: 002dad75 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1129: 00294d39 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1130: 003ed709 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1130: 003ed6c9 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1131: 002573f5 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1132: 00644b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1133: 00646778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1134: 00690c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1135: 00645170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ 1136: 00232fc9 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1137: 0064b214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1138: 001f4b65 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1139: 0063c094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1140: 0064d244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1141: 00254e39 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1142: 003da455 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1142: 003da415 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1143: 00640114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1144: 0064cf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1145: 0063adb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1146: 006906a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1147: 00690e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1148: 0032ebc5 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1149: 00408ca1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1148: 0032eb85 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1149: 00408c61 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1150: 0063d3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1151: 0023893d 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ 1152: 002e7b45 28 FUNC GLOBAL DEFAULT 12 helper_rdasr17 │ │ │ │ - 1153: 00543b00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1153: 00543ac8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1154: 006408c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1155: 005a5b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1156: 002af40d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1157: 00272959 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1158: 00691a54 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ - 1159: 004087c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1160: 003029a1 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ - 1161: 002f0029 76 FUNC GLOBAL DEFAULT 12 helper_wrpsr │ │ │ │ - 1162: 00349d75 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ - 1163: 0045add1 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1164: 00457485 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1159: 00408785 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1160: 00302961 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1161: 002effed 76 FUNC GLOBAL DEFAULT 12 helper_wrpsr │ │ │ │ + 1162: 00349d35 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1163: 0045ad91 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1164: 00457445 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1165: 00690e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1166: 00644904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1167: 00690dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1168: 0069166e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1169: 003d0bc5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1169: 003d0b85 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1170: 001ba1b9 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1171: 002f6429 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1171: 002f63e9 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1172: 00690114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1173: 00647064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ - 1174: 0042112d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1174: 004210ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1175: 00691784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1176: 006900fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1177: 00690f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1178: 006905a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1179: 0069055e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1180: 0040f499 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1180: 0040f459 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1181: 00690f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1182: 0063fab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1183: 00691372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1184: 002ab5cd 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1185: 00450851 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1185: 00450811 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1186: 006916f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1187: 00309d11 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1188: 00437479 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1187: 00309cd1 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1188: 00437439 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1189: 00639700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1190: 005a3fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1191: 00691126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1192: 00336b31 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1192: 00336af1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1193: 0063cfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1194: 002ddef9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1195: 00305bad 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1195: 00305b6d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1196: 006912dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1197: 006916d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1198: 0063d94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1199: 005a79a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1200: 006905b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1201: 0030f0d9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1201: 0030f099 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1202: 002e6451 70 FUNC GLOBAL DEFAULT 12 helper_fsubd │ │ │ │ 1203: 00641960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1204: 0068fd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1205: 0034c32d 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1206: 0046627d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1207: 003e3dc5 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1205: 0034c2ed 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1206: 0046623d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1207: 003e3d85 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1208: 00647c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1209: 00644d70 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ - 1210: 00458be9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1211: 00437c01 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1212: 00351295 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1210: 00458ba9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1211: 00437bc1 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1212: 00351255 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1213: 002e65fd 212 FUNC GLOBAL DEFAULT 12 helper_fsubq │ │ │ │ - 1214: 003ea50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1214: 003ea4cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1215: 002ce939 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1216: 002e6355 58 FUNC GLOBAL DEFAULT 12 helper_fsubs │ │ │ │ 1217: 00220e7d 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1218: 00225ff9 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1219: 006910b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1220: 0063d750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ - 1221: 00401029 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1222: 00415851 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1221: 00400fe9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1222: 00415811 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1223: 006466c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1224: 0063ae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1225: 00413be9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1225: 00413ba9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1226: 0066e5dc 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1227: 0068fb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1228: 0069086c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1229: 002d7379 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1230: 0027a935 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1231: 0069130c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1232: 002109a5 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1233: 00690778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1234: 002de0b9 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1235: 0038127d 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1236: 003e39f5 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1235: 0038123d 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1236: 003e39b5 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1237: 00642f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1238: 005ae5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrtd │ │ │ │ 1239: 002de4ed 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1240: 0059297c 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1241: 00690c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1242: 00647ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1243: 00642930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1244: 00402f79 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1244: 00402f39 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1245: 0064c434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1246: 00350e5d 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1246: 00350e1d 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1247: 00226e49 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1248: 0043acd5 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1248: 0043ac95 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1249: 00646138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1250: 0033f01d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1251: 003dae65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1250: 0033efdd 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1251: 003dae25 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1252: 0069179e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1253: 002d6051 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1254: 00691466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1255: 00227f39 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1256: 002e700d 102 FUNC GLOBAL DEFAULT 12 helper_fnaddd │ │ │ │ 1257: 001ac431 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1258: 0031543d 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1258: 003153fd 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ 1259: 005ae680 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrtq │ │ │ │ - 1260: 003d23c1 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1260: 003d2381 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1261: 005ad054 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrts │ │ │ │ 1262: 006396a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1263: 00295879 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1264: 0040c475 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1264: 0040c435 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1265: 00690b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1266: 00690f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1267: 00245c19 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1268: 00691684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1269: 005a5ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ - 1270: 003cc515 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1270: 003cc4d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1271: 001e917d 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1272: 00253bf5 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1273: 00643bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1274: 006917d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1275: 002e6f79 74 FUNC GLOBAL DEFAULT 12 helper_fnadds │ │ │ │ - 1276: 003d5375 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1277: 0041ec49 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1276: 003d5335 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1277: 0041ec09 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1278: 001b8ebd 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1279: 00690992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1280: 0068fcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1281: 0063ffa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1282: 006915f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1283: 0024f12d 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1284: 0069161e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1285: 006911d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1286: 003c068d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1286: 003c064d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1287: 0068fa46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1288: 00257169 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1289: 006907a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1290: 0063e2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1291: 0063ad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1292: 0068ff94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ - 1293: 003dcdb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1293: 003dcd79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1294: 0063fe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1295: 002c1511 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1296: 003f9a7d 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1296: 003f9a3d 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1297: 006911a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1298: 00325f9d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1298: 00325f5d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1299: 0059c238 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1300: 003a8bc9 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1300: 003a8b89 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1301: 002aedb5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1302: 0042c959 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1302: 0042c919 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1303: 00644924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1304: 0063e2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1305: 00461fe9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1305: 00461fa9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1306: 00690b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1307: 0043298d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1307: 0043294d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1308: 0063e808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1309: 0063cd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1310: 001ac2d1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1311: 0063a948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1312: 002de82d 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1313: 001b1071 6 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1314: 00690a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ @@ -1322,49 +1322,49 @@ │ │ │ │ 1318: 00690798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_DSTATE │ │ │ │ 1319: 0064d2e8 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1320: 00691266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1321: 00691242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1322: 001f1d21 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1323: 001e2e9d 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1324: 001b0ac9 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ - 1325: 00433a4d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1325: 00433a0d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1326: 00690e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1327: 0069167c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1328: 0063d0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1329: 00646e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1330: 00642b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1331: 0063e578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1332: 002c7a21 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1333: 00690430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1334: 006914be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 1335: 0026afdd 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1336: 002266b9 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1337: 006907e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1338: 0069024c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1339: 00464949 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1339: 00464909 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1340: 0064abd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1341: 0069050c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1342: 002fd621 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1343: 003ea5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1342: 002fd5e1 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1343: 003ea5bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1344: 0064b884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1345: 002c82bd 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1346: 0042b8a5 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1346: 0042b865 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1347: 00645220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1348: 006480f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1349: 00642e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1350: 004164fd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1350: 004164bd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1351: 0064a160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_SET_IRQ_EVENT │ │ │ │ 1352: 0063e2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1353: 003e0845 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1353: 003e0805 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1354: 00691442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ - 1355: 00351e51 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1355: 00351e11 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1356: 00644bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1357: 0040fd81 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1358: 0030c1ad 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1359: 00441e45 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1357: 0040fd41 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1358: 0030c16d 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1359: 00441e05 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1360: 006904b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1361: 00226d41 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1362: 00690eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1363: 00690aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1364: 006915a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1365: 00645d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1366: 00690d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1375,2483 +1375,2483 @@ │ │ │ │ 1371: 0023c7d1 532 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1372: 00641ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1373: 00690d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1374: 00644144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1375: 006911e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1376: 0063d720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1377: 0069079c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1378: 00416281 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1378: 00416241 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1379: 005a437c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1380: 00648798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1381: 00646198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1382: 002f95bd 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1382: 002f957d 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1383: 00647e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1384: 00690214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1385: 0021b9cd 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1386: 00414a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1386: 00414a1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1387: 0068fe4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1388: 0068ffb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1389: 004075bd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ - 1390: 0045a1c1 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1389: 0040757d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1390: 0045a181 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1391: 001ad461 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1392: 0063d6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1393: 00188691 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1394: 00425051 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ - 1395: 0034b1ed 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1394: 00425011 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1395: 0034b1ad 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1396: 00690156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1397: 00639ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1398: 003ec24d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1399: 0030b949 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1398: 003ec20d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1399: 0030b909 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ 1400: 0069014c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1401: 0064c278 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1402: 003af96d 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1402: 003af92d 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1403: 002a7a51 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1404: 00690a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1405: 003c18a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1405: 003c1869 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1406: 0068fce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ - 1407: 003fcc21 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1407: 003fcbe1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1408: 00244cb5 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1409: 0063ec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1410: 0068fc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1411: 00401235 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1411: 004011f5 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1412: 00690f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1413: 0064b284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1414: 00640384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1415: 001e4ccd 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1416: 00448601 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1417: 00415485 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1416: 004485c1 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1417: 00415445 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1418: 00690368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1419: 0043c255 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1420: 003cdc55 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1421: 003f9f19 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1422: 0032c445 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1419: 0043c215 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1420: 003cdc15 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1421: 003f9ed9 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1422: 0032c405 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1423: 0064956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1424: 001e7e3d 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1425: 0068ff2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1426: 0068ff6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1427: 001afb5d 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1428: 001e2b61 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1429: 00302421 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1429: 003023e1 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1430: 006903a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1431: 00642980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1432: 006912f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1433: 001aa8bd 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1434: 00406ca9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1435: 004014a5 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1434: 00406c69 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1435: 00401465 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1436: 00639420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1437: 0063f2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1438: 003c186d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1439: 0030a1d9 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1438: 003c182d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1439: 0030a199 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1440: 00691200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1441: 0045ee09 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1441: 0045edc9 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1442: 00690304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1443: 00643e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1444: 0039ab81 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1444: 0039ab41 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1445: 001bdd0d 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1446: 0058954c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1447: 0069100e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1448: 00690260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1449: 0064c4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ - 1450: 004589cd 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1451: 0037251d 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1450: 0045898d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1451: 003724dd 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1452: 006450a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1453: 0041293d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1453: 004128fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1454: 00214b31 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1455: 00691374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1456: 005903a4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1457: 003420b1 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1457: 00342071 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1458: 0029307d 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1459: 002f9fb1 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1460: 00422619 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1461: 003e6675 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1459: 002f9f71 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1460: 004225d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1461: 003e6635 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1462: 0064bb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1463: 0063fa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1464: 00648278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1465: 00469de1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1465: 00469da1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1466: 00233b2d 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ - 1467: 00458f05 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1468: 003c375d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1467: 00458ec5 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1468: 003c371d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1469: 00643914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1470: 00188701 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1471: 00645450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1472: 00210a45 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1473: 003ee249 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1473: 003ee209 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1474: 001a8435 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1475: 0068fe66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1476: 003dcee5 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1477: 00335c71 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1476: 003dcea5 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1477: 00335c31 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1478: 002da9f5 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1479: 0069178e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1480: 0063fff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1481: 0040a9c1 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1481: 0040a981 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1482: 002cae75 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1483: 006485f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1484: 002bd0ed 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1485: 0063b8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1486: 002846a9 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1487: 001ee0c5 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1488: 00642500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1489: 003f1129 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1489: 003f10e9 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1490: 0066ddf8 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1491: 00201f6d 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1492: 0068fa4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1493: 00691820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1494: 001b90a1 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1495: 0064c5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1496: 00642f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1497: 00690f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1498: 006464a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ - 1499: 003d5fad 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1499: 003d5f6d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1500: 0063ffb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1501: 00690bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1502: 005963f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1503: 001a7f31 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1504: 00690b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1505: 00639254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1506: 00423711 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ - 1507: 003e1b5d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1508: 002f5549 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1506: 004236d1 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1507: 003e1b1d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1508: 002f5509 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1509: 00284d39 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1510: 00639bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1511: 002d1e59 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1512: 0063ba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ - 1513: 003521a1 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1513: 00352161 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1514: 0063a1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1515: 006911c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1516: 002de0c1 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1517: 00645370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1518: 00411439 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1519: 0040d011 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1520: 00336315 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1521: 00332dad 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1518: 004113f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1519: 0040cfd1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1520: 003362d5 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1521: 00332d6d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1522: 00691292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1523: 001c3df9 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1524: 005a7478 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1525: 0063f2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1526: 0046641d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1526: 004663dd 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1527: 00690472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1528: 00188711 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1529: 006911ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1530: 003b6e41 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1530: 003b6e01 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1531: 006916ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1532: 002440c9 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1533: 00642180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1534: 00691422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ - 1535: 00543a28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1536: 0034b239 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1535: 005439f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1536: 0034b1f9 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1537: 0063e8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1538: 006916ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1539: 0064a588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1540: 00432aa9 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1540: 00432a69 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1541: 0068fec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1542: 0064a9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1543: 001b5b05 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1544: 002b75c1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1545: 0026a975 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1546: 00691114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1547: 00690770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1548: 002caef1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1549: 001aa975 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1550: 0068fd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1551: 006905fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1552: 00401181 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1553: 004421b9 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1552: 00401141 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1553: 00442179 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1554: 0064a090 96 OBJECT GLOBAL DEFAULT 24 target_sparc_trace_events │ │ │ │ 1555: 006902bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1556: 0064b8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1557: 003cc455 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1557: 003cc415 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1558: 0063af10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1559: 00328f61 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1559: 00328f21 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1560: 00690f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1561: 00690b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1562: 003c2c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1563: 003d3735 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1562: 003c2c55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1563: 003d36f5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1564: 001ebd45 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1565: 002aac59 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1566: 003f8e09 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1566: 003f8dc9 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1567: 006913ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1568: 006905be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1569: 003c6d65 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ - 1570: 00468ffd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1569: 003c6d25 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1570: 00468fbd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1571: 00643b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1572: 0068f970 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1573: 0069114c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1574: 00593738 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1575: 0063e878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1576: 004587b9 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1576: 00458779 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1577: 006914de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1578: 0028b8ad 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1579: 0025f7a9 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1580: 001a8515 232 FUNC GLOBAL DEFAULT 12 bfloat16_to_float64 │ │ │ │ 1581: 0064a050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 1582: 00691702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1583: 006911f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1584: 006903d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1585: 001e001d 220 FUNC GLOBAL DEFAULT 12 sun4m_fdctrl_init │ │ │ │ 1586: 002be005 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1587: 003bfe1d 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1587: 003bfddd 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1588: 0063ef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ - 1589: 002f0075 138 FUNC GLOBAL DEFAULT 12 helper_rdpsr │ │ │ │ + 1589: 002f0039 138 FUNC GLOBAL DEFAULT 12 helper_rdpsr │ │ │ │ 1590: 005a73f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1591: 0064ca6c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1592: 002d9291 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1593: 00647878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1594: 00690144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1595: 00691366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1596: 002f2081 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1597: 0032be5d 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1596: 002f2041 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1597: 0032be1d 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1598: 0068f94a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1599: 0068f9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1600: 0068fe8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1601: 00690c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1602: 002f7705 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1602: 002f76c5 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1603: 002be2f9 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1604: 0068f9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1605: 00643d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1606: 002d65d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ - 1607: 002fb975 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1608: 003d46d9 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1607: 002fb935 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1608: 003d4699 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1609: 0064b904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1610: 0069010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1611: 00467fed 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1611: 00467fad 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1612: 0063b450 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1613: 004059e5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1614: 0042121d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1613: 004059a5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1614: 004211dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1615: 0020ee9d 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1616: 001f5fbd 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1617: 001a8021 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1618: 00691460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1619: 003814f5 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1619: 003814b5 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1620: 002be881 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1621: 0068f958 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1622: 0063fc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1623: 003f78d1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1623: 003f7891 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1624: 0064d094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1625: 00350fc5 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1626: 00452f71 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1625: 00350f85 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1626: 00452f31 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1627: 00645200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 1628: 00690dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1629: 0064b734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1630: 00593824 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1631: 00646ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1632: 00645f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1633: 006914a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_RESET_INTERRUPT_DSTATE │ │ │ │ - 1634: 003799dd 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1635: 00386679 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1634: 0037999d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1635: 00386639 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1636: 00690d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1637: 002cd689 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1638: 002ddf05 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1639: 003cc4a9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1640: 00348ec1 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ - 1641: 0044cab1 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1642: 003c4841 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ - 1643: 0044c9a1 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1639: 003cc469 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1640: 00348e81 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1641: 0044ca71 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1642: 003c4801 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1643: 0044c961 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1644: 0063efc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1645: 006914ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1646: 001f4cd9 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1647: 00347fc9 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1647: 00347f89 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1648: 006916ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1649: 006901bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1650: 002caf71 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 1651: 002d9111 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 1652: 00231de5 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1653: 0026d661 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 1654: 002fc4a1 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1654: 002fc461 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1655: 00690d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 1656: 002bee11 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1657: 006907fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1658: 00639d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1659: 00648f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 1660: 0063e3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_ESB_EVENT │ │ │ │ 1661: 0063a1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 1662: 00690920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 1663: 001b936d 12 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 1664: 00641f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 1665: 006916ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1666: 0063da2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 1667: 0023ca5d 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 1668: 0058f418 1152 OBJECT GLOBAL DEFAULT 21 monitor_defs │ │ │ │ - 1669: 002fb55d 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 1669: 002fb51d 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 1670: 0064a578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1671: 001ba191 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 1672: 002adf2d 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 1673: 00461929 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 1674: 0034a4a9 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 1675: 0045cb5d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 1676: 00349b3d 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ - 1677: 0041c95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 1678: 004424d9 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 1673: 004618e9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 1674: 0034a469 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 1675: 0045cb1d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 1676: 00349afd 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 1677: 0041c91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 1678: 00442499 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 1679: 006486d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 1680: 0069148a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 1681: 003fb739 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 1681: 003fb6f9 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 1682: 0063bd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 1683: 00690054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ - 1684: 004513dd 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 1685: 003558ad 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 1684: 0045139d 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 1685: 0035586d 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 1686: 006913b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 1687: 00419e7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 1687: 00419e3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 1688: 001b8a75 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 1689: 006915dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 1690: 00648898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 1691: 00309a79 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 1691: 00309a39 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 1692: 001cabb5 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 1693: 0064dc48 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 1694: 0063c8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 1695: 006904d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 1696: 00353791 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 1696: 00353751 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 1697: 00642650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 1698: 00691dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 1699: 006900d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 1700: 004542cd 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 1700: 0045428d 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 1701: 005b0c34 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 1702: 0063ef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 1703: 006438a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 1704: 005a7370 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 1705: 005adf48 132 OBJECT GLOBAL DEFAULT 24 helper_info_rett │ │ │ │ 1706: 001b8f49 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 1707: 003ed499 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 1708: 00455961 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 1707: 003ed459 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 1708: 00455921 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 1709: 002a4f0d 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 1710: 003355a5 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 1710: 00335565 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 1711: 002c6ab1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 1712: 002d993d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 1713: 00691700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1714: 00596490 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 1715: 00690896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 1716: 00645c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 1717: 001f1119 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 1718: 00690db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 1719: 006452f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 1720: 0063b9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 1721: 0068f954 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ - 1722: 003e9cad 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 1723: 003cf489 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 1722: 003e9c6d 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 1723: 003cf449 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 1724: 00642670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 1725: 003e1ecd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 1725: 003e1e8d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 1726: 006453b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 1727: 0069082a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 1728: 0064c248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 1729: 0024f61d 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 1730: 0068ff48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 1731: 002576cd 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 1732: 00593044 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 1733: 0068fd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 1734: 0068f6b5 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 1735: 003f9cdd 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 1735: 003f9c9d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 1736: 00646618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 1737: 0066f5c4 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 1738: 006900a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 1739: 0068fbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 1740: 001e7a6d 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 1741: 0063a7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 1742: 00691e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 1743: 00691532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 1744: 003cc70d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 1744: 003cc6cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 1745: 006906bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 1746: 00592944 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 1747: 00691db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 1748: 002f8c25 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 1748: 002f8be5 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 1749: 0068fa86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 1750: 0069179c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 1751: 003c2c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 1751: 003c2c19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 1752: 006905ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 1753: 0043f9a9 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 1754: 00520d2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 1753: 0043f969 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 1754: 00520cf4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 1755: 00691db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 1756: 00690cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 1757: 0064a8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 1758: 003be4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 1759: 0042673d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 1760: 0043b485 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 1758: 003be469 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 1759: 004266fd 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 1760: 0043b445 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 1761: 00642840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 1762: 0032be6d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 1763: 00458245 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 1762: 0032be2d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 1763: 00458205 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 1764: 001b10a1 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 1765: 00648738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 1766: 0063dbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 1767: 00260225 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 1768: 005a7b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 1769: 00646b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 1770: 0042021d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 1770: 004201dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 1771: 0068fc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 1772: 00442635 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 1772: 004425f5 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 1773: 006907e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 1774: 0063f008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 1775: 002dddfd 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 1776: 003f3871 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 1777: 00349d59 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 1776: 003f3831 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 1777: 00349d19 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 1778: 006411c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 1779: 001a0e8d 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 1780: 00690612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 1781: 006905ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 1782: 0063b90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 1783: 006487d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 1784: 001fb21d 2 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 1785: 0042f5ad 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 1785: 0042f56d 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 1786: 006435c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 1787: 003515b9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 1787: 00351579 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 1788: 00690dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 1789: 002c6b31 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ - 1790: 00324355 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 1791: 0034aed9 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 1790: 00324315 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 1791: 0034ae99 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 1792: 0024d6e5 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 1793: 006481a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 1794: 006916cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 1795: 00443d65 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 1795: 00443d25 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 1796: 00690630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 1797: 00244135 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 1798: 0063fc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 1799: 00649b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 1800: 0069062a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TBD_DSTATE │ │ │ │ 1801: 0068fd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 1802: 0029778d 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 1803: 0027ddc5 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 1804: 002d7c91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 1805: 00644124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 1806: 00469001 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 1806: 00468fc1 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 1807: 002d7a0d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 1808: 0064c854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 1809: 001ac8f9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 1810: 004035a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 1810: 00403565 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 1811: 002e00ad 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 1812: 00690964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 1813: 0068fcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 1814: 00426bd9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 1814: 00426b99 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 1815: 00691034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 1816: 00646148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 1817: 00445029 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 1818: 003fbbb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 1819: 003f208d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 1817: 00444fe9 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 1818: 003fbb75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 1819: 003f204d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 1820: 0068fb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 1821: 00648458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 1822: 00432b61 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 1822: 00432b21 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 1823: 00644a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 1824: 0032b249 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 1825: 0034a849 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 1826: 0032ab89 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 1824: 0032b209 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 1825: 0034a809 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 1826: 0032ab49 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 1827: 0069050a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 1828: 00400a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 1828: 00400a41 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 1829: 0063c084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 1830: 00265ef1 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 1831: 00640194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 1832: 006912ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 1833: 0064987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 1834: 00690460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 1835: 00295961 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 1836: 0069056a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 1837: 002030d9 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 1838: 00690bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 1839: 0034967d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ - 1840: 00423911 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 1839: 0034963d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 1840: 004238d1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 1841: 0069138a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 1842: 003e682d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ - 1843: 0043b99d 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 1844: 00413425 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 1845: 003c35b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 1846: 00460121 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 1842: 003e67ed 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 1843: 0043b95d 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 1844: 004133e5 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 1845: 003c3579 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 1846: 004600e1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 1847: 00642b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 1848: 0040ebd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 1848: 0040eb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 1849: 006912e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 1850: 001ed865 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 1851: 006902ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 1852: 002c0205 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 1853: 0069151c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 1854: 003f2d3d 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 1854: 003f2cfd 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 1855: 0068f6f8 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 1856: 00691400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 1857: 002d66a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 1858: 0064cb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 1859: 0063fc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 1860: 001adde1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 1861: 006408a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 1862: 00245679 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 1863: 00690b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 1864: 002abbf5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 1865: 00690332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 1866: 00641860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 1867: 00309cb1 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 1867: 00309c71 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 1868: 0066dfb4 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 1869: 0063e958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 1870: 0063c798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 1871: 005a06e4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 1872: 00690a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 1873: 00462079 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 1873: 00462039 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 1874: 002b662d 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 1875: 00404a35 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 1876: 005537d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 1875: 004049f5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 1876: 0055379c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 1877: 002d5795 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 1878: 0064b9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 1879: 002de301 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 1880: 00225925 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 1881: 00690f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ - 1882: 0033fd81 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 1882: 0033fd41 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 1883: 0068fd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 1884: 00690ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 1885: 002fcfdd 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 1885: 002fcf9d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 1886: 00690558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 1887: 00458ce5 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 1888: 003e11d5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 1887: 00458ca5 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 1888: 003e1195 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 1889: 00647bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 1890: 00412889 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 1890: 00412849 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 1891: 00642570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 1892: 0069110c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 1893: 0063c768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 1894: 003ee3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 1894: 003ee3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 1895: 0021c76d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 1896: 0063c788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 1897: 0064a738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 1898: 00420a55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ - 1899: 0030ebd9 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 1898: 00420a15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 1899: 0030eb99 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 1900: 0064c1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 1901: 00690d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 1902: 002c6ba9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 1903: 00647928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 1904: 00358659 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 1905: 00441c05 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 1904: 00358619 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 1905: 00441bc5 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 1906: 00645ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 1907: 006902de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 1908: 00690f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 1909: 0069097c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 1910: 003fbbc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ - 1911: 00441061 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 1912: 003f0ee5 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 1913: 003fb1e1 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 1910: 003fbb85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 1911: 00441021 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 1912: 003f0ea5 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 1913: 003fb1a1 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 1914: 00691694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 1915: 00648038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 1916: 006480d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 1917: 0068fc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 1918: 0064ae80 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 1919: 00690584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 1920: 006913fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 1921: 0064c3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 1922: 00690794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 1923: 004149e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 1924: 0040af29 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 1925: 003c9935 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 1926: 004399bd 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 1927: 003e57bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 1923: 004149a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 1924: 0040aee9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 1925: 003c98f5 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 1926: 0043997d 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 1927: 003e577d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 1928: 006909ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 1929: 0064a180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_RESET_IRQ_EVENT │ │ │ │ 1930: 006917e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 1931: 002a4e05 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 1932: 00260325 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 1933: 001daf89 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 1934: 00347899 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 1934: 00347859 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 1935: 00640884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 1936: 006497bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 1937: 00438cc9 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 1937: 00438c89 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 1938: 00691d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 1939: 0063e4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 1940: 001ebcb5 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 1941: 00690684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 1942: 00690a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 1943: 003405b1 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 1943: 00340571 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 1944: 0063d5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 1945: 006916ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 1946: 0063c978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 1947: 001b5515 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 1948: 003be9f5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 1948: 003be9b5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 1949: 002c89ad 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 1950: 004283dd 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 1950: 0042839d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 1951: 00691dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 1952: 00691794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 1953: 00227fb1 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 1954: 00690082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 1955: 00342861 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 1955: 00342821 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 1956: 00691d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 1957: 002bd3c1 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 1958: 00645bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 1959: 00256ce1 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 1960: 00691880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 1961: 0064d114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 1962: 00690c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 1963: 0069118a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 1964: 006462b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 1965: 002d85e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 1966: 0069111e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 1967: 001da65d 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 1968: 002f399d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 1969: 003483a9 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 1968: 002f395d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 1969: 00348369 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 1970: 0064bc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 1971: 0026cb99 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 1972: 002729b9 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 1973: 0045f951 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 1973: 0045f911 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 1974: 002affe9 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 1975: 0063d650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 1976: 003f0871 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 1976: 003f0831 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 1977: 00229171 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 1978: 0064bf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 1979: 00690d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 1980: 002333f5 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 1981: 0020de31 6 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 1982: 003c4a85 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 1982: 003c4a45 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 1983: 00644024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 1984: 00647b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 1985: 004458b5 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 1985: 00445875 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 1986: 00640734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 1987: 0068fe42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 1988: 003acf35 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 1989: 003e0bad 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 1988: 003acef5 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 1989: 003e0b6d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 1990: 002deb81 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 1991: 0030fd69 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 1991: 0030fd29 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 1992: 0063dc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 1993: 00639fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 1994: 00691d4a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 1995: 003f209d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 1995: 003f205d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 1996: 00649f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 1997: 003f3a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 1998: 003ffb39 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 1997: 003f3a1d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 1998: 003ffaf9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 1999: 00690d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2000: 003243f1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2000: 003243b1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2001: 001e7e45 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2002: 006913d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2003: 006903fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2004: 003d133d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2005: 003f351d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2004: 003d12fd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2005: 003f34dd 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2006: 002c1e85 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2007: 001b4205 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2008: 0068fa26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2009: 0064a140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_GREGSET_ERROR_EVENT │ │ │ │ 2010: 0068f9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2011: 002d1bcd 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2012: 005a0634 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2013: 0044d895 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2013: 0044d855 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2014: 0069124c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2015: 005a0654 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2016: 001d9b1d 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2017: 004248a1 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2017: 00424861 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2018: 005a0694 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2019: 0025c4a5 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2020: 006466e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2021: 00455a29 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2021: 004559e9 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2022: 00643774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2023: 002258b5 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ - 2024: 003cca79 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2024: 003cca39 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2025: 00648628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2026: 002df47d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2027: 0064c5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2028: 0045e165 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2028: 0045e125 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2029: 002d83a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2030: 00245089 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2031: 00641b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2032: 00412ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2032: 00412aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2033: 00690fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ - 2034: 00336899 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2035: 00455c09 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2034: 00336859 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2035: 00455bc9 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2036: 00642110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2037: 00370431 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2037: 003703f1 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2038: 001f5d5d 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2039: 002ac4e9 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2040: 0023ca21 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2041: 0020de8d 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2042: 003cfc85 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ - 2043: 003f2169 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2042: 003cfc45 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2043: 003f2129 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2044: 0068f96d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2045: 00541ed0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2045: 00541e98 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2046: 006411f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2047: 00691250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2048: 003c86fd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2049: 002fb271 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2048: 003c86bd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2049: 002fb231 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2050: 00646288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2051: 002d48b5 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2052: 00230331 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2053: 0064b234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2054: 002e7c2d 1344 FUNC GLOBAL DEFAULT 12 helper_ld_asi │ │ │ │ 2055: 00646db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2056: 002c3eb1 128 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_route_changes │ │ │ │ 2057: 00690240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2058: 005a836c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2059: 00691386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2060: 00649c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2061: 004085a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2061: 00408569 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2062: 00243b19 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2063: 002e75d1 96 FUNC GLOBAL DEFAULT 12 cpu_put_fsr │ │ │ │ 2064: 0064bf8c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2065: 0026cd95 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2066: 006900ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2067: 00425981 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2068: 0041b2f1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2067: 00425941 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2068: 0041b2b1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2069: 001b4e3d 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2070: 00211a81 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2071: 004430ed 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ - 2072: 0041badd 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2071: 004430ad 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2072: 0041ba9d 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2073: 00644b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2074: 00691298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2075: 0063ba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2076: 0064959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2077: 00690276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2078: 0064988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2079: 002bd441 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2080: 006901fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2081: 0040d329 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2081: 0040d2e9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2082: 00690ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2083: 00224efd 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2084: 0041f171 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2085: 00411c21 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2084: 0041f131 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2085: 00411be1 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2086: 005ac464 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2087: 0068fe5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2088: 00425351 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2088: 00425311 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2089: 00690744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2090: 003d3915 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ - 2091: 0034251d 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2092: 00316675 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2090: 003d38d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2091: 003424dd 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2092: 00316635 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2093: 006912bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2094: 003402b5 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2095: 002f3d59 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2094: 00340275 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2095: 002f3d19 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2096: 00592904 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2097: 001bc235 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2098: 0064d274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2099: 002b5e21 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2100: 0032c5f9 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2100: 0032c5b9 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2101: 001cafcd 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2102: 00593174 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2103: 00407d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2104: 00309871 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2103: 00407d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2104: 00309831 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2105: 00644594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2106: 0064972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2107: 003558c1 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2107: 00355881 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2108: 00691440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2109: 00596378 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2110: 00644984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2111: 0063c8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2112: 0041e059 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2113: 00443645 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2112: 0041e019 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2113: 00443605 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2114: 00690286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2115: 0066e39c 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2116: 00593538 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2117: 005a9050 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2118: 00691152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2119: 006913b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2120: 00416311 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2121: 00340b01 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2120: 004162d1 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2121: 00340ac1 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2122: 006908ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2123: 00186669 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2124: 006905c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2125: 003fc651 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2125: 003fc611 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2126: 00648a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2127: 0063d0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2128: 0069027a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2129: 00641d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2130: 00596558 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2131: 00245075 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2132: 0059396c 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2133: 00639590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2134: 006917f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2135: 0034a211 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2135: 0034a1d1 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2136: 0069101a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2137: 001b85ed 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2138: 006904aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2139: 001ad7e1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2140: 00691498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_GREGSET_ERROR_DSTATE │ │ │ │ 2141: 0064b1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2142: 006438c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2143: 0064b724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2144: 001b1109 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2145: 005439f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2145: 005439c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2146: 002d7925 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2147: 00646ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2148: 00408225 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2148: 004081e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2149: 002b1015 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2150: 00644874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2151: 00639c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2152: 00690b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2153: 00690d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2154: 00691344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2155: 00643924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2156: 002bf721 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2157: 0063ebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2158: 003831b1 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2158: 00383171 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2159: 0063d8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2160: 0064a8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2161: 00690692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2162: 00690f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2163: 00641300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2164: 003e2319 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2164: 003e22d9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2165: 0068fbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2166: 001f03b5 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2167: 002d6f79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2168: 0037ad01 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2169: 0042f4cd 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2168: 0037acc1 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2169: 0042f48d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2170: 006917ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2171: 0063c598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2172: 0045f9b9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2172: 0045f979 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2173: 005aba98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2174: 003aaa35 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2174: 003aa9f5 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2175: 0064a070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2176: 0068fd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2177: 00266a9d 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2178: 00690b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2179: 0058cbdc 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ - 2180: 00553790 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2180: 00553758 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2181: 0069032c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2182: 0063c858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2183: 0023260d 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ - 2184: 003f625d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2184: 003f621d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2185: 001b1021 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2186: 002fa2ed 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2186: 002fa2ad 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2187: 00648008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2188: 0063fe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2189: 003c96e9 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2189: 003c96a9 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2190: 00211e3d 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2191: 0064d2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2192: 00442345 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2193: 00422a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2192: 00442305 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2193: 004229d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2194: 0063b1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2195: 003a9a2d 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2196: 00361c59 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2195: 003a99ed 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2196: 00361c19 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2197: 0063aed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ - 2198: 003df42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2198: 003df3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2199: 0059295c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2200: 00462d49 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2200: 00462d09 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2201: 00647848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ 2202: 001d8679 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2203: 0069115a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2204: 0069115c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2205: 002d458d 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2206: 00646388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2207: 00641ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2208: 00462755 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2208: 00462715 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2209: 00641e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2210: 0021b435 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2211: 0023ea01 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2212: 003349d5 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2212: 00334995 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2213: 005a9914 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2214: 001fb251 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2215: 005aad30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2216: 00413a75 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2216: 00413a35 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2217: 00592d4c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ - 2218: 00464aed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2219: 003ac1f1 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2218: 00464aad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2219: 003ac1b1 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2220: 001d9bbd 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2221: 005937b0 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2222: 0063ec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2223: 0068fe00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2224: 0068ff92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2225: 00647d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2226: 0040166d 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2226: 0040162d 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2227: 00690848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2228: 0064b010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2229: 0068f4f8 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2230: 006453c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2231: 00404e25 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2231: 00404de5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2232: 0064969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2233: 00690a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2234: 00690bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2235: 00647a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2236: 0064c238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2237: 0042778d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2238: 0040b505 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2237: 0042774d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2238: 0040b4c5 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2239: 00644714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2240: 0045f2c9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2241: 003e49ed 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2240: 0045f289 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2241: 003e49ad 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2242: 00220f35 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2243: 003515d1 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2244: 00351a39 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2245: 00419d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2243: 00351591 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2244: 003519f9 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2245: 00419cd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2246: 006910ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2247: 00691204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2248: 00419f6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2248: 00419f2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2249: 0020dde1 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2250: 0063b0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2251: 0063efb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2252: 0063d090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2253: 0069073e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2254: 00443461 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2255: 00468189 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2256: 0041c69d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2257: 0045a0b1 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2254: 00443421 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2255: 00468149 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2256: 0041c65d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2257: 0045a071 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2258: 00265d8d 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2259: 00690eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2260: 00641510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2261: 003be28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2261: 003be24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2262: 002b8a35 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2263: 002d46c9 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2264: 0068fdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2265: 0063a64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2266: 00592c84 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2267: 001afe6d 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2268: 00639480 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2269: 00690700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2270: 0064d2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2271: 00642f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2272: 003ee96d 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2272: 003ee92d 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2273: 0064c328 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2274: 002463d5 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2275: 00429a29 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2275: 004299e9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2276: 00691342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2277: 003f89c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2277: 003f8989 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2278: 00243d31 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2279: 003b9e45 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2279: 003b9e05 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2280: 00648978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2281: 001eb709 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2282: 0035187d 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2283: 00447a65 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2282: 0035183d 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2283: 00447a25 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2284: 00647968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2285: 00593d84 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2286: 00288281 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2287: 0063eb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2288: 002266e5 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2289: 0063e2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ 2290: 0063c338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2291: 00647b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2292: 002c5c59 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2293: 00690492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2294: 001dc3d9 4 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2295: 006392a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2296: 006396f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2297: 00432dc5 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ - 2298: 002f20b9 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2297: 00432d85 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2298: 002f2079 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2299: 00690f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2300: 0064bf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2301: 00690c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2302: 0063dd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2303: 00641db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2304: 006906ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2305: 0063b0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2306: 003be695 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2306: 003be655 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2307: 0068fa2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2308: 00690da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2309: 00225ea5 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2310: 0064a858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2311: 00641920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2312: 0042cb05 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2312: 0042cac5 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2313: 00643954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2314: 0063b528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2315: 00690202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2316: 00350ebd 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2317: 003c1e49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2316: 00350e7d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2317: 003c1e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2318: 006900e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2319: 0068fd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2320: 0026db75 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2321: 00690988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 2322: 0040ac9d 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2323: 00411565 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2322: 0040ac5d 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2323: 00411525 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2324: 00690400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2325: 00690c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2326: 001b11f9 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2327: 0068fb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2328: 00353ae5 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2329: 003ebfb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2328: 00353aa5 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2329: 003ebf75 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2330: 00646968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ 2331: 002e69cd 56 FUNC GLOBAL DEFAULT 12 helper_fitod │ │ │ │ - 2332: 00437bc9 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2332: 00437b89 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2333: 0063ef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2334: 006909be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 2335: 001b8f25 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2336: 001f0b65 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2337: 00645a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2338: 002d4ab9 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2339: 0063d590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2340: 0040a54d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2340: 0040a50d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2341: 00647b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2342: 0032bc95 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2342: 0032bc55 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2343: 0063e738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2344: 00189759 3352 FUNC GLOBAL DEFAULT 12 print_insn_sparc │ │ │ │ 2345: 0068fea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2346: 0040fbf9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2347: 00452319 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2346: 0040fbb9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2347: 004522d9 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2348: 00296d71 4 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2349: 006916c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2350: 00646738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2351: 0022e57d 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2352: 0063b518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ 2353: 002e6a05 140 FUNC GLOBAL DEFAULT 12 helper_fitoq │ │ │ │ - 2354: 005537e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2354: 005537b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2355: 005a49ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2356: 002e6999 52 FUNC GLOBAL DEFAULT 12 helper_fitos │ │ │ │ 2357: 005aaebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2358: 003ac2a9 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2358: 003ac269 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2359: 001c6b35 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2360: 001dc3bd 4 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2361: 001bccbd 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2362: 00347eed 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2362: 00347ead 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2363: 002bf291 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2364: 002d5b55 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2365: 0027b2bd 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 2366: 00265b59 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2367: 00333815 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2367: 003337d5 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2368: 00691384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2369: 0064a010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2370: 005a416c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2371: 00642020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2372: 002c32b1 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2373: 0043d361 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2373: 0043d321 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2374: 00690f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2375: 003facb5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2375: 003fac75 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2376: 006909e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 2377: 0019aaa5 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2378: 003f36ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2378: 003f36ad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2379: 0068fb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 2380: 0030b729 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 2380: 0030b6e9 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 2381: 001a9471 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2382: 006906e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ - 2383: 00328d41 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2383: 00328d01 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2384: 00649e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2385: 00691364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2386: 00690068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2387: 0032bf79 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2387: 0032bf39 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2388: 0064ba04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2389: 003efb99 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2390: 0041e3d5 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2389: 003efb59 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2390: 0041e395 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2391: 0020bf4d 44 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2392: 00690a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2393: 0063fbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2394: 006917ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2395: 00690f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2396: 00644104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 2397: 00445a51 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2397: 00445a11 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2398: 0069174c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2399: 00690402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2400: 0064ad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2401: 0028f599 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2402: 00691176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2403: 0063eca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2404: 00342291 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2404: 00342251 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2405: 00644d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_SET_IRQ_RAISE_EVENT │ │ │ │ 2406: 0068ff0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2407: 00690f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2408: 0064b4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2409: 001cf9e5 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2410: 00416a65 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2410: 00416a25 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2411: 00643694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2412: 0064d2e4 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 2413: 0030a5dd 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2413: 0030a59d 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2414: 00641740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2415: 00596328 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2416: 00690618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 2417: 001bdf31 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2418: 0068feaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2419: 0068fee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2420: 00645b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2421: 006903d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 2422: 0069072c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2423: 005a20b4 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2424: 00647ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2425: 00690514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2426: 00445371 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2426: 00445331 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 2427: 002b1829 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2428: 003fcb29 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2428: 003fcae9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2429: 00690fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2430: 00646eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2431: 00643934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 2432: 0063a0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2433: 00417455 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2433: 00417415 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2434: 0063ad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2435: 006450b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 2436: 0068f984 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 2437: 00645fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 2438: 005a83f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 2439: 004638d9 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2439: 00463899 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ 2440: 002e4889 64 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 2441: 00640854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2442: 003f5e45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2442: 003f5e05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2443: 00690a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2444: 0026806d 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2445: 006426c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2446: 00420e6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 2447: 003c8b55 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2448: 003a8319 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2446: 00420e2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 2447: 003c8b15 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2448: 003a82d9 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2449: 0063ab18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2450: 0021cdc9 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2451: 0041f3a9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 2452: 00432d2d 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ - 2453: 0041ab09 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ - 2454: 003bf9a9 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2455: 002f3efd 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2456: 003bb995 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2451: 0041f369 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2452: 00432ced 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 2453: 0041aac9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2454: 003bf969 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2455: 002f3ebd 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2456: 003bb955 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2457: 0064bf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 2458: 00403e29 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 2458: 00403de9 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 2459: 002db19d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 2460: 0063a1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2461: 006445b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2462: 00642fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2463: 003df4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2463: 003df465 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2464: 00690038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2465: 00691456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2466: 0064b994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2467: 00646508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 2468: 004124c1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2469: 003025e1 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2468: 00412481 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2469: 003025a1 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 2470: 0063adc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 2471: 00437701 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 2471: 004376c1 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 2472: 006907c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 2473: 0064cea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 2474: 002640b1 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 2475: 0043aaa5 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 2476: 0044eee5 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 2475: 0043aa65 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 2476: 0044eea5 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 2477: 00643cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 2478: 0063b91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 2479: 0068f96e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ - 2480: 0046070d 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 2480: 004606cd 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 2481: 0069059e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 2482: 0041a05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 2482: 0041a01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 2483: 00690632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 2484: 002fcaf9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 2484: 002fcab9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 2485: 00690fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 2486: 0064ba54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 2487: 001e30e9 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 2488: 0069014e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 2489: 002d5c01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 2490: 004269a5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 2491: 004435ed 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 2490: 00426965 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 2491: 004435ad 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 2492: 00690246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 2493: 006484d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ - 2494: 00335645 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 2494: 00335605 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 2495: 005a90d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ 2496: 00641bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 2497: 00639610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 2498: 0018a781 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 2499: 0069142e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 2500: 003c8a01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 2501: 0043c1d1 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 2502: 003333b9 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 2500: 003c89c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 2501: 0043c191 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 2502: 00333379 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 2503: 00690204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ - 2504: 00444cad 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 2504: 00444c6d 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 2505: 0069144e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 2506: 002ce639 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ - 2507: 004627e5 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 2507: 004627a5 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 2508: 00647e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 2509: 003baf5d 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 2510: 0030ff05 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 2509: 003baf1d 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 2510: 0030fec5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 2511: 00691dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 2512: 00690b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 2513: 00309559 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 2513: 00309519 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 2514: 006427b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 2515: 004585d1 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 2515: 00458591 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 2516: 00296135 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 2517: 0068f6a4 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ - 2518: 0032cd21 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 2518: 0032cce1 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 2519: 002c892d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 2520: 00643a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 2521: 001d5c05 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 2522: 002aef2d 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 2523: 00648888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 2524: 001bac51 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 2525: 0068fbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 2526: 00408711 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 2526: 004086d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 2527: 0063ee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 2528: 00690b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 2529: 0042b251 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 2530: 003d22fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 2529: 0042b211 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 2530: 003d22bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 2531: 002b6741 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 2532: 00642940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ - 2533: 00401415 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 2534: 00349e6d 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 2535: 004270fd 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ - 2536: 003eb775 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 2533: 004013d5 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 2534: 00349e2d 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 2535: 004270bd 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 2536: 003eb735 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 2537: 001b8c95 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 2538: 00270eb9 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 2539: 0063d97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 2540: 002dfd3d 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 2541: 0068ffaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 2542: 003cff8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 2543: 0041eaf1 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 2544: 003edb41 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 2542: 003cff4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 2543: 0041eab1 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 2544: 003edb01 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 2545: 0058a34c 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 2546: 0063be14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 2547: 003a874d 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 2547: 003a870d 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 2548: 0068ffc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 2549: 00418041 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 2550: 003c23e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 2551: 002fd7dd 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 2552: 0034aca5 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 2549: 00418001 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 2550: 003c23a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 2551: 002fd79d 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 2552: 0034ac65 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 2553: 005907f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 2554: 006443b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 2555: 00691526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2556: 001891fd 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 2557: 0027b009 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 2558: 0063d610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 2559: 00645bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 2560: 00226435 252 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ 2561: 001cbedd 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 2562: 0063ce20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 2563: 00691dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 2564: 005aba14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 2565: 0068fcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 2566: 0068fae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 2567: 003c1b79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 2567: 003c1b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 2568: 00646528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 2569: 006914e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 2570: 0063a7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 2571: 0063b440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 2572: 00691598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 2573: 003518d1 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 2573: 00351891 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 2574: 002398a5 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 2575: 003c97ad 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 2576: 00362ae5 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 2575: 003c976d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 2576: 00362aa5 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 2577: 0063b060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 2578: 006909a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 2579: 00641950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 2580: 0064c92c 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 2581: 006415b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ - 2582: 00416155 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 2582: 00416115 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 2583: 002492fd 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 2584: 00690efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 2585: 00690540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 2586: 0069083c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 2587: 00691852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 2588: 005af054 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 2589: 0040e021 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 2589: 0040dfe1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 2590: 0064a5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 2591: 00309809 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 2592: 0040370d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 2591: 003097c9 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 2592: 004036cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 2593: 00647034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 2594: 00641310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 2595: 00347e6d 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 2595: 00347e2d 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 2596: 006912d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 2597: 00592a18 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 2598: 0063e718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 2599: 00690b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 2600: 001a58a9 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 2601: 00403ab9 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 2601: 00403a79 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 2602: 0063dbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 2603: 0043f2c9 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 2603: 0043f289 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 2604: 001b9a99 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 2605: 00421169 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 2605: 00421129 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 2606: 005a9998 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 2607: 00419c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 2607: 00419be5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 2608: 005aadb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 2609: 00285e15 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 2610: 002582f5 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 2611: 00690a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ - 2612: 003bfb45 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 2613: 00310239 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 2612: 003bfb05 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 2613: 003101f9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 2614: 0069100a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 2615: 0064b354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 2616: 0069141e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 2617: 00643664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 2618: 00589c8c 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 2619: 00441761 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 2619: 00441721 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 2620: 0069015a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 2621: 00642170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 2622: 004186f1 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 2622: 004186b1 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 2623: 0066e3ac 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 2624: 00253be5 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 2625: 0069042a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 2626: 003b13c1 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 2626: 003b1381 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 2627: 00260201 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 2628: 0063e5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 2629: 006915a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 2630: 0023154d 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 2631: 0058b118 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 2632: 00212d7d 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 2633: 004096b9 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 2634: 004114b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ - 2635: 00448f0d 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 2633: 00409679 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 2634: 00411471 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 2635: 00448ecd 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 2636: 006917ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 2637: 002aeea5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 2638: 0063dcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 2639: 00213029 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 2640: 003f1fb1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 2641: 003c85f5 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 2642: 003added 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 2640: 003f1f71 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 2641: 003c85b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 2642: 003addad 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 2643: 002d8c85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 2644: 0023da89 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 2645: 002ab6d5 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 2646: 006900f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 2647: 003b642d 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 2647: 003b63ed 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 2648: 0064d174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 2649: 003d2eb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 2650: 003ed8ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 2651: 0044fd11 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 2652: 0030ad3d 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 2649: 003d2e79 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 2650: 003ed86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 2651: 0044fcd1 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 2652: 0030acfd 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 2653: 002b1531 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 2654: 00293c8d 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 2655: 00433f91 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 2655: 00433f51 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 2656: 001af3d1 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 2657: 00691db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 2658: 0069004c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 2659: 005925e8 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 2660: 006914d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 2661: 00691dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 2662: 001e40d9 100 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 2663: 00691d4b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_i386_c │ │ │ │ 2664: 0068fc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 2665: 002aa16d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 2666: 00691726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 2667: 0068fa04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 2668: 0063fde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 2669: 00648f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 2670: 00324d6d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 2670: 00324d2d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 2671: 005a0198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 2672: 0026d30d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 2673: 00437909 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 2673: 004378c9 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 2674: 001a9d19 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 2675: 00453b25 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 2675: 00453ae5 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 2676: 0068ff90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 2677: 0045f7a5 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 2677: 0045f765 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 2678: 0064b464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 2679: 00690444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 2680: 006911ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 2681: 0068fc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 2682: 003531b9 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 2682: 00353179 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 2683: 00691524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2684: 002dd9ed 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 2685: 006907ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 2686: 0069028a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 2687: 00690942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 2688: 0064bbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 2689: 0064a130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_SWITCH_PSTATE_EVENT │ │ │ │ 2690: 00639740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 2691: 00690bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 2692: 0042412d 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 2693: 003b6ec1 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 2694: 00376105 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 2692: 004240ed 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 2693: 003b6e81 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 2694: 003760c5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 2695: 002457b5 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 2696: 0068f931 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 2697: 00347ba9 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 2698: 004037fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 2699: 00441ab5 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 2700: 00407101 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 2697: 00347b69 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 2698: 004037bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 2699: 00441a75 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 2700: 004070c1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 2701: 00690b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 2702: 003f8c81 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 2702: 003f8c41 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 2703: 0063c9b8 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 2704: 0068fcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 2705: 00441711 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 2706: 0033c105 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 2707: 004162bd 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 2705: 004416d1 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 2706: 0033c0c5 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 2707: 0041627d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 2708: 00645aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 2709: 00642880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 2710: 0026ad0d 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 2711: 006915a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 2712: 00417db1 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 2712: 00417d71 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 2713: 002cd4dd 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 2714: 00414bc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 2715: 003f1205 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 2714: 00414b85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 2715: 003f11c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 2716: 00292bdd 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 2717: 00690346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 2718: 0063d4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 2719: 003c1ce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 2719: 003c1ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 2720: 001ee4a9 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 2721: 0063e3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 2722: 0063b658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 2723: 00442859 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ - 2724: 004455e1 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 2723: 00442819 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 2724: 004455a1 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 2725: 0023af35 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 2726: 005aaf40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 2727: 0063c6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ 2728: 00690b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 2729: 0064b4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 2730: 0023a625 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 2731: 002d4de9 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 2732: 0064ce04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 2733: 003bab91 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 2733: 003bab51 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 2734: 00642dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 2735: 0058d04c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 2736: 00642ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 2737: 002c2909 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 2738: 006905fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 2739: 002b6961 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 2740: 003b72e9 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 2740: 003b72a9 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 2741: 0063b87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 2742: 0063c508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 2743: 00691dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 2744: 0069064c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 2745: 00432859 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 2745: 00432819 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 2746: 002355c9 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 2747: 00690440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 2748: 006901da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 2749: 003eab05 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 2749: 003eaac5 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 2750: 002aee15 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 2751: 00649f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 2752: 0064963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 2753: 00690982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 2754: 00284a89 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ - 2755: 003029a5 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 2755: 00302965 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 2756: 006905c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ 2757: 001f8a99 196 FUNC GLOBAL DEFAULT 12 grlib_ahb_pnp_add_entry │ │ │ │ - 2758: 00323d0d 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 2758: 00323ccd 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 2759: 00690518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 2760: 00257a25 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 2761: 0068fc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 2762: 0044de99 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 2762: 0044de59 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 2763: 006414e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 2764: 00452b1d 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 2765: 0041a5d5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 2764: 00452add 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 2765: 0041a595 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 2766: 00690dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ - 2767: 002f024d 492 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_interrupt │ │ │ │ + 2767: 002f0211 492 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_interrupt │ │ │ │ 2768: 00285e9d 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 2769: 003be46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 2769: 003be42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 2770: 0069013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 2771: 003a8a5d 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 2771: 003a8a1d 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 2772: 0063c678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 2773: 00690c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 2774: 00641a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 2775: 0064c918 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 2776: 00691310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 2777: 00690248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 2778: 003f15b5 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 2779: 004245f9 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 2778: 003f1575 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 2779: 004245b9 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 2780: 0018b0c5 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 2781: 00645d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 2782: 002ad99d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 2783: 00691e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 2784: 00690d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 2785: 0041a845 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 2785: 0041a805 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 2786: 0063a060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 2787: 00646008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 2788: 00405aa9 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 2788: 00405a69 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 2789: 0018b179 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 2790: 001f0959 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 2791: 00250121 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 2792: 003e2f11 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 2793: 0030b6c5 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 2794: 003cceb1 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 2792: 003e2ed1 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 2793: 0030b685 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 2794: 003cce71 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 2795: 005a689c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 2796: 00644a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 2797: 0063c448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 2798: 0068ffd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 2799: 00594044 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 2800: 00438b35 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 2800: 00438af5 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 2801: 00290829 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 2802: 00188891 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ - 2803: 00438235 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 2804: 003dac95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 2803: 004381f5 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 2804: 003dac55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 2805: 005a647c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 2806: 002ce7dd 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 2807: 003c17b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 2807: 003c1779 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 2808: 00264301 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 2809: 00691194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 2810: 00455931 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 2810: 004558f1 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 2811: 0069123c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 2812: 0025f74d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 2813: 001890f9 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 2814: 00311dc5 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 2815: 003c2605 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 2814: 00311d85 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 2815: 003c25c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 2816: 0063ae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 2817: 002d751d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 2818: 0030c06d 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 2819: 0053fd68 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ - 2820: 003c0301 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 2818: 0030c02d 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 2819: 0053fd30 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 2820: 003c02c1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 2821: 00691de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 2822: 0068ffd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 2823: 002fbfed 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 2824: 002f71b1 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 2823: 002fbfad 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 2824: 002f7171 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 2825: 0069149a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_DISABLED_DSTATE │ │ │ │ - 2826: 0053fd60 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 2826: 0053fd28 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 2827: 00645110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 2828: 00691032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 2829: 0063c7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 2830: 0030b521 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 2830: 0030b4e1 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 2831: 006418f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 2832: 001af2a1 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 2833: 003f49c5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 2833: 003f4985 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 2834: 006914ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_GET_PHYS_ADDR_DATA_DSTATE │ │ │ │ 2835: 002443f5 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 2836: 002c9fa9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 2837: 00644264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 2838: 00690330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 2839: 00434f29 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 2839: 00434ee9 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 2840: 00691082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 2841: 00648368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 2842: 003ce081 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 2842: 003ce041 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 2843: 00246ded 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 2844: 0040abd9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 2844: 0040ab99 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 2845: 002849a9 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 2846: 00260d79 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 2847: 002fb649 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 2847: 002fb609 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 2848: 0068f9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 2849: 00680134 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 2850: 0068ffae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 2851: 0041df8d 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 2852: 0031cdf9 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 2851: 0041df4d 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 2852: 0031cdb9 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 2853: 00644014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 2854: 002d47a9 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 2855: 00412769 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 2855: 00412729 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 2856: 005b603c 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 2857: 00448a2d 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 2857: 004489ed 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 2858: 0068fc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 2859: 00690f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 2860: 00443015 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 2860: 00442fd5 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 2861: 00691350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 2862: 006494fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 2863: 00690934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 2864: 001b54b1 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 2865: 00449be9 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 2865: 00449ba9 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 2866: 0069029c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 2867: 0063bdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 2868: 0068faae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 2869: 00690b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 2870: 002a23dd 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 2871: 00690d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 2872: 006910a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 2873: 0068fd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 2874: 00690bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 2875: 00691488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 2876: 006495fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 2877: 002335e5 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 2878: 002d5901 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 2879: 00370465 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 2880: 004335c9 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 2879: 00370425 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 2880: 00433589 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 2881: 005b11d8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 2882: 00593580 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 2883: 0068fd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 2884: 00648d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 2885: 00649bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 2886: 0068fd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 2887: 00437519 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 2887: 004374d9 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 2888: 002bc609 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 2889: 00690670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 2890: 006496ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 2891: 00646058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 2892: 001f1841 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 2893: 0063a3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 2894: 0044f0b1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 2894: 0044f071 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 2895: 006447a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 2896: 0022ae65 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 2897: 00329d3d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 2897: 00329cfd 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 2898: 0068fbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 2899: 00398c65 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 2899: 00398c25 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 2900: 001db2ad 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 2901: 0063d010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 2902: 002ca02d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 2903: 004397a5 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 2904: 003f2179 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 2903: 00439765 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 2904: 003f2139 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 2905: 0068fd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 2906: 00254ec1 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 2907: 003101b5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 2907: 00310175 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 2908: 0063c428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 2909: 0069171e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 2910: 002f6995 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 2910: 002f6955 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 2911: 002d4919 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 2912: 00690f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 2913: 002c2f5d 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 2914: 004593ad 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 2914: 0045936d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 2915: 001b8b01 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 2916: 00646fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 2917: 00236589 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 2918: 00690f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 2919: 003da6ad 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 2919: 003da66d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 2920: 0068fd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 2921: 001ec7fd 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 2922: 0020ee11 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 2923: 00690654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 2924: 003d8b05 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 2924: 003d8ac5 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 2925: 001ff735 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 2926: 0044b7fd 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 2926: 0044b7bd 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 2927: 0063e7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 2928: 003f8a05 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 2928: 003f89c5 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 2929: 00254fed 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 2930: 0064b844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 2931: 00460e8d 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 2931: 00460e4d 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 2932: 0069032a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 2933: 0025d4fd 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 2934: 0018b215 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 2935: 00691318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 2936: 00433609 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 2936: 004335c9 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 2937: 002e0019 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 2938: 00423bc1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 2938: 00423b81 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 2939: 0026e575 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 2940: 00691e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 2941: 0041ccbd 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 2941: 0041cc7d 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 2942: 0059081c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 2943: 0064add0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 2944: 00592620 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 2945: 005924d0 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 2946: 0019b4a5 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 2947: 003ead09 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 2947: 003eacc9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 2948: 0063c5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 2949: 0063db1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 2950: 00690290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 2951: 003aa6f1 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 2952: 003d9535 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 2951: 003aa6b1 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 2952: 003d94f5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 2953: 0064c764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 2954: 00646d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 2955: 00690e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 2956: 00407f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ - 2957: 00451dcd 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 2956: 00407ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 2957: 00451d8d 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 2958: 002c0735 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 2959: 00690dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 2960: 0064bb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 2961: 00646f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 2962: 003c3be1 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 2962: 003c3ba1 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 2963: 0021c8ed 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 2964: 0063a52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 2965: 00412979 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 2965: 00412939 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 2966: 002c3b29 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 2967: 00690786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 2968: 002c06d9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 2969: 0059264c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 2970: 006905a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 2971: 0064b7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 2972: 0063c918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 2973: 00645f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 2974: 0068fdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 2975: 00691660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 2976: 00326a49 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 2976: 00326a09 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 2977: 002cef79 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 2978: 00642810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 2979: 0024d231 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 2980: 005926b4 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 2981: 00691dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 2982: 00691450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ - 2983: 004585a9 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 2983: 00458569 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 2984: 0063a310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 2985: 0027a455 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 2986: 00690a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 2987: 00408bc9 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 2987: 00408b89 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 2988: 00691156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 2989: 002d5cf5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 2990: 0069173c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 2991: 0045f0d9 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 2991: 0045f099 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 2992: 0063d180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 2993: 002101d9 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 2994: 00690df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 2995: 00690e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 2996: 006910f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 2997: 006488d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 2998: 006917b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 2999: 0068fe06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ - 3000: 003cf641 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3000: 003cf601 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3001: 002e04e5 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3002: 00690fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3003: 0068fe82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3004: 0064b040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3005: 00648748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3006: 005a8474 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3007: 0064af18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ - 3008: 00423349 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3008: 00423309 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3009: 0021d97d 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3010: 003ed8e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3010: 003ed8a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3011: 006902ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3012: 0063ef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3013: 003c72b5 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3013: 003c7275 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3014: 0063e448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3015: 003bee51 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3015: 003bee11 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3016: 00690648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3017: 0069018a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3018: 002ca0b5 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3019: 00232825 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3020: 00641340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3021: 006914b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_GET_PHYS_ADDR_CODE_DSTATE │ │ │ │ 3022: 0064c108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3023: 0063e7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3024: 005a7058 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3025: 00691072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3026: 00691618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3027: 00640234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3028: 0064a898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3029: 003f8519 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3029: 003f84d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3030: 001b623d 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3031: 006905e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3032: 0063d3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3033: 002c530d 720 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3034: 0068ffda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3035: 00639750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3036: 0063fcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3037: 0063a808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3038: 00690338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3039: 001bda31 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3040: 00691540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ - 3041: 0034abb9 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3041: 0034ab79 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3042: 00690f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3043: 00646d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3044: 002f202d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3044: 002f1fed 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3045: 00641e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3046: 005af04c 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3047: 003aeed1 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3047: 003aee91 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3048: 00643654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3049: 0063fdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3050: 002b7319 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3051: 0064d2f4 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3052: 00690e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3053: 00643ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3054: 002fa79d 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3055: 00351ed9 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3056: 004522fd 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3054: 002fa75d 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3055: 00351e99 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3056: 004522bd 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3057: 00293f7d 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3058: 002d4739 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3059: 003be37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3059: 003be33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3060: 0063d6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3061: 00647f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3062: 002d6c1d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3063: 001dbf29 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ - 3064: 00406acd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3064: 00406a8d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3065: 00648f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3066: 0063f118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3067: 00648658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3068: 001af3e5 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3069: 00643734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3070: 006420e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3071: 00593694 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3072: 00691120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3073: 002db9c9 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3074: 0028f40d 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3075: 003fcdf5 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3075: 003fcdb5 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3076: 001b7cc9 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3077: 00690da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3078: 00296d6d 4 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3079: 0069067a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3080: 00643e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3081: 0063edb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3082: 0063bfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3083: 00690b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3084: 003f6469 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3084: 003f6429 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3085: 00691320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3086: 00643834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3087: 005a6fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3088: 0063b7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3089: 00645a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3090: 005a07b4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3091: 00690494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3092: 005a0834 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3093: 0063e6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3094: 005a0844 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ - 3095: 0036ec45 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ - 3096: 003cf1a1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3095: 0036ec05 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3096: 003cf161 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3097: 0064b204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3098: 003e9429 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3099: 0031031d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3100: 003ea0c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3098: 003e93e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3099: 003102dd 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3100: 003ea089 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3101: 00265c65 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3102: 0063d7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3103: 00254f45 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3104: 005a5e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3105: 00342805 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3105: 003427c5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3106: 00294dc5 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ - 3107: 003153e1 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 3107: 003153a1 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 3108: 0063fc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3109: 001b9519 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3110: 0028883d 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3111: 00645d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3112: 003ad5cd 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3112: 003ad58d 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3113: 0068fc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3114: 00641140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3115: 003405f9 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3115: 003405b9 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3116: 0064986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3117: 00639620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3118: 00641170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3119: 00467f9d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3119: 00467f5d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3120: 0063b1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3121: 003d1e85 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3121: 003d1e45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3122: 0025df45 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ - 3123: 004333f9 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3123: 004333b9 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3124: 0025f5e5 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3125: 006447d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3126: 0068fe9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3127: 005abba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3128: 00293ead 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3129: 004178c5 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3129: 00417885 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3130: 002c2119 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3131: 006484c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3132: 00255add 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3133: 0068fb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3134: 0068f961 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3135: 00691626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3136: 005936fc 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ - 3137: 002f1b41 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3137: 002f1b01 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3138: 0063f178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3139: 0069112e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3140: 0069032e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3141: 001a9691 256 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3142: 006909ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3143: 00648c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3144: 00645330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 3145: 00690f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3146: 006910a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3147: 00592570 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3148: 004421ad 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3148: 0044216d 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3149: 0066ecd0 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3150: 0018850d 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3151: 00690040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3152: 00452825 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3152: 004527e5 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3153: 00644fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 3154: 005a9a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 3155: 002d1a59 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3156: 002c8c2d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3157: 006449a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 3158: 0063b8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3159: 00690f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3160: 001b6181 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3161: 002dc74d 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3162: 0068fa36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3163: 006915be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 3164: 004212dd 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3165: 00458e4d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3164: 0042129d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3165: 00458e0d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3166: 00648dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 3167: 0019fd59 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3168: 005aecb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmuld │ │ │ │ 3169: 00690ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 3170: 003d688d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3170: 003d684d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3171: 006440c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3172: 001dceed 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3173: 0069085a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3174: 003ccbad 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3174: 003ccb6d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3175: 001b1051 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3176: 005aeb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmuls │ │ │ │ - 3177: 0044fb09 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3177: 0044fac9 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3178: 006429b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3179: 0068faf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3180: 00690b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3181: 0063f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3182: 001875e9 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3183: 006916c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3184: 0063f238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3185: 003e28b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3185: 003e2875 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3186: 0021800d 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3187: 001fb249 4 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 3188: 00239499 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3189: 005a6f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3190: 002642b5 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3191: 003210a5 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3191: 00321065 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3192: 00690b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3193: 001ab8fd 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3194: 003df955 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3194: 003df915 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3195: 00643cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3196: 00645e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3197: 0068fce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3198: 00641820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 3199: 0034738d 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3200: 004571bd 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3201: 00350695 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3199: 0034734d 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3200: 0045717d 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3201: 00350655 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3202: 0069171a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3203: 0024933d 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3204: 0063b6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3205: 00644094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 3206: 002d75c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3207: 00649010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3208: 00690422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3209: 005a2fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3210: 00690754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3211: 0041dd45 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3211: 0041dd05 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3212: 0068fef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3213: 00189091 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3214: 006443a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3215: 003f1ed5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3215: 003f1e95 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3216: 0064ade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3217: 00415e49 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3217: 00415e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3218: 0064afe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3219: 001be90d 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3220: 00641ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3221: 0064ce14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3222: 002c8f31 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3223: 003dcc51 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3223: 003dcc11 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3224: 0064a060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3225: 00408801 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3225: 004087c1 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3226: 00646568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3227: 0063ba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3228: 00690436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3229: 00641c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 3230: 003cc5f1 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ - 3231: 00447431 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3230: 003cc5b1 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3231: 004473f1 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3232: 00690132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3233: 00648c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3234: 003fc46d 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3234: 003fc42d 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3235: 002c8cad 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3236: 00284a09 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ 3237: 00644914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 3238: 002cbc2d 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3239: 003dd5b5 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3239: 003dd575 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3240: 0064a32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ - 3241: 00431721 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3242: 003ebbcd 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3243: 0031723d 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3241: 004316e1 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3242: 003ebb8d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3243: 003171fd 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3244: 006908fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3245: 00645e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3246: 00225f39 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 3247: 002f6a09 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3247: 002f69c9 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3248: 001ab71d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3249: 0064cbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3250: 006906a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 3251: 0023ca99 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3252: 0068f97b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3253: 0024f281 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3254: 0068f9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3255: 00691666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3256: 0064938c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3257: 0025e159 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 3258: 0023c9e5 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 3259: 00588c94 64 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ - 3260: 004450c1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 3261: 00401355 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 3262: 0044ce71 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3260: 00445081 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3261: 00401315 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3262: 0044ce31 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 3263: 0023cd51 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 3264: 0040ec11 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 3264: 0040ebd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 3265: 0028b71d 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3266: 0063aa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 3267: 00408b39 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 3268: 003e3fd5 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 3267: 00408af9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 3268: 003e3f95 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 3269: 0068fdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 3270: 00690f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 3271: 002e6d19 58 FUNC GLOBAL DEFAULT 12 helper_fdtoi │ │ │ │ 3272: 0069005e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 3273: 00592ac0 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 3274: 0068f9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 3275: 00690d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 3276: 00690e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ 3277: 002d7441 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 3278: 0023cc91 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 3279: 00690b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 3280: 0022f651 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 3281: 0063cda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 3282: 005a2f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 3283: 0035548d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 3284: 00460f79 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 3283: 0035544d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 3284: 00460f39 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 3285: 0064b494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 3286: 002e6c55 144 FUNC GLOBAL DEFAULT 12 helper_fdtoq │ │ │ │ 3287: 0064a598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 3288: 00645b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ 3289: 002e6a91 58 FUNC GLOBAL DEFAULT 12 helper_fdtos │ │ │ │ - 3290: 00403785 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 3290: 00403745 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 3291: 005aafc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 3292: 0023cd11 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 3293: 0068fb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 3294: 00592780 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 3295: 00643af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 3296: 003cec19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 3296: 003cebd9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 3297: 0024feed 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 3298: 0064944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 3299: 001baa89 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 3300: 003e9b35 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 3301: 003fd24d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 3300: 003e9af5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 3301: 003fd20d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 3302: 0063b588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 3303: 00690014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 3304: 003c2eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 3304: 003c2ead 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 3305: 0064a848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 3306: 0064a968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 3307: 00333a39 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 3307: 003339f9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 3308: 006917b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 3309: 0068ff7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 3310: 006490b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 3311: 002c8fb5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 3312: 00422655 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 3312: 00422615 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 3313: 0064990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ - 3314: 003c4605 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 3315: 003d2c75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 3314: 003c45c5 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 3315: 003d2c35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 3316: 006463b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 3317: 003beec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 3317: 003bee89 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 3318: 0064af08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 3319: 0069083e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 3320: 00647d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 3321: 0069080c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 3322: 00640664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 3323: 003c4145 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 3323: 003c4105 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 3324: 00592db4 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 3325: 00691340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 3326: 0068fd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ - 3327: 003b7379 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 3327: 003b7339 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 3328: 00690eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 3329: 003f6675 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ - 3330: 003e5a51 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 3331: 003fda0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 3332: 00520a9c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 3329: 003f6635 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 3330: 003e5a11 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 3331: 003fd9cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 3332: 00520a64 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 3333: 006489d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 3334: 003df301 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 3334: 003df2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 3335: 0064c3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 3336: 00445b19 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 3336: 00445ad9 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 3337: 00225a2d 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 3338: 003f83b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 3338: 003f8371 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 3339: 006407e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 3340: 005a38a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 3341: 0063f2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 3342: 0025286d 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 3343: 00424759 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 3343: 00424719 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 3344: 00691634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 3345: 002c925d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 3346: 00256dbd 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 3347: 00442f79 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 3347: 00442f39 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 3348: 00644a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 3349: 003deb71 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 3349: 003deb31 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 3350: 00640454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 3351: 0022a105 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 3352: 00690c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 3353: 00412a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 3353: 004129ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 3354: 00690b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 3355: 0066e670 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 3356: 006914fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 3357: 0068ffd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 3358: 0021c13d 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 3359: 0045a8e1 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 3359: 0045a8a1 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 3360: 00643a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 3361: 00690096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 3362: 00642770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 3363: 0068fab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 3364: 001dee35 520 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 3365: 0064ae30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 3366: 001e9115 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 3367: 0064cfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 3368: 005a84f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 3369: 00407e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 3370: 0043ce51 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 3369: 00407e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 3370: 0043ce11 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 3371: 006904ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 3372: 002da375 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 3373: 00643724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 3374: 00691d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 3375: 003be7b5 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 3375: 003be775 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 3376: 00240ec1 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 3377: 002447a5 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 3378: 00644cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_PAGE_GET_FLAGS_EVENT │ │ │ │ 3379: 00641500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 3380: 0063fd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ - 3381: 00411189 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 3381: 00411149 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 3382: 0063c748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ - 3383: 00427d9d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 3384: 0053fd40 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 3383: 00427d5d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 3384: 0053fd08 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 3385: 0063a60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 3386: 006448f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 3387: 001b90fd 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 3388: 00450581 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 3388: 00450541 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 3389: 001db9a5 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 3390: 0063b96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 3391: 0044ec31 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 3392: 003ab359 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 3393: 002fbd25 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ - 3394: 003d5c25 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 3395: 003566ad 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 3396: 003343ed 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 3391: 0044ebf1 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 3392: 003ab319 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 3393: 002fbce5 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 3394: 003d5be5 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 3395: 0035666d 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 3396: 003343ad 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 3397: 006910c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 3398: 004558f5 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 3399: 003479e9 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 3400: 0040d561 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 3401: 00425f45 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ - 3402: 00442279 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 3398: 004558b5 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 3399: 003479a9 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 3400: 0040d521 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 3401: 00425f05 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 3402: 00442239 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 3403: 0064bcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 3404: 00280a15 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 3405: 0040f13d 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ - 3406: 00407279 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 3405: 0040f0fd 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 3406: 00407239 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 3407: 0068f983 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 3408: 0066ddd0 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 3409: 0069183a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 3410: 00641ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 3411: 002a23d9 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 3412: 0068f6a8 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 3413: 0021da19 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 3414: 00432021 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 3414: 00431fe1 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 3415: 005a2edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 3416: 0068fbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 3417: 0069002c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 3418: 0064cb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 3419: 001b1c61 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 3420: 0045e1f9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 3420: 0045e1b9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 3421: 0064b4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 3422: 00468161 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ - 3423: 003dcdf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 3422: 00468121 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 3423: 003dcdb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 3424: 006421b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 3425: 0063ee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 3426: 00347c51 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 3426: 00347c11 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 3427: 0020fc75 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 3428: 0021b399 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 3429: 0045c4bd 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 3429: 0045c47d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 3430: 002c20c9 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 3431: 00690afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 3432: 0024458d 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 3433: 006908d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 3434: 0068fb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 3435: 00690c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 3436: 002de35d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 3437: 00592eb8 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 3438: 0064a2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 3439: 00691398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 3440: 0069185e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 3441: 00350909 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 3441: 003508c9 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 3442: 00641250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 3443: 00419e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 3443: 00419dc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 3444: 00639670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 3445: 002c92e1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 3446: 002f8c41 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 3446: 002f8c01 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 3447: 0063d9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 3448: 00349c85 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 3448: 00349c45 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 3449: 006907de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 3450: 00690e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 3451: 00358c1d 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 3452: 00412aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 3451: 00358bdd 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 3452: 00412a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 3453: 0064b7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3454: 004044d5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 3454: 00404495 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 3455: 0064a5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 3456: 003dcd05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 3457: 003e62cd 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 3458: 00442e25 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 3456: 003dccc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 3457: 003e628d 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 3458: 00442de5 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 3459: 002ddb51 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 3460: 0069044e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 3461: 003eed51 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 3462: 003509f1 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 3461: 003eed11 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 3462: 003509b1 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 3463: 00260081 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 3464: 002c2c31 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 3465: 00462699 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ - 3466: 00553774 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 3465: 00462659 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 3466: 0055373c 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 3467: 0068ff66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 3468: 006910f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 3469: 00232201 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 3470: 00232b39 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 3471: 00641440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 3472: 0063a010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 3473: 003ab029 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 3473: 003aafe9 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 3474: 0063e668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 3475: 003ab1b1 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 3475: 003ab171 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 3476: 00641560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 3477: 001df529 728 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 3478: 006906cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 3479: 0063d4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 3480: 00690a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 3481: 0063a390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 3482: 0044f71d 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 3482: 0044f6dd 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 3483: 006917e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3484: 0021c86d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 3485: 006902c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 3486: 0068fb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 3487: 00452209 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 3488: 00347631 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 3489: 004114ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 3487: 004521c9 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 3488: 003475f1 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 3489: 004114ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 3490: 0063aa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 3491: 002f0441 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 3491: 002f0405 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 3492: 006902b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 3493: 00690dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 3494: 00690620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 3495: 00640264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 3496: 003b7189 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 3496: 003b7149 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 3497: 0064bc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 3498: 00249ca9 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 3499: 0066e7c0 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 3500: 0042d119 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 3501: 003f180d 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 3500: 0042d0d9 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 3501: 003f17cd 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 3502: 002c2b71 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 3503: 002a2425 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 3504: 0063f228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 3505: 0069184a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 3506: 006907f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 3507: 003aa0ad 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 3507: 003aa06d 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 3508: 0063d170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 3509: 00377a19 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 3509: 003779d9 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 3510: 005abb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 3511: 006800b4 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 3512: 0064b8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 3513: 00690852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 3514: 0063efd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 3515: 00690d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 3516: 0064c794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 3517: 006904ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 3518: 003c2a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 3518: 003c2a39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 3519: 00639b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 3520: 00641640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ - 3521: 0044bdb9 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 3521: 0044bd79 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 3522: 00643bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 3523: 0063a828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 3524: 003e1b6d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 3524: 003e1b2d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 3525: 00642900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 3526: 0063f984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 3527: 005537b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 3528: 003c2f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 3527: 0055377c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 3528: 003c2f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 3529: 0064aa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 3530: 00327029 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 3530: 00326fe9 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 3531: 0064af54 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ 3532: 0068fd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 3533: 0041ca59 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 3533: 0041ca19 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 3534: 0064d1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 3535: 003f2e85 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 3535: 003f2e45 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 3536: 00649abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ - 3537: 00434849 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 3537: 00434809 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 3538: 001e938d 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 3539: 003cf3bd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 3540: 00306f81 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 3541: 0041ed45 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 3539: 003cf37d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 3540: 00306f41 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 3541: 0041ed05 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 3542: 002d4c29 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 3543: 00690e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 3544: 005a9aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 3545: 00643ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 3546: 00691dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 3547: 001ad729 184 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ 3548: 002b1851 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 3549: 006418e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 3550: 0068fa5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 3551: 00690334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 3552: 00639d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 3553: 006910fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 3554: 00647888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 3555: 00421ab9 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 3555: 00421a79 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 3556: 005ac35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 3557: 00256e69 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 3558: 003eeeb9 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 3558: 003eee79 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 3559: 00690a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 3560: 0068f950 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 3561: 0064af34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 3562: 00691122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 3563: 001f5dbd 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 3564: 0043c969 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 3564: 0043c929 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 3565: 00691142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 3566: 003e7f11 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 3566: 003e7ed1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 3567: 0068fad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ - 3568: 003d7449 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 3568: 003d7409 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 3569: 00690614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 3570: 0030b4ed 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 3570: 0030b4ad 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 3571: 00231c15 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 3572: 00690336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 3573: 002c590d 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 3574: 002b6b21 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 3575: 00240f5d 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 3576: 0066e3b0 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 3577: 0069162e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 3578: 00690948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 3579: 00649c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 3580: 0043b889 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 3581: 003b1289 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 3580: 0043b849 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 3581: 003b1249 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 3582: 0064c3a4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 3583: 0069113e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 3584: 0069138c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 3585: 005a24a0 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 3586: 00690120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 3587: 005ad684 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ 3588: 006908c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 3589: 00645b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 3590: 0063fca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 3591: 002d68d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 3592: 00646698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 3593: 001b7131 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 3594: 001b887d 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 3595: 00408e99 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 3596: 00427f75 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 3595: 00408e59 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 3596: 00427f35 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 3597: 0063d0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 3598: 006494ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 3599: 0041ac2d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 3600: 003ee849 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 3599: 0041abed 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 3600: 003ee809 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 3601: 002acc05 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 3602: 0069033c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 3603: 00460b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 3603: 00460add 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 3604: 00643be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ - 3605: 0034c8e5 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 3605: 0034c8a5 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 3606: 002d59c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 3607: 0034071d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 3607: 003406dd 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 3608: 0019b0c1 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 3609: 00691734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 3610: 00644704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 3611: 003c3721 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 3611: 003c36e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 3612: 006912d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 3613: 0068fb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 3614: 00231705 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 3615: 0064c424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 3616: 00336725 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 3616: 003366e5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 3617: 001bcb31 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 3618: 002d9365 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 3619: 003e58ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 3619: 003e586d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 3620: 0028b861 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 3621: 00646878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 3622: 003af999 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 3622: 003af959 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ 3623: 00271401 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 3624: 001bd921 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 3625: 00279b11 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 3626: 00412379 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 3627: 00458c1d 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 3626: 00412339 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 3627: 00458bdd 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 3628: 00648388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 3629: 002c6c39 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ - 3630: 0035959d 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 3631: 003298c9 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 3632: 0042c3d9 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 3633: 0040a835 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 3630: 0035955d 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 3631: 00329889 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 3632: 0042c399 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 3633: 0040a7f5 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 3634: 001a2069 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 3635: 00640444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 3636: 00244275 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 3637: 001c5751 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 3638: 0069140e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 3639: 002f2029 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 3639: 002f1fe9 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 3640: 0059090c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 3641: 00647758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 3642: 002950ad 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 3643: 006401c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 3644: 003512f1 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 3644: 003512b1 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 3645: 0064995c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 3646: 004115dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 3647: 003ee339 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 3646: 0041159d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 3647: 003ee2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 3648: 00645db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 3649: 001f51c1 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 3650: 00214ff5 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 3651: 002fabe5 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 3651: 002faba5 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 3652: 00691770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 3653: 0041cfed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 3653: 0041cfad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 3654: 0063a2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 3655: 002f94e1 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 3655: 002f94a1 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 3656: 00295085 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 3657: 0029d6ad 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 3658: 002f20c1 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 3658: 002f2081 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 3659: 006401a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ - 3660: 003c2f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 3660: 003c2ee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 3661: 00648178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 3662: 001b9c81 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 3663: 00642140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 3664: 003c1a4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 3665: 0046139d 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 3664: 003c1a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 3665: 0046135d 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 3666: 00691554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 3667: 002e7685 78 FUNC GLOBAL DEFAULT 12 helper_set_fsr_nofcc │ │ │ │ 3668: 0064b314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 3669: 005a7f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 3670: 0019aeb1 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 3671: 002d6691 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 3672: 0063d660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 3673: 003dce31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 3673: 003dcdf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 3674: 005ac254 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 3675: 006441d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 3676: 001e2b91 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 3677: 0063b4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 3678: 005ab048 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 3679: 0023ccd1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ - 3680: 003f0d49 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 3680: 003f0d09 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 3681: 0063eaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 3682: 00690410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 3683: 003a8b31 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 3684: 004440d9 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 3683: 003a8af1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 3684: 00444099 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 3685: 002da805 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 3686: 0068feae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 3687: 001a86e1 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 3688: 006392f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 3689: 002702a5 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 3690: 0068ffe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 3691: 00690370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 3692: 003dcea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ - 3693: 00401049 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 3694: 003f1d75 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 3692: 003dce69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 3693: 00401009 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 3694: 003f1d35 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 3695: 00214b85 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 3696: 002601b9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 3697: 00639314 76 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 3698: 002c5a09 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 3699: 00592f4c 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 3700: 006903d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 3701: 00691074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 3702: 00639540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 3703: 003ee555 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 3703: 003ee515 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 3704: 006911b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 3705: 0063c518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 3706: 003f1089 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 3706: 003f1049 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 3707: 00641e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 3708: 002aa3f1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 3709: 0068fa20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 3710: 0043d55d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 3710: 0043d51d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 3711: 0063aa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 3712: 003c4085 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 3713: 003cf8a1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 3712: 003c4045 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 3713: 003cf861 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 3714: 00646ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 3715: 0032551d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 3715: 003254dd 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 3716: 002aec65 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 3717: 00412cc9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 3718: 0032c9e5 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 3719: 00350da5 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 3720: 004581b5 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 3721: 003c7639 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 3717: 00412c89 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 3718: 0032c9a5 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 3719: 00350d65 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 3720: 00458175 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 3721: 003c75f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 3722: 00690c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 3723: 001876e1 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 3724: 00427a8d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 3724: 00427a4d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 3725: 00643e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 3726: 006909bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 3727: 002fdfc1 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 3728: 003d7a35 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 3727: 002fdf81 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 3728: 003d79f5 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ 3729: 0068faf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 3730: 001f1285 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 3731: 0064cf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 3732: 00356705 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 3732: 003566c5 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 3733: 0068fb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 3734: 004ff830 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 3735: 003fe4a5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 3736: 004127f9 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 3734: 004ff7f8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 3735: 003fe465 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 3736: 004127b9 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 3737: 0063e5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 3738: 004165bd 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 3738: 0041657d 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 3739: 0063c498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 3740: 0069026a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 3741: 00226bad 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 3742: 0042dcdd 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 3742: 0042dc9d 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 3743: 00200b41 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 3744: 00427b11 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 3745: 00449b61 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 3744: 00427ad1 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 3745: 00449b21 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 3746: 002263ed 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 3747: 0068fa34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 3748: 006903e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 3749: 00262655 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 3750: 00249329 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 3751: 003fb31d 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 3751: 003fb2dd 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 3752: 006914ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 3753: 00643944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 3754: 0066e67c 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 3755: 006484f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 3756: 00646208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 3757: 00645350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 3758: 002288d5 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 3759: 0063c034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 3760: 004646b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 3760: 00464675 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 3761: 0024f1b9 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 3762: 0063a8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 3763: 0068fec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 3764: 006900c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 3765: 006406b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 3766: 00649e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 3767: 00335ee5 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 3768: 00407e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 3769: 00409e01 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 3767: 00335ea5 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 3768: 00407de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 3769: 00409dc1 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 3770: 001874fd 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 3771: 0063d540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ - 3772: 003beb15 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 3772: 003bead5 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 3773: 0069016c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 3774: 0036726d 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 3774: 0036722d 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 3775: 0069077a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 3776: 003d6fa9 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 3776: 003d6f69 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 3777: 00690556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 3778: 0045a5c1 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 3778: 0045a581 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 3779: 0063bd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 3780: 00354c69 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 3780: 00354c29 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 3781: 001dc3c5 14 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ - 3782: 004373d1 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 3783: 00326a39 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 3782: 00437391 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 3783: 003269f9 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 3784: 00641890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 3785: 0063feb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 3786: 00245bb9 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 3787: 00690f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 3788: 006424a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 3789: 0044c465 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 3789: 0044c425 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 3790: 00690d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 3791: 00433799 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 3791: 00433759 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 3792: 0019a969 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 3793: 006901ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 3794: 0067ff58 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 3795: 002de4fd 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 3796: 0068ffba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 3797: 003513a1 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 3798: 003a8c61 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 3799: 003be575 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 3797: 00351361 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 3798: 003a8c21 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 3799: 003be535 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 3800: 0022a141 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 3801: 002d4539 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 3802: 00691050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 3803: 002414e9 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 3804: 0069059c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 3805: 00690fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 3806: 002adb51 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 3807: 003e57f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 3808: 00433905 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 3807: 003e57b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 3808: 004338c5 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 3809: 0063c4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 3810: 00690056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ 3811: 00644cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEON3_SET_IRQ_EVENT │ │ │ │ - 3812: 00348f35 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 3812: 00348ef5 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 3813: 0063fa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 3814: 00690ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 3815: 003edce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 3816: 003f7281 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 3815: 003edca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 3816: 003f7241 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 3817: 005b0fd0 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 3818: 00350b25 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 3819: 0032bd91 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 3818: 00350ae5 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 3819: 0032bd51 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 3820: 0068fe6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 3821: 0068fee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 3822: 001f0f7d 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 3823: 001cbbd9 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 3824: 0030c2f9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 3824: 0030c2b9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 3825: 001bb029 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 3826: 003e7a91 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 3826: 003e7a51 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 3827: 00690758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 3828: 0068fd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 3829: 0032b621 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 3829: 0032b5e1 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 3830: 00201e31 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 3831: 0068fc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 3832: 0025ff55 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 3833: 00641bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 3834: 003edff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 3834: 003edfb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 3835: 0063ea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 3836: 006907f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 3837: 00639cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 3838: 003165ed 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 3838: 003165ad 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 3839: 006451d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 3840: 00643eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 3841: 003ede89 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 3841: 003ede49 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 3842: 0023f591 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 3843: 00690a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 3844: 00377181 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 3844: 00377141 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 3845: 002c17c1 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 3846: 0040ff49 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 3846: 0040ff09 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 3847: 00231c8d 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 3848: 006904e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 3849: 006466b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 3850: 0068f9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 3851: 00690594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 3852: 0063a2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 3853: 00649e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_EVENT │ │ │ │ @@ -3859,703 +3859,703 @@ │ │ │ │ 3855: 0063ec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 3856: 00691300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 3857: 00690172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 3858: 0027abed 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 3859: 00644314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 3860: 00690646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 3861: 0027a9f5 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 3862: 002f64f5 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 3862: 002f64b5 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 3863: 00647b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 3864: 00450f15 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 3864: 00450ed5 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 3865: 002c0175 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 3866: 00408351 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 3866: 00408311 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 3867: 00643fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 3868: 0068ff1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 3869: 0063dde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 3870: 00690812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 3871: 005abe34 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 3872: 00412b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 3873: 004570f9 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 3872: 00412add 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 3873: 004570b9 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ 3874: 0063ac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 3875: 006911d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 3876: 0063f1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 3877: 002fc661 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 3878: 003c32ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ - 3879: 00456341 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 3877: 002fc621 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 3878: 003c326d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 3879: 00456301 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 3880: 005934d0 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 3881: 006917e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 3882: 0068fea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 3883: 00370331 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 3883: 003702f1 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 3884: 00295d39 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 3885: 00691302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 3886: 00690ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 3887: 001b1d11 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 3888: 005895c4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 3889: 003cea05 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 3889: 003ce9c5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 3890: 00691798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 3891: 00642eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 3892: 005a3ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 3893: 00643824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 3894: 006911da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ - 3895: 0032ee71 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 3896: 0040c3b1 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 3895: 0032ee31 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 3896: 0040c371 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 3897: 002d5855 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 3898: 003c64f9 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 3898: 003c64b9 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 3899: 00691d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 3900: 0064aac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 3901: 0068f8e0 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 3902: 00305819 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 3903: 00553788 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 3902: 003057d9 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 3903: 00553750 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 3904: 00244cc9 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 3905: 006913ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 3906: 00640954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 3907: 001ccb71 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 3908: 003deee1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 3908: 003deea1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 3909: 0069144c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 3910: 00302889 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 3910: 00302849 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 3911: 002d9785 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 3912: 0043b1a5 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 3912: 0043b165 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 3913: 0064991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 3914: 004224b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 3915: 00411475 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 3914: 00422471 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 3915: 00411435 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 3916: 005ab570 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 3917: 0030933d 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 3917: 003092fd 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 3918: 00640844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ - 3919: 00543b60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 3919: 00543b28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 3920: 006435f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 3921: 00647868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ - 3922: 0040c1f9 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 3922: 0040c1b9 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 3923: 001b8219 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ - 3924: 00452891 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 3924: 00452851 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 3925: 0068f973 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 3926: 00594080 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 3927: 00690448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 3928: 00649a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 3929: 0063a978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 3930: 00690374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 3931: 006911f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 3932: 00593520 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 3933: 003d1a95 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 3934: 002f9d11 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 3933: 003d1a55 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 3934: 002f9cd1 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 3935: 0068fba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 3936: 00643644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 3937: 00690288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 3938: 003ef729 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 3938: 003ef6e9 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 3939: 006447f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 3940: 0063e838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 3941: 00644fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 3942: 00500010 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 3943: 003f5471 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 3942: 004fffd8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 3943: 003f5431 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 3944: 002327e9 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 3945: 003c2899 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 3945: 003c2859 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 3946: 0068fc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ 3947: 00187961 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 3948: 0063d500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 3949: 00315095 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ - 3950: 00409449 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 3949: 00315055 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 3950: 00409409 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 3951: 00641490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 3952: 0068f9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 3953: 002f0e0d 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 3953: 002f0dcd 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 3954: 0068fe6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ 3955: 002255cd 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ - 3956: 003515f1 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 3956: 003515b1 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 3957: 0063c3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 3958: 00691d49 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 3959: 003e416d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ - 3960: 004615e1 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 3959: 003e412d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 3960: 004615a1 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 3961: 00690190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 3962: 0063e458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 3963: 0063c628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ - 3964: 003c2af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 3965: 003564b1 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 3964: 003c2ab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 3965: 00356471 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 3966: 00690810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 3967: 005a72ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 3968: 0068fec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 3969: 003c1f39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 3970: 005537f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 3971: 003e6b35 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 3969: 003c1ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 3970: 005537b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 3971: 003e6af5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 3972: 006903cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 3973: 006904b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 3974: 0063c818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 3975: 0023ea41 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 3976: 002b5e25 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 3977: 002daafd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ - 3978: 0043fa1d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 3979: 003c7491 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 3978: 0043f9dd 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 3979: 003c7451 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 3980: 0069151a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 3981: 006914c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 3982: 0069171c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 3983: 00592f20 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 3984: 0068fb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 3985: 003c18e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 3985: 003c18a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 3986: 001b99bd 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 3987: 0030b945 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 3988: 00422565 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 3987: 0030b905 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 3988: 00422525 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 3989: 001b6d95 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 3990: 001a21f9 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 3991: 001f0469 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 3992: 003bf7f1 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 3993: 00460469 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ - 3994: 00356689 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 3992: 003bf7b1 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 3993: 00460429 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 3994: 00356649 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 3995: 001ca551 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 3996: 006917f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 3997: 001bf645 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 3998: 0064c4a0 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 3999: 00239481 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ - 4000: 0040a8fd 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4000: 0040a8bd 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4001: 001b97d1 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 4002: 003c3d2d 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4002: 003c3ced 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4003: 00642050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4004: 00645ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4005: 00241391 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4006: 00645a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4007: 006404f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4008: 0068fdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 4009: 0063b3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 4010: 0069081c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4011: 00691070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4012: 00643d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4013: 0063b8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 4014: 003f1269 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4014: 003f1229 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4015: 00690d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4016: 006904ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4017: 003f1749 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ - 4018: 0043e541 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4017: 003f1709 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4018: 0043e501 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4019: 001b1139 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 4020: 00648488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 4021: 003c733d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 4021: 003c72fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 4022: 0063b9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 4023: 0068fa3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 4024: 001e2a71 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 4025: 003ca161 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ - 4026: 0040bfe9 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 4025: 003ca121 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 4026: 0040bfa9 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 4027: 002aab45 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 4028: 0063a838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 4029: 0044c4ed 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 4029: 0044c4ad 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 4030: 00644974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ - 4031: 0044c565 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 4031: 0044c525 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 4032: 0063c3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ - 4033: 003fb5f1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 4034: 003ee11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 4033: 003fb5b1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 4034: 003ee0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 4035: 00641710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 4036: 00691e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 4037: 0019fd25 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 4038: 001bd11d 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 4039: 00433f99 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 4039: 00433f59 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 4040: 00645050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 4041: 00642a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 4042: 00348705 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 4042: 003486c5 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 4043: 00691d00 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 4044: 003ffefd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 4044: 003ffebd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 4045: 006459f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 4046: 001b65a5 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 4047: 002f679d 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 4048: 003d0b61 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 4049: 0044199d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 4050: 003b9fd9 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 4047: 002f675d 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 4048: 003d0b21 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 4049: 0044195d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 4050: 003b9f99 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 4051: 00642ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 4052: 00333b59 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 4052: 00333b19 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 4053: 0066dfcd 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 4054: 00642d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 4055: 00690218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 4056: 0063b1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 4057: 0063d460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 4058: 0022edd9 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 4059: 00690356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 4060: 00423d95 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 4060: 00423d55 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 4061: 005908ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 4062: 004450ed 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 4062: 004450ad 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 4063: 00690b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 4064: 006436e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 4065: 002accb5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 4066: 006912a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ - 4067: 00424085 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 4067: 00424045 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 4068: 0063e6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 4069: 00648878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 4070: 005a0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ - 4071: 003e1299 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 4071: 003e1259 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 4072: 00691762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 4073: 0068fae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 4074: 00649b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 4075: 00244331 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 4076: 0068fdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 4077: 006417a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 4078: 00354d89 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 4079: 0043b91d 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 4078: 00354d49 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 4079: 0043b8dd 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 4080: 00644764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 4081: 001e6cb1 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 4082: 00648928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 4083: 00643de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 4084: 00644a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 4085: 00691502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 4086: 006912b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 4087: 003ee0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 4087: 003ee065 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 4088: 006469d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 4089: 006908b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 4090: 002bfd09 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 4091: 001c5b69 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 4092: 001ae331 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 4093: 0068fac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 4094: 001fb349 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 4095: 0064c7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 4096: 002acc0d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 4097: 003fb0d1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 4098: 003ef291 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 4099: 003c2b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ - 4100: 003ac431 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 4097: 003fb091 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 4098: 003ef251 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 4099: 003c2aed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 4100: 003ac3f1 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 4101: 0068fc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 4102: 0063a230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 4103: 00690e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 4104: 00353e51 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 4104: 00353e11 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 4105: 0064a638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 4106: 0063fe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ - 4107: 002f4f09 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 4107: 002f4ec9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 4108: 006910c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 4109: 003c6c31 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 4109: 003c6bf1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 4110: 00690726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 4111: 005aee3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_flcmpd │ │ │ │ 4112: 006419d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 4113: 0069040c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 4114: 00691638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 4115: 0044f605 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 4115: 0044f5c5 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 4116: 006401b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 4117: 00690138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 4118: 001b2771 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 4119: 0069108c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 4120: 00641750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 4121: 005ae998 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_fsr_nofcc_noftt │ │ │ │ - 4122: 003eae59 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 4122: 003eae19 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 4123: 00640174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 4124: 0022dc19 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 4125: 005aeec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_flcmps │ │ │ │ 4126: 00691704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 4127: 00413365 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 4127: 00413325 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 4128: 005908a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 4129: 005aa364 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 4130: 0032b3b9 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 4131: 00347fa5 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 4130: 0032b379 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 4131: 00347f65 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 4132: 002addb9 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 4133: 0023034d 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 4134: 001aecdd 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 4135: 00640104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 4136: 00648348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 4137: 0063cdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ - 4138: 003cdbc9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 4139: 00464ab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 4138: 003cdb89 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 4139: 00464a71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 4140: 00691722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 4141: 0068fee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 4142: 00690ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 4143: 006917ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 4144: 003c2065 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 4144: 003c2025 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 4145: 006449e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 4146: 00647ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 4147: 00431535 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 4148: 003e55dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 4147: 004314f5 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 4148: 003e559d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 4149: 001b40e5 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 4150: 00690660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ - 4151: 003c3055 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 4151: 003c3015 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 4152: 00642b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 4153: 00456bc1 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 4153: 00456b81 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 4154: 001ae865 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 4155: 00649a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 4156: 00690704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 4157: 003f4cf5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 4157: 003f4cb5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 4158: 002b7209 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 4159: 00446cbd 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 4160: 003c0ded 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 4161: 0043aecd 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 4162: 003c4529 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 4163: 003ee4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 4164: 00374e29 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 4159: 00446c7d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 4160: 003c0dad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 4161: 0043ae8d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 4162: 003c44e9 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 4163: 003ee461 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 4164: 00374de9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 4165: 00690ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 4166: 00215f55 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 4167: 0068ff34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 4168: 002b13c9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 4169: 006915c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 4170: 00648308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 4171: 0063d550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 4172: 00590804 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 4173: 0025a9a9 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ - 4174: 003c4765 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 4174: 003c4725 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 4175: 006909a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ - 4176: 00455d09 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 4177: 0043f949 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 4176: 00455cc9 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 4177: 0043f909 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 4178: 001ee2ed 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 4179: 00593cd4 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 4180: 0068fece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 4181: 00335b05 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 4181: 00335ac5 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 4182: 0063e778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 4183: 006900ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 4184: 00400109 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 4184: 004000c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 4185: 0064b554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 4186: 00647ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 4187: 00644b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ - 4188: 00347ed1 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 4188: 00347e91 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 4189: 00642920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 4190: 0064955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 4191: 00647708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 4192: 0019ae49 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 4193: 0063d99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ - 4194: 003de3d1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 4194: 003de391 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 4195: 00264311 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 4196: 0063da7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 4197: 00643a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 4198: 002b1359 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 4199: 003fb6b5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 4199: 003fb675 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 4200: 0068fc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 4201: 00231f4d 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 4202: 002c7b39 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 4203: 00412195 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 4203: 00412155 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 4204: 0029428d 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 4205: 00641a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 4206: 0045ee61 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 4206: 0045ee21 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 4207: 002ab0c5 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 4208: 00648078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 4209: 001884f1 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 4210: 00404ee5 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 4210: 00404ea5 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 4211: 0022c429 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 4212: 00646238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 4213: 0068f941 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 4214: 003eb765 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 4214: 003eb725 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 4215: 002c83e1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 4216: 0032ef69 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 4216: 0032ef29 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 4217: 002de3f5 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 4218: 001bde5d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 4219: 00645340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 4220: 00340ce1 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 4220: 00340ca1 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 4221: 00188b59 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 4222: 00690604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 4223: 003c1bf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 4223: 003c1bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 4224: 00690a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ - 4225: 0040ba5d 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 4225: 0040ba1d 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 4226: 0068fd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 4227: 0068ff7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 4228: 0063d0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 4229: 00239405 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 4230: 00644bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 4231: 00590888 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 4232: 00690fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 4233: 002dabe5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 4234: 0042dbd1 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 4234: 0042db91 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 4235: 0064c138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 4236: 00691418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 4237: 006901e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 4238: 006905d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 4239: 00323c69 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ - 4240: 003cadcd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 4239: 00323c29 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 4240: 003cad8d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 4241: 00284211 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 4242: 0063a4c0 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 4243: 0064bc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 4244: 0041b019 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 4244: 0041afd9 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 4245: 0020dfbd 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 4246: 001e4d39 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ - 4247: 003ca2b5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ - 4248: 00437619 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 4247: 003ca275 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 4248: 004375d9 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 4249: 00690394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 4250: 00259ea1 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 4251: 002d62e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 4252: 0053fd94 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 4253: 00462139 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 4254: 003cdd39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 4252: 0053fd5c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 4253: 004620f9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 4254: 003cdcf9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 4255: 00642100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 4256: 0044dacd 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 4256: 0044da8d 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 4257: 001dd435 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 4258: 0053fd8c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 4259: 0043cd69 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 4258: 0053fd54 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 4259: 0043cd29 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 4260: 0064b7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4261: 00645da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 4262: 003c6e4d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 4263: 0053fd84 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 4262: 003c6e0d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 4263: 0053fd4c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 4264: 006910d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ - 4265: 0030fa49 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 4265: 0030fa09 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 4266: 001aef5d 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 4267: 0069130e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 4268: 003865b9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 4268: 00386579 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 4269: 00279cad 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 4270: 002941b9 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 4271: 00640514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 4272: 0063b86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 4273: 0068fb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 4274: 003ea729 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 4275: 00423c81 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 4276: 00421d0d 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 4274: 003ea6e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 4275: 00423c41 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 4276: 00421ccd 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 4277: 001d8469 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 4278: 0030995d 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 4278: 0030991d 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 4279: 0063a58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 4280: 001ebcad 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 4281: 00639660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 4282: 00691224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 4283: 001b1da1 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 4284: 003f1485 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 4284: 003f1445 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 4285: 006913cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 4286: 0037c7bd 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 4286: 0037c77d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 4287: 002d1a1d 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 4288: 005a0904 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 4289: 00409cc1 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 4289: 00409c81 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 4290: 005a0974 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 4291: 0068f92b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 4292: 005a0a04 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 4293: 006442c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ - 4294: 003121a9 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 4294: 00312169 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 4295: 00642390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 4296: 00322121 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 4296: 003220e1 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 4297: 00690a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 4298: 00691160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 4299: 00691210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 4300: 003c2461 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 4301: 003f7d49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 4300: 003c2421 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 4301: 003f7d09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 4302: 00648948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 4303: 00239491 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 4304: 00690de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 4305: 0068f923 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 4306: 00647fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 4307: 0021c6d5 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 4308: 00328d51 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 4308: 00328d11 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 4309: 00690658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 4310: 00463705 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 4310: 004636c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 4311: 002330c9 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 4312: 00643c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 4313: 0064cb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 4314: 0063dd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 4315: 002d5ead 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 4316: 001fb229 2 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ - 4317: 003805f1 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 4317: 003805b1 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 4318: 0064aa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 4319: 002ae4b1 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 4320: 0045a90d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ - 4321: 00457535 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 4320: 0045a8cd 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 4321: 004574f5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 4322: 00691174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 4323: 002ca869 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 4324: 006414d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 4325: 005b0fdc 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 4326: 0040ae79 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 4327: 003aec35 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 4328: 002fd889 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 4326: 0040ae39 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 4327: 003aebf5 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 4328: 002fd849 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 4329: 0064cf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 4330: 001892a5 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 4331: 003c31bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 4332: 00382e8d 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 4331: 003c317d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 4332: 00382e4d 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 4333: 0064aecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 4334: 00641d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 4335: 003f2f35 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 4336: 00355181 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 4335: 003f2ef5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 4336: 00355141 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 4337: 006911b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 4338: 006910b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 4339: 005b6028 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 4340: 0066e3cc 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 4341: 0068fdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 4342: 0063c468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 4343: 0063cf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 4344: 00639b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 4345: 00642cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 4346: 003d37d1 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 4346: 003d3791 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 4347: 00642c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 4348: 0023a359 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 4349: 0068fb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 4350: 0068fc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 4351: 006903ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 4352: 004420dd 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 4352: 0044209d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 4353: 006909aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 4354: 002f3ec1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 4355: 0041cf5d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 4356: 00424b5d 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 4354: 002f3e81 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 4355: 0041cf1d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 4356: 00424b1d 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 4357: 006915d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 4358: 00450be5 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 4358: 00450ba5 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 4359: 005a63f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 4360: 002c3b69 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 4361: 00644554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 4362: 003ce389 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 4362: 003ce349 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 4363: 0064a768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 4364: 003357ad 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 4365: 0045238d 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 4364: 0033576d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 4365: 0045234d 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 4366: 006426e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 4367: 002c88ad 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 4368: 0069052e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 4369: 006425b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 4370: 0069019c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 4371: 0069095c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 4372: 00644274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 4373: 001b89e9 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 4374: 0029d0a5 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 4375: 0064c308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 4376: 0025ff79 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 4377: 00411529 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 4378: 003edb05 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 4377: 004114e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 4378: 003edac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 4379: 00690424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 4380: 0069089e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ 4381: 00690cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 4382: 0045a435 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 4382: 0045a3f5 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 4383: 0063c104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 4384: 00690926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ - 4385: 0043b4b9 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 4386: 004095b5 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 4385: 0043b479 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 4386: 00409575 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 4387: 005934a4 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 4388: 00690542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 4389: 00310ae9 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 4390: 0032d2bd 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 4389: 00310aa9 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 4390: 0032d27d 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 4391: 00690134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 4392: 00690d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 4393: 0063a1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 4394: 0064ac08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 4395: 00256cf1 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 4396: 00691328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 4397: 002dc6f5 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 4398: 00690cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 4399: 003c3451 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 4399: 003c3411 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 4400: 00642df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 4401: 002ca8e5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 4402: 002568f9 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 4403: 006918cc 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 4404: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 4405: 0030c30d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 4405: 0030c2cd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 4406: 0069169e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 4407: 0063bfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 4408: 003eb5fd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 4408: 003eb5bd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 4409: 00639780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 4410: 005a7898 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ 4411: 002da539 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ - 4412: 0034caf5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 4412: 0034cab5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 4413: 00690d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 4414: 004664c5 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 4414: 00466485 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 4415: 0068fbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 4416: 003af8b1 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 4417: 00432e6d 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 4416: 003af871 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 4417: 00432e2d 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 4418: 00690c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ - 4419: 0035173d 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 4419: 003516fd 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 4420: 00283f8d 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 4421: 0064cbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 4422: 0066dfcc 1 OBJECT GLOBAL DEFAULT 25 pci_available │ │ │ │ 4423: 0063c054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 4424: 00454221 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 4425: 0045c45d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 4424: 004541e1 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 4425: 0045c41d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 4426: 006909fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 4427: 00690c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 4428: 006917d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 4429: 003d6bb5 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 4429: 003d6b75 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 4430: 0063a7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 4431: 0063a200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 4432: 0031d65d 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 4432: 0031d61d 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 4433: 001bd8c5 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 4434: 003b9899 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 4434: 003b9859 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 4435: 0068ffde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 4436: 00690610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 4437: 005a6374 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 4438: 00691d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ - 4439: 0041c9d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 4439: 0041c995 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 4440: 001a7e5d 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 4441: 00639ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ 4442: 002cd685 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 4443: 0069006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 4444: 00643f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 4445: 006477a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 4446: 00645de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 4447: 00419a19 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 4447: 004199d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ 4448: 002e7245 92 FUNC GLOBAL DEFAULT 12 helper_fcmped │ │ │ │ - 4449: 003dda4d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 4449: 003dda0d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 4450: 00294569 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 4451: 0069156a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 4452: 00400f2d 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 4452: 00400eed 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 4453: 00288a35 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 4454: 0042481d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 4454: 004247dd 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 4455: 005a52f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 4456: 002e15f1 196 FUNC GLOBAL DEFAULT 12 sparc_cpu_get_phys_page_debug │ │ │ │ 4457: 00690d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 4458: 00641fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 4459: 001e290d 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ 4460: 002e7335 148 FUNC GLOBAL DEFAULT 12 helper_fcmpeq │ │ │ │ - 4461: 003ced61 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 4461: 003ced21 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 4462: 00641f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 4463: 002e7199 80 FUNC GLOBAL DEFAULT 12 helper_fcmpes │ │ │ │ 4464: 00691dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 4465: 00641910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 4466: 006909cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 4467: 006904d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 4468: 001d7585 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 4469: 006900b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 4470: 0045918d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 4470: 0045914d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 4471: 0069127c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 4472: 00691020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 4473: 0069157c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 4474: 003f1215 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 4475: 0040bf25 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 4474: 003f11d5 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 4475: 0040bee5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 4476: 00212479 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 4477: 0024ff85 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ - 4478: 003e0a6d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ - 4479: 00421939 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 4478: 003e0a2d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 4479: 004218f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 4480: 00641bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 4481: 006401e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 4482: 0069061e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 4483: 00690aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 4484: 004092b1 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 4484: 00409271 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 4485: 00643ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 4486: 00690ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 4487: 005a7814 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 4488: 0043c2e9 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 4488: 0043c2a9 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 4489: 00690bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ 4490: 002e8b45 228 FUNC GLOBAL DEFAULT 12 helper_ld_code │ │ │ │ - 4491: 005537ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 4491: 00553774 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 4492: 0069085e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 4493: 0063d430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 4494: 0063b400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 4495: 00332b3d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ - 4496: 00301a65 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 4495: 00332afd 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 4496: 00301a25 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 4497: 00691202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 4498: 001a9259 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 4499: 003dfabd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 4499: 003dfa7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 4500: 0063e9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 4501: 0068fc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 4502: 00646178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 4503: 00690c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 4504: 00415125 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 4504: 004150e5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 4505: 0064968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 4506: 006911fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 4507: 0063be54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 4508: 001f5ea1 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 4509: 00400e6d 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 4510: 002fb02d 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 4509: 00400e2d 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 4510: 002fafed 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 4511: 0018b2dd 4 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 4512: 00690354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 4513: 00645300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 4514: 002da2ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 4515: 0064b544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 4516: 002ca965 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ - 4517: 0041777d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 4517: 0041773d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 4518: 002c281d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 4519: 00648fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 4520: 002fcc6d 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 4520: 002fcc2d 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ 4521: 006914b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_DMISS_DSTATE │ │ │ │ - 4522: 003f265d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 4522: 003f261d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 4523: 00690412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 4524: 0040ef8d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 4525: 00411715 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 4526: 0045ed39 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 4524: 0040ef4d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 4525: 004116d5 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 4526: 0045ecf9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 4527: 0063ed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 4528: 0024f0e9 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 4529: 0063d240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 4530: 0034a0c1 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 4530: 0034a081 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 4531: 00295809 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 4532: 003f8fe5 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 4532: 003f8fa5 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 4533: 002de651 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 4534: 00314ef9 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 4534: 00314eb9 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 4535: 00691008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 4536: 00690b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 4537: 002123d5 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 4538: 00645060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 4539: 00434f85 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 4540: 003d4b3d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 4539: 00434f45 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 4540: 003d4afd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 4541: 00297559 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ - 4542: 003f30a5 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 4542: 003f3065 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 4543: 005a62f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 4544: 0043d35d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 4545: 00462869 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 4544: 0043d31d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 4545: 00462829 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 4546: 00690f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 4547: 00329959 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 4548: 0040a499 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 4547: 00329919 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 4548: 0040a459 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 4549: 00286299 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 4550: 003ec17d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 4550: 003ec13d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ 4551: 002c0af1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 4552: 0063cf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 4553: 006915e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 4554: 0068fb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 4555: 0068fdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 4556: 0066f5c0 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 4557: 006908ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ @@ -4564,426 +4564,426 @@ │ │ │ │ 4560: 0064978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 4561: 0025e03d 192 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 4562: 0063d6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 4563: 002a4e6d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 4564: 006915e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 4565: 005a24b0 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 4566: 006915ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 4567: 002f1ee9 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 4567: 002f1ea9 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 4568: 00265f41 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 4569: 0026cf61 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 4570: 002c0c9d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 4571: 0063f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 4572: 00691528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 4573: 00690ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 4574: 002f92c9 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 4574: 002f9289 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 4575: 002c0e71 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 4576: 001b1dc5 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 4577: 0063f358 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ - 4578: 0041fa61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 4578: 0041fa21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 4579: 00286341 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 4580: 00353e55 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 4580: 00353e15 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 4581: 00690c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 4582: 002396b5 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 4583: 00690c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 4584: 0041efb5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 4584: 0041ef75 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 4585: 00645250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 4586: 001bd19d 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 4587: 001f17c5 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 4588: 001c1c59 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 4589: 003830a5 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 4589: 00383065 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 4590: 00271c29 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 4591: 00690884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 4592: 0040f785 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 4592: 0040f745 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 4593: 005a857c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 4594: 00415c79 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 4594: 00415c39 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 4595: 006424e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 4596: 005a7790 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 4597: 003e0eb5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 4598: 00324f8d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 4597: 003e0e75 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 4598: 00324f4d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 4599: 00690ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 4600: 00649bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 4601: 0064ae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 4602: 002888c9 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 4603: 00353d55 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 4604: 00437895 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 4603: 00353d15 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 4604: 00437855 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 4605: 00690e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 4606: 001bf4a5 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 4607: 0067ffb0 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 4608: 00646af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 4609: 0063a7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 4610: 002f9e29 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 4610: 002f9de9 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 4611: 0068f97d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 4612: 00420011 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 4613: 00442e89 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ - 4614: 003215f9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 4612: 0041ffd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 4613: 00442e49 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 4614: 003215b9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 4615: 001b7ecd 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 4616: 00401039 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 4616: 00400ff9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 4617: 0064b374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 4618: 00690476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 4619: 006912c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 4620: 0068f93f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 4621: 002c737d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 4622: 001e357d 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 4623: 006497ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 4624: 0068fbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 4625: 006497fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 4626: 0063c6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 4627: 00690ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 4628: 0045afd5 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 4629: 0043c8ed 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 4630: 00442a25 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 4628: 0045af95 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 4629: 0043c8ad 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 4630: 004429e5 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 4631: 0068f9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 4632: 0063d1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 4633: 003d5d3d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 4633: 003d5cfd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 4634: 0069109e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 4635: 00646ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 4636: 004630d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 4637: 00347629 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 4638: 004225a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 4636: 00463099 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 4637: 003475e9 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 4638: 00422561 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 4639: 006906c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 4640: 006485b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 4641: 00640644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 4642: 001dfa75 344 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 4643: 002c5875 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 4644: 00433451 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 4644: 00433411 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 4645: 0068f854 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 4646: 006908e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 4647: 00590b40 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 4648: 003864b9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 4649: 00389719 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 4648: 00386479 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 4649: 003896d9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 4650: 006909c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 4651: 00295ca5 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 4652: 006908e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 4653: 00292d19 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 4654: 0068fb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 4655: 00690892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 4656: 001bda41 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 4657: 003eb60d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 4657: 003eb5cd 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 4658: 002d94fd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 4659: 001fb259 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ - 4660: 003b9435 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 4660: 003b93f5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 4661: 005927c4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 4662: 00691d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 4663: 0063fac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 4664: 0068fa7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 4665: 002c5c3d 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 4666: 0068f6a0 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 4667: 0025f389 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 4668: 0063bd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 4669: 004316bd 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 4669: 0043167d 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 4670: 0019d849 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 4671: 006910b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 4672: 002922b9 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 4673: 006917a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 4674: 006915e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 4675: 002dec29 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 4676: 003e7969 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 4676: 003e7929 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 4677: 0069148c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 4678: 0034202d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 4678: 00341fed 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 4679: 0069155a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 4680: 00649e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 4681: 002d3e91 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 4682: 00350c5d 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 4683: 003af385 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ - 4684: 003c2281 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 4685: 0034a299 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 4682: 00350c1d 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 4683: 003af345 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 4684: 003c2241 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 4685: 0034a259 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 4686: 006909dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 4687: 00340675 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 4687: 00340635 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 4688: 00690a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 4689: 0066ddfc 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 4690: 0063edf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 4691: 00432b29 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 4691: 00432ae9 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 4692: 00647908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 4693: 006915cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 4694: 00644414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 4695: 00691024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 4696: 00244fd9 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 4697: 00690b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 4698: 00543a10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 4698: 005439d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 4699: 0068fc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 4700: 0068ff16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 4701: 002c22ed 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 4702: 00690c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ - 4703: 002fda19 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 4703: 002fd9d9 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 4704: 0068fe4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 4705: 00646b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 4706: 002d45a5 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 4707: 006911f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 4708: 00644cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_BAD_ADDR_EVENT │ │ │ │ 4709: 0063d600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 4710: 00187525 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 4711: 0064b244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 4712: 0035513d 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 4712: 003550fd 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 4713: 00212681 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 4714: 006490d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 4715: 005abca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 4716: 0025f651 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 4717: 003e0905 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 4717: 003e08c5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 4718: 00210259 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 4719: 0044d611 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 4719: 0044d5d1 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 4720: 00690f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 4721: 006405e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 4722: 005a91dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 4723: 001ae21d 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 4724: 00690ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 4725: 0063d91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 4726: 004144a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 4726: 00414469 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 4727: 002c1a45 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 4728: 00691574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 4729: 006905c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 4730: 0029095d 76 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 4731: 00644174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 4732: 00423a75 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 4732: 00423a35 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 4733: 0066ecb8 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 4734: 0064bf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 4735: 002f3d39 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 4735: 002f3cf9 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 4736: 00259be1 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 4737: 003e94dd 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 4737: 003e949d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 4738: 00690a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 4739: 00403a55 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 4739: 00403a15 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 4740: 0069127a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 4741: 0068fe62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 4742: 003c20a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 4742: 003c2061 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 4743: 0027e4a5 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 4744: 0044fcf9 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 4744: 0044fcb9 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 4745: 002a6981 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 4746: 00691628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 4747: 006917c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 4748: 002d92a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 4749: 0026dffd 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 4750: 003e1c49 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 4750: 003e1c09 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 4751: 0063fbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 4752: 002a2585 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ - 4753: 004556b1 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 4753: 00455671 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 4754: 0068ffd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 4755: 0064ad3c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 4756: 002de355 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 4757: 005a9b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 4758: 00641c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 4759: 004505a5 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ - 4760: 002fcf8d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 4761: 003c4699 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 4759: 00450565 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 4760: 002fcf4d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 4761: 003c4659 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 4762: 0063d810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 4763: 00690452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 4764: 002f2ab5 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 4764: 002f2a75 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 4765: 0063f1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 4766: 0068fe02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 4767: 002f6499 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 4768: 00300861 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 4767: 002f6459 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 4768: 00300821 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 4769: 00690fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 4770: 0068fbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 4771: 00412e55 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 4771: 00412e15 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 4772: 0069060c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 4773: 001b1b61 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 4774: 004521ad 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 4775: 003bf131 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 4774: 0045216d 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 4775: 003bf0f1 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 4776: 001af6f5 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 4777: 0018a8c1 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 4778: 00691728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 4779: 006917dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 4780: 006911d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 4781: 002c0b51 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 4782: 00646fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 4783: 0063bfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 4784: 00690ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 4785: 00225669 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ - 4786: 00469151 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 4786: 00469111 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 4787: 00639f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 4788: 0066e2c8 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 4789: 0020f089 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 4790: 0068fb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 4791: 00642bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 4792: 00371c09 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 4792: 00371bc9 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 4793: 0068fb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 4794: 003dc275 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 4794: 003dc235 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 4795: 0064c734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 4796: 002c0ce1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ - 4797: 00367915 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 4797: 003678d5 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 4798: 002c0ed5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 4799: 00690ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 4800: 006902a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 4801: 002ab9e1 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 4802: 0063a150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 4803: 00690ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 4804: 0063d4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 4805: 0069063c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ 4806: 002d8ad5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 4807: 00644994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 4808: 003f83ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 4809: 003c294d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 4808: 003f83ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 4809: 003c290d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 4810: 0064ae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ - 4811: 003ba869 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 4811: 003ba829 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 4812: 00690c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 4813: 003dcd7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 4813: 003dcd3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 4814: 00690322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 4815: 0069145e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 4816: 004216b1 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 4816: 00421671 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 4817: 00691dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 4818: 002c715d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 4819: 002c6dbd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 4820: 00691e24 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 4821: 00649f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 4822: 006906dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 4823: 0042103d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 4824: 003e5ce5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 4825: 0037b129 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 4823: 00420ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 4824: 003e5ca5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 4825: 0037b0e9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 4826: 002c52e9 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 4827: 00691724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 4828: 006912ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 4829: 006429f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 4830: 006450e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 4831: 0064c650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 4832: 003d0051 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 4832: 003d0011 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 4833: 0068f938 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 4834: 0069153e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 4835: 005aa700 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 4836: 003f8bc5 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 4836: 003f8b85 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 4837: 00286311 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 4838: 00690034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 4839: 003c3e45 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 4839: 003c3e05 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 4840: 00644ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 4841: 0068f99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 4842: 001da759 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 4843: 0068fb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 4844: 00294ca9 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 4845: 0063cdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 4846: 00640094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 4847: 005537c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 4847: 00553790 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ 4848: 0064a9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 4849: 005927d4 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 4850: 00296d65 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 4851: 0023d8d1 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 4852: 003e0dd5 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 4852: 003e0d95 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 4853: 006906ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 4854: 0041de71 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 4854: 0041de31 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 4855: 0063afd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 4856: 0064a888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 4857: 001f168d 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 4858: 0034a7f9 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 4858: 0034a7b9 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 4859: 0021250d 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 4860: 0027a8c1 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 4861: 0069050e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 4862: 002ddf15 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 4863: 0030bf49 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 4863: 0030bf09 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 4864: 00189361 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 4865: 0025f931 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 4866: 00648528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 4867: 006903ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 4868: 006915b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 4869: 00458685 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 4870: 003358bd 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 4869: 00458645 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 4870: 0033587d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 4871: 00225835 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 4872: 003d3725 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 4873: 0032cbdd 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 4872: 003d36e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 4873: 0032cb9d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 4874: 006902ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 4875: 003154a1 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 4876: 003fe2b1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 4875: 00315461 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 4876: 003fe271 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 4877: 0063bee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 4878: 006452b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 4879: 00250089 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ - 4880: 0030a6fd 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 4881: 0031cef1 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 4880: 0030a6bd 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 4881: 0031ceb1 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 4882: 002d7ca5 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 4883: 00294b09 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 4884: 0046acd8 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 4884: 0046aca0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 4885: 0068f8b4 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 4886: 003be19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 4886: 003be15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 4887: 006901d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 4888: 0068feba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 4889: 00441179 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 4889: 00441139 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 4890: 006900e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 4891: 00690d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 4892: 005ab0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 4893: 00691a60 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 4894: 00286119 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 4895: 0068fd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 4896: 002e816d 2520 FUNC GLOBAL DEFAULT 12 helper_st_asi │ │ │ │ 4897: 00641290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 4898: 00646f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 4899: 001ad301 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 4900: 00643d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 4901: 006486a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 4902: 00322fcd 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 4902: 00322f8d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 4903: 0068fe54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 4904: 0063d440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 4905: 0018af05 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 4906: 005a3f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 4907: 0063e868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 4908: 00690206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 4909: 006906fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ 4910: 002bcf1d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 4911: 00644324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 4912: 0063a250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 4913: 0063cfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 4914: 002afe45 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 4915: 00296add 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 4916: 001ee729 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 4917: 003d65e9 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 4917: 003d65a9 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 4918: 006440e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 4919: 0063a3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 4920: 0022b95d 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 4921: 0068fa14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 4922: 00690382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ - 4923: 00439301 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 4923: 004392c1 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 4924: 006912b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 4925: 0033475d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 4925: 0033471d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 4926: 002511f5 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 4927: 0064bd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 4928: 0064965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 4929: 003c5d95 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 4929: 003c5d55 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 4930: 0068fd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 4931: 006409f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 4932: 005b0c90 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 4933: 0027b255 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ 4934: 0029cef9 124 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 4935: 0068f6b4 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 4936: 0064b030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 4937: 0063baac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 4938: 0063cde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 4939: 001b0d21 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 4940: 00460b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 4940: 00460b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 4941: 00641220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 4942: 0064ac88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 4943: 00443331 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 4944: 0040a3d5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ - 4945: 003ed5a1 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 4943: 004432f1 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 4944: 0040a395 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 4945: 003ed561 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 4946: 00647cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 4947: 00646bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 4948: 004276bd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 4949: 00316f25 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 4950: 003c6181 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 4948: 0042767d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 4949: 00316ee5 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 4950: 003c6141 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 4951: 00643764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 4952: 00691e27 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 4953: 002a24a9 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 4954: 006437a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 4955: 003b8041 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 4955: 003b8001 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 4956: 006910bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 4957: 003d249d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 4957: 003d245d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 4958: 0063ea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 4959: 006909b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ - 4960: 003cf565 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 4960: 003cf525 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 4961: 00642a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 4962: 00641b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 4963: 00646988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 4964: 003ed7a9 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 4964: 003ed769 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 4965: 006906d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 4966: 005a8600 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 4967: 00647c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 4968: 0069036c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 4969: 0063a848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 4970: 0064a568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 4971: 00641320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ 4972: 00690118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 4973: 00641e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 4974: 00691752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 4975: 0068faee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 4976: 0069017c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 4977: 005adbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmuld │ │ │ │ - 4978: 003e2b25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 4978: 003e2ae5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 4979: 00690674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 4980: 005a7bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 4981: 0063c0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 4982: 0069006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 4983: 0069018c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 4984: 005a5a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 4985: 00647e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ @@ -4992,970 +4992,970 @@ │ │ │ │ 4988: 00691776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 4989: 0064a39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 4990: 00279985 2 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 4991: 00232571 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 4992: 00648908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 4993: 00296a49 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 4994: 0064c474 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 4995: 003af1f5 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 4996: 003ee02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 4997: 003ec46d 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 4998: 00450e15 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 4995: 003af1b5 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 4996: 003edfed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 4997: 003ec42d 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 4998: 00450dd5 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 4999: 005adc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmulq │ │ │ │ 5000: 0021c295 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 5001: 0043167d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 5001: 0043163d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 5002: 005adb28 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmuls │ │ │ │ 5003: 00250431 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 5004: 002dffdd 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 5005: 0068fd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 5006: 004085e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 5006: 004085a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 5007: 00690606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 5008: 00690fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 5009: 00643794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 5010: 00649b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 5011: 00349ce9 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 5011: 00349ca9 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 5012: 0023e941 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 5013: 0064aa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 5014: 003335b9 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 5014: 00333579 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 5015: 0063b6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 5016: 002799b9 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 5017: 003cadbd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 5018: 0030266d 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 5017: 003cad7d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 5018: 0030262d 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 5019: 006490c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 5020: 003322e1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 5020: 003322a1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 5021: 00691d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 5022: 0063fdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ 5023: 001c6a8d 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 5024: 00690b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 5025: 00690df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ - 5026: 00302915 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 5026: 003028d5 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 5027: 00646418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 5028: 0025eb85 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 5029: 002959d5 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 5030: 002c0a21 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 5031: 00649acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 5032: 0069124a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 5033: 00648d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 5034: 002c20d5 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 5035: 0063f1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 5036: 0069006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 5037: 0068fd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 5038: 00408081 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 5038: 00408041 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 5039: 006444d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 5040: 00326469 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 5040: 00326429 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 5041: 00648318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 5042: 0068fea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 5043: 0063d030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 5044: 0069066c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 5045: 005b0cd8 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 5046: 00284b49 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 5047: 00639b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 5048: 0063a988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 5049: 006483d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 5050: 001bf2cd 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 5051: 00639530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 5052: 00690ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 5053: 003e2171 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 5053: 003e2131 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 5054: 00690b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 5055: 001b1bb9 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ - 5056: 00464895 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 5056: 00464855 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 5057: 00690890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 5058: 003f9dd1 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 5058: 003f9d91 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 5059: 00642690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 5060: 0064b1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 5061: 002602b5 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 5062: 00417e35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 5063: 0043d2d9 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 5062: 00417df5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 5063: 0043d299 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 5064: 00640754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 5065: 006900c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 5066: 001bdc39 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 5067: 0043bcad 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 5067: 0043bc6d 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 5068: 0068f9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 5069: 0021b509 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 5070: 006907d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 5071: 00315089 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 5071: 00315049 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 5072: 00646bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 5073: 0063a1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 5074: 00645d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 5075: 0068ff24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 5076: 0063d470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 5077: 0069002a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 5078: 00690d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 5079: 00407795 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 5079: 00407755 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 5080: 00590e14 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 5081: 006909a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 5082: 00407db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 5082: 00407d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 5083: 00690528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 5084: 00302715 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 5084: 003026d5 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 5085: 002df495 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 5086: 0042fdad 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 5086: 0042fd6d 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 5087: 00645c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 5088: 0034134d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 5088: 0034130d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 5089: 00645c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 5090: 001c59ad 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 5091: 002a79c9 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 5092: 0030f17d 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 5092: 0030f13d 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 5093: 001dc6f9 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 5094: 005abc24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 5095: 00691482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 5096: 00592d38 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 5097: 0021033d 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 5098: 005a9260 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 5099: 004566e5 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 5099: 004566a5 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 5100: 0025f47d 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 5101: 00690bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 5102: 00690708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 5103: 00361b95 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 5103: 00361b55 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 5104: 0059c430 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 5105: 00643864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 5106: 00421799 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 5107: 002faaf9 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 5108: 003c4da9 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 5109: 0033590d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 5110: 003c89ad 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 5111: 002f165d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 5106: 00421759 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 5107: 002faab9 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 5108: 003c4d69 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 5109: 003358cd 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 5110: 003c896d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 5111: 002f161d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 5112: 002955f1 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 5113: 005537d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 5113: 005537a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 5114: 0068fb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 5115: 0023603d 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 5116: 0028f4e9 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 5117: 003daabd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 5118: 00348559 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 5117: 003daa7d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 5118: 00348519 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 5119: 0063fd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 5120: 005a9ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 5121: 006426a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 5122: 0064c928 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 5123: 00690738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 5124: 006460f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 5125: 004191e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 5125: 004191a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 5126: 001b7c35 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 5127: 002bc495 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 5128: 003acac9 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 5128: 003aca89 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 5129: 0068f6b0 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 5130: 002ca155 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 5131: 002db9ad 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 5132: 003d2755 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 5133: 003019d9 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 5132: 003d2715 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 5133: 00301999 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 5134: 0063e338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 5135: 003e7d85 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 5136: 00462c0d 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 5135: 003e7d45 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 5136: 00462bcd 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 5137: 002391bd 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ - 5138: 00403929 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 5138: 004038e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 5139: 0063a4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 5140: 00226295 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 5141: 00593370 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 5142: 002d9c95 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 5143: 0068ff00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 5144: 00644494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 5145: 0069131e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 5146: 0063e9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 5147: 00641b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 5148: 003230cd 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 5148: 0032308d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 5149: 001b91e9 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 5150: 0068fc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 5151: 00296789 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 5152: 00243939 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 5153: 00231c29 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 5154: 003b611d 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 5154: 003b60dd 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 5155: 006483b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 5156: 002c0a91 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 5157: 0064d184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 5158: 00690960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 5159: 0063da8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 5160: 00245385 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 5161: 0063eed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 5162: 00691764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 5163: 001aa011 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 5164: 0069007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 5165: 003e9a5d 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 5165: 003e9a1d 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 5166: 0068fdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 5167: 001b469d 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 5168: 00647d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 5169: 00592668 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ - 5170: 0036df75 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 5170: 0036df35 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 5171: 002618a5 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 5172: 0063a280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 5173: 001f0b01 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 5174: 0063b718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 5175: 002c0c59 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 5176: 00690bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 5177: 005a6aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 5178: 002c0e0d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ - 5179: 003d66d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 5179: 003d6695 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 5180: 0069147c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 5181: 0063c398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 5182: 003e131d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 5182: 003e12dd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 5183: 00690fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 5184: 003563c9 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ - 5185: 0032be41 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 5184: 00356389 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 5185: 0032be01 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 5186: 0029cce1 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 5187: 001f1d11 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 5188: 004227f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 5188: 004227b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 5189: 0068fabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 5190: 0063b254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 5191: 0068fc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 5192: 006903d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 5193: 00302779 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 5193: 00302739 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 5194: 00690f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 5195: 0023a445 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 5196: 00690256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 5197: 00648cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ - 5198: 003d14cd 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 5198: 003d148d 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 5199: 006913e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 5200: 003ca805 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 5200: 003ca7c5 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 5201: 00690a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 5202: 0063d92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 5203: 0043daf9 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 5203: 0043dab9 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 5204: 00639840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 5205: 00691d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 5206: 0063b2e4 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 5207: 00401801 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 5207: 004017c1 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 5208: 0063b410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 5209: 0069068e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 5210: 003e18c9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 5211: 00438d1d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 5210: 003e1889 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 5211: 00438cdd 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 5212: 0063a3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 5213: 00253419 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 5214: 0059367c 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 5215: 00691138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 5216: 0041b765 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 5216: 0041b725 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 5217: 00642db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 5218: 001bc7a9 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 5219: 00639680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 5220: 001f18b1 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 5221: 00644b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 5222: 006911e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 5223: 00406e19 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 5223: 00406dd9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 5224: 0064b484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 5225: 0028b341 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 5226: 00295375 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 5227: 001e77bd 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 5228: 00691590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 5229: 00647a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 5230: 00411385 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 5230: 00411345 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 5231: 006910cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 5232: 006439a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 5233: 00690b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 5234: 0063ea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ - 5235: 003aef8d 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 5235: 003aef4d 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 5236: 00254651 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 5237: 002aa575 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 5238: 003dce6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 5239: 00419601 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ - 5240: 003a7a41 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 5238: 003dce2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 5239: 004195c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 5240: 003a7a01 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 5241: 002db7a1 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 5242: 00224db5 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 5243: 00335969 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 5243: 00335929 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 5244: 001b455d 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 5245: 003c1b3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 5246: 0044e6bd 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 5245: 003c1afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 5246: 0044e67d 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 5247: 0063b2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 5248: 0019ad61 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ - 5249: 003ae5a9 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 5249: 003ae569 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 5250: 00690c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 5251: 00690274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 5252: 002aceb9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 5253: 00640184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 5254: 00647c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 5255: 0069167e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 5256: 0068feb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 5257: 00691136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 5258: 006416b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ - 5259: 003097b1 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 5259: 00309771 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 5260: 00227d75 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 5261: 0069174a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 5262: 00453afd 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 5262: 00453abd 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 5263: 005ab150 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 5264: 0064ad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 5265: 006493cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 5266: 006908bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 5267: 00212335 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 5268: 0064bcd8 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 5269: 0044d1e5 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 5269: 0044d1a5 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 5270: 00643bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 5271: 001bf42d 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ - 5272: 0040874d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 5272: 0040870d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 5273: 00690154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 5274: 00284abd 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 5275: 0053fd48 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 5275: 0053fd10 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 5276: 006465d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 5277: 0063d220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 5278: 006901ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 5279: 00421861 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 5279: 00421821 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 5280: 0064b7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 5281: 006907b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 5282: 006423d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 5283: 00401e61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 5283: 00401e21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 5284: 00690110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 5285: 001edc29 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 5286: 002161ed 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 5287: 0023e981 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 5288: 0064ae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5289: 00448319 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 5289: 004482d9 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 5290: 0027b0ad 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 5291: 001ee2b9 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 5292: 00642bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 5293: 006489b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 5294: 003e9735 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 5294: 003e96f5 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 5295: 00690998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 5296: 00425a69 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 5297: 003504bd 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 5298: 003b9dc5 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 5299: 004402ad 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 5300: 00438c81 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 5296: 00425a29 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 5297: 0035047d 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 5298: 003b9d85 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 5299: 0044026d 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 5300: 00438c41 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 5301: 0063fd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 5302: 006397f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 5303: 006902d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 5304: 0069102e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 5305: 0063a180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 5306: 0068fc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 5307: 003f0d95 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 5307: 003f0d55 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 5308: 0068ff9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 5309: 00690c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 5310: 005ae2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_code │ │ │ │ - 5311: 0045a599 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 5312: 00348309 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 5311: 0045a559 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 5312: 003482c9 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 5313: 002dffb1 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 5314: 0068fbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 5315: 00642870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 5316: 0064bd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 5317: 0019ac79 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 5318: 0069096c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 5319: 004228e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 5319: 004228a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 5320: 005937e4 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 5321: 001bed49 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 5322: 0063a3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 5323: 00424d71 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 5323: 00424d31 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 5324: 00217ef5 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 5325: 00647054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 5326: 0064aa38 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 5327: 0064acdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 5328: 006918b0 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 5329: 006904c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 5330: 0027d689 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 5331: 0063d110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 5332: 0068fce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 5333: 0064c354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 5334: 00310a35 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 5335: 00445fd1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 5334: 003109f5 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 5335: 00445f91 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 5336: 002aafc9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 5337: 004570ed 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 5337: 004570ad 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 5338: 006476c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 5339: 00690244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 5340: 00648768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 5341: 005ac5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 5342: 0066e3b8 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 5343: 003040e9 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 5344: 00314a8d 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 5343: 003040a9 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 5344: 00314a4d 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 5345: 00691426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 5346: 0064c624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 5347: 0069098c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 5348: 0064a3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 5349: 00690e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 5350: 00644ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 5351: 00417bf1 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 5351: 00417bb1 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 5352: 006908ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 5353: 0068fd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 5354: 002ad7b5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 5355: 00642890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 5356: 0045c0c9 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 5356: 0045c089 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 5357: 00690418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 5358: 006400a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 5359: 001b7c71 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 5360: 001a2431 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 5361: 00690abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 5362: 00691df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 5363: 002c6da1 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 5364: 001b8675 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 5365: 0045e5c9 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 5365: 0045e589 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 5366: 00691168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5367: 002ad2fd 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 5368: 00691100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 5369: 0045227d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 5369: 0045223d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 5370: 006904dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 5371: 00433015 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 5372: 003e4ac5 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 5371: 00432fd5 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 5372: 003e4a85 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 5373: 00271fe9 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 5374: 00644d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_TLBFLUSH_EVENT │ │ │ │ 5375: 0063aa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 5376: 0063f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 5377: 0025a7f5 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 5378: 006902cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 5379: 001a8af5 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 5380: 002a4855 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 5381: 00691718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 5382: 003c4775 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 5382: 003c4735 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 5383: 00590304 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 5384: 006901c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 5385: 0068fb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 5386: 00690464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 5387: 00217f09 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 5388: 0043d349 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 5388: 0043d309 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 5389: 0068fcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 5390: 003f9929 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 5391: 003d9905 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 5390: 003f98e9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 5391: 003d98c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 5392: 006452a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 5393: 002d8e35 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 5394: 00691102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 5395: 003b7a7d 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 5395: 003b7a3d 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 5396: 0068fa88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 5397: 003e9221 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 5397: 003e91e1 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 5398: 006916f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 5399: 00293d45 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 5400: 00639d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 5401: 00643b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 5402: 0068f986 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 5403: 006914e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 5404: 0063a788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ - 5405: 003d2861 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 5405: 003d2821 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 5406: 00649c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 5407: 00645e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 5408: 00253c05 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 5409: 006411b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 5410: 00691098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 5411: 00188d9d 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 5412: 003c2029 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 5413: 00347751 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 5412: 003c1fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 5413: 00347711 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 5414: 001cfa61 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 5415: 004514f5 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 5415: 004514b5 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 5416: 002dfcdd 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ 5417: 0064a240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_DPROT_EVENT │ │ │ │ - 5418: 003c2e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ - 5419: 00403cc1 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 5418: 003c2df9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 5419: 00403c81 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 5420: 002c68b1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 5421: 002c6d35 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 5422: 0040856d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 5422: 0040852d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 5423: 0064b8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 5424: 005a5168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 5425: 003ee8ad 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 5425: 003ee86d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 5426: 002579b1 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 5427: 003e70a1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 5427: 003e7061 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 5428: 0024c9dd 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 5429: 004012a5 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 5430: 0045cca1 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 5431: 0032c1ed 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 5432: 00354485 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 5429: 00401265 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 5430: 0045cc61 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 5431: 0032c1ad 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 5432: 00354445 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 5433: 00690da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 5434: 006903c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 5435: 002ad8c9 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 5436: 005a6ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 5437: 00690a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 5438: 006446b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 5439: 00642c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 5440: 00244945 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 5441: 005a4928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 5442: 00326a5d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 5442: 00326a1d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 5443: 00231ee1 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 5444: 001feca5 1064 FUNC GLOBAL DEFAULT 12 m48t59_write │ │ │ │ 5445: 00639400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 5446: 00244bb1 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 5447: 0032dcf9 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 5448: 00325495 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 5447: 0032dcb9 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 5448: 00325455 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 5449: 0058bff0 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 5450: 00690a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 5451: 006909c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 5452: 002831d9 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 5453: 003d2a21 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 5453: 003d29e1 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 5454: 00690b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 5455: 00691706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 5456: 006910dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 5457: 0063ada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 5458: 00641f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 5459: 005aca10 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 5460: 00690ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 5461: 00335ad1 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 5461: 00335a91 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 5462: 00648aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 5463: 00691332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 5464: 00690552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 5465: 001cfba9 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 5466: 001fb215 2 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 5467: 0063b548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 5468: 0021d8a9 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 5469: 00646708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ - 5470: 0030f24d 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 5470: 0030f20d 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 5471: 00645270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 5472: 003f1ae9 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ - 5473: 0045ee19 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 5472: 003f1aa9 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 5473: 0045edd9 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 5474: 0024f37d 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ - 5475: 004426b5 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 5476: 003cc761 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 5475: 00442675 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 5476: 003cc721 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 5477: 006901b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 5478: 0068f979 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 5479: 0022494d 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 5480: 0045f34d 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 5480: 0045f30d 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 5481: 002a4919 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 5482: 00348eb5 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 5482: 00348e75 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 5483: 00691d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 5484: 00691330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 5485: 00411e31 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 5486: 002f8c79 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 5485: 00411df1 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 5486: 002f8c39 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 5487: 0068ffa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 5488: 006425f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 5489: 0066f740 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 5490: 002c6931 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 5491: 0069094e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 5492: 00690956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 5493: 00217f19 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 5494: 002af13d 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 5495: 00642ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 5496: 0064bfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 5497: 003c6edd 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 5497: 003c6e9d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 5498: 00592638 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 5499: 0069141a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 5500: 00646ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 5501: 002daae1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 5502: 001b9455 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 5503: 005a0a54 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 5504: 005a0ab4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 5505: 0064aeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 5506: 002557d1 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 5507: 005a0ad4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 5508: 00690592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 5509: 00309329 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 5509: 003092e9 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 5510: 00690c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 5511: 00648268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 5512: 00382b85 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 5512: 00382b45 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 5513: 0063be44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 5514: 0023947d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 5515: 003d51f9 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 5515: 003d51b9 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 5516: 0063ede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 5517: 0037ff71 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 5517: 0037ff31 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 5518: 006915f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 5519: 00248085 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 5520: 00641fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 5521: 0064abc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 5522: 00646c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 5523: 00641730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 5524: 00228139 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 5525: 002f549d 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 5525: 002f545d 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 5526: 006462c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 5527: 0063a410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 5528: 0064cb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 5529: 0068f9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 5530: 0064c218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ - 5531: 003c11b5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 5531: 003c1175 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 5532: 0063b224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 5533: 00642f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 5534: 001fb235 2 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 5535: 002c6cb1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 5536: 004474cd 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 5536: 0044748d 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 5537: 00681c58 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ - 5538: 0045e5b1 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 5538: 0045e571 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 5539: 006910b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 5540: 0023b08d 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 5541: 0020149d 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 5542: 0068fc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 5543: 00644744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 5544: 0063fb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 5545: 004391f9 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 5545: 004391b9 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 5546: 00644ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 5547: 0068fa6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 5548: 00646f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 5549: 0069036e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 5550: 002b6fe9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 5551: 003bffc1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 5551: 003bff81 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 5552: 002d884d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 5553: 00217669 4 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 5554: 0068fbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 5555: 00690fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 5556: 00690f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 5557: 00347999 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 5557: 00347959 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 5558: 002dce85 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 5559: 005ab990 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 5560: 00691516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 5561: 001dc5a9 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 5562: 0043201d 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 5563: 003d60d1 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 5562: 00431fdd 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 5563: 003d6091 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 5564: 0025f729 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 5565: 006902ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 5566: 00646118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 5567: 006916c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 5568: 00644654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 5569: 00420c61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ - 5570: 003df51d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 5569: 00420c21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 5570: 003df4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 5571: 0068ffb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 5572: 00340fa9 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 5572: 00340f69 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 5573: 00643984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 5574: 0063eff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 5575: 005ac800 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 5576: 001b86cd 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 5577: 002dad59 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 5578: 00690b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 5579: 00642ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 5580: 002c94ed 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 5581: 006902c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ - 5582: 003edd5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ - 5583: 00349fcd 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 5582: 003edd1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 5583: 00349f8d 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 5584: 006402e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 5585: 002d4575 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 5586: 003e6735 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 5586: 003e66f5 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 5587: 001b6e29 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 5588: 003de091 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 5588: 003de051 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 5589: 0068fb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 5590: 0063d98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 5591: 0068fa2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 5592: 00646348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 5593: 0069091e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 5594: 0068fcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 5595: 002fae99 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 5595: 002fae59 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 5596: 0068fbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 5597: 005924b8 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 5598: 0068fa8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 5599: 003ccded 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 5599: 003ccdad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 5600: 002c69a5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 5601: 003254b9 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 5601: 00325479 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 5602: 0064a6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 5603: 006415c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 5604: 00247ee1 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 5605: 002af2e5 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 5606: 00690c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 5607: 002fb8ad 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 5607: 002fb86d 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 5608: 0068fd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ - 5609: 00456e7d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 5609: 00456e3d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 5610: 001e910d 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 5611: 0029cdd5 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 5612: 00401bf9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 5612: 00401bb9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 5613: 001d81f5 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 5614: 005abd2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 5615: 00350535 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 5616: 00445f0d 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 5615: 003504f5 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 5616: 00445ecd 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 5617: 00296cf9 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 5618: 00690fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 5619: 0063ef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 5620: 003ee285 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 5620: 003ee245 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 5621: 0069110e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 5622: 002923cd 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 5623: 00648618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 5624: 003c8e35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 5624: 003c8df5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 5625: 00646678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 5626: 001b2b55 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 5627: 0044205d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 5627: 0044201d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 5628: 0069025e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 5629: 001e8ce9 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 5630: 001ba6b5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 5631: 003e2481 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 5631: 003e2441 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 5632: 0063cfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 5633: 005a3614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 5634: 004390ed 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 5634: 004390ad 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 5635: 0063db2c 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 5636: 004638a5 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 5636: 00463865 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 5637: 0063cef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 5638: 00639af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 5639: 00690140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 5640: 002355ad 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 5641: 003ae751 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 5641: 003ae711 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 5642: 002ab9a1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 5643: 004373c5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 5643: 00437385 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 5644: 0066f500 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 5645: 0063b7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 5646: 001b10c1 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 5647: 00648998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 5648: 003e397d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 5648: 003e393d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 5649: 001b51b1 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 5650: 003af341 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 5650: 003af301 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 5651: 0068feee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 5652: 001cfa25 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 5653: 0064c0b0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 5654: 003241c5 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 5655: 0043c929 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 5654: 00324185 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 5655: 0043c8e9 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 5656: 002c8a2d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 5657: 002f2709 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 5657: 002f26c9 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 5658: 002d85f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 5659: 005a92e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 5660: 003e1a91 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 5661: 0030fdd9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 5660: 003e1a51 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 5661: 0030fd99 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 5662: 0063bde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 5663: 00593110 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 5664: 0029d189 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 5665: 003c9dc1 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 5665: 003c9d81 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 5666: 0069113c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 5667: 002c956d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 5668: 003b06ad 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 5668: 003b066d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 5669: 0069139c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 5670: 00691542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ - 5671: 003c2821 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 5671: 003c27e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 5672: 0063d0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 5673: 00644064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5674: 00646088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 5675: 003bef41 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 5676: 003c491d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 5675: 003bef01 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 5676: 003c48dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 5677: 00690656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 5678: 002bf089 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 5679: 00690380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 5680: 0027d251 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 5681: 00403a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 5681: 004039d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 5682: 001b4631 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 5683: 0044e431 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 5684: 00541b38 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 5685: 003c3811 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 5683: 0044e3f1 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 5684: 00541b00 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 5685: 003c37d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 5686: 0068fefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 5687: 00691594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 5688: 0063b3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 5689: 0064b504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 5690: 002fba31 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 5690: 002fb9f1 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 5691: 0069003e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 5692: 0063c938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 5693: 0069060a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 5694: 002f95ad 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 5694: 002f956d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 5695: 001b0c71 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 5696: 00410699 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 5696: 00410659 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 5697: 0063aec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 5698: 006915d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 5699: 005a3590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 5700: 0023ece1 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 5701: 00690a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 5702: 00646e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 5703: 00442f65 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 5703: 00442f25 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 5704: 00691490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_DONE_DSTATE │ │ │ │ - 5705: 0040f5a1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 5705: 0040f561 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 5706: 0063c528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 5707: 00690974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 5708: 00691148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 5709: 001a9585 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 5710: 005aea1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_fsr │ │ │ │ 5711: 0064c318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 5712: 002133a9 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ - 5713: 002f9189 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 5713: 002f9149 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 5714: 001f47fd 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 5715: 003d1b45 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 5715: 003d1b05 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 5716: 0063c7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 5717: 004145cd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 5718: 00423f71 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 5717: 0041458d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 5718: 00423f31 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 5719: 006901b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 5720: 003ec25d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 5720: 003ec21d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 5721: 006461b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 5722: 003167a5 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 5723: 00414a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 5722: 00316765 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 5723: 00414a59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 5724: 001c7455 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 5725: 003522d9 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 5725: 00352299 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 5726: 0063ce60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 5727: 006911ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 5728: 0042946d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 5728: 0042942d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 5729: 00691286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 5730: 006476e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 5731: 005aef44 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_fsr_nofcc │ │ │ │ 5732: 00645100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 5733: 002c8aad 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 5734: 0069120e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 5735: 006439b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 5736: 00690616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 5737: 002d5f85 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 5738: 003480d9 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 5738: 00348099 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 5739: 00647648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ - 5740: 003cac95 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 5741: 003d3d9d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 5740: 003cac55 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 5741: 003d3d5d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 5742: 0068f95c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 5743: 00389785 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 5743: 00389745 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 5744: 00690c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 5745: 0064be18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 5746: 002afe35 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 5747: 0063f994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 5748: 00649ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 5749: 0063c558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 5750: 0063ce80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 5751: 00648c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 5752: 001b7c3d 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 5753: 001b1259 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 5754: 0063b030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 5755: 005a3cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 5756: 00342fbd 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 5756: 00342f7d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 5757: 00589664 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 5758: 003ac379 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 5759: 00348645 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 5758: 003ac339 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 5759: 00348605 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 5760: 00645a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 5761: 006917d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 5762: 0068fc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 5763: 004374dd 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 5763: 0043749d 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 5764: 00691624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 5765: 003c258d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 5765: 003c254d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 5766: 00259df5 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 5767: 0063ad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 5768: 0064a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 5769: 003e0a29 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 5770: 003865f9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 5771: 00413d45 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 5769: 003e09e9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 5770: 003865b9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 5771: 00413d05 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 5772: 0063ee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 5773: 0026e785 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 5774: 0068fd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 5775: 0068fede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 5776: 00314b79 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ - 5777: 0034cb65 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 5776: 00314b39 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 5777: 0034cb25 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ 5778: 006914ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_DFAULT_DSTATE │ │ │ │ - 5779: 00361b9d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 5779: 00361b5d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 5780: 00271959 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 5781: 00233281 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 5782: 00642fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 5783: 00272055 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 5784: 0068fba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 5785: 001e2ef9 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 5786: 00309371 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 5786: 00309331 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 5787: 0022ee1d 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 5788: 002d6f8d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ - 5789: 003ecdb5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 5789: 003ecd75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 5790: 00293fe5 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 5791: 00438ecd 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 5791: 00438e8d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 5792: 00690a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ - 5793: 0042d281 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 5793: 0042d241 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 5794: 0063fae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 5795: 00639b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 5796: 0068feb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 5797: 00406b21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 5798: 0032da3d 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 5797: 00406ae1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 5798: 0032d9fd 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 5799: 00690850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 5800: 00294cfd 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 5801: 00639c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 5802: 004226cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 5803: 002fa57d 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 5802: 0042268d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 5803: 002fa53d 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 5804: 006904cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 5805: 0063b698 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 5806: 001b1f09 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 5807: 00691412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 5808: 001e3735 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 5809: 003edd21 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 5809: 003edce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 5810: 0064d054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 5811: 00691254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 5812: 003b6299 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 5813: 0031ce39 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 5814: 00408441 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 5812: 003b6259 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 5813: 0031cdf9 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 5814: 00408401 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 5815: 00649bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 5816: 003bbb1d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 5816: 003bbadd 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 5817: 00648d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 5818: 0064a558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 5819: 003d1d79 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 5820: 003a79a1 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 5819: 003d1d39 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 5820: 003a7961 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 5821: 00227f4d 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 5822: 005a350c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 5823: 0034a071 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 5824: 0040fa21 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ - 5825: 00428c55 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 5823: 0034a031 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 5824: 0040f9e1 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 5825: 00428c15 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 5826: 00646d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 5827: 006905b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 5828: 006405d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 5829: 0068fec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 5830: 0068f6a9 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 5831: 00641210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 5832: 0024504d 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ - 5833: 00342215 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 5834: 00469afd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 5833: 003421d5 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 5834: 00469abd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 5835: 00691668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 5836: 00690164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 5837: 001ba33d 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 5838: 001db0f9 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 5839: 00648438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 5840: 00260039 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 5841: 00280231 54 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 5842: 001e3055 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 5843: 002597d9 60 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 5844: 002dce0d 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 5845: 00226531 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 5846: 0068fe18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 5847: 006421f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ - 5848: 003f2e01 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 5849: 003534b5 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 5848: 003f2dc1 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 5849: 00353475 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 5850: 0063f9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 5851: 001bdc85 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 5852: 006910ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 5853: 0069078e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 5854: 006910d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 5855: 003e72a1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 5855: 003e7261 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 5856: 001e2985 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 5857: 003fb04d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 5858: 004597d9 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 5857: 003fb00d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 5858: 00459799 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 5859: 006467b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 5860: 00690626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 5861: 005895ec 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 5862: 002c60c1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 5863: 003e19b5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 5864: 003330f1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 5863: 003e1975 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 5864: 003330b1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 5865: 00592458 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 5866: 00691862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 5867: 002f55ad 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 5867: 002f556d 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 5868: 0021ca75 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 5869: 00349605 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 5869: 003495c5 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 5870: 0063fb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 5871: 0063ff34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 5872: 00639ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 5873: 00645bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 5874: 004132f5 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ - 5875: 003e56cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5874: 004132b5 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 5875: 003e568d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 5876: 00640374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 5877: 002fa449 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 5877: 002fa409 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 5878: 00691d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 5879: 00408621 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 5879: 004085e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 5880: 00690294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 5881: 0063dce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 5882: 002ce23d 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 5883: 003ab4d9 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 5883: 003ab499 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 5884: 001e8b89 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 5885: 00232f4d 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 5886: 00641870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 5887: 0068fe56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 5888: 00212ac9 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 5889: 004458ad 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 5889: 0044586d 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 5890: 0063e828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 5891: 0068fe22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 5892: 0063f914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 5893: 0063fd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 5894: 00188e39 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 5895: 002fca89 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 5895: 002fca49 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 5896: 006461f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 5897: 002b6ed9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 5898: 002d8775 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 5899: 003b6d41 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 5900: 004383c1 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 5901: 00377949 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 5902: 004153bd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 5899: 003b6d01 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 5900: 00438381 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 5901: 00377909 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 5902: 0041537d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 5903: 00645460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 5904: 003df7b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 5904: 003df771 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 5905: 006905ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 5906: 00253bc9 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 5907: 0032b051 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 5908: 003dcd41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 5907: 0032b011 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 5908: 003dcd01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ 5909: 00217635 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 5910: 00649e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 5911: 00690e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 5912: 0063ce10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 5913: 00690fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 5914: 00227575 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 5915: 003516c5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 5916: 0043ccb1 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 5917: 003c28d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 5915: 00351685 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 5916: 0043cc71 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 5917: 003c2895 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 5918: 00225d3d 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 5919: 0063beb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 5920: 00642520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 5921: 00641dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 5922: 0068fea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 5923: 00690f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 5924: 00645f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 5925: 0064b8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 5926: 00644044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 5927: 003cdb45 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 5928: 002fc7c9 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 5927: 003cdb05 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 5928: 002fc789 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 5929: 006917fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 5930: 00644c54 60 OBJECT GLOBAL DEFAULT 24 hw_sparc_trace_events │ │ │ │ 5931: 002c6139 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 5932: 00284c65 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 5933: 002abd75 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ - 5934: 003c3799 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 5934: 003c3759 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 5935: 00643814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ 5936: 00294749 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 5937: 00200f09 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 5938: 001ec945 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 5939: 00372e35 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 5939: 00372df5 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 5940: 00690a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 5941: 00690858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 5942: 00690092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 5943: 001e3391 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 5944: 002c03fd 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 5945: 00265c2d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 5946: 0063f934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 5947: 00240cf9 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 5948: 00210d69 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 5949: 0064b618 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ - 5950: 00432fb9 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 5950: 00432f79 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 5951: 00227369 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 5952: 00236a1d 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 5953: 002d9de1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 5954: 00645bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 5955: 00641980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 5956: 00244cdd 16 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 5957: 00648d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ @@ -5965,637 +5965,637 @@ │ │ │ │ 5961: 0064984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_REJECT_EVENT │ │ │ │ 5962: 00690ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 5963: 001e9239 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 5964: 00189011 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 5965: 006408e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 5966: 00646b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 5967: 001b1061 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 5968: 003ef9d9 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 5968: 003ef999 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ 5969: 00690c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_DSTATE │ │ │ │ - 5970: 003f3741 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 5970: 003f3701 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 5971: 0063b420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 5972: 00292345 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 5973: 0068f934 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 5974: 0063c848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 5975: 0064c404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 5976: 006913d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ 5977: 001a7ab5 248 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 5978: 0064a030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 5979: 00644944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 5980: 0024f22d 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ - 5981: 002f0e19 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 5982: 0041434d 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ - 5983: 00412901 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 5984: 003f1bad 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 5981: 002f0dd9 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 5982: 0041430d 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 5983: 004128c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 5984: 003f1b6d 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 5985: 001e448d 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 5986: 006900d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 5987: 006916dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 5988: 0068ff42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 5989: 003777f1 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 5989: 003777b1 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 5990: 00643f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 5991: 00245b75 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 5992: 002efa71 232 FUNC GLOBAL DEFAULT 12 sparc_tcg_init │ │ │ │ - 5993: 003cfa75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 5994: 002f4e1d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 5992: 002efa35 232 FUNC GLOBAL DEFAULT 12 sparc_tcg_init │ │ │ │ + 5993: 003cfa35 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 5994: 002f4ddd 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 5995: 005a2dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 5996: 003ceb19 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 5997: 0045fa3d 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 5998: 00416ced 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 5996: 003cead9 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 5997: 0045f9fd 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 5998: 00416cad 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 5999: 00295de9 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 6000: 00642130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 6001: 00215ca5 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 6002: 0069034a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 6003: 00690732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 6004: 001bc825 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 6005: 00414cf1 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 6005: 00414cb1 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 6006: 0068feb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 6007: 003e5925 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 6007: 003e58e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 6008: 0068fbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 6009: 0034ea65 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 6009: 0034ea25 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 6010: 00690fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 6011: 0027dcd1 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 6012: 00643ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 6013: 004260a5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 6013: 00426065 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 6014: 0068f946 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 6015: 00218029 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 6016: 00690cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ - 6017: 002fcc19 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 6017: 002fcbd9 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 6018: 0026e199 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 6019: 00452085 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 6019: 00452045 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 6020: 005a9368 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 6021: 00229475 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 6022: 00643704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 6023: 001b11c9 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 6024: 0063c878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 6025: 002331d5 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 6026: 002f2061 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 6027: 002f26e1 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ - 6028: 002efe65 218 FUNC GLOBAL DEFAULT 12 helper_save │ │ │ │ + 6026: 002f2021 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 6027: 002f26a1 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 6028: 002efe29 218 FUNC GLOBAL DEFAULT 12 helper_save │ │ │ │ 6029: 0063b83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 6030: 006902fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 6031: 006907ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 6032: 006911dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 6033: 003ef315 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 6033: 003ef2d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 6034: 0063b214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 6035: 0032eff1 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 6036: 003bf6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 6035: 0032efb1 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 6036: 003bf6b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 6037: 00214f15 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 6038: 0068fe46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 6039: 0063b93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 6040: 00647dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 6041: 00434ee5 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 6041: 00434ea5 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 6042: 006436a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 6043: 0063ba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 6044: 0063f8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 6045: 0064a0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_RETRY_EVENT │ │ │ │ 6046: 002b6629 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 6047: 001b16a9 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 6048: 006917cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 6049: 00690fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 6050: 00691796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 6051: 002c61b5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 6052: 0020de29 6 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 6053: 002b01b1 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 6054: 001e3895 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 6055: 0041c60d 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ - 6056: 00464859 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 6055: 0041c5cd 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 6056: 00464819 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 6057: 0064b254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 6058: 0063a460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 6059: 0063a160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 6060: 002dbe61 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 6061: 0069065a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 6062: 0069113a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 6063: 0044f06d 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 6063: 0044f02d 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 6064: 006903dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 6065: 00690f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 6066: 00690c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 6067: 00225209 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 6068: 002f1f81 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 6069: 00438b99 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 6070: 00462631 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 6071: 0043a999 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 6068: 002f1f41 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 6069: 00438b59 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 6070: 004625f1 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 6071: 0043a959 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 6072: 001ba58d 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 6073: 002f8d2d 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 6073: 002f8ced 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 6074: 00690454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 6075: 002d9a09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 6076: 00646218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 6077: 001b1041 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 6078: 00214d79 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 6079: 006406d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 6080: 00301cc5 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 6080: 00301c85 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 6081: 005a2d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 6082: 00590354 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 6083: 0030a209 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 6083: 0030a1c9 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 6084: 0023247d 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 6085: 00690350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 6086: 001ee591 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 6087: 0033651d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 6087: 003364dd 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 6088: 00256921 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 6089: 001dc2bd 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 6090: 0064d034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 6091: 00691e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 6092: 00325485 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ - 6093: 00349e31 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 6092: 00325445 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 6093: 00349df1 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 6094: 0069135c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 6095: 0035574d 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 6096: 00443005 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 6095: 0035570d 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 6096: 00442fc5 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 6097: 0064a918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 6098: 003e18d9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 6099: 0045fe0d 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ - 6100: 0042cb75 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 6101: 003f3009 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 6098: 003e1899 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 6099: 0045fdcd 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 6100: 0042cb35 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 6101: 003f2fc9 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 6102: 0068fcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 6103: 002f6edd 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 6104: 00358c95 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 6103: 002f6e9d 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 6104: 00358c55 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 6105: 00279bed 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 6106: 00691308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 6107: 0063b294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 6108: 00691d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 6109: 00641be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 6110: 001ad1c9 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 6111: 00647de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 6112: 00419cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 6113: 00403875 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 6112: 00419c99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 6113: 00403835 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 6114: 001b7aa5 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 6115: 002ac85d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 6116: 0068f9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 6117: 0068f989 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 6118: 00639580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 6119: 00593858 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 6120: 00350ea5 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 6120: 00350e65 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 6121: 002c704d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 6122: 00420429 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 6122: 004203e9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 6123: 0064cfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 6124: 00690ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 6125: 0063b81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 6126: 00309bb5 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 6126: 00309b75 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 6127: 0063dacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 6128: 0045c1f5 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 6129: 003b6179 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 6128: 0045c1b5 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 6129: 003b6139 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 6130: 001ad251 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 6131: 00639234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 6132: 0064ac28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 6133: 0068ffea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 6134: 0064939c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 6135: 0064b944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 6136: 00690ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 6137: 001b4485 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 6138: 00690eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 6139: 00372c21 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 6139: 00372be1 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 6140: 0063c758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 6141: 006904a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 6142: 00247d9d 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 6143: 00236661 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 6144: 002c7401 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 6145: 00690bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 6146: 00213439 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 6147: 0063b340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 6148: 004374e5 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 6148: 004374a5 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 6149: 002da90d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 6150: 00644084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 6151: 003864f9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ - 6152: 00469025 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 6151: 003864b9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 6152: 00468fe5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 6153: 00639294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 6154: 00690314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 6155: 006426f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 6156: 00644524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 6157: 00590f64 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 6158: 00437485 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 6158: 00437445 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 6159: 00690cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 6160: 00295105 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 6161: 00690946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 6162: 003df33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 6162: 003df2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 6163: 00644a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 6164: 0063edc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 6165: 003d6911 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 6165: 003d68d1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 6166: 002505a5 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 6167: 0020d545 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 6168: 00691206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 6169: 00414cf5 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 6170: 0040c135 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 6169: 00414cb5 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 6170: 0040c0f5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 6171: 006904e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 6172: 003b9715 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 6172: 003b96d5 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 6173: 00691324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 6174: 006914c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 6175: 0030bef1 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 6175: 0030beb1 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 6176: 0069119c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 6177: 006916a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ 6178: 00690bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 6179: 0063c898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 6180: 003d0159 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 6180: 003d0119 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 6181: 001b6969 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 6182: 003eddd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 6182: 003edd95 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 6183: 00282889 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 6184: 001b2029 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 6185: 005a2ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 6186: 00690ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 6187: 00647ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 6188: 0064971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 6189: 00690c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 6190: 00690f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 6191: 00690a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 6192: 003e44a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 6193: 003c587d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 6194: 0033646d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 6192: 003e4469 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 6193: 003c583d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 6194: 0033642d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 6195: 005a5480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 6196: 0068f96f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 6197: 0068f949 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ - 6198: 00424f0d 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 6198: 00424ecd 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 6199: 005a581c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 6200: 002f0cbd 192 FUNC GLOBAL DEFAULT 12 grlib_irqmp_ack │ │ │ │ - 6201: 0039d7d1 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 6200: 002f0c7d 192 FUNC GLOBAL DEFAULT 12 grlib_irqmp_ack │ │ │ │ + 6201: 0039d791 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 6202: 0063e468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 6203: 0063dd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 6204: 00437ce9 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 6205: 0043424d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 6204: 00437ca9 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 6205: 0043420d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 6206: 0027a035 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 6207: 006917b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 6208: 00642b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 6209: 00691066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 6210: 00690f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ - 6211: 003e4bd9 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 6212: 00324669 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 6211: 003e4b99 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 6212: 00324629 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 6213: 006447c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 6214: 003e9035 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 6214: 003e8ff5 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 6215: 00690126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 6216: 00690cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 6217: 00270a91 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 6218: 004176e5 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 6218: 004176a5 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 6219: 0019ac0d 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 6220: 0064b608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 6221: 00316701 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 6221: 003166c1 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 6222: 006901c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 6223: 00434f31 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 6223: 00434ef1 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 6224: 006478d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 6225: 0063948c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 6226: 005928a4 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 6227: 003103a5 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 6228: 004440c1 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 6227: 00310365 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 6228: 00444081 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 6229: 001b0ad5 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 6230: 002b0199 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 6231: 001b1de9 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 6232: 003c9105 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 6232: 003c90c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 6233: 006451c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 6234: 00200f11 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 6235: 0064a3cc 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 6236: 002f5135 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 6236: 002f50f5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 6237: 0068fe98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 6238: 0068ff5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 6239: 00543c08 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 6239: 00543bd0 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 6240: 001a8fb9 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 6241: 00409509 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 6242: 00432451 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 6243: 0045fc41 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 6241: 004094c9 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 6242: 00432411 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 6243: 0045fc01 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 6244: 002d621d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 6245: 00646248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 6246: 003e470d 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 6246: 003e46cd 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 6247: 00691830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 6248: 0044ede9 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 6248: 0044eda9 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 6249: 00229145 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 6250: 0068fad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 6251: 00643ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 6252: 001a8be5 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 6253: 0064b264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 6254: 00690d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 6255: 002dc435 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 6256: 003f99ad 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 6256: 003f996d 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 6257: 0064ad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 6258: 003d90e9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 6259: 00444135 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 6260: 00462a21 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 6258: 003d90a9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 6259: 004440f5 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 6260: 004629e1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 6261: 0068fef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 6262: 00245b19 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 6263: 0040e1fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 6263: 0040e1bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 6264: 00592e9c 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 6265: 0064bd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 6266: 006905dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 6267: 003268bd 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 6267: 0032687d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 6268: 00690e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 6269: 00648df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ - 6270: 00451d1d 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 6271: 0032c885 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ - 6272: 00424f8d 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 6270: 00451cdd 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 6271: 0032c845 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 6272: 00424f4d 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 6273: 0063eb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 6274: 00691556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ - 6275: 003c2fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 6276: 003808b5 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 6277: 003d9ca5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 6275: 003c2f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 6276: 00380875 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 6277: 003d9c65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 6278: 0063a9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 6279: 0041a695 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 6280: 00455829 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 6279: 0041a655 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 6280: 004557e9 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 6281: 00649a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 6282: 00690d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 6283: 006903de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 6284: 0068fa12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 6285: 0037d5f1 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 6285: 0037d5b1 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 6286: 0025f579 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 6287: 006464e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 6288: 00691222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 6289: 0066f48c 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 6290: 001ba9bd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 6291: 006906c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 6292: 002729f9 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 6293: 0068fe86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 6294: 004129b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 6294: 00412975 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 6295: 002c57a9 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 6296: 001b1481 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 6297: 00437af1 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 6297: 00437ab1 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 6298: 0063be24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 6299: 002bd0f1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 6300: 005537e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 6300: 005537a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 6301: 0063d2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 6302: 006904c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 6303: 006463d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 6304: 0064bbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 6305: 006477e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 6306: 001b1099 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 6307: 003b06c1 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 6307: 003b0681 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 6308: 00270835 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 6309: 006905b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 6310: 0029cf75 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 6311: 0027a73d 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 6312: 00690a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 6313: 006913a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 6314: 0066e3a8 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 6315: 003c7d51 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 6315: 003c7d11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 6316: 0025a24d 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 6317: 001fe489 2 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 6318: 0068fbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 6319: 0068f967 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 6320: 00690b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 6321: 002b64d9 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 6322: 00690cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 6323: 0063d3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 6324: 003ac4dd 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 6325: 003c845d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 6324: 003ac49d 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 6325: 003c841d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 6326: 002df485 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 6327: 0064bb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 6328: 002258d1 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 6329: 002ddfb9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 6330: 0063ba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 6331: 002933a1 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 6332: 0063b1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 6333: 00690ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 6334: 002dae4d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 6335: 0069107a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 6336: 004427cd 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 6336: 0044278d 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 6337: 0063acc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 6338: 00250c21 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ 6339: 002c3e0d 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 6340: 0063efe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 6341: 00690f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 6342: 004373c9 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 6342: 00437389 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 6343: 00691d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 6344: 0063b9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 6345: 0064b1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 6346: 00310409 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 6346: 003103c9 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 6347: 00642430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 6348: 002f2a99 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 6348: 002f2a59 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 6349: 005a9890 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 6350: 0026d721 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 6351: 002249a5 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 6352: 001cf975 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 6353: 001a8d49 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 6354: 00403839 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 6355: 0041a111 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 6356: 003e2329 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 6354: 004037f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 6355: 0041a0d1 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 6356: 003e22e9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 6357: 0063aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 6358: 00432171 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 6358: 00432131 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 6359: 0069073c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 6360: 002703e9 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 6361: 0040ec4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 6361: 0040ec0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 6362: 001b45fd 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 6363: 0066dfac 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 6364: 0063fb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 6365: 006915f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 6366: 00691716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 6367: 006917a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ - 6368: 003e5835 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 6368: 003e57f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 6369: 0063f308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 6370: 00642ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 6371: 005adec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 6372: 00357a1d 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 6372: 003579dd 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 6373: 006909ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ 6374: 002de0d9 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 6375: 0026d9a9 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 6376: 0033fd8d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 6376: 0033fd4d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 6377: 0063bda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 6378: 0041be1d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 6378: 0041bddd 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 6379: 006902f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 6380: 001b8bb5 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 6381: 00646458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 6382: 003f9a31 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 6382: 003f99f1 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 6383: 00691622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 6384: 003054f1 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 6384: 003054b1 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 6385: 001f40b9 196 FUNC GLOBAL DEFAULT 12 espdma_memory_write │ │ │ │ 6386: 00292f11 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 6387: 00690916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 6388: 0064ceb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 6389: 00644794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 6390: 00644444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 6391: 002c62a9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 6392: 00691428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 6393: 00690076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 6394: 0069031c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 6395: 00457181 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 6395: 00457141 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 6396: 0069034e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 6397: 00639dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 6398: 00336abd 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 6398: 00336a7d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 6399: 005ad2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fstod │ │ │ │ 6400: 001ba7f9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 6401: 0068f922 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 6402: 001ba839 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 6403: 003508b9 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 6403: 00350879 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 6404: 0064af28 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 6405: 0068fd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 6406: 00457fb1 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 6406: 00457f71 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 6407: 00690174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 6408: 005ad474 132 OBJECT GLOBAL DEFAULT 24 helper_info_fstoi │ │ │ │ - 6409: 003484c9 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 6409: 00348489 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 6410: 00226559 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 6411: 00271449 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 6412: 00648158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 6413: 0063bf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 6414: 00419eb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 6415: 002f3f61 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 6416: 004254f9 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 6414: 00419e79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 6415: 002f3f21 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 6416: 004254b9 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 6417: 00226085 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 6418: 00690022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 6419: 0036f631 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 6419: 0036f5f1 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ 6420: 005ad3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fstoq │ │ │ │ - 6421: 003dc805 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 6422: 0033c171 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ - 6423: 003c23ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 6421: 003dc7c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 6422: 0033c131 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 6423: 003c236d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 6424: 00690c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 6425: 002d8d49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 6426: 00448399 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 6426: 00448359 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 6427: 00690fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 6428: 0068fb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 6429: 0063fd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 6430: 0069133a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 6431: 0063eec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 6432: 0034c71d 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 6433: 0036e785 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 6432: 0034c6dd 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 6433: 0036e745 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 6434: 0023b905 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 6435: 001db019 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 6436: 0068fa48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 6437: 006915c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 6438: 006460c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 6439: 00424a09 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 6439: 004249c9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 6440: 005a7268 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 6441: 002e1349 292 FUNC GLOBAL DEFAULT 12 dump_mmu │ │ │ │ 6442: 006449c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 6443: 0043ab79 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 6444: 00450895 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 6443: 0043ab39 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 6444: 00450855 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 6445: 001f1d1d 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 6446: 003b7519 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 6446: 003b74d9 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 6447: 00690b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 6448: 0064ac18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 6449: 005935f4 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 6450: 001b1031 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 6451: 001dc3e9 4 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 6452: 0068fcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 6453: 00691d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 6454: 002f2075 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 6454: 002f2035 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 6455: 00640474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 6456: 0069164a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 6457: 0034c715 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 6457: 0034c6d5 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 6458: 00233871 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 6459: 006442b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 6460: 0063eda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 6461: 0068fc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 6462: 0041cc01 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 6462: 0041cbc1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 6463: 0068fa7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 6464: 00690acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 6465: 006914b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_DPROT_DSTATE │ │ │ │ 6466: 00642080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 6467: 006484b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 6468: 00690d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 6469: 006461a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 6470: 002f2885 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 6470: 002f2845 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 6471: 0064cba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 6472: 00691086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ - 6473: 00426181 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 6474: 002f6759 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 6473: 00426141 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 6474: 002f6719 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 6475: 002c6331 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ - 6476: 0032cd11 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 6476: 0032ccd1 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 6477: 002aca75 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 6478: 00642f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 6479: 0019ca89 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 6480: 0069024a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 6481: 00690eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 6482: 004612e1 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 6482: 004612a1 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 6483: 00690a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 6484: 003fc87d 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 6484: 003fc83d 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 6485: 00690900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 6486: 0042299d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 6486: 0042295d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 6487: 00641d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 6488: 006915ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 6489: 002d5615 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 6490: 001e35f5 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 6491: 00691432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ 6492: 00641690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 6493: 003ba8ed 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 6493: 003ba8ad 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 6494: 002de345 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 6495: 0064b744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 6496: 002c7bc1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 6497: 0069037e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 6498: 0068ff3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 6499: 0064bed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 6500: 00645430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 6501: 001893d1 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 6502: 00323041 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 6502: 00323001 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 6503: 00592bc0 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 6504: 006907da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 6505: 00690816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 6506: 00646fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 6507: 00641380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 6508: 00690308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 6509: 006909d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 6510: 002c8469 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 6511: 00690340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 6512: 00520fbc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 6513: 0040b305 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 6514: 00378289 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 6515: 003e5565 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 6512: 00520f84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 6513: 0040b2c5 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 6514: 00378249 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 6515: 003e5525 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 6516: 0063e858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 6517: 001b6065 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 6518: 002d8f91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 6519: 005a71e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 6520: 0043815d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 6520: 0043811d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 6521: 0025b771 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 6522: 003ac58d 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 6522: 003ac54d 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 6523: 00649c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 6524: 00690da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 6525: 003fbdc9 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 6525: 003fbd89 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 6526: 0064a868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 6527: 00407fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 6527: 00407f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 6528: 00690a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 6529: 00376f09 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 6529: 00376ec9 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 6530: 0063bf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 6531: 0064a170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_NOSET_IRQ_EVENT │ │ │ │ 6532: 00690854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 6533: 005ac56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 6534: 00690e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 6535: 0069176a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 6536: 002d3fe5 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 6537: 00690768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 6538: 003dd46d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 6538: 003dd42d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 6539: 00690378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 6540: 004378f5 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 6540: 004378b5 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 6541: 006406f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 6542: 00649de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 6543: 003e13e1 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 6543: 003e13a1 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 6544: 0064d164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 6545: 00647e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 6546: 00690668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 6547: 0045b099 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 6547: 0045b059 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 6548: 00646898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 6549: 003e9971 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 6549: 003e9931 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 6550: 0023d735 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 6551: 0068fe7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 6552: 00690d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 6553: 00589614 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 6554: 00647db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 6555: 00427079 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 6556: 0044e019 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 6555: 00427039 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 6556: 0044dfd9 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 6557: 00645b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 6558: 0063f288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 6559: 0063fa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 6560: 00262d21 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 6561: 003eac19 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 6561: 003eabd9 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 6562: 002dc361 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 6563: 006477b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 6564: 00336305 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 6564: 003362c5 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 6565: 00231cf9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 6566: 006498dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 6567: 002d5559 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 6568: 00262585 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 6569: 0063c4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 6570: 003d4301 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 6570: 003d42c1 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 6571: 001b71b1 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 6572: 00691188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 6573: 001bdfd5 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 6574: 003eb46d 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 6574: 003eb42d 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 6575: 0068fcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 6576: 0063aee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 6577: 0064a1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_MMU_FAULT_EVENT │ │ │ │ 6578: 006413f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 6579: 0063a918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 6580: 00690698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 6581: 00520be4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 6581: 00520bac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 6582: 006912ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 6583: 0027e361 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 6584: 006400b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 6585: 0064b774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 6586: 00691648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 6587: 00648e38 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 6588: 0041b171 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 6588: 0041b131 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 6589: 002c63b9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 6590: 0037033d 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 6590: 003702fd 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 6591: 0063fd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 6592: 002aeb4d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 6593: 00263bd5 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 6594: 0064a34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 6595: 001ec7b5 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 6596: 0068fe5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 6597: 001b10b9 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -6603,327 +6603,327 @@ │ │ │ │ 6599: 0058bee8 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 6600: 00187799 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 6601: 006442d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 6602: 0024ca91 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 6603: 0068fbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 6604: 001b10a9 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 6605: 0029ce79 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 6606: 002fb341 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 6606: 002fb301 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 6607: 0063fa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 6608: 00690b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 6609: 00690740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 6610: 00641ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 6611: 0034cae5 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 6611: 0034caa5 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 6612: 00690c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 6613: 0027a68d 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 6614: 001ba8f9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 6615: 006908ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 6616: 00645e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 6617: 00639690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 6618: 0063f158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 6619: 002fe319 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 6619: 002fe2d9 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 6620: 00690b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 6621: 00416f49 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 6622: 003e1711 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 6621: 00416f09 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 6622: 003e16d1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 6623: 00647a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 6624: 00691230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 6625: 002b6cb9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 6626: 0068fa9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 6627: 002534d1 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 6628: 0063a5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 6629: 005a7160 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 6630: 00201995 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 6631: 006441a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 6632: 0068f97e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 6633: 00690278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 6634: 0053fd50 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 6635: 0030bdd1 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ - 6636: 002efd45 18 FUNC GLOBAL DEFAULT 12 cpu_cwp_inc │ │ │ │ + 6634: 0053fd18 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 6635: 0030bd91 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 6636: 002efd09 18 FUNC GLOBAL DEFAULT 12 cpu_cwp_inc │ │ │ │ 6637: 006915c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 6638: 00648558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 6639: 0019aa5d 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 6640: 003100c5 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 6640: 00310085 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 6641: 0068fe64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 6642: 0063e4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 6643: 00690184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 6644: 00227c15 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 6645: 0068fe7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 6646: 00253235 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 6647: 0069091a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 6648: 002c2c91 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 6649: 0068ffb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 6650: 003b9e7d 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ - 6651: 00421079 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 6650: 003b9e3d 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 6651: 00421039 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 6652: 006912c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 6653: 005a9158 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 6654: 003aa88d 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 6654: 003aa84d 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 6655: 0068f935 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ - 6656: 0042d6ad 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 6656: 0042d66d 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 6657: 00216261 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 6658: 0023e679 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 6659: 0068fcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 6660: 0041a92d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 6661: 003787f5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 6662: 003427c5 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 6660: 0041a8ed 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 6661: 003787b5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 6662: 00342785 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 6663: 0068fe0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 6664: 001ec7f9 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 6665: 00690250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 6666: 0022731d 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 6667: 00233585 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ - 6668: 003b6ea9 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 6669: 0032ad71 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 6670: 0043145d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 6668: 003b6e69 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 6669: 0032ad31 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 6670: 0043141d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 6671: 00691538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 6672: 00645d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 6673: 0068fba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 6674: 00690ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 6675: 00590e74 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 6676: 00422ed1 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 6676: 00422e91 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 6677: 0018b0b9 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 6678: 006908f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 6679: 00691268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 6680: 002c2bd1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 6681: 0063b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 6682: 003bf1ed 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 6682: 003bf1ad 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 6683: 001b0661 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 6684: 0063b98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 6685: 00225b39 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 6686: 00245ca1 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ - 6687: 003160b1 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 6687: 00316071 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 6688: 00649100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 6689: 0063e918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 6690: 003dfa45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 6690: 003dfa05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 6691: 0063e438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 6692: 002f1899 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 6693: 003ddcb1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 6692: 002f1859 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 6693: 003ddc71 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 6694: 00648118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 6695: 00643894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 6696: 003ea7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 6697: 0033b1c5 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 6696: 003ea79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 6697: 0033b185 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 6698: 002876cd 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 6699: 006874d0 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ - 6700: 003d6a7d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 6701: 003515c1 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 6700: 003d6a3d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 6701: 00351581 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 6702: 0069166c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 6703: 0063ae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 6704: 00690238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 6705: 006903aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 6706: 001da729 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 6707: 00691094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 6708: 0063afa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 6709: 001ace41 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 6710: 0040fec5 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 6711: 003585b1 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 6710: 0040fe85 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 6711: 00358571 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 6712: 00648de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 6713: 00691130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 6714: 005a4d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 6715: 0064d2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 6716: 006911ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 6717: 003ca481 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 6717: 003ca441 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 6718: 0024c795 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 6719: 003c95e5 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 6719: 003c95a5 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 6720: 0068fffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 6721: 00645a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 6722: 0030b5c9 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 6722: 0030b589 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 6723: 0069023c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 6724: 006913a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 6725: 001bda99 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 6726: 001f143d 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 6727: 006437e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 6728: 00464b65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 6729: 0045e675 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 6728: 00464b25 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 6729: 0045e635 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 6730: 002697c1 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 6731: 006404e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 6732: 0068fc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 6733: 0063ebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 6734: 006916fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 6735: 0063d730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 6736: 005a4508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 6737: 006903ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 6738: 00690f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 6739: 0063cdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 6740: 005908d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 6741: 0042d7a5 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 6741: 0042d765 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 6742: 005a0ae4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 6743: 003e9a6d 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 6743: 003e9a2d 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 6744: 0068fc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 6745: 005a0b04 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 6746: 005a0b44 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 6747: 00690928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 6748: 003ac951 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 6748: 003ac911 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 6749: 0064bcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 6750: 0043e6f5 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 6751: 003e26e5 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 6750: 0043e6b5 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 6751: 003e26a5 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 6752: 00639380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 6753: 0068fa5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 6754: 006450c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 6755: 00432769 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 6755: 00432729 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 6756: 001f3ff5 196 FUNC GLOBAL DEFAULT 12 espdma_memory_read │ │ │ │ 6757: 002b1795 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 6758: 006482a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 6759: 001e2845 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 6760: 001ab509 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 6761: 003e3b81 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 6761: 003e3b41 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 6762: 0064bee8 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 6763: 00334149 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 6763: 00334109 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 6764: 002ab365 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 6765: 00691de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ - 6766: 003358c5 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 6767: 0045e5dd 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ - 6768: 003c15d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 6766: 00335885 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 6767: 0045e59d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 6768: 003c1599 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 6769: 0068ff62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 6770: 0025f4c5 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 6771: 00643a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 6772: 0030bee9 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 6772: 0030bea9 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 6773: 006453d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 6774: 00643f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 6775: 003c2335 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 6775: 003c22f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 6776: 001f4c91 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 6777: 00646a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 6778: 00691246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 6779: 00691780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 6780: 0045e531 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 6781: 00459019 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 6780: 0045e4f1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 6781: 00458fd9 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 6782: 0063ed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 6783: 00427489 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 6783: 00427449 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 6784: 0069142a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 6785: 0063fcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 6786: 0064aefc 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 6787: 00644504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 6788: 0068fe78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 6789: 002c8651 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 6790: 001acef1 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 6791: 003ede11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 6792: 003dfb35 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 6791: 003eddd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 6792: 003dfaf5 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 6793: 002966f5 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 6794: 0043176d 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 6794: 0043172d 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 6795: 001b98fd 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 6796: 00432691 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 6797: 0033418d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 6796: 00432651 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 6797: 0033414d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 6798: 00691874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 6799: 0068fb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 6800: 0069041e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 6801: 0069017e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 6802: 0063e5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 6803: 001af7d1 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 6804: 00690e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 6805: 001bd289 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ - 6806: 00409179 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 6806: 00409139 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 6807: 00639f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 6808: 0066e818 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 6809: 00646028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 6810: 0041b861 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 6810: 0041b821 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 6811: 00690456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 6812: 0064a688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 6813: 003e5b59 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 6814: 003adab9 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 6813: 003e5b19 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 6814: 003ada79 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 6815: 00229385 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 6816: 00690a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 6817: 002bf11d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 6818: 0045066d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 6818: 0045062d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 6819: 0022593d 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 6820: 001d913d 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ - 6821: 00445085 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 6822: 00403965 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 6823: 003befc5 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 6824: 003cf7dd 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 6821: 00445045 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 6822: 00403925 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 6823: 003bef85 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 6824: 003cf79d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 6825: 0064b934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 6826: 00593980 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 6827: 002b68d9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 6828: 0064a7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 6829: 006487a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 6830: 002aa081 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 6831: 00642af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 6832: 003988bd 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ - 6833: 003ba7a1 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 6832: 0039887d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 6833: 003ba761 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 6834: 0068fa40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 6835: 00640004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 6836: 005a94f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 6837: 00419e41 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 6837: 00419e01 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 6838: 00691444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 6839: 0029d549 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 6840: 006905f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 6841: 0063a66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 6842: 001e84f5 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 6843: 0068fed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 6844: 00690e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 6845: 0069117c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 6846: 006909ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 6847: 00642790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 6848: 002260d9 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 6849: 0042d895 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 6850: 003fc0bd 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 6849: 0042d855 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 6850: 003fc07d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 6851: 001bd459 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 6852: 00427cc5 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 6852: 00427c85 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 6853: 006419f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 6854: 0032a075 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 6854: 0032a035 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 6855: 0064c008 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 6856: 003c4f91 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 6856: 003c4f51 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 6857: 00594094 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 6858: 006908b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 6859: 0064c464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 6860: 005a770c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 6861: 002dbbe5 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 6862: 00355dc1 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 6862: 00355d81 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 6863: 005a8dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 6864: 00690fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 6865: 00403cd1 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 6865: 00403c91 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 6866: 002dca99 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 6867: 0068faac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 6868: 00411f19 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 6868: 00411ed9 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 6869: 00690a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 6870: 0063f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 6871: 001eb5f5 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ 6872: 002ae775 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 6873: 006910c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 6874: 00463401 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 6875: 0040dde9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 6874: 004633c1 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 6875: 0040dda9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 6876: 00258df5 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 6877: 0068fed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 6878: 005a791c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 6879: 005537b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 6879: 00553778 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 6880: 00691dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 6881: 00641480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 6882: 00691632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 6883: 0068f92c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 6884: 00690090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 6885: 0064c118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 6886: 00400315 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 6886: 004002d5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ 6887: 0063b100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 6888: 0063e538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ - 6889: 003e3d41 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 6889: 003e3d01 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 6890: 00648028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 6891: 003355ed 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 6891: 003355ad 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 6892: 00647788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 6893: 00690030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 6894: 00442ee1 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 6894: 00442ea1 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 6895: 0063d93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 6896: 003fc6ed 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 6897: 003d9329 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 6898: 003f3bb1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 6896: 003fc6ad 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 6897: 003d92e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 6898: 003f3b71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 6899: 00642480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 6900: 0063c548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 6901: 006480e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 6902: 00690148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 6903: 006437d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 6904: 00464b29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 6904: 00464ae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 6905: 001acf9d 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 6906: 002d8161 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 6907: 00467e55 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 6907: 00467e15 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 6908: 0069045e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 6909: 00644804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 6910: 0033eb2d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 6910: 0033eaed 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 6911: 002b1a2d 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 6912: 00690b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 6913: 00269a69 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 6914: 0032a055 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 6914: 0032a015 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 6915: 0068fc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 6916: 0068fc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 6917: 002c1d89 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 6918: 003ee591 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 6918: 003ee551 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 6919: 006451f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 6920: 00646758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 6921: 006902e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 6922: 00639f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 6923: 0069143a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 6924: 00690724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ 6925: 001bd3bd 74 FUNC GLOBAL DEFAULT 12 qkbd_state_lift_all_keys │ │ │ │ @@ -6931,582 +6931,582 @@ │ │ │ │ 6927: 00645d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 6928: 00690200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 6929: 00260121 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 6930: 00645e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 6931: 00691558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6932: 001bfc7d 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 6933: 0064949c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 6934: 00334c59 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 6934: 00334c19 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 6935: 00644fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 6936: 0031cd65 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 6936: 0031cd25 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 6937: 006402f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 6938: 002c242d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 6939: 0063a070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 6940: 006913dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 6941: 0068ff3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 6942: 00691240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 6943: 00647074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 6944: 0036fa51 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 6945: 0032c745 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 6946: 003eb155 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 6944: 0036fa11 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 6945: 0032c705 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 6946: 003eb115 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 6947: 002ad021 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 6948: 003e41f1 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 6948: 003e41b1 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 6949: 0068fce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 6950: 0041de35 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 6951: 0045ab61 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 6950: 0041ddf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 6951: 0045ab21 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 6952: 00284b01 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 6953: 003f03b9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 6954: 0041a2b5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 6953: 003f0379 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 6954: 0041a275 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 6955: 00647738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 6956: 0044de91 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 6956: 0044de51 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 6957: 0064bfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 6958: 00691e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 6959: 00690572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 6960: 006906e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 6961: 00418b0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 6961: 00418acd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 6962: 002c20b1 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 6963: 0069081e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 6964: 0064c2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 6965: 002847dd 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 6966: 001ba631 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 6967: 0028418d 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 6968: 0063dadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 6969: 00639de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 6970: 005537b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 6970: 00553780 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 6971: 0063fa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 6972: 00649e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 6973: 00691646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 6974: 006907f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 6975: 00690306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 6976: 0063ed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 6977: 0025de6d 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 6978: 0023a2c1 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 6979: 00314a7d 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 6979: 00314a3d 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 6980: 0063bf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 6981: 00419129 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 6981: 004190e9 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ 6982: 0069001c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 6983: 00641600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 6984: 001b2e3d 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 6985: 002c1ab9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 6986: 005929c8 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 6987: 006916d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 6988: 003339f5 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 6988: 003339b5 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 6989: 00640244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 6990: 00690018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 6991: 003f85cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 6992: 00415715 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 6991: 003f858d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 6992: 004156d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 6993: 001beba5 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 6994: 003cf6ad 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 6994: 003cf66d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 6995: 001b9845 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 6996: 003ea855 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 6997: 0040e7b1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 6998: 004227bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 6996: 003ea815 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 6997: 0040e771 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 6998: 0042277d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 6999: 0064ab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 7000: 001e2b69 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 7001: 00647f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 7002: 0045fc95 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 7002: 0045fc55 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 7003: 001d50f5 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 7004: 001cca6d 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 7005: 004646f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 7005: 004646b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 7006: 001baec5 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 7007: 002ac8a5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 7008: 0044c25d 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 7008: 0044c21d 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 7009: 002caa6d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 7010: 0045ea89 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 7010: 0045ea49 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 7011: 0022eb81 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 7012: 003423b1 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 7013: 00419071 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 7012: 00342371 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 7013: 00419031 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 7014: 00691534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 7015: 001a7ca9 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 7016: 00229461 8 FUNC GLOBAL DEFAULT 12 set_exit_with_parent │ │ │ │ 7017: 001f5e35 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 7018: 001afd0d 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 7019: 002bfbbd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 7020: 0069153c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 7021: 00296995 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 7022: 002dbe91 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 7023: 00690c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 7024: 005a6608 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 7025: 00647dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 7026: 00347405 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 7026: 003473c5 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 7027: 0063cce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 7028: 0034285d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 7028: 0034281d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 7029: 006914c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 7030: 0069151e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 7031: 00639f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 7032: 006903b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 7033: 0063acb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 7034: 00649a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 7035: 00461c59 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 7036: 003f2521 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 7037: 003dcc8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 7035: 00461c19 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 7036: 003f24e1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 7037: 003dcc4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 7038: 00648ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 7039: 0068f9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ - 7040: 0034236d 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 7040: 0034232d 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 7041: 005a61e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 7042: 003de00d 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 7042: 003ddfcd 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 7043: 0063f278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 7044: 0063e748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 7045: 003c4c55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 7045: 003c4c15 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 7046: 0063dd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 7047: 0068fe8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 7048: 001e2599 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 7049: 00690c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 7050: 00310715 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 7050: 003106d5 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 7051: 002b01a9 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 7052: 0042d929 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 7053: 004330dd 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 7052: 0042d8e9 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 7053: 0043309d 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 7054: 00690996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 7055: 002b19e1 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 7056: 0040998d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ - 7057: 0055377c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 7058: 00451f51 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 7056: 0040994d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 7057: 00553744 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 7058: 00451f11 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 7059: 0063b264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 7060: 0019bf89 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 7061: 006901a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 7062: 006902aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 7063: 0063a430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 7064: 001ab381 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 7065: 001abc91 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 7066: 00592fe0 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 7067: 003f5265 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 7068: 0041504d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 7067: 003f5225 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 7068: 0041500d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 7069: 006910aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 7070: 0064b794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 7071: 00643e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 7072: 005a0e94 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 7073: 0063da5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 7074: 00216079 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 7075: 002255d9 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 7076: 003f09e1 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 7076: 003f09a1 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 7077: 006901c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 7078: 0031d4d5 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 7078: 0031d495 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 7079: 00690198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 7080: 002d7201 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 7081: 004265e5 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 7081: 004265a5 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 7082: 002caae9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 7083: 0041a371 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 7083: 0041a331 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 7084: 005892b8 64 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 7085: 002e6de9 60 FUNC GLOBAL DEFAULT 12 helper_fsqrtd │ │ │ │ 7086: 002d7aed 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 7087: 004327dd 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 7087: 0043279d 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 7088: 0026ce4d 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 7089: 00644074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 7090: 00444141 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 7090: 00444101 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 7091: 0069060e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 7092: 001fce95 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 7093: 006905d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 7094: 00690f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 7095: 00255ac5 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 7096: 002c28ad 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 7097: 0063bd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 7098: 0041ce39 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 7098: 0041cdf9 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 7099: 001b02e5 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 7100: 0028b491 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 7101: 002f2059 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 7101: 002f2019 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 7102: 00690432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 7103: 002e6e25 180 FUNC GLOBAL DEFAULT 12 helper_fsqrtq │ │ │ │ 7104: 0068ff38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 7105: 002e6db5 52 FUNC GLOBAL DEFAULT 12 helper_fsqrts │ │ │ │ 7106: 0069126e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 7107: 003485f5 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 7107: 003485b5 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 7108: 005a6584 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 7109: 0063b9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 7110: 0064cc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 7111: 002f0e59 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 7111: 002f0e19 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 7112: 006414c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 7113: 0030ff61 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 7113: 0030ff21 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 7114: 00644694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 7115: 0068fc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 7116: 0068f982 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 7117: 00646938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 7118: 00215a39 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 7119: 005afa80 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ - 7120: 00410dad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 7120: 00410d6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 7121: 001ee38d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 7122: 006436f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 7123: 00649cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 7124: 0064c924 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 7125: 002f2909 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 7126: 004060c9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 7125: 002f28c9 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 7126: 00406089 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 7127: 005a6164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 7128: 0063d5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 7129: 002b01a1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 7130: 004263c5 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 7130: 00426385 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 7131: 0059087c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 7132: 002321ad 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 7133: 00648098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 7134: 001dc559 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 7135: 003fdf49 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 7136: 002f0dc5 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 7137: 002fc3d9 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 7135: 003fdf09 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 7136: 002f0d85 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 7137: 002fc399 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 7138: 00592aa8 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 7139: 00426c9d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 7140: 00400a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 7141: 00437655 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 7139: 00426c5d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 7140: 00400a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 7141: 00437615 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 7142: 006913ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 7143: 002c3b99 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 7144: 0069134a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ - 7145: 0040bae1 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 7145: 0040baa1 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 7146: 001ba5f1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 7147: 00380f99 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 7147: 00380f59 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 7148: 00690622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ - 7149: 00348019 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 7149: 00347fd9 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 7150: 0019ab49 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 7151: 005acfd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrpsr │ │ │ │ 7152: 001bd109 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 7153: 0069132c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 7154: 001fe4c5 44 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ - 7155: 00405df1 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 7155: 00405db1 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 7156: 0068fe60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 7157: 002c1f7d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 7158: 003ce709 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 7159: 003af7f1 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 7158: 003ce6c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 7159: 003af7b1 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 7160: 0064c158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 7161: 003f8681 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 7161: 003f8641 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 7162: 0023ae0d 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 7163: 001e4701 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 7164: 00645020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 7165: 00466375 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 7165: 00466335 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 7166: 002ca7ed 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 7167: 00691178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 7168: 0063d800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 7169: 00644a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 7170: 00690362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 7171: 00647618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 7172: 00690912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 7173: 00642580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 7174: 002f6f89 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 7174: 002f6f49 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 7175: 0020fb75 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 7176: 001b8c01 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 7177: 006905a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 7178: 001fcfd1 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 7179: 00641840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 7180: 0068fd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ - 7181: 00450945 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 7181: 00450905 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 7182: 0068f8f8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 7183: 001f4edd 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 7184: 00640034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ 7185: 00690d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 7186: 00690e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 7187: 00644fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 7188: 00213471 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 7189: 003fb235 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 7190: 00414ef1 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ - 7191: 003ee2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 7192: 003e59d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 7189: 003fb1f5 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 7190: 00414eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 7191: 003ee2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 7192: 003e5999 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 7193: 002c2a31 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 7194: 0068fd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 7195: 003aad25 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 7195: 003aace5 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 7196: 005ada20 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsubd │ │ │ │ 7197: 0068fed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 7198: 0068ff0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 7199: 0068fcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 7200: 0064974c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 7201: 0026d24d 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 7202: 00646798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 7203: 0030eecd 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 7204: 00442fa1 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ - 7205: 0044e261 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 7206: 004084b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 7203: 0030ee8d 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 7204: 00442f61 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 7205: 0044e221 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 7206: 00408479 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 7207: 0063e378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 7208: 00455061 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 7208: 00455021 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 7209: 006422e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 7210: 0064c454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 7211: 002cab69 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 7212: 00690ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 7213: 005adaa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsubq │ │ │ │ - 7214: 002f8ce1 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 7214: 002f8ca1 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 7215: 00270e8d 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 7216: 005ad99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsubs │ │ │ │ - 7217: 003e37ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 7218: 0036fc65 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 7217: 003e376d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 7218: 0036fc25 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 7219: 0069077e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 7220: 001b9109 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 7221: 004630e9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 7221: 004630a9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 7222: 006908e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 7223: 006911ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 7224: 0066e668 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 7225: 00648048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ - 7226: 003e7421 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 7226: 003e73e1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 7227: 00640424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 7228: 002c5bd1 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 7229: 003db5a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ - 7230: 003986e5 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 7229: 003db565 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 7230: 003986a5 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 7231: 0063d400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 7232: 0063d530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 7233: 003d5dc9 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 7233: 003d5d89 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 7234: 001bd119 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 7235: 0053fd34 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 7235: 0053fcfc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 7236: 001b0845 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 7237: 0045faf5 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ - 7238: 00422b41 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 7239: 0045fef1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 7237: 0045fab5 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 7238: 00422b01 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 7239: 0045feb1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 7240: 001f5fc9 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 7241: 002fa159 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ - 7242: 003cc565 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 7241: 002fa119 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 7242: 003cc525 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 7243: 0068fd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 7244: 001d4b49 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 7245: 003518b1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 7246: 003edf3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 7245: 00351871 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 7246: 003edefd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 7247: 005a6500 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 7248: 001f5ea9 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 7249: 003be305 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 7249: 003be2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 7250: 0022e54d 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 7251: 0063c948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 7252: 0059380c 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 7253: 002fdf41 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 7253: 002fdf01 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 7254: 00690de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 7255: 00644734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 7256: 0041e90d 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 7256: 0041e8cd 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 7257: 001fb261 72 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 7258: 0063b578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 7259: 001f6509 192 FUNC GLOBAL DEFAULT 12 empty_slot_init │ │ │ │ 7260: 005a60e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 7261: 0063a9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 7262: 003523b9 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 7263: 00335a61 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 7262: 00352379 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 7263: 00335a21 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 7264: 0063a140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 7265: 0068fc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 7266: 002d1bd9 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 7267: 00641d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 7268: 006487f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 7269: 00303fad 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 7269: 00303f6d 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 7270: 00285d41 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 7271: 00295cbd 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 7272: 0064c874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 7273: 00691714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 7274: 0040b641 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 7275: 003cdfbd 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 7276: 0042c9e5 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 7277: 003ea8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 7274: 0040b601 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 7275: 003cdf7d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 7276: 0042c9a5 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 7277: 003ea88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 7278: 00640894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 7279: 0063e328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 7280: 00348d49 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 7281: 003a9d69 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 7282: 003b6c51 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 7280: 00348d09 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 7281: 003a9d29 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 7282: 003b6c11 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 7283: 00690a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 7284: 0064ba34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 7285: 00405131 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 7285: 004050f1 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 7286: 00691d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 7287: 0045a511 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 7287: 0045a4d1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 7288: 0068ffec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 7289: 00295719 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 7290: 0068ffee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 7291: 00442f09 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 7291: 00442ec9 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ 7292: 005ae050 132 OBJECT GLOBAL DEFAULT 24 helper_info_restore │ │ │ │ - 7293: 0046901d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 7294: 0043497d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 7293: 00468fdd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 7294: 0043493d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 7295: 002926a1 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 7296: 00455851 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 7296: 00455811 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 7297: 002de8b5 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 7298: 00422f55 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 7298: 00422f15 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 7299: 0063b628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 7300: 0063da1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 7301: 001edfb5 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 7302: 0068fd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ 7303: 0018b2e1 4 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 7304: 00690590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 7305: 0069072a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 7306: 00691150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 7307: 0064b5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 7308: 002d9f8d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 7309: 003e76ad 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 7310: 0032b4a1 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 7309: 003e766d 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 7310: 0032b461 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 7311: 001fd10d 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 7312: 00283091 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 7313: 003ed51d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 7314: 004223fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 7313: 003ed4dd 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 7314: 004223bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 7315: 0064bd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 7316: 005938ac 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 7317: 0064d064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 7318: 00640394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 7319: 00691870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 7320: 006913fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 7321: 00640544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 7322: 003f8735 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ - 7323: 002fd9b5 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 7322: 003f86f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 7323: 002fd975 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 7324: 002acd09 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 7325: 00691d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 7326: 0069136a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 7327: 003c76fd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 7327: 003c76bd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 7328: 006912ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 7329: 002acf91 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 7330: 005a93ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 7331: 0044fd0d 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 7331: 0044fccd 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 7332: 00690b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 7333: 00240fe9 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 7334: 002c6e3d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 7335: 003ea819 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 7336: 003eb215 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 7335: 003ea7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 7336: 003eb1d5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 7337: 0069038c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 7338: 00553770 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 7338: 00553738 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 7339: 00238a11 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 7340: 00690774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 7341: 00690e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 7342: 001ba4ad 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 7343: 00596350 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 7344: 002119e1 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 7345: 00644c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 7346: 00690dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ - 7347: 0046177d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 7347: 0046173d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 7348: 00642600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 7349: 00690122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 7350: 002863ed 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 7351: 0059356c 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 7352: 00641810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 7353: 002c5bdd 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 7354: 0069176e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 7355: 002e520d 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 7356: 0069187e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 7357: 00297605 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 7358: 003c8411 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 7358: 003c83d1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 7359: 002acc61 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 7360: 006917d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 7361: 0052094c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 7361: 00520914 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 7362: 00642d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 7363: 005ac0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 7364: 00456bd9 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 7365: 00311fa1 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 7364: 00456b99 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 7365: 00311f61 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 7366: 00639e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 7367: 0063dcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 7368: 002fcf2d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 7369: 0033630d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 7368: 002fceed 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 7369: 003362cd 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 7370: 006487c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 7371: 00690d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 7372: 002fb48d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 7372: 002fb44d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 7373: 00691e2c 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 7374: 0028b53d 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 7375: 003d595d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 7375: 003d591d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 7376: 001ab69d 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 7377: 00691236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 7378: 003cd345 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 7378: 003cd305 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 7379: 0064998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 7380: 003d8189 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 7380: 003d8149 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 7381: 0063eea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 7382: 003d2199 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 7383: 00342081 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 7382: 003d2159 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 7383: 00342041 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 7384: 002de295 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 7385: 0064951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 7386: 0063b3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ - 7387: 0045e4c5 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 7387: 0045e485 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 7388: 006488e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 7389: 006908c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 7390: 0069180e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 7391: 003bb2dd 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 7391: 003bb29d 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 7392: 0068fda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 7393: 003d4dd9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 7393: 003d4d99 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 7394: 002d9ec5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 7395: 00691e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 7396: 0069085c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 7397: 003f27c9 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 7397: 003f2789 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 7398: 00690044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 7399: 002f5559 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 7399: 002f5519 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 7400: 002c64ad 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 7401: 00641ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 7402: 00690e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 7403: 002c1ff9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 7404: 001baa45 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 7405: 0063ec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 7406: 00462e21 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 7406: 00462de1 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 7407: 0069093e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 7408: 0063ddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ - 7409: 002efd6d 248 FUNC GLOBAL DEFAULT 12 helper_rett │ │ │ │ - 7410: 0043d195 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 7409: 002efd31 248 FUNC GLOBAL DEFAULT 12 helper_rett │ │ │ │ + 7410: 0043d155 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 7411: 00691da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 7412: 003c0c1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 7412: 003c0bdd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 7413: 00690870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 7414: 00690e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 7415: 00644bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 7416: 00293551 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 7417: 006467a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 7418: 00691046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 7419: 0063a480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 7420: 00460321 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 7420: 004602e1 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 7421: 0068ff40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 7422: 0068f996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 7423: 00690396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 7424: 00690706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 7425: 00307015 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 7425: 00306fd5 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 7426: 0063b5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 7427: 0068fa1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 7428: 006903c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 7429: 001fb22d 2 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 7430: 006906fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 7431: 004258a9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 7431: 00425869 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 7432: 002b13fd 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 7433: 00244c85 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 7434: 0068f93a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 7435: 006903e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 7436: 002ad4f5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 7437: 0063e8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 7438: 003b9d5d 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 7438: 003b9d1d 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 7439: 0064a5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 7440: 002678cd 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ - 7441: 002f3ad5 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 7442: 002fe001 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 7441: 002f3a95 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 7442: 002fdfc1 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 7443: 0063badc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 7444: 00280269 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 7445: 0068ff74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 7446: 003d5435 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 7446: 003d53f5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 7447: 001b6f01 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 7448: 0063cd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 7449: 0068febc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 7450: 0023f711 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 7451: 003c7e15 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 7451: 003c7dd5 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 7452: 00647778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 7453: 00690bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 7454: 002b1391 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 7455: 00643b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 7456: 005ac044 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 7457: 002c6525 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 7458: 00446d19 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 7458: 00446cd9 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 7459: 0063d96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 7460: 00641430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 7461: 0064c930 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 7462: 0063efa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 7463: 006907ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 7464: 00691e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 7465: 006499ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 7466: 003c3ca1 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 7466: 003c3c61 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 7467: 0063b430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 7468: 0063d570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 7469: 00690222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 7470: 002f2039 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 7470: 002f1ff9 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 7471: 002db251 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 7472: 00427345 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 7472: 00427305 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 7473: 002cadf9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 7474: 001aa5e1 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 7475: 00433669 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 7475: 00433629 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 7476: 0063ffc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 7477: 001a5761 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 7478: 0063c174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 7479: 00649cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 7480: 003d02d5 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 7480: 003d0295 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 7481: 0063c348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 7482: 00459485 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 7482: 00459445 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 7483: 00691652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 7484: 001f5f91 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 7485: 00648758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 7486: 00646868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 7487: 001b1d09 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 7488: 0034b009 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 7488: 0034afc9 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 7489: 00645be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 7490: 0045ea4d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 7490: 0045ea0d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 7491: 00690a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 7492: 00691644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 7493: 0024cc11 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 7494: 001cbac5 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 7495: 006905a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 7496: 001fb2a9 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 7497: 006914d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 7498: 00690ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 7499: 001ecf05 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 7500: 00286435 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 7501: 003faf1d 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 7501: 003faedd 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 7502: 0063e698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 7503: 006902c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 7504: 00691404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 7505: 006907b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 7506: 0026d36d 196 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 7507: 002a54f5 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 7508: 001bdd95 112 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ @@ -7515,139 +7515,139 @@ │ │ │ │ 7511: 0063dc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 7512: 006906da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 7513: 00691df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 7514: 0068fac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 7515: 00645fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 7516: 0064a1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_CLEAR_SOFTINT_EVENT │ │ │ │ 7517: 006482d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 7518: 00375b49 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 7519: 0032f155 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 7520: 0045571d 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 7518: 00375b09 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 7519: 0032f115 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 7520: 004556dd 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 7521: 002a4745 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 7522: 003d3b71 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 7522: 003d3b31 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 7523: 0069083a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 7524: 001a5571 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 7525: 00646a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 7526: 001d838d 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 7527: 002259fd 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 7528: 002dbdf9 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 7529: 002d9065 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 7530: 00259fe1 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 7531: 0064a5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 7532: 005936c4 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 7533: 0063f904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 7534: 0064c564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 7535: 002394d5 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 7536: 0030bb9d 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 7537: 002f206d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 7536: 0030bb5d 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 7537: 002f202d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 7538: 006494bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 7539: 00226f75 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 7540: 001aa699 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 7541: 0040b259 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 7542: 0030fe49 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 7541: 0040b219 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 7542: 0030fe09 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 7543: 00691316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 7544: 005a5588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 7545: 00419c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 7545: 00419c21 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 7546: 00690468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 7547: 006917be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 7548: 0037c0ed 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 7549: 003cb1ad 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 7548: 0037c0ad 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 7549: 003cb16d 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 7550: 002aa499 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 7551: 0064bf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 7552: 0069023e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 7553: 00419fe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 7553: 00419fa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 7554: 00691736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 7555: 004161cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ - 7556: 004323e9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ - 7557: 00424031 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 7555: 0041618d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 7556: 004323a9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 7557: 00423ff1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 7558: 006413d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 7559: 001ca511 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 7560: 0068fc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 7561: 0068fd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 7562: 005a51ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 7563: 006909a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ 7564: 006910ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_GID_DSTATE │ │ │ │ 7565: 00593f34 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 7566: 00647da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 7567: 002c65a1 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 7568: 00690fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ - 7569: 0045f51d 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 7569: 0045f4dd 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 7570: 0069103c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 7571: 002d1e7d 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 7572: 00641f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 7573: 00424925 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 7574: 00462941 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 7573: 004248e5 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 7574: 00462901 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 7575: 0068fca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 7576: 002942f1 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 7577: 00349d99 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 7577: 00349d59 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 7578: 00647b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 7579: 002dafe1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 7580: 00359691 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 7580: 00359651 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 7581: 0022930d 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 7582: 0063a000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 7583: 0063ff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 7584: 002f20b5 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 7584: 002f2075 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 7585: 002c9771 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 7586: 00590840 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ - 7587: 0040b6cd 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 7588: 003f4209 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 7587: 0040b68d 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 7588: 003f41c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 7589: 0063c6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 7590: 002f968d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 7590: 002f964d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 7591: 005ae914 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdpsr │ │ │ │ 7592: 0063b618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 7593: 00640824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 7594: 00648a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 7595: 002fa735 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 7595: 002fa6f5 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ 7596: 0064a110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_WRPIL_EVENT │ │ │ │ 7597: 0063c458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 7598: 002aa5c1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 7599: 002fa699 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 7599: 002fa659 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 7600: 00690428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 7601: 0068fb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 7602: 00690282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 7603: 00252ee9 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 7604: 001cfc0d 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 7605: 006401d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 7606: 00644f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 7607: 004647a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 7608: 00406439 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 7607: 00464765 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 7608: 004063f9 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 7609: 00690c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 7610: 0068f977 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ - 7611: 0045e7a5 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 7611: 0045e765 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 7612: 002d8fa5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 7613: 003262e1 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 7613: 003262a1 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 7614: 00647e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 7615: 0044d9b5 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 7615: 0044d975 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 7616: 00646438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 7617: 00421c4d 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 7618: 003c2b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 7619: 004288b1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 7617: 00421c0d 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 7618: 003c2b29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 7619: 00428871 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 7620: 00648f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 7621: 0064b9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 7622: 00240d4d 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 7623: 00455cfd 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 7623: 00455cbd 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 7624: 00691494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_NO_SWITCH_PSTATE_DSTATE │ │ │ │ 7625: 00690408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 7626: 00690c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ - 7627: 0041705d 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 7627: 0041701d 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 7628: 00691362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 7629: 001b19e5 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 7630: 00202aa5 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 7631: 003c5b15 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 7632: 00405939 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 7633: 00459321 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 7631: 003c5ad5 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 7632: 004058f9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 7633: 004592e1 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 7634: 006907a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 7635: 00296d81 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 7636: 0068fd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 7637: 00438aad 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 7637: 00438a6d 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 7638: 00639500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 7639: 006913a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 7640: 0064997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 7641: 0022b6a1 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 7642: 0034d515 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 7642: 0034d4d5 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 7643: 0068ff78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 7644: 00644d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_SET_IRQ_LOWER_EVENT │ │ │ │ 7645: 00646608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 7646: 00640014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 7647: 0063af30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 7648: 00690634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 7649: 002bfab5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ @@ -7657,74 +7657,74 @@ │ │ │ │ 7653: 002c9a01 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 7654: 001aa74d 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 7655: 00640304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 7656: 002dfb91 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 7657: 00590534 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 7658: 0063e278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 7659: 00691d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 7660: 00402b59 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 7660: 00402b19 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 7661: 006439d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 7662: 00269325 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 7663: 004ffc50 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 7663: 004ffc18 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 7664: 0063c688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 7665: 003f3dbd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 7665: 003f3d7d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 7666: 002ad745 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 7667: 00262c09 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 7668: 00690026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 7669: 001b9bf9 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 7670: 002c0025 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 7671: 006906e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ - 7672: 0045a12d 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 7672: 0045a0ed 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 7673: 0063a8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 7674: 002c70d1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 7675: 00690cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ - 7676: 003f9745 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 7677: 003ea675 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 7676: 003f9705 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 7677: 003ea635 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 7678: 0068ff86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 7679: 0053fd6c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 7679: 0053fd34 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 7680: 00690388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 7681: 00646d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 7682: 005a9470 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 7683: 00646728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 7684: 0069029a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 7685: 0068fb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 7686: 0045a891 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 7687: 003c1999 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 7686: 0045a851 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 7687: 003c1959 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 7688: 00691312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 7689: 006902d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 7690: 001b5fdd 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 7691: 00295751 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 7692: 0069154e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 7693: 006916fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 7694: 006414b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 7695: 00422a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 7696: 00419ef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 7695: 00422a11 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 7696: 00419eb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 7697: 002021f1 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 7698: 001ee509 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 7699: 002de74d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 7700: 0031cfa9 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 7700: 0031cf69 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 7701: 00213161 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 7702: 00690710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 7703: 006914fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 7704: 002dfac9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ 7705: 0063a050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 7706: 00415efd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 7706: 00415ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 7707: 00645fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 7708: 002adc09 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 7709: 00645150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 7710: 0041d4e9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 7710: 0041d4a9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 7711: 00690bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 7712: 004510bd 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 7712: 0045107d 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 7713: 0064d2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 7714: 00690c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 7715: 003e3fe5 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 7715: 003e3fa5 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 7716: 006908fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ - 7717: 00380ecd 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 7718: 00467f09 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 7719: 00425e81 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 7717: 00380e8d 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 7718: 00467ec9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 7719: 00425e41 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 7720: 001add31 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 7721: 0068feb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 7722: 005b10e0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 7723: 0069107c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 7724: 002d7d6d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 7725: 0068f94d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 7726: 00690aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ @@ -7732,537 +7732,537 @@ │ │ │ │ 7728: 0069000c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 7729: 0023a411 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 7730: 0068ff52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 7731: 00644b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 7732: 00690b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 7733: 002c55dd 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 7734: 00690918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 7735: 003ba85d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 7735: 003ba81d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 7736: 0027ad69 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 7737: 004440f9 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 7737: 004440b9 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 7738: 001b8771 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 7739: 0064be08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 7740: 0036f8c5 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 7740: 0036f885 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 7741: 0068f930 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 7742: 00646b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 7743: 0063d760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 7744: 00450035 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ - 7745: 00463011 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 7746: 00398df5 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 7747: 00412ed9 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 7744: 0044fff5 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 7745: 00462fd1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 7746: 00398db5 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 7747: 00412e99 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 7748: 006902a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 7749: 006469c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 7750: 00403161 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 7751: 00324611 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 7750: 00403121 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 7751: 003245d1 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 7752: 00648d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ - 7753: 0041b925 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 7753: 0041b8e5 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 7754: 005a3a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 7755: 00293ab5 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 7756: 002c9ca1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 7757: 002cd621 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 7758: 0063e488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ 7759: 006907fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 7760: 0025f531 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 7761: 00232cb5 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 7762: 0024fd8d 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 7763: 002ab661 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 7764: 0069134c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 7765: 0034c8ed 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 7765: 0034c8ad 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 7766: 0068fde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 7767: 00690edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 7768: 00646038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ - 7769: 00438a69 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 7769: 00438a29 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 7770: 00690aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 7771: 00690c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 7772: 0068faaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 7773: 0068fa78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 7774: 0045e529 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 7774: 0045e4e9 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 7775: 0018916d 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 7776: 00232cc5 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 7777: 001ca535 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 7778: 00421789 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 7778: 00421749 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 7779: 0068fcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 7780: 002bfb1d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 7781: 00647c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 7782: 002968a9 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 7783: 0064c080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 7784: 0063a2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 7785: 00642fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 7786: 00691650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 7787: 0043ea51 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 7788: 00347a41 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 7787: 0043ea11 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 7788: 00347a01 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 7789: 0064ced4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 7790: 0019b6a5 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 7791: 0043235d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 7791: 0043231d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 7792: 0064c8e4 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 7793: 006415d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 7794: 00691dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 7795: 001fe089 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 7796: 0041e161 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 7796: 0041e121 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 7797: 0019b241 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 7798: 005963a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 7799: 00646e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 7800: 006917da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 7801: 0043b4bd 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 7801: 0043b47d 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 7802: 001b66b1 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 7803: 002acd5d 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 7804: 002bff61 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 7805: 00441b6d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 7806: 003cb98d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 7805: 00441b2d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 7806: 003cb94d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 7807: 00691d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 7808: 00347415 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 7808: 003473d5 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 7809: 0020e271 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 7810: 0067ff60 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 7811: 00649120 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 7812: 0044f0a9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 7812: 0044f069 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 7813: 00642820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 7814: 006915c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 7815: 005b0b88 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 7816: 006916f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 7817: 00641790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 7818: 00646bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 7819: 005a39b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 7820: 003cc971 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 7820: 003cc931 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 7821: 00244b5d 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 7822: 0064d1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 7823: 002da421 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 7824: 0068f93e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 7825: 00323c99 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 7826: 003d3df1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 7825: 00323c59 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 7826: 003d3db1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 7827: 006906d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 7828: 006914cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 7829: 006910e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 7830: 002bcd31 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 7831: 0032b125 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 7831: 0032b0e5 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 7832: 0069008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 7833: 00436c95 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 7834: 00422a8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 7833: 00436c55 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 7834: 00422a4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 7835: 00691c78 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 7836: 00592ba8 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 7837: 00449d49 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 7837: 00449d09 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 7838: 001a2569 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 7839: 0063a5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 7840: 0041b569 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 7840: 0041b529 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 7841: 005a3824 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 7842: 004243d1 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 7842: 00424391 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 7843: 0068f97a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 7844: 002d1fa1 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 7845: 00447a79 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 7846: 0030c955 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 7845: 00447a39 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 7846: 0030c915 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 7847: 005a0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 7848: 0068ff28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 7849: 006914dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 7850: 003c4315 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 7850: 003c42d5 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 7851: 0019aeb9 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 7852: 00400af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 7852: 00400ab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 7853: 0063a65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 7854: 002d7845 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 7855: 0044e601 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 7855: 0044e5c1 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 7856: 001bde05 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 7857: 002126b1 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 7858: 005ade40 132 OBJECT GLOBAL DEFAULT 24 helper_info_power_down │ │ │ │ 7859: 00643e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 7860: 003fc1c5 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ - 7861: 002f4bbd 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 7860: 003fc185 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 7861: 002f4b7d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 7862: 0064b1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 7863: 006435b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 7864: 00646ee8 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 7865: 006917bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 7866: 001bcf85 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 7867: 0059365c 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 7868: 002f5475 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 7868: 002f5435 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 7869: 006902d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 7870: 006903a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 7871: 0069009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 7872: 00265e59 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 7873: 004142c9 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 7873: 00414289 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 7874: 00690c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ - 7875: 003508a9 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 7876: 00425fd9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 7875: 00350869 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 7876: 00425f99 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 7877: 001ff61d 156 FUNC GLOBAL DEFAULT 12 m48t59_realize_common │ │ │ │ 7878: 0069156c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 7879: 006446a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 7880: 003e3e49 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 7880: 003e3e09 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 7881: 0063d580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 7882: 002aede5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 7883: 003cc555 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 7884: 00324eb9 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ - 7885: 003c5a51 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 7883: 003cc515 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 7884: 00324e79 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 7885: 003c5a11 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 7886: 00690cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 7887: 00247dd9 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 7888: 006906f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 7889: 00641f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 7890: 0040f2c9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 7890: 0040f289 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 7891: 0064bec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ - 7892: 003bbcfd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 7892: 003bbcbd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 7893: 002cc471 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 7894: 002c5811 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 7895: 00690352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ - 7896: 003f5c39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 7896: 003f5bf9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 7897: 0068f9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 7898: 00202ca9 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 7899: 003ae2b1 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 7899: 003ae271 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 7900: 001fd261 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 7901: 00405481 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 7901: 00405441 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 7902: 005a37a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 7903: 0068fc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 7904: 0035112d 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 7905: 0043ccad 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 7904: 003510ed 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 7905: 0043cc6d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 7906: 00690446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 7907: 002d5ce1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 7908: 002c85c9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 7909: 002b1431 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 7910: 00439a0d 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 7911: 003ebff1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 7910: 004399cd 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 7911: 003ebfb1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 7912: 00690d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 7913: 003514b9 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 7913: 00351479 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 7914: 002de019 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ 7915: 00690d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 7916: 001dd215 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 7917: 00435ed5 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 7917: 00435e95 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 7918: 0064a8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 7919: 006903b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 7920: 00690a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 7921: 006402c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 7922: 002da101 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_le │ │ │ │ 7923: 00690ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 7924: 005a392c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 7925: 002783bd 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 7926: 001ba049 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 7927: 003e2d31 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 7928: 003eeccd 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 7929: 0030ff59 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 7930: 003c492d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 7927: 003e2cf1 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 7928: 003eec8d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 7929: 0030ff19 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 7930: 003c48ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 7931: 00643fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 7932: 002f1e05 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 7932: 002f1dc5 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 7933: 0064cef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 7934: 003f0421 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 7934: 003f03e1 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 7935: 0063fd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 7936: 00691daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 7937: 003324cd 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 7937: 0033248d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 7938: 001fb225 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 7939: 00691354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 7940: 004250e1 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 7940: 004250a1 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 7941: 00690564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 7942: 001fe26d 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 7943: 006904ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 7944: 0063ae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 7945: 00690ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 7946: 0027e3c1 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 7947: 003b9e69 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 7947: 003b9e29 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 7948: 002d75dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 7949: 00239685 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 7950: 00690a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 7951: 0063f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 7952: 005a40e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 7953: 0068fdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 7954: 00225995 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 7955: 00641900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 7956: 0063b598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 7957: 003efd89 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 7957: 003efd49 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 7958: 0020ddb9 40 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 7959: 006404b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 7960: 0068fa72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 7961: 00646638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 7962: 00644b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ - 7963: 004285c1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 7963: 00428581 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 7964: 00643b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 7965: 0063a3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 7966: 0068f7ac 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 7967: 00329da9 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 7967: 00329d69 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 7968: 0064b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 7969: 0063ed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 7970: 006427c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 7971: 005a0b84 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 7972: 005a0ba4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 7973: 005a0c14 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 7974: 00285b79 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 7975: 00376f71 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 7976: 003c1b01 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 7977: 003e7c1d 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 7975: 00376f31 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 7976: 003c1ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 7977: 003e7bdd 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 7978: 0069116a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 7979: 004251f9 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 7980: 0032b881 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 7979: 004251b9 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 7980: 0032b841 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 7981: 0068fe7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 7982: 0023698d 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 7983: 0069182a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 7984: 00247f55 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 7985: 00690aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 7986: 0040618d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 7986: 0040614d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 7987: 0068ff0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 7988: 0063f218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 7989: 0042b70d 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 7990: 003fc755 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 7989: 0042b6cd 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 7990: 003fc715 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 7991: 0064973c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 7992: 001875c5 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 7993: 003e038d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 7993: 003e034d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 7994: 00643904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 7995: 002d63a9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 7996: 00388131 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 7996: 003880f1 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 7997: 002aa525 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 7998: 001babcd 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 7999: 00690924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 8000: 00348251 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 8000: 00348211 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 8001: 001b8685 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 8002: 00639c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 8003: 002d6dd5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 8004: 0045ef3d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 8004: 0045eefd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 8005: 00690eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 8006: 0068f944 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 8007: 001b955d 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 8008: 0034c365 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 8008: 0034c325 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 8009: 005929b0 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 8010: 002c4035 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 8011: 0068fba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 8012: 006425e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 8013: 0032f241 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 8013: 0032f201 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 8014: 006907a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 8015: 0068fc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 8016: 0063b284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 8017: 003c38c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 8017: 003c3885 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 8018: 0063e6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 8019: 006487b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 8020: 0045b985 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 8020: 0045b945 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 8021: 00643c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 8022: 00691282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 8023: 006904de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 8024: 0066e680 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 8025: 0068f9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 8026: 0066e65c 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 8027: 005a371c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 8028: 0041346d 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 8028: 0041342d 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 8029: 0069021c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 8030: 005aa04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 8031: 002b16b1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 8032: 0069175e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 8033: 004260b5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 8033: 00426075 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 8034: 00639f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 8035: 00596508 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ 8036: 006914a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_CLEAR_SOFTINT_DSTATE │ │ │ │ - 8037: 003ed155 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 8037: 003ed115 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 8038: 006483e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 8039: 00286641 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 8040: 006906c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 8041: 002c0499 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 8042: 004440b5 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 8042: 00444075 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 8043: 002bf6c9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 8044: 0036f8b1 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 8044: 0036f871 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 8045: 002ac28d 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 8046: 004644d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 8046: 00464495 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 8047: 002d6cfd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ - 8048: 003d4fd1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 8048: 003d4f91 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 8049: 001c6bc1 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 8050: 0042da5d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 8050: 0042da1d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 8051: 0063c568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 8052: 001d90c5 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 8053: 0022a255 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 8054: 002c5b69 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 8055: 00690adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 8056: 00431f69 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 8056: 00431f29 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 8057: 002a44e1 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 8058: 00691272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 8059: 0022a29d 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 8060: 0064c7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 8061: 003ed871 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 8062: 005451c8 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 8061: 003ed831 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 8062: 00545190 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 8063: 0064c444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 8064: 003231f9 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 8064: 003231b9 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 8065: 00691232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 8066: 003236bd 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 8066: 0032367d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 8067: 005aa784 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 8068: 00649dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 8069: 00690f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 8070: 0068f95b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 8071: 0068fac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ - 8072: 003c1705 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 8072: 003c16c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 8073: 00691d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 8074: 002ca38d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ - 8075: 003ebf79 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 8076: 003d5ad5 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 8077: 005537a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 8075: 003ebf39 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 8076: 003d5a95 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 8077: 00553770 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 8078: 00691058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 8079: 0063b4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 8080: 003c249d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 8080: 003c245d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 8081: 0068fbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 8082: 004169a5 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 8082: 00416965 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 8083: 002aabc1 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 8084: 002d7059 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 8085: 006424c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 8086: 003edb7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 8086: 003edb3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 8087: 001ed549 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 8088: 003368a1 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 8089: 0043d659 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 8088: 00336861 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 8089: 0043d619 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 8090: 006482e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 8091: 00641a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 8092: 002bfe99 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 8093: 0063e978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 8094: 00410a59 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 8094: 00410a19 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ 8095: 00593784 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 8096: 0040b559 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 8097: 00422925 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 8098: 0043a3a1 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 8096: 0040b519 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 8097: 004228e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 8098: 0043a361 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 8099: 0063e608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 8100: 003e224d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 8101: 003ef879 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 8102: 00350aa9 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 8100: 003e220d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 8101: 003ef839 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 8102: 00350a69 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 8103: 00690534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 8104: 0042ccd1 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 8105: 003c81a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 8104: 0042cc91 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 8105: 003c8165 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 8106: 00644464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 8107: 005a2c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 8108: 0063b6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 8109: 00691248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 8110: 006916b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 8111: 002bdd21 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 8112: 00639db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 8113: 006408f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 8114: 002aed89 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 8115: 005928e8 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 8116: 0064a6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 8117: 003db205 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 8118: 003d6445 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 8117: 003db1c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 8118: 003d6405 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 8119: 00647004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 8120: 006917f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 8121: 006916ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ - 8122: 0045f045 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 8122: 0045f005 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 8123: 002c592d 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 8124: 00642380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 8125: 0063a57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 8126: 0043777d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 8127: 003aa541 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 8126: 0043773d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 8127: 003aa501 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 8128: 0068fc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 8129: 00332255 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ - 8130: 004336d5 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 8129: 00332215 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 8130: 00433695 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 8131: 002a5245 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 8132: 0053fd70 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 8132: 0053fd38 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 8133: 00646328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 8134: 00641450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 8135: 001bb0d1 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 8136: 00691030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 8137: 003c97f1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 8137: 003c97b1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 8138: 00646aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 8139: 0025959d 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 8140: 0063f268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 8141: 00690cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 8142: 00349e79 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 8142: 00349e39 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 8143: 00212271 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 8144: 00200d65 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 8145: 001bc939 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 8146: 00647eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 8147: 006911ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 8148: 0030a409 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ - 8149: 003f0129 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 8148: 0030a3c9 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 8149: 003f00e9 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 8150: 00202e39 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 8151: 0063fb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 8152: 0046472d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 8152: 004646ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 8153: 002b0d95 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 8154: 003d6d31 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 8154: 003d6cf1 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 8155: 00641cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 8156: 002d72b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 8157: 00353759 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 8157: 00353719 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 8158: 002b7429 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 8159: 002d3f25 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 8160: 002c5ba1 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 8161: 00434185 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 8162: 00387059 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 8163: 003c2e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 8161: 00434145 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 8162: 00387019 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 8163: 003c2e35 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 8164: 001a87c5 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 8165: 00592c5c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 8166: 0068fd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 8167: 001aafb9 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 8168: 00647fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 8169: 00690ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 8170: 003c55f5 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ - 8171: 00336651 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 8170: 003c55b5 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 8171: 00336611 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 8172: 00690ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 8173: 003ec675 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 8174: 003bf8c9 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 8173: 003ec635 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 8174: 003bf889 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 8175: 0068fd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 8176: 0069058e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 8177: 00643b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 8178: 0068ff2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 8179: 006917ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 8180: 0069116e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 8181: 00640484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 8182: 004239d1 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 8183: 0034cb59 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 8182: 00423991 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 8183: 0034cb19 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 8184: 00647698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 8185: 0069090e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 8186: 00639f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 8187: 002ade81 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 8188: 002d775d 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 8189: 00326c31 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 8189: 00326bf1 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 8190: 006903ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 8191: 0044c1f9 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 8191: 0044c1b9 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 8192: 0068f948 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 8193: 001be349 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 8194: 0068f9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 8195: 0069001e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 8196: 00405875 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 8196: 00405835 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 8197: 00691144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 8198: 0068f8f4 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 8199: 0069035c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 8200: 002d4b21 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ - 8201: 003e446d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 8201: 003e442d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 8202: 00593880 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 8203: 0023e8c1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 8204: 006908ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 8205: 0037d63d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 8205: 0037d5fd 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 8206: 00690d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 8207: 0059392c 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 8208: 00429849 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 8208: 00429809 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 8209: 006914da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 8210: 001dd669 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 8211: 0063c3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ - 8212: 003cc9f5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 8213: 003e33a1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 8212: 003cc9b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 8213: 003e3361 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 8214: 00643c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 8215: 006900da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 8216: 00639b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 8217: 00690da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 8218: 00690e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 8219: 0064b4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 8220: 003c0025 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 8220: 003bffe5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 8221: 0020f731 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 8222: 001b44dd 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 8223: 006911b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 8224: 0027aaed 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 8225: 002d5f71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 8226: 0064ab98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 8227: 0034ca89 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 8227: 0034ca49 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 8228: 00646c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 8229: 006412a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 8230: 00690180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 8231: 0023f50d 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 8232: 00270269 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 8233: 00644294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 8234: 00690a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 8235: 002c5a29 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 8236: 0063a62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 8237: 003c0a4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 8238: 003cfb01 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 8237: 003c0a0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 8238: 003cfac1 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 8239: 006900c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 8240: 00434a5d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 8241: 003c3ae1 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 8242: 0043cf65 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 8240: 00434a1d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 8241: 003c3aa1 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 8242: 0043cf25 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 8243: 002a52f1 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 8244: 006424b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 8245: 0025e235 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 8246: 00225b9d 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 8247: 002a55a1 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 8248: 0068fab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 8249: 0041cadd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 8249: 0041ca9d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 8250: 0063e3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 8251: 002c1b41 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 8252: 001beaf5 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ - 8253: 00422745 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 8253: 00422705 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 8254: 0022595d 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 8255: 003e1d15 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 8255: 003e1cd5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 8256: 0026e399 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 8257: 003480fd 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 8257: 003480bd 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 8258: 0059374c 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 8259: 0064c660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 8260: 00691a48 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 8261: 00646c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 8262: 001e3835 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 8263: 00642e10 100 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 8264: 00690728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ @@ -8272,415 +8272,415 @@ │ │ │ │ 8268: 002a4ed5 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 8269: 005ab5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 8270: 001bcafd 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 8271: 0027a22d 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 8272: 0068ffe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 8273: 00227149 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 8274: 0068fdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 8275: 00414c01 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 8276: 00347dfd 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 8275: 00414bc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 8276: 00347dbd 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 8277: 0063b6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ - 8278: 00545b14 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 8278: 00545adc 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 8279: 0063f9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 8280: 00646788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 8281: 001ada11 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 8282: 00691a98 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 8283: 004336e1 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ - 8284: 002f2095 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 8285: 003eda51 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 8283: 004336a1 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 8284: 002f2055 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 8285: 003eda11 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 8286: 0069114e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 8287: 003d25e1 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 8287: 003d25a1 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 8288: 001a88e9 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 8289: 00690186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ - 8290: 003f7f55 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 8290: 003f7f15 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 8291: 0064952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 8292: 0042c38d 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 8293: 003fba6d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 8294: 003aecc1 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 8295: 0030a68d 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 8292: 0042c34d 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 8293: 003fba2d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 8294: 003aec81 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 8295: 0030a64d 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 8296: 006909c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ 8297: 0028b81d 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 8298: 0068fde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 8299: 00259741 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 8300: 0066e690 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 8301: 0021b501 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 8302: 0068fc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 8303: 0063fdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 8304: 003d0815 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 8304: 003d07d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 8305: 006463c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 8306: 0068f9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 8307: 002129f9 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ - 8308: 00382cfd 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 8308: 00382cbd 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 8309: 002944ed 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 8310: 001f36b1 2 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ - 8311: 00452cd1 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 8311: 00452c91 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 8312: 00645b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 8313: 00690230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 8314: 0068fd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 8315: 003d6591 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 8315: 003d6551 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 8316: 0064c2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 8317: 0068fbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 8318: 002c7509 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 8319: 00647d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 8320: 003be8d5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 8320: 003be895 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 8321: 005ad264 132 OBJECT GLOBAL DEFAULT 24 helper_info_fitod │ │ │ │ 8322: 0068fb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 8323: 00593fe0 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 8324: 0040a03d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 8324: 00409ffd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 8325: 0068fbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 8326: 0064b224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 8327: 00293471 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 8328: 0068fc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 8329: 0059084c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 8330: 006900f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 8331: 002c6235 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 8332: 002c7d99 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 8333: 00647988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 8334: 005ad36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fitoq │ │ │ │ 8335: 00270dcd 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 8336: 003b6321 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 8336: 003b62e1 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 8337: 005ad0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fitos │ │ │ │ - 8338: 003e47f9 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 8338: 003e47b9 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 8339: 006916d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ - 8340: 00404595 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 8340: 00404555 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 8341: 005a0ed8 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 8342: 00642f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 8343: 0024ccd1 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 8344: 002c5ad5 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 8345: 00648808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 8346: 0068ffdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 8347: 003fbf81 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 8347: 003fbf41 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 8348: 001e6aa1 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 8349: 002f7311 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 8350: 004275f9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 8349: 002f72d1 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 8350: 004275b9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 8351: 00690bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 8352: 00690cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 8353: 005a50e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 8354: 00639b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 8355: 003c9d3d 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 8355: 003c9cfd 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 8356: 00644f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 8357: 00639d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 8358: 00691512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 8359: 00639390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 8360: 003a7865 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 8361: 0043ad71 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 8360: 003a7825 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 8361: 0043ad31 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 8362: 002de0d1 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 8363: 003de211 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 8364: 003f1119 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 8365: 004039dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 8366: 00336805 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 8363: 003de1d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 8364: 003f10d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 8365: 0040399d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 8366: 003367c5 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 8367: 0063b110 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 8368: 0021355d 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 8369: 005a48a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 8370: 002546cd 1740 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 8371: 0063b020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 8372: 00690b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 8373: 00647f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 8374: 0069138e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 8375: 006409c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 8376: 00361be1 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 8376: 00361ba1 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 8377: 0063c968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 8378: 0025d9d1 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 8379: 00691406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 8380: 004115a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 8380: 00411561 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 8381: 00690d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 8382: 006909ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ - 8383: 003af279 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 8384: 002fb93d 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 8385: 0032184d 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 8383: 003af239 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 8384: 002fb8fd 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 8385: 0032180d 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 8386: 0069117e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 8387: 002292d1 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 8388: 005537bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 8388: 00553784 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 8389: 005aa0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 8390: 002d9411 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 8391: 006446c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 8392: 0063eae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 8393: 001ebcc1 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 8394: 002954e5 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 8395: 00406a69 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 8395: 00406a29 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 8396: 0069062e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 8397: 004241a9 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 8397: 00424169 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 8398: 001bf33d 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 8399: 003e44e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 8400: 003c384d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 8401: 0032c841 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 8399: 003e44a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 8400: 003c380d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 8401: 0032c801 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 8402: 0064c884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ - 8403: 00450e39 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 8403: 00450df9 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 8404: 00690dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 8405: 003c4851 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 8405: 003c4811 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 8406: 00590fa4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 8407: 00639b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 8408: 00432995 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 8408: 00432955 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 8409: 006489e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 8410: 0043636d 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 8410: 0043632d 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 8411: 00645ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 8412: 00643ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 8413: 00690db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 8414: 003d4bc1 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 8414: 003d4b81 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 8415: 00643844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 8416: 00690e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 8417: 005b6318 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 8418: 00642090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 8419: 002bfc51 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ 8420: 00286979 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 8421: 002327d5 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 8422: 0032bf1d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 8422: 0032bedd 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 8423: 005aa808 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 8424: 001d9d41 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 8425: 0069045c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 8426: 00243afd 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 8427: 003e27fd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 8428: 003c1fed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 8427: 003e27bd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 8428: 003c1fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 8429: 00641e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 8430: 002bfc21 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 8431: 00428265 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 8431: 00428225 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 8432: 00640074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 8433: 003a7589 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 8433: 003a7549 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 8434: 0027d011 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 8435: 00236919 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 8436: 00690952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 8437: 0025f675 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 8438: 0064b294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 8439: 003b9f99 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 8439: 003b9f59 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 8440: 006483a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ - 8441: 0045fbb1 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 8442: 0043a339 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 8441: 0045fb71 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 8442: 0043a2f9 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 8443: 001b7169 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 8444: 0068f96b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 8445: 003d3685 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 8445: 003d3645 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 8446: 002a5a99 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 8447: 00592510 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 8448: 00425ca1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 8448: 00425c61 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 8449: 005b0cb4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 8450: 0069034c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 8451: 002dbdc5 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 8452: 0069165a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 8453: 003e5ded 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 8453: 003e5dad 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 8454: 00690cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 8455: 00342229 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 8455: 003421e9 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 8456: 00690714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 8457: 00642f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 8458: 003edec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 8458: 003ede85 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 8459: 0069105a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 8460: 003fe865 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 8461: 002fbd6d 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 8460: 003fe825 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 8461: 002fbd2d 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 8462: 00691484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 8463: 00231e65 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 8464: 0063fa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 8465: 006911c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 8466: 001fb23d 2 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 8467: 005a3404 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 8468: 001b0bc1 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 8469: 006425c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 8470: 0068fc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 8471: 003565dd 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 8472: 0043976d 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 8471: 0035659d 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 8472: 0043972d 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 8473: 001e8ed5 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 8474: 0068fd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 8475: 00248089 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 8476: 00648a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 8477: 006913aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 8478: 006499cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 8479: 00640994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 8480: 0044356d 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 8480: 0044352d 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 8481: 00649c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 8482: 003ef135 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 8482: 003ef0f5 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 8483: 0069053a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 8484: 0063bcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 8485: 0032415d 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 8486: 0043cbd9 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 8485: 0032411d 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 8486: 0043cb99 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 8487: 002c5755 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 8488: 0022b1f5 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 8489: 00639460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 8490: 0026cbd1 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 8491: 0030f129 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 8491: 0030f0e9 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 8492: 0068fbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 8493: 0068ff64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 8494: 006479a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 8495: 001f1481 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 8496: 001fe57d 44 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 8497: 00690984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 8498: 0030e64d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 8498: 0030e60d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 8499: 002e64e1 70 FUNC GLOBAL DEFAULT 12 helper_fdivd │ │ │ │ - 8500: 004338d5 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 8501: 003e1fb9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 8500: 00433895 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 8501: 003e1f79 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 8502: 002d91d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 8503: 0046454d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 8503: 0046450d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 8504: 00690722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 8505: 0025f435 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 8506: 00644d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_EVENT │ │ │ │ 8507: 0064bf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 8508: 006906ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 8509: 0025f609 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 8510: 00646cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 8511: 00690868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 8512: 00690dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 8513: 0068f964 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ - 8514: 00417331 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 8514: 004172f1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 8515: 001e7e4d 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 8516: 003d970d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 8516: 003d96cd 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 8517: 002e67a5 212 FUNC GLOBAL DEFAULT 12 helper_fdivq │ │ │ │ 8518: 002d8235 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 8519: 002e63cd 58 FUNC GLOBAL DEFAULT 12 helper_fdivs │ │ │ │ 8520: 0020b7d9 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 8521: 00639be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 8522: 0022527d 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 8523: 006908ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 8524: 003ee519 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 8524: 003ee4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ 8525: 00647f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ - 8526: 0030fd31 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 8527: 00425d65 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 8526: 0030fcf1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 8527: 00425d25 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 8528: 006429a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 8529: 002d6451 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 8530: 00690e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 8531: 006912ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 8532: 00647898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 8533: 0068fc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 8534: 00461039 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 8534: 00460ff9 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 8535: 0068fc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 8536: 003db3d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 8536: 003db395 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 8537: 0069154c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 8538: 00648a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 8539: 0044cbe9 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ - 8540: 0044ca2d 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 8541: 003c51b9 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 8542: 003ee0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 8539: 0044cba9 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 8540: 0044c9ed 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 8541: 003c5179 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 8542: 003ee0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 8543: 005a3380 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 8544: 0063a59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 8545: 001e6c81 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 8546: 00690790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 8547: 006902e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 8548: 0045eef1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 8548: 0045eeb1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 8549: 0068fe1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 8550: 002acde1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 8551: 003d666d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 8551: 003d662d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 8552: 00691052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 8553: 006468d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ - 8554: 00553780 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 8555: 0044f5fd 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 8554: 00553748 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 8555: 0044f5bd 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 8556: 0068fa66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 8557: 0064c2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 8558: 001c5a6d 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 8559: 006902ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 8560: 0063dafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 8561: 00329f85 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 8561: 00329f45 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 8562: 00648298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 8563: 00639560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 8564: 003efe0d 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 8564: 003efdcd 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 8565: 001fadc5 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 8566: 0063fe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 8567: 003e68ed 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 8567: 003e68ad 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 8568: 002324c9 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 8569: 0069103a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 8570: 0044e965 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 8570: 0044e925 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 8571: 00690b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 8572: 0040a165 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 8572: 0040a125 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 8573: 0069099e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 8574: 0030eda9 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 8574: 0030ed69 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 8575: 0068ff44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 8576: 003097bd 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 8577: 0041d1f9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 8576: 0030977d 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 8577: 0041d1b9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 8578: 00690344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 8579: 0063f068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 8580: 00590900 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 8581: 00232ca5 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 8582: 005904bc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 8583: 006493ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 8584: 004252c5 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 8584: 00425285 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 8585: 006901ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 8586: 0030542d 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 8586: 003053ed 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 8587: 00642b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 8588: 0064c04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ - 8589: 0032ea9d 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 8589: 0032ea5d 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 8590: 001e29f5 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 8591: 00188805 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 8592: 003e3cbd 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 8592: 003e3c7d 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 8593: 0068f858 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 8594: 00641110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 8595: 006909c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8596: 003d5eed 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 8596: 003d5ead 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 8597: 0064c504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ - 8598: 00416865 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 8599: 003bb9c5 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 8600: 00467dd5 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 8598: 00416825 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 8599: 003bb985 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 8600: 00467d95 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 8601: 0063a210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 8602: 006900c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 8603: 002258ed 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 8604: 003e64e1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 8604: 003e64a1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 8605: 0068f8e4 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ 8606: 0068fbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ - 8607: 003494d9 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 8607: 00349499 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 8608: 006482c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 8609: 002dce51 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 8610: 006906b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 8611: 006916c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 8612: 0063b234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 8613: 003fb15d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 8613: 003fb11d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 8614: 006437f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 8615: 0063fe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 8616: 006901f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 8617: 006901cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 8618: 004577b1 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 8618: 00457771 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 8619: 00272989 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 8620: 00285889 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 8621: 00690d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 8622: 005894fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 8623: 00641ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 8624: 005a27f4 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 8625: 0063ff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 8626: 00412dd1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 8626: 00412d91 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 8627: 001bf11d 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 8628: 001da341 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 8629: 0030bf45 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 8630: 002fc579 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 8629: 0030bf05 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 8630: 002fc539 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 8631: 0063d7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 8632: 00425b21 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 8632: 00425ae1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 8633: 002dbadd 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 8634: 00283369 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 8635: 003d5b99 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 8635: 003d5b59 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 8636: 0069079e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 8637: 00690a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 8638: 0064ae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 8639: 005ab678 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 8640: 00382d89 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 8640: 00382d49 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ 8641: 0064cb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 8642: 002ab015 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 8643: 0032b1e1 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 8643: 0032b1a1 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 8644: 00241e65 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 8645: 006904f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 8646: 003483c5 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 8647: 002f2085 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 8646: 00348385 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 8647: 002f2045 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 8648: 00647a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 8649: 001875f9 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 8650: 004418a5 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 8651: 00451ed9 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 8650: 00441865 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 8651: 00451e99 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 8652: 005a32fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 8653: 006422a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 8654: 00691dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 8655: 0068fdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 8656: 006466d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 8657: 001ff209 676 FUNC GLOBAL DEFAULT 12 m48t59_read │ │ │ │ 8658: 001d9cc1 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 8659: 0020de45 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 8660: 0063d200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 8661: 00374c35 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 8661: 00374bf5 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 8662: 0063e558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 8663: 0069126c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 8664: 006904a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ - 8665: 0031d651 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 8665: 0031d611 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 8666: 002ad1b1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 8667: 0068fbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 8668: 003bf27d 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 8668: 003bf23d 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 8669: 006445d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 8670: 001e8d41 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 8671: 00641570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 8672: 006467c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 8673: 002f6f09 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 8673: 002f6ec9 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 8674: 0068ff5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 8675: 003b7bb9 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 8675: 003b7b79 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 8676: 002b7759 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 8677: 00642c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 8678: 006911aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 8679: 0026431d 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ 8680: 0063d8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 8681: 00228025 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 8682: 0063d9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ @@ -8689,299 +8689,299 @@ │ │ │ │ 8685: 002b17fd 44 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 8686: 00690784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 8687: 0068f968 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 8688: 00690958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 8689: 001b2381 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 8690: 005a5798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 8691: 0059046c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ - 8692: 00380031 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 8692: 0037fff1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 8693: 00590444 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 8694: 0069152a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 8695: 00643674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 8696: 0063f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 8697: 00353e2d 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 8697: 00353ded 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 8698: 0069069e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 8699: 00690cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 8700: 00648678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ - 8701: 00422dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 8701: 00422d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 8702: 0063a300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 8703: 0068faba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 8704: 00691016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 8705: 00380559 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 8705: 00380519 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 8706: 0063aeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 8707: 00220ea9 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 8708: 0069179a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 8709: 00271559 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 8710: 00292d71 76 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 8711: 00690a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 8712: 006915bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 8713: 006907f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 8714: 00645fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 8715: 003e7f95 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 8716: 003d3525 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 8715: 003e7f55 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 8716: 003d34e5 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 8717: 0069159c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 8718: 003c2515 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 8718: 003c24d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 8719: 006409e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ - 8720: 00431fd9 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 8720: 00431f99 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 8721: 0064cb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 8722: 00642b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 8723: 0068f978 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 8724: 00464985 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ - 8725: 003ee699 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 8724: 00464945 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 8725: 003ee659 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 8726: 00690f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 8727: 00648398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 8728: 006902ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 8729: 006462f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 8730: 00408e35 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 8731: 003cb649 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 8730: 00408df5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 8731: 003cb609 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 8732: 001cbcc9 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 8733: 0063a9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ - 8734: 00427199 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 8734: 00427159 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 8735: 001bd461 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 8736: 0063b330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 8737: 00225db5 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 8738: 003358e5 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 8738: 003358a5 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 8739: 0063bd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 8740: 0063aae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 8741: 006428e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 8742: 00647688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 8743: 0063b5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 8744: 00690818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 8745: 00690aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 8746: 001dc0cd 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 8747: 002847a1 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 8748: 002ae339 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ - 8749: 002fa09d 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ - 8750: 003370ad 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 8749: 002fa05d 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 8750: 0033706d 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 8751: 002d6b45 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 8752: 0063f338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 8753: 002d8761 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 8754: 00690c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_DCACHE_FREEZE_DSTATE │ │ │ │ - 8755: 0045edf9 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 8755: 0045edb9 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 8756: 00639630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 8757: 00284929 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 8758: 003df9cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 8759: 003c3235 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 8758: 003df98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 8759: 003c31f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 8760: 00690fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 8761: 003ef955 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 8761: 003ef915 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 8762: 00690ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 8763: 00410369 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 8763: 00410329 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 8764: 00294f01 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 8765: 00646b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 8766: 00424e01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 8766: 00424dc1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 8767: 00690664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 8768: 00643ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 8769: 00244a79 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 8770: 006915ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8771: 003ddd35 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 8771: 003ddcf5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 8772: 0068fd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 8773: 006913f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 8774: 00592cf8 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 8775: 00691352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 8776: 006424d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ - 8777: 00438ed5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 8777: 00438e95 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 8778: 002c5cd1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 8779: 0063bd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 8780: 00412221 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 8780: 004121e1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 8781: 00187649 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 8782: 0045518d 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 8782: 0045514d 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 8783: 0068fa4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 8784: 006397b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 8785: 00347f4d 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 8786: 004341b5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 8785: 00347f0d 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 8786: 00434175 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 8787: 006917a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 8788: 003e3f51 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 8789: 003e5871 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 8788: 003e3f11 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 8789: 003e5831 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 8790: 001ba129 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 8791: 00411c75 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 8791: 00411c35 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 8792: 006416f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 8793: 006906d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ - 8794: 002f92bd 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 8795: 003414b5 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 8794: 002f927d 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 8795: 00341475 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 8796: 00640694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 8797: 00648058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 8798: 00589764 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 8799: 00640434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 8800: 006423c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 8801: 00691664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 8802: 005b0c00 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 8803: 00419fa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 8803: 00419f69 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 8804: 00646da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 8805: 00295add 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 8806: 00263be9 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 8807: 00690a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 8808: 003b7b4d 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ - 8809: 0045f255 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 8808: 003b7b0d 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 8809: 0045f215 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 8810: 0068fcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 8811: 001ff5b9 98 FUNC GLOBAL DEFAULT 12 m48t59_reset_common │ │ │ │ 8812: 0063ec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 8813: 00691060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 8814: 0063d080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 8815: 003cfa29 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 8815: 003cf9e9 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 8816: 0063ebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 8817: 00642420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 8818: 0068f9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 8819: 0025ffc1 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 8820: 002c72f9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 8821: 0064bbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 8822: 00593308 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ 8823: 001b5435 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 8824: 0069063a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_SUSPENDED_DSTATE │ │ │ │ 8825: 0069122c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 8826: 002492d1 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 8827: 001b1049 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 8828: 00293871 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 8829: 005894d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 8830: 0045955d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ - 8831: 00433545 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 8830: 0045951d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 8831: 00433505 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 8832: 0023bd0d 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 8833: 00213405 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 8834: 00690162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 8835: 00690e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 8836: 00690d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 8837: 001dc3e5 4 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 8838: 001b7d59 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 8839: 003518c9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 8839: 00351889 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 8840: 0064b524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 8841: 0069024e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 8842: 00284a11 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 8843: 003e5ad5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 8843: 003e5a95 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 8844: 0068f929 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 8845: 0063b9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 8846: 0043d049 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 8846: 0043d009 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 8847: 0063d9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 8848: 0068fca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 8849: 003c9521 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 8849: 003c94e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 8850: 0069158a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 8851: 002c5d49 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 8852: 00691d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 8853: 0063ccb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 8854: 00450fa1 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 8854: 00450f61 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 8855: 002d68e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 8856: 0023a875 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 8857: 0069094a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 8858: 0025ff0d 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ - 8859: 002f4ed1 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ - 8860: 0031afb9 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 8859: 002f4e91 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 8860: 0031af79 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 8861: 0063ea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 8862: 0064982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 8863: 0059260c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 8864: 0064a548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ - 8865: 003105d5 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 8865: 00310595 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 8866: 0068fb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 8867: 003c778d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 8867: 003c774d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 8868: 0063d4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ - 8869: 002f501d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 8869: 002f4fdd 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 8870: 0068fe68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 8871: 00647ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 8872: 002d8461 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 8873: 0068fab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 8874: 0037bc4d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 8875: 0045c0b9 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 8874: 0037bc0d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 8875: 0045c079 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 8876: 0069170a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 8877: 003d0741 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 8877: 003d0701 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 8878: 00639ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 8879: 001ee279 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ - 8880: 00353455 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 8880: 00353415 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 8881: 0068ff9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 8882: 0030f1d1 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 8882: 0030f191 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 8883: 0068fc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 8884: 006916be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 8885: 006440a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 8886: 00642220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 8887: 00644674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 8888: 002f1db5 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 8888: 002f1d75 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 8889: 0068ff9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 8890: 006913a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 8891: 00640254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 8892: 0026e61d 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 8893: 002cbd81 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 8894: 005a0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 8895: 002cbddd 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 8896: 0068f9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 8897: 001e907d 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 8898: 00690176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ - 8899: 003e9465 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 8900: 003eede1 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 8899: 003e9425 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 8900: 003eeda1 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 8901: 00259ced 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 8902: 00690020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 8903: 0063d290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 8904: 0064c480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 8905: 003d427d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 8905: 003d423d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 8906: 00641780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 8907: 006905aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 8908: 001d6301 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 8909: 0068fe2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 8910: 00690cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 8911: 003bf545 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 8912: 00543b48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 8911: 003bf505 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 8912: 00543b10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 8913: 0069186a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 8914: 003096b9 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 8914: 00309679 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 8915: 0023dc25 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 8916: 00337385 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 8916: 00337345 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 8917: 0068fd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 8918: 0037b25d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 8918: 0037b21d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 8919: 0063bea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 8920: 00645030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 8921: 0030b961 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 8922: 003f8951 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 8923: 00334215 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 8921: 0030b921 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 8922: 003f8911 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 8923: 003341d5 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 8924: 0069065e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 8925: 003c3091 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 8926: 003e8e65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 8925: 003c3051 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 8926: 003e8e25 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 8927: 001b4761 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 8928: 004520d1 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 8929: 00410fb9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 8928: 00452091 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 8929: 00410f79 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 8930: 0025f705 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 8931: 003c6f75 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 8931: 003c6f35 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 8932: 001afdbd 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ - 8933: 00541ed8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 8934: 002fb0c5 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 8933: 00541ea0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 8934: 002fb085 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 8935: 0063b370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 8936: 00271a61 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ - 8937: 0030540d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 8938: 00405bfd 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 8937: 003053cd 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 8938: 00405bbd 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 8939: 0064c01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 8940: 0068f921 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 8941: 003c30cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 8942: 003ec23d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 8941: 003c308d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 8942: 003ec1fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 8943: 0063f098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 8944: 0064c198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 8945: 0032bdf1 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 8945: 0032bdb1 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 8946: 0064cca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 8947: 0068f945 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 8948: 0027acbd 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 8949: 0025d3e9 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 8950: 003bf485 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 8951: 00445e41 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 8952: 003ca345 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 8950: 003bf445 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 8951: 00445e01 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 8952: 003ca305 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 8953: 006459d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 8954: 00641c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 8955: 0064a5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 8956: 001e9119 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 8957: 00690af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ - 8958: 00458f69 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 8958: 00458f29 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 8959: 00596418 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 8960: 001cf991 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 8961: 001d4b11 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 8962: 00690088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 8963: 005aedb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaddd │ │ │ │ - 8964: 00332eb9 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ - 8965: 00444f41 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 8964: 00332e79 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 8965: 00444f01 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 8966: 00690ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 8967: 001b5a55 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 8968: 003ec0f9 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 8968: 003ec0b9 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 8969: 0064b9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 8970: 002e8c29 48 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_transaction_failed │ │ │ │ 8971: 0063d7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 8972: 0025028d 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 8973: 00690dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 8974: 0044f60d 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 8974: 0044f5cd 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 8975: 00645cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 8976: 0043ea41 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 8976: 0043ea01 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 8977: 0027fd71 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 8978: 005aa154 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 8979: 00691e2b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 8980: 0064961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 8981: 002dea65 284 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_hwaddr │ │ │ │ 8982: 0023646d 284 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 8983: 002c5dc5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ @@ -8992,51 +8992,51 @@ │ │ │ │ 8988: 0068f94b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 8989: 0069133e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 8990: 001a9365 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 8991: 0063d6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 8992: 00691d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 8993: 00690574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 8994: 006908f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 8995: 004038b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 8996: 0032b5b5 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 8997: 003df559 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 8995: 00403871 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 8996: 0032b575 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 8997: 003df519 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 8998: 005a7c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 8999: 002bf875 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 9000: 00691588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 9001: 00592fa0 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 9002: 00433589 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 9003: 003517b1 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 9002: 00433549 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 9003: 00351771 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 9004: 002cd29d 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 9005: 0068ff4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 9006: 005aa88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 9007: 001b03a5 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 9008: 00691a58 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 9009: 0069162a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 9010: 003780d9 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 9010: 00378099 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 9011: 002d4955 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 9012: 00424e65 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 9012: 00424e25 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 9013: 00238d4d 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 9014: 00337311 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 9014: 003372d1 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 9015: 0068fd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 9016: 0063e518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 9017: 006417e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ - 9018: 002f95b5 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 9018: 002f9575 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 9019: 0023e9c1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 9020: 002e7075 92 FUNC GLOBAL DEFAULT 12 helper_fnmuld │ │ │ │ 9021: 00592c70 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 9022: 0069036a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 9023: 002afa59 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 9024: 002fca31 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 9024: 002fc9f1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 9025: 00639d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 9026: 001f5fcd 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 9027: 0058b310 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 9028: 00690ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 9029: 00641390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 9030: 0023e449 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 9031: 0046313d 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 9031: 004630fd 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 9032: 0063d340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 9033: 0064c0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 9034: 0064a748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9035: 002e6fc5 72 FUNC GLOBAL DEFAULT 12 helper_fnmuls │ │ │ │ 9036: 006910e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 9037: 00691396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 9038: 0068ff6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ @@ -9044,743 +9044,743 @@ │ │ │ │ 9040: 00260015 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 9041: 00244965 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 9042: 001be70d 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 9043: 005ae578 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsmuld │ │ │ │ 9044: 002d1b0d 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 9045: 0064c05c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 9046: 002d6825 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 9047: 002efcd5 74 FUNC GLOBAL DEFAULT 12 cpu_put_psr_raw │ │ │ │ - 9048: 00451ff5 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 9047: 002efc99 74 FUNC GLOBAL DEFAULT 12 cpu_put_psr_raw │ │ │ │ + 9048: 00451fb5 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 9049: 0063d620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 9050: 00690f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 9051: 00691df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ 9052: 002314b5 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 9053: 00445119 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 9054: 003af121 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 9053: 004450d9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 9054: 003af0e1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 9055: 002dd005 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 9056: 0064b274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 9057: 002f209d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 9058: 00401951 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 9057: 002f205d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 9058: 00401911 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 9059: 00643a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 9060: 0045b751 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 9060: 0045b711 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 9061: 0068fcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 9062: 0063c388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 9063: 00592a94 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 9064: 00245399 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 9065: 006460b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 9066: 00690ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 9067: 003f0c2d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 9067: 003f0bed 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 9068: 00646548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 9069: 006911fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 9070: 0064bfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 9071: 003e1a81 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 9071: 003e1a41 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 9072: 0064a7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 9073: 004554a5 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 9073: 00455465 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 9074: 0063e358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 9075: 003e94a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 9076: 003de155 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 9075: 003e9461 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 9076: 003de115 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 9077: 0025098d 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 9078: 006909de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 9079: 00691d46 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 9080: 00422871 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 9080: 00422831 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 9081: 0063c4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 9082: 001b8055 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 9083: 002c86d9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 9084: 00285379 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 9085: 0063e628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 9086: 0063bc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 9087: 00691382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 9088: 0063c164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 9089: 002265cd 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 9090: 002cc505 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 9091: 002fa3d9 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 9091: 002fa399 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 9092: 00691472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 9093: 0064a1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_SET_SOFTINT_EVENT │ │ │ │ 9094: 00641b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 9095: 00691d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 9096: 0020b42d 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 9097: 00690c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_SET_IRQ_LOWER_DSTATE │ │ │ │ 9098: 00690640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 9099: 00644d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_CTRL_EVENT │ │ │ │ 9100: 0063b5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 9101: 001ad049 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 9102: 0064b184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 9103: 002d6a65 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 9104: 0063c074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 9105: 0045fdb9 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 9105: 0045fd79 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 9106: 00645a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 9107: 0068fc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 9108: 00520754 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 9108: 0052071c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 9109: 0063e4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 9110: 001b090d 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 9111: 002c0681 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 9112: 00639264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 9113: 00642ff4 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 9114: 002f74fd 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 9114: 002f74bd 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 9115: 00690856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 9116: 0044cfe9 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 9116: 0044cfa9 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 9117: 00690d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 9118: 001b4261 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 9119: 005938f8 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 9120: 00642910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 9121: 00691294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 9122: 00646e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 9123: 0053fd98 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 9123: 0053fd60 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 9124: 006914f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 9125: 002b1939 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 9126: 004128c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ - 9127: 0053fd90 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 9128: 0040b839 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 9126: 00412885 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 9127: 0053fd58 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 9128: 0040b7f9 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 9129: 002afb3d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 9130: 00642970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 9131: 0027fdc1 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 9132: 0020e8dd 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 9133: 0068fc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 9134: 003480e5 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 9134: 003480a5 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 9135: 00645c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 9136: 00690b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 9137: 006412e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 9138: 002847c1 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 9139: 0068f6ac 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 9140: 003ce7cd 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ - 9141: 0045f171 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ + 9140: 003ce78d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 9141: 0045f131 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 9142: 001e5249 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 9143: 0064d084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 9144: 00690f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 9145: 00690df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 9146: 0030feb5 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 9146: 0030fe75 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 9147: 002328d9 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 9148: 0042d091 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 9148: 0042d051 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 9149: 0063ead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 9150: 0033354d 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 9151: 003ef889 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 9150: 0033350d 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 9151: 003ef849 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 9152: 00690908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 9153: 006904a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 9154: 0063d1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 9155: 0034e979 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 9155: 0034e939 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 9156: 0068fd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ - 9157: 003cabe5 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 9157: 003caba5 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 9158: 001b8935 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 9159: 00351019 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 9159: 00350fd9 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 9160: 002cc175 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 9161: 0068fb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 9162: 00646448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 9163: 001891bd 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 9164: 00362655 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 9164: 00362615 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 9165: 0063cf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 9166: 0064c188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 9167: 003c9fdd 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 9167: 003c9f9d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 9168: 00647a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 9169: 006428b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 9170: 0063bf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 9171: 003eda8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 9172: 003d0f91 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 9171: 003eda4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 9172: 003d0f51 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 9173: 0068f531 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 9174: 00649030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ 9175: 0020ded9 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 9176: 00691044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ - 9177: 0045f091 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 9177: 0045f051 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 9178: 00647808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 9179: 00645310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 9180: 006904be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 9181: 005ab258 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ - 9182: 003da8e1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 9183: 003c9035 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 9182: 003da8a1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 9183: 003c8ff5 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 9184: 0069097a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 9185: 005a0c54 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 9186: 005a0cb4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 9187: 005a0cc4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 9188: 002cbfb1 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 9189: 002dcf9d 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 9190: 0030b93d 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 9190: 0030b8fd 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 9191: 00640714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 9192: 00690262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 9193: 00690c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 9194: 00647f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 9195: 00648228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 9196: 00641a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 9197: 00250479 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 9198: 006900ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 9199: 005ab6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 9200: 00461681 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 9201: 0045ee15 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 9202: 003c1fb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 9203: 00429c11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 9204: 003cba51 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 9200: 00461641 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 9201: 0045edd5 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 9202: 003c1f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 9203: 00429bd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 9204: 003cba11 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 9205: 0069097e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 9206: 00348275 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 9206: 00348235 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 9207: 0068fd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 9208: 003cd079 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 9209: 00398829 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 9210: 003eb3dd 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 9208: 003cd039 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 9209: 003987e9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 9210: 003eb39d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 9211: 0063e548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 9212: 00450939 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 9212: 004508f9 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 9213: 001ad109 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 9214: 001b8e55 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 9215: 0069136c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 9216: 0058cc64 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 9217: 001ebcb9 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 9218: 0068fb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 9219: 00690fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 9220: 0068fa00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 9221: 0063c0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 9222: 0043630d 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 9222: 004362cd 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 9223: 00649a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 9224: 0069176c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 9225: 0063ad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 9226: 0068ff50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ - 9227: 00469005 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 9227: 00468fc5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 9228: 005a5270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 9229: 0063d1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 9230: 00646b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 9231: 005927f0 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 9232: 004019a5 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 9233: 003aed41 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 9232: 00401965 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 9233: 003aed01 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 9234: 0063d9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ - 9235: 004ff2d0 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 9236: 0030fffd 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 9235: 004ff298 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 9236: 0030ffbd 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 9237: 00238715 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 9238: 00690fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 9239: 005537dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 9240: 003e5bdd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 9239: 005537a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 9240: 003e5b9d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 9241: 0064d124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 9242: 00301a89 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 9242: 00301a49 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 9243: 002e79f9 128 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 9244: 0068fb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 9245: 00644f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ - 9246: 004015dd 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 9246: 0040159d 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 9247: 002ce275 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 9248: 005ad4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdtoi │ │ │ │ 9249: 0064be68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 9250: 003ea585 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 9250: 003ea545 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 9251: 0026259d 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 9252: 0063fc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 9253: 002f5b1d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 9253: 002f5add 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 9254: 006908b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 9255: 00690eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 9256: 00408699 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 9256: 00408659 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 9257: 00259815 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 9258: 006874c8 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 9259: 0068fb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 9260: 002c20e1 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 9261: 0020e055 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 9262: 005ae80c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdtoq │ │ │ │ 9263: 005ad15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdtos │ │ │ │ 9264: 006913b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 9265: 00649f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 9266: 00334285 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 9266: 00334245 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 9267: 006906ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 9268: 0063dbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ - 9269: 003df685 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 9269: 003df645 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 9270: 00645b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 9271: 0064c804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 9272: 002bf639 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 9273: 0034a149 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 9273: 0034a109 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 9274: 0064afd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 9275: 001892f1 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ - 9276: 003dd78d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 9276: 003dd74d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 9277: 002b1891 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 9278: 0068f8dd 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 9279: 0046178d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 9279: 0046174d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 9280: 0063bcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 9281: 0064c0dc 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 9282: 00690828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 9283: 004280ed 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 9283: 004280ad 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 9284: 00690688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 9285: 005908b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 9286: 00642120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 9287: 00284979 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 9288: 00441df9 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ - 9289: 003e5529 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 9288: 00441db9 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 9289: 003e54e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 9290: 0068fe9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 9291: 00645ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 9292: 006913e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 9293: 00400c1d 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 9293: 00400bdd 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 9294: 002a4d35 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 9295: 006907ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 9296: 002a7919 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 9297: 006900a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 9298: 006485e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 9299: 006902c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 9300: 0025583d 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 9301: 00690ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ - 9302: 003c2641 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 9302: 003c2601 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 9303: 0024ca2d 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 9304: 00644754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 9305: 003abaf5 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 9305: 003abab5 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 9306: 0068fa82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 9307: 002de93d 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 9308: 0063ee28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 9309: 00645320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 9310: 0069125c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 9311: 0063fd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 9312: 00240d89 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 9313: 00691e29 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 9314: 003a9bc9 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 9314: 003a9b89 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 9315: 00690e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 9316: 00690730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 9317: 00690e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 9318: 00649f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 9319: 00442481 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 9319: 00442441 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 9320: 00690d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 9321: 005aa1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 9322: 00445885 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 9322: 00445845 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 9323: 001acc49 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 9324: 0064c148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 9325: 00690f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 9326: 00691164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 9327: 0068f969 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 9328: 0068fbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 9329: 001f11cd 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 9330: 00236941 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 9331: 00690f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 9332: 00406211 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 9333: 00441ea5 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 9334: 003e8aad 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 9332: 004061d1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 9333: 00441e65 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 9334: 003e8a6d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 9335: 006900bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 9336: 0068fb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 9337: 006903ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 9338: 002b14fd 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 9339: 0042144d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 9339: 0042140d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 9340: 002c0355 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 9341: 00211da5 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 9342: 001b60ed 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 9343: 0063c368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 9344: 002f205d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 9345: 003e74e5 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 9344: 002f201d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 9345: 003e74a5 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 9346: 0068fd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ 9347: 00295221 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 9348: 00644354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 9349: 005a7cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 9350: 00644864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 9351: 002c07d9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 9352: 0025dee5 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 9353: 003426a9 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 9354: 003e4521 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 9353: 00342669 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 9354: 003e44e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 9355: 001b69e9 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 9356: 0034a441 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 9356: 0034a401 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 9357: 00691544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 9358: 006487e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 9359: 00411619 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 9359: 004115d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 9360: 00690f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 9361: 005aa910 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 9362: 001c5bed 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 9363: 00461d19 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 9363: 00461cd9 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 9364: 00640914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 9365: 0064ae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 9366: 002c077d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 9367: 00259de1 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 9368: 003d5175 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 9368: 003d5135 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 9369: 00690c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 9370: 00641830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 9371: 001e3081 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 9372: 00259bd1 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 9373: 00690804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 9374: 00690c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 9375: 00641fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 9376: 00642150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 9377: 00690a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 9378: 0063b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 9379: 0069077c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 9380: 00690ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 9381: 00260195 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 9382: 004088f9 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 9383: 00445445 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 9382: 004088b9 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 9383: 00445405 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 9384: 00691df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 9385: 003df739 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 9385: 003df6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 9386: 006499dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 9387: 001cf981 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 9388: 002b1719 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 9389: 0063f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 9390: 0069131a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 9391: 001f5205 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 9392: 00647a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 9393: 00294a19 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 9394: 00690d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 9395: 00691d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 9396: 006901a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 9397: 002fe561 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 9397: 002fe521 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 9398: 00649c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 9399: 00645f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 9400: 004601a5 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 9401: 00329001 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 9400: 00460165 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 9401: 00328fc1 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 9402: 001accf1 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 9403: 0025d83d 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 9404: 002fe1cd 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 9404: 002fe18d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 9405: 0068f9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 9406: 002394a5 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ - 9407: 00450731 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 9408: 003c1d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 9407: 004506f1 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 9408: 003c1d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 9409: 0063dd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 9410: 0063b090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 9411: 0063fc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 9412: 001b458d 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ - 9413: 00405e81 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 9413: 00405e41 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 9414: 0063f188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 9415: 00642710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 9416: 002a4d9d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ - 9417: 0043cb21 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 9417: 0043cae1 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 9418: 00690d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 9419: 0019a901 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 9420: 0068f9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 9421: 0063c134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 9422: 00690db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 9423: 0063ecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 9424: 002a5d3d 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 9425: 00592930 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 9426: 0064c554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 9427: 006910b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 9428: 0044f0ad 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 9428: 0044f06d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 9429: 0064aaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 9430: 006404a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 9431: 0068f960 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 9432: 001bf4fd 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 9433: 003ec845 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 9433: 003ec805 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 9434: 00690874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 9435: 00690130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 9436: 00690a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 9437: 00279981 2 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 9438: 003ea2d5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 9439: 00434b6d 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 9438: 003ea295 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 9439: 00434b2d 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 9440: 00690f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 9441: 003ea6b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 9442: 003c4255 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 9443: 002fb449 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 9441: 003ea671 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 9442: 003c4215 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 9443: 002fb409 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 9444: 0063d770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 9445: 002134f9 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 9446: 0063eab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 9447: 00443ae5 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 9448: 00347e5d 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 9447: 00443aa5 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 9448: 00347e1d 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 9449: 002abb79 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 9450: 006907ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 9451: 0068fe94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 9452: 00690d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 9453: 00453035 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 9453: 00452ff5 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 9454: 005897ac 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 9455: 00644ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 9456: 002af111 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 9457: 00648248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 9458: 003f8169 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 9458: 003f8129 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 9459: 0068fc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 9460: 00643d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ 9461: 0064c584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 9462: 0063ace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 9463: 00642290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 9464: 003e19a5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 9464: 003e1965 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 9465: 001b1059 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 9466: 002a3f6d 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 9467: 0040e949 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 9467: 0040e909 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ 9468: 006914a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_SET_SOFTINT_DSTATE │ │ │ │ - 9469: 003cfbc1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 9470: 003e5655 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 9469: 003cfb81 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 9470: 003e5615 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 9471: 0069082e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 9472: 00414cb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 9472: 00414c75 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 9473: 00266401 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 9474: 00646648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 9475: 006904ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 9476: 0068fbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ - 9477: 003cf27d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 9477: 003cf23d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 9478: 00641360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 9479: 00645f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 9480: 0069170e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 9481: 0063f108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ - 9482: 002f8d7d 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 9482: 002f8d3d 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 9483: 00232861 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 9484: 0023bf7d 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 9485: 006905f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 9486: 0063cf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 9487: 0068fb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 9488: 00690de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ 9489: 00269a6d 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 9490: 005ac908 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 9491: 001e31e9 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 9492: 00690052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 9493: 001acd99 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 9494: 001b2489 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 9495: 003be1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 9496: 00409799 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 9495: 003be199 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 9496: 00409759 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 9497: 0064b874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 9498: 00641b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 9499: 006903fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 9500: 0045e719 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 9500: 0045e6d9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 9501: 00599e40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 9502: 003af179 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 9502: 003af139 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 9503: 00691476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 9504: 003d39d9 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 9504: 003d3999 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 9505: 0025e795 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 9506: 0036eadd 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 9506: 0036ea9d 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 9507: 001a9e99 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 9508: 00642c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 9509: 00647818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 9510: 00442e71 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 9510: 00442e31 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 9511: 00690906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 9512: 00432129 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 9513: 0040afed 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 9512: 004320e9 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 9513: 0040afad 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 9514: 002885ad 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 9515: 00691410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 9516: 006904d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ - 9517: 00309311 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 9518: 0042ce49 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 9519: 003c2dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 9520: 0032bdc5 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 9517: 003092d1 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 9518: 0042ce09 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 9519: 003c2d81 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 9520: 0032bd85 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 9521: 002d9a1d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 9522: 0063bef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 9523: 002327a9 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 9524: 002b1a05 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 9525: 0040d0d5 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 9525: 0040d095 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 9526: 002d9dfd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 9527: 0068f6a6 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 9528: 0063bce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 9529: 005ab2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 9530: 00648b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 9531: 00690df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 9532: 0064c634 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 9533: 00690ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 9534: 00409e7d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 9534: 00409e3d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 9535: 0069055c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 9536: 0027a50d 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 9537: 003c53a5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 9538: 0030c2bd 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 9539: 00348e2d 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 9537: 003c5365 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 9538: 0030c27d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 9539: 00348ded 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 9540: 001aaef9 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ - 9541: 00452129 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 9541: 004520e9 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 9542: 00691576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 9543: 006906b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ - 9544: 00418dcd 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 9545: 00328d09 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 9546: 003ce4d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 9544: 00418d8d 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 9545: 00328cc9 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 9546: 003ce491 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 9547: 0064aa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 9548: 006452e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 9549: 002fa479 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 9550: 0043b7bd 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 9549: 002fa439 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 9550: 0043b77d 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 9551: 00640084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 9552: 002bf7a5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 9553: 0068f966 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 9554: 00229469 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 9555: 0069090a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 9556: 00691124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 9557: 005ab780 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 9558: 002b063d 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 9559: 0068fa54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 9560: 003ac7d9 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 9560: 003ac799 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 9561: 00646818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 9562: 001dc759 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 9563: 00691dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 9564: 0034ca99 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 9564: 0034ca59 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 9565: 00648b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 9566: 006415e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 9567: 002af219 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 9568: 0068fa6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 9569: 002ac3e9 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 9570: 001884fd 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 9571: 001f5ed1 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 9572: 00264ced 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 9573: 002c300d 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 9574: 0063ff94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 9575: 00419f31 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 9576: 003365f5 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 9575: 00419ef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 9576: 003365b5 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 9577: 0068fa8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 9578: 00649a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 9579: 006912b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 9580: 0021d465 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 9581: 00200bc5 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 9582: 0068fbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 9583: 0045b5bd 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 9584: 0034cb5d 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 9583: 0045b57d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 9584: 0034cb1d 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 9585: 00646188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 9586: 00648a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 9587: 0069120c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 9588: 006448a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 9589: 00641d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 9590: 001dc3b9 4 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 9591: 00200a21 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 9592: 002bfd6d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ - 9593: 00442731 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 9593: 004426f1 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 9594: 0069172a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 9595: 00691390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 9596: 001ab1f9 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 9597: 00691888 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 9598: 0064be28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 9599: 00592bd4 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 9600: 0019b595 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 9601: 00351535 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 9601: 003514f5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 9602: 00648fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 9603: 006915fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 9604: 00646e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ - 9605: 0030fe7d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 9606: 003c1e85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 9605: 0030fe3d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 9606: 003c1e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 9607: 006915ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 9608: 00643634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 9609: 005ac6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 9610: 002b7291 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 9611: 003dd649 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 9611: 003dd609 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 9612: 002e146d 388 FUNC GLOBAL DEFAULT 12 sparc_cpu_memory_rw_debug │ │ │ │ - 9613: 00342771 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 9613: 00342731 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 9614: 0069145a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 9615: 001b1089 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 9616: 002601dd 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 9617: 00641260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 9618: 0030f7c5 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 9618: 0030f785 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 9619: 0064992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 9620: 00647918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 9621: 00690b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 9622: 003e5185 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 9622: 003e5145 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 9623: 001ae859 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 9624: 00691842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ - 9625: 003d3ed9 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 9625: 003d3e99 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 9626: 00271f39 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 9627: 00403aa9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ - 9628: 003f6051 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 9629: 003ea909 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 9627: 00403a69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 9628: 003f6011 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 9629: 003ea8c9 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 9630: 0064b864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 9631: 001fa9c9 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 9632: 004527ed 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 9632: 004527ad 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 9633: 002e6409 70 FUNC GLOBAL DEFAULT 12 helper_faddd │ │ │ │ 9634: 00690270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 9635: 00690696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 9636: 0068fca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 9637: 00459855 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 9637: 00459815 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 9638: 0064977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 9639: 006420a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 9640: 0063bc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 9641: 0068f8ec 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 9642: 0064ac68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 9643: 0018add5 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 9644: 00642750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 9645: 00647e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 9646: 00690578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 9647: 00641aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 9648: 0068fe3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 9649: 0064943c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 9650: 00690b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 9651: 003c0185 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ - 9652: 0043c3e9 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 9651: 003c0145 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 9652: 0043c3a9 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 9653: 002e6529 212 FUNC GLOBAL DEFAULT 12 helper_faddq │ │ │ │ 9654: 00647ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 9655: 002f2065 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 9655: 002f2025 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 9656: 0069045a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 9657: 002e6319 58 FUNC GLOBAL DEFAULT 12 helper_fadds │ │ │ │ 9658: 0068f94c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 9659: 002e71e9 92 FUNC GLOBAL DEFAULT 12 helper_fcmpd │ │ │ │ 9660: 0063eb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 9661: 0063fb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 9662: 002cc12d 56 FUNC GLOBAL DEFAULT 12 queue_tb_flush │ │ │ │ 9663: 0063b558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 9664: 006906ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 9665: 001b7021 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ - 9666: 0045418d 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 9667: 003e55a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 9666: 0045414d 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 9667: 003e5561 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 9668: 00642010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 9669: 00642d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 9670: 0069157e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 9671: 006900ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 9672: 00642510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 9673: 0069181a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 9674: 002e72a1 148 FUNC GLOBAL DEFAULT 12 helper_fcmpq │ │ │ │ 9675: 00690e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 9676: 002e7149 80 FUNC GLOBAL DEFAULT 12 helper_fcmps │ │ │ │ 9677: 00691a4c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 9678: 002b8a69 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 9679: 00347aa9 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 9679: 00347a69 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 9680: 006908e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 9681: 003c366d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 9682: 003cc1b5 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ - 9683: 0032bcd5 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 9681: 003c362d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 9682: 003cc175 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 9683: 0032bc95 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 9684: 0063ef88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 9685: 003703fd 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 9685: 003703bd 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 9686: 0064c2d0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 9687: 0030f0e9 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 9687: 0030f0a9 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 9688: 002b0ef9 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 9689: 00690990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 9690: 0068fb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 9691: 002ad369 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 9692: 0068ffce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 9693: 001fbe0d 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 9694: 00691720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 9695: 0064b304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 9696: 00690a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 9697: 00690bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 9698: 003c7c25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 9698: 003c7be5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 9699: 006910f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 9700: 00326959 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 9701: 00448ae1 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 9700: 00326919 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 9701: 00448aa1 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 9702: 006915d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 9703: 0068fe90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 9704: 001d8fc9 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 9705: 00690b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 9706: 004505d9 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 9706: 00450599 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 9707: 002d5915 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 9708: 00644c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_DCACHE_FREEZE_EVENT │ │ │ │ - 9709: 00462235 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 9710: 002f5d25 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 9709: 004621f5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 9710: 002f5ce5 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 9711: 00640684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 9712: 0068fc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 9713: 0045b1a5 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 9713: 0045b165 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 9714: 00690438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 9715: 00243c19 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 9716: 003aefe9 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 9716: 003aefa9 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 9717: 00690cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 9718: 00452c5d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ - 9719: 003d9e75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 9718: 00452c1d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 9719: 003d9e35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 9720: 0019ebed 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 9721: 00646a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 9722: 00639ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 9723: 006916bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 9724: 006913da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 9725: 00641eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 9726: 003f3929 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 9727: 0045453d 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 9726: 003f38e9 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 9727: 004544fd 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 9728: 0063a080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 9729: 0031cf6d 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 9729: 0031cf2d 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 9730: 00690c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 9731: 001bc389 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 9732: 003d7739 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 9733: 0044b81d 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 9732: 003d76f9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 9733: 0044b7dd 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 9734: 002aa055 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 9735: 0023a7fd 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 9736: 0042db39 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 9736: 0042daf9 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 9737: 00691504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 9738: 003c267d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 9739: 003c3505 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 9738: 003c263d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 9739: 003c34c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 9740: 001b709d 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 9741: 0068f9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 9742: 0041c1b9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 9742: 0041c179 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 9743: 0063d1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 9744: 002df075 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 9745: 003fc249 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 9745: 003fc209 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 9746: 0063e6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ - 9747: 0043f131 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 9747: 0043f0f1 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 9748: 00691dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 9749: 00301829 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 9749: 003017e9 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 9750: 006913bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 9751: 006907d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 9752: 0023ce11 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 9753: 00464601 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ - 9754: 0044fad9 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 9753: 004645c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 9754: 0044fa99 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 9755: 00641f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 9756: 003e0785 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 9756: 003e0745 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 9757: 0069129a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 9758: 005b0bd0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 9759: 0064aeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 9760: 003ea891 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 9760: 003ea851 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 9761: 001b1079 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 9762: 004322f9 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 9762: 004322b9 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 9763: 00690d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 9764: 0068fccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 9765: 006901f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 9766: 0069066a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 9767: 00593910 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 9768: 00649b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 9769: 002bcf71 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 9770: 00267715 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 9771: 00417275 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ - 9772: 00452329 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 9773: 00417d2d 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 9771: 00417235 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 9772: 004522e9 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 9773: 00417ced 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 9774: 00284991 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ - 9775: 003b01bd 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 9775: 003b017d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 9776: 0063fcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 9777: 0020982d 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 9778: 00639e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 9779: 00690814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 9780: 0068f92a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 9781: 002cc165 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 9782: 0063c6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -9789,1159 +9789,1159 @@ │ │ │ │ 9785: 00295f25 432 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 9786: 006904e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 9787: 00690258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 9788: 0069166a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 9789: 006442f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 9790: 0069035a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 9791: 00691090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 9792: 00520954 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 9792: 0052091c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 9793: 0066e3d0 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 9794: 00592cb8 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 9795: 006917ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 9796: 002c7485 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 9797: 00641ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 9798: 00690c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 9799: 0068fe2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 9800: 00312139 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 9801: 0042d9c9 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 9800: 003120f9 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 9801: 0042d989 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 9802: 0063e528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 9803: 00294a41 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 9804: 004172c9 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 9804: 00417289 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 9805: 002c6631 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 9806: 003d04e9 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 9807: 00442b4d 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 9806: 003d04a9 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 9807: 00442b0d 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 9808: 0063faf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 9809: 0069058a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 9810: 002c7d0d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 9811: 0068feac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 9812: 0041dccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 9812: 0041dc8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 9813: 0068fbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 9814: 003dd1d1 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 9814: 003dd191 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 9815: 0064b8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 9816: 0064aab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 9817: 00452855 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 9817: 00452815 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 9818: 005936a8 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 9819: 00641e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 9820: 0023f65d 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 9821: 002d86b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 9822: 0064b834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ - 9823: 00458bb5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 9823: 00458b75 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 9824: 00691e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 9825: 006903e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 9826: 00422ce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 9826: 00422ca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 9827: 005ae704 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdmulq │ │ │ │ - 9828: 00354e51 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 9828: 00354e11 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 9829: 0063e418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 9830: 00446eb1 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 9830: 00446e71 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 9831: 002c5975 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 9832: 00691dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 9833: 003f1a01 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 9834: 00520558 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 9835: 00445515 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 9833: 003f19c1 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 9834: 00520520 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 9835: 004454d5 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 9836: 0064960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 9837: 005925c0 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 9838: 0069042e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 9839: 0063a120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 9840: 00594028 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 9841: 0042c2c5 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ - 9842: 002fbafd 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 9841: 0042c285 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 9842: 002fbabd 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 9843: 00642a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 9844: 003dd0b1 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 9844: 003dd071 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 9845: 00690bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ - 9846: 003f2245 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 9847: 0031024d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 9848: 00341289 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 9846: 003f2205 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 9847: 0031020d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 9848: 00341249 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 9849: 002abb31 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 9850: 0027db49 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 9851: 004458c1 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 9851: 00445881 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 9852: 001b1081 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 9853: 002c0851 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 9854: 005a82e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 9855: 0064cec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 9856: 0064aedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 9857: 0069044c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 9858: 00691b58 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 9859: 0040f1c1 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 9859: 0040f181 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 9860: 0063ddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 9861: 001d5e49 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 9862: 00690e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 9863: 0068fa32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 9864: 006428f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 9865: 003c1f75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 9865: 003c1f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 9866: 00690e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 9867: 0068fd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 9868: 00422529 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 9868: 004224e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 9869: 00225599 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 9870: 0063f038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 9871: 0063b244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 9872: 00422691 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 9873: 004628ed 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 9872: 00422651 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 9873: 004628ad 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 9874: 006915f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 9875: 0041428d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 9875: 0041424d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 9876: 00690d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 9877: 006907fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 9878: 00334e49 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 9879: 00418d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 9880: 0043abe1 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 9878: 00334e09 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 9879: 00418cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 9880: 0043aba1 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 9881: 0069137a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 9882: 0064cbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 9883: 00691110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 9884: 0034a8f9 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 9884: 0034a8b9 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 9885: 00648968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 9886: 00690954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 9887: 006436b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 9888: 002d5841 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 9889: 002b1649 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 9890: 00648518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 9891: 005b0ba0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 9892: 0064942c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 9893: 00415fb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 9893: 00415f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 9894: 0064994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 9895: 005a7d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 9896: 00690a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 9897: 0043bb25 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 9897: 0043bae5 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 9898: 0027a981 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 9899: 0023ad45 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 9900: 0064a31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 9901: 004213c9 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 9901: 00421389 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 9902: 0064bde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 9903: 003c159d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 9904: 00380119 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 9903: 003c155d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 9904: 003800d9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 9905: 00642e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 9906: 00265d29 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 9907: 00644844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 9908: 00348f41 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 9908: 00348f01 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 9909: 00645420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 9910: 0063dd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 9911: 005a6818 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 9912: 001aff1d 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 9913: 00691828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ - 9914: 00441245 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 9914: 00441205 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 9915: 0063a290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 9916: 002ce2ad 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 9917: 002cbed1 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 9918: 001a9dd9 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 9919: 005855d4 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 9920: 00424269 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 9920: 00424229 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 9921: 006908c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 9922: 00691692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 9923: 003120bd 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 9923: 0031207d 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 9924: 00640494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 9925: 006907b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 9926: 003dfaf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 9926: 003dfab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 9927: 00278cd9 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 9928: 00640984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 9929: 001b18d1 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 9930: 006465c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 9931: 0069081a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ 9932: 002e7499 240 FUNC GLOBAL DEFAULT 12 helper_flcmpd │ │ │ │ - 9933: 002f39b9 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 9933: 002f3979 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 9934: 0025f699 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 9935: 00419dc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 9935: 00419d89 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 9936: 00690170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 9937: 0064c168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 9938: 00690ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 9939: 0033ff7d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 9939: 0033ff3d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 9940: 00251281 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 9941: 0025509d 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 9942: 001889a1 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 9943: 006914aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_INTERRUPT_DSTATE │ │ │ │ 9944: 00691452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 9945: 00426abd 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 9945: 00426a7d 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 9946: 0064bea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 9947: 0064a080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 9948: 0040206d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 9948: 0040202d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ 9949: 0020df71 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 9950: 00690e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 9951: 00286399 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 9952: 002e73c9 208 FUNC GLOBAL DEFAULT 12 helper_flcmps │ │ │ │ 9953: 00690c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9954: 00465b99 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 9954: 00465b59 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 9955: 00259ded 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 9956: 00690f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 9957: 0069088c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 9958: 003dd709 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 9959: 0032b425 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 9958: 003dd6c9 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 9959: 0032b3e5 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 9960: 00690058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 9961: 003f6a8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 9961: 003f6a4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 9962: 002c58e9 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 9963: 002dc4e9 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 9964: 00646b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 9965: 0034ca35 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 9965: 0034c9f5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 9966: 0068fd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 9967: 0040eb5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 9968: 00462af9 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 9967: 0040eb1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 9968: 00462ab9 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 9969: 00691166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 9970: 00690844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 9971: 002affd5 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 9972: 00325f99 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 9972: 00325f59 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 9973: 002e04ad 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 9974: 0020dc49 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 9975: 0045b111 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 9975: 0045b0d1 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 9976: 002bc5b1 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 9977: 003edbb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 9978: 00409f41 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 9979: 0040ed91 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 9977: 003edb79 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 9978: 00409f01 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 9979: 0040ed51 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 9980: 005a6794 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 9981: 00691812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 9982: 00643604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 9983: 0063d300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 9984: 004084f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 9984: 004084b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 9985: 002d7749 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 9986: 002c8d2d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 9987: 00457241 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 9987: 00457201 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 9988: 0064ae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 9989: 006397c0 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 9990: 00691760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 9991: 003cda81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 9991: 003cda41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 9992: 0069180c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9993: 003df865 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 9993: 003df825 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 9994: 001edff9 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ - 9995: 003d0211 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 9995: 003d01d1 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 9996: 00691df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 9997: 001aee1d 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 9998: 002cbf2d 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 9999: 00410c3d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 9999: 00410bfd 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 10000: 0064b704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 10001: 006912be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 10002: 0064c284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 10003: 0063a67c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 10004: 003c19d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 10004: 003c1995 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 10005: 0068fd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 10006: 006393e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 10007: 00691674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 10008: 00691522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 10009: 0063cd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 10010: 003edca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 10010: 003edc69 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 10011: 006441b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 10012: 0069027e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 10013: 0069072e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 10014: 004582d5 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 10015: 00442a69 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 10014: 00458295 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 10015: 00442a29 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 10016: 00644ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 10017: 0063f9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 10018: 006446d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 10019: 00690390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 10020: 001b2151 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 10021: 00691846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 10022: 002602d9 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 10023: 006910e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 10024: 00292fa1 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 10025: 0068fda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 10026: 003e3ecd 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 10026: 003e3e8d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 10027: 001e90c9 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 10028: 0064ac38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ - 10029: 002efc19 138 FUNC GLOBAL DEFAULT 12 cpu_get_psr │ │ │ │ + 10029: 002efbdd 138 FUNC GLOBAL DEFAULT 12 cpu_get_psr │ │ │ │ 10030: 002c6435 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 10031: 00691566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ - 10032: 00426675 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 10032: 00426635 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 10033: 0063fe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 10034: 00690060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ - 10035: 00421fa9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 10036: 004225dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 10037: 0045ef89 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 10035: 00421f69 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 10036: 0042259d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 10037: 0045ef49 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 10038: 00690fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 10039: 00691218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 10040: 002f0d7d 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 10040: 002f0d3d 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 10041: 00647e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 10042: 001c6b45 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 10043: 0063b8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 10044: 0064d074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 10045: 002c0085 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 10046: 00439975 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 10046: 00439935 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 10047: 002c9039 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 10048: 001ad671 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 10049: 003b6c01 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 10050: 003fbe9d 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 10051: 004211e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ - 10052: 0031d38d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 10049: 003b6bc1 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 10050: 003fbe5d 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 10051: 004211a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 10052: 0031d34d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 10053: 006910ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 10054: 006450d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 10055: 00309d71 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 10055: 00309d31 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 10056: 00643f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 10057: 005924f0 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 10058: 006423a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 10059: 001f1031 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 10060: 00690e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ - 10061: 003c1c2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 10061: 003c1bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 10062: 002332bd 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 10063: 0063b8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 10064: 0069039a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 10065: 00680138 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 10066: 00386539 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 10066: 003864f9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 10067: 00690e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 10068: 004515b9 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 10068: 00451579 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 10069: 0021cfa9 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 10070: 006911f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 10071: 003ed39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 10071: 003ed35d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 10072: 00250101 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 10073: 00690102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 10074: 0041e6c1 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 10075: 003dc451 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 10074: 0041e681 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 10075: 003dc411 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 10076: 0069001a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 10077: 005ab90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 10078: 003dfdbd 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 10078: 003dfd7d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 10079: 002c59e5 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 10080: 00284145 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 10081: 0068fffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 10082: 00690c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_ICACHE_FREEZE_DSTATE │ │ │ │ 10083: 00690104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 10084: 003e7e4d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 10084: 003e7e0d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 10085: 00220ff1 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 10086: 001af3fd 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 10087: 0040f809 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 10087: 0040f7c9 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 10088: 005ab360 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 10089: 002dbcd1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 10090: 006478e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 10091: 003eadc9 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 10091: 003ead89 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 10092: 002d7509 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 10093: 005a6710 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 10094: 00639fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 10095: 006915fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 10096: 00647b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 10097: 0063a130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 10098: 00690a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 10099: 002f5011 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 10099: 002f4fd1 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 10100: 00645360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 10101: 00280721 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 10102: 002f2055 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 10102: 002f2015 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 10103: 0063c988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 10104: 00202fa5 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 10105: 0042a1bd 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 10105: 0042a17d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ 10106: 001fba31 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 10107: 00294d79 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 10108: 002bf8b1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 10109: 002950bd 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 10110: 00641700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 10111: 00458dcd 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 10112: 00301725 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 10113: 004424d1 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 10114: 00310761 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 10111: 00458d8d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 10112: 003016e5 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 10113: 00442491 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 10114: 00310721 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 10115: 0063b350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 10116: 001b8b3d 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 10117: 0053fd4c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 10118: 003dd4f5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 10117: 0053fd14 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 10118: 003dd4b5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 10119: 0063d5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 10120: 00227cfd 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 10121: 00592b64 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 10122: 00445fd5 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 10122: 00445f95 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 10123: 002605ed 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 10124: 006413e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 10125: 00690a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 10126: 006906f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 10127: 003f8429 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 10127: 003f83e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 10128: 001baacd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 10129: 0043302d 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 10129: 00432fed 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 10130: 001f5f69 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 10131: 002131b5 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 10132: 00354c35 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 10132: 00354bf5 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 10133: 005908f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 10134: 0025d64d 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 10135: 00691876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 10136: 0069037a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 10137: 002dfecd 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 10138: 00593844 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 10139: 00691e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 10140: 00350f71 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 10140: 00350f31 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 10141: 0025cc0d 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 10142: 001e36bd 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 10143: 0069078c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 10144: 00425fc9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 10144: 00425f89 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 10145: 002d3ced 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 10146: 003ed799 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 10146: 003ed759 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 10147: 005ac3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 10148: 0019aec1 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 10149: 004575e5 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 10149: 004575a5 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 10150: 006906c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 10151: 0069016a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 10152: 0063e4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 10153: 00649adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 10154: 0063fee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 10155: 0069172e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ - 10156: 003f31c9 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 10156: 003f3189 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 10157: 006908dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 10158: 00691d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 10159: 006464b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 10160: 003b9201 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 10160: 003b91c1 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 10161: 00259b31 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 10162: 003aa221 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 10162: 003aa1e1 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 10163: 0064a2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 10164: 003f2aa9 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 10164: 003f2a69 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 10165: 005925fc 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 10166: 00409be1 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 10166: 00409ba1 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 10167: 0064c7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 10168: 0041e0dd 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 10169: 002fa99d 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 10168: 0041e09d 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 10169: 002fa95d 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 10170: 006901fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 10171: 0063a55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ - 10172: 004113fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 10173: 00459789 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 10172: 004113bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 10173: 00459749 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 10174: 002c9365 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 10175: 005a3068 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 10176: 001a7d89 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ - 10177: 00321675 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 10177: 00321635 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 10178: 001dc355 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 10179: 006902b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 10180: 0019c2d1 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 10181: 00401b15 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 10182: 0034855d 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 10183: 003aefcd 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 10181: 00401ad5 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 10182: 0034851d 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 10183: 003aef8d 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 10184: 00648408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 10185: 00691572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 10186: 004090d9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 10186: 00409099 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 10187: 00288719 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 10188: 00648b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 10189: 00642470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 10190: 00414c79 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 10190: 00414c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 10191: 0063a220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ - 10192: 00347b59 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 10192: 00347b19 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 10193: 0023608d 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 10194: 006908c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 10195: 002c5eb9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 10196: 00691220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 10197: 00641ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 10198: 006910ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 10199: 0023ffa9 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 10200: 0041dd81 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 10200: 0041dd41 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 10201: 00641f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 10202: 002c8bad 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 10203: 00691006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 10204: 00255a51 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 10205: 005908e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 10206: 00690560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 10207: 001c7311 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 10208: 001db9b9 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 10209: 00432729 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 10210: 00420611 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 10211: 003f26fd 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 10209: 004326e9 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 10210: 004205d1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 10211: 003f26bd 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 10212: 0063ed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 10213: 003db775 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 10214: 003106a5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 10213: 003db735 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 10214: 00310665 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 10215: 0063e898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 10216: 0068fd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 10217: 00690802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 10218: 0043f1f9 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 10218: 0043f1b9 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 10219: 0063c0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 10220: 0040a101 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 10221: 0030a8fd 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 10220: 0040a0c1 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 10221: 0030a8bd 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 10222: 00593c5c 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 10223: 004411c5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 10223: 00441185 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 10224: 002e75ad 36 FUNC GLOBAL DEFAULT 12 helper_get_fsr │ │ │ │ - 10225: 003355d1 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 10225: 00335591 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 10226: 0024440d 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 10227: 00306d39 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 10228: 0030a38d 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 10227: 00306cf9 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 10228: 0030a34d 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 10229: 00293b25 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 10230: 003c44d9 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 10230: 003c4499 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 10231: 002c7c3d 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 10232: 001b7d0d 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 10233: 003fad79 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 10233: 003fad39 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 10234: 00645e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 10235: 001b10c9 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 10236: 0063e2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 10237: 005a7688 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 10238: 0041a021 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 10239: 00461671 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 10238: 00419fe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 10239: 00461631 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 10240: 00690520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 10241: 004480f9 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 10241: 004480b9 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 10242: 001b9711 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 10243: 002c84e5 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 10244: 001f1129 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 10245: 001e4081 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 10246: 003bed55 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 10246: 003bed15 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 10247: 001e8dd9 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 10248: 00217f2d 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ 10249: 005a3698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 10250: 0064b2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 10251: 005ac98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 10252: 0068f94f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 10253: 0069175a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 10254: 00643714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 10255: 001e73b1 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 10256: 003ba27d 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 10256: 003ba23d 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 10257: 0069125e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 10258: 00231a41 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 10259: 002fde3d 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 10259: 002fddfd 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 10260: 00639b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 10261: 002288d1 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 10262: 00644f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 10263: 001e4a61 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 10264: 001b4435 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 10265: 002f3e21 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 10265: 002f3de1 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 10266: 0063c3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 10267: 005a2e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 10268: 005ac2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 10269: 00260249 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 10270: 0068fbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 10271: 0068faf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 10272: 005a7fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 10273: 00643804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 10274: 003e2919 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 10275: 00422c6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 10276: 003487cd 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 10274: 003e28d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 10275: 00422c2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 10276: 0034878d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 10277: 002c5f41 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 10278: 005a7dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 10279: 0069009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 10280: 00644f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 10281: 006914e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 10282: 0063e798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 10283: 002c8eb1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 10284: 0068fd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 10285: 0063f0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 10286: 0063a490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 10287: 0063a56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 10288: 00641200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ - 10289: 0045cb19 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 10289: 0045cad9 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 10290: 00642230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 10291: 00691620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 10292: 0068fb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 10293: 001dc7c1 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 10294: 00232971 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 10295: 003fc2d9 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 10295: 003fc299 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 10296: 00642a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 10297: 00642440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 10298: 00279d45 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 10299: 00295c09 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 10300: 00543a70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 10300: 00543a38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 10301: 001b0465 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 10302: 00592c00 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 10303: 00213129 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 10304: 001b4341 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 10305: 00643dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 10306: 00292e2d 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 10307: 0063c7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 10308: 00690ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 10309: 003e43b1 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 10309: 003e4371 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 10310: 0063a170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 10311: 0069119a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 10312: 0063ea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 10313: 0068f985 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 10314: 00691dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ - 10315: 003e23f5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 10315: 003e23b5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 10316: 0068ff14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 10317: 0064975c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 10318: 00639c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 10319: 005a7604 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 10320: 0042c89d 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 10320: 0042c85d 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 10321: 00691854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 10322: 0063d5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 10323: 00244fbd 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 10324: 00641ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 10325: 00467b55 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 10325: 00467b15 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 10326: 00642760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 10327: 00690a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 10328: 00422ac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 10328: 00422a89 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 10329: 00641f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 10330: 0068fe80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 10331: 00642d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 10332: 0063e8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 10333: 0069170c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 10334: 005908c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 10335: 006913fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 10336: 0064b824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 10337: 0024c6a5 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 10338: 0029a32d 10056 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 10339: 001a9895 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 10340: 0029287d 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 10341: 00456bd5 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 10341: 00456b95 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 10342: 001878a1 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 10343: 00648b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 10344: 006901e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 10345: 006907f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 10346: 005a3488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 10347: 0064bfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 10348: 003edac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 10348: 003eda89 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 10349: 00642c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 10350: 003b6111 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 10350: 003b60d1 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 10351: 006462a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 10352: 00691858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 10353: 001af98d 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 10354: 003becc5 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 10354: 003bec85 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 10355: 0023ddc5 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 10356: 00690a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 10357: 0068fd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 10358: 00432961 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 10358: 00432921 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 10359: 0063de08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 10360: 006419e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 10361: 006902e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 10362: 00690d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 10363: 0064d254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 10364: 00690ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 10365: 00332211 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 10365: 003321d1 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 10366: 0064c394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 10367: 001e5285 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 10368: 001ba11d 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 10369: 00455435 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 10369: 004553f5 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 10370: 0063bdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 10371: 0021b7dd 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 10372: 0020e1c9 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 10373: 002d6a51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 10374: 001e326d 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 10375: 00639e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 10376: 002c97f5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 10377: 00452805 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 10377: 004527c5 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 10378: 006902a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 10379: 003e4ce5 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 10379: 003e4ca5 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 10380: 005ac77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ 10381: 002e76d5 400 FUNC GLOBAL DEFAULT 12 sparc_cpu_gdb_read_register │ │ │ │ - 10382: 003f968d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 10383: 00408f69 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 10384: 003f3b21 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 10382: 003f964d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 10383: 00408f29 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 10384: 003f3ae1 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 10385: 00640314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 10386: 003ddb0d 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 10386: 003ddacd 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 10387: 001e70c1 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 10388: 003e0129 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 10389: 003c26f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 10388: 003e00e9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 10389: 003c26b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 10390: 00644f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 10391: 004433d1 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 10391: 00443391 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 10392: 00640834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 10393: 006916d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 10394: 0068fcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 10395: 0041c921 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 10395: 0041c8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 10396: 002a57d1 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 10397: 00432ce1 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 10397: 00432ca1 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 10398: 0022b719 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 10399: 002c5fc9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 10400: 0063b638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 10401: 00646478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 10402: 00639820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 10403: 00427741 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 10403: 00427701 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 10404: 0068fae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 10405: 00690eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 10406: 002c91d1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 10407: 003d08d9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 10407: 003d0899 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 10408: 001f08c1 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 10409: 005a6a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 10410: 006436c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 10411: 00645cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 10412: 0069071a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 10413: 003ee375 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 10414: 0040bd69 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 10415: 003340ed 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 10413: 003ee335 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 10414: 0040bd29 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 10415: 003340ad 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 10416: 0069118c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 10417: 00201a5d 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 10418: 005a20d8 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 10419: 0063b194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 10420: 003c3109 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 10420: 003c30c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 10421: 00271d7d 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 10422: 006489c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 10423: 0069025c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 10424: 006482f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 10425: 003ccc31 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 10425: 003ccbf1 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 10426: 00284de9 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 10427: 004507d1 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 10427: 00450791 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 10428: 0063ea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 10429: 005a7580 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 10430: 00227dad 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 10431: 00647df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 10432: 003e6fdd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 10432: 003e6f9d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 10433: 0064cff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 10434: 00645c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 10435: 0020b5d9 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 10436: 006396d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 10437: 00690c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 10438: 0068fc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 10439: 0032bc25 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 10439: 0032bbe5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 10440: 001b7e49 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 10441: 003ce10d 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 10441: 003ce0cd 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 10442: 0068ff12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 10443: 0068fd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 10444: 002d8d5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 10445: 002c9a81 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ - 10446: 0042f535 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 10446: 0042f4f5 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 10447: 001bb095 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 10448: 004129f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 10448: 004129b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 10449: 00691a44 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 10450: 0032dc61 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 10450: 0032dc21 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 10451: 0064abf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 10452: 003f84dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 10452: 003f849d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 10453: 002de119 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 10454: 0064985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 10455: 006429c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 10456: 006915b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 10457: 00408171 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 10457: 00408131 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 10458: 002d4385 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 10459: 00213085 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ - 10460: 003c5f31 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 10461: 00412a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 10460: 003c5ef1 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 10461: 00412a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 10462: 001bf401 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 10463: 0020ee71 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 10464: 00691438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 10465: 006483c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 10466: 002632f1 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 10467: 003adc55 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 10468: 004081ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 10467: 003adc15 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 10468: 0040816d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 10469: 00292b45 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 10470: 003408d9 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 10470: 00340899 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 10471: 00640614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 10472: 005ab3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 10473: 001d9da9 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 10474: 005a69a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 10475: 002da1c9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 10476: 002d6751 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 10477: 0028b569 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 10478: 003cdf05 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 10479: 003aaba9 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 10480: 0040f999 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 10478: 003cdec5 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 10479: 003aab69 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 10480: 0040f959 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 10481: 00647978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 10482: 0069047e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 10483: 00257249 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 10484: 003dfce5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 10485: 004235fd 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 10486: 0040ec89 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 10484: 003dfca5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 10485: 004235bd 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 10486: 0040ec49 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 10487: 0063edd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 10488: 006909d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 10489: 006499ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 10490: 00691832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 10491: 003c98d1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 10491: 003c9891 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 10492: 00690782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 10493: 0063db0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 10494: 00358f1d 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 10494: 00358edd 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 10495: 00188205 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 10496: 001b1b09 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 10497: 001e2e29 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 10498: 003c71f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 10498: 003c71b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 10499: 00690f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 10500: 006905ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 10501: 002c00e5 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 10502: 002fd4f9 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 10502: 002fd4b9 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 10503: 00690930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 10504: 00691356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 10505: 0042cd69 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 10505: 0042cd29 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 10506: 0063e5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 10507: 0069023a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 10508: 00691dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 10509: 00690748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 10510: 00448115 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 10510: 004480d5 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 10511: 0064b1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10512: 006912e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 10513: 003e8351 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 10514: 003fbf61 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 10515: 003342d5 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ - 10516: 003c2191 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ - 10517: 0055fb14 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ + 10513: 003e8311 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 10514: 003fbf21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 10515: 00334295 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 10516: 003c2151 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 10517: 0055fadc 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ 10518: 00647b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 10519: 0041d721 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 10520: 002f73fd 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 10519: 0041d6e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 10520: 002f73bd 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 10521: 0064b894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 10522: 00691818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 10523: 001b1029 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 10524: 0063fb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 10525: 0032984d 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 10525: 0032980d 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 10526: 00592690 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 10527: 006908fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 10528: 005924a4 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 10529: 002f9759 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 10529: 002f9719 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 10530: 0063d9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 10531: 0064cbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 10532: 00690fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 10533: 0063a400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 10534: 0030fa85 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 10535: 003141b1 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ - 10536: 003566d5 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 10537: 004336c9 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 10534: 0030fa45 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 10535: 00314171 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 10536: 00356695 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 10537: 00433689 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 10538: 0064cc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 10539: 006913c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 10540: 0041dac1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 10540: 0041da81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 10541: 0069010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 10542: 0063ba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 10543: 0064a828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 10544: 0069187a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 10545: 001f1081 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 10546: 0043d685 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 10546: 0043d645 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 10547: 0023a699 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 10548: 006914ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 10549: 0064a3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 10550: 00590864 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 10551: 002b5e1d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 10552: 0064cb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 10553: 005ad600 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 10554: 003359cd 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 10554: 0033598d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 10555: 00691564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 10556: 0068fdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 10557: 0023ef55 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 10558: 006490f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 10559: 006913be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 10560: 002c9d41 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 10561: 00463485 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 10562: 00445ae5 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 10563: 00432e19 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 10561: 00463445 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 10562: 00445aa5 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 10563: 00432dd9 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 10564: 00690f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ - 10565: 0037bccd 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 10565: 0037bc8d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 10566: 00646298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 10567: 006904d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 10568: 002f5411 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ - 10569: 0044f64d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 10570: 0045ec45 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 10571: 003cd161 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 10572: 0042d365 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 10573: 003518b9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 10568: 002f53d1 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 10569: 0044f60d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 10570: 0045ec05 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 10571: 003cd121 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 10572: 0042d325 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 10573: 00351879 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 10574: 005aa25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 10575: 0063a040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 10576: 001b8ec9 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 10577: 0068f9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 10578: 0068fb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 10579: 003c84ed 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 10579: 003c84ad 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 10580: 0023b179 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ - 10581: 00460ad1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 10581: 00460a91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 10582: 0027af51 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 10583: 001b8d8d 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 10584: 003ea7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 10584: 003ea761 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 10585: 00641470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 10586: 00690486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 10587: 003bf555 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 10587: 003bf515 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 10588: 0064b2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 10589: 003fbb49 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 10589: 003fbb09 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 10590: 00643884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 10591: 00342789 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 10591: 00342749 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 10592: 00592468 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 10593: 005a6920 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 10594: 004134d5 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 10595: 003ea765 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 10594: 00413495 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 10595: 003ea725 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 10596: 006909a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 10597: 0025e29d 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 10598: 0042626d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 10598: 0042622d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 10599: 00225ca1 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 10600: 0063c658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 10601: 00520a98 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 10601: 00520a60 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 10602: 0063ba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ - 10603: 0030efa1 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 10603: 0030ef61 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 10604: 006429d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 10605: 001b8ffd 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 10606: 006467f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 10607: 002c7589 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 10608: 00646358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 10609: 005aa994 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 10610: 0069155c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 10611: 003f9549 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 10611: 003f9509 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 10612: 0063fea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 10613: 0063eb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 10614: 002bf999 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 10615: 0032bc9d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 10616: 003e0949 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 10615: 0032bc5d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 10616: 003e0909 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 10617: 0068fb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 10618: 00690012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 10619: 002c7e15 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 10620: 00431f9d 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 10620: 00431f5d 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 10621: 00690f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 10622: 003c6d11 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 10622: 003c6cd1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 10623: 0063da6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 10624: 0037a77d 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 10624: 0037a73d 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 10625: 00244775 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 10626: 00690182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10627: 0038743d 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 10627: 003873fd 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 10628: 006900a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 10629: 00641930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 10630: 0063e968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 10631: 006904b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 10632: 00691e2c 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 10633: 00410081 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 10634: 0042d445 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 10633: 00410041 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 10634: 0042d405 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 10635: 00644574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 10636: 00646628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 10637: 00646228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 10638: 005a5060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 10639: 0041bf45 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 10639: 0041bf05 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 10640: 00642630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 10641: 003ba15d 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 10641: 003ba11d 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 10642: 0064ce34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 10643: 00646488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 10644: 0063d280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 10645: 0063c7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 10646: 00285199 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 10647: 00690482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 10648: 0063d790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 10649: 0064ba74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 10650: 002a9fe5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 10651: 005a8054 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 10652: 00690f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 10653: 005a4820 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 10654: 0063aaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 10655: 00324c31 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 10655: 00324bf1 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 10656: 0063a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 10657: 0044c21d 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 10657: 0044c1dd 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 10658: 00647d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 10659: 0069012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ - 10660: 0034a0d1 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 10660: 0034a091 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 10661: 0063ea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 10662: 006900de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 10663: 00642bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 10664: 00646a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 10665: 0063b4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 10666: 00433349 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 10667: 003be431 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 10666: 00433309 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 10667: 003be3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 10668: 00639cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 10669: 006905ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 10670: 0044ecc1 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 10670: 0044ec81 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 10671: 001e366d 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 10672: 00445145 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 10673: 003d6df9 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 10672: 00445105 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 10673: 003d6db9 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 10674: 001e4599 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 10675: 00639b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 10676: 0064c5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 10677: 003f74c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 10678: 003bf61d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 10677: 003f7485 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 10678: 003bf5dd 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 10679: 0069140c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 10680: 006910f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 10681: 0068faea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 10682: 0063eef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 10683: 006916fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 10684: 003481ad 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ - 10685: 003022d1 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 10686: 004514d1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 10687: 0035529d 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 10684: 0034816d 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 10685: 00302291 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 10686: 00451491 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 10687: 0035525d 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 10688: 002df241 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 10689: 00644404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 10690: 001fb451 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 10691: 0026fd5d 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 10692: 00593ce8 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 10693: 00351199 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 10693: 00351159 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 10694: 006904a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 10695: 00691da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 10696: 00648f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 10697: 003c31f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 10697: 003c31b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 10698: 00690c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_BAD_ADDR_DSTATE │ │ │ │ - 10699: 0045f125 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ - 10700: 0032aff1 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 10699: 0045f0e5 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ + 10700: 0032afb1 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 10701: 00645dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 10702: 0063b678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 10703: 004698cd 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 10704: 004608ad 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 10705: 00543b78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 10703: 0046988d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 10704: 0046086d 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 10705: 00543b40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 10706: 00691e2a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 10707: 004481e5 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 10707: 004481a5 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 10708: 00644894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 10709: 00690100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 10710: 006483f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 10711: 0064b434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ - 10712: 00415ec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 10712: 00415e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 10713: 0021cd35 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 10714: 0069020c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 10715: 00301c89 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 10715: 00301c49 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 10716: 0027da99 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ - 10717: 002f673d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 10717: 002f66fd 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 10718: 00212ee1 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 10719: 00691782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 10720: 00690a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 10721: 003ee78d 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 10721: 003ee74d 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 10722: 0068f92e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 10723: 00593640 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 10724: 0063bc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 10725: 006906f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 10726: 00641d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 10727: 006913f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 10728: 002c1e31 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 10729: 0068fce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 10730: 0064cb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 10731: 003fb7f1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 10731: 003fb7b1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 10732: 0068fdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 10733: 0044dbc5 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 10734: 003f5a2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 10733: 0044db85 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 10734: 003f59ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 10735: 00649c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 10736: 0063bcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 10737: 0063a0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 10738: 0069094c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 10739: 006902b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 10740: 00690316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 10741: 0064a998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 10742: 00690876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 10743: 002b7181 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 10744: 0063dd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 10745: 0042d525 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 10745: 0042d4e5 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 10746: 00691a5d 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 10747: 00340bad 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 10747: 00340b6d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 10748: 002de37d 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 10749: 00639730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 10750: 00643a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 10751: 0027a719 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 10752: 006465f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 10753: 00690fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 10754: 00690e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 10755: 00467811 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 10755: 004677d1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 10756: 001b7c6d 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 10757: 003863b9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 10757: 00386379 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 10758: 0063bc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 10759: 0068fbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ 10760: 002e7ac5 80 FUNC GLOBAL DEFAULT 12 helper_tsubcctv │ │ │ │ - 10761: 002fe7ad 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 10761: 002fe76d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 10762: 00641120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ - 10763: 0044bf95 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 10763: 0044bf55 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 10764: 002710a9 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ - 10765: 00460931 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 10766: 00432ad1 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 10765: 004608f1 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 10766: 00432a91 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 10767: 002d72c5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 10768: 00641680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 10769: 00690128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 10770: 002570e1 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 10771: 0068fe16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 10772: 006903be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 10773: 0069110a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 10774: 00464769 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 10774: 00464729 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 10775: 00690f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 10776: 00641660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 10777: 00648a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 10778: 00690074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 10779: 00642720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 10780: 00690f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 10781: 00333a91 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 10781: 00333a51 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 10782: 006900a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 10783: 002f6845 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 10783: 002f6805 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 10784: 006905b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 10785: 00640804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 10786: 00690d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 10787: 00284f31 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 10788: 00417c45 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 10788: 00417c05 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 10789: 0023b6a9 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 10790: 002fd385 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 10790: 002fd345 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 10791: 005abeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 10792: 0059c260 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 10793: 00350df9 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 10794: 003c54e1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 10793: 00350db9 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 10794: 003c54a1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 10795: 0068f963 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 10796: 006403e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 10797: 00648918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 10798: 006910ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 10799: 0064a38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 10800: 0028679d 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 10801: 0032bbb5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 10802: 004036d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 10803: 00464a75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 10801: 0032bb75 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 10802: 00403691 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 10803: 00464a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 10804: 00690fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ - 10805: 004632b1 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ - 10806: 0041ada9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 10807: 003c91c9 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 10805: 00463271 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 10806: 0041ad69 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 10807: 003c9189 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 10808: 005ab804 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 10809: 00309df9 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 10809: 00309db9 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 10810: 006407a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 10811: 00643ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 10812: 0063b648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 10813: 002c4099 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 10814: 00644164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 10815: 003df991 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 10816: 00309c29 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 10817: 003feff5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 10818: 00418f01 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 10815: 003df951 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 10816: 00309be9 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 10817: 003fefb5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 10818: 00418ec1 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 10819: 0063b040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 10820: 006912f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 10821: 00349c45 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ - 10822: 003dddf1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 10821: 00349c05 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 10822: 003dddb1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 10823: 0068fb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 10824: 002fb3cd 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 10824: 002fb38d 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 10825: 002b5e3d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 10826: 002f2031 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ - 10827: 00305e51 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 10826: 002f1ff1 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 10827: 00305e11 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 10828: 00690c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 10829: 0034888d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 10830: 0042c555 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 10831: 004573bd 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 10829: 0034884d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 10830: 0042c515 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 10831: 0045737d 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 10832: 0026b001 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ - 10833: 004420e5 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 10833: 004420a5 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 10834: 00690caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 10835: 00284ee9 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 10836: 0069043e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 10837: 00189139 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 10838: 001ee7c9 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 10839: 00691360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 10840: 0025d4c1 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 10841: 00553798 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 10841: 00553760 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 10842: 0068fe44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 10843: 00256bd5 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 10844: 00642de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ - 10845: 003c8f4d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 10846: 003345c5 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 10845: 003c8f0d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 10846: 00334585 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 10847: 0025f281 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 10848: 006446f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 10849: 00432f5d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 10849: 00432f1d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 10850: 0068fc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ - 10851: 00321311 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 10851: 003212d1 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 10852: 0023d295 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 10853: 0068ffc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 10854: 0041756d 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 10854: 0041752d 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 10855: 00640164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 10856: 00690a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 10857: 006412c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 10858: 002b7539 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 10859: 006486f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 10860: 0064a838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 10861: 0040adb5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 10861: 0040ad75 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 10862: 0063e948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 10863: 00336b85 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 10863: 00336b45 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 10864: 0063ea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 10865: 00643b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 10866: 005b1228 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 10867: 00691616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 10868: 0068fad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 10869: 004143ed 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 10869: 004143ad 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 10870: 0064cb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 10871: 0063eeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 10872: 002c7719 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 10873: 0041aced 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 10873: 0041acad 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 10874: 0063b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 10875: 0041dee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 10876: 00415b3d 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 10877: 0036fcd9 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 10875: 0041dea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 10876: 00415afd 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 10877: 0036fc99 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 10878: 006902f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 10879: 0043b74d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 10879: 0043b70d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 10880: 0063949c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 10881: 003aead1 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 10881: 003aea91 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 10882: 001b85a1 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 10883: 0030a359 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 10884: 003ff399 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 10883: 0030a319 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 10884: 003ff359 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 10885: 00691db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 10886: 00329ef9 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 10886: 00329eb9 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 10887: 002c7fb1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 10888: 003cddfd 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 10889: 00349f39 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 10888: 003cddbd 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 10889: 00349ef9 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 10890: 00296ba9 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 10891: 0034717d 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 10891: 0034713d 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 10892: 006435e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 10893: 0069130a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 10894: 00690d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 10895: 00643f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 10896: 0063ecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 10897: 00225d89 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 10898: 001e7731 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 10899: 0064c1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 10900: 003ca91d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 10900: 003ca8dd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 10901: 005a4ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 10902: 0068f9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 10903: 001b1595 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 10904: 00250111 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 10905: 003d1dc9 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 10905: 003d1d89 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 10906: 005a2a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 10907: 002457f1 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 10908: 0064c574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 10909: 003ec3b1 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 10909: 003ec371 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 10910: 00648d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 10911: 0064cbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 10912: 00309455 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 10912: 00309415 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 10913: 0063b9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 10914: 006911c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 10915: 0063e7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 10916: 0069021a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 10917: 0064a6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 10918: 005a4694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ 10919: 005963c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 10920: 0069153a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 10921: 00690afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10922: 0024447d 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 10923: 0045ea85 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 10923: 0045ea45 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 10924: 00648238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 10925: 00691750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 10926: 0063d060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 10927: 00641460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 10928: 00646168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 10929: 0064ce24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 10930: 006915a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 10931: 004552d5 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 10932: 0046969d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 10931: 00455295 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 10932: 0046965d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 10933: 0063b688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 10934: 001b7379 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 10935: 00690d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ - 10936: 004211a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 10936: 00421165 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 10937: 0068f6b7 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 10938: 00690348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 10939: 002c1d35 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 10940: 001bceb1 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 10941: 0026d431 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 10942: 00240129 252 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ 10943: 0023664d 20 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ @@ -10949,22 +10949,22 @@ │ │ │ │ 10945: 002492a9 40 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 10946: 00690e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 10947: 006800b0 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 10948: 00691d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 10949: 0064b784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 10950: 00644be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 10951: 00645440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 10952: 00439a89 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 10952: 00439a49 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 10953: 00644aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 10954: 00643b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 10955: 00690ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 10956: 0068fa62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 10957: 00417b61 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 10957: 00417b21 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 10958: 00690994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 10959: 00446e11 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 10959: 00446dd1 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 10960: 00691730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 10961: 0064a948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 10962: 00691d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 10963: 00643614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 10964: 00691038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 10965: 00690666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 10966: 00690ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ @@ -10972,633 +10972,633 @@ │ │ │ │ 10968: 00294911 128 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 10969: 001f5f1d 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 10970: 00648588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 10971: 0025fd81 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 10972: 005aaa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 10973: 0063e9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 10974: 00691e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 10975: 00448ed9 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 10975: 00448e99 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 10976: 0068fc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 10977: 0023d095 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 10978: 001b541d 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 10979: 0068fb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 10980: 00648ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 10981: 0028315d 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 10982: 0025e0fd 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 10983: 00398c35 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 10983: 00398bf5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 10984: 0068fbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 10985: 00639ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 10986: 00646108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 10987: 003e5619 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 10987: 003e55d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 10988: 0064b334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 10989: 001a9791 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 10990: 003d6979 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ - 10991: 00462d59 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 10990: 003d6939 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 10991: 00462d19 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 10992: 00215ce9 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 10993: 001ab139 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 10994: 0068f992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 10995: 006900f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 10996: 00690b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 10997: 00457099 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 10997: 00457059 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 10998: 00200fe9 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 10999: 00646fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 11000: 005925a0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 11001: 0068fcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 11002: 00690b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 11003: 00690522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 11004: 00640354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 11005: 0046463d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 11006: 0045f1bd 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 11007: 003ae429 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 11008: 00323c61 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 11005: 004645fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 11006: 0045f17d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 11007: 003ae3e9 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 11008: 00323c21 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 11009: 00690e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 11010: 0063fbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 11011: 00447081 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 11011: 00447041 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 11012: 001ac9a9 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 11013: 0033c4ed 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 11013: 0033c4ad 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 11014: 00691756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 11015: 00644964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 11016: 0029281d 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 11017: 0063cd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ - 11018: 002f7481 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 11018: 002f7441 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 11019: 0064bfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 11020: 00646c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 11021: 0044c5cd 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 11021: 0044c58d 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 11022: 00690eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 11023: 006912a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 11024: 002a56fd 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 11025: 006913e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ - 11026: 00411ad5 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 11026: 00411a95 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 11027: 001fe1c5 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 11028: 00643624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 11029: 00189285 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 11030: 00227c95 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ - 11031: 004512f1 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 11031: 004512b1 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 11032: 005930e4 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 11033: 004238ad 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 11033: 0042386d 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 11034: 00245395 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 11035: 00271d1d 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 11036: 004572e1 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 11036: 004572a1 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 11037: 0064cc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 11038: 0058e28c 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 11039: 00445ded 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 11039: 00445dad 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 11040: 0063c708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 11041: 00296d75 4 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 11042: 00382aa9 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 11042: 00382a69 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 11043: 0064b424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 11044: 002aa049 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 11045: 001b8071 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 11046: 006915da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 11047: 002de395 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 11048: 002d9c81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 11049: 0064d014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 11050: 00691570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 11051: 00408789 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 11051: 00408749 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 11052: 002c5999 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 11053: 00691774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 11054: 0041f0e1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 11054: 0041f0a1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 11055: 0063ece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 11056: 006442e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 11057: 00590810 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 11058: 003492e9 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 11058: 003492a9 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 11059: 002a4dd1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 11060: 0063c124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 11061: 0068fa02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 11062: 003e04b1 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 11062: 003e0471 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 11063: 006911fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 11064: 00691402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 11065: 00691748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 11066: 003e820d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 11066: 003e81cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 11067: 0069162c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 11068: 00691cf0 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 11069: 003c8679 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 11069: 003c8639 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 11070: 0069135e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 11071: 003e4909 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 11072: 00434cc1 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 11071: 003e48c9 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 11072: 00434c81 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 11073: 00690762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 11074: 0024f539 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 11075: 002c78a9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 11076: 00648988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 11077: 00189265 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 11078: 0025d10d 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 11079: 00690e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 11080: 006912e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 11081: 0064bb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 11082: 00462a31 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 11082: 004629f1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 11083: 00642960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 11084: 0064abb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 11085: 002bc575 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 11086: 003c1741 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 11086: 003c1701 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 11087: 0069007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 11088: 00690242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 11089: 00690b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 11090: 0063b84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 11091: 001cac61 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 11092: 0068fd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 11093: 002929b5 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 11094: 00690072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 11095: 00423b35 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 11096: 00425735 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 11095: 00423af5 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 11096: 004256f5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 11097: 00647a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 11098: 00690ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 11099: 00690ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 11100: 001fe54d 44 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 11101: 00245741 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 11102: 002c8141 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 11103: 006909d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 11104: 001ba739 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 11105: 00307115 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ - 11106: 003e35dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 11107: 002f6675 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 11105: 003070d5 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 11106: 003e359d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 11107: 002f6635 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 11108: 0068face 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ - 11109: 00443d31 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 11110: 003ef4c9 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 11109: 00443cf1 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 11110: 003ef489 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 11111: 006908c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 11112: 001fb231 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 11113: 0068fc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 11114: 001b09d5 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 11115: 001dc3b1 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 11116: 00690f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 11117: 001f4b79 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 11118: 00646258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 11119: 002b6a41 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 11120: 0034730d 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 11121: 00462469 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 11120: 003472cd 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 11121: 00462429 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 11122: 00643c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 11123: 00252d75 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 11124: 0068f7d4 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 11125: 00464511 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 11126: 00438bd5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 11125: 004644d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 11126: 00438b95 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 11127: 0069107e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 11128: 0066e398 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 11129: 00272da5 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 11130: 0068fb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 11131: 002db571 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 11132: 006428a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 11133: 0068fc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 11134: 003e8c95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 11134: 003e8c55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 11135: 00649bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 11136: 0034c3a9 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 11136: 0034c369 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 11137: 0068fcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 11138: 003ef3a1 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 11138: 003ef361 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 11139: 00691434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 11140: 00647cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 11141: 00288615 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 11142: 006469a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 11143: 003cc829 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 11144: 0043e9c1 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 11145: 003c8c29 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 11143: 003cc7e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 11144: 0043e981 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 11145: 003c8be9 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 11146: 00691108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 11147: 002dc3f1 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 11148: 00432571 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 11148: 00432531 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 11149: 00690e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 11150: 002e0795 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 11151: 003ec26d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 11151: 003ec22d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 11152: 002a5731 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 11153: 002323f1 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 11154: 00691244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 11155: 0063ce70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 11156: 004193f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 11156: 004193b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 11157: 002df279 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 11158: 002bc679 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 11159: 00690e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 11160: 0063f9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 11161: 003fca99 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 11162: 003c33d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 11161: 003fca59 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 11162: 003c3399 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 11163: 002c5795 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 11164: 002d4e59 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 11165: 00690470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 11166: 00250ddd 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 11167: 003eb6d5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 11167: 003eb695 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 11168: 00644854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 11169: 006480a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 11170: 002db361 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 11171: 005a9578 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 11172: 0069177c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 11173: 00648b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 11174: 00690ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 11175: 003a9f09 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 11176: 00310afd 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 11175: 003a9ec9 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 11176: 00310abd 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 11177: 002d1ac1 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 11178: 0063d90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 11179: 00259ae5 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 11180: 0064962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 11181: 00596468 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 11182: 0064c2a4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ - 11183: 00452051 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 11184: 00457e9d 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 11183: 00452011 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 11184: 00457e5d 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 11185: 0063e268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 11186: 002b7869 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 11187: 00690ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 11188: 00462f79 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 11189: 0041a9ed 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 11190: 00322f59 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 11188: 00462f39 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 11189: 0041a9ad 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 11190: 00322f19 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 11191: 00647948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 11192: 00646888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 11193: 0029d5ed 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 11194: 00646e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 11195: 003cf11d 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 11195: 003cf0dd 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 11196: 002bd18d 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 11197: 00381675 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 11198: 004083c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 11197: 00381635 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 11198: 00408389 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 11199: 0068fc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 11200: 002c20bd 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 11201: 005ab888 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 11202: 003f8825 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 11203: 00358575 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 11202: 003f87e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 11203: 00358535 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 11204: 00690084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 11205: 0068ff10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 11206: 002d48d5 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 11207: 001c7489 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 11208: 00640124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 11209: 00690cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 11210: 002f2b51 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 11211: 003cf099 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 11210: 002f2b11 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 11211: 003cf059 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 11212: 0026db1d 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 11213: 00690268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 11214: 00691128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 11215: 00691226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 11216: 0041e335 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 11216: 0041e2f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 11217: 00592d24 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 11218: 003a8a8d 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 11219: 0042963d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 11218: 003a8a4d 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 11219: 004295fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 11220: 0063fe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 11221: 00639d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 11222: 006485c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 11223: 005a10cc 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 11224: 00315ab5 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 11224: 00315a75 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 11225: 00690566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 11226: 00649060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 11227: 00690086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 11228: 0063d260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 11229: 00593894 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 11230: 0026dae1 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 11231: 002360bd 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 11232: 006443f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 11233: 00639fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 11234: 00691172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 11235: 003c5729 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 11235: 003c56e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 11236: 001dc3b5 2 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 11237: 0025f7cd 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 11238: 00232e61 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 11239: 005a80d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 11240: 0063c7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 11241: 0043ccb9 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 11242: 003b6db9 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 11243: 002f516d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 11241: 0043cc79 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 11242: 003b6d79 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 11243: 002f512d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 11244: 0064b594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 11245: 004506d1 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 11246: 00351899 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 11245: 00450691 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 11246: 00351859 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 11247: 002c5e45 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 11248: 0041be81 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 11249: 005537d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 11250: 004108e1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 11248: 0041be41 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 11249: 00553798 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 11250: 004108a1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 11251: 006905cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 11252: 002e1079 340 FUNC GLOBAL DEFAULT 12 sparc_cpu_tlb_fill │ │ │ │ 11253: 00691084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 11254: 006913ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 11255: 00642da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 11256: 001db0ad 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 11257: 005a9cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 11258: 00690bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 11259: 00645c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 11260: 0068fdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 11261: 002fae15 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 11262: 00543a58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 11261: 002fadd5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 11262: 00543a20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 11263: 00690966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 11264: 00271be1 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 11265: 002f3c3d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 11265: 002f3bfd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 11266: 006435a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 11267: 00404af5 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 11267: 00404ab5 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 11268: 00251291 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 11269: 0063a190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 11270: 00593594 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 11271: 003f8ff5 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 11271: 003f8fb5 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 11272: 0064b5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 11273: 002dc4ad 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 11274: 00690c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 11275: 00302145 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ - 11276: 004223c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 11275: 00302105 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 11276: 00422381 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 11277: 005a0ec8 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 11278: 00690aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 11279: 0033eb3d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 11279: 0033eafd 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 11280: 006904c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 11281: 006469f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 11282: 00691da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 11283: 0068f93d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ - 11284: 003b6ee1 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 11284: 003b6ea1 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 11285: 00690548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 11286: 00641cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 11287: 00448eb1 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 11287: 00448e71 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 11288: 006916f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 11289: 00691816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 11290: 00227c31 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 11291: 0045a549 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 11291: 0045a509 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 11292: 005aa3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 11293: 0069048e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 11294: 00649db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 11295: 0045a119 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 11295: 0045a0d9 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 11296: 001fdf55 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 11297: 0045a291 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 11297: 0045a251 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ 11298: 0064a120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_NO_SWITCH_PSTATE_EVENT │ │ │ │ - 11299: 003027a1 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 11299: 00302761 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 11300: 0063bc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 11301: 0034094d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 11301: 0034090d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 11302: 006421c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 11303: 006905bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 11304: 00645c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 11305: 00226055 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 11306: 0064ce54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 11307: 0063a0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 11308: 00402411 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 11308: 004023d1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 11309: 001bab79 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 11310: 006435d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 11311: 0063c5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 11312: 00295b31 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 11313: 006905de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 11314: 0044edc5 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 11315: 003ed415 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 11316: 003ce975 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 11314: 0044ed85 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 11315: 003ed3d5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 11316: 003ce935 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 11317: 0064a938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 11318: 002446a1 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 11319: 00434031 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 11320: 003c5571 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 11319: 00433ff1 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 11320: 003c5531 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 11321: 00647958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 11322: 00690864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 11323: 00226115 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 11324: 0064ab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 11325: 002445a5 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 11326: 00225ea9 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 11327: 00640524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 11328: 0069082c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 11329: 0063d0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 11330: 00437b6d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 11331: 00500124 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 11330: 00437b2d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 11331: 005000ec 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 11332: 002c260d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 11333: 00593f9c 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 11334: 0068fd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 11335: 006914d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 11336: 00284cc9 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 11337: 00690b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 11338: 006903ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 11339: 0020b3a5 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 11340: 00690048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 11341: 0064cf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 11342: 0068fade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 11343: 002f3c7d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 11343: 002f3c3d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 11344: 001c5871 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 11345: 001b1069 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 11346: 002e0b49 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 11347: 0069010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 11348: 002dec8d 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 11349: 0068fff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 11350: 00639570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ 11351: 002ab459 372 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 11352: 00691234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 11353: 0068f9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 11354: 00648378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 11355: 0023df55 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 11356: 00460ac1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 11356: 00460a81 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 11357: 0064b754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 11358: 00592c14 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 11359: 0025126d 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 11360: 0063e8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 11361: 006915a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 11362: 00646ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 11363: 001d7315 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 11364: 004163f1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 11364: 004163b1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 11365: 001b10d1 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ 11366: 00691606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 11367: 002454a1 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 11368: 003edfb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 11368: 003edf75 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 11369: 0068f972 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 11370: 0068faa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 11371: 00443b65 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 11371: 00443b25 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 11372: 00691dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 11373: 0064954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 11374: 00690862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 11375: 0066e38c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 11376: 001b1b01 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 11377: 00646838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 11378: 003dffa5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 11379: 0041af55 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 11378: 003dff65 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 11379: 0041af15 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 11380: 006436d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 11381: 00691182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 11382: 0030281d 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 11383: 003a8969 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 11382: 003027dd 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 11383: 003a8929 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 11384: 00690150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 11385: 0032b2f9 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 11385: 0032b2b9 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 11386: 00691d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 11387: 00646cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 11388: 00690b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 11389: 00690f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 11390: 001a8a15 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 11391: 003dbced 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 11391: 003dbcad 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 11392: 006494dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 11393: 0068ff4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 11394: 0043846d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 11394: 0043842d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 11395: 0069103e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 11396: 0068f4fc 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 11397: 004231a9 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ - 11398: 00500120 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 11397: 00423169 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 11398: 005000e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 11399: 002ab7bd 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 11400: 00645090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 11401: 0064b714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 11402: 001e3039 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 11403: 00690b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 11404: 0069168e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 11405: 001bc289 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 11406: 0029773d 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 11407: 0025382d 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 11408: 00646378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 11409: 00411655 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 11409: 00411615 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 11410: 0063ce30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 11411: 00371881 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 11412: 003fcba5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 11411: 00371841 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 11412: 003fcb65 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 11413: 00641850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 11414: 00416119 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 11415: 0042cdd9 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 11414: 004160d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 11415: 0042cd99 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 11416: 00690846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 11417: 00647718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 11418: 006907d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 11419: 002c3269 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 11420: 003f1679 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 11420: 003f1639 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 11421: 002dfca9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 11422: 00645ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 11423: 0045e461 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 11423: 0045e421 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 11424: 0069093a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 11425: 00690152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 11426: 00294509 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 11427: 0063f974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 11428: 0021731d 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 11429: 002f92e1 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 11429: 002f92a1 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 11430: 00690d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 11431: 00639450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 11432: 006914a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INT_HELPER_WRITE_SOFTINT_DSTATE │ │ │ │ 11433: 00648f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 11434: 006913b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 11435: 0064aaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 11436: 003ccf61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 11436: 003ccf21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 11437: 006903fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 11438: 0063e758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 11439: 0044e8bd 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 11439: 0044e87d 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ 11440: 001af3b9 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 11441: 00272045 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 11442: 002d8521 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 11443: 006913ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 11444: 0063a0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 11445: 00414b11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 11445: 00414ad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 11446: 006906a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 11447: 00690598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 11448: 00285ffd 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 11449: 001bcac5 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 11450: 002f3cfd 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 11450: 002f3cbd 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 11451: 00690788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 11452: 002f9395 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 11453: 003d4845 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 11452: 002f9355 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 11453: 003d4805 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 11454: 001caebd 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 11455: 001c5a79 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 11456: 00641ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 11457: 002ae86d 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 11458: 0069117a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 11459: 0041f075 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 11459: 0041f035 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 11460: 006911d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 11461: 0068fb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 11462: 002f2021 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 11462: 002f1fe1 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 11463: 0063f048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 11464: 003c086d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 11465: 0030c2d1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 11464: 003c082d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 11465: 0030c291 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 11466: 0063b0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 11467: 0022ecc1 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 11468: 001e7ce5 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 11469: 001e2d3d 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 11470: 0068fb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 11471: 002f0445 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 11472: 00448331 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 11471: 002f0409 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 11472: 004482f1 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 11473: 00691478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ - 11474: 00329c21 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 11474: 00329be1 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 11475: 0063dc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 11476: 00646978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 11477: 00649080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 11478: 006466a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 11479: 0030b7b1 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ - 11480: 00302379 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 11479: 0030b771 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 11480: 00302339 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 11481: 00648168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 11482: 001c6829 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 11483: 0068f810 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 11484: 0030285d 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 11484: 0030281d 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ 11485: 00292919 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 11486: 00644224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 11487: 0069128e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 11488: 004417cd 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 11489: 003c1921 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 11488: 0044178d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 11489: 003c18e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 11490: 00228461 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 11491: 001e3155 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 11492: 0069039e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 11493: 0036e9fd 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 11494: 0032b50d 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 11493: 0036e9bd 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 11494: 0032b4cd 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 11495: 00690fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 11496: 002aee75 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 11497: 00260291 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 11498: 003df595 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 11498: 003df555 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 11499: 0068ff3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 11500: 00642490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 11501: 0063a5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 11502: 00418d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 11502: 00418d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 11503: 0063b82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 11504: 00690f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 11505: 00233e19 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 11506: 00326159 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 11506: 00326119 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 11507: 002da701 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ - 11508: 0030fa5d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 11508: 0030fa1d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 11509: 0064b9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 11510: 00640784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 11511: 003ec22d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 11512: 0031014d 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 11511: 003ec1ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 11512: 0031010d 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 11513: 0029284d 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 11514: 0068ff7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 11515: 00645040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 11516: 003508ad 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 11517: 004486d5 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 11516: 0035086d 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 11517: 00448695 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 11518: 00592afc 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 11519: 00593dd4 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 11520: 00640224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 11521: 0063c0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 11522: 0053fd58 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 11522: 0053fd20 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 11523: 006449b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 11524: 00375cd9 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 11524: 00375c99 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 11525: 00690b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 11526: 004008dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 11527: 0055376c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 11528: 0053fd54 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ - 11529: 002f2881 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 11530: 0044675d 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 11531: 003c1ac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 11526: 0040089d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 11527: 00553734 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 11528: 0053fd1c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 11529: 002f2841 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 11530: 0044671d 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 11531: 003c1a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 11532: 00690624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 11533: 0034ae69 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 11533: 0034ae29 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 11534: 006917c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 11535: 0068fcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 11536: 004373cd 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 11536: 0043738d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 11537: 0068f9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 11538: 005a5714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 11539: 0064c690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 11540: 00680090 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 11541: 00226311 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 11542: 00324959 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 11542: 00324919 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 11543: 00690d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 11544: 002da51d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 11545: 00213209 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 11546: 0069150a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 11547: 005a95fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 11548: 006393c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 11549: 0063fe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 11550: 00642160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 11551: 002ac121 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 11552: 00639360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 11553: 003017cd 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 11553: 0030178d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 11554: 002ddb09 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 11555: 0068ffe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 11556: 0063e998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 11557: 0068ffc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 11558: 0023a989 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 11559: 0069057a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ - 11560: 003ee195 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 11560: 003ee155 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 11561: 00641d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 11562: 00415979 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 11562: 00415939 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 11563: 005a7e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 11564: 0063dabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ - 11565: 00442acd 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 11565: 00442a8d 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 11566: 00690b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 11567: 0069076c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 11568: 00691672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 11569: 001f50e9 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 11570: 006912d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 11571: 002d5601 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 11572: 0064947c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 11573: 00520950 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 11573: 00520918 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 11574: 001f1d15 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 11575: 0068fafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 11576: 00292769 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 11577: 0041d371 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 11577: 0041d331 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 11578: 00643db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 11579: 00413595 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 11579: 00413555 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 11580: 00294359 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 11581: 002e1729 48 FUNC GLOBAL DEFAULT 12 hmp_info_tlb │ │ │ │ 11582: 005b310c 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 11583: 0064a7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 11584: 006909da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ 11585: 00647c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 11586: 002aa3a5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 11587: 003bef05 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 11587: 003beec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 11588: 001888b5 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 11589: 001b1229 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 11590: 003f0e55 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 11591: 00411a15 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 11592: 0044efb9 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 11593: 00302999 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 11590: 003f0e15 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 11591: 004119d5 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 11592: 0044ef79 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 11593: 00302959 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 11594: 00645d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 11595: 00250dd1 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 11596: 002b7a19 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ 11597: 002de309 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 11598: 0069098e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 11599: 00649d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 11600: 002a6039 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ @@ -11606,1017 +11606,1017 @@ │ │ │ │ 11602: 001baa01 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 11603: 0068fc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 11604: 00644284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 11605: 00643da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 11606: 005a815c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 11607: 0064d2e8 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 11608: 00647828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ - 11609: 00415a15 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 11610: 00386579 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 11611: 00304081 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 11612: 00309621 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 11609: 004159d5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 11610: 00386539 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 11611: 00304041 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 11612: 003095e1 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 11613: 006406c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 11614: 001fdde9 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 11615: 001b8065 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 11616: 005a9d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 11617: 005925d4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 11618: 002abea1 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 11619: 00690a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 11620: 00444fa1 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 11620: 00444f61 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 11621: 00592b40 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 11622: 003ef20d 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 11622: 003ef1cd 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 11623: 00690a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 11624: 0068fd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 11625: 00690a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 11626: 00691196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 11627: 003374c5 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 11627: 00337485 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 11628: 0069051c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ - 11629: 003f2575 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 11629: 003f2535 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ 11630: 002b6dc9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 11631: 0068fe14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 11632: 00642fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 11633: 004451e5 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 11633: 004451a5 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 11634: 0068fd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 11635: 00691da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 11636: 002935fd 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 11637: 0044bc5d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 11637: 0044bc1d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 11638: 001da30d 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 11639: 0063d320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 11640: 00212721 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 11641: 003fdc19 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 11641: 003fdbd9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 11642: 00645a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 11643: 00383075 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 11643: 00383035 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 11644: 0063f1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 11645: 002f51d1 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 11645: 002f5191 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 11646: 006493dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 11647: 0064bb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 11648: 005a8aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 11649: 00691464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 11650: 002d800d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 11651: 006441e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 11652: 0064a818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 11653: 002dfc2d 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ - 11654: 0045e599 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 11654: 0045e559 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 11655: 0063a110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 11656: 0031005d 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 11657: 0035378d 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 11656: 0031001d 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 11657: 0035374d 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 11658: 002b0a8d 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 11659: 0068ff58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 11660: 005aa46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 11661: 006901fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 11662: 004363a5 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 11662: 00436365 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 11663: 00690ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 11664: 006412f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 11665: 00231d65 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 11666: 00645380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 11667: 0040f51d 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 11668: 0045a109 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 11669: 0042625d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 11667: 0040f4dd 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 11668: 0045a0c9 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 11669: 0042621d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 11670: 0023176d 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 11671: 002f2b09 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 11671: 002f2ac9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 11672: 0063c808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 11673: 00589c4c 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 11674: 006913ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 11675: 006422d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 11676: 001a73ad 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ - 11677: 003cc0f1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 11677: 003cc0b1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 11678: 00691140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 11679: 003e9809 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 11679: 003e97c9 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 11680: 00259869 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 11681: 00690650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 11682: 0063c6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 11683: 003cf771 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 11683: 003cf731 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 11684: 00294075 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 11685: 00639e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 11686: 001aaa2d 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 11687: 0063bacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 11688: 00639c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 11689: 00326b69 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 11689: 00326b29 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 11690: 0069105c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 11691: 0063d370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 11692: 001ba671 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 11693: 002ad6d5 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 11694: 001b9d01 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 11695: 0064964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 11696: 001b81bd 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 11697: 00691856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 11698: 002dd371 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 11699: 0063fef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 11700: 00649b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 11701: 0069086e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 11702: 00691430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 11703: 003f9c1d 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 11704: 00380af5 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 11703: 003f9bdd 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 11704: 00380ab5 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 11705: 0063fc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 11706: 002d6209 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 11707: 002b64e5 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 11708: 003a77b5 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 11708: 003a7775 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 11709: 0025a0b1 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 11710: 0034041d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 11710: 003403dd 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 11711: 001f0fd1 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 11712: 002d6525 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 11713: 0063ae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 11714: 002f0449 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 11714: 002f040d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 11715: 0059386c 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ - 11716: 003c59ed 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 11716: 003c59ad 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 11717: 002abfb9 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 11718: 0069099c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 11719: 0069042c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 11720: 0069185a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 11721: 0064d1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 11722: 003537d1 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 11723: 00398715 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 11724: 003f33bd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 11722: 00353791 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 11723: 003986d5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 11724: 003f337d 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 11725: 005b0ff4 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 11726: 006400f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 11727: 00690d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 11728: 00647c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 11729: 0030fa71 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 11729: 0030fa31 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 11730: 00639284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 11731: 002454ed 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 11732: 0068fdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 11733: 0063a370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 11734: 001eb6a9 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 11735: 003df4e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 11735: 003df4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 11736: 00648498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 11737: 0068fc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 11738: 006463e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 11739: 002b0521 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 11740: 00426191 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 11740: 00426151 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 11741: 0063d5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 11742: 0063d3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 11743: 002d9865 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 11744: 006915de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 11745: 005ab468 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 11746: 002f5d6d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 11746: 002f5d2d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 11747: 0063af50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 11748: 00272d2d 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 11749: 001ee33d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 11750: 0034a0c5 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 11750: 0034a085 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 11751: 00691d45 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ - 11752: 00333451 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 11752: 00333411 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 11753: 0068fb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 11754: 0063a340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 11755: 006904f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 11756: 0064a708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 11757: 001e8121 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 11758: 00691028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 11759: 00691186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 11760: 004120c9 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 11760: 00412089 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 11761: 0063ed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 11762: 003eda15 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 11762: 003ed9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 11763: 0068f981 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 11764: 002df7dd 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 11765: 001c1bf5 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 11766: 002f6269 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 11766: 002f6229 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 11767: 006915ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 11768: 00691510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 11769: 006477f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 11770: 0069071c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 11771: 0068fee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 11772: 00639650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 11773: 00690bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 11774: 003af441 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 11774: 003af401 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 11775: 00690f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 11776: 0064c894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 11777: 00641ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 11778: 0064b4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ - 11779: 002eff41 232 FUNC GLOBAL DEFAULT 12 helper_restore │ │ │ │ + 11779: 002eff05 232 FUNC GLOBAL DEFAULT 12 helper_restore │ │ │ │ 11780: 006906c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 11781: 00691814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 11782: 006914b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_TFAULT_DSTATE │ │ │ │ 11783: 0063f328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 11784: 00646808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 11785: 001abed1 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 11786: 00422d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 11786: 00422d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 11787: 00690b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 11788: 006916ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 11789: 001d6581 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 11790: 001aaaf9 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 11791: 006914f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11792: 00244ac1 156 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 11793: 0068ffc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 11794: 005a626c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 11795: 002b799d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 11796: 00644234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 11797: 006445a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 11798: 0068f9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 11799: 00644ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_ICACHE_FREEZE_EVENT │ │ │ │ 11800: 001bab59 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 11801: 004179f5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 11801: 004179b5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 11802: 005ac1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 11803: 0068fb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 11804: 0063f058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 11805: 0021cb19 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 11806: 003d1f49 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 11806: 003d1f09 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 11807: 00642200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 11808: 0068fdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 11809: 0064d0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 11810: 001db099 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 11811: 006411a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 11812: 001e7dad 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 11813: 003c0079 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 11814: 0045127d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 11813: 003c0039 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 11814: 0045123d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 11815: 002aa87d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 11816: 001f8b5d 144 FUNC GLOBAL DEFAULT 12 grlib_apb_pnp_add_entry │ │ │ │ 11817: 006907ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 11818: 00641770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 11819: 002b0925 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 11820: 0063c718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 11821: 0068fde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 11822: 006904fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 11823: 001bcd9d 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 11824: 006907d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 11825: 003d20ad 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ - 11826: 00426339 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 11827: 003058fd 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 11825: 003d206d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 11826: 004262f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 11827: 003058bd 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 11828: 00649c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 11829: 002dfbc5 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 11830: 006465e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 11831: 003c29c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 11831: 003c2985 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 11832: 00642a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 11833: 006408d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 11834: 002f5355 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 11835: 0040a8f9 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 11834: 002f5315 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 11835: 0040a8b9 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 11836: 0066e5d4 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ - 11837: 00443289 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 11838: 003babfd 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 11839: 00351829 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 11837: 00443249 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 11838: 003babbd 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 11839: 003517e9 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 11840: 0022e6ed 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 11841: 003e6a91 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 11841: 003e6a51 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 11842: 001ad5c1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 11843: 006874e9 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 11844: 00456a05 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ - 11845: 00418f85 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 11844: 004569c5 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 11845: 00418f45 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 11846: 00649a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 11847: 00647938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 11848: 002c8b2d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 11849: 0043ba09 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 11849: 0043b9c9 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 11850: 0069163c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 11851: 0069044a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ - 11852: 004378e5 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 11852: 004378a5 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 11853: 0068f988 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 11854: 0027e129 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ - 11855: 00409675 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 11855: 00409635 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 11856: 00639e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 11857: 00263f8d 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 11858: 00212795 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 11859: 006910f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 11860: 00647044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 11861: 00644424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 11862: 00437b41 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 11862: 00437b01 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 11863: 0068f99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 11864: 006905da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 11865: 003c2fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 11865: 003c2f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 11866: 0027ae8d 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 11867: 003bf049 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 11867: 003bf009 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 11868: 001fcf45 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 11869: 002e6bf1 98 FUNC GLOBAL DEFAULT 12 helper_fqtod │ │ │ │ 11870: 002b1565 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 11871: 003263a5 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 11871: 00326365 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 11872: 0069168c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 11873: 001aa3c5 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 11874: 0068f9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 11875: 00301bb5 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 11875: 00301b75 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 11876: 002e6d55 96 FUNC GLOBAL DEFAULT 12 helper_fqtoi │ │ │ │ - 11877: 003f87ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 11878: 00334669 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 11879: 00441291 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 11877: 003f876d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 11878: 00334629 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 11879: 00441251 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 11880: 0063b94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 11881: 006415f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 11882: 0031d3e9 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 11883: 003e98c5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 11884: 0034a6a1 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 11882: 0031d3a9 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 11883: 003e9885 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 11884: 0034a661 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 11885: 0064b5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 11886: 0021d251 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 11887: 00647bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 11888: 00310af1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 11888: 00310ab1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 11889: 002e6b05 96 FUNC GLOBAL DEFAULT 12 helper_fqtos │ │ │ │ 11890: 00277ab1 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 11891: 005aca94 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 11892: 00690766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 11893: 0063f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 11894: 00690d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 11895: 00690420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 11896: 00458951 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 11896: 00458911 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 11897: 001af615 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 11898: 00592d94 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 11899: 0069137c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 11900: 006444c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 11901: 00690f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11902: 00463675 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 11902: 00463635 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 11903: 002abca9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 11904: 00351411 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 11904: 003513d1 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 11905: 0066e390 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 11906: 00648a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 11907: 00648e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 11908: 006906e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 11909: 003dfc55 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 11910: 003629e9 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 11911: 00452bc9 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 11909: 003dfc15 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 11910: 003629a9 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 11911: 00452b89 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 11912: 00647f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 11913: 00639cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 11914: 003f9fa9 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 11915: 004228ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 11914: 003f9f69 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 11915: 0042286d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 11916: 005a7ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 11917: 00690d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 11918: 00353e75 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 11919: 00442191 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 11918: 00353e35 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 11919: 00442151 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 11920: 00644544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 11921: 0064d0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 11922: 00245e31 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 11923: 005ac14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 11924: 00690ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 11925: 002c8e2d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 11926: 00461db9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 11927: 003fbbd5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 11926: 00461d79 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 11927: 003fbb95 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 11928: 001fe335 244 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_system_partition │ │ │ │ 11929: 001e4969 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 11930: 00690976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 11931: 00412d4d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 11931: 00412d0d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 11932: 005a5fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 11933: 0063ee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 11934: 00225a11 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 11935: 001dc3f5 4 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 11936: 002adce9 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 11937: 00402989 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 11937: 00402949 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 11938: 001dbf91 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 11939: 006910be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 11940: 00421d9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 11940: 00421d5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 11941: 006906ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 11942: 00432eb9 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 11943: 00347849 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 11944: 003ba6e1 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 11942: 00432e79 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 11943: 00347809 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 11944: 003ba6a1 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 11945: 00225ecd 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 11946: 006903e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 11947: 0068fc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 11948: 003eedf1 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 11948: 003eedb1 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 11949: 001fd081 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 11950: 0068f96c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 11951: 00642ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 11952: 0063dc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 11953: 0034847d 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 11953: 0034843d 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ 11954: 0068fa80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 11955: 002de22d 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 11956: 001dc3f1 4 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 11957: 002aa0d5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 11958: 001aa47d 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 11959: 0063bf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 11960: 00639da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 11961: 00690312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 11962: 00690550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 11963: 00648af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 11964: 0063f138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 11965: 0064bc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 11966: 0058afac 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 11967: 001dbe3d 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 11968: 00437c69 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 11969: 00411769 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 11970: 003d09d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 11968: 00437c29 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 11969: 00411729 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 11970: 003d0995 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 11971: 00690e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 11972: 0064bb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 11973: 00239209 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 11974: 006901b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 11975: 006445f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 11976: 002b6ac9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 11977: 0063b508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 11978: 0043b48d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 11978: 0043b44d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 11979: 0068fb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 11980: 00691612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 11981: 00648788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 11982: 006463a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ 11983: 00690c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 11984: 00690d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 11985: 002135d1 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 11986: 003c9e95 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 11986: 003c9e55 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 11987: 0063d120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 11988: 00691036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 11989: 0026d539 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 11990: 00428a85 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ - 11991: 003e4131 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 11992: 0046445d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 11993: 00423571 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 11994: 003d295d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 11990: 00428a45 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 11991: 003e40f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 11992: 0046441d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 11993: 00423531 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 11994: 003d291d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 11995: 0069160e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 11996: 00649bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ - 11997: 003a7939 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 11997: 003a78f9 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 11998: 005a5f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 11999: 003c2a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 11999: 003c29c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 12000: 005a0010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 12001: 0019b731 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 12002: 005908dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 12003: 0064afc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 12004: 00644cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEON3_RESET_IRQ_EVENT │ │ │ │ 12005: 0064a718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12006: 002330a9 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 12007: 005ac884 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 12008: 0063d9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 12009: 00233ef9 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 12010: 005a8b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 12011: 0041df25 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 12011: 0041dee5 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 12012: 00691844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 12013: 0022eb29 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 12014: 0027b1c1 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 12015: 0069095a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 12016: 0028b90d 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 12017: 0068fb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 12018: 0032c941 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 12018: 0032c901 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 12019: 002de7b9 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 12020: 00690672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 12021: 0064c670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 12022: 003374a5 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 12022: 00337465 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 12023: 00641cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 12024: 0069047c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 12025: 0041a42d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 12025: 0041a3ed 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 12026: 0068fd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 12027: 002adb21 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 12028: 004ffa50 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 12028: 004ffa18 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 12029: 00590834 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 12030: 001a7bad 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ 12031: 006444b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 12032: 00640574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ - 12033: 003ff701 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 12033: 003ff6c1 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 12034: 00241181 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 12035: 00649050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 12036: 00311fb5 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 12036: 00311f75 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 12037: 0069000a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 12038: 00228519 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 12039: 00236379 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 12040: 003e0cb1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 12041: 003ef6ad 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 12040: 003e0c71 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 12041: 003ef66d 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 12042: 0064a958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 12043: 00332c8d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 12043: 00332c4d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 12044: 00691d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 12045: 002c9141 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 12046: 00691508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 12047: 00690dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 12048: 003c5ba5 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 12049: 003ff8fd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 12048: 003c5b65 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 12049: 003ff8bd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 12050: 006912a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 12051: 0064be78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 12052: 006917c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 12053: 003e49fd 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 12054: 003ea5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 12053: 003e49bd 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 12054: 003ea581 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 12055: 0027e679 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 12056: 0068f6b6 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ - 12057: 00448329 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 12058: 00398e51 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 12057: 004482e9 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 12058: 00398e11 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 12059: 0063a8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 12060: 00382a59 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 12061: 003374d5 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ - 12062: 0041ddf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 12063: 0040a6c1 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 12060: 00382a19 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 12061: 00337495 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 12062: 0041ddb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 12063: 0040a681 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 12064: 00593158 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 12065: 00691170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 12066: 00282f31 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 12067: 0043e7f9 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 12068: 004544d9 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 12069: 003ecbe5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 12067: 0043e7b9 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 12068: 00454499 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 12069: 003ecba5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 12070: 00691336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 12071: 006912d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 12072: 00306f7d 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 12073: 00443539 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 12072: 00306f3d 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 12073: 004434f9 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 12074: 00642060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 12075: 001fd1cd 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 12076: 0063c194 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 12077: 00225dcd 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 12078: 0068ff8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 12079: 002ad139 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 12080: 0068ff46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 12081: 0069119e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 12082: 001aa531 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 12083: 00309e8d 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 12083: 00309e4d 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 12084: 002d9699 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 12085: 00646d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 12086: 0027ab6d 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 12087: 0063aab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 12088: 003e1edd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 12088: 003e1e9d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 12089: 00643ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ - 12090: 003bb669 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 12091: 0053fd38 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 12092: 00329735 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 12093: 00301959 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 12090: 003bb629 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 12091: 0053fd00 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 12092: 003296f5 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 12093: 00301919 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 12094: 006394f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 12095: 0043480d 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 12096: 00438e2d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 12097: 003fb8b5 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 12095: 004347cd 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 12096: 00438ded 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 12097: 003fb875 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 12098: 001dc3e1 4 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 12099: 003ce1cd 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 12100: 003c1e0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 12099: 003ce18d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 12100: 003c1dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 12101: 0069059a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 12102: 003055ed 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 12103: 00301ca9 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ - 12104: 0033c5fd 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 12102: 003055ad 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 12103: 00301c69 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 12104: 0033c5bd 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 12105: 001f082d 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 12106: 002fd681 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 12106: 002fd641 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 12107: 00642530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 12108: 0069067c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 12109: 00648358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 12110: 0068fb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 12111: 00690cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 12112: 00690d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 12113: 0063e3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 12114: 00690a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 12115: 006915ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 12116: 0028b779 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 12117: 0063f128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 12118: 00335b85 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 12118: 00335b45 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 12119: 00691322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 12120: 0063d3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 12121: 00453099 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 12121: 00453059 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 12122: 002d94e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 12123: 00690f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 12124: 00690c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 12125: 005a9680 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 12126: 0069152e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 12127: 006497ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 12128: 002c3d11 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 12129: 003772e9 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 12129: 003772a9 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 12130: 00647678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 12131: 0064d194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 12132: 0027a5b1 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ 12133: 002e7999 36 FUNC GLOBAL DEFAULT 12 helper_debug │ │ │ │ - 12134: 00543a88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 12134: 00543a50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 12135: 005ab4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 12136: 00690c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 12137: 0025f62d 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 12138: 005a5ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 12139: 00452bb5 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 12139: 00452b75 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 12140: 00691112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 12141: 002d769d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 12142: 00641410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 12143: 00691de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 12144: 0063b070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 12145: 00296d7d 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 12146: 0063c8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 12147: 00648188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 12148: 00259b41 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 12149: 00648b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 12150: 00442985 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 12150: 00442945 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 12151: 0069022a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 12152: 0044dd71 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 12153: 003ee615 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 12152: 0044dd31 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 12153: 003ee5d5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 12154: 00227289 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 12155: 003e4275 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 12155: 003e4235 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 12156: 0064ad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 12157: 003e5391 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 12157: 003e5351 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 12158: 0064b070 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 12159: 00599fc0 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 12160: 00690806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 12161: 0063ed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 12162: 00690e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 12163: 0063c588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 12164: 006482b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 12165: 00691e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 12166: 00333961 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 12166: 00333921 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 12167: 00690980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 12168: 00640934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 12169: 00348151 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 12169: 00348111 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 12170: 0069172c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 12171: 001b5335 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 12172: 00649df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 12173: 00690364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 12174: 00188651 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 12175: 00452f3d 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 12176: 0043ccb5 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ - 12177: 003ca8c9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 12175: 00452efd 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 12176: 0043cc75 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 12177: 003ca889 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 12178: 0063ad00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 12179: 00642c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 12180: 00639ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 12181: 00691710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 12182: 003c6435 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 12182: 003c63f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 12183: 001884c9 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 12184: 00424e11 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ - 12185: 003e2161 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 12184: 00424dd1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 12185: 003e2121 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 12186: 002849f1 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 12187: 002b6f61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ - 12188: 004080f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 12188: 004080b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 12189: 005ad78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tsubcctv │ │ │ │ 12190: 00224c99 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 12191: 0069016e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 12192: 0023e2a9 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 12193: 0068fa90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 12194: 0068f9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 12195: 00647ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 12196: 0027ade9 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 12197: 002852f9 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 12198: 0040e5d9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 12198: 0040e599 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 12199: 006403a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 12200: 0063e368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 12201: 001c6fa5 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 12202: 00691e26 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 12203: 0064b5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 12204: 0063eaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 12205: 0043ae19 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 12205: 0043add9 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 12206: 00640464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 12207: 00641240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 12208: 005a9db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 12209: 0066e3a0 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ 12210: 0020de3d 2 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 12211: 0063a360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 12212: 005903f4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 12213: 003d3429 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 12213: 003d33e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 12214: 00646588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 12215: 002c3f31 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 12216: 002330b1 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ - 12217: 003c177d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 12218: 003f9d6d 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 12219: 003bedd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 12220: 003bfd99 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 12217: 003c173d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 12218: 003f9d2d 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 12219: 003bed99 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 12220: 003bfd59 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 12221: 0069080e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 12222: 003df649 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 12222: 003df609 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 12223: 00231aa5 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 12224: 0069004a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 12225: 002e04cd 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 12226: 0068fafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 12227: 003fbf71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 12227: 003fbf31 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 12228: 0064b060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ 12229: 001ae42d 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 12230: 00225c11 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 12231: 002a2629 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 12232: 005a0f38 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 12233: 0064a210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_TMISS_EVENT │ │ │ │ 12234: 0068ff20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 12235: 003fea39 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 12235: 003fe9f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 12236: 001fb20d 6 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 12237: 0068fff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 12238: 00418279 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 12239: 0041e84d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 12240: 0030ff15 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 12238: 00418239 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 12239: 0041e80d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 12240: 0030fed5 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 12241: 00690234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 12242: 0068f95e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 12243: 0063c114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 12244: 00649da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ - 12245: 00350a9d 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 12246: 00398cb9 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 12247: 00429fed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 12245: 00350a5d 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 12246: 00398c79 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 12247: 00429fad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 12248: 002281ad 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 12249: 005aa4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 12250: 003ebb3d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 12250: 003ebafd 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 12251: 002e7b15 48 FUNC GLOBAL DEFAULT 12 helper_power_down │ │ │ │ - 12252: 00351719 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 12252: 003516d9 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 12253: 0064b534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 12254: 00690c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 12255: 001ee809 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 12256: 00690f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 12257: 0068ff68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 12258: 001e8e65 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 12259: 0064a36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 12260: 006906aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 12261: 00406b31 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ - 12262: 00408405 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 12261: 00406af1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 12262: 004083c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 12263: 002dfb5d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ 12264: 0068fd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 12265: 00441ff1 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 12266: 0030a611 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 12265: 00441fb1 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 12266: 0030a5d1 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 12267: 002c6839 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 12268: 002d6129 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 12269: 001e69ad 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 12270: 0064c1a8 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 12271: 002c19dd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 12272: 00691380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 12273: 00410555 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 12273: 00410515 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 12274: 00690796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 12275: 00239485 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 12276: 0025d165 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ 12277: 00269141 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 12278: 00691068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 12279: 00286891 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 12280: 002c6049 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 12281: 003f8375 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 12282: 003212a9 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 12283: 004160a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 12281: 003f8335 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 12282: 00321269 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 12283: 00416061 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 12284: 0063a4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 12285: 002c882d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 12286: 0069121e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 12287: 0043d9e9 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 12288: 00458e95 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 12287: 0043d9a9 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 12288: 00458e55 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 12289: 005a5504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ - 12290: 003d8931 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 12290: 003d88f1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 12291: 0064940c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 12292: 003516ad 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 12292: 0035166d 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 12293: 0069005a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 12294: 00349e01 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 12295: 003ffd21 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 12296: 003c6b6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 12294: 00349dc1 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 12295: 003ffce1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 12296: 003c6b2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 12297: 00639e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 12298: 001ae97d 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 12299: 00690252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 12300: 002445c1 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 12301: 001d5375 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 12302: 002cedd5 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 12303: 0030ef15 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 12304: 00543ae8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 12303: 0030eed5 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 12304: 00543ab0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 12305: 00639430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 12306: 00228839 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 12307: 002d4469 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 12308: 0069092a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 12309: 005b0fc4 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ - 12310: 0037605d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 12311: 003863f9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 12310: 0037601d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 12311: 003863b9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 12312: 002955c5 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 12313: 003c2d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 12313: 003c2d09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 12314: 006915e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 12315: 00315b21 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 12315: 00315ae1 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 12316: 006441f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 12317: 00691e28 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 12318: 00639440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 12319: 006915aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 12320: 0026e969 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 12321: 00423401 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 12322: 00340f79 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 12321: 004233c1 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 12322: 00340f39 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 12323: 0063b708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 12324: 002329b1 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 12325: 0025a8f5 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 12326: 0063eb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 12327: 0069031e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ - 12328: 0043d481 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 12329: 004089b5 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 12330: 00353ba9 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 12331: 002f67e1 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 12332: 00328df1 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 12328: 0043d441 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 12329: 00408975 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 12330: 00353b69 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 12331: 002f67a1 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 12332: 00328db1 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 12333: 00648fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 12334: 006468e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 12335: 0024cd69 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 12336: 0068fa84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 12337: 0068fea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 12338: 00645a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 12339: 0063a8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 12340: 0068fff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 12341: 001adf41 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 12342: 0040d211 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 12342: 0040d1d1 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 12343: 001d5d69 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ - 12344: 002f544d 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 12344: 002f540d 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 12345: 002715a1 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ - 12346: 0041a099 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 12347: 00407b9d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 12346: 0041a059 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 12347: 00407b5d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 12348: 00690c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 12349: 0069160c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 12350: 00434919 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 12350: 004348d9 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 12351: 002c71e9 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 12352: 0063b97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 12353: 0041306d 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 12353: 0041302d 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 12354: 005a0eb8 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 12355: 0063a5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 12356: 006438d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 12357: 00690cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ 12358: 0020df25 76 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 12359: 00302a91 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 12359: 00302a51 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 12360: 0064967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 12361: 001e30a9 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 12362: 00647ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 12363: 00426919 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 12364: 0032ba9d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 12363: 004268d9 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 12364: 0032ba5d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 12365: 002dc539 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 12366: 0064afb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 12367: 00456591 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 12367: 00456551 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 12368: 0069149c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_SET_IRQ_DSTATE │ │ │ │ 12369: 00690a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 12370: 00647ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 12371: 00640324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 12372: 00690e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 12373: 00282801 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 12374: 00350445 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 12374: 00350405 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 12375: 00691dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 12376: 003d34ed 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 12377: 003f5855 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 12378: 003c1615 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 12379: 003eaed1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 12380: 003e809d 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 12376: 003d34ad 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 12377: 003f5815 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 12378: 003c15d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 12379: 003eae91 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 12380: 003e805d 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 12381: 0063c958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 12382: 0068fe8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 12383: 006900b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 12384: 002329c1 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 12385: 006481e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ - 12386: 0034734d 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 12387: 003bf76d 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ - 12388: 004009cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 12386: 0034730d 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 12387: 003bf72d 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 12388: 0040098d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 12389: 00690160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 12390: 00437c95 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 12390: 00437c55 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 12391: 00639d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 12392: 002f7391 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 12392: 002f7351 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 12393: 0063da9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 12394: 0064c228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 12395: 003330a9 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 12395: 00333069 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 12396: 001dd341 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 12397: 00592de0 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 12398: 00690f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 12399: 0069096e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 12400: 0068f93b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 12401: 003be605 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 12401: 003be5c5 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 12402: 001dd8c9 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 12403: 00211d9d 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 12404: 00690480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 12405: 00434bfd 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 12405: 00434bbd 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 12406: 00690bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 12407: 00645d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 12408: 001d4b81 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 12409: 003e8299 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 12409: 003e8259 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 12410: 0068fcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 12411: 003e3a79 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 12411: 003e3a39 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 12412: 00639520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 12413: 00647a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 12414: 001ebdb9 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 12415: 0024cb0d 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 12416: 00408315 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 12416: 004082d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 12417: 00691e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 12418: 0069029e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 12419: 00641c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 12420: 001af079 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 12421: 00646bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 12422: 00642300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 12423: 00188f3d 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 12424: 003c43b1 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 12424: 003c4371 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 12425: 006902a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 12426: 00649b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 12427: 0068ff56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 12428: 005aae38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 12429: 0034a3cd 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 12429: 0034a38d 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 12430: 001b42c9 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 12431: 0068f6c1 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 12432: 005b0c40 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 12433: 00691592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 12434: 004598ad 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 12434: 0045986d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 12435: 006905ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 12436: 002f201d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 12436: 002f1fdd 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 12437: 0063b3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 12438: 00690b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 12439: 002bc0c1 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 12440: 00643a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 12441: 00645f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 12442: 006911a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 12443: 0068fc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 12444: 003cd3c9 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ - 12445: 00334d59 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 12446: 00461a09 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ - 12447: 00432201 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 12444: 003cd389 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 12445: 00334d19 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 12446: 004619c9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 12447: 004321c1 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 12448: 0068fac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 12449: 0024cb55 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 12450: 003c1651 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 12450: 003c1611 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 12451: 0069068a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 12452: 0028b359 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 12453: 0068f939 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 12454: 003df7ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 12454: 003df7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 12455: 0068fd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 12456: 00690c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 12457: 00593388 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 12458: 003ba2e5 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 12459: 00460d29 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 12458: 003ba2a5 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 12459: 00460ce9 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 12460: 0068fdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 12461: 003f0fc5 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 12461: 003f0f85 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 12462: 00592a04 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 12463: 00643ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 12464: 0043b6a1 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 12464: 0043b661 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 12465: 00592e34 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 12466: 00426dad 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 12467: 0032afa1 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ - 12468: 00422475 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 12469: 00460005 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 12466: 00426d6d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 12467: 0032af61 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 12468: 00422435 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 12469: 0045ffc5 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 12470: 00690f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 12471: 00450fed 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 12471: 00450fad 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 12472: 006443c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 12473: 0069108e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 12474: 004091cd 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 12474: 0040918d 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 12475: 0068fad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 12476: 0023f0e1 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 12477: 00691584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 12478: 00690442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 12479: 0068f974 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 12480: 002d89e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 12481: 002bd319 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 12482: 003e65a1 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 12483: 003111a1 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 12484: 0032c115 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 12482: 003e6561 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 12483: 00311161 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 12484: 0032c0d5 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 12485: 00691682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 12486: 0064a6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 12487: 006909c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 12488: 0064b7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 12489: 0068fc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 12490: 0064a33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 12491: 00641540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 12492: 003c27a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 12492: 003c2769 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 12493: 0023f40d 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ - 12494: 003f3699 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 12494: 003f3659 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 12495: 00284825 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 12496: 00593cbc 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 12497: 0068fe38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 12498: 0044d891 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 12498: 0044d851 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 12499: 00263c8d 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 12500: 0068fa3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 12501: 00641a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 12502: 003516bd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 12502: 0035167d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 12503: 0063b608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 12504: 0068f952 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 12505: 0064b914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 12506: 0059032c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 12507: 00642280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 12508: 002ddf0d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 12509: 0042d1a5 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 12509: 0042d165 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 12510: 00642d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 12511: 002f3ae1 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 12511: 002f3aa1 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 12512: 0063fa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 12513: 002c95ed 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 12514: 0037358d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 12515: 0044997d 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 12514: 0037354d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 12515: 0044993d 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 12516: 00639ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 12517: 003e4599 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 12518: 00330911 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 12519: 00351255 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 12517: 003e4559 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 12518: 003308d1 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 12519: 00351215 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 12520: 002d8839 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 12521: 005a9704 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 12522: 0063b92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ - 12523: 00415f39 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 12523: 00415ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 12524: 0021cc81 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 12525: 003e7889 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 12525: 003e7849 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 12526: 00643854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 12527: 00691198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 12528: 006903da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 12529: 003f4621 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 12529: 003f45e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 12530: 006494cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 12531: 00639830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 12532: 005928d4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 12533: 0063a0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 12534: 0026416d 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ - 12535: 00380bd5 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 12535: 00380b95 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 12536: 00690dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 12537: 0025ec69 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 12538: 00691610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 12539: 002098d9 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 12540: 00641420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 12541: 00411d69 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 12541: 00411d29 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 12542: 00690a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ 12543: 00641bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 12544: 00690dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 12545: 002ab851 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 12546: 00649cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ - 12547: 003ede4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 12548: 0044ff79 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 12547: 003ede0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 12548: 0044ff39 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 12549: 0068fbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 12550: 006900e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 12551: 00640944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 12552: 0064ba94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 12553: 005a605c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 12554: 002b6e51 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 12555: 0063e298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 12556: 0069177e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 12557: 00543bc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 12557: 00543b88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 12558: 006910ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 12559: 00244801 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 12560: 00691106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 12561: 0069064e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 12562: 003242b9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 12562: 00324279 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 12563: 006900aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 12564: 00253625 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 12565: 002c3a15 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 12566: 0021c9e5 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 12567: 0068fb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 12568: 003d7f49 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ - 12569: 0030a949 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 12568: 003d7f09 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 12569: 0030a909 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 12570: 00640064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 12571: 00690554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 12572: 006498cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 12573: 0068fbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 12574: 00224e29 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 12575: 00642f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 12576: 00691596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 12577: 002319dd 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 12578: 001f52b9 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 12579: 00349e95 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 12579: 00349e55 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 12580: 0023bfa1 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 12581: 00335a29 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 12581: 003359e9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 12582: 0064ce44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 12583: 006440d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 12584: 00273419 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ - 12585: 003c7fcd 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 12585: 003c7f8d 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 12586: 0023c1d1 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 12587: 00400b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 12587: 00400af5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 12588: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 12589: 0063daec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 12590: 0041f821 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 12590: 0041f7e1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 12591: 006916a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 12592: 001d526d 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 12593: 002f68dd 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 12593: 002f689d 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 12594: 001be3c9 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 12595: 00690e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 12596: 00257609 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 12597: 00282c81 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 12598: 00641b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 12599: 003eaa79 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 12600: 003d49f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 12601: 0046791d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 12599: 003eaa39 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 12600: 003d49b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 12601: 004678dd 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 12602: 005a9e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 12603: 00233b8d 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 12604: 00450725 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 12604: 004506e5 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 12605: 001e5341 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 12606: 0068fc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 12607: 0063be84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 12608: 0068fe24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 12609: 0068ff70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 12610: 0023e6f1 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 12611: 0040c5ed 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 12611: 0040c5ad 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 12612: 00267481 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 12613: 002de46d 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 12614: 0068fde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 12615: 00691132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 12616: 00691270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 12617: 0068fc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 12618: 006905ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -12637,141 +12637,141 @@ │ │ │ │ 12633: 005aa574 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 12634: 0068fe1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 12635: 00690628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_DSTATE │ │ │ │ 12636: 002dce81 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 12637: 0063e428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 12638: 00645280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 12639: 00690a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 12640: 003e7b55 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ - 12641: 0040f8d9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 12640: 003e7b15 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 12641: 0040f899 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 12642: 00264195 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 12643: 0043ab7d 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 12643: 0043ab3d 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 12644: 00690fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 12645: 00592584 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ - 12646: 003e1d25 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 12647: 003c1dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 12648: 0030f795 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ - 12649: 003d9ad5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 12646: 003e1ce5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 12647: 003c1d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 12648: 0030f755 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 12649: 003d9a95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 12650: 002a7b01 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 12651: 0069152c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 12652: 00642860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 12653: 002afca5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 12654: 00334871 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 12654: 00334831 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 12655: 0064993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 12656: 003407e9 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 12656: 003407a9 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 12657: 001c73e9 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 12658: 006906b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 12659: 0064d0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 12660: 003bbc65 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 12660: 003bbc25 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 12661: 001ba3f5 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 12662: 00690842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 12663: 00315c51 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 12663: 00315c11 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 12664: 00691768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 12665: 005439e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 12665: 005439a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 12666: 0063cdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 12667: 0068f957 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 12668: 003c5055 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 12669: 00310049 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 12668: 003c5015 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 12669: 00310009 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 12670: 00690f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 12671: 0063fce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 12672: 00244ced 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 12673: 00291af9 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 12674: 00690d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 12675: 00690b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 12676: 00647a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 12677: 00644884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 12678: 0068fe36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 12679: 00285891 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 12680: 003de5d1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 12680: 003de591 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 12681: 0064c784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 12682: 00690010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 12683: 0069074a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 12684: 0064979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 12685: 00690f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 12686: 003ed3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 12686: 003ed399 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 12687: 006913b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 12688: 0064a2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 12689: 0064acfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 12690: 0022b7a5 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 12691: 003cd281 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 12691: 003cd241 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 12692: 00690116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 12693: 0069185c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 12694: 0068f9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 12695: 003af871 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 12695: 003af831 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 12696: 00691678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 12697: 0063d7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 12698: 00643d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 12699: 00645d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 12700: 0036fb41 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 12700: 0036fb01 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 12701: 002d8bad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 12702: 00691688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 12703: 0063b1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 12704: 003fbd05 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ - 12705: 00444605 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 12706: 003d6ad1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 12704: 003fbcc5 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 12705: 004445c5 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 12706: 003d6a91 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 12707: 0068ffbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 12708: 001dd131 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 12709: 006904b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ - 12710: 002f208d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 12710: 002f204d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 12711: 0068ffb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 12712: 00438aa1 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 12713: 002ffe79 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 12712: 00438a61 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 12713: 002ffe39 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 12714: 00690e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 12715: 001e6a5d 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 12716: 00641620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 12717: 0068f920 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 12718: 006904e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 12719: 0063c5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 12720: 0034a741 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 12720: 0034a701 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 12721: 0064c2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ - 12722: 002f9e2d 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 12723: 00336425 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ - 12724: 003e0d91 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 12722: 002f9ded 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 12723: 003363e5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 12724: 003e0d51 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 12725: 00646518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 12726: 002d7ff9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 12727: 002256b9 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 12728: 002ddefd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 12729: 001c737d 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 12730: 002957ad 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 12731: 001ee841 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 12732: 001b91a1 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 12733: 0066f78c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 12734: 003c2155 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 12735: 00520554 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 12734: 003c2115 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 12735: 0052051c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 12736: 00219ba9 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 12737: 0068fd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 12738: 0068f95a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 12739: 0024c99d 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 12740: 0068fe4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 12741: 005907ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 12742: 00691448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 12743: 00644ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 12744: 00321711 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 12744: 003216d1 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 12745: 00645080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 12746: 0064ce74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 12747: 001fb25d 2 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 12748: 0064c3d0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 12749: 00690f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 12750: 00648cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 12751: 004458b9 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 12751: 00445879 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 12752: 0068fa28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 12753: 0063e848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 12754: 00642f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 12755: 006907c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 12756: 00648548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 12757: 001b1d5d 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 12758: 00553778 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 12758: 00553740 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 12759: 0068fb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 12760: 00691518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 12761: 00453ba9 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 12761: 00453b69 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 12762: 0069132e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 12763: 003c870d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 12763: 003c86cd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 12764: 00690ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 12765: 0018b285 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 12766: 00444899 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 12766: 00444859 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 12767: 0069084e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 12768: 00690ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 12769: 00241059 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 12770: 006906b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 12771: 00648708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 12772: 0027b159 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 12773: 001e8d15 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ @@ -12780,62 +12780,62 @@ │ │ │ │ 12776: 00647ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 12777: 00647cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 12778: 00645120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 12779: 005a668c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 12780: 00690904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 12781: 00690bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 12782: 0023a71d 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 12783: 003ad0d9 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 12783: 003ad099 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 12784: 0023bf29 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 12785: 00690e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 12786: 00419d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 12786: 00419d4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 12787: 0068fb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 12788: 002333b9 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 12789: 0055379c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 12789: 00553764 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 12790: 002a4545 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 12791: 00691742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 12792: 00691262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 12793: 003d2659 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 12793: 003d2619 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 12794: 00649000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 12795: 0064beb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 12796: 00639720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 12797: 00418e21 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 12798: 003fc819 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 12797: 00418de1 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 12798: 003fc7d9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 12799: 002633fd 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 12800: 0069116c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 12801: 006901d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 12802: 003acc45 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 12802: 003acc05 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 12803: 006396b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 12804: 001befdd 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 12805: 00414b89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 12805: 00414b49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 12806: 0069054a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 12807: 0022b839 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 12808: 0069121a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 12809: 006496fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 12810: 001da139 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ - 12811: 003af0c9 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 12812: 00443081 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ - 12813: 00342459 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 12811: 003af089 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 12812: 00443041 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 12813: 00342419 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 12814: 006910a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 12815: 003e7845 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 12816: 0032cfed 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 12815: 003e7805 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 12816: 0032cfad 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 12817: 002d4881 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 12818: 0021b745 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 12819: 00348ac1 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 12819: 00348a81 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 12820: 0063d390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 12821: 005a4f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 12822: 00690326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 12823: 00247e19 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 12824: 00641a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 12825: 006450f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 12826: 002d59d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 12827: 003d3715 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 12827: 003d36d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 12828: 00259afd 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 12829: 00434c65 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 12830: 00408cb1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 12829: 00434c25 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 12830: 00408c71 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 12831: 005a4718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 12832: 002de1ed 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 12833: 00639dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 12834: 0069026e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 12835: 0059291c 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 12836: 00282e91 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 12837: 00270fb1 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ @@ -12848,1829 +12848,1829 @@ │ │ │ │ 12844: 0063f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ 12845: 0022e621 204 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 12846: 00643e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 12847: 0069030a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 12848: 00644f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 12849: 00646d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 12850: 0063a858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12851: 00400b71 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ - 12852: 00407ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ - 12853: 0040b975 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 12851: 00400b31 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 12852: 00407dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 12853: 0040b935 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 12854: 00646278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 12855: 004152e5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 12855: 004152a5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 12856: 006407b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 12857: 00690aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ - 12858: 003260a5 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 12858: 00326065 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 12859: 0025cb09 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 12860: 001bcc31 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 12861: 002c8751 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 12862: 003e40ad 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 12863: 00351545 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 12862: 003e406d 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 12863: 00351505 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 12864: 002c8dad 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 12865: 00649b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 12866: 00641150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 12867: 003ee465 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 12867: 003ee425 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 12868: 006913ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 12869: 0063d740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 12870: 003f6881 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 12870: 003f6841 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 12871: 00641e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 12872: 002533a1 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 12873: 0063b0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 12874: 00282d65 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 12875: 005a81e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 12876: 0064bd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 12877: 00314479 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 12877: 00314439 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 12878: 0064ab54 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 12879: 00229075 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 12880: 0068fec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 12881: 003ed925 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 12882: 002f8e79 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 12883: 0032909d 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 12881: 003ed8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 12882: 002f8e39 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 12883: 0032905d 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 12884: 00646318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 12885: 0068f975 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 12886: 001cfb61 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 12887: 003c2be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 12887: 003c2ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 12888: 002aa0a1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 12889: 0063d130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 12890: 0064c1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 12891: 002c02ad 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 12892: 0063d2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 12893: 001fdc11 58 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 12894: 002de34d 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ 12895: 0029d04d 88 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 12896: 00648b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ 12897: 002c0639 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 12898: 006908be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 12899: 002aacfd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 12900: 00690bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 12901: 00432bf1 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 12901: 00432bb1 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 12902: 0022b55d 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 12903: 0064c5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 12904: 0063c888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 12905: 006405a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 12906: 00691886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 12907: 00690a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 12908: 0063ee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 12909: 006912a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_QWORD_DSTATE │ │ │ │ 12910: 002c05dd 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 12911: 00691e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 12912: 00302b91 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 12912: 00302b51 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 12913: 0063d330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 12914: 002b6d41 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 12915: 0063a878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 12916: 001fb255 2 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 12917: 00690736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 12918: 003095bd 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 12919: 003c4689 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 12918: 0030957d 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 12919: 003c4649 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 12920: 0064ba64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 12921: 002c3db9 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 12922: 001e52c5 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 12923: 00279f7d 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 12924: 004349f5 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 12924: 004349b5 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 12925: 002c90bd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 12926: 003cf2e9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 12926: 003cf2a9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 12927: 001faa51 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 12928: 00642030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 12929: 00691414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 12930: 0063eb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 12931: 0063ba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 12932: 006909b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 12933: 0030a76d 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 12933: 0030a72d 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 12934: 006902da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 12935: 0066e66c 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 12936: 00690bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 12937: 0063fda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 12938: 00690fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 12939: 00417931 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 12939: 004178f1 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 12940: 00295c51 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 12941: 002fb8a5 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 12941: 002fb865 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 12942: 001889dd 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 12943: 006393f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 12944: 00647094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 12945: 002c0f39 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 12946: 002445f9 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 12947: 00646748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 12948: 00645010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 12949: 00690690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 12950: 00690016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 12951: 006907dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 12952: 00690bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 12953: 002c26ad 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 12954: 0022ed4d 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 12955: 002f16a9 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 12955: 002f1669 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 12956: 005ac4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 12957: 0063ef38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 12958: 00690bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 12959: 005a8c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 12960: 00451a5d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 12960: 00451a1d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 12961: 0069057e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 12962: 0068fc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 12963: 003595f1 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 12963: 003595b1 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 12964: 00641c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 12965: 00639304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 12966: 00691630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 12967: 002c2cf1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 12968: 003bf62d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 12968: 003bf5ed 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 12969: 002be525 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 12970: 00691474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 12971: 003bad75 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 12971: 003bad35 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 12972: 0063cd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 12973: 00284fbd 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 12974: 0068fb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 12975: 0063aea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 12976: 0023035d 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 12977: 002dbe2d 50 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 12978: 00296c91 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 12979: 006907e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 12980: 00691158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 12981: 002ad069 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 12982: 00690676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 12983: 0063fc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 12984: 003ce8b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 12985: 003aefd9 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 12986: 00457639 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 12984: 003ce871 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 12985: 003aef99 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 12986: 004575f9 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 12987: 0063bf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ - 12988: 0053fd7c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 12988: 0053fd44 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 12989: 006402a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 12990: 003d8d39 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 12990: 003d8cf9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 12991: 0068fd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 12992: 00210e01 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 12993: 003ac65d 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 12994: 0053fd74 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 12993: 003ac61d 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 12994: 0053fd3c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 12995: 00690e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 12996: 005b0cc0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 12997: 00406995 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 12997: 00406955 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 12998: 00648198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 12999: 0063d140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 13000: 0063a2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 13001: 00691276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 13002: 002adfed 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 13003: 003c9cad 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 13003: 003c9c6d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 13004: 00690ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ - 13005: 003c8ef9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 13006: 0042d1dd 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 13005: 003c8eb9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 13006: 0042d19d 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 13007: 00645e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 13008: 003c7ce9 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 13008: 003c7ca9 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 13009: 00690146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 13010: 00690224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 13011: 00691d47 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 13012: 00690094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 13013: 00463341 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 13013: 00463301 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 13014: 0069136e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 13015: 0021327d 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 13016: 0064ba84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 13017: 00691530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 13018: 00639810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 13019: 005b0ccc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 13020: 002394c9 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 13021: 00691d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 13022: 0064c604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 13023: 002c93e9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 13024: 0068f956 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 13025: 0040ee31 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 13026: 00460ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 13027: 0040f6c5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 13025: 0040edf1 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 13026: 00460aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 13027: 0040f685 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 13028: 0064be58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 13029: 00691022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 13030: 0063bca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 13031: 00691636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 13032: 003f3451 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 13032: 003f3411 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 13033: 001f1d19 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 13034: 002d69a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 13035: 00691258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 13036: 0063e288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 13037: 00284271 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 13038: 0068fc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ - 13039: 00419be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 13040: 00353cb9 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 13039: 00419ba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 13040: 00353c79 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 13041: 005ac674 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 13042: 006451e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 13043: 0068fbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 13044: 001ada91 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 13045: 006497dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 13046: 00690d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 13047: 00690496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 13048: 00645ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 13049: 0068f93c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 13050: 0068fcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 13051: 002d6811 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 13052: 002fb8a9 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 13053: 002f1819 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 13052: 002fb869 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 13053: 002f17d9 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 13054: 00592544 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 13055: 00648c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 13056: 00400919 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 13057: 005537ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 13058: 0044e825 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 13056: 004008d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 13057: 005537b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 13058: 0044e7e5 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 13059: 0063f318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 13060: 004073e9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 13061: 0030ff65 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 13060: 004073a9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 13061: 0030ff25 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 13062: 006903f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 13063: 00690028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 13064: 006407c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ - 13065: 003dd0f5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 13065: 003dd0b5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 13066: 00646a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 13067: 00362c71 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 13067: 00362c31 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 13068: 00643aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 13069: 0025f7f9 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ 13070: 00690024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ - 13071: 004610c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 13072: 0041a0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 13071: 00461089 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 13072: 0041a095 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 13073: 0068f98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 13074: 00414c3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 13075: 00415639 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 13076: 003cf575 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 13074: 00414bfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 13075: 004155f9 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 13076: 003cf535 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 13077: 0063a420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 13078: 0027e53d 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 13079: 00691192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 13080: 00648688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 13081: 0064accc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 13082: 0026614d 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 13083: 00639244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 13084: 00426855 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 13084: 00426815 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 13085: 0068fc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 13086: 0068fdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 13087: 006914c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 13088: 002c1c89 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 13089: 00445589 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 13090: 004501dd 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 13091: 003ac115 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 13089: 00445549 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 13090: 0045019d 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 13091: 003ac0d5 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 13092: 00250aad 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 13093: 006911c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 13094: 00643e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 13095: 00421b79 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 13095: 00421b39 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 13096: 00260171 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ - 13097: 00543bd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 13097: 00543ba0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 13098: 00593764 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 13099: 003fb945 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 13099: 003fb905 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 13100: 00644a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 13101: 0023b72d 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 13102: 00690d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 13103: 0042b665 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 13103: 0042b625 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 13104: 0063fd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 13105: 002ac6f9 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 13106: 00690746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 13107: 0063fed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 13108: 0069068c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 13109: 004ffc54 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 13110: 00416029 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 13109: 004ffc1c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 13110: 00415fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 13111: 001ba97d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 13112: 006394e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 13113: 00296705 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 13114: 00270941 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 13115: 00691436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 13116: 001ba779 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 13117: 002da11d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 13118: 00690bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 13119: 006420b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 13120: 00643e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 13121: 0068fcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 13122: 005a9c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 13123: 0064a758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 13124: 003c8571 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 13125: 0040558d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 13124: 003c8531 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 13125: 0040554d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 13126: 00690be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 13127: 002ddfa5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 13128: 00690b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ - 13129: 00351dc9 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 13129: 00351d89 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 13130: 00645ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 13131: 0068ff2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 13132: 0068fb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 13133: 002f2025 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 13133: 002f1fe5 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 13134: 0064c0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 13135: 0063ffd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 13136: 00437725 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 13136: 004376e5 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 13137: 0069051a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 13138: 0069003a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 13139: 006914f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 13140: 00359015 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 13140: 00358fd5 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 13141: 001b27ed 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 13142: 003ba9ed 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 13142: 003ba9ad 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 13143: 0068f8d8 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 13144: 00269461 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 13145: 003c285d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 13145: 003c281d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 13146: 0068ff54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 13147: 003551e1 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 13147: 003551a1 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 13148: 0068ff04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 13149: 0026dfa5 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ - 13150: 003f98a5 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 13151: 0043cdb1 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 13150: 003f9865 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 13151: 0043cd71 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 13152: 0068fcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 13153: 005b0c28 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 13154: 0040564d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 13155: 00431edd 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 13154: 0040560d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 13155: 00431e9d 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 13156: 0063f2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 13157: 003f31b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 13158: 003f8d49 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 13157: 003f3179 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 13158: 003f8d09 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ 13159: 006911e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 13160: 0068f926 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 13161: 002849d9 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 13162: 003255b5 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 13162: 00325575 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 13163: 006478f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 13164: 002c7799 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 13165: 00648778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 13166: 0064b8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 13167: 006911c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 13168: 0063a3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 13169: 00691602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 13170: 00640974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 13171: 0041dead 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 13171: 0041de6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 13172: 0069112c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 13173: 006439f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 13174: 006904f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 13175: 002c802d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 13176: 0068fa44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 13177: 00649a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 13178: 006908da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 13179: 003518a5 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 13179: 00351865 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 13180: 0024d115 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 13181: 0068f9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 13182: 0064cfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 13183: 00690bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 13184: 00408bd9 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 13184: 00408b99 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ 13185: 0063af00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 13186: 00644c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 13187: 0063d690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 13188: 006902ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 13189: 006901f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 13190: 0018b129 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 13191: 0063ee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 13192: 0044ce0d 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 13192: 0044cdcd 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 13193: 00593550 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 13194: 0020e009 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 13195: 006903a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 13196: 002660f1 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 13197: 0068fc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 13198: 00314c71 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 13199: 003ba935 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 13200: 003e03d1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 13201: 00401c75 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 13198: 00314c31 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 13199: 003ba8f5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 13200: 003e0391 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 13201: 00401c35 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 13202: 005a4e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 13203: 0069033e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 13204: 003e9ebd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 13204: 003e9e7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 13205: 0063c064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 13206: 00643a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 13207: 00690e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 13208: 0063a958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 13209: 006915fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 13210: 002b125d 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 13211: 006916e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 13212: 0068f9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 13213: 0033c575 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 13213: 0033c535 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 13214: 0068fb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 13215: 005a8264 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 13216: 0038a409 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 13216: 0038a3c9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 13217: 0063bfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 13218: 00646578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 13219: 00200bb9 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 13220: 006419b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 13221: 005a4610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 13222: 0069112a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 13223: 0068fbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 13224: 003cd875 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 13224: 003cd835 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 13225: 00648018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 13226: 001ad511 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 13227: 002b6c31 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 13228: 00690c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 13229: 002f4165 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 13230: 003c3415 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 13231: 003edf01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 13232: 0038a369 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 13229: 002f4125 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 13230: 003c33d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 13231: 003edec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 13232: 0038a329 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 13233: 006451b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 13234: 00690e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 13235: 001aca51 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 13236: 003c2551 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 13236: 003c2511 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 13237: 00690aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 13238: 00648f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 13239: 003b648d 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 13240: 003c2371 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 13239: 003b644d 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 13240: 003c2331 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 13241: 006910fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 13242: 00639d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 13243: 00690cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 13244: 00543b30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 13245: 004479ad 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 13244: 00543af8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 13245: 0044796d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 13246: 0018ac99 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 13247: 00262575 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 13248: 0068ff08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 13249: 003ff18d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 13249: 003ff14d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 13250: 0064a1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_INTERRUPT_EVENT │ │ │ │ 13251: 00649e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 13252: 003c348d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 13252: 003c344d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 13253: 006901e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 13254: 00690516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 13255: 001e3575 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 13256: 0053fda0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 13256: 0053fd68 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 13257: 001ebcc9 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 13258: 0023a855 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 13259: 00643b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 13260: 0064c754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 13261: 00690d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 13262: 001ae709 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 13263: 001ebd29 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 13264: 005939b4 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 13265: 004139b5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 13265: 00413975 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 13266: 006909f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 13267: 001d5b61 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 13268: 00639bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 13269: 00691078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 13270: 0063adf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 13271: 006914f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 13272: 00645190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 13273: 0040b0b5 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 13274: 00553768 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ - 13275: 0032bff1 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 13273: 0040b075 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 13274: 00553730 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 13275: 0032bfb1 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 13276: 00643ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 13277: 003ed9d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 13277: 003ed999 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 13278: 00690bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ - 13279: 0041c0c5 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ - 13280: 002efb59 190 FUNC GLOBAL DEFAULT 12 cpu_set_cwp │ │ │ │ + 13279: 0041c085 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 13280: 002efb1d 190 FUNC GLOBAL DEFAULT 12 cpu_set_cwp │ │ │ │ 13281: 00284d01 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 13282: 00649d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 13283: 0068fb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 13284: 00690508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 13285: 0063c868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 13286: 00641a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 13287: 00296a3d 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 13288: 00647f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 13289: 00648b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 13290: 0033c3c5 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 13290: 0033c385 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 13291: 00690b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 13292: 006908a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ - 13293: 003e10b1 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 13294: 0044219d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 13295: 003be161 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 13293: 003e1071 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 13294: 0044215d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 13295: 003be121 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 13296: 00271fd5 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 13297: 002f043d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 13298: 004171b5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 13297: 002f0401 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 13298: 00417175 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 13299: 006905fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 13300: 00646cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 13301: 00640a04 1788 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 13302: 0064bdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 13303: 00690e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 13304: 003c5e55 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 13304: 003c5e15 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 13305: 00691600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 13306: 00352291 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 13307: 00408d95 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ - 13308: 003ebd6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 13306: 00352251 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 13307: 00408d55 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 13308: 003ebd2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 13309: 0064c864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 13310: 00229349 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 13311: 0068ff84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 13312: 001acaf9 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 13313: 0064a6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 13314: 001cae31 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 13315: 003d8761 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 13315: 003d8721 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 13316: 00690586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 13317: 00443c41 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 13317: 00443c01 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 13318: 0063d95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 13319: 002f9065 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 13320: 00425825 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 13321: 003f4b5d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 13319: 002f9025 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 13320: 004257e5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 13321: 003f4b1d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 13322: 0063c418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ - 13323: 00553794 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 13323: 0055375c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 13324: 0064cc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 13325: 00646fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 13326: 0019b585 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 13327: 00589574 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 13328: 00691470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 13329: 0025ff9d 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ 13330: 00232eb9 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 13331: 005a6c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 13332: 006401f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 13333: 00690644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 13334: 006413b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 13335: 006463f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 13336: 0032603d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 13336: 00325ffd 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 13337: 002259ed 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 13338: 002caffd 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 13339: 0036d0bd 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 13339: 0036d07d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 13340: 0064ce94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 13341: 00592a30 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 13342: 003eca15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 13342: 003ec9d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 13343: 00645b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 13344: 0063e7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 13345: 00421871 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 13345: 00421831 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 13346: 00201b2d 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 13347: 003ae91d 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 13348: 00414015 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 13347: 003ae8dd 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 13348: 00413fd5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 13349: 0063dc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 13350: 002156e1 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 13351: 006911bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 13352: 00417655 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 13352: 00417615 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 13353: 00690820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 13354: 0043c8dd 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 13354: 0043c89d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 13355: 00247d25 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 13356: 00691d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 13357: 002d9bc5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 13358: 0064a728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 13359: 003f7b0d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 13359: 003f7acd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 13360: 002d54a5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 13361: 0068fc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 13362: 00265e81 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 13363: 006901ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 13364: 00448f09 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 13364: 00448ec9 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 13365: 00691000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 13366: 0037c401 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 13367: 0039b559 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 13366: 0037c3c1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 13367: 0039b519 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 13368: 00648fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 13369: 003c35f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 13370: 00310e01 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 13369: 003c35b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 13370: 00310dc1 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 13371: 0064c680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 13372: 0068fff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 13373: 002fc749 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ - 13374: 002fc5f9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 13373: 002fc709 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 13374: 002fc5b9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 13375: 005a2828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 13376: 003cd7b1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 13376: 003cd771 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 13377: 002b7649 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 13378: 0030c319 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 13378: 0030c2d9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 13379: 002de62d 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 13380: 0064c8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 13381: 0023d59d 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 13382: 006403c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 13383: 001e91fd 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 13384: 003bfc51 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 13384: 003bfc11 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 13385: 001e92f1 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 13386: 0069187c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 13387: 002cde4d 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 13388: 006917c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 13389: 00644af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 13390: 006426d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 13391: 00691884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 13392: 0068fcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 13393: 0022ed79 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 13394: 00690cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 13395: 00645c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 13396: 00690be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 13397: 003044dd 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 13397: 0030449d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 13398: 0022b701 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 13399: 002dbac1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 13400: 00640334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 13401: 00426fb5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 13401: 00426f75 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 13402: 006917f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 13403: 00647638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 13404: 005a6bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 13405: 006905e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 13406: 006415a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 13407: 0069054c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 13408: 00690792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 13409: 0041243d 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 13410: 0044751d 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 13409: 004123fd 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 13410: 004474dd 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 13411: 005935bc 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 13412: 0068fff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 13413: 001886b9 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 13414: 0069074c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 13415: 003c7e7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 13416: 003ed961 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 13415: 003c7e3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 13416: 003ed921 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 13417: 0063b010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 13418: 001bce25 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ - 13419: 002f28ad 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 13419: 002f286d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 13420: 00690a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 13421: 006488b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 13422: 00643f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 13423: 00639d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 13424: 0063ecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 13425: 00646a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 13426: 00326a71 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 13426: 00326a31 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 13427: 00690898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 13428: 003343fd 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 13428: 003343bd 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 13429: 00649dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 13430: 002b6851 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 13431: 0045a169 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 13432: 00415e85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 13431: 0045a129 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 13432: 00415e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 13433: 006496ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ - 13434: 0043c469 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 13434: 0043c429 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 13435: 006403f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 13436: 00250a81 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 13437: 0063c8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 13438: 004151fd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 13438: 004151bd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 13439: 001acba1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 13440: 0064cee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 13441: 004618d5 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 13441: 00461895 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 13442: 0064c6b0 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 13443: 0069182c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 13444: 006906a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 13445: 002952b5 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ - 13446: 0053f444 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 13446: 0053f40c 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 13447: 0064d0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 13448: 00450679 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 13448: 00450639 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 13449: 0063b80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 13450: 0069056e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 13451: 00641610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 13452: 0034cac1 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 13453: 0046481d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 13452: 0034ca81 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 13453: 004647dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 13454: 00690e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 13455: 00441e05 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 13456: 0041ea31 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 13457: 003516b5 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 13455: 00441dc5 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 13456: 0041e9f1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 13457: 00351675 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 13458: 006495bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 13459: 006910d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ - 13460: 003df5d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 13460: 003df591 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 13461: 00691d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 13462: 004025a9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 13462: 00402569 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 13463: 0069102c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 13464: 00429261 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 13464: 00429221 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 13465: 00690686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ - 13466: 00409909 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 13466: 004098c9 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 13467: 002d4d19 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 13468: 00690720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 13469: 004588e5 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 13469: 004588a5 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 13470: 00690546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 13471: 006911a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 13472: 00644b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 13473: 0069132a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 13474: 00639c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 13475: 003ed99d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 13476: 0030bf39 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 13475: 003ed95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 13476: 0030bef9 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 13477: 00215e95 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 13478: 001e2e1d 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 13479: 004610d9 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 13479: 00461099 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 13480: 006908e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 13481: 0069146c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 13482: 0064d144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 13483: 00690ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 13484: 003dfcf5 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 13485: 00347bb5 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 13484: 003dfcb5 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 13485: 00347b75 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 13486: 00256eb9 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 13487: 0038a44d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 13487: 0038a40d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 13488: 002c238d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 13489: 002fb2b9 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ - 13490: 002f7635 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 13489: 002fb279 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 13490: 002f75f5 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 13491: 0064a020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 13492: 006908d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 13493: 002ddfa9 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 13494: 00441339 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 13495: 0030f6c5 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 13494: 004412f9 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 13495: 0030f685 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 13496: 001df03d 232 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 13497: 001ac4e1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 13498: 001c6aa5 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 13499: 00690dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 13500: 0064c744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 13501: 00691e2c 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 13502: 006904d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 13503: 00648b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 13504: 001a62ad 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 13505: 0043205d 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 13506: 003cf1b1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 13505: 0043201d 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 13506: 003cf171 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 13507: 0063b6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 13508: 0063a53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 13509: 006914ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_MMU_FAULT_DSTATE │ │ │ │ 13510: 001e6a01 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 13511: 0032d571 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 13512: 003cd025 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 13511: 0032d531 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 13512: 003ccfe5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 13513: 00642190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 13514: 00398d0d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 13514: 00398ccd 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 13515: 0068f943 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 13516: 006416d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 13517: 0069021e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 13518: 006392e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 13519: 002c0889 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 13520: 005a6b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 13521: 001b438d 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 13522: 0063ddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 13523: 00691280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 13524: 00350915 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 13524: 003508d5 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 13525: 00690a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 13526: 00690efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 13527: 00691370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 13528: 00690cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 13529: 00239809 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 13530: 00690036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 13531: 00640724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 13532: 006902d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ 13533: 002c0bd1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 13534: 006913de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 13535: 002c0d45 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 13536: 0063be94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 13537: 003ad91d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 13537: 003ad8dd 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 13538: 002dfbf9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 13539: 00642370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 13540: 0063ad70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 13541: 00691840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13542: 00690524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 13543: 006905e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 13544: 00690d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 13545: 00348bf9 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 13545: 00348bb9 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 13546: 0064c724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 13547: 001b001d 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 13548: 0064af90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 13549: 00643c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 13550: 005aaa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 13551: 002f7085 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 13551: 002f7045 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 13552: 0063b728 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 13553: 005964b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 13554: 00690f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 13555: 006462e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 13556: 00690d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 13557: 00593128 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 13558: 006901b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 13559: 0068ff5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ - 13560: 0044e921 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 13560: 0044e8e1 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 13561: 00642a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 13562: 00644534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 13563: 0063afb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 13564: 0068fe72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 13565: 0026cb75 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 13566: 002c39b1 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 13567: 00639bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 13568: 001b402d 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 13569: 00265d01 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ - 13570: 003d6d21 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 13570: 003d6ce1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 13571: 006912cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 13572: 0068fffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 13573: 0068ffac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ - 13574: 0043264d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 13574: 0043260d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 13575: 0068f98a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 13576: 00248091 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 13577: 00690a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 13578: 0068f947 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 13579: 0025cedd 560 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 13580: 005a1078 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 13581: 0063e708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 13582: 0063fb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 13583: 0068fac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 13584: 0069175c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 13585: 0032448d 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 13585: 0032444d 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 13586: 001ebcd1 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 13587: 003020c5 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 13588: 002f9021 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 13587: 00302085 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 13588: 002f8fe1 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 13589: 001892c5 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 13590: 003d2f7d 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 13591: 0034768d 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 13590: 003d2f3d 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 13591: 0034764d 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 13592: 0063f1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 13593: 0064c91c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 13594: 0068fc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ 13595: 00691546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ - 13596: 003df3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 13596: 003df375 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 13597: 00244955 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 13598: 00422bf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 13598: 00422bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 13599: 006917d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 13600: 002c9f21 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 13601: 00690f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 13602: 00691778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 13603: 006901e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 13604: 0063a5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ 13605: 0063b538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_EVENT │ │ │ │ 13606: 0063fa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_EVENT │ │ │ │ 13607: 00293e11 156 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 13608: 00647bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 13609: 00647668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 13610: 00691de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 13611: 0068fd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 13612: 002249ed 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 13613: 004528c1 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 13613: 00452881 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 13614: 001ab2b9 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 13615: 004016f1 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 13615: 004016b1 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 13616: 0022e9c9 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 13617: 00649fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 13618: 00649fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 13619: 006423b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 13620: 0069169c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 13621: 001aeb95 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 13622: 00596530 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 13623: 003abe09 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 13624: 00328ccd 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 13625: 003d8571 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 13626: 003efc39 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 13623: 003abdc9 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 13624: 00328c8d 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 13625: 003d8531 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 13626: 003efbf9 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 13627: 00690882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 13628: 00648cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 13629: 002d706d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 13630: 0068fa42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 13631: 005a3ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 13632: 003c3271 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 13632: 003c3231 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 13633: 00645d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 13634: 00443775 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 13635: 003dfa09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 13634: 00443735 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 13635: 003df9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 13636: 0023b9d9 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 13637: 002db8b5 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 13638: 005931ac 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 13639: 003dd3ad 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 13639: 003dd36d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 13640: 005a6cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 13641: 00690478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 13642: 00639e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 13643: 002de4f5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 13644: 0068ffe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 13645: 0069186c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ - 13646: 00432251 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 13646: 00432211 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 13647: 00229249 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 13648: 002c394d 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 13649: 001dbe35 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 13650: 003c3019 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 13651: 0045989d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 13650: 003c2fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 13651: 0045985d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 13652: 00641760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ 13653: 0064a9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 13654: 002fb811 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 13654: 002fb7d1 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 13655: 00690dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 13656: 001f05e5 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ - 13657: 00400fbd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 13657: 00400f7d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 13658: 00642c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 13659: 00641940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 13660: 002fb701 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 13660: 002fb6c1 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 13661: 00641520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 13662: 0064d214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 13663: 00232951 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 13664: 00690046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 13665: 0033026d 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 13666: 0040ff9d 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 13665: 0033022d 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 13666: 0040ff5d 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 13667: 00641b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 13668: 006910d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 13669: 001adff1 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 13670: 006909e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 13671: 00265e69 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 13672: 002d79f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 13673: 0063af20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 13674: 00309aed 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 13674: 00309aad 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 13675: 0063cff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 13676: 00437835 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 13676: 004377f5 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 13677: 002cdf2d 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 13678: 00358dad 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 13678: 00358d6d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 13679: 00691d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 13680: 00461521 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 13680: 004614e1 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 13681: 0069070a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 13682: 0063af80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 13683: 00690228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 13684: 00648478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 13685: 0069154a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 13686: 00347705 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 13686: 003476c5 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 13687: 00648258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 13688: 003c17f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 13688: 003c17b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 13689: 006917b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13690: 002c7929 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 13691: 00690978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 13692: 00690208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 13693: 0064dc44 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 13694: 00691190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ 13695: 001d9b61 92 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 13696: 00690e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 13697: 0063a330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 13698: 00690404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 13699: 005a53fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 13700: 00272c49 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 13701: 006900fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 13702: 00432061 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 13703: 00403695 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 13702: 00432021 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 13703: 00403655 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 13704: 006477d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 13705: 0068fb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 13706: 002c81c9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 13707: 002d7831 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 13708: 0068fb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 13709: 005a9788 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 13710: 0064b984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 13711: 00325761 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 13711: 00325721 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 13712: 0023a8b9 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 13713: 00644604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ 13714: 0069008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 13715: 001ee515 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 13716: 0063e658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 13717: 002c0955 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 13718: 006900ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 13719: 00322309 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 13719: 003222c9 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 13720: 006906ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 13721: 0041b6a1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 13721: 0041b661 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 13722: 002c5029 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 13723: 0063d1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 13724: 005a4cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 13725: 0063c184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 13726: 00644bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 13727: 002c0c15 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 13728: 0068fa70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 13729: 002de4dd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 13730: 002c0da9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 13731: 00640764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 13732: 004526ad 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 13732: 0045266d 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 13733: 0064c544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 13734: 0063d2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 13735: 00691732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 13736: 00690f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 13737: 003d6595 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ - 13738: 0041abc9 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 13737: 003d6555 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 13738: 0041ab89 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 13739: 006412d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 13740: 0023b805 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 13741: 002ce891 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 13742: 005a4484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 13743: 0069002e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 13744: 0063d5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 13745: 0064bb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 13746: 002d82f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 13747: 006453f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 13748: 0064b574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 13749: 003f90bd 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 13750: 0040bba5 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 13751: 003c2cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 13749: 003f907d 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 13750: 0040bb65 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 13751: 003c2c91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 13752: 0059210c 840 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 13753: 006448e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 13754: 0063ef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 13755: 001b7225 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 13756: 004278f5 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 13756: 004278b5 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 13757: 002dabc9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 13758: 00649cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ - 13759: 003c3325 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 13759: 003c32e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 13760: 0069086a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 13761: 002de0c9 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 13762: 0063fcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 13763: 001dc3fd 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 13764: 006915ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 13765: 00691662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 13766: 00349e85 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ - 13767: 003bea85 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 13766: 00349e45 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 13767: 003bea45 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 13768: 00691536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 13769: 0040336d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 13769: 0040332d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 13770: 0022629d 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 13771: 0030ff0d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 13771: 0030fecd 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 13772: 00690986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 13773: 0063d640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 13774: 00691670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 13775: 0064cb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 13776: 00647b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 13777: 00690880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 13778: 0068faa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 13779: 0063d670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ - 13780: 00464679 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 13780: 00464639 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 13781: 001e2b05 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 13782: 00640874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 13783: 001b6871 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 13784: 005a9ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 13785: 002c3bd9 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 13786: 0023a28d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 13787: 002250d5 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 13788: 00646158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 13789: 00437391 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 13789: 00437351 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 13790: 006900f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 13791: 00214f19 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 13792: 005aed34 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnaddd │ │ │ │ 13793: 00690f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 13794: 003fafa1 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 13794: 003faf61 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 13795: 002bfdd1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 13796: 003c2989 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 13797: 00333a69 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 13796: 003c2949 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 13797: 00333a29 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 13798: 006916b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 13799: 00690d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 13800: 003f8465 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 13801: 003c9f59 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 13800: 003f8425 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 13801: 003c9f19 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 13802: 00648068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 13803: 00691468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 13804: 0063ab08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 13805: 00349149 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 13805: 00349109 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 13806: 0019b61d 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 13807: 00644114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 13808: 003be965 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 13808: 003be925 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 13809: 005aeba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnadds │ │ │ │ 13810: 00639410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 13811: 0069062c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 13812: 003de30d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 13812: 003de2cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 13813: 00647a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 13814: 0068fa7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 13815: 0030c2e5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 13815: 0030c2a5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 13816: 00260555 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 13817: 005aa5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 13818: 003f8555 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 13818: 003f8515 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 13819: 0068fdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 13820: 0069096a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 13821: 0025eab5 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 13822: 001bdf79 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 13823: 00643dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 13824: 001f14f5 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 13825: 005a9fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 13826: 001d9fd5 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 13827: 0033f1d9 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 13827: 0033f199 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 13828: 00649f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 13829: 004697e1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 13829: 004697a1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 13830: 00646b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 13831: 006905d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 13832: 00690a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 13833: 0068fa10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 13834: 006903e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 13835: 00592ae4 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 13836: 006417f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 13837: 0063d8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 13838: 00240335 2364 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 13839: 002d3db5 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 13840: 00690e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 13841: 00422709 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 13842: 003df2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 13843: 0043c431 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 13844: 004008a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 13841: 004226c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 13842: 003df285 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 13843: 0043c3f1 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 13844: 00400861 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 13845: 00648868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 13846: 006909f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 13847: 003c6f21 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 13848: 003c3181 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 13847: 003c6ee1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 13848: 003c3141 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 13849: 006418d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 13850: 0069052a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 13851: 003f0b69 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 13852: 003e4791 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 13851: 003f0b29 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 13852: 003e4751 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 13853: 001e38f5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 13854: 00690834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 13855: 006916aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 13856: 00296e99 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 13857: 006913c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 13858: 0068fc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 13859: 0069046a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 13860: 00647024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ - 13861: 00352041 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 13862: 003e223d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 13861: 00352001 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 13862: 003e21fd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 13863: 002a5d41 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 13864: 0068fa06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 13865: 002a5d49 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 13866: 0069092e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 13867: 006445e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 13868: 00200ae1 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 13869: 002a5d75 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 13870: 001ab9b1 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 13871: 00690d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 13872: 002a5de1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 13873: 002a5e51 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 13874: 003ee3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 13874: 003ee371 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 13875: 002a5ec5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 13876: 006907d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 13877: 002a5f3d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 13878: 002a9fd9 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 13879: 003ec21d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 13879: 003ec1dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 13880: 002a5fb9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 13881: 002a7a95 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 13882: 0063e728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 13883: 00263569 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 13884: 0025e871 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 13885: 001b0569 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 13886: 0026e855 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 13887: 002d7145 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 13888: 004066c1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 13888: 00406681 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 13889: 0069159e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 13890: 002c08e9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 13891: 0068fa56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 13892: 0032c1d5 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 13892: 0032c195 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 13893: 0068fe52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 13894: 002b5e29 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 13895: 0068fe58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 13896: 00256981 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 13897: 0021c509 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 13898: 00690296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 13899: 00647d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ - 13900: 003c168d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 13900: 003c164d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 13901: 0068fc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 13902: 00647f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 13903: 0063b3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 13904: 006493ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 13905: 00416491 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 13906: 00302a4d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 13907: 002f0101 332 FUNC GLOBAL DEFAULT 12 cpu_check_irqs │ │ │ │ - 13908: 004255e1 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 13909: 00438329 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 13905: 00416451 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 13906: 00302a0d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 13907: 002f00c5 332 FUNC GLOBAL DEFAULT 12 cpu_check_irqs │ │ │ │ + 13908: 004255a1 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 13909: 004382e9 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 13910: 0068fb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 13911: 0034a355 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 13911: 0034a315 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 13912: 0069144a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 13913: 004081e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 13913: 004081a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 13914: 0063b204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 13915: 003b951d 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 13916: 0043e945 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 13917: 00437d8d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 13915: 003b94dd 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 13916: 0043e905 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 13917: 00437d4d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 13918: 006476d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ - 13919: 00437fb9 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 13919: 00437f79 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 13920: 005a1b38 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 13921: 00645eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 13922: 003eb069 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 13922: 003eb029 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 13923: 002ad53d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 13924: 002c9879 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ - 13925: 0034b07d 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 13925: 0034b03d 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 13926: 0063e6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 13927: 003c22bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 13927: 003c227d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 13928: 001da229 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 13929: 0064bd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 13930: 00690376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 13931: 0068fd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 13932: 00648088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 13933: 0063c838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 13934: 001cab29 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 13935: 001e3955 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 13936: 003dbb1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 13936: 003dbadd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 13937: 0063f964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 13938: 001f5fb9 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 13939: 00648428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 13940: 0068fe0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 13941: 003beba5 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 13941: 003beb65 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 13942: 001afa81 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ - 13943: 0030084d 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 13943: 0030080d 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 13944: 00690450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 13945: 003e5961 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 13945: 003e5921 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 13946: 00690166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 13947: 002bf1cd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 13948: 005a31f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 13949: 00640584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 13950: 00691134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 13951: 00272e1d 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 13952: 001aba69 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 13953: 00644ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 13954: 003499d1 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 13954: 00349991 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 13955: 0064c1fc 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 13956: 00690662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 13957: 00690458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 13958: 00432afd 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 13958: 00432abd 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 13959: 006911f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 13960: 0064bd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 13961: 00648db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 13962: 006901d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 13963: 005a2bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 13964: 002de07d 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 13965: 0030bafd 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 13965: 0030babd 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 13966: 002a539d 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 13967: 00464c19 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 13968: 0053fd9c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 13967: 00464bd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 13968: 0053fd64 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 13969: 0068f9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 13970: 0063b11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 13971: 003f3339 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 13971: 003f32f9 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 13972: 0064a9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 13973: 0044d995 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 13974: 0044f20d 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 13973: 0044d955 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 13974: 0044f1cd 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 13975: 006901ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 13976: 0064b3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ 13977: 00690c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_TLBFLUSH_DSTATE │ │ │ │ - 13978: 004363ad 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ - 13979: 00423235 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 13978: 0043636d 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 13979: 004231f5 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 13980: 0068fca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 13981: 0068febe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 13982: 003c276d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 13982: 003c272d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 13983: 005938bc 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 13984: 00644b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 13985: 003099b5 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 13986: 003512ed 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 13985: 00309975 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 13986: 003512ad 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 13987: 00649040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 13988: 0063f954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 13989: 00641130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 13990: 0023d141 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 13991: 00691394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 13992: 00690280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 13993: 0063d310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 13994: 00643c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 13995: 0026d781 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 13996: 00644584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 13997: 0068fa16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 13998: 0019c1f1 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 13999: 002c9b01 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 14000: 00460a05 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 14001: 00400abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 14000: 004609c5 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 14001: 00400a7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 14002: 006904fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 14003: 0042d1ed 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 14003: 0042d1ad 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 14004: 0064aa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 14005: 0069069a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 14006: 00690bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 14007: 00592ee8 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 14008: 003d0c89 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 14009: 0033c439 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 14010: 00362561 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 14008: 003d0c49 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 14009: 0033c3f9 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 14010: 00362521 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 14011: 001adb39 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 14012: 002bc359 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 14013: 0037025d 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 14014: 004053c1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 14013: 0037021d 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 14014: 00405381 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 14015: 0063e508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 14016: 00592f34 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 14017: 002df9cd 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 14018: 00398411 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 14019: 002fde29 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 14018: 003983d1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 14019: 002fdde9 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 14020: 005a3170 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 14021: 00690756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 14022: 0068fa1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 14023: 00690298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 14024: 0063a8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 14025: 0064adf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 14026: 0063bc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 14027: 00239385 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 14028: 002f1915 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 14028: 002f18d5 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 14029: 00690318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 14030: 00690a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 14031: 006916b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 14032: 00386479 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 14032: 00386439 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 14033: 00646498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 14034: 0021ce35 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 14035: 006444a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 14036: 001a5661 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 14037: 00375e0d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 14038: 0044fee5 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 14037: 00375dcd 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 14038: 0044fea5 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 14039: 005a2b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 14040: 00640704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 14041: 0025ebc5 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 14042: 00441f51 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ - 14043: 00340c4d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 14044: 0040c6b1 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 14042: 00441f11 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 14043: 00340c0d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 14044: 0040c671 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 14045: 001fe5a9 44 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 14046: 002d6ce9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 14047: 001db9a9 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 14048: 0068fb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 14049: 0069108a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 14050: 0068ff1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 14051: 00691392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 14052: 0063dc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 14053: 003e5f8d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 14053: 003e5f4d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 14054: 001f5ea5 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 14055: 0069019a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 14056: 0064b3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 14057: 00690a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 14058: 006409d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 14059: 00690568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 14060: 00691d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 14061: 0063c668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 14062: 00648ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 14063: 0063a868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ - 14064: 003ee069 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 14064: 003ee029 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 14065: 002bf231 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 14066: 00690530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 14067: 001be455 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 14068: 0068fbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 14069: 006904fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 14070: 0063eac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 14071: 003ee9fd 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 14071: 003ee9bd 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 14072: 001abb1d 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 14073: 001da791 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 14074: 00649d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 14075: 002d6b31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 14076: 003d5821 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 14077: 004153ad 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 14076: 003d57e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 14077: 0041536d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 14078: 0064a878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 14079: 005a980c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 14080: 00645260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 14081: 00296d85 44 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ - 14082: 00461691 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 14082: 00461651 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 14083: 0068fb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 14084: 003be2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 14084: 003be289 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 14085: 001ae521 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 14086: 00408531 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 14086: 004084f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 14087: 00647838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 14088: 001adbe1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 14089: 00691872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 14090: 003e612d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 14090: 003e60ed 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 14091: 006902e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 14092: 0064b050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 14093: 006903b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 14094: 002df73d 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 14095: 003edbf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 14095: 003edbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 14096: 00690ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 14097: 003d4e99 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 14097: 003d4e59 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 14098: 0069104e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 14099: 0068fd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 14100: 00642a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 14101: 0063bd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 14102: 00690062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 14103: 00690434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 14104: 003f13c1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 14104: 003f1381 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 14105: 006902fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 14106: 0068fe34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 14107: 00691686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 14108: 003eb53d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 14108: 003eb4fd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 14109: 00641f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 14110: 005aeaa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnsmuld │ │ │ │ - 14111: 003e4b55 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 14112: 00405709 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 14111: 003e4b15 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 14112: 004056c9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 14113: 00641330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 14114: 00639eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 14115: 001fcda5 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 14116: 0040eb21 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 14117: 004365d1 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 14116: 0040eae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 14117: 00436591 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 14118: 002c9de1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 14119: 002f4dcd 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ - 14120: 0044671d 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 14119: 002f4d8d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 14120: 004466dd 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 14121: 00254d99 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 14122: 00690e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 14123: 00646668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 14124: 00648ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 14125: 00649110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 14126: 00690e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 14127: 006916da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 14128: 0069031a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 14129: 006488c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 14130: 003be251 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 14130: 003be211 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 14131: 00292c75 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 14132: 003a7d3d 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 14133: 003de461 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 14132: 003a7cfd 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 14133: 003de421 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 14134: 005a30ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 14135: 0064ab44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 14136: 0064aad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 14137: 006407f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 14138: 0063f258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 14139: 00690462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 14140: 002f71f1 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 14141: 00462c89 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 14140: 002f71b1 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 14141: 00462c49 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 14142: 002c2d79 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 14143: 00208885 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 14144: 00690324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 14145: 001bd409 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 14146: 005a2abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ - 14147: 003c2425 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 14148: 003260fd 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 14147: 003c23e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 14148: 003260bd 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 14149: 0064c524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 14150: 001aea89 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ - 14151: 00432c91 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 14152: 0044e531 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 14151: 00432c51 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 14152: 0044e4f1 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 14153: 00642550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 14154: 00645f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 14155: 001dc3c1 4 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 14156: 005a9f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 14157: 004ffdfc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 14158: 00448155 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 14157: 004ffdc4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 14158: 00448115 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 14159: 00646398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 14160: 0063cea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 14161: 0020d80d 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 14162: 0063be64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 14163: 0063d6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 14164: 00646f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ - 14165: 00469731 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 14165: 004696f1 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 14166: 0064abe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 14167: 00422bb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 14167: 00422b79 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 14168: 0020eef5 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 14169: 00644334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 14170: 0068fa50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 14171: 0068fd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 14172: 005a8cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 14173: 004038ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 14174: 003c7401 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 14173: 004038ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 14174: 003c73c1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 14175: 00649d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 14176: 00592c24 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 14177: 0064a220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_TFAULT_EVENT │ │ │ │ 14178: 0063ef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 14179: 003ee159 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 14179: 003ee119 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 14180: 005aa67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ - 14181: 0041cb61 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 14181: 0041cb21 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 14182: 006905ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 14183: 001adc89 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 14184: 005a2090 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 14185: 0068fc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 14186: 003e1e01 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 14186: 003e1dc1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 14187: 00292fa5 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ - 14188: 003bfd35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 14188: 003bfcf5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 14189: 00690962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 14190: 00335ed9 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 14191: 0041e345 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 14190: 00335e99 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 14191: 0041e305 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 14192: 0063ce00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 14193: 003e39b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 14193: 003e3979 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 14194: 001d9e65 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 14195: 0063d250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 14196: 00690c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_PAGE_GET_FLAGS_DSTATE │ │ │ │ 14197: 00647af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 14198: 0022b919 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 14199: 0063c698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 14200: 00690c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_CPU_SET_IRQ_RAISE_DSTATE │ │ │ │ 14201: 0068fa38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 14202: 0069026c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 14203: 005af050 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 14204: 0068fa98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 14205: 006908f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 14206: 0045b159 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 14206: 0045b119 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 14207: 006447b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 14208: 002c0921 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 14209: 003523bd 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 14209: 0035237d 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 14210: 006902f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 14211: 002fc8a1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 14212: 003c32e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 14211: 002fc861 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 14212: 003c32a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 14213: 00690cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 14214: 00644304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 14215: 0032cd8d 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 14215: 0032cd4d 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 14216: 0063e5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 14217: 004587d5 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 14217: 00458795 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 14218: 006449d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 14219: 00444159 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 14219: 00444119 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 14220: 002a5811 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 14221: 0064d154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 14222: 00642700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 14223: 004272c1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 14223: 00427281 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 14224: 0025e13d 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 14225: 003e1485 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 14225: 003e1445 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 14226: 001b52cd 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 14227: 00690474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ - 14228: 003dd86d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 14228: 003dd82d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 14229: 002174fd 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 14230: 00639770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 14231: 00648328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 14232: 002394b9 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 14233: 0063ad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 14234: 00691696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 14235: 002f524d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 14235: 002f520d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 14236: 0025e749 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 14237: 002d8475 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 14238: 0069041a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 14239: 0064c384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14240: 006912ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 14241: 006397a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 14242: 0046814d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 14243: 003d7bb9 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 14242: 0046810d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 14243: 003d7b79 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 14244: 00646718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 14245: 006900ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 14246: 0063d2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 14247: 0044830d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 14248: 0034993d 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 14247: 004482cd 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 14248: 003498fd 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 14249: 00691088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ - 14250: 002efd21 34 FUNC GLOBAL DEFAULT 12 cpu_put_psr │ │ │ │ + 14250: 002efce5 34 FUNC GLOBAL DEFAULT 12 cpu_put_psr │ │ │ │ 14251: 001af18d 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 14252: 0024d511 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 14253: 0068faa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 14254: 00690d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 14255: 00270335 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 14256: 005537e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 14256: 005537ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 14257: 0064950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 14258: 002af9f5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 14259: 00252c51 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 14260: 00691da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 14261: 0034712d 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 14261: 003470ed 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 14262: 0068fdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 14263: 0063e388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 14264: 003bf731 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 14265: 003f245d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 14264: 003bf6f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 14265: 003f241d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 14266: 0063ebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 14267: 002fc14d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 14267: 002fc10d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 14268: 00690772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 14269: 0026e8cd 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 14270: 0045a3cd 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 14270: 0045a38d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 14271: 00648f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 14272: 00648c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 14273: 0066e5d8 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 14274: 006437c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 14275: 002c946d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 14276: 002fcbc1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 14277: 003f00a5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 14276: 002fcb81 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 14277: 003f0065 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 14278: 00690342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 14279: 001fe485 4 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 14280: 00417009 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 14280: 00416fc9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 14281: 006903f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 14282: 003155a9 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 14282: 00315569 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 14283: 00648938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 14284: 00593258 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 14285: 0045281d 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 14286: 0041fe05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 14287: 003c41d5 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 14285: 004527dd 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 14286: 0041fdc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 14287: 003c4195 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 14288: 005939c8 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 14289: 00642730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 14290: 0068fb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 14291: 00428449 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 14291: 00428409 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 14292: 002e16b5 38 FUNC GLOBAL DEFAULT 12 sparc_cpu_do_unaligned_access │ │ │ │ 14293: 0020fb01 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ - 14294: 0034a64d 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 14295: 003c2d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 14294: 0034a60d 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 14295: 003c2d45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 14296: 0063c6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ - 14297: 00409029 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 14297: 00408fe9 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 14298: 006903bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 14299: 006907ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 14300: 006418a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 14301: 00690b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 14302: 006405c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 14303: 006907b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ - 14304: 00468235 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 14305: 0034af91 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 14306: 003abc85 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 14304: 004681f5 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 14305: 0034af51 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 14306: 003abc45 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 14307: 00646828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 14308: 0063d6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ - 14309: 00428e49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 14309: 00428e09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 14310: 002c224d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 14311: 00690360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 14312: 00691d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 14313: 003fc141 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 14313: 003fc101 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 14314: 002d9ae1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 14315: 00643f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ - 14316: 00301f21 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 14316: 00301ee1 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 14317: 0064be98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 14318: 00645ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 14319: 0032b921 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 14319: 0032b8e1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 14320: 00188bd9 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 14321: 0068fdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 14322: 0030f711 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 14323: 003c1391 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 14322: 0030f6d1 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 14323: 003c1351 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 14324: 00690196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 14325: 002b67c9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 14326: 004568fd 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 14326: 004568bd 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 14327: 006906d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 14328: 001e32b9 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 14329: 0069041c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 14330: 0068fda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 14331: 002bc399 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 14332: 002db671 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 14333: 0032a1c9 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 14333: 0032a189 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 14334: 0063d4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 14335: 002bfb59 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 14336: 00690210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 14337: 002c7601 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 14338: 00690922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 14339: 004635b5 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 14340: 00325e95 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 14339: 00463575 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 14340: 00325e55 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 14341: 00690914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 14342: 0064957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 14343: 006499fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 14344: 0023187d 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 14345: 00690694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 14346: 00690c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 14347: 00639e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 14348: 0063a63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 14349: 00690872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 14350: 002c7e8d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 14351: 001abbcd 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 14352: 003cb585 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 14353: 0046391d 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 14352: 003cb545 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 14353: 004638dd 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 14354: 006902f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 14355: 0040aff1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 14355: 0040afb1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 14356: 00594068 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 14357: 003d00d5 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 14358: 003cc545 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 14357: 003d0095 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 14358: 003cc505 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 14359: 0069043a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 14360: 001db9e9 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 14361: 0058963c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 14362: 002aae61 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 14363: 002db461 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 14364: 001dbfc1 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 14365: 00420849 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 14366: 004348d1 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 14367: 0043ca59 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 14365: 00420809 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 14366: 00434891 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 14367: 0043ca19 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 14368: 0019afc1 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 14369: 006411d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 14370: 0040f355 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 14370: 0040f315 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 14371: 002d613d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 14372: 006479f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 14373: 00690570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 14374: 005a4fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 14375: 002a5769 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 14376: 0068ff4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ - 14377: 00460799 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 14377: 00460759 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 14378: 00649d2c 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 14379: 006905f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 14380: 002af5dd 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 14381: 00421259 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 14381: 00421219 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 14382: 0069067e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 14383: 006901aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 14384: 00690afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 14385: 006493fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 14386: 00453c69 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 14387: 0043a241 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 14388: 00442c2d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ - 14389: 0045a479 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 14386: 00453c29 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 14387: 0043a201 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 14388: 00442bed 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 14389: 0045a439 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 14390: 0069140a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ - 14391: 003c3541 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 14391: 003c3501 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 14392: 0063e618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 14393: 005a479c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 14394: 003d4ab9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 14395: 00460c65 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 14394: 003d4a79 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 14395: 00460c25 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 14396: 006910d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 14397: 003fec09 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 14398: 0044280d 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 14397: 003febc9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 14398: 004427cd 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 14399: 006902b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 14400: 003d4eed 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 14401: 0037cc61 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 14400: 003d4ead 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 14401: 0037cc21 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 14402: 00648da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 14403: 0069099a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 14404: 00645210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 14405: 00690faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 14406: 0025c559 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 14407: 00645e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ - 14408: 0035cde1 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 14408: 0035cda1 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 14409: 0063e638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 14410: 0069178a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 14411: 0025a93d 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 14412: 006911ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 14413: 0045e2a5 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 14414: 003e5691 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 14415: 00357ed9 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 14413: 0045e265 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 14414: 003e5651 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 14415: 00357e99 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 14416: 006485a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 14417: 0063a798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 14418: 00691882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 14419: 0064dc60 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 14420: 006452c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 14421: 00691092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ - 14422: 0041b235 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 14423: 003f06cd 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 14422: 0041b1f5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 14423: 003f068d 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 14424: 0069004e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 14425: 001e3ff9 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 14426: 003c52e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 14426: 003c52a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 14427: 001dc3f9 4 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 14428: 001aa311 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 14429: 00596300 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 14430: 00690972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 14431: 0025f6bd 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 14432: 00639f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 14433: 00690cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 14434: 003c16c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 14434: 003c1689 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 14435: 00691802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 14436: 00380a41 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 14437: 003fc9b1 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 14436: 00380a01 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 14437: 003fc971 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 14438: 002d40e5 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 14439: 0029cd5d 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 14440: 004476c5 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 14440: 00447685 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 14441: 006911de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 14442: 0068ff30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 14443: 0045d5d1 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 14443: 0045d591 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 14444: 0068fab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 14445: 00640674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 14446: 002fc969 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 14446: 002fc929 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 14447: 00690c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 14448: 003423b5 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 14448: 00342375 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 14449: 00640214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 14450: 00641af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 14451: 0069157a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 14452: 0063d7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 14453: 003c3631 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 14453: 003c35f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 14454: 00202a4d 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 14455: 0063e648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 14456: 0063e8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 14457: 006900be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 14458: 006917de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 14459: 001b98ed 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 14460: 00645b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 14461: 001ba6f9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 14462: 00293219 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 14463: 00690c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_READL_DSTATE │ │ │ │ 14464: 002c1be9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 14465: 0043db9d 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 14465: 0043db5d 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 14466: 00642800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 14467: 0023a865 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 14468: 0068fbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ - 14469: 00422b7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 14469: 00422b3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 14470: 001dc55d 76 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 14471: 005add38 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdivd │ │ │ │ 14472: 00648e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 14473: 001f1729 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 14474: 0064c614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 14475: 0027ec85 2660 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 14476: 00690daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 14477: 0064c834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 14478: 002ae1dd 300 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 14479: 0064b3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 14480: 0069098a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 14481: 006438f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 14482: 0068fbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 14483: 0068fdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 14484: 003f2859 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ - 14485: 003c53f9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 14484: 003f2819 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 14485: 003c53b9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 14486: 001bd465 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 14487: 005addbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdivq │ │ │ │ 14488: 0064cc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 14489: 003cefd5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 14489: 003cef95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 14490: 00201429 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 14491: 00286825 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 14492: 005adcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdivs │ │ │ │ 14493: 0069013c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 14494: 003f7075 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 14494: 003f7035 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 14495: 0067ffa8 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 14496: 002e0189 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 14497: 00690b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 14498: 00643974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 14499: 00690226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 14500: 0068ff98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 14501: 001ac849 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ - 14502: 003866b9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 14502: 00386679 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 14503: 001b7b09 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 14504: 00646338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 14505: 0043f3ed 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 14506: 004ff6ec 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 14507: 004414d9 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 14508: 0032c1f5 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 14505: 0043f3ad 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 14506: 004ff6b4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 14507: 00441499 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 14508: 0032c1b5 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 14509: 001a9a19 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 14510: 00263fb1 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 14511: 00452f2d 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 14511: 00452eed 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 14512: 00642f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 14513: 001b136d 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 14514: 001ac011 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 14515: 00641c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 14516: 0066e5d0 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 14517: 006480b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 14518: 0068fb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 14519: 001b8ce1 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 14520: 00224be9 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 14521: 0063ffe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 14522: 0043f391 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 14522: 0043f351 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ 14523: 00690ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 14524: 00648108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 14525: 00645c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ - 14526: 00356541 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 14526: 00356501 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 14527: 0068f97f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 14528: 0068ff8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 14529: 00644934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 14530: 0021c63d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 14531: 00326011 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 14531: 00325fd1 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 14532: 00690fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 14533: 00640294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 14534: 0063ba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 14535: 002394f5 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 14536: 003b0295 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 14536: 003b0255 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 14537: 001e8039 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 14538: 00322ebd 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 14538: 00322e7d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 14539: 0021a9c9 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 14540: 0024807d 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 14541: 006468f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 14542: 003fd0dd 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 14543: 00416209 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 14542: 003fd09d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 14543: 004161c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 14544: 0063b5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 14545: 005a8708 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 14546: 00414ad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 14547: 004649c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 14548: 003d3145 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 14546: 00414a95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 14547: 00464981 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 14548: 003d3105 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 14549: 002c6fc9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 14550: 0063e818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 14551: 0041254d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 14551: 0041250d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 14552: 006916e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 14553: 00592d68 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 14554: 00403659 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 14554: 00403619 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ 14555: 00690300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 14556: 006912de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 14557: 00647f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 14558: 00690292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 14559: 00644834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 14560: 005a8d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 14561: 001ba93d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 14562: 003c3889 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 14562: 003c3849 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 14563: 0068feda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 14564: 00646dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 14565: 006495dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 14566: 00407f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 14566: 00407f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 14567: 0068fc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 14568: 002c7275 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 14569: 0041c471 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 14570: 003a8dad 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 14569: 0041c431 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 14570: 003a8d6d 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 14571: 0063d7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 14572: 00649d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 14573: 00433489 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 14573: 00433449 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 14574: 00644634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 14575: 006402b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 14576: 004224ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 14576: 004224ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 14577: 00216179 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ - 14578: 00443de9 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 14578: 00443da9 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 14579: 0068f9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 14580: 002d489d 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 14581: 00460e01 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 14582: 003c8ac5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 14581: 00460dc1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 14582: 003c8a85 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 14583: 00690ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 14584: 00202901 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 14585: 00690dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 14586: 006392c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 14587: 00646858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 14588: 0033b259 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 14588: 0033b219 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 14589: 0059300c 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 14590: 00690cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 14591: 00383219 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 14591: 003831d9 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 14592: 002e01fd 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 14593: 0044142d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 14593: 004413ed 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 14594: 005a5dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 14595: 00691578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 14596: 00641650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 14597: 006400d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 14598: 0030ac89 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 14598: 0030ac49 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 14599: 00691326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 14600: 0068ffbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ - 14601: 00310225 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 14602: 0034806d 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 14603: 002fb1c9 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 14604: 003e06c5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 14601: 003101e5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 14602: 0034802d 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 14603: 002fb189 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 14604: 003e0685 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ 14605: 005ae368 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_asi │ │ │ │ - 14606: 003098cd 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 14606: 0030988d 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 14607: 001f04d1 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 14608: 0068fcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 14609: 0018ab25 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 14610: 0068fe3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 14611: 006908ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 14612: 0063af40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 14613: 003e0fd9 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 14614: 0034835d 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 14613: 003e0f99 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 14614: 0034831d 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 14615: 0063a998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 14616: 003e6979 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 14616: 003e6939 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 14617: 00641dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 14618: 0064bca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 14619: 00415135 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 14619: 004150f5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 14620: 00217579 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 14621: 00648fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 14622: 0064c824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 14623: 0064b5c4 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 14624: 0068ffa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 14625: 003e168d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 14625: 003e164d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 14626: 006481f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 14627: 00428739 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 14627: 004286f9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 14628: 00649f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 14629: 001fb24d 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 14630: 0064ab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 14631: 002bd021 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 14632: 0069124e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 14633: 0063aaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 14634: 001b10b1 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ - 14635: 00400955 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 14635: 00400915 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 14636: 0064bbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 14637: 0044e971 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 14638: 003dd2f1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 14639: 003f567d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 14637: 0044e931 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 14638: 003dd2b1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 14639: 003f563d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 14640: 0068ffa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 14641: 00441205 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 14641: 004411c5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 14642: 0068fe08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 14643: 00690cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 14644: 0064c03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 14645: 003d2d39 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 14646: 003c2a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 14647: 003f8ea1 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 14645: 003d2cf9 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 14646: 003c29fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 14647: 003f8e61 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 14648: 00201079 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 14649: 00593f88 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 14650: 00301881 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 14650: 00301841 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 14651: 00644624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 14652: 00259b69 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 14653: 005a70dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 14654: 0064be88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 14655: 00690136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 14656: 002d4675 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 14657: 006439e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 14658: 0063f088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 14659: 001c19cd 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 14660: 006901be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 14661: 00212209 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 14662: 001cfb15 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 14663: 0063bf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 14664: 002fad91 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 14665: 003cecdd 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 14664: 002fad51 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 14665: 003cec9d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 14666: 00647084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 14667: 0069133c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 14668: 005a5d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 14669: 00646d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 14670: 005930f8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 14671: 0068f959 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 14672: 0025f59d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ @@ -14679,955 +14679,955 @@ │ │ │ │ 14675: 00262c9d 132 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 14676: 002c5b5d 12 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 14677: 006908b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 14678: 0063bec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 14679: 00690eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 14680: 0068fe9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 14681: 006900d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 14682: 003b786d 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 14683: 0035153d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 14682: 003b782d 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 14683: 003514fd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 14684: 0069156e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 14685: 00642be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 14686: 00691208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 14687: 006901d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 14688: 00648b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 14689: 00411f09 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 14689: 00411ec9 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 14690: 002d8e21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 14691: 0063be74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 14692: 006913d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 14693: 00208ab5 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 14694: 00243989 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 14695: 0063c618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ - 14696: 00409169 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ - 14697: 003404b9 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 14696: 00409129 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 14697: 00340479 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 14698: 00233a41 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 14699: 0069061a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 14700: 0064966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 14701: 002da7e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 14702: 0043ab1d 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 14702: 0043aadd 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 14703: 00243e11 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 14704: 001fb1dd 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 14705: 00417519 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 14705: 004174d9 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 14706: 005a4ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 14707: 00642ce0 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 14708: 003474b5 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 14709: 003986d5 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 14710: 003dbec1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 14708: 00347475 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 14709: 00398695 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 14710: 003dbe81 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 14711: 001e7f29 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 14712: 0064b9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 14713: 00543b18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 14713: 00543ae0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 14714: 00212495 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 14715: 0069048c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 14716: 00644364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 14717: 0030c325 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 14717: 0030c2e5 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 14718: 0069020e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 14719: 006439c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 14720: 002c98fd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 14721: 00639c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 14722: 00691826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 14723: 005a4274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 14724: 0045fd19 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 14725: 00347cc9 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 14724: 0045fcd9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 14725: 00347c89 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 14726: 002b73a1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 14727: 005b0c9c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 14728: 002db785 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 14729: 00200955 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 14730: 0063e588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 14731: 0040829d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 14732: 003e2085 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 14731: 0040825d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 14732: 003e2045 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 14733: 00232101 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 14734: 00690426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 14735: 006417c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 14736: 00642990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 14737: 00691848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 14738: 003a8871 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 14738: 003a8831 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 14739: 002da605 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 14740: 0064d0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 14741: 003e7125 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 14742: 00410771 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ - 14743: 004458d1 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 14741: 003e70e5 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 14742: 00410731 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 14743: 00445891 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 14744: 00680130 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 14745: 00690414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ - 14746: 00325641 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 14746: 00325601 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 14747: 00641370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 14748: 0068ffca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 14749: 0068f940 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 14750: 002f92cd 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 14751: 003d6729 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 14750: 002f928d 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 14751: 003d66e9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 14752: 00592798 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 14753: 0021d3ad 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 14754: 003e8019 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 14755: 0042d009 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 14754: 003e7fd9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 14755: 0042cfc9 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 14756: 00648f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 14757: 0069182e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 14758: 00340a35 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 14759: 0042d5b9 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 14760: 004495b5 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 14758: 003409f5 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 14759: 0042d579 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 14760: 00449575 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 14761: 00251161 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 14762: 0068ffcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 14763: 00690b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 14764: 003d7141 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 14764: 003d7101 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 14765: 00641df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ - 14766: 003e45d5 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 14766: 003e4595 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 14767: 005a29b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ - 14768: 002f6fb5 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 14768: 002f6f75 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 14769: 00690f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 14770: 0045aa3d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 14771: 00403d99 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 14770: 0045a9fd 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 14771: 00403d59 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 14772: 00690652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 14773: 005a5cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 14774: 0069040e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 14775: 00690944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 14776: 00359739 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 14776: 003596f9 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 14777: 00691184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 14778: 006414a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 14779: 003518a9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 14780: 003cab9d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 14779: 00351869 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 14780: 003cab5d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 14781: 0023b479 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 14782: 0030a269 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 14783: 003ad771 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 14782: 0030a229 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 14783: 003ad731 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 14784: 00690950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 14785: 0043e8bd 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 14785: 0043e87d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 14786: 0064cc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 14787: 0063d000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 14788: 00294121 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 14789: 002c5b79 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 14790: 006409a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 14791: 005932a4 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 14792: 00691480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 14793: 001fb241 6 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 14794: 00215661 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 14795: 0069049e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ 14796: 00690b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 14797: 00690840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 14798: 003e5745 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 14798: 003e5705 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 14799: 00690bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ - 14800: 003292f5 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 14800: 003292b5 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 14801: 006912e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 14802: 002e6f21 86 FUNC GLOBAL DEFAULT 12 helper_fmaddd │ │ │ │ 14803: 00264df5 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 14804: 0068fbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 14805: 00691d3c 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 14806: 00690a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 14807: 002c9b81 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 14808: 0064bd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 14809: 006800bc 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 14810: 00644454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 14811: 0043ba89 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 14811: 0043ba49 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 14812: 0063cec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ 14813: 002976e9 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 14814: 00690a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 14815: 002e6ed9 72 FUNC GLOBAL DEFAULT 12 helper_fmadds │ │ │ │ 14816: 00690ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 14817: 003cc8ed 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 14817: 003cc8ad 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 14818: 00690ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 14819: 002d62f5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 14820: 00307169 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 14820: 00307129 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 14821: 002123f9 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 14822: 0020eec9 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 14823: 005a3c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 14824: 0045861d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 14825: 0034842d 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 14824: 004585dd 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 14825: 003483ed 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 14826: 0023a145 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 14827: 0066e3c8 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 14828: 00690a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 14829: 00648bd8 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 14830: 006904a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 14831: 00543a40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 14832: 0040f245 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 14831: 00543a08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 14832: 0040f205 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 14833: 00640414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 14834: 0063ee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 14835: 002ac7cd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 14836: 004423ad 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 14836: 0044236d 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 14837: 00691642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 14838: 00416191 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 14838: 00416151 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 14839: 00262c39 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 14840: 00646d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 14841: 0064bda4 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 14842: 005a2930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 14843: 00646ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 14844: 00329e81 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 14844: 00329e41 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 14845: 00646848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 14846: 0063f248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ - 14847: 0043c2ed 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 14847: 0043c2ad 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 14848: 00640924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 14849: 00325ef1 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 14849: 00325eb1 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 14850: 00244d99 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 14851: 00691676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 14852: 0064a798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 14853: 006908a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 14854: 001f05a1 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 14855: 00648958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 14856: 00547c40 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 14856: 00547c08 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 14857: 00641550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 14858: 00642360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 14859: 002c24cd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 14860: 001fb399 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 14861: 001b1169 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 14862: 0068fe12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 14863: 005a1b60 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 14864: 0069028e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 14865: 0030212d 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 14865: 003020ed 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 14866: 00690d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 14867: 0069089a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 14868: 004240d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 14868: 00424099 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 14869: 006392d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 14870: 00306c1d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 14871: 00414549 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 14870: 00306bdd 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 14871: 00414509 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 14872: 006916ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 14873: 002df55d 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 14874: 00455845 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 14875: 002fc6e1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 14874: 00455805 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 14875: 002fc6a1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 14876: 001cfa5d 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 14877: 0031594d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 14878: 003e48b5 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 14877: 0031590d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 14878: 003e4875 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 14879: 0064ac48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 14880: 002d5a95 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 14881: 00500014 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 14882: 00448de1 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 14881: 004fffdc 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 14882: 00448da1 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 14883: 006907c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 14884: 00644a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 14885: 003be3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 14885: 003be379 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 14886: 0063c144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 14887: 0064970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 14888: 003ec4fd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 14888: 003ec4bd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 14889: 0064d104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 14890: 002e6879 96 FUNC GLOBAL DEFAULT 12 helper_fsmuld │ │ │ │ 14891: 002559b5 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 14892: 003db94d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 14892: 003db90d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 14893: 0068fd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 14894: 00690562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 14895: 001a9ad9 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 14896: 00644664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 14897: 005a3bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 14898: 0069027c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 14899: 0020e741 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 14900: 001b2891 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 14901: 0024c59d 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 14902: 0063bcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 14903: 003f9805 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 14903: 003f97c5 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 14904: 0064b514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 14905: 003e5709 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 14905: 003e56c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 14906: 006901b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 14907: 00690fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 14908: 006905d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 14909: 003d4135 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 14909: 003d40f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 14910: 00640134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 14911: 001dbd41 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 14912: 0063d100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 14913: 002d7bc9 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 14914: 003633ad 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 14915: 003cd8b9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 14914: 0036336d 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 14915: 003cd879 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 14916: 0064c5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 14917: 0063a818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 14918: 00639274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 14919: 002c9e81 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 14920: 005a878c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 14921: 006467e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 14922: 003fa691 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 14922: 003fa651 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ 14923: 00691486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 14924: 002cd5b1 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 14925: 00646958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 14926: 00646e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 14927: 00282cb1 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 14928: 006464c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 14929: 00645490 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 14930: 006422b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 14931: 0069131c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 14932: 0064b454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 14933: 001ac799 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 14934: 003be341 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 14934: 003be301 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 14935: 002c3af5 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 14936: 0068fb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 14937: 00225ead 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 14938: 00326535 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 14938: 003264f5 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 14939: 00691d48 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 14940: 00690506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 14941: 001a9959 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 14942: 00691d44 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 14943: 0043e5e5 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 14943: 0043e5a5 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 14944: 0063c378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 14945: 00225d09 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 14946: 0063c014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 14947: 002ca649 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 14948: 001b5389 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 14949: 0067f990 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 14950: 002c5851 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 14951: 0068ff06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ 14952: 002aa1e9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 14953: 001ab80d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 14954: 00691284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 14955: 002ae9b5 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 14956: 00644c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 14957: 003e58e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 14957: 003e58a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 14958: 006479c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 14959: 00691dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 14960: 0068fb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 14961: 00448ae9 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 14961: 00448aa9 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 14962: 005a28ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 14963: 00594054 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 14964: 00648818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 14965: 00690502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 14966: 0027ad21 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 14967: 0063d3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 14968: 002ded7d 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 14969: 004375dd 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 14969: 0043759d 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 14970: 002d5261 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 14971: 0063aa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 14972: 001a85fd 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 14973: 001f1d29 76 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 14974: 0068fa64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 14975: 004494d1 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 14975: 00449491 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 14976: 006905f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 14977: 0063f018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 14978: 0044ff21 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 14978: 0044fee1 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 14979: 00691868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 14980: 003cae99 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ - 14981: 00352091 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ - 14982: 0036c90d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 14980: 003cae59 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 14981: 00352051 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 14982: 0036c8cd 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 14983: 006427d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 14984: 002de4e5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 14985: 003c2dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 14985: 003c2dbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 14986: 002ace71 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 14987: 002ce24d 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 14988: 00592528 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 14989: 0068fd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 14990: 0059313c 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 14991: 0068fef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 14992: 0068fcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 14993: 003b7319 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 14994: 003e6e5d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 14993: 003b72d9 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 14994: 003e6e1d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 14995: 00691376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 14996: 003adf8d 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 14996: 003adf4d 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 14997: 0069125a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 14998: 0068faf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 14999: 00690b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 15000: 0069174e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ - 15001: 004057c9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 15001: 00405789 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 15002: 001e9295 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ - 15003: 003334c9 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 15003: 00333489 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 15004: 006908f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 15005: 0022ebc1 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 15006: 006392b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 15007: 006912e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 15008: 00257385 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 15009: 0068f95f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 15010: 003fd835 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 15011: 003d1fe9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 15010: 003fd7f5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 15011: 003d1fa9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 15012: 002daf25 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 15013: 005a3b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 15014: 002504a1 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 15015: 006901ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 15016: 002ca6c5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 15017: 0024f441 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 15018: 00314d5d 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 15018: 00314d1d 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 15019: 006469b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 15020: 00690ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 15021: 00643d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 15022: 006914e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 15023: 0021a761 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 15024: 001e4319 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 15025: 00690a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 15026: 002274bd 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 15027: 0030ee69 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 15027: 0030ee29 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 15028: 00690824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 15029: 00644034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 15030: 00255261 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 15031: 00214af5 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 15032: 002dbced 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 15033: 00645130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 15034: 00335b1d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 15035: 0040dba9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ - 15036: 003ef05d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 15034: 00335add 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 15035: 0040db69 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 15036: 003ef01d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 15037: 00593fb8 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 15038: 00641270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 15039: 001fb2f9 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 15040: 002dd151 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 15041: 00645ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 15042: 00267861 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 15043: 0064aba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 15044: 005b0ce4 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 15045: 0063d210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 15046: 0041556d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 15046: 0041552d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 15047: 00592be8 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 15048: 0064981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 15049: 005537cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 15049: 00553794 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 15050: 00691304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 15051: 0069064a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 15052: 006414f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 15053: 005ae890 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdasr17 │ │ │ │ - 15054: 00422781 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 15054: 00422741 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 15055: 0029ccc5 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 15056: 0064a5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 15057: 006486b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 15058: 006448c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 15059: 004616a1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 15060: 00371981 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 15059: 00461661 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 15060: 00371941 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 15061: 0069129c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 15062: 001dc295 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 15063: 00690cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 15064: 006465b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 15065: 00691014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 15066: 002ad629 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 15067: 00645b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 15068: 00648538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 15069: 00690be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 15070: 00422ca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 15070: 00422c69 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 15071: 00690dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 15072: 0064a788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 15073: 00645e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 15074: 00642fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 15075: 006413c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 15076: 0063aef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 15077: 0026e681 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 15078: 00282aad 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 15079: 0068fe50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 15080: 0028f241 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 15081: 0045ff75 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 15081: 0045ff35 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 15082: 0064945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 15083: 006911a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 15084: 003f8861 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 15085: 0044cd19 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 15084: 003f8821 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 15085: 0044ccd9 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 15086: 00648728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 15087: 00340999 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 15087: 00340959 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 15088: 00690b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ - 15089: 0031446d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 15089: 0031442d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 15090: 005b0be8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 15091: 005927b0 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 15092: 0021aee5 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 15093: 00644004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 15094: 00644f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 15095: 002ad28d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 15096: 002666d5 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ - 15097: 003efc29 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 15097: 003efbe9 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 15098: 0068f9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 15099: 00332f9d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 15100: 003da219 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 15099: 00332f5d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 15100: 003da1d9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 15101: 0025f871 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 15102: 001ba7b9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 15103: 003cde81 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 15103: 003cde41 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 15104: 0028009d 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 15105: 002acf01 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 15106: 006453e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 15107: 00690dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 15108: 0042546d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 15108: 0042542d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 15109: 0027ac91 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 15110: 006468c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 15111: 0069015e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 15112: 0019ab99 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 15113: 0069122a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 15114: 0064d044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 15115: 006904c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 15116: 002da8f1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ 15117: 0063a1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 15118: 002d9af5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 15119: 0069019e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 15120: 00649f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 15121: 00270d85 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 15122: 0064948c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 15123: 0045dd05 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 15123: 0045dcc5 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 15124: 0063c738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 15125: 006496bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 15126: 00646928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 15127: 004645c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 15127: 00464585 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 15128: 00642ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 15129: 0064adb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 15130: 002ce73d 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 15131: 004035e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 15131: 004035a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 15132: 002ca745 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 15133: 00244fe9 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 15134: 00690c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 15135: 00643b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 15136: 0044011d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 15137: 0034b165 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 15138: 0044ebe9 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 15136: 004400dd 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 15137: 0034b125 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 15138: 0044eba9 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 15139: 00642640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 15140: 0068fa96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 15141: 002257ed 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 15142: 004082d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 15142: 00408299 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 15143: 00224985 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 15144: 0069149e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_NOSET_IRQ_DSTATE │ │ │ │ 15145: 006486c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 15146: 00444129 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 15146: 004440e9 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 15147: 001e7659 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 15148: 001be249 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 15149: 00425be5 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 15150: 00553784 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 15149: 00425ba5 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 15150: 0055374c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 15151: 00690608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 15152: 0063bdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 15153: 0063c438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 15154: 002c284d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 15155: 003f8645 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 15156: 003c22f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 15157: 00411ff1 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 15155: 003f8605 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 15156: 003c22b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 15157: 00411fb1 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 15158: 0020ef4d 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 15159: 006393d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 15160: 00691640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 15161: 002570bd 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 15162: 006419c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 15163: 00649090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ - 15164: 00446c0d 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 15164: 00446bcd 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 15165: 0063ab48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 15166: 00593c8c 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 15167: 00227dd5 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 15168: 001f13dd 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 15169: 00642660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 15170: 0023a5e5 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 15171: 0032ec29 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 15171: 0032ebe9 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 15172: 0068fc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 15173: 00690ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 15174: 0063dd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 15175: 0063fb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 15176: 00643df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 15177: 0027292d 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 15178: 001a8259 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 15179: 006495cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 15180: 006909ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 15181: 0043f30d 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 15181: 0043f2cd 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 15182: 002d1acd 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 15183: 00241221 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 15184: 006417b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 15185: 003be845 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 15185: 003be805 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 15186: 0024fe3d 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 15187: 0068fe92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 15188: 0068fe5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 15189: 0063b12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 15190: 0063d450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 15191: 00589524 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 15192: 00648668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ - 15193: 00380d75 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 15193: 00380d35 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 15194: 0063f0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 15195: 00690af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 15196: 0023d3ed 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 15197: 0027e485 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 15198: 003c7f41 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 15199: 00361ba5 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 15198: 003c7f01 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 15199: 00361b65 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 15200: 001e857d 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 15201: 0042d1cd 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 15202: 00449e2d 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ - 15203: 0040865d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 15201: 0042d18d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 15202: 00449ded 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 15203: 0040861d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 15204: 002ccc95 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 15205: 005b0f00 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 15206: 0063ceb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 15207: 001879a5 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 15208: 00690dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 15209: 0059394c 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 15210: 0069052c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 15211: 0063cca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 15212: 0022a0a1 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 15213: 003c25c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 15213: 003c2589 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 15214: 001dc285 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 15215: 00225909 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ - 15216: 00441839 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 15216: 004417f9 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 15217: 00645ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 15218: 00690baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 15219: 006493bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 15220: 0063f2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 15221: 002f2d59 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 15221: 002f2d19 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 15222: 002ad445 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 15223: 00446f29 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 15224: 003e455d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 15223: 00446ee9 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 15224: 003e451d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 15225: 006462d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 15226: 00690682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 15227: 0063ce40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 15228: 003edf79 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 15228: 003edf39 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 15229: 0069003c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 15230: 00690b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 15231: 0068fa6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 15232: 003c339d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 15232: 003c335d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 15233: 00639e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 15234: 006900fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 15235: 001a9f59 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 15236: 006904bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 15237: 00649aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 15238: 006421a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 15239: 002960d5 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 15240: 005936e4 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 15241: 0035371d 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 15241: 003536dd 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 15242: 00639470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 15243: 00649c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 15244: 003be725 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 15244: 003be6e5 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 15245: 0022671d 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 15246: 003ab655 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 15247: 0046932d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 15246: 003ab615 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 15247: 004692ed 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 15248: 00645a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 15249: 0031d7b5 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 15249: 0031d775 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 15250: 002abf0d 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 15251: 006913c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 15252: 001a8355 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 15253: 0068fb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 15254: 00348d59 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 15254: 00348d19 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 15255: 0063da3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 15256: 0026dd29 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 15257: 005b0c4c 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ - 15258: 0037d551 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 15258: 0037d511 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 15259: 0063f9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 15260: 004622f5 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 15260: 004622b5 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 15261: 001e300d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 15262: 0068f942 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 15263: 0068ff32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 15264: 002b76d1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 15265: 004563c5 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 15265: 00456385 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 15266: 002d4d81 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 15267: 002b5e41 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 15268: 0064c128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 15269: 00691054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 15270: 0023f60d 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 15271: 00647658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 15272: 006917f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 15273: 0045dc09 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 15273: 0045dbc9 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 15274: 006905d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 15275: 002d5a81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 15276: 0063fb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 15277: 0064caf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 15278: 0068f94e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 15279: 00646268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 15280: 0069142c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 15281: 00592c4c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 15282: 002c966d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 15283: 006498bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 15284: 00690c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ - 15285: 00419c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 15285: 00419c5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 15286: 00640284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ - 15287: 00543ad0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 15287: 00543a98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 15288: 002d9771 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 15289: 00520fc4 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 15289: 00520f8c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 15290: 0068fa4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 15291: 00329309 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 15292: 003c2ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 15291: 003292c9 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 15292: 003c2b65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 15293: 0063dda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 15294: 001e7241 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 15295: 00520fc0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 15295: 00520f88 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 15296: 0069075e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 15297: 006470a4 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 15298: 003ea6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 15298: 003ea6ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 15299: 00690b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 15300: 003556cd 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 15300: 0035568d 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 15301: 00691800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 15302: 00270e41 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 15303: 003d6c91 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 15304: 004473f1 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 15303: 003d6c51 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 15304: 004473b1 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 15305: 00641b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ - 15306: 004682ed 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ - 15307: 00408d41 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 15306: 004682ad 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 15307: 00408d01 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 15308: 0068f6ab 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 15309: 0064ca18 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 15310: 00520e74 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 15310: 00520e3c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 15311: 0026e5b9 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 15312: 00690f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 15313: 0063c408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 15314: 002d4b8d 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 15315: 0026026d 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 15316: 00691836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 15317: 006907b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 15318: 004489fd 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 15319: 003f84a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 15318: 004489bd 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 15319: 003f8461 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 15320: 001ba1c1 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 15321: 0064d004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 15322: 002d95c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 15323: 00691260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 15324: 003aa395 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 15324: 003aa355 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 15325: 001faccd 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 15326: 00647014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ - 15327: 00467b4d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 15327: 00467b0d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 15328: 0064ce64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 15329: 0069088a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 15330: 003c1efd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 15330: 003c1ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 15331: 002d5329 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 15332: 00436b55 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 15332: 00436b15 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 15333: 002d4ed5 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 15334: 0022e8e5 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 15335: 003e2851 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 15335: 003e2811 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 15336: 00691562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 15337: 0064c8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 15338: 001fab3d 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 15339: 003df775 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 15339: 003df735 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 15340: 00265ff9 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 15341: 00639d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 15342: 0025f6e1 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 15343: 0068ff6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 15344: 0045067d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 15345: 00461ba9 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 15344: 0045063d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 15345: 00461b69 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 15346: 0059055c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 15347: 003fa5cd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 15348: 0041d8f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 15349: 003af4f1 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 15347: 003fa58d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 15348: 0041d8b1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 15349: 003af4b1 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 15350: 0063d230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 15351: 003489ad 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 15351: 0034896d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 15352: 00690ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 15353: 003e7cc1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 15353: 003e7c81 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 15354: 0068f97c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 15355: 002dec25 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 15356: 00691c00 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 15357: 001e4b39 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 15358: 0064a1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_GET_PHYS_ADDR_DATA_EVENT │ │ │ │ 15359: 001dc309 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 15360: 0064b974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 15361: 0069092c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 15362: 003df6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 15362: 003df6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 15363: 002b08fd 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 15364: 006416c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 15365: 002f9ea5 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 15365: 002f9e65 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 15366: 00690c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 15367: 00367425 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 15367: 003673e5 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 15368: 00690d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 15369: 0069161a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 15370: 0031054d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 15370: 0031050d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 15371: 002d5c15 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 15372: 0040bcc5 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 15372: 0040bc85 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 15373: 0064a2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 15374: 003db035 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 15374: 003daff5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 15375: 006910da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 15376: 001a9c59 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 15377: 006902ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 15378: 0063ce50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 15379: 00301a6d 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 15379: 00301a2d 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 15380: 006407d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 15381: 00690490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 15382: 00644184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 15383: 002b61ad 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 15384: 00639510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 15385: 003c26b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 15385: 003c2679 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 15386: 0068fd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 15387: 00402741 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 15387: 00402701 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 15388: 00282fc1 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 15389: 0068f990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 15390: 00444ec9 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 15390: 00444e89 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 15391: 0069147a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 15392: 00643c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 15393: 0068f9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 15394: 003fede9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 15394: 003feda9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 15395: 0064a778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 15396: 0064a808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 15397: 0030fe59 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 15397: 0030fe19 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 15398: 001bc1c9 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 15399: 003b62d1 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 15400: 00461421 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 15399: 003b6291 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 15400: 004613e1 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 15401: 002b6ba9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 15402: 00641e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 15403: 0032482d 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 15404: 003f8915 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 15403: 003247ed 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 15404: 003f88d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 15405: 0068fde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 15406: 005934ec 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 15407: 0041ae6d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 15407: 0041ae2d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 15408: 002928ad 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 15409: 00643874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 15410: 0040b0b9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 15411: 0043ff19 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 15412: 003e6019 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 15410: 0040b079 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 15411: 0043fed9 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 15412: 003e5fd9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 15413: 00690aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 15414: 0022dcd1 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 15415: 006480c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ - 15416: 003c1a89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 15417: 002fd9d1 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 15416: 003c1a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 15417: 002fd991 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 15418: 00691462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 15419: 0064d1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 15420: 006404c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 15421: 0068fbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 15422: 0059255c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 15423: 004692a9 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 15423: 00469269 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 15424: 00236945 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 15425: 0069038e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 15426: 001ad951 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 15427: 0064a260 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 15428: 00642b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 15429: 002f70e1 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 15429: 002f70a1 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 15430: 00226ae9 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 15431: 003831a1 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 15431: 00383161 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 15432: 006917b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 15433: 00266199 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 15434: 006460e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 15435: 00649ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 15436: 00305abd 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 15436: 00305a7d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 15437: 0058a7f0 48 OBJECT GLOBAL DEFAULT 21 m48t59_io_ops │ │ │ │ - 15438: 003779e5 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ - 15439: 0042c465 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 15438: 003779a5 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 15439: 0042c425 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 15440: 001b45c1 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 15441: 00403c05 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 15441: 00403bc5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 15442: 00646c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 15443: 003cacf9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 15443: 003cacb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 15444: 00690b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 15445: 00358e65 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 15445: 00358e25 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 15446: 0069100c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 15447: 0063c998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 15448: 004167a5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 15449: 00421539 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 15450: 003704fd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 15448: 00416765 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 15449: 004214f9 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 15450: 003704bd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 15451: 0068fdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 15452: 00643684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 15453: 0063d680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 15454: 003b63ad 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 15454: 003b636d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 15455: 002cee69 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 15456: 00642d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 15457: 0042592d 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 15457: 004258ed 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 15458: 006476a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 15459: 0064d294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 15460: 002845b9 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 15461: 00647e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 15462: 003c3f01 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15463: 00411849 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 15462: 003c3ec1 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15463: 00411809 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 15464: 0068fcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 15465: 0030f021 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 15465: 0030efe1 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ 15466: 006914a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC64_CPU_CHECK_IRQS_RESET_IRQ_DSTATE │ │ │ │ - 15467: 0044f4a1 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 15467: 0044f461 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 15468: 0063c908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 15469: 0068ff02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 15470: 00643d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 15471: 00464bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 15471: 00464b9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 15472: 00233055 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 15473: 003e7b59 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ - 15474: 002f20a1 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 15473: 003e7b19 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 15474: 002f2061 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 15475: 00649fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 15476: 00414b4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 15476: 00414b0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 15477: 0063d150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 15478: 0068fb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 15479: 0027e2b9 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 15480: 003cede5 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 15481: 0044b871 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 15480: 003ceda5 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 15481: 0044b831 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 15482: 006912ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 15483: 004524b1 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 15483: 00452471 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 15484: 0026005d 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 15485: 0063fc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 15486: 00413849 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ - 15487: 0042c171 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 15486: 00413809 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 15487: 0042c131 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 15488: 00262831 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 15489: 00464ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 15489: 00464b61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 15490: 00690b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 15491: 003e7365 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 15491: 003e7325 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 15492: 005a8810 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 15493: 0063ab38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 15494: 001bb021 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 15495: 003557cd 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 15495: 0035578d 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 15496: 0064aae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 15497: 001beed1 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 15498: 006396e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 15499: 0063d070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 15500: 00690266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 15501: 00648ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 15502: 001af3dd 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ - 15503: 00439b35 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 15504: 0041c999 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 15503: 00439af5 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 15504: 0041c959 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 15505: 0063e498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 15506: 0022ed65 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 15507: 0046900d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 15507: 00468fcd 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 15508: 0024c78d 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 15509: 0068f928 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 15510: 0064c374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 15511: 0064bb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 15512: 006906a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 15513: 00348515 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 15514: 003c2ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 15513: 003484d5 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 15514: 003c2a75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 15515: 00642680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 15516: 0025f50d 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 15517: 003e2531 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 15517: 003e24f1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 15518: 002d1a5d 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 15519: 00641e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 15520: 0027ff39 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 15521: 0028668d 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 15522: 002fbf55 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 15522: 002fbf15 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 15523: 002c21ad 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 15524: 0044976d 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 15524: 0044972d 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 15525: 006909b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 15526: 00434ad5 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 15527: 0033c461 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 15526: 00434a95 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 15527: 0033c421 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 15528: 002c0535 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 15529: 0041eb89 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 15529: 0041eb49 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 15530: 0063a9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 15531: 00641b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 15532: 001b5be9 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 15533: 003c2209 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 15533: 003c21c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 15534: 00643fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 15535: 003e28a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 15535: 003e2865 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ 15536: 001e3451 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 15537: 00424acd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 15537: 00424a8d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 15538: 001fac31 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 15539: 006478a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 15540: 002943d1 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 15541: 00690936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 15542: 00646df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 15543: 002dedf1 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 15544: 00640744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 15545: 00337535 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 15545: 003374f5 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 15546: 001faac1 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 15547: 0063e9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 15548: 00639ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 15549: 00690392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 15550: 0069000e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 15551: 00415649 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 15552: 003eb8c9 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 15553: 002f2879 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 15554: 00405b39 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 15551: 00415609 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 15552: 003eb889 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 15553: 002f2839 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 15554: 00405af9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 15555: 006912b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 15556: 0020abcd 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 15557: 003ccae9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 15557: 003ccaa9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 15558: 002a4e39 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 15559: 00690dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 15560: 00254f4d 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 15561: 00340881 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 15561: 00340841 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 15562: 001fa065 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 15563: 00690c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 15564: 002c6dad 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 15565: 00293101 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 15566: 0066eccc 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 15567: 00644814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 15568: 001b0aed 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 15569: 0044701d 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 15569: 00446fdd 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 15570: 00691446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 15571: 006423f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 15572: 002e7631 84 FUNC GLOBAL DEFAULT 12 helper_set_fsr_nofcc_noftt │ │ │ │ 15573: 00691824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 15574: 00644ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_TRANSLATE_PA_EVENT │ │ │ │ 15575: 002a9c81 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 15576: 0063ed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 15577: 002a9cb5 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 15578: 00461ae9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 15578: 00461aa9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 15579: 00691002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 15580: 002a9ced 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 15581: 002a9db1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 15582: 002a9df1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 15583: 00646be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 15584: 00648858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 15585: 002a9e35 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 15586: 003ee4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 15586: 003ee49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 15587: 00691216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 15588: 00648148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 15589: 0022ed51 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 15590: 00690e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 15591: 00310af9 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 15591: 00310ab9 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 15592: 00646c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 15593: 006486e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 15594: 00644824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 15595: 0041c549 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 15596: 004649fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 15595: 0041c509 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 15596: 004649bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 15597: 006900d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ - 15598: 003e9561 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 15598: 003e9521 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 15599: 0063fa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 15600: 006916e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 15601: 002d1ae9 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 15602: 003ab7cd 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 15602: 003ab78d 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 15603: 002695a1 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 15604: 0068f9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 15605: 003ec075 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 15606: 0032b7e5 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 15605: 003ec035 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 15606: 0032b7a5 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 15607: 00644774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 15608: 0063e678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 15609: 006468b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 15610: 004067dd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 15610: 0040679d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 15611: 00642aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 15612: 00648cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 15613: 00259b91 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 15614: 006915d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 15615: 001f132d 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 15616: 001e89a5 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 15617: 0063baec 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 15618: 004120b9 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 15619: 00306f05 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 15618: 00412079 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 15619: 00306ec5 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 15620: 002600c9 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 15621: 00412b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 15622: 0034b0f1 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 15621: 00412b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 15622: 0034b0b1 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 15623: 00648ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 15624: 00642620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 15625: 0059328c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 15626: 00210d81 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 15627: 002a5ae1 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 15628: 00690302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 15629: 006448b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ @@ -15637,159 +15637,159 @@ │ │ │ │ 15633: 006913c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 15634: 002bc095 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 15635: 006903b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 15636: 00291b41 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 15637: 005ad894 132 OBJECT GLOBAL DEFAULT 24 helper_info_faddd │ │ │ │ 15638: 0025e6e5 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 15639: 0025f771 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 15640: 00407f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 15640: 00407f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 15641: 0069066e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 15642: 006904f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 15643: 0068f953 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 15644: 00690cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 15645: 006900a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 15646: 0030fe11 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 15647: 003210f9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 15648: 004624bd 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 15646: 0030fdd1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 15647: 003210b9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 15648: 0046247d 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 15649: 005ad918 132 OBJECT GLOBAL DEFAULT 24 helper_info_faddq │ │ │ │ - 15650: 0032b619 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 15650: 0032b5d9 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 15651: 0063e598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 15652: 002d8ac1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ 15653: 005ad810 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadds │ │ │ │ - 15654: 002f2919 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 15655: 00434c31 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 15654: 002f28d9 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 15655: 00434bf1 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 15656: 005ae260 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpd │ │ │ │ 15657: 00691d41 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 15658: 001cacb5 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 15659: 0064c8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 15660: 0063b380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 15661: 00648d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ - 15662: 003edc6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 15662: 003edc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 15663: 0069106a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 15664: 003555f9 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 15664: 003555b9 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 15665: 0069063e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 15666: 003dc091 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 15666: 003dc051 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 15667: 005ae158 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpq │ │ │ │ 15668: 005ae4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmps │ │ │ │ - 15669: 004420e1 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 15670: 00438fbd 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 15669: 004420a1 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 15670: 00438f7d 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 15671: 00690de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 15672: 00640794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 15673: 002d9851 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 15674: 00690680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 15675: 002840c1 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 15676: 0024fd15 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 15677: 00310af5 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 15678: 0031af99 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 15677: 00310ab5 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 15678: 0031af59 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 15679: 00648288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 15680: 002d8911 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 15681: 0064d024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 15682: 00649f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 15683: 0044f609 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 15684: 002f5539 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 15683: 0044f5c9 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 15684: 002f54f9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 15685: 001ba135 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 15686: 002e68d9 192 FUNC GLOBAL DEFAULT 12 helper_fdmulq │ │ │ │ 15687: 00639550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 15688: 00691338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 15689: 003553e9 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 15689: 003553a9 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 15690: 00690e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 15691: 0028b355 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 15692: 0022e5b9 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 15693: 0040b921 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 15693: 0040b8e1 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 15694: 006393b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 15695: 006452d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 15696: 0069053e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 15697: 0068fcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 15698: 006911e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 15699: 002ac815 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 15700: 0063a898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 15701: 002641d1 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 15702: 00645230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 15703: 00690232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ - 15704: 003c27e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 15704: 003c27a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 15705: 001aac49 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 15706: 003477d1 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 15706: 00347791 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 15707: 006908d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 15708: 00690f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 15709: 006417d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 15710: 0068ffe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 15711: 00646c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 15712: 0068fe76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 15713: 00648638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 15714: 00433501 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 15714: 004334c1 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 15715: 00239495 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 15716: 00228059 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 15717: 00400dbd 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 15717: 00400d7d 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 15718: 0069101e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 15719: 006907aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 15720: 00690e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 15721: 003254d9 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 15721: 00325499 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 15722: 0068f550 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 15723: 00690902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 15724: 0063cf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ - 15725: 0039878d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 15726: 003f5081 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ - 15727: 0040bbe5 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 15725: 0039874d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 15726: 003f5041 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 15727: 0040bba5 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 15728: 00649b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 15729: 00648448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 15730: 0040109d 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 15731: 002f40b9 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 15730: 0040105d 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 15731: 002f4079 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 15732: 00590858 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 15733: 0063ebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 15734: 0026d1ed 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 15735: 00641f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 15736: 0063dc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 15737: 006913c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 15738: 002a9951 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 15739: 00238729 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 15740: 00639fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 15741: 00467af5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 15741: 00467ab5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 15742: 006449f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 15743: 0063ccf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 15744: 001f44d9 320 FUNC GLOBAL DEFAULT 12 ledma_memory_read │ │ │ │ 15745: 00642d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 15746: 00265cb1 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 15747: 00690e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ - 15748: 00416245 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 15748: 00416205 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 15749: 00690c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 15750: 00422d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 15750: 00422ce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 15751: 002aea65 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 15752: 00639790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 15753: 006912c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 15754: 00347291 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 15755: 004511fd 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 15754: 00347251 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 15755: 004511bd 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 15756: 0069025a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 15757: 001b0e9d 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 15758: 006437b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 15759: 0068f980 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 15760: 003211c9 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 15760: 00321189 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 15761: 001fb5a5 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 15762: 006905c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 15763: 005a59a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 15764: 0044c3dd 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 15764: 0044c39d 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 15765: 002d56d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 15766: 00266961 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 15767: 003fb485 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 15767: 003fb445 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 15768: 00188dd9 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 15769: 0023d0f1 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 15770: 0068fc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 15771: 00642c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 15772: 00642a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 15773: 003f2b6d 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 15773: 003f2b2d 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 15774: 0064b5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 15775: 0036329d 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 15775: 0036325d 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 15776: 0064a8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 15777: 00640634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 15778: 005964e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 15779: 001e4a99 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 15780: 00691424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 15781: 002df6b9 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 15782: 00406879 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 15782: 00406839 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 15783: 0064c774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 15784: 003d3cd9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 15784: 003d3c99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 15785: 006900e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 15786: 00186eb1 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 15787: 0068f936 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 15788: 0068fb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 15789: 00592e08 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 15790: 00691408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 15791: 0069005c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ @@ -15797,504 +15797,504 @@ │ │ │ │ 15793: 001a9b99 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 15794: 0063ccc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 15795: 002391e1 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 15796: 006440b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 15797: 0064c268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 15798: 002de181 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 15799: 00691788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 15800: 0037bc9d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 15800: 0037bc5d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 15801: 001bf4dd 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 15802: 006905c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 15803: 00436d2d 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 15803: 00436ced 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 15804: 0069163e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 15805: 00690968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 15806: 00447061 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 15807: 00413221 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 15806: 00447021 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 15807: 004131e1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 15808: 0063ee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 15809: 003e0b4d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 15809: 003e0b0d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 15810: 0068fb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 15811: 003ce291 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 15811: 003ce251 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 15812: 00639850 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 15813: 0069109c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 15814: 003c3901 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 15814: 003c38c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 15815: 0068faf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 15816: 006902f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 15817: 0069070e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 15818: 001bc30d 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 15819: 003702a1 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 15819: 00370261 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 15820: 001c1ca1 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 15821: 00425165 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 15821: 00425125 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 15822: 0063d780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 15823: 002c5bfd 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 15824: 003ea639 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 15824: 003ea5f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 15825: 001dcca9 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 15826: 00641180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 15827: 00256949 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 15828: 0069022c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 15829: 003f1df9 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 15829: 003f1db9 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 15830: 002aea0d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 15831: 002566ed 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 15832: 0068faa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 15833: 00644214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 15834: 002f5ad1 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 15834: 002f5a91 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 15835: 0068f6a5 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 15836: 0041893d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 15836: 004188fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 15837: 0064b764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 15838: 001aad41 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 15839: 006916e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 15840: 0045935d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 15840: 0045931d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 15841: 0068fbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 15842: 0069115e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 15843: 003ebca1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 15843: 003ebc61 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 15844: 002d6eb5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 15845: 00690066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 15846: 002daca9 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ 15847: 005b55b0 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ - 15848: 0045ee01 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 15848: 0045edc1 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 15849: 005a5924 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 15850: 003e75e9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 15850: 003e75a9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 15851: 006405f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 15852: 002db68d 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 15853: 00691492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_WRPIL_DSTATE │ │ │ │ 15854: 0027cf59 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 15855: 003ba1e5 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 15855: 003ba1a5 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 15856: 00691560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 15857: 0069058c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 15858: 006464f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 15859: 00413191 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 15860: 00463001 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 15861: 003efd05 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 15859: 00413151 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 15860: 00462fc1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 15861: 003efcc5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 15862: 006906ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 15863: 003de999 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 15863: 003de959 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 15864: 0068fd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 15865: 003705c1 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 15865: 00370581 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 15866: 0022e7fd 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 15867: 005892f8 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 15868: 006914bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 15869: 0068fe48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 15870: 00649e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 15871: 0063bf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ - 15872: 00335bc1 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 15872: 00335b81 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 15873: 006910e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ - 15874: 00348ced 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 15874: 00348cad 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 15875: 00648a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 15876: 00648ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 15877: 00262eb9 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 15878: 005a8894 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 15879: 004229d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 15879: 00422999 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 15880: 00690780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 15881: 0068fe30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 15882: 0036734d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 15882: 0036730d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 15883: 0022e725 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 15884: 0069090c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 15885: 001dc841 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 15886: 00311655 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 15886: 00311615 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 15887: 00691116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 15888: 0068fcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 15889: 00691458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 15890: 00691056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 15891: 00690836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 15892: 002c4e91 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 15893: 0063c3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 15894: 00349e5d 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 15894: 00349e1d 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 15895: 0019adc5 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ - 15896: 003518c1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 15896: 00351881 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 15897: 002db58d 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 15898: 003f8609 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 15898: 003f85c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 15899: 00690752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 15900: 0068ffa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 15901: 00644204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 15902: 0068fa5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 15903: 006902be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ - 15904: 00441899 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 15904: 00441859 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 15905: 006479e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 15906: 0040361d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 15906: 004035dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 15907: 002cef49 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 15908: 00690e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 15909: 0043084d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 15909: 0043080d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 15910: 002c5a4d 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 15911: 0069056c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 15912: 003d4909 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 15912: 003d48c9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ 15913: 0020de39 4 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 15914: 00453efd 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 15914: 00453ebd 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 15915: 00690ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 15916: 0068ffa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 15917: 003f26ed 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 15917: 003f26ad 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 15918: 002d50f9 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 15919: 0069184e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 15920: 001b93e5 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 15921: 006490e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 15922: 003df3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 15923: 003fae05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 15922: 003df3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 15923: 003fadc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 15924: 006903a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 15925: 006465a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 15926: 0068fda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 15927: 0043a3a9 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 15927: 0043a369 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 15928: 0068f9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 15929: 0068fee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 15930: 0030ecb9 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 15930: 0030ec79 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 15931: 00690526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 15932: 00691746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ - 15933: 00407ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 15933: 00407e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 15934: 00648f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 15935: 00645240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 15936: 003f1139 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 15937: 00416065 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 15936: 003f10f9 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 15937: 00416025 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 15938: 005938cc 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 15939: 003ed361 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 15939: 003ed321 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 15940: 00691822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 15941: 0063a450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 15942: 006903c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 15943: 00461e79 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 15944: 004221b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 15943: 00461e39 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 15944: 00422175 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 15945: 002da055 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 15946: 006912da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 15947: 00690be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 15948: 0064b1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 15949: 006498ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 15950: 0066e3a9 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 15951: 0063d710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 15952: 006909e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 15953: 00649a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 15954: 0064d3c0 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 15955: 002c5c1d 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 15956: 003090bd 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 15957: 004522f1 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 15958: 003cd9c9 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 15956: 0030907d 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 15957: 004522b1 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 15958: 003cd989 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 15959: 00691e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 15960: 00690b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 15961: 006902a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 15962: 004210f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 15962: 004210b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ 15963: 0068fd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 15964: 003df0b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 15964: 003df079 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 15965: 00646a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 15966: 0068fc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 15967: 0034306d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 15967: 0034302d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 15968: 00690000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 15969: 005a58a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 15970: 002847a5 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 15971: 002d7e49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 15972: 001fe48d 12 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 15973: 00647b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ - 15974: 0043d0a5 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 15974: 0043d065 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 15975: 00690ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 15976: 001b941d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ - 15977: 00415495 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 15978: 00431e61 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 15977: 00415455 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 15978: 00431e21 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 15979: 00690f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 15980: 006916d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 15981: 0063ecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 15982: 00646558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 15983: 003ec27d 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 15983: 003ec23d 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 15984: 00642ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 15985: 0068fa22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 15986: 00690d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 15987: 00296d69 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 15988: 00520aa0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 15989: 002fe3fd 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 15988: 00520a68 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 15989: 002fe3bd 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 15990: 00297501 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 15991: 0068fdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 15992: 00249335 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 15993: 00691520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 15994: 0063ad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 15995: 0063b390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 15996: 0021d0b5 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 15997: 003da045 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ - 15998: 003dccc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 15997: 003da005 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 15998: 003dcc89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 15999: 0063a0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 16000: 00691062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 16001: 002f4b6d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 16001: 002f4b2d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 16002: 002aa831 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 16003: 00691772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 16004: 00593354 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 16005: 00647998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ - 16006: 003115a5 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 16006: 00311565 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 16007: 0068fe40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 16008: 00690006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 16009: 00444f55 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 16009: 00444f15 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 16010: 00640964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 16011: 00691040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 16012: 003c6661 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 16012: 003c6621 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 16013: 0069071e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 16014: 002c79a9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 16015: 006411e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 16016: 001bb049 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 16017: 0068fb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 16018: 00642780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 16019: 0068fe28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 16020: 001e3481 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 16021: 0021af1d 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 16022: 001dbf4d 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 16023: 002c8245 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 16024: 00335651 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 16024: 00335611 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 16025: 005b0fe8 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 16026: 0023c795 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 16027: 00646f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 16028: 0045a581 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 16028: 0045a541 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 16029: 0063cfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 16030: 003d61f1 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 16030: 003d61b1 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 16031: 00640594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ - 16032: 003dde75 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 16032: 003dde35 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 16033: 0027d521 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 16034: 003866f9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 16034: 003866b9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 16035: 0064af44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 16036: 0020ecfd 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 16037: 0045df95 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 16037: 0045df55 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 16038: 00691ba4 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 16039: 0022575d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 16040: 001e6c91 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 16041: 002d8175 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 16042: 0063c3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 16043: 002d738d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 16044: 00690064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 16045: 0041c8a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 16045: 0041c869 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 16046: 0069184c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 16047: 00646ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 16048: 00648bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 16049: 00641a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 16050: 005a4c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 16051: 0063d8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 16052: 002c6ec1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 16053: 00691048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 16054: 001b7f45 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 16055: 005940cc 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 16056: 00453021 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 16056: 00452fe1 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 16057: 001b8999 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 16058: 0069049c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 16059: 003f3275 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 16059: 003f3235 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 16060: 0063f0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 16061: 00691744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 16062: 00648568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 16063: 00348dc1 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 16063: 00348d81 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 16064: 0064b924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 16065: 002bd245 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 16066: 002df479 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 16067: 00690500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 16068: 005a4400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 16069: 002d8b99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 16070: 002e6255 26 FUNC GLOBAL DEFAULT 12 cpu_sparc_set_id │ │ │ │ - 16071: 003e2095 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 16071: 003e2055 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 16072: 0063ff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 16073: 003d0e49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 16073: 003d0e09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 16074: 006907c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 16075: 002d6065 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 16076: 0069167a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 16077: 005929e8 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 16078: 00691118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 16079: 0063c828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 16080: 001f5e9d 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 16081: 002fa909 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 16082: 00310479 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 16083: 003ff569 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 16081: 002fa8c9 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 16082: 00310439 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 16083: 003ff529 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 16084: 006911b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 16085: 004251e9 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 16085: 004251a9 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 16086: 00648c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 16087: 0063e4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 16088: 002c1f01 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 16089: 002bdfb9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 16090: 002be831 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 16091: 0068f965 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 16092: 003e0079 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 16093: 00380285 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 16092: 003e0039 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 16093: 00380245 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 16094: 002beb5d 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 16095: 00648ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 16096: 0064ccc8 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 16097: 00460311 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ - 16098: 00377995 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 16097: 004602d1 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 16098: 00377955 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 16099: 0064c7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 16100: 00690510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 16101: 006499bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 16102: 002ad811 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 16103: 00690de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 16104: 003cea95 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 16104: 003cea55 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 16105: 0063aa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 16106: 00305d39 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 16106: 00305cf9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 16107: 001b3909 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 16108: 004341e5 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ - 16109: 0040f02d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 16108: 004341a5 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 16109: 0040efed 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 16110: 00642040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 16111: 006478c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 16112: 00301e0d 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 16112: 00301dcd 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 16113: 002951a9 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 16114: 002e797d 28 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 16115: 00646068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 16116: 006913a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 16117: 001f137d 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 16118: 001f02e1 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 16119: 0063ff84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 16120: 002f66dd 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 16121: 00458add 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 16120: 002f669d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 16121: 00458a9d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 16122: 0069146e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 16123: 00461f29 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 16123: 00461ee9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 16124: 001c6ab9 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 16125: 001b8b79 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 16126: 00284791 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 16127: 0068fe0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 16128: 00645dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 16129: 0064a9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 16130: 0020f779 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ - 16131: 00417a05 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 16131: 004179c5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 16132: 0068fa8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 16133: 001aae35 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 16134: 00691690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 16135: 0045ee11 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 16136: 0031ddcd 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 16135: 0045edd1 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 16136: 0031dd8d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 16137: 00690a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 16138: 003c8269 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 16139: 003be4e5 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 16138: 003c8229 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 16139: 003be4a5 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 16140: 00691416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 16141: 00641580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 16142: 0063a240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 16143: 0030c31d 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 16144: 003eec0d 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 16145: 0044ffc1 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 16143: 0030c2dd 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 16144: 003eebcd 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 16145: 0044ff81 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 16146: 00690940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 16147: 00642950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 16148: 0032d935 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 16148: 0032d8f5 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 16149: 001dc3d5 4 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 16150: 0063a9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 16151: 00250021 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 16152: 0068fdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 16153: 00280379 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 16154: 002aa121 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ - 16155: 00413ca9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 16156: 0032c6e1 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 16155: 00413c69 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 16156: 0032c6a1 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 16157: 0068f6a7 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 16158: 00398df1 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 16158: 00398db1 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 16159: 00592f04 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 16160: 0041ba19 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 16160: 0041b9d9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 16161: 0063c0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 16162: 006901e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 16163: 0064b394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 16164: 0031515d 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 16164: 0031511d 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 16165: 002ca9f1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 16166: 00691834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 16167: 0068fa9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 16168: 005931d4 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 16169: 002d9125 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 16170: 00690d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ - 16171: 003f0021 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ - 16172: 002fac7d 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 16171: 003effe1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 16172: 002fac3d 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 16173: 0022b791 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 16174: 001b1d19 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 16175: 00642ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 16176: 00642e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 16177: 002dbbc9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 16178: 00640204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 16179: 0024c7dd 48 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 16180: 006916c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 16181: 002bf675 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 16182: 006915e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 16183: 00690d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 16184: 0027cfbd 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 16185: 00646cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 16186: 002dfefd 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 16187: 0034e4f1 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 16188: 00324045 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 16189: 00328f51 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 16187: 0034e4b1 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 16188: 00324005 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 16189: 00328f11 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 16190: 006422c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 16191: 00342149 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 16191: 00342109 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 16192: 0063bd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 16193: 002f76b1 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 16193: 002f7671 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 16194: 00691806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 16195: 002a47e9 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 16196: 00447441 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 16196: 00447401 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 16197: 002db181 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 16198: 001bdfc5 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 16199: 0069165e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 16200: 0063acd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 16201: 001bdee1 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 16202: 0064a7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 16203: 006902dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 16204: 00691878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ - 16205: 00302b11 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ - 16206: 003c2731 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 16207: 003fc8cd 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 16205: 00302ad1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 16206: 003c26f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 16207: 003fc88d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 16208: 00647768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 16209: 00405071 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 16210: 004546dd 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 16209: 00405031 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 16210: 0045469d 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 16211: 00690320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 16212: 0068fe70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 16213: 0068ff72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 16214: 00648a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 16215: 00639760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 16216: 003428f9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 16217: 0040ed0d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 16218: 0041062d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 16216: 003428b9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 16217: 0040eccd 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 16218: 004105ed 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 16219: 0068f955 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ - 16220: 003ca225 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 16220: 003ca1e5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 16221: 00690d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 16222: 00592e6c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 16223: 0068f9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 16224: 0063a7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 16225: 006912fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 16226: 003d0425 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 16226: 003d03e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 16227: 00691d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 16228: 002db47d 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 16229: 002bf80d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 16230: 006901a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 16231: 006481c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 16232: 00270d29 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 16233: 0063afe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 16234: 006914ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 16235: 003dd92d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 16235: 003dd8ed 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 16236: 0069078a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 16237: 003e8899 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 16237: 003e8859 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 16238: 006900ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 16239: 003e01e9 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 16240: 00443cc1 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 16239: 003e01a9 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 16240: 00443c81 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 16241: 00264159 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 16242: 002ab1d5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 16243: 00441001 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 16244: 003e1fa9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 16245: 00400a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 16243: 00440fc1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 16244: 003e1f69 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 16245: 004009c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 16246: 0063bf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 16247: 005b0ca8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 16248: 00690576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 16249: 00642b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 16250: 00643fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 16251: 003eafa1 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 16251: 003eaf61 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 16252: 00690dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 16253: 00244675 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 16254: 0068fc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 16255: 002e79bd 60 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 16256: 001e3091 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 16257: 0064953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 16258: 0069118e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 16259: 00644054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 16260: 00215601 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 16261: 00260145 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 16262: 003c0481 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 16262: 003c0441 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 16263: 002e7589 36 FUNC GLOBAL DEFAULT 12 cpu_get_fsr │ │ │ │ 16264: 0068fba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 16265: 00373535 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 16266: 00445d01 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 16265: 003734f5 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 16266: 00445cc1 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 16267: 001b43e1 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 16268: 001dc0d9 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 16269: 002ad5ed 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 16270: 003fae15 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 16270: 003fadd5 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 16271: 006406e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ - 16272: 00447a09 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 16272: 004479c9 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 16273: 0068f971 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 16274: 0063c478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 16275: 003e1df1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 16276: 00408261 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 16277: 00422e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 16278: 0041b3b5 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 16279: 00321595 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 16275: 003e1db1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 16276: 00408221 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 16277: 00422dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 16278: 0041b375 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 16279: 00321555 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 16280: 0064bf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 16281: 002d51b1 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 16282: 0064a988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 16283: 00458b81 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 16283: 00458b41 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 16284: 001fb219 2 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 16285: 003f889d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ - 16286: 004065fd 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 16285: 003f885d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 16286: 004065bd 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 16287: 001ebc65 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 16288: 0064a668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 16289: 003f2ff9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 16289: 003f2fb9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 16290: 001df125 1028 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ 16291: 0023c3c1 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 16292: 00646538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 16293: 00282bd5 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 16294: 00690b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 16295: 0064a9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 16296: 00643964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_ID_EVENT │ │ │ │ @@ -16302,32 +16302,32 @@ │ │ │ │ 16298: 00690d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 16299: 00691866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 16300: 00690838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 16301: 00640624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 16302: 0069158e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 16303: 006907be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 16304: 0068fa68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 16305: 00414e6d 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 16306: 0044791d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 16305: 00414e2d 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 16306: 004478dd 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 16307: 00643a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 16308: 00422d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 16308: 00422d59 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 16309: 0063d4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 16310: 002f4059 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 16310: 002f4019 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 16311: 0068f99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 16312: 00449805 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 16312: 004497c5 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 16313: 0069109a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ - 16314: 0045c029 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 16314: 0045bfe9 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 16315: 0064a35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 16316: 00642ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 16317: 00295e11 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 16318: 00225b29 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 16319: 00423795 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 16319: 00423755 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 16320: 0064b444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 16321: 0063a8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ - 16322: 003d58ad 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 16322: 003d586d 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 16323: 00644194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 16324: 001e784d 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 16325: 0063ae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 16326: 00690b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 16327: 00644374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 16328: 00646918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 16329: 0059299c 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ @@ -16335,568 +16335,568 @@ │ │ │ │ 16331: 001ba19d 26 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 16332: 006445c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 16333: 002d7131 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 16334: 006413a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 16335: 006908aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 16336: 00645e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 16337: 00690ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 16338: 003df6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 16338: 003df681 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 16339: 001baf29 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 16340: 003c36a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 16340: 003c3669 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 16341: 00690e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 16342: 00691064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 16343: 00690c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 16344: 0063ef28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 16345: 00644a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 16346: 00648c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 16347: 0064a8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 16348: 0045585d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 16348: 0045581d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 16349: 00691758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 16350: 003d1409 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16350: 003d13c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 16351: 00643ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 16352: 0028590d 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 16353: 0068fa74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 16354: 0026996d 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 16355: 0041e275 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 16355: 0041e235 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 16356: 0069104a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 16357: 002ae5f5 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ - 16358: 003fb3f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 16358: 003fb3b9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 16359: 0063a020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 16360: 00458369 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 16360: 00458329 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 16361: 0069134e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 16362: 00642450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 16363: 0037ca51 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 16364: 003f6ea5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 16363: 0037ca11 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 16364: 003f6e65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 16365: 0068fad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 16366: 00418d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 16366: 00418d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ 16367: 00593194 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 16368: 001aa191 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 16369: 0069160a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 16370: 001ac6e9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 16371: 00691548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 16372: 002dcf39 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 16373: 0064a230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_DMISS_EVENT │ │ │ │ 16374: 00690e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 16375: 0053fd64 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 16376: 0045258d 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 16377: 0044dc4d 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 16378: 0040d249 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 16379: 003df919 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 16380: 003f0579 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 16375: 0053fd2c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 16376: 0045254d 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 16377: 0044dc0d 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 16378: 0040d209 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 16379: 003df8d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 16380: 003f0539 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 16381: 0064cfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 16382: 0040847d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 16382: 0040843d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 16383: 001af3c5 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 16384: 006420d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 16385: 0053fd5c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 16386: 003538d1 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 16385: 0053fd24 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 16386: 00353891 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 16387: 00646a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 16388: 001a36b9 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 16389: 00690af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 16390: 006446e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 16391: 003f1ee5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ - 16392: 0040838d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 16393: 003c705d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 16391: 003f1ea5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 16392: 0040834d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 16393: 003c701d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 16394: 00690910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 16395: 00646dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 16396: 0031ce35 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 16396: 0031cdf5 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 16397: 002e0009 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 16398: 001e7fcd 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 16399: 00647798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 16400: 0023c5dd 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 16401: 0068fa60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 16402: 00649020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ - 16403: 002f2041 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ - 16404: 0034c775 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 16403: 002f2001 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 16404: 0034c735 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 16405: 0068ffc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 16406: 0019aaed 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 16407: 00690158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 16408: 0064989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 16409: 00691712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16410: 003fe0e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 16410: 003fe0a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 16411: 0023b265 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 16412: 00284631 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 16413: 0068f925 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 16414: 00642830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 16415: 006495ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 16416: 0064cc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 16417: 0063dc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 16418: 003071bd 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 16418: 0030717d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 16419: 00253449 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 16420: 0068fa0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 16421: 006913ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 16422: 00449685 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 16422: 00449645 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 16423: 0063c004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 16424: 0064a978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 16425: 006440f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 16426: 002c58c9 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ - 16427: 003b734d 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 16427: 003b730d 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 16428: 0069017a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 16429: 001bea1d 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 16430: 005903cc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 16431: 0063a778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 16432: 002c1b91 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 16433: 0063f148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 16434: 002cc28d 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ - 16435: 0041c27d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 16436: 004418b1 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 16435: 0041c23d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 16436: 00441871 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 16437: 001bab11 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 16438: 001b1091 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 16439: 00227ded 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 16440: 0069158c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 16441: 002a4aa5 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 16442: 0063fc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 16443: 002447d5 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 16444: 00644684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 16445: 0064b414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 16446: 00233bed 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 16447: 00646ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 16448: 0043ab75 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 16449: 0030c2b5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 16448: 0043ab35 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 16449: 0030c275 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 16450: 00241105 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 16451: 00648128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 16452: 00416481 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 16452: 00416441 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 16453: 0068fda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 16454: 0069122e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 16455: 0064b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 16456: 00642b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 16457: 0063c578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 16458: 002c1ce1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 16459: 002f5b35 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 16459: 002f5af5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 16460: 00284e29 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 16461: 0023644d 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 16462: 0069011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 16463: 00464385 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 16464: 00540258 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ - 16465: 0033e621 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 16466: 002fe265 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 16463: 00464345 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 16464: 00540220 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 16465: 0033e5e1 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 16466: 002fe225 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 16467: 005b11ac 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ - 16468: 003c9c61 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 16468: 003c9c21 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 16469: 00229875 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 16470: 002e7959 34 FUNC GLOBAL DEFAULT 12 cpu_raise_exception_ra │ │ │ │ - 16471: 00336a55 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 16471: 00336a15 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 16472: 0025e775 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 16473: 006916e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 16474: 004321b9 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 16474: 00432179 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 16475: 005a3e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 16476: 005a0d44 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 16477: 005a0d84 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 16478: 0063c044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 16479: 00691d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 16480: 0022908d 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 16481: 00266389 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 16482: 00422e4d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 16482: 00422e0d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 16483: 00690600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 16484: 00229a0d 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 16485: 00690ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 16486: 003f8591 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 16486: 003f8551 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 16487: 0069148e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_RETRY_DSTATE │ │ │ │ 16488: 0068fc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 16489: 00333c29 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 16489: 00333be9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 16490: 0064a538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 16491: 0069150e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 16492: 0069178c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 16493: 00451bb9 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 16493: 00451b79 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 16494: 002d46b1 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 16495: 003bbfe1 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 16495: 003bbfa1 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 16496: 00229929 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 16497: 0064ba24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 16498: 00641fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 16499: 006906b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 16500: 0068feb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 16501: 00647628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 16502: 0068f937 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 16503: 0040f62d 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 16504: 00467f19 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 16503: 0040f5ed 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 16504: 00467ed9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 16505: 006912fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 16506: 003eac9d 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 16507: 00424569 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 16506: 003eac5d 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 16507: 00424529 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 16508: 002290d5 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 16509: 002f3bfd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 16510: 0032c501 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 16511: 00415fed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 16512: 00314e99 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 16509: 002f3bbd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 16510: 0032c4c1 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 16511: 00415fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 16512: 00314e59 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 16513: 001db99d 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 16514: 003dd215 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 16514: 003dd1d5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 16515: 00690d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 16516: 00408045 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 16517: 004279c9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 16516: 00408005 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 16517: 00427989 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 16518: 00646d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 16519: 0033631d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 16519: 003362dd 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 16520: 00648608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 16521: 005a10b8 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 16522: 00255765 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 16523: 00691d42 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 16524: 00405f45 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 16524: 00405f05 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 16525: 0064a200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MMU_HELPER_GET_PHYS_ADDR_CODE_EVENT │ │ │ │ 16526: 0064d1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 16527: 0068fbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 16528: 00690f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 16529: 0043d111 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 16529: 0043d0d1 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 16530: 00264229 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 16531: 003de7c5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 16532: 003aeaa1 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 16533: 0032e1e9 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ - 16534: 002fa0d1 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 16535: 002efca5 46 FUNC GLOBAL DEFAULT 12 cpu_put_psr_icc │ │ │ │ + 16531: 003de785 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 16532: 003aea61 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 16533: 0032e1a9 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 16534: 002fa091 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 16535: 002efc69 46 FUNC GLOBAL DEFAULT 12 cpu_put_psr_icc │ │ │ │ 16536: 00690e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 16537: 00690bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 16538: 0032a05d 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 16538: 0032a01d 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 16539: 00691d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 16540: 002c59c5 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 16541: 003d8f11 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 16541: 003d8ed1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 16542: 00690718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 16543: 005a3dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 16544: 0069163a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 16545: 0024cc71 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 16546: 006408b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 16547: 00690a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 16548: 0068fedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 16549: 0069070c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 16550: 0068f927 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 16551: 0069053c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 16552: 0069106c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 16553: 004152d5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 16553: 00415295 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 16554: 0069102a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16555: 002d7f35 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 16556: 0064ad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 16557: 00691586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16558: 0027da59 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 16559: 003cc535 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 16559: 003cc4f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 16560: 002d9ea9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 16561: 0044fae9 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 16561: 0044faa9 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 16562: 0063af90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 16563: 00691e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 16564: 002919e5 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 16565: 00433151 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 16565: 00433111 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 16566: 00593500 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 16567: 00187b5d 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 16568: 0063da0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 16569: 00380215 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 16570: 003dfb99 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 16569: 003801d5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 16570: 003dfb59 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 16571: 0068fd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ - 16572: 003eba7d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 16572: 003eba3d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 16573: 0022f551 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 16574: 002df8f9 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 16575: 00690e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 16576: 0063aa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 16577: 006909fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 16578: 0069106e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 16579: 00647d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 16580: 002da359 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ - 16581: 00467b41 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 16581: 00467b01 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 16582: 0064c5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 16583: 0063ab58 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 16584: 0063b3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 16585: 0063e478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 16586: 00648718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 16587: 0063dcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 16588: 002f9f59 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 16588: 002f9f19 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 16589: 0068fd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 16590: 0064bc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 16591: 00690e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 16592: 00645410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 16593: 003c1d59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 16593: 003c1d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 16594: 001891dd 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 16595: 0063b080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 16596: 0040b18d 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 16596: 0040b14d 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 16597: 00645140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 16598: 0069150c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 16599: 006428d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 16600: 0026d851 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 16601: 001f5139 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 16602: 001874b1 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 16603: 00645cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 16604: 006418c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 16605: 00334ce5 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 16605: 00334ca5 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 16606: 0064a658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 16607: 002db37d 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 16608: 002f7599 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 16608: 002f7559 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 16609: 0063d270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 16610: 006905a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 16611: 00691306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 16612: 006438e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 16613: 001ad3b1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 16614: 006900c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 16615: 00645000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 16616: 00646598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 16617: 00451f89 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 16618: 00458819 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 16619: 003df8a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 16617: 00451f49 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 16618: 004587d9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 16619: 003df861 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 16620: 0068fdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 16621: 006908b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 16622: 00646948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 16623: 00639f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 16624: 00690ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 16625: 00336c55 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 16625: 00336c15 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 16626: 00646c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 16627: 00690af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 16628: 00648ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 16629: 0040b41d 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 16629: 0040b3dd 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 16630: 002dd111 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 16631: 006442a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 16632: 0063b0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 16633: 001e8a3d 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 16634: 00690a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 16635: 003b009d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 16635: 003b005d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 16636: 006903f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 16637: 00641c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ - 16638: 003bf359 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 16638: 003bf319 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 16639: 0069088e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 16640: 005a3d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 16641: 006419a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 16642: 00690328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 16643: 002f4e79 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 16643: 002f4e39 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 16644: 0064d1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 16645: 002a3f35 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 16646: 001dc145 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 16647: 001ba4bd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 16648: 00641d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 16649: 00691740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16650: 0063d630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 16651: 00464a39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 16651: 004649f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 16652: 0063ad50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 16653: 001a9189 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ - 16654: 004103d5 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 16654: 00410395 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 16655: 00643fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 16656: 0066e674 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 16657: 0064cc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 16658: 00315c1d 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 16659: 00328c91 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 16658: 00315bdd 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 16659: 00328c51 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 16660: 0023c209 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 16661: 00443c51 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 16661: 00443c11 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 16662: 006911a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 16663: 00644614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 16664: 0041a4ed 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 16665: 003cf965 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 16664: 0041a4ad 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 16665: 003cf925 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 16666: 0025715d 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 16667: 00690236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 16668: 00645cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 16669: 00643c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 16670: 002f634d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 16671: 003ef5ed 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 16672: 00407965 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 16670: 002f630d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 16671: 003ef5ad 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 16672: 00407925 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 16673: 0068fe10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 16674: 006395a0 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 16675: 006912a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 16676: 0063d2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 16677: 0042430d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 16677: 004242cd 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 16678: 00690e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 16679: 00690dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 16680: 00690760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 16681: 003e1721 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 16681: 003e16e1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 16682: 0063ed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 16683: 0046490d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 16683: 004648cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 16684: 0068fb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 16685: 0069038a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 16686: 0024cb09 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 16687: 0068fbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 16688: 004326e1 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 16688: 004326a1 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 16689: 00644f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 16690: 00422b05 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 16690: 00422ac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 16691: 0068fada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 16692: 00645af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 16693: 00690fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 16694: 0063a2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 16695: 0063b0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 16696: 0068fdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 16697: 002ab749 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 16698: 002db0cd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ - 16699: 00458125 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 16699: 004580e5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 16700: 0069074e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 16701: 00642cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 16702: 00263361 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 16703: 00452505 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 16703: 004524c5 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 16704: 00640364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 16705: 00641c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 16706: 006915d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 16707: 00690a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 16708: 0069180a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 16709: 0068feec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 16710: 003aee59 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 16710: 003aee19 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 16711: 002c5835 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 16712: 0040fb39 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 16712: 0040faf9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 16713: 0027dab5 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 16714: 001cfb59 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 16715: 002f5019 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 16715: 002f4fd9 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 16716: 00213111 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 16717: 0068ff22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 16718: 001b7c55 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 16719: 0025a935 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 16720: 003141a5 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 16720: 00314165 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 16721: 0068fdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 16722: 0063a320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 16723: 00643c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 16724: 00690c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_TRANSLATE_PA_DSTATE │ │ │ │ - 16725: 00302221 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 16726: 003e17fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 16725: 003021e1 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 16726: 003e17bd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 16727: 002d5dcd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 16728: 001d5ef9 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 16729: 0063e688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 16730: 00647c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 16731: 004497fd 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 16731: 004497bd 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 16732: 0063f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 16733: 0063e9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 16734: 00440d95 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 16734: 00440d55 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 16735: 0064bc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 16736: 001aa251 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 16737: 00690b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 16738: 001ba879 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 16739: 0040f0b9 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ - 16740: 00543bf0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 16739: 0040f079 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 16740: 00543bb8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 16741: 006400e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ - 16742: 0033f4e1 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 16742: 0033f4a1 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 16743: 00640504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 16744: 00643994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 16745: 002d9d3d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 16746: 00232841 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 16747: 00436df5 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 16747: 00436db5 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 16748: 002394e5 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 16749: 0063dc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 16750: 00690168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 16751: 00690f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 16752: 006484a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 16753: 0028b4b9 130 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 16754: 00691348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 16755: 0027a735 6 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 16756: 00643c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 16757: 001879d1 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 16758: 00691080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 16759: 0068fa58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 16760: 0069051e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 16761: 003ce44d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 16761: 003ce40d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 16762: 006904c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 16763: 0063f198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 16764: 0064b2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 16765: 006416e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 16766: 001e80a5 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 16767: 0034d01d 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 16767: 0034cfdd 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 16768: 00644644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 16769: 0063eb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 16770: 00411b61 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 16771: 002f92d9 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 16772: 003c1c69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 16770: 00411b21 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 16771: 002f9299 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 16772: 003c1c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 16773: 00644474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 16774: 00690ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 16775: 0069145c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 16776: 00641a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 16777: 00690be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 16778: 0068fc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 16779: 003424e5 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 16779: 003424a5 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 16780: 0063fe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 16781: 0063cf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 16782: 0023f491 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 16783: 00690e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 16784: 0069015c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 16785: 00639df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ - 16786: 00448151 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 16787: 00326ecd 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 16786: 00448111 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 16787: 00326e8d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 16788: 0063daac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 16789: 001aa0d1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ - 16790: 0043a6ed 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 16790: 0043a6ad 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 16791: 0063fa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 16792: 0063af60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 16793: 00639640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 16794: 002c287d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 16795: 0063b5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 16796: 0064b584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 16797: 0063fad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 16798: 00649e98 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 16799: 00643f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 16800: 00691026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16801: 0028b965 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 16802: 002da71d 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 16803: 0063ad10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 16804: 004210b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 16805: 003abf91 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 16804: 00421075 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 16805: 003abf51 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 16806: 00690764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 16807: 00230339 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 16808: 0064c844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 16809: 005abdb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 16810: 0064b3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 16811: 00641de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 16812: 0063ec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 16813: 006911d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 16814: 00592fc4 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 16815: 00644954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 16816: 002aee45 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 16817: 00215d7d 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 16818: 001ad891 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 16819: 001dc695 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 16820: 003c24d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 16820: 003c2499 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 16821: 0068012c 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 16822: 0063c154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 16823: 00409b9d 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 16823: 00409b5d 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 16824: 0064b804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 16825: 00691dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 16826: 002932ed 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 16827: 0068f9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 16828: 0068f8ac 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ 16829: 005a0dd4 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 16830: 00646658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 16831: 006911ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 16832: 005a5c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 16833: 001e5209 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 16834: 0063d520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 16835: 003f0aa5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 16835: 003f0a65 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 16836: 0068fabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 16837: 0068fc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 16838: 0069129e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 16839: 0064b384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 16840: 0064b3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 16841: 00641cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 16842: 005a74fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 16843: 003df60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 16844: 0044300d 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 16843: 003df5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 16844: 00442fcd 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 16845: 0068fd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 16846: 003485ad 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 16846: 0034856d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 16847: 001ae84d 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ 16848: 006489a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 16849: 0068f6aa 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 16850: 0045f27d 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 16850: 0045f23d 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 16851: 0064ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 16852: 006416a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 16853: 00639cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 16854: 00691608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 16855: 00690878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 16856: 006468a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 16857: 002cabf5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 16858: 0063a888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 16859: 001e2f7d 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 16860: 00353135 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 16861: 003f6c99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 16862: 00326eed 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 16860: 003530f5 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 16861: 003f6c59 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 16862: 00326ead 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 16863: 00648648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 16864: 00690484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 16865: 00691850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 16866: 0028da25 3732 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ - 16867: 002ef9e5 140 FUNC GLOBAL DEFAULT 12 sparc_translate_code │ │ │ │ + 16867: 002ef9a9 140 FUNC GLOBAL DEFAULT 12 sparc_translate_code │ │ │ │ 16868: 0069012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 16869: 00691334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 16870: 00641670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 16871: 0069030c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 16872: 002daffd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 16873: 0058f378 64 OBJECT GLOBAL DEFAULT 21 vmstate_sparc_cpu │ │ │ │ 16874: 0068fdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 16875: 00645c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 16876: 003c2d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 16876: 003c2ccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 16877: 0023c3f9 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 16878: 0063a350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 16879: 006909d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 16880: 0063b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 16881: 005a1bdc 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 16882: 003d5a81 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 16882: 003d5a41 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 16883: 0069076a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 16884: 003c195d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 16884: 003c191d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 16885: 0064b344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 16886: 00690cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 16887: 006918b8 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 16888: 003d72c9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 16889: 00448c19 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 16890: 00460c55 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 16891: 0031540d 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 16888: 003d7289 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 16889: 00448bd9 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 16890: 00460c15 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 16891: 003153cd 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 16892: 00691506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 16893: 00644f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 16894: 006489f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 16895: 001db0c1 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 16896: 002bf9c9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 16897: 006913e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_DSTATE │ │ │ │ 16898: 00639ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ @@ -16907,16 +16907,16 @@ │ │ │ │ 16903: 002d7ad9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 16904: 00645390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 16905: 0064c3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 16906: 00690008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 16907: 006906be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 16908: 002c7811 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 16909: 001eb635 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 16910: 003d5ad9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 16911: 002f6999 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 16910: 003d5a99 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 16911: 002f6959 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 16912: 006917c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 16913: 0063e4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 16914: 0064d224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 16915: 00592c38 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 16916: 006481b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 16917: 002d5e99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 16918: 0069008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ @@ -16925,189 +16925,189 @@ │ │ │ │ 16921: 006444f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 16922: 00690f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 16923: 0064c070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 16924: 002c80a5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 16925: 001be0e9 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 16926: 001b67b9 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 16927: 006913d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 16928: 0053fd3c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 16928: 0053fd04 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 16929: 0020ef21 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 16930: 00690cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 16931: 0025a865 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 16932: 0069033a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 16933: 00691614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 16934: 0022a0f9 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 16935: 0021cec9 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 16936: 00202119 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 16937: 0023ec2d 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 16938: 00641d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 16939: 002d7911 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 16940: 00451579 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 16940: 00451539 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 16941: 002d65e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 16942: 003aaead 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 16942: 003aae6d 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 16943: 00294555 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 16944: 00690cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 16945: 0064c344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 16946: 006914d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 16947: 002db26d 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 16948: 00644b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 16949: 0028b459 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 16950: 00690c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 16951: 006394ac 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 16952: 002fc82d 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 16952: 002fc7ed 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 16953: 005a4dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 16954: 00640404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 16955: 0068fc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 16956: 0063b050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 16957: 0021c3ed 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 16958: 002446e1 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 16959: 0063e3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 16960: 00690406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 16961: 001fb221 4 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 16962: 005a458c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 16963: 0033020d 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 16963: 003301cd 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 16964: 0069120a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 16965: 003aeab9 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 16965: 003aea79 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 16966: 0068fc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 16967: 006907e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 16968: 003e28c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 16968: 003e2885 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 16969: 0063f348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 16970: 0069146a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 16971: 0063de28 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 16972: 003c0fbd 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 16972: 003c0f7d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 16973: 001ee801 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 16974: 002c2049 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 16975: 003410c1 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 16975: 00341081 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 16976: 006914c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 16977: 002866e1 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 16978: 00690ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 16979: 006424f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 16980: 003e4f79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 16981: 003f37ad 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 16980: 003e4f39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 16981: 003f376d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 16982: 00648c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 16983: 004415d1 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 16983: 00441591 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 16984: 0063cd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 16985: 0063ade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 16986: 00690dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 16987: 002d8ee9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 16988: 002315b9 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 16989: 004062e5 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 16989: 004062a5 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 16990: 0063d040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 16991: 0063d510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 16992: 0041ddbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 16993: 00349bc9 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 16992: 0041dd7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 16993: 00349b89 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 16994: 00228295 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 16995: 0068fc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 16996: 0068fbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 16997: 0069159a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 16998: 00351891 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 16998: 00351851 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 16999: 006461e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 17000: 00314c69 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 17000: 00314c29 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 17001: 002de3ed 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 17002: 001e74ed 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 17003: 00352fb9 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 17003: 00352f79 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 17004: 0063ab28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 17005: 00240c71 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 17006: 006467d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 17007: 002394ad 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 17008: 00690ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 17009: 002f9829 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 17009: 002f97e9 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 17010: 0068fa30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 17011: 0043da5d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 17011: 0043da1d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 17012: 0026e759 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 17013: 00285269 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 17014: 004579a1 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 17014: 00457961 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 17015: 0068fb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 17016: 0063b1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 17017: 002bc1b1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 17018: 0064cc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 17019: 0027e0a1 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 17020: 006466f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 17021: 005a4a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 17022: 00690efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 17023: 00690db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 17024: 005ae1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmped │ │ │ │ 17025: 00225e11 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 17026: 0063add0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 17027: 003217dd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 17028: 00451c61 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 17029: 0043d699 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 17027: 0032179d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 17028: 00451c21 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 17029: 0043d659 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 17030: 0069139e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 17031: 00690bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 17032: 0034980d 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 17032: 003497cd 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 17033: 002d96ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 17034: 0043a94d 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 17034: 0043a90d 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 17035: 005a41f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 17036: 00691358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 17037: 003ddbed 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 17037: 003ddbad 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 17038: 00691096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ 17039: 005ae0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpeq │ │ │ │ - 17040: 003011cd 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 17040: 0030118d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 17041: 005ae470 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpes │ │ │ │ 17042: 00642400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 17043: 00251b91 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 17044: 006915ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 17045: 002c6f45 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 17046: 0063ced0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 17047: 00432d79 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 17048: 0032c785 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 17049: 0041c385 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 17047: 00432d39 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 17048: 0032c745 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 17049: 0041c345 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 17050: 0063b5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 17051: 00200fb1 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 17052: 0063b568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 17053: 00642a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 17054: 003efad5 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 17054: 003efa95 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 17055: 002aa359 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 17056: 0068fef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 17057: 0064b324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 17058: 006912ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 17059: 003813d5 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 17060: 0031d471 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 17059: 00381395 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 17060: 0031d431 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 17061: 0068fb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 17062: 00435f29 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 17062: 00435ee9 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 17063: 006908d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 17064: 001bedd5 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 17065: 0030541d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 17066: 00408009 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 17065: 003053dd 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 17066: 00407fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 17067: 00228701 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 17068: 002d83b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 17069: 00434099 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 17069: 00434059 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 17070: 00691754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 17071: 006901f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 17072: 00644484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 17073: 00691104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 17074: 006905e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 17075: 0028cab9 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 17076: 002c3931 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 17077: 0063a260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 17078: 002dae31 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 17079: 003c3fc1 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 17079: 003c3f81 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 17080: 00690588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 17081: 006426b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 17082: 001f0a9d 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 17083: 00468ff5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 17083: 00468fb5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 17084: 0069057c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 17085: 0030c315 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 17085: 0030c2d5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 17086: 00690e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 17087: 00250145 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 17088: 002e090d 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 17089: 003c87d9 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 17089: 003c8799 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 17090: 005b0c5c 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 17091: 0063de18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 17092: 00691296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 17093: 002f2089 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 17093: 002f2049 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 17094: 006406a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 17095: 00646308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 17096: 002dfdd9 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 17097: 00244d21 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 17098: 00592b90 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 17099: 005a8918 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 17100: 004424d5 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 17101: 00308fe5 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 17102: 00460b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 17100: 00442495 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 17101: 00308fa5 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 17102: 00460b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 17103: 0068fcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 17104: 0021a6f1 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 17105: 00231939 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 17106: 0068ff82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 17107: 002d9bb1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 17108: 001caf3d 144 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 17109: 00256d21 156 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ @@ -17123,159 +17123,159 @@ │ │ │ │ 17119: 0063f028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 17120: 00690582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 17121: 0063a440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 17122: 0063ff54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 17123: 002da621 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 17124: 00644c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 17125: 00690ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 17126: 0030b929 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 17126: 0030b8e9 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 17127: 0064983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 17128: 0045524d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 17128: 0045520d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 17129: 002d9351 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 17130: 0063a030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 17131: 002c7699 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 17132: 00690fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 17133: 00426ec5 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 17133: 00426e85 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 17134: 0063b4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 17135: 001b9969 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 17136: 003f1351 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 17136: 003f1311 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 17137: 00691018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 17138: 00691274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 17139: 0023e901 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 17140: 00690b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 17141: 003d64dd 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 17141: 003d649d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 17142: 001b597d 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 17143: 00400ca9 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 17143: 00400c69 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 17144: 0069183e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 17145: 002c7f29 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 17146: 00691e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 17147: 00333a61 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 17147: 00333a21 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ 17148: 0068fb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 17149: 0068fe26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 17150: 00690596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 17151: 00401a89 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ - 17152: 00414f85 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 17151: 00401a49 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 17152: 00414f45 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 17153: 00646c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 17154: 00415bcd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 17155: 0040d319 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 17154: 00415b8d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 17155: 0040d2d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 17156: 002aa235 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 17157: 00434899 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 17157: 00434859 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 17158: 006914d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 17159: 004004f1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 17159: 004004b1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 17160: 002ad665 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 17161: 00424eb9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 17161: 00424e79 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 17162: 002c274d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 17163: 00690aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 17164: 00646078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 17165: 0020de41 2 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 17166: 002c09b5 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 17167: 00256af1 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 17168: 00417841 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 17169: 003d7d3d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 17168: 00417801 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 17169: 003d7cfd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 17170: 00690bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 17171: 00279125 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ 17172: 002e7865 244 FUNC GLOBAL DEFAULT 12 sparc_cpu_gdb_write_register │ │ │ │ - 17173: 00437905 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 17173: 004378c5 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 17174: 006902c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 17175: 006400c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 17176: 00382b7d 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 17177: 00348f2d 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 17176: 00382b3d 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 17177: 00348eed 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 17178: 0064a528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 17179: 00410705 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 17180: 003f4e8d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 17179: 004106c5 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 17180: 003f4e4d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 17181: 0063ff44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 17182: 006913e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 17183: 004322a5 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 17183: 00432265 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 17184: 0064ae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 17185: 002aaaf9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 17186: 0068fa18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 17187: 005934b8 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 17188: 006421d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 17189: 00691514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 17190: 004410c1 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 17191: 003c80e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 17190: 00441081 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 17191: 003c80a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 17192: 0068fb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 17193: 001a5989 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 17194: 00690004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 17195: 00355525 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 17196: 00543b90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ - 17197: 00433909 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 17198: 003508a1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 17195: 003554e5 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 17196: 00543b58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 17197: 004338c9 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 17198: 00350861 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 17199: 006904ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 17200: 00321481 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 17200: 00321441 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 17201: 006912f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 17202: 003e17ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 17203: 00382d11 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 17202: 003e17ad 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 17203: 00382cd1 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 17204: 00649cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 17205: 004144b9 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 17205: 00414479 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 17206: 0064a698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 17207: 003fbfd5 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 17207: 003fbf95 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 17208: 00690cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 17209: 00690050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 17210: 00427e61 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 17210: 00427e21 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 17211: 006909ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 17212: 003d3aad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 17212: 003d3a6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 17213: 0028549d 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 17214: 00690264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 17215: 0064cf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 17216: 00649b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 17217: 00691e2c 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 17218: 00690254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 17219: 001e2c91 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 17220: 00224d51 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 17221: 006910e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 17222: 002cac71 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 17223: 0068fa94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 17224: 00351311 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 17224: 003512d1 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 17225: 00644724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 17226: 00690b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 17227: 0036e171 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 17228: 00460d39 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 17227: 0036e131 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 17228: 00460cf9 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 17229: 00639c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 17230: 0023c195 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 17231: 006396c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ - 17232: 003f4415 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 17232: 003f43d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 17233: 002d1a69 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 17234: 002faf1d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 17234: 002faedd 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 17235: 00690aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 17236: 0069111c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ - 17237: 0037460d 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 17238: 00463989 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 17237: 003745cd 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 17238: 00463949 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 17239: 00285339 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 17240: 0020eced 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 17241: 00647d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 17242: 00690df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 17243: 00642c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 17244: 0066e3a4 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 17245: 00270e19 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 17246: 00247fc9 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 17247: 002d1e15 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 17248: 00691012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 17249: 001cbcd9 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 17250: 003c357d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 17250: 003c353d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 17251: 00690ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 17252: 0064b7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 17253: 0019a9a5 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 17254: 0063e398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 17255: 002ace29 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 17256: 006494ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 17257: 0032dd3d 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 17258: 0032621d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 17259: 00310561 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 17257: 0032dcfd 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 17258: 003261dd 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 17259: 00310521 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 17260: 00690642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 17261: 0068fd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 17262: 00250df9 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 17263: 0043ba95 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 17263: 0043ba55 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 17264: 002d5b41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 17265: 00302495 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 17265: 00302455 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 17266: 002250a9 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 17267: 0068f98b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ - 17268: 00432991 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 17268: 00432951 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 17269: 006900e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 17270: 0033558d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 17270: 0033554d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 17271: 0063e5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 17272: 00690dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 17273: 006902d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 17274: 0059267c 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 17275: 0064b404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 17276: 002d6dc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 17277: 00284aa1 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ @@ -17288,248 +17288,248 @@ │ │ │ │ 17284: 002ad9f5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 17285: 00641400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 17286: 00690e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 17287: 002caced 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 17288: 00690c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 17289: 0069128c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 17290: 002bc401 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 17291: 0034141d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 17291: 003413dd 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 17292: 006485d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 17293: 006909fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ - 17294: 0034c9b9 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 17294: 0034c979 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 17295: 0068fb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 17296: 005a4064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 17297: 003dfed1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 17297: 003dfe91 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 17298: 00690178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 17299: 003a7e49 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 17299: 003a7e09 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 17300: 0068fd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 17301: 002ad86d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 17302: 0063d380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 17303: 0044f3b9 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 17303: 0044f379 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 17304: 002d7bb5 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 17305: 0032c391 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 17306: 003ef7e9 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 17307: 00444e8d 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 17308: 003cc525 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 17305: 0032c351 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 17306: 003ef7a9 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17307: 00444e4d 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 17308: 003cc4e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 17309: 002e7a79 76 FUNC GLOBAL DEFAULT 12 helper_taddcctv │ │ │ │ 17310: 0068fadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 17311: 0068fe84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 17312: 00647e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 17313: 0064b3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 17314: 0063f8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ - 17315: 0034031d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 17315: 003402dd 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 17316: 001d8fdd 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 17317: 002d6c09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 17318: 002d18d9 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 17319: 001b0dd1 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 17320: 002fd239 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ - 17321: 003eaf91 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 17320: 002fd1f9 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 17321: 003eaf51 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 17322: 00640564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ - 17323: 004086d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 17323: 00408695 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 17324: 0064bba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 17325: 0063e568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 17326: 005a8684 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 17327: 0022b2c9 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 17328: 002967e1 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ - 17329: 004014f9 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 17329: 004014b9 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 17330: 0063a380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 17331: 00647d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 17332: 0063f0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 17333: 006425d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 17334: 003506f1 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 17335: 002fb6bd 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 17334: 003506b1 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 17335: 002fb67d 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 17336: 006488a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 17337: 006917fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 17338: 006912b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ 17339: 002c1c39 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 17340: 006916b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 17341: 0064c7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 17342: 0064b854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 17343: 0040a785 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 17343: 0040a745 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 17344: 0025741d 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 17345: 00690f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 17346: 002a579d 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 17347: 006901ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 17348: 0069014a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 17349: 0069012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 17350: 001afc39 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 17351: 0045c9b5 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 17351: 0045c975 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 17352: 00284ef1 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 17353: 005537c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ - 17354: 00433201 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 17353: 0055378c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 17354: 004331c1 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 17355: 0064c8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 17356: 00422439 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 17356: 004223f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 17357: 002cbc01 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 17358: 006393a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 17359: 00642610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 17360: 0068fb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 17361: 00643754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 17362: 0064ada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 17363: 00643ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 17364: 00645070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 17365: 0064aa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 17366: 00543ab8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 17366: 00543a80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 17367: 002ad221 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 17368: 006901f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 17369: 003292c9 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 17369: 00329289 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 17370: 00649e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 17371: 00236b19 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 17372: 00690fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 17373: 0027acc9 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 17374: 002d95d5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ - 17375: 00411d59 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 17376: 0043cc6d 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ - 17377: 00427869 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 17375: 00411d19 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 17376: 0043cc2d 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 17377: 00427829 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 17378: 0064d0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 17379: 00452471 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 17379: 00452431 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 17380: 0063aac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 17381: 002600a5 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 17382: 003c57ed 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 17382: 003c57ad 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 17383: 00690142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 17384: 003df8dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 17384: 003df89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 17385: 00649aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 17386: 00641530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 17387: 003f1fc1 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 17387: 003f1f81 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 17388: 00212b7d 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 17389: 00690636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 17390: 00227531 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 17391: 0027a5ed 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 17392: 0069061c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 17393: 0068fd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 17394: 0069164e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 17395: 0045e0ad 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 17395: 0045e06d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 17396: 0063d410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 17397: 0063c8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 17398: 002aa2b5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 17399: 006903f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 17400: 00208eb1 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 17401: 002cad6d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 17402: 00691604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 17403: 00690b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 17404: 0063eb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 17405: 003f1e09 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 17405: 003f1dc9 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 17406: 0068fae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 17407: 00691228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 17408: 0068fd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 17409: 0069181c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 17410: 003ae119 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 17410: 003ae0d9 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 17411: 002ce9fd 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 17412: 002f3cbd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ - 17413: 004618c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 17412: 002f3c7d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 17413: 00461885 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 17414: 0063d820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 17415: 0041cda9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 17415: 0041cd69 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 17416: 0064ce84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 17417: 004508f1 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 17417: 004508b1 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 17418: 006453a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 17419: 001b01fd 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 17420: 00455865 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 17420: 00455825 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 17421: 006459e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 17422: 002e6499 70 FUNC GLOBAL DEFAULT 12 helper_fmuld │ │ │ │ 17423: 00648578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 17424: 006901a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 17425: 00245061 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ - 17426: 004375d9 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 17426: 00437599 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 17427: 00649f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 17428: 0063e768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 17429: 0064958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 17430: 0068fe04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 17431: 00690d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ 17432: 002e66d1 212 FUNC GLOBAL DEFAULT 12 helper_fmulq │ │ │ │ - 17433: 00305569 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 17434: 0030f091 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 17433: 00305529 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 17434: 0030f051 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 17435: 002e6391 58 FUNC GLOBAL DEFAULT 12 helper_fmuls │ │ │ │ 17436: 002df87d 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 17437: 002f207d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ - 17438: 003be215 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 17437: 002f203d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 17438: 003be1d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 17439: 00272ca5 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 17440: 0064adc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 17441: 00649c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 17442: 006916f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 17443: 00445c19 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 17443: 00445bd9 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 17444: 0069037c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 17445: 0041dd09 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 17445: 0041dcc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 17446: 002d6765 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 17447: 002b74b1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 17448: 00690e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 17449: 00253e99 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 17450: 002802e9 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 17451: 00353c75 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 17451: 00353c35 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 17452: 006912c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 17453: 002d9f71 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 17454: 006914e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 17455: 00691076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ - 17456: 00406f91 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 17456: 00406f51 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 17457: 00645df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 17458: 0069143e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 17459: 00690c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 17460: 00648bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 17461: 003515e9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 17461: 003515a9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 17462: 0021d539 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 17463: 0064d204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 17464: 006917ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 17465: 005537c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 17466: 003343f9 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 17465: 00553788 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 17466: 003343b9 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 17467: 0026d945 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 17468: 0064c364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 17469: 00690a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 17470: 003ca399 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 17470: 003ca359 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 17471: 001e2ff1 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 17472: 0068fdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 17473: 0064bc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 17474: 005ae3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_asi │ │ │ │ 17475: 00691238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 17476: 005a899c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 17477: 0063b8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 17478: 002571d9 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 17479: 00691582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ 17480: 002d8221 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 17481: 003ab965 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 17481: 003ab925 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 17482: 00646e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 17483: 0068fdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 17484: 002c57bd 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 17485: 00640154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 17486: 0043163d 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 17486: 004315fd 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 17487: 0025c4fd 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 17488: 001abf71 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 17489: 0069135a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 17490: 00259711 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 17491: 003eff5d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 17491: 003eff1d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 17492: 0064acbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 17493: 0063f8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 17494: 00446de5 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 17494: 00446da5 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 17495: 0068fbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 17496: 00644564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 17497: 00643784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 17498: 00690860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 17499: 0063a908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 17500: 00645160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 17501: 0068f933 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 17502: 0035122d 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 17502: 003511ed 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 17503: 002d86a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 17504: 006490a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 17505: 0024cd1d 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 17506: 0032ac8d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 17507: 00442ffd 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 17506: 0032ac4d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 17507: 00442fbd 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 17508: 00590828 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 17509: 0064bf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 17510: 002ada7d 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 17511: 003c4d19 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 17511: 003c4cd9 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 17512: 0063ee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 17513: 001b68ed 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 17514: 0041e601 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 17515: 002f2b11 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 17514: 0041e5c1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 17515: 002f2ad1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 17516: 006418b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 17517: 001e6ae5 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 17518: 004157a1 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 17518: 00415761 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 17519: 002d4f89 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 17520: 002f0439 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ - 17521: 003d50b5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 17520: 002f03fd 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 17521: 003d5075 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 17522: 0068fa0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 17523: 0045c081 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 17524: 00426d21 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 17523: 0045c041 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 17524: 00426ce1 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 17525: 00649a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 17526: 00643744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 17527: 00690f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 17528: 0063d2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 17529: 00293bc5 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 17530: 0069048a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_READ_DSTATE │ │ │ │ 17531: 0019b58d 6 FUNC GLOBAL DEFAULT 12 bfloat16_sub │ │ │ │ @@ -17540,179 +17540,179 @@ │ │ │ │ 17536: 001b0759 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 17537: 00691766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 17538: 006901a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 17539: 002aaf15 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 17540: 0068f9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 17541: 00642070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 17542: 006912aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 17543: 0030eec5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 17543: 0030ee85 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 17544: 00690f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 17545: 0068f9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 17546: 006906f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 17547: 002f9709 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 17547: 002f96c9 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 17548: 00691a5c 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 17549: 00422c31 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 17549: 00422bf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 17550: 002c5951 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 17551: 00271ab5 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 17552: 0064bc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 17553: 003ee20d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 17553: 003ee1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 17554: 006903c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 17555: 0063a61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 17556: 0041c001 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 17556: 0041bfc1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 17557: 006907e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 17558: 0043387d 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 17559: 005537a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 17558: 0043383d 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 17559: 0055376c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 17560: 001b9379 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 17561: 00645ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 17562: 00642000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 17563: 001b8d41 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 17564: 003862a5 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 17564: 00386265 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 17565: 00251afd 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 17566: 0066e3b4 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 17567: 0064a2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 17568: 00647c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 17569: 003de221 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 17569: 003de1e1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 17570: 001d653d 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 17571: 003d4031 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 17572: 00459131 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 17571: 003d3ff1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 17572: 004590f1 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 17573: 0068fcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 17574: 0063aa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 17575: 0064b564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17576: 0055378c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 17576: 00553754 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 17577: 0063fbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 17578: 00641160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 17579: 001ecef1 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ - 17580: 003d0a99 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 17581: 00543ba8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 17580: 003d0a59 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 17581: 00543b70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 17582: 00639b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 17583: 001ab079 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 17584: 00690fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 17585: 00691838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 17586: 00646d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 17587: 002f9789 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 17588: 00427b5d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 17589: 003b79c1 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 17587: 002f9749 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 17588: 00427b1d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 17589: 003b7981 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 17590: 006912d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 17591: 00431561 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 17591: 00431521 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 17592: 006909ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 17593: 00411691 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 17593: 00411651 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 17594: 00640274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 17595: 0063d050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 17596: 006496dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 17597: 00646a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 17598: 0063e8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 17599: 003cfd71 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 17599: 003cfd31 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 17600: 0023bfdd 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 17601: 0068fa1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 17602: 005b38f0 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 17603: 002aa331 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 17604: 00690532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 17605: 00691658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 17606: 0032bdf5 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 17606: 0032bdb5 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 17607: 00593d00 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 17608: 00649bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 17609: 0064bbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 17610: 0063cfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ - 17611: 003cf3ad 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 17611: 003cf36d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 17612: 00691dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 17613: 0027fe8d 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 17614: 0025c5cd 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 17615: 003804cd 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 17616: 003810dd 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 17617: 0030fda1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 17615: 0038048d 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 17616: 0038109d 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 17617: 0030fd61 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 17618: 002a9955 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 17619: 0043d635 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 17619: 0043d5f5 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 17620: 0063dbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 17621: 003d225d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 17621: 003d221d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 17622: 006916a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 17623: 0032eee5 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 17623: 0032eea5 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 17624: 0069030e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 17625: 003c527d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ - 17626: 0045efb1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 17625: 003c523d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 17626: 0045ef71 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 17627: 00646de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 17628: 0068fed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 17629: 00350655 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 17629: 00350615 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 17630: 0064cf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 17631: 002d5db9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 17632: 001d5ce9 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 17633: 00690832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 17634: 00690372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 17635: 0069007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 17636: 0063da4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 17637: 0064c534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17638: 00246225 188 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 17639: 00265e7d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 17640: 0041505d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 17640: 0041501d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 17641: 00690800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 17642: 003cd93d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 17642: 003cd8fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 17643: 002ae309 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 17644: 00691290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 17645: 00231b05 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 17646: 0069111a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 17647: 001d73e1 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 17648: 006914fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 17649: 00691dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 17650: 00690cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 17651: 00500550 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 17651: 00500518 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 17652: 00596440 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 17653: 00690536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 17654: 00644134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 17655: 00212f39 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 17656: 006447e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 17657: 00643e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 17658: 002db899 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 17659: 001cbb71 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 17660: 0064cfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 17661: 00690678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 17662: 0044c2a9 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 17662: 0044c269 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 17663: 00643f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 17664: 00646ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 17665: 003f3441 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 17665: 003f3401 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 17666: 00691420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 17667: 00690e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 17668: 0043cdf1 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 17668: 0043cdb1 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 17669: 006900dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 17670: 0063f208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 17671: 00329191 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 17671: 00329151 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 17672: 002356f5 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 17673: 0044f221 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 17673: 0044f1e1 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 17674: 0063ea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ - 17675: 003ea549 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ - 17676: 0045eb11 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 17675: 003ea509 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 17676: 0045ead1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 17677: 002d6ea1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 17678: 006481d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 17679: 001b41a9 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 17680: 0068f9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 17681: 003e1c39 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 17681: 003e1bf9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 17682: 002dfb29 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 17683: 00691256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 17684: 00646688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 17685: 001fccc9 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 17686: 0069022e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 17687: 00422835 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 17688: 00432015 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 17687: 004227f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 17688: 00431fd5 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 17689: 00690886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 17690: 0063fec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 17691: 0068fd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 17692: 00251355 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 17693: 0041bd59 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 17693: 0041bd19 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 17694: 0026445d 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 17695: 003edd99 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 17696: 003b0251 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 17697: 00409d3d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 17698: 0041f5e1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 17695: 003edd59 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 17696: 003b0211 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 17697: 00409cfd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 17698: 0041f5a1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 17699: 00691500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 17700: 006910c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 17701: 003aedd9 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 17702: 00452231 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 17701: 003aed99 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 17702: 004521f1 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 17703: 0063e7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 17704: 00690416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 17705: 0043202d 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 17705: 00431fed 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 17706: 0064a6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 17707: 0044d885 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 17707: 0044d845 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 17708: 0068fefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 17709: 00690358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 17710: 0063c608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 17711: 0058a928 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 17712: 00646048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 17713: 00642740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 17714: 0064a1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_CPU_RESET_INTERRUPT_EVENT │ │ │ │ @@ -17720,1077 +17720,1077 @@ │ │ │ │ 17716: 0025ddfd 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 17717: 006911e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 17718: 006469e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 17719: 002b69b9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 17720: 0025d4d1 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 17721: 0063e6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 17722: 0064980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ - 17723: 003c1bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 17723: 003c1b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 17724: 0067ff50 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 17725: 0064c258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 17726: 006900b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 17727: 002adad9 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ - 17728: 003ee429 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 17728: 003ee3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 17729: 006903f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 17730: 0034a6f1 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 17731: 004130b9 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 17730: 0034a6b1 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 17731: 00413079 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 17732: 006905f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 17733: 001ae615 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 17734: 00691454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 17735: 00340dd5 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 17735: 00340d95 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 17736: 006391f8 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 17737: 0063e888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 17738: 003d363d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 17738: 003d35fd 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 17739: 002b15d5 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 17740: 003c1d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ - 17741: 0044ef75 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 17740: 003c1cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 17741: 0044ef35 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 17742: 0023968d 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ 17743: 006909d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ - 17744: 0032c809 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 17744: 0032c7c9 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 17745: 00690e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 17746: 00648ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 17747: 0068fa52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 17748: 00690fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 17749: 0068fe20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 17750: 003ea98d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 17750: 003ea94d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 17751: 00210d61 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 17752: 00647f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 17753: 003f1cb1 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 17753: 003f1c71 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 17754: 0019ad01 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 17755: 00691552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 17756: 0069177a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17757: 006907c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 17758: 003edc31 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 17758: 003edbf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 17759: 002df449 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 17760: 0044bcf9 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 17760: 0044bcb9 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 17761: 00690e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 17762: 00691d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 17763: 002f42d9 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 17763: 002f4299 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 17764: 00295e51 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 17765: 006420f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 17766: 001b0ae1 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 17767: 002fdea9 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ - 17768: 0044eec5 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 17767: 002fde69 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 17768: 0044ee85 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 17769: 006907a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 17770: 00357ca1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 17770: 00357c61 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 17771: 006915b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 17772: 0064cae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 17773: 0063fdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ - 17774: 00520e78 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 17774: 00520e40 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 17775: 001b7c31 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 17776: 00520d30 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 17776: 00520cf8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 17777: 001be2ed 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 17778: 002fcb51 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 17778: 002fcb11 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 17779: 00690fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 17780: 00520be8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 17780: 00520bb0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 17781: 0066e678 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 17782: 0063e938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 17783: 004184b5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 17783: 00418475 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 17784: 00643cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 17785: 00642dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 17786: 003018d5 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 17786: 00301895 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 17787: 00647c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 17788: 002506b5 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 17789: 002b77e1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 17790: 0033434d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 17790: 0033430d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 17791: 0069155e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 17792: 0069091c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 17793: 0069186e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ - 17794: 0041980d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 17794: 004197cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 17795: 001dc4a9 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 17796: 00648138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ - 17797: 004166e9 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 17797: 004166a9 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 17798: 0068fa76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 17799: 003c2245 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 17799: 003c2205 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 17800: 001bafad 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 17801: 002f6965 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 17801: 002f6925 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 17802: 0025ffe5 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 17803: 0028ba9d 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 17804: 003ef06d 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 17804: 003ef02d 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 17805: 0064c414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 17806: 0069076e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 17807: 00326829 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 17807: 003267e9 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 17808: 001fce55 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 17809: 0063d1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 17810: 0063fd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 17811: 006914b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MMU_HELPER_TMISS_DSTATE │ │ │ │ 17812: 0063f8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 17813: 00645ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 17814: 0064ac98 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 17815: 0063e988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ - 17816: 0045b1dd 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 17817: 00457c21 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 17816: 0045b19d 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 17817: 00457be1 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 17818: 0063fe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 17819: 00691ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 17820: 00647d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 17821: 00644514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 17822: 00690504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 17823: 00640054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 17824: 002da1e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_le_mmu │ │ │ │ 17825: 00690098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 17826: 00690970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 17827: 001bcd6d 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 17828: 0063f078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 17829: 0064d134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 17830: 00407edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 17830: 00407e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 17831: 006917fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 17832: 003d54b9 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ - 17833: 002fc9c1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 17834: 0044e3f9 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 17835: 0032b5b9 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 17832: 003d5479 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 17833: 002fc981 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 17834: 0044e3b9 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 17835: 0032b579 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 17836: 00271c9d 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 17837: 003267ad 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 17837: 0032676d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 17838: 0063cd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 17839: 00245d25 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 17840: 0034cb49 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 17840: 0034cb09 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 17841: 0069065c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 17842: 0069084c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 17843: 005abfc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 17844: 00691580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 17845: 003f35d5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 17846: 0041fc6d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 17845: 003f3595 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 17846: 0041fc2d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 17847: 002c37f9 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 17848: 0025f4a1 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 17849: 003df469 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 17850: 003c8cad 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 17851: 002f50dd 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 17849: 003df429 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 17850: 003c8c6d 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 17851: 002f509d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 17852: 006448d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 17853: 006420c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 17854: 0063c638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 17855: 00348295 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 17856: 003f0319 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 17857: 0032bf35 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 17855: 00348255 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 17856: 003f02d9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 17857: 0032bef5 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 17858: 006908a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ - 17859: 0030a821 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 17859: 0030a7e1 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 17860: 002325c5 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 17861: 0069046c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 17862: 0063f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 17863: 002aadad 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 17864: 002a4ea1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 17865: 0068f98c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 17866: 0053fd88 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 17867: 003dc9d5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 17868: 003bee15 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 17866: 0053fd50 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 17867: 003dc995 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 17868: 003bedd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 17869: 0069009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 17870: 00691010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 17871: 001df9c9 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 17872: 0053fd80 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 17873: 0037cd29 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 17872: 0053fd48 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 17873: 0037cce9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 17874: 005b0ef8 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 17875: 003c3145 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 17876: 0053fd78 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 17875: 003c3105 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 17876: 0053fd40 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 17877: 0069168a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17878: 00690742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 17879: 002f16e1 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 17879: 002f16a1 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 17880: 0063e3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 17881: 00641990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 17882: 00690ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 17883: 002ca419 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 17884: 003b92b5 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 17884: 003b9275 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 17885: 006476f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 17886: 0068ff88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 17887: 001b88e5 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 17888: 002da43d 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 17889: 0063e928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 17890: 00690750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ - 17891: 00386439 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 17891: 003863f9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 17892: 005a8a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 17893: 005ae788 132 OBJECT GLOBAL DEFAULT 24 helper_info_fqtod │ │ │ │ - 17894: 00446db1 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 17894: 00446d71 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 17895: 005ad57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fqtoi │ │ │ │ - 17896: 00409845 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 17897: 003f0255 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 17896: 00409805 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 17897: 003f0215 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 17898: 00690cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 17899: 001d828d 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 17900: 00370571 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 17900: 00370531 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 17901: 00691792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 17902: 00691d40 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 17903: 006909f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 17904: 003ed64d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 17904: 003ed60d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 17905: 00294689 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 17906: 0021b5b9 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 17907: 00416dad 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 17907: 00416d6d 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 17908: 00233e89 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 17909: 0068fdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 17910: 005ad1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fqtos │ │ │ │ 17911: 0069046e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 17912: 002257a5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 17913: 002d5041 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 17914: 0069089c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 17915: 00690ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 17916: 006915f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ - 17917: 00329435 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 17917: 003293f5 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 17918: 006429e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 17919: 0064a000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 17920: 0023f16d 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 17921: 006904ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 17922: 0068fb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 17923: 006901de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 17924: 002d80b9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 17925: 0064bd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 17926: 0069164c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 17927: 004216c1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 17927: 00421681 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 17928: 001b7a91 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 17929: 0068f932 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 17930: 00641e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 17931: 003d35f5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 17931: 003d35b5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 17932: 00239509 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 17933: 003e5c61 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 17933: 003e5c21 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 17934: 001dc405 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 17935: 0069141c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 17936: 00690106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 17937: 001bc2c9 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 17938: 00691314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 17939: 0064ae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 17940: 00690b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 17941: 002ca499 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 17942: 005ab1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 17943: 00466155 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 17944: 003c21cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 17943: 00466115 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 17944: 003c218d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 17945: 0027e439 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 17946: 002931d5 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 17947: 00690c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_CTRL_DSTATE │ │ │ │ 17948: 002693a5 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 17949: 0068fa0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 17950: 00213321 136 FUNC GLOBAL DEFAULT 12 audio_be_set_dbus_server │ │ │ │ 17951: 00690f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 17952: 0063f0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 17953: 006909b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 17954: 0063ae80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 17955: 00648338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 17956: 001f1d25 2 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ - 17957: 003409e5 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 17957: 003409a5 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 17958: 00690c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 17959: 00225d91 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 17960: 004377d5 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 17961: 003e3165 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 17960: 00437795 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 17961: 003e3125 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 17962: 006915b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 17963: 003e8149 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 17963: 003e8109 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 17964: 00690a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 17965: 0063ddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 17966: 002dfa69 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 17967: 00645180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 17968: 002d89fd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 17969: 0068feca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 17970: 001b7b4d 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 17971: 002ae0b1 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 17972: 004039a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 17973: 003caad9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 17972: 00403961 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 17973: 003caa99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 17974: 001a8119 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 17975: 00646408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 17976: 00642310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 17977: 003ebc91 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 17977: 003ebc51 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 17978: 00642460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 17979: 00465b79 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 17979: 00465b39 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 17980: 00647858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 17981: 0064a8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ - 17982: 003d5761 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 17982: 003d5721 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 17983: 006908ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 17984: 00295775 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 17985: 0025ff31 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 17986: 006422f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 17987: 002acfd9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 17988: 0064946c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 17989: 00641100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 17990: 00293bf5 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 17991: 005a8e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 17992: 00691146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 17993: 004018c1 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 17993: 00401881 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 17994: 002287e5 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 17995: 00640904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 17996: 00690002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 17997: 00690042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 17998: 00340e4d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 17998: 00340e0d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 17999: 00642d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 18000: 003acdc1 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 18000: 003acd81 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 18001: 00690a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 18002: 00641a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 18003: 00448a35 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 18003: 004489f5 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 18004: 0068fd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 18005: 0037d4b1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 18005: 0037d471 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 18006: 00690e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 18007: 0068fe32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 18008: 003260a9 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 18008: 00326069 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 18009: 00647fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 18010: 005abf3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 18011: 006900b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ - 18012: 00464499 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 18013: 002f171d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 18014: 0040a229 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 18015: 003104dd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 18012: 00464459 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 18013: 002f16dd 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 18014: 0040a1e9 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 18015: 0031049d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 18016: 0064ccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 18017: 006900b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 18018: 00690194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 18019: 00639fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 18020: 006907bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ - 18021: 00458de1 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 18022: 00458651 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 18021: 00458da1 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 18022: 00458611 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 18023: 0063a470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 18024: 002859f1 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 18025: 00641c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 18026: 00690a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 18027: 00458b35 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 18028: 00406abd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 18027: 00458af5 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 18028: 00406a7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 18029: 00690ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 18030: 0063bff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 18031: 00460579 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 18032: 0041ce9d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 18031: 00460539 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 18032: 0041ce5d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 18033: 0063c5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 18034: 003620f5 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 18035: 00306e55 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 18034: 003620b5 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 18035: 00306e15 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 18036: 006460d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 18037: 00301ff5 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 18037: 00301fb5 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 18038: 00243ae5 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ - 18039: 00410165 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 18039: 00410125 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 18040: 002da9d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 18041: 002d9051 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 18042: 0026ddc1 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 18043: 002f54d5 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 18044: 0040d79d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 18045: 003eb841 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 18043: 002f5495 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 18044: 0040d75d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 18045: 003eb801 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 18046: 002ca5cd 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 18047: 0063cf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 18048: 0063ea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 18049: 0063ed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 18050: 00302fe9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 18050: 00302fa9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 18051: 002ca51d 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 18052: 002d91e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 18053: 0068fdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 18054: 001eb7fd 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 18055: 003c60bd 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 18055: 003c607d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 18056: 0063d020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 18057: 006905e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 18058: 00645470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 18059: 0027a6c9 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 18060: 0040d9d5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 18060: 0040d995 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 18061: 006460a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 18062: 0021bf31 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 18063: 0064a7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 18064: 0045eea9 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 18064: 0045ee69 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 18065: 0025fe09 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 18066: 006404d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 18067: 00642ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 18068: 0041c301 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 18068: 0041c2c1 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 18069: 00239489 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 18070: 00690d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 18071: 0068fdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 18072: 001e413d 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 18073: 00646428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 18074: 00239501 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 18075: 00240d55 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 18076: 0022606d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 18077: 004340ed 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 18077: 004340ad 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 18078: 00647bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 18079: 005aab20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 18080: 0069169a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 18081: 00294c61 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 18082: 0069011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 18083: 003c2c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 18084: 00432c95 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 18083: 003c2bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 18084: 00432c55 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 18085: 002ad585 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 18086: 0064a678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 18087: 002f2079 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 18088: 0041bc9d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 18087: 002f2039 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 18088: 0041bc5d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 18089: 0028b96d 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 18090: 006912f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 18091: 00690aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 18092: 0069073a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 18093: 00340a5d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 18093: 00340a1d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 18094: 00690734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 18095: 00691708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 18096: 002dd9b1 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 18097: 004325d9 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 18097: 00432599 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 18098: 006913d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 18099: 005aefc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_debug │ │ │ │ 18100: 00642e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 18101: 004113c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 18101: 00411381 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 18102: 0068fbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 18103: 002d9425 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 18104: 003d3f6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 18104: 003d3f2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 18105: 001dc3ed 4 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ - 18106: 003d4615 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 18106: 003d45d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 18107: 001af8b1 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 18108: 00691d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 18109: 0064c490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 18110: 003fbc59 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 18111: 003e863d 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 18112: 003fc531 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 18110: 003fbc19 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 18111: 003e85fd 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 18112: 003fc4f1 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 18113: 006909f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 18114: 00641d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 18115: 004582fd 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 18116: 003e0c6d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 18117: 0042cbe5 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 18115: 004582bd 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 18116: 003e0c2d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 18117: 0042cba5 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 18118: 002de5f9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 18119: 0063e308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 18120: 0053fda4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ - 18121: 00402279 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 18122: 00441fad 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 18123: 003c34c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 18124: 0044f691 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 18120: 0053fd6c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 18121: 00402239 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 18122: 00441f6d 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 18123: 003c3489 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 18124: 0044f651 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 18125: 0068fddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 18126: 00639710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 18127: 00374109 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 18128: 00414805 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 18127: 003740c9 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 18128: 004147c5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 18129: 0063f0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 18130: 00645f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 18131: 001c1d6d 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 18132: 00253921 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 18133: 00500554 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 18133: 0050051c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 18134: 00646c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 18135: 003ee1d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 18135: 003ee191 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 18136: 00690a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 18137: 0045effd 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 18137: 0045efbd 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 18138: 001a8215 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 18139: 001f4619 484 FUNC GLOBAL DEFAULT 12 ledma_memory_write │ │ │ │ 18140: 0064a150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC64_CPU_CHECK_IRQS_DISABLED_EVENT │ │ │ │ 18141: 0064a518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 18142: 00690602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 18143: 0068facc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 18144: 00323bed 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 18145: 004648d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 18146: 003b6281 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 18144: 00323bad 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 18145: 00464891 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 18146: 003b6241 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 18147: 002c3fad 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 18148: 00646768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 18149: 003c5e65 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 18150: 00469a11 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 18149: 003c5e25 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 18150: 004699d1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 18151: 0023109d 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 18152: 00690284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 18153: 0068ff1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 18154: 001c19d9 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 18155: 0063f298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 18156: 006496cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 18157: 00690c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 18158: 00309915 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 18158: 003098d5 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 18159: 00691804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 18160: 0028b971 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 18161: 006910a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 18162: 00641350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 18163: 0063ba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 18164: 00255189 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 18165: 006916de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 18166: 0063d350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 18167: 005537a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 18167: 00553768 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 18168: 0022ea71 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 18169: 00691d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 18170: 002c3cc5 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 18171: 00641590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 18172: 00690894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 18173: 001da6f9 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 18174: 0063d420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ - 18175: 004604f5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 18175: 004604b5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 18176: 0063a100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 18177: 0064b814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 18178: 003f3169 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 18179: 00441e3d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 18178: 003f3129 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 18179: 00441dfd 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 18180: 0064c090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 18181: 0068fcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 18182: 001b10d9 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 18183: 00690ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 18184: 0068fb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 18185: 00225fc5 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 18186: 00641fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 18187: 00642340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 18188: 00690a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 18189: 00224bd5 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 18190: 003e5e79 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 18190: 003e5e39 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 18191: 00639f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 18192: 002b64e1 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 18193: 0068fecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 18194: 004215f5 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 18194: 004215b5 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 18195: 006476b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 18196: 00690b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 18197: 00233a69 196 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 18198: 0068ff76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 18199: 00690c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 18200: 00690488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 18201: 00690ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 18202: 0064acec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 18203: 0025a9f9 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 18204: 001e9181 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ - 18205: 0040674d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 18205: 0040670d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 18206: 006427e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 18207: 006901dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 18208: 00691864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 18209: 00691790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 18210: 002e0129 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 18211: 0063e9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 18212: 0063ae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 18213: 006903a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 18214: 0045e389 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 18214: 0045e349 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 18215: 00646368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 18216: 00690af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 18217: 001bd01d 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 18218: 002f16b1 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 18218: 002f1671 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 18219: 00641c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 18220: 0041c8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 18220: 0041c8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 18221: 0063d560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 18222: 001b1019 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 18223: 003c1a11 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ - 18224: 00445c8d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 18223: 003c19d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 18224: 00445c4d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 18225: 0063bfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 18226: 0064ba44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 18227: 0069069c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 18228: 003e8415 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 18228: 003e83d5 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 18229: 006903c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 18230: 006905b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 18231: 001fb1e5 40 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 18232: 0069173a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 18233: 00461829 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 18233: 004617e9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 18234: 00690e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 18235: 006908a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 18236: 0020f6c5 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 18237: 00642cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 18238: 002fd8cd 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 18238: 002fd88d 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 18239: 00691550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 18240: 00351125 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 18240: 003510e5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 18241: 0068f810 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 18242: 006903ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 18243: 00520750 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 18244: 003dfa81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 18245: 0034a5d5 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 18246: 00427c39 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 18243: 00520718 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 18244: 003dfa41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 18245: 0034a595 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 18246: 00427bf9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 18247: 0064b9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 18248: 0064cf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 18249: 002de3e9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 18250: 0063dca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 18251: 0069075c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18252: 00402d29 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 18252: 00402ce9 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 18253: 00648d44 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 18254: 003213f1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 18255: 003ad27d 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 18256: 002f3bdd 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 18254: 003213b1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 18255: 003ad23d 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 18256: 002f3b9d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 18257: 0063aa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 18258: 00348205 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 18259: 003d1c65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 18260: 0040fcbd 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 18261: 004160dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 18262: 00375ce1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 18258: 003481c5 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 18259: 003d1c25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 18260: 0040fc7d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 18261: 0041609d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 18262: 00375ca1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 18263: 001d738d 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 18264: 00690f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 18265: 003caa05 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 18265: 003ca9c5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 18266: 006909e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 18267: 00414251 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 18267: 00414211 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 18268: 001dff71 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_sysbus │ │ │ │ 18269: 00690f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 18270: 002b64dd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 18271: 00690ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 18272: 0064bff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 18273: 0068fafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 18274: 0063ec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 18275: 00639370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 18276: 00645ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 18277: 00429055 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 18277: 00429015 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 18278: 0069028c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 18279: 003363d5 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 18279: 00336395 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 18280: 0069173e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 18281: 0030374d 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 18281: 0030370d 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 18282: 00640864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 18283: 002d8925 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 18284: 006903b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 18285: 0025f555 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 18286: 0023e6b5 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 18287: 0068fa2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 18288: 001f0eb9 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 18289: 003c1ec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 18290: 0043f2b5 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 18291: 003e1175 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 18289: 003c1e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 18290: 0043f275 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 18291: 003e1135 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 18292: 0068f994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 18293: 003dc625 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 18293: 003dc5e5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 18294: 00647e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 18295: 00690eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 18296: 0063babc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 18297: 003d604d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 18297: 003d600d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 18298: 001b7175 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 18299: 00690ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 18300: 002d7e5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 18301: 0063af70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 18302: 004063b5 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 18303: 0045de85 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 18302: 00406375 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 18303: 0045de45 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 18304: 001e2e41 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 18305: 003ecf85 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 18305: 003ecf45 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 18306: 006909f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 18307: 002bfca5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 18308: 00284b61 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 18309: 002253bd 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 18310: 002aa061 32 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 18311: 00691214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 18312: 00690310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 18313: 00590894 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 18314: 00593270 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 18315: 0026d6c1 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 18316: 00690830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 18317: 006913f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 18318: 00690d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 18319: 006484e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 18320: 00424cad 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 18320: 00424c6d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 18321: 002c96ed 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 18322: 0063dd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 18323: 00690c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 18324: 002ca1dd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 18325: 001e3135 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 18326: 0030f761 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 18326: 0030f721 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 18327: 006461c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 18328: 0063cd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 18329: 0068fd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 18330: 00646098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 18331: 005a8ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 18332: 00433b75 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 18332: 00433b35 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 18333: 00690d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 18334: 001d9c31 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 18335: 0068fc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 18336: 006904da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 18337: 0063d490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 18338: 0059041c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 18339: 0063b85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 18340: 0063c728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 18341: 003f22d1 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 18341: 003f2291 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 18342: 00212045 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 18343: 004219c5 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 18343: 00421985 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 18344: 00644ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 18345: 003d0f0d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 18346: 00422961 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 18347: 00439a91 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 18348: 003e46c1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 18345: 003d0ecd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 18346: 00422921 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 18347: 00439a51 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 18348: 003e4681 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 18349: 002733ad 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 18350: 00691738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 18351: 00690a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 18352: 0069043c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 18353: 00641970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 18354: 0023a325 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 18355: 006908a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 18356: 0068fab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 18357: 00329a0d 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 18357: 003299cd 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 18358: 002861f9 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 18359: 002f4fcd 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 18359: 002f4f8d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 18360: 00642850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 18361: 00229aed 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 18362: 00690c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEON3_RESET_IRQ_DSTATE │ │ │ │ 18363: 0069087a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 18364: 002d53d5 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 18365: 00353121 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 18365: 003530e1 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 18366: 00233f6d 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 18367: 002de4b1 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 18368: 0063aa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 18369: 006908de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 18370: 00646998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 18371: 003e4da5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 18371: 003e4d65 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 18372: 00691042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 18373: 00229ec1 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 18374: 00239669 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 18375: 002ac8ed 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 18376: 002b78f1 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 18377: 001ac591 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 18378: 00690ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 18379: 00648838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 18380: 0064b194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 18381: 001ba8b9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 18382: 00649fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 18383: 003257d9 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 18383: 00325799 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 18384: 00649afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 18385: 00445095 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 18385: 00445055 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 18386: 00639f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 18387: 00229cd1 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 18388: 00690d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 18389: 002d82e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 18390: 002d1d05 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 18391: 002c9981 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 18392: 002ca265 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 18393: 00285f69 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 18394: 002ad3d9 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 18395: 0041e049 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 18396: 0033f059 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 18395: 0041e009 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 18396: 0033f019 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 18397: 00690b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 18398: 006800b8 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 18399: 0023b855 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 18400: 001b6de1 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 18401: 006911be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 18402: 0059302c 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 18403: 00438a31 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 18403: 004389f1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 18404: 002441c5 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 18405: 0063c5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 18406: 002fc8f9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 18407: 00405d2d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 18406: 002fc8b9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 18407: 00405ced 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 18408: 0026260d 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 18409: 0020e0a1 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ 18410: 002bcea5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 18411: 001bc5f9 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 18412: 001b17bd 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 18413: 003bf875 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 18413: 003bf835 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 18414: 00691162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 18415: 00641230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 18416: 0069080a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 18417: 0063fba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 18418: 003d8395 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 18418: 003d8355 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 18419: 00690384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 18420: 005a5690 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 18421: 0040e3cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 18421: 0040e38d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 18422: 00251e1d 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 18423: 0063a090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 18424: 005aaba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 18425: 0068ff60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 18426: 006915b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 18427: 002aebe1 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 18428: 001b1199 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 18429: 00647aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 18430: 002aa4e5 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 18431: 003d1571 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 18431: 003d1531 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 18432: 0069040a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 18433: 002a4d01 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 18434: 001884ad 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 18435: 0064bc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 18436: 00691278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 18437: 00642590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 18438: 0044e775 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 18438: 0044e735 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 18439: 0068fef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 18440: 0024f1c5 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 18441: 001ab5d5 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 18442: 00301a2d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 18442: 003019ed 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 18443: 00639e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 18444: 003ce555 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 18444: 003ce515 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 18445: 002dca19 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 18446: 00690776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 18447: 00361c1d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 18447: 00361bdd 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 18448: 0068f987 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 18449: 0041b4a5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 18449: 0041b465 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 18450: 00639ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 18451: 002267a9 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 18452: 0041a785 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 18452: 0041a745 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 18453: 0019a9f9 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 18454: 0043d715 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 18455: 0043d885 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 18456: 002fafa5 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 18454: 0043d6d5 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 18455: 0043d845 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 18456: 002faf65 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 18457: 006412b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 18458: 002bce55 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ 18459: 0064a628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 18460: 00648e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 18461: 00330755 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 18462: 0043ea61 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 18463: 0045a4c1 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 18461: 00330715 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 18462: 0043ea21 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 18463: 0045a481 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 18464: 006908cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 18465: 0068fdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 18466: 003ef589 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 18466: 003ef549 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 18467: 00691346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 18468: 005928bc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 18469: 0068f9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 18470: 003bee8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 18471: 0043ab0d 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 18470: 003bee4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 18471: 0043aacd 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 18472: 00644d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4M_IOMMU_MEM_WRITEL_PGFLUSH_EVENT │ │ │ │ 18473: 006409b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 18474: 0063d360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 18475: 0069039c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 18476: 002aeabd 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 18477: 00446c8d 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 18477: 00446c4d 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 18478: 00691680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 18479: 006904f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 18480: 00690bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 18481: 005a2804 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 18482: 0041ecb5 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 18482: 0041ec75 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 18483: 0068ff18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 18484: 0063aca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 18485: 00640144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 18486: 0063ec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 18487: 0063a5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 18488: 00643f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 18489: 001b1039 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ - 18490: 00417ad1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 18490: 00417a91 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 18491: 0063c538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 18492: 00644a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 18493: 00690272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 18494: 006478b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 18495: 00593064 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 18496: 00690b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 18497: 006904e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 18498: 003d75b9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 18499: 0041520d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18498: 003d7579 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 18499: 004151cd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 18500: 006402d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 18501: 006425a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 18502: 002c9c01 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 18503: 003d2579 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 18504: 00433975 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 18503: 003d2539 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 18504: 00433935 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 18505: 002ca2ed 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 18506: 006903ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 18507: 0069105e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 18508: 00690580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 18509: 002269a1 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 18510: 003fe68d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 18511: 004244a5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 18510: 003fe64d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 18511: 00424465 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 18512: 00227ebd 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 18513: 003423b9 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 18514: 0054021c 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 18513: 00342379 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 18514: 005401e4 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 18515: 0064b474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 18516: 0032f71d 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 18516: 0032f6dd 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 18517: 00690e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 18518: 002f1bc5 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 18518: 002f1b85 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 18519: 0025f5c1 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 18520: 00408135 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 18520: 004080f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 18521: 00244b9d 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 18522: 00456c05 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 18522: 00456bc5 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 18523: 00644394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 18524: 0032c065 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 18524: 0032c025 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 18525: 00690938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 18526: 00226355 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ - 18527: 003c20dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 18527: 003c209d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 18528: 0064a648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 18529: 00691d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 18530: 00645f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 18531: 0064ac78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 18532: 004230ed 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 18532: 004230ad 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 18533: 0063cd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 18534: 00639800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 18535: 002f2a05 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 18536: 003e61b9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 18535: 002f29c5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 18536: 003e6179 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 18537: 00644244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 18538: 0063a2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 18539: 00690216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 18540: 006428c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 18541: 00386639 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 18541: 003865f9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 18542: 00690b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 18543: 003dfe4d 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 18544: 003c3361 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 18543: 003dfe0d 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 18544: 003c3321 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 18545: 00214ffd 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 18546: 002aed81 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 18547: 0068ff96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 18548: 0064ba14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 18549: 0040b7e5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 18549: 0040b7a5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 18550: 006917e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 18551: 006464d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 18552: 0063fbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 18553: 0063f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 18554: 001e7d79 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 18555: 0032f0d1 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 18555: 0032f091 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 18556: 002b5e39 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 18557: 0064a040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 18558: 002adb81 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 18559: 00350be5 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 18559: 00350ba5 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 18560: 006427a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 18561: 002a4d69 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 18562: 00266561 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 18563: 001e3741 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 18564: 0064be48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 18565: 0045923d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 18566: 003df829 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 18565: 004591fd 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 18566: 003df7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 18567: 00648218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 18568: 0068fe96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 18569: 00691698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 18570: 002fa8b1 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 18570: 002fa871 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ 18571: 0064a190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INT_HELPER_WRITE_SOFTINT_EVENT │ │ │ │ - 18572: 003e02cd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 18572: 003e028d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 18573: 001b2271 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 18574: 0024d15d 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 18575: 0040fe41 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 18576: 00358fd9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 18575: 0040fe01 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 18576: 00358f99 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 18577: 00262599 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 18578: 00449591 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 18578: 00449551 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 18579: 00639bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 18580: 0063ff74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 18581: 0025f459 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 18582: 0030ebb1 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 18582: 0030eb71 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 18583: 00691388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 18584: 00690888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 18585: 00691252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 18586: 002d9929 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 18587: 0068fd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 18588: 00646f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 18589: 0063a270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 18590: 003f2911 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 18590: 003f28d1 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 18591: 00691656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 18592: 00643b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 18593: 003ded09 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 18594: 0043c5b1 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 18593: 003decc9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 18594: 0043c571 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 18595: 0068fd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 18596: 0068f92f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 18597: 00690108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 18598: 0063b360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 18599: 0025f4e9 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 18600: 002e0141 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 18601: 00642260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 18602: 003491c1 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 18603: 002f2731 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 18602: 00349181 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 18603: 002f26f1 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 18604: 00690212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 18605: 0064bb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 18606: 003b94a5 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 18606: 003b9465 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 18607: 0063e318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 18608: 0068fed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 18609: 00347241 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 18610: 00436475 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 18609: 00347201 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 18610: 00436435 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 18611: 00646018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 18612: 0064c02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 18613: 0064c2fc 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 18614: 0066e6a8 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 18615: 00412fad 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 18616: 0030c311 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 18615: 00412f6d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 18616: 0030c2d1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 18617: 0069018e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 18618: 003515dd 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 18618: 0035159d 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 18619: 00649fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 18620: 00690bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 18621: 00690702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 18622: 0068fcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 18623: 003c1ca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 18623: 003c1c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 18624: 00690124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 18625: 0064b954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 18626: 00188cc1 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 18627: 00463221 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 18627: 004631e1 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 18628: 0064a608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ - 18629: 002efd59 18 FUNC GLOBAL DEFAULT 12 cpu_cwp_dec │ │ │ │ + 18629: 002efd1d 18 FUNC GLOBAL DEFAULT 12 cpu_cwp_dec │ │ │ │ 18630: 002e70d1 118 FUNC GLOBAL DEFAULT 12 helper_fnsmuld │ │ │ │ 18631: 0069093c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 18632: 003e7781 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 18632: 003e7741 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 18633: 00646908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 18634: 0025da1d 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 18635: 0026e059 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 18636: 00690866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 18637: 0068fc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 18638: 001bc859 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 18639: 0069121c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 18640: 003f193d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ - 18641: 0045095d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 18640: 003f18fd 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 18641: 0045091d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 18642: 00691264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 18643: 00644434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 18644: 00648208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 18645: 0045f209 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 18646: 00410bd1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 18645: 0045f1c9 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 18646: 00410b91 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 18647: 00646468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 18648: 00640604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 18649: 003e6f21 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 18649: 003e6ee1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 18650: 00648598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 18651: 002cedad 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ - 18652: 0030bc85 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ - 18653: 00448f2d 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 18652: 0030bc45 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 18653: 00448eed 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 18654: 006498fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 18655: 006403b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 18656: 001bd2b9 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 18657: 005940b8 12 OBJECT GLOBAL DEFAULT 21 SevGuestType_lookup │ │ │ │ 18658: 00291c01 1720 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 18659: 00640344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 18660: 006438b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 18661: 0063cf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 18662: 006461d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 18663: 00211dbd 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 18664: 0063eee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 18665: 002ce625 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 18666: 00690db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 18667: 0033332d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 18667: 003332ed 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 18668: 0069123a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 18669: 0030f0e1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 18669: 0030f0a1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 18670: 006916a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 18671: 004473bd 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 18671: 0044737d 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 18672: 0023f635 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 18673: 0064c6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 18674: 00409ad9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 18674: 00409a99 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 18675: 0068ffb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 18676: 00690fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 18677: 003d78b1 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 18677: 003d7871 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 18678: 001c5ac1 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 18679: 0064b020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 18680: 0064996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 18681: 003bec35 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 18681: 003bebf5 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 18682: 0068fdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 18683: 00643d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 18684: 00225971 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 18685: 00690822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18686: 00413b05 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 18686: 00413ac5 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 18687: 00691db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 18688: 0069126a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ - 18689: 00452f91 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 18689: 00452f51 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 18690: 001dc3dd 4 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 18691: 001fe211 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 18692: 00690466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 18693: 005ad708 132 OBJECT GLOBAL DEFAULT 24 helper_info_taddcctv │ │ │ │ 18694: 0059050c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 18695: 0040b17d 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 18695: 0040b13d 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 18696: 00690498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 18697: 003f86f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 18697: 003f86b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 18698: 00644384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 18699: 001a9099 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 18700: 003365d9 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 18700: 00336599 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 18701: 0029565d 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 18702: 002412ed 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 18703: 003f8f61 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 18703: 003f8f21 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 18704: 0063cf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 18705: 00590b60 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 18706: 004339d9 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 18706: 00433999 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 18707: 002c27ed 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 18708: 0069087e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 18709: 002ded11 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 18710: 004389f9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 18710: 004389b9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 18711: 00690032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 18712: 002de361 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 18713: 00401ba5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 18714: 004ffe00 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 18713: 00401b65 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 18714: 004ffdc8 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 18715: 00690112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 18716: 00691de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 18717: 00249c19 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 18718: 001b1af9 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 18719: 0068fb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 18720: 00642330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 18721: 006910ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 18722: 002e11cd 380 FUNC GLOBAL DEFAULT 12 mmu_probe │ │ │ │ 18723: 001af3f1 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 18724: 00408a79 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 18724: 00408a39 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 18725: 00691d43 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 18726: 00641800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 18727: 006914ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 18728: 0026d175 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 18729: 00256899 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 18730: 002d7f21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 18731: 003a77f5 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 18732: 00434c99 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 18731: 003a77b5 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 18732: 00434c59 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 18733: 006906fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 18734: 001b7105 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 18735: 00640044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 18736: 0063c7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 18737: 005910ec 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 18738: 006443e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 18739: 002c66a5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 18740: 00690abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 18741: 0063b99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 18742: 00691810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 18743: 00217f8d 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 18744: 004234b1 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 18745: 004434a5 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 18746: 00309751 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 18744: 00423471 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 18745: 00443465 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 18746: 00309711 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 18747: 0063ec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 18748: 0063c4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 18749: 0037c499 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 18749: 0037c459 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 18750: 0068fe6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 18751: 0027854d 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 18752: 003e5d69 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 18753: 002f1a89 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 18752: 003e5d29 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 18753: 002f1a49 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 18754: 002d7689 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 18755: 006917a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 18756: 00690398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 18757: 0030b491 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 18758: 00353431 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 18757: 0030b451 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 18758: 003533f1 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 18759: 001ac641 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 18760: 005904e4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 18761: 005b3acc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 18762: 001ab449 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 18763: 00691568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 18764: 0033245d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 18764: 0033241d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 18765: 006910fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 18766: 00691288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ - 18767: 003bfd45 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 18768: 00437e89 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ - 18769: 003e3afd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ - 18770: 002f690d 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 18771: 0030f0d5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 18767: 003bfd05 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 18768: 00437e49 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 18769: 003e3abd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 18770: 002f68cd 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 18771: 0030f095 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 18772: 001cbce1 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 18773: 0068f951 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 18774: 002dde91 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 18775: 00647728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 18776: 00438081 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 18776: 00438041 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 18777: 0022928d 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 18778: 003f063d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 18778: 003f05fd 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 18779: 0068f9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 18780: 005a6e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 18781: 0069087c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 18782: 0063e7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 18783: 003f9895 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 18784: 00464225 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ - 18785: 0032cc3d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 18783: 003f9855 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 18784: 004641e5 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 18785: 0032cbfd 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 18786: 00690b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 18787: 00214f89 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 18788: 001a8eb1 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 18789: 00690fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 18790: 005adfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_save │ │ │ │ 18791: 006917e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 18792: 00252fcd 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ @@ -18810,205 +18810,205 @@ │ │ │ │ 18806: 002e1759 12 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 18807: 0064b364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 18808: 0064c594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 18809: 001dbed5 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 18810: 002c6729 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 18811: 0068fd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 18812: 0064cf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 18813: 00403749 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 18814: 00309ef1 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 18813: 00403709 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 18814: 00309eb1 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 18815: 00641b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 18816: 0068f95d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 18817: 002c6a31 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 18818: 0068fcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 18819: 006477c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 18820: 00646e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 18821: 0063aad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 18822: 00214b15 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 18823: 0063faa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 18824: 003ee2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 18824: 003ee281 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 18825: 0068f9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 18826: 002776cd 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 18827: 0063c648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 18828: 00286a41 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 18829: 006907ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 18830: 00240225 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 18831: 0032bf05 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 18832: 003f9b59 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 18833: 003d6339 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 18831: 0032bec5 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 18832: 003f9b19 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 18833: 003d62f9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 18834: 0063ac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 18835: 003c37d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 18835: 003c3795 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 18836: 006908f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 18837: 004126a5 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 18838: 00414a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ - 18839: 0045b6cd 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 18837: 00412665 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 18838: 004149e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 18839: 0045b68d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 18840: 0024cbc5 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 18841: 0063c778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 18842: 002c38a1 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 18843: 006912fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 18844: 0027a2c1 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 18845: 001b4f69 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 18846: 004336f9 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 18846: 004336b9 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 18847: 00212c31 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 18848: 00640654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 18849: 0021c7ed 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 18850: 00415f75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 18850: 00415f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 18851: 0068fcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 18852: 0053fd44 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 18852: 0053fd0c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 18853: 00641ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 18854: 005a6dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 18855: 00648508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 18856: 0064b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 18857: 006917aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 18858: 0063eba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 18859: 0063b274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 18860: 00644b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 18861: 003c49f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 18861: 003c49b9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 18862: 00200e49 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 18863: 00691e25 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 18864: 00294a55 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 18865: 0037ffcd 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 18865: 0037ff8d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 18866: 0068f9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 18867: 004062b1 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 18868: 002f0e15 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 18867: 00406271 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 18868: 002f0dd5 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 18869: 00647cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ - 18870: 004ffa4c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 18870: 004ffa14 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 18871: 0063f1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 18872: 006901d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 18873: 0069165c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 18874: 0035cf49 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 18874: 0035cf09 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 18875: 00690d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 18876: 003e6bf9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18876: 003e6bb9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18877: 00690fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 18878: 002e6acd 56 FUNC GLOBAL DEFAULT 12 helper_fstod │ │ │ │ 18879: 0063c928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 18880: 002e6ce5 52 FUNC GLOBAL DEFAULT 12 helper_fstoi │ │ │ │ 18881: 00690078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 18882: 00690dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 18883: 0064ac58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 18884: 00590494 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 18885: 0064999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 18886: 0063cd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 18887: 002f5159 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 18887: 002f5119 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 18888: 002e6b65 140 FUNC GLOBAL DEFAULT 12 helper_fstoq │ │ │ │ - 18889: 00445b4d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 18889: 00445b0d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 18890: 0023f179 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 18891: 0025eb51 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 18892: 0064d234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 18893: 00641280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 18894: 003fb32d 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 18894: 003fb2ed 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 18895: 00645fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 18896: 00648698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 18897: 006900d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 18898: 00259e49 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 18899: 0019c091 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 18900: 003f482d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 18901: 0033fe89 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 18900: 003f47ed 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 18901: 0033fe49 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 18902: 00690ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 18903: 00244975 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 18904: 003be3f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 18904: 003be3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 18905: 005a3278 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 18906: 00691808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 18907: 006913f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 18908: 002abded 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ 18909: 00690bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 18910: 005a8f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 18911: 004037c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 18911: 00403781 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 18912: 006900ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 18913: 00690f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 18914: 002d1e75 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 18915: 0043e845 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 18916: 004105c1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 18915: 0043e805 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 18916: 00410581 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 18917: 0021d14d 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 18918: 00690512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 18919: 0042cf89 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 18919: 0042cf49 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 18920: 001fe4f1 4 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 18921: 004257a1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 18922: 002f9435 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 18921: 00425761 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 18922: 002f93f5 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 18923: 002de5f5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 18924: 003fcf65 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 18925: 0035067d 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 18924: 003fcf25 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 18925: 0035063d 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 18926: 001abd51 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 18927: 002c67b1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 18928: 0063d480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 18929: 0063eb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 18930: 0064b4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 18931: 0063be34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ - 18932: 0043a305 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 18932: 0043a2c5 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 18933: 002acf49 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 18934: 00691654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 18935: 002f5171 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 18936: 003cf499 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 18935: 002f5131 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 18936: 003cf459 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 18937: 00690b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 18938: 001fe429 92 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_free_partition │ │ │ │ 18939: 002bffc5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 18940: 001bd2a1 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 18941: 001fe521 44 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 18942: 00457c9d 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 18942: 00457c5d 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 18943: 00690b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 18944: 002d4a51 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ - 18945: 0041bbd9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 18945: 0041bb99 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 18946: 0064d284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 18947: 003eb2a5 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 18947: 003eb265 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 18948: 002786bd 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 18949: 0019b7bd 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 18950: 002d8535 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ - 18951: 00352349 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 18951: 00352309 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 18952: 006907a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 18953: 0063f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 18954: 00690d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 18955: 0063c9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 18956: 005a6d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 18957: 006916a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 18958: 0064a7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 18959: 00690a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 18960: 006914f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 18961: 002d8c71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 18962: 0032cc9d 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 18962: 0032cc5d 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 18963: 0064c814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 18964: 003ef145 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 18964: 003ef105 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 18965: 002c1ddd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 18966: 00691368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 18967: 00643d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 18968: 00642410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 18969: 0022530d 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 18970: 00454d1d 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 18970: 00454cdd 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 18971: 0069139a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 18972: 006901ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 18973: 002f510d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 18974: 004541d9 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 18975: 00316151 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 18973: 002f50cd 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 18974: 00454199 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 18975: 00316111 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 18976: 0023e10d 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 18977: 00644fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 18978: 006479d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 18979: 0043eff1 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 18979: 0043efb1 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 18980: 006907cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 18981: 00644154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 18982: 00690dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 18983: 00690d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 18984: 002c7ab9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 18985: 003bfa39 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 18986: 00348f81 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 18985: 003bf9f9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 18986: 00348f41 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 18987: 006444e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 18988: 0034a535 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 18988: 0034a4f5 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 18989: 00250cb9 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 18990: 00690f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 18991: 002ccd49 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 18992: 00283249 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 18993: 00592f70 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 18994: 002c8359 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 18995: 0023a915 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 18996: 003ac72d 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 18996: 003ac6ed 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 18997: 002d56c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 18998: 00648dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 18999: 00460681 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 19000: 00411fe1 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 19001: 00437325 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 19002: 003c2911 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 19003: 00400991 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 18999: 00460641 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 19000: 00411fa1 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 19001: 004372e5 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 19002: 003c28d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 19003: 00400951 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 19004: 00643e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 19005: 00646128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 19006: 00641da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 19007: 00644344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 19008: 00642c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 19009: 00646a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 19010: 005aac28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ @@ -19016,253 +19016,253 @@ │ │ │ │ 19012: 002b0361 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 19013: 0023251d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 19014: 0068fcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 19015: 00690d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ 19016: 005a4b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 19017: 0063f944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 19018: 0024d4e5 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 19019: 00444179 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 19020: 004621c9 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 19019: 00444139 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 19020: 00462189 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 19021: 001ade91 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 19022: 003f86bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 19022: 003f867d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ 19023: 0064a100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN_HELPER_DONE_EVENT │ │ │ │ - 19024: 003e5781 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 19024: 003e5741 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 19025: 006405b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 19026: 0063bd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 19027: 0068fc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 19028: 0069013e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 19029: 00416629 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 19029: 004165e9 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 19030: 002160f9 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 19031: 005a42f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 19032: 0064bc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 19033: 0064a37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 19034: 00690c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4M_IOMMU_MEM_WRITEL_PGFLUSH_DSTATE │ │ │ │ 19035: 002ad4ad 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ 19036: 00690c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEON3_SET_IRQ_DSTATE │ │ │ │ - 19037: 003bf419 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 19037: 003bf3d9 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 19038: 0063c358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 19039: 00259bf1 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ - 19040: 002fce69 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 19040: 002fce29 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 19041: 006488f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 19042: 004502a1 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 19043: 003e96b1 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 19042: 00450261 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 19043: 003e9671 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 19044: 001fe579 4 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 19045: 0068f52c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 19046: 006909e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 19047: 0064cf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 19048: 0063b13c 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 19049: 003fae99 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 19049: 003fae59 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 19050: 00690a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 19051: 0025978d 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 19052: 006495ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 19053: 0068fd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 19054: 0064cf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 19055: 005a04d4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 19056: 004137b9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 19056: 00413779 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 19057: 002950cd 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 19058: 00647fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 19059: 005a0504 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 19060: 006498ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 19061: 0044e11d 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 19062: 003862e1 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 19061: 0044e0dd 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 19062: 003862a1 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 19063: 005a0554 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 19064: 005a05f4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 19065: 0063ae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 19066: 0069127e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ - 19067: 00467f11 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 19067: 00467ed1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 19068: 002bf945 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 19069: 001b6b61 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 19070: 002db0b1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 19071: 002fb885 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 19071: 002fb845 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 19072: 00690d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 19073: 0068ff80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 19074: 00691004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 19075: 00641720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 19076: 003f9609 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 19077: 0032452d 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 19076: 003f95c9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 19077: 003244ed 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 19078: 00691786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 19079: 002bf915 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 19080: 003fcc85 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 19080: 003fcc45 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 19081: 0068fb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 19082: 0030c2b9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 19082: 0030c279 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 19083: 002df625 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 19084: 002c14d1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 19085: 0063cee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 19086: 002fc3e9 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 19087: 00460bd1 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ - 19088: 0032c1dd 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 19089: 003df379 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 19086: 002fc3a9 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 19087: 00460b91 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 19088: 0032c19d 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 19089: 003df339 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 19090: 00202bb1 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 19091: 00408da5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 19092: 003e599d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 19091: 00408d65 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 19092: 003e595d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 19093: 0064941c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 19094: 002c1239 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 19095: 00645b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 19096: 0040eb99 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 19096: 0040eb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 19097: 006906f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 19098: 00640774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 19099: 002c256d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 19100: 00690f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 19101: 00690e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 19102: 002c18c1 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 19103: 0034e305 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 19103: 0034e2c5 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 19104: 002c1901 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 19105: 002c1945 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 19106: 0068fa08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 19107: 00645480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 19108: 006902b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 19109: 00592f88 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 19110: 002d6511 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 19111: 00690e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 19112: 002c198d 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 19113: 0068fca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 19114: 00691860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 19115: 00324aa1 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 19115: 00324a61 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 19116: 00646b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 19117: 003dcc15 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 19117: 003dcbd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 19118: 00642240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 19119: 005b12a4 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 19120: 00641630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 19121: 0069143c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 19122: 0063f8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 19123: 00411e41 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 19123: 00411e01 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 19124: 00690808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 19125: 00642350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 19126: 003d0a9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 19127: 004136f9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 19126: 003d0a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 19127: 004136b9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 19128: 0069183c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 19129: 00648848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 19130: 0063b95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 19131: 0069047a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 19132: 0025a9d1 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 19133: 0029332d 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 19134: 0068f998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 19135: 002d6991 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 19136: 003e2659 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 19136: 003e2619 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 19137: 00643bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 19138: 00690826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 19139: 002faa65 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 19139: 002faa25 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 19140: 0063c8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 19141: 00690bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 19142: 0025511d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 19143: 0063bd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 19144: 00332f25 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 19144: 00332ee5 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ 19145: 0068fb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 19146: 0024d141 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 19147: 002daf09 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 19148: 00690716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 19149: 00690bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 19150: 00414f75 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 19150: 00414f35 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 19151: 002d1c71 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 19152: 00643cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 19153: 0023cdd1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 19154: 00690d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 19155: 0031d659 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 19156: 00382ddd 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 19155: 0031d619 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 19156: 00382d9d 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 19157: 0063e788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ - 19158: 003b9895 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 19158: 003b9855 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 19159: 002d42a5 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 19160: 00691496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN_HELPER_SWITCH_PSTATE_DSTATE │ │ │ │ 19161: 0064a30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 19162: 006908d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 19163: 003c2eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ - 19164: 00423d05 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 19163: 003c2e71 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 19164: 00423cc5 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 19165: 00690192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 19166: 00648a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 19167: 0044f559 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 19167: 0044f519 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 19168: 005a560c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 19169: 003ad429 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 19169: 003ad3e9 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 19170: 002a5449 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 19171: 001babed 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ 19172: 0063a54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 19173: 00690cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 19174: 002b7071 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 19175: 0026604d 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 19176: 002333c1 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 19177: 0064aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 19178: 003f87e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 19179: 004080bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 19180: 003bbd95 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 19181: 00383195 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 19182: 00464589 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 19178: 003f87a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 19179: 0040807d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 19180: 003bbd55 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 19181: 00383155 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 19182: 00464549 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 19183: 005a5378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 19184: 00413dd5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 19184: 00413d95 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 19185: 0018a989 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 19186: 00690220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 19187: 00644784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 19188: 00691154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 19189: 00449f51 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 19189: 00449f11 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 19190: 00647fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 19191: 00301a21 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 19191: 003019e1 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 19192: 0068f92d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 19193: 001fa9fd 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 19194: 0068fa92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 19195: 001ac221 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 19196: 0063bdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 19197: 006443d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 19198: 00690d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 19199: 006902e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 19200: 002cdfd9 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 19201: 00691d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ - 19202: 00426521 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 19202: 004264e1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 19203: 0063a9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 19204: 00642560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 19205: 00642b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 19206: 003ba0b1 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 19206: 003ba071 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 19207: 0064c0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 19208: 0044b8c9 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 19208: 0044b889 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 19209: 0068fe88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 19210: 003ba025 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 19210: 003b9fe5 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 19211: 0068f96a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 19212: 0033eef5 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 19212: 0033eeb5 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 19213: 00642250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ - 19214: 003c5901 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 19215: 004660f1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 19214: 003c58c1 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 19215: 004660b1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 19216: 0068fa9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 19217: 00640814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 19218: 006403d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 19219: 00645f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 19220: 002d6465 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 19221: 002530dd 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 19222: 00690a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 19223: 0036e65d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 19223: 0036e61d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 19224: 00691dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 19225: 0068fe2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 19226: 00641880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 19227: 0063f168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 19228: 002fcd69 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 19228: 002fcd29 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 19229: 0063bf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 19230: 001e53c5 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 19231: 0035edd1 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 19231: 0035ed91 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 19232: 002bfefd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 19233: 0063c4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 19234: 0064c294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 19235: 0064b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 19236: 001ac0c1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 19237: 0063d830 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ - 19238: 003f898d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 19239: 0036f6a1 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ - 19240: 003fc95d 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 19241: 003f3ffd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 19242: 003c1831 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 19238: 003f894d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 19239: 0036f661 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 19240: 003fc91d 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 19241: 003f3fbd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 19242: 003c17f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 19243: 00253be1 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 19244: 003b9ea9 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 19244: 003b9e69 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 19245: 0063c5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 19246: 00232965 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 19247: 00649b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 19248: 0068fbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 19249: 0044d5d5 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 19250: 00350cc1 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 19249: 0044d595 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 19250: 00350c81 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 19251: 00644c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 19252: 0044508d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 19252: 0044504d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 19253: 001aabc1 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 19254: 006906de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 19255: 001b9145 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 19256: 0064c178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 19257: 003f9e95 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 19257: 003f9e55 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 19258: 0068fc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 19259: 0044112d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 19259: 004410ed 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 19260: 00691a50 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 19261: 006915c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 19262: 0025a2ad 1352 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 19263: 001fb239 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ │ 19264: 00647c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_EVENT │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -23,15 +23,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x1810ec │ │ │ │ - 0x0000000d (FINI) 0x46acd0 │ │ │ │ + 0x0000000d (FINI) 0x46ac94 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x576b08 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1116 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x576f64 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x715b8 │ │ │ │ 0x00000006 (SYMTAB) 0x261a8 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: c9c1ce99d51582824735e3f7c5aaee4a8dcbd18e │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: cc62d69bcc4526881f85f4c93156450870124600 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -19372,15 +19372,15 @@ │ │ │ │ ?H"FAFxDq │ │ │ │ +K*F+HAF{D │ │ │ │ PH!FPKxD │ │ │ │ 1I2K2HyD │ │ │ │ *F$K!F$H{DxDq │ │ │ │ SH!FSKxD │ │ │ │ 3I4K4HyD │ │ │ │ -*F%K!F%H{DxDq │ │ │ │ +*F%K!F%H{DxDp │ │ │ │ "FtK1FtH{DxDp │ │ │ │ "FjK1FjH{DxDp │ │ │ │ YK1FYH{D │ │ │ │ "FNK1FNH{DxDp │ │ │ │ "F>K1F>H{DxDp │ │ │ │ *F4K1F4H{DxDp │ │ │ │ "F*K1F*H{DxDp │ │ │ │ @@ -19734,15 +19734,15 @@ │ │ │ │ k{Dh3CeB │ │ │ │ FTJTI}DzD │ │ │ │ !I!HyDxD> │ │ │ │ F5J6I|DzD,4yD │ │ │ │ I!HyDxD> │ │ │ │ I!HyDxD= │ │ │ │ #XI|D,4WM │ │ │ │ -I HyDxD= │ │ │ │ +I HyDxD< │ │ │ │ I HyDxD< │ │ │ │ I HyDxD< │ │ │ │ F0I1J{D|DyDzD │ │ │ │ @L=#@I}D|D*FyD │ │ │ │ H{DyDH3xDu │ │ │ │ IZiAX h) │ │ │ │ H{DyD`3xDu │ │ │ │ @@ -20975,15 +20975,15 @@ │ │ │ │ K:F F{DAF │ │ │ │ x68F0"{D │ │ │ │ dH*FAFxD^ │ │ │ │ " I{Dh3yDCe │ │ │ │ 2J0#2I|D │ │ │ │ "J0#"I|DzD,4yD │ │ │ │ HHKF:FxDc │ │ │ │ -HKF:FxDc │ │ │ │ +HKF:FxDb │ │ │ │ >AF FZY^ │ │ │ │ e(K~D(I{D#f'K(J{Dcf'K{D │ │ │ │ "7N8I{D~D │ │ │ │ )MDF}D!h*F8F │ │ │ │ !M4F}D!h*F8F │ │ │ │ @R#F)F0FO │ │ │ │ 7UyD 5`1 │ │ │ │ @@ -21771,15 +21771,15 @@ │ │ │ │ K*F1FpF{D │ │ │ │ D:F)F0FG │ │ │ │ D:F)F0FF │ │ │ │ 'K(J|D(I{DzD │ │ │ │ ,Kl",I-H{DyD03xDE │ │ │ │ H{DyDxDE │ │ │ │ +F"FQFHF │ │ │ │ -IHAVEOPT, │ │ │ │ +IHAVEOPTl │ │ │ │ H{DyDxDE │ │ │ │ H{DyDxDE │ │ │ │ H{DyDxDE │ │ │ │ gI*F FyD │ │ │ │ PK FPJPI{DzD43 │ │ │ │ 3F2HBF!FxD │ │ │ │ SFZF)F i │ │ │ │ @@ -23224,15 +23224,15 @@ │ │ │ │ #(-27 instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7aa4 │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ef5e │ │ │ │ - eorseq r9, r7, r4, lsr r2 │ │ │ │ - eoreq r7, lr, r6, lsl r4 │ │ │ │ - eoreq r7, lr, ip, lsr #8 │ │ │ │ + ldrshteq r9, [r7], -ip │ │ │ │ + ldrdeq r7, [lr], -lr @ │ │ │ │ + strdeq r7, [lr], -r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdacec <__bss_end__@@Base+0xfe648ec0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 287ad4 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0046f7fd │ │ │ │ - eorseq r9, r7, lr, lsl #23 │ │ │ │ - eoreq sl, lr, r8, asr #20 │ │ │ │ - eoreq sl, lr, r2, ror #20 │ │ │ │ + eorseq r9, r7, r6, asr fp │ │ │ │ + eoreq sl, lr, r0, lsl sl │ │ │ │ + eoreq sl, lr, sl, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdad18 <__bss_end__@@Base+0xfe648eec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 287b00 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0030f7fd │ │ │ │ - mlaseq r7, r2, ip, r9 │ │ │ │ - eoreq sl, lr, r8, lsr sp │ │ │ │ - eoreq sl, lr, r6, asr #26 │ │ │ │ + eorseq r9, r7, sl, asr ip │ │ │ │ + eoreq sl, lr, r0, lsl #26 │ │ │ │ + eoreq sl, lr, lr, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdad44 <__bss_end__@@Base+0xfe648f18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 287b2c │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x001af7fd │ │ │ │ - eorseq fp, r7, lr, asr r7 │ │ │ │ - eoreq fp, lr, r4, ror #16 │ │ │ │ - eoreq fp, lr, r6, ror r8 │ │ │ │ + eorseq fp, r7, r6, lsr #14 │ │ │ │ + eoreq fp, lr, ip, lsr #16 │ │ │ │ + eoreq fp, lr, lr, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdad70 <__bss_end__@@Base+0xfe648f44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7b58 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ef04 │ │ │ │ - mlaseq fp, lr, r8, r9 │ │ │ │ - eoreq lr, lr, r4, lsl #3 │ │ │ │ - mlaeq lr, r0, r1, lr │ │ │ │ + eorseq r9, fp, r6, ror #16 │ │ │ │ + eoreq lr, lr, ip, asr #2 │ │ │ │ + eoreq lr, lr, r8, asr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdada0 <__bss_end__@@Base+0xfe648f74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7b88 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eeec │ │ │ │ - eorseq fp, fp, r8, lsl #25 │ │ │ │ - eoreq r2, pc, lr, lsl #28 │ │ │ │ - eoreq r2, pc, r0, lsr #28 │ │ │ │ + eorseq fp, fp, r0, asr ip │ │ │ │ + ldrdeq r2, [pc], -r6 @ │ │ │ │ + eoreq r2, pc, r8, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdadd0 <__bss_end__@@Base+0xfe648fa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 287bb8 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 6, APSR_nzcv, cr4, cr13, {7} │ │ │ │ - mlaseq fp, r2, sp, fp │ │ │ │ - eoreq r3, pc, r4, lsr #32 │ │ │ │ - eoreq r3, pc, r2, lsr r0 @ │ │ │ │ + eorseq fp, fp, sl, asr sp │ │ │ │ + eoreq r2, pc, ip, ror #31 │ │ │ │ + strdeq r2, [pc], -sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdadfc <__bss_end__@@Base+0xfe648fd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7be4 │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ mrc 7, 5, APSR_nzcv, cr12, cr13, {7} │ │ │ │ - eorseq ip, fp, r4, ror #6 │ │ │ │ - eoreq r6, pc, lr, ror #12 │ │ │ │ - eoreq r6, pc, r2, asr #21 │ │ │ │ + eorseq ip, fp, ip, lsr #6 │ │ │ │ + eoreq r6, pc, r6, lsr r6 @ │ │ │ │ + eoreq r6, pc, sl, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdae2c <__bss_end__@@Base+0xfe649000> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 287c14 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr6, cr13, {7} @ │ │ │ │ - eorseq ip, fp, r2, ror #10 │ │ │ │ - mlaeq pc, r4, r2, r7 @ │ │ │ │ - strhteq r7, [pc], -r6 │ │ │ │ + eorseq ip, fp, sl, lsr #10 │ │ │ │ + eoreq r7, pc, ip, asr r2 @ │ │ │ │ + eoreq r7, pc, lr, ror r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdae58 <__bss_end__@@Base+0xfe64902c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7c40 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mcr 7, 4, pc, cr14, cr13, {7} @ │ │ │ │ - eorseq ip, fp, r0, ror #23 │ │ │ │ - eoreq r8, pc, r2, lsl #28 │ │ │ │ - eoreq r8, pc, r6, lsl lr @ │ │ │ │ + eorseq ip, fp, r8, lsr #23 │ │ │ │ + eoreq r8, pc, sl, asr #27 │ │ │ │ + ldrdeq r8, [pc], -lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdae88 <__bss_end__@@Base+0xfe64905c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7c70 │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ mrc 7, 3, APSR_nzcv, cr6, cr13, {7} │ │ │ │ - eorseq sp, fp, r4, ror #6 │ │ │ │ - eoreq r9, pc, lr, ror #28 │ │ │ │ - eoreq r9, pc, lr, ror lr @ │ │ │ │ + eorseq sp, fp, ip, lsr #6 │ │ │ │ + eoreq r9, pc, r6, lsr lr @ │ │ │ │ + eoreq r9, pc, r6, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdaeb8 <__bss_end__@@Base+0xfe64908c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7ca0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ee60 │ │ │ │ - mlaseq fp, r6, r6, lr │ │ │ │ - eoreq sl, lr, r0, lsr r9 │ │ │ │ - ldrdeq pc, [pc], -r0 @ │ │ │ │ + eorseq lr, fp, lr, asr r6 │ │ │ │ + strdeq sl, [lr], -r8 @ │ │ │ │ + mlaeq pc, r8, sl, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdaee8 <__bss_end__@@Base+0xfe6490bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7cd0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ee48 │ │ │ │ - eorseq lr, fp, r6, ror #12 │ │ │ │ - eoreq sl, lr, r0, lsl #18 │ │ │ │ - eoreq sl, lr, r8, lsl r9 │ │ │ │ + eorseq lr, fp, lr, lsr #12 │ │ │ │ + eoreq sl, lr, r8, asr #17 │ │ │ │ + eoreq sl, lr, r0, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdaf18 <__bss_end__@@Base+0xfe6490ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7d00 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mcr 7, 1, pc, cr14, cr13, {7} @ │ │ │ │ - eorseq lr, fp, ip, ror #20 │ │ │ │ - strdeq r3, [pc], -sl @ │ │ │ │ - eoreq r3, pc, lr, lsl #14 │ │ │ │ + eorseq lr, fp, r4, lsr sl │ │ │ │ + eoreq r3, pc, r2, asr #13 │ │ │ │ + ldrdeq r3, [pc], -r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdaf48 <__bss_end__@@Base+0xfe64911c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7d30 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mrc 7, 0, APSR_nzcv, cr6, cr13, {7} │ │ │ │ - eorseq lr, fp, r0, ror ip │ │ │ │ - eoreq r3, pc, sl, asr #13 │ │ │ │ - ldrdeq r3, [pc], -lr @ │ │ │ │ + eorseq lr, fp, r8, lsr ip │ │ │ │ + mlaeq pc, r2, r6, r3 @ │ │ │ │ + eoreq r3, pc, r6, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdaf78 <__bss_end__@@Base+0xfe64914c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7d60 │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ ldcl 7, cr15, [lr, #1012]! @ 0x3f4 │ │ │ │ - eorseq lr, fp, r0, asr #24 │ │ │ │ - eorseq sl, r0, sl, ror lr │ │ │ │ - mlaseq r0, sl, lr, sl │ │ │ │ + eorseq lr, fp, r8, lsl #24 │ │ │ │ + eorseq sl, r0, r2, asr #28 │ │ │ │ + eorseq sl, r0, r2, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdafa8 <__bss_end__@@Base+0xfe64917c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7d90 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [r6, #1012]! @ 0x3f4 │ │ │ │ - eorseq pc, fp, r4, ror #2 │ │ │ │ - eoreq r3, pc, sl, ror #12 │ │ │ │ - eoreq r3, pc, lr, ror r6 @ │ │ │ │ + eorseq pc, fp, ip, lsr #2 │ │ │ │ + eoreq r3, pc, r2, lsr r6 @ │ │ │ │ + eoreq r3, pc, r6, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdafd8 <__bss_end__@@Base+0xfe6491ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7dc0 │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000edd0 │ │ │ │ - eorseq pc, fp, r6, lsr r1 @ │ │ │ │ - mlaseq r0, r4, sl, sl │ │ │ │ - eorseq fp, r0, ip, lsr #16 │ │ │ │ + ldrshteq pc, [fp], -lr @ │ │ │ │ + eorseq sl, r0, ip, asr sl │ │ │ │ + ldrshteq fp, [r0], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb008 <__bss_end__@@Base+0xfe6491dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7df0 │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldc 7, cr15, [r6, #1012]! @ 0x3f4 │ │ │ │ - eorseq pc, fp, r4, lsl #2 │ │ │ │ - ldrshteq fp, [r0], -sl │ │ │ │ - eorseq fp, r0, lr, lsl r8 │ │ │ │ + eorseq pc, fp, ip, asr #1 │ │ │ │ + eorseq fp, r0, r2, asr #13 │ │ │ │ + eorseq fp, r0, r6, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb038 <__bss_end__@@Base+0xfe64920c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7e20 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eda0 │ │ │ │ - ldrsbteq pc, [fp], -r6 @ │ │ │ │ - strdeq r3, [pc], -ip @ │ │ │ │ - eoreq r3, pc, r0, lsl r6 @ │ │ │ │ + mlaseq fp, lr, r0, pc @ │ │ │ │ + eoreq r3, pc, r4, asr #11 │ │ │ │ + ldrdeq r3, [pc], -r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecdb068 <__bss_end__@@Base+0xfe64923c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ svc 0x0044f7fe │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ stmiblt r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq fp, r0, r6, ror #15 │ │ │ │ + eorseq fp, r0, lr, lsr #15 │ │ │ │ subeq r8, r1, lr, lsl #17 │ │ │ │ andeq r3, r0, r8, lsr r1 │ │ │ │ - eorseq fp, r0, r6, ror #15 │ │ │ │ + eorseq fp, r0, lr, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb0a8 <__bss_end__@@Base+0xfe64927c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7e90 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed68 │ │ │ │ - eorseq pc, fp, r6, lsl r5 @ │ │ │ │ - eoreq sl, lr, r0, asr #14 │ │ │ │ - eoreq sl, lr, r8, asr r7 │ │ │ │ + ldrsbteq pc, [fp], -lr @ │ │ │ │ + eoreq sl, lr, r8, lsl #14 │ │ │ │ + eoreq sl, lr, r0, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb0d8 <__bss_end__@@Base+0xfe6492ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7ec0 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed50 │ │ │ │ - eorseq r0, ip, sl, lsl #17 │ │ │ │ - eoreq r3, pc, ip, asr r5 @ │ │ │ │ - eoreq r3, pc, r0, ror r5 @ │ │ │ │ + eorseq r0, ip, r2, asr r8 │ │ │ │ + eoreq r3, pc, r4, lsr #10 │ │ │ │ + eoreq r3, pc, r8, lsr r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb108 <__bss_end__@@Base+0xfe6492dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7ef0 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [r6, #-1012]! @ 0xfffffc0c │ │ │ │ - mlaseq ip, r0, r9, r0 │ │ │ │ - eorseq r1, r1, sl, asr #3 │ │ │ │ - ldrsbteq r1, [r1], -lr │ │ │ │ + eorseq r0, ip, r8, asr r9 │ │ │ │ + mlaseq r1, r2, r1, r1 │ │ │ │ + eorseq r1, r1, r6, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb138 <__bss_end__@@Base+0xfe64930c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7f20 │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldc 7, cr15, [lr, #-1012] @ 0xfffffc0c │ │ │ │ - eorseq r0, ip, r0, ror #18 │ │ │ │ - mlaseq r1, sl, r1, r1 │ │ │ │ - eorseq r1, r1, r2, asr #3 │ │ │ │ + eorseq r0, ip, r8, lsr #18 │ │ │ │ + eorseq r1, r1, r2, ror #2 │ │ │ │ + eorseq r1, r1, sl, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb168 <__bss_end__@@Base+0xfe64933c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7f50 │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stc 7, cr15, [r6, #-1012] @ 0xfffffc0c │ │ │ │ - eorseq r0, ip, r0, lsr r9 │ │ │ │ - eorseq r1, r1, sl, ror #2 │ │ │ │ - eorseq r1, r1, r6, lsr #3 │ │ │ │ + ldrshteq r0, [ip], -r8 │ │ │ │ + eorseq r1, r1, r2, lsr r1 │ │ │ │ + eorseq r1, r1, lr, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb198 <__bss_end__@@Base+0xfe64936c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 287f80 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], #1012 @ 0x3f4 │ │ │ │ - ldrshteq r1, [ip], -r6 │ │ │ │ - eoreq sl, lr, r0, asr r6 │ │ │ │ - eoreq sl, lr, sl, ror #12 │ │ │ │ + ldrhteq r1, [ip], -lr │ │ │ │ + eoreq sl, lr, r8, lsl r6 │ │ │ │ + eoreq sl, lr, r2, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb1c4 <__bss_end__@@Base+0xfe649398> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7fac │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldcl 7, cr15, [r8], {253} @ 0xfd │ │ │ │ - eorseq r1, ip, r8, asr #1 │ │ │ │ - eorseq r3, r1, sl, lsr #9 │ │ │ │ - ldrhteq r3, [r1], -sl │ │ │ │ + mlaseq ip, r0, r0, r1 │ │ │ │ + eorseq r3, r1, r2, ror r4 │ │ │ │ + eorseq r3, r1, r2, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb1f4 <__bss_end__@@Base+0xfe6493c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c7fdc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ecc2 │ │ │ │ - eorseq r1, ip, r4, lsr #7 │ │ │ │ - eoreq r3, pc, lr, lsl r4 @ │ │ │ │ - eoreq r3, pc, r4, lsr r4 @ │ │ │ │ + eorseq r1, ip, ip, ror #6 │ │ │ │ + eoreq r3, pc, r6, ror #7 │ │ │ │ + strdeq r3, [pc], -ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb224 <__bss_end__@@Base+0xfe6493f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c800c │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [r8], #1012 @ 0x3f4 │ │ │ │ - eorseq r1, ip, r4, ror r3 │ │ │ │ - eorseq r4, r1, sl, ror #29 │ │ │ │ - ldrshteq r4, [r1], -r6 │ │ │ │ + eorseq r1, ip, ip, lsr r3 │ │ │ │ + ldrhteq r4, [r1], -r2 │ │ │ │ + ldrhteq r4, [r1], -lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb254 <__bss_end__@@Base+0xfe649428> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28803c │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2], {253} @ 0xfd │ │ │ │ - eorseq r2, ip, r6 │ │ │ │ - eorseq sl, r1, r4, lsl #10 │ │ │ │ - eorseq sl, r1, r6, asr #10 │ │ │ │ + eorseq r1, ip, lr, asr #31 │ │ │ │ + eorseq sl, r1, ip, asr #9 │ │ │ │ + eorseq sl, r1, lr, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb280 <__bss_end__@@Base+0xfe649454> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8068 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec7c │ │ │ │ - ldrsbteq r1, [ip], -sl │ │ │ │ - eoreq sl, lr, r8, ror #10 │ │ │ │ - eoreq sl, lr, r0, lsl #11 │ │ │ │ + eorseq r1, ip, r2, lsr #31 │ │ │ │ + eoreq sl, lr, r0, lsr r5 │ │ │ │ + eoreq sl, lr, r8, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb2b0 <__bss_end__@@Base+0xfe649484> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8098 │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [r2], #-1012 @ 0xfffffc0c │ │ │ │ - eorseq r2, ip, ip, asr #20 │ │ │ │ - eorseq sp, r1, r2, lsl #14 │ │ │ │ - ldrshteq sp, [r1], -lr │ │ │ │ + eorseq r2, ip, r4, lsl sl │ │ │ │ + eorseq sp, r1, sl, asr #13 │ │ │ │ + eorseq sp, r1, r6, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb2e0 <__bss_end__@@Base+0xfe6494b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c80c8 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mcrr 7, 15, pc, sl, cr13 @ │ │ │ │ - eorseq r3, ip, r8, asr #32 │ │ │ │ - eoreq r8, pc, sl, ror r9 @ │ │ │ │ - eoreq r9, pc, sl, lsl #4 │ │ │ │ + eorseq r3, ip, r0, lsl r0 │ │ │ │ + eoreq r8, pc, r2, asr #18 │ │ │ │ + ldrdeq r9, [pc], -r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb310 <__bss_end__@@Base+0xfe6494e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c80f8 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldc 7, cr15, [r2], #-1012 @ 0xfffffc0c │ │ │ │ - eorseq r3, ip, r8, lsl r0 │ │ │ │ - eoreq r8, pc, sl, asr #18 │ │ │ │ - ldrdeq r9, [pc], -sl @ │ │ │ │ + eorseq r2, ip, r0, ror #31 │ │ │ │ + eoreq r8, pc, r2, lsl r9 @ │ │ │ │ + eoreq r9, pc, r2, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb340 <__bss_end__@@Base+0xfe649514> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8128 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldc 7, cr15, [sl], {253} @ 0xfd │ │ │ │ - eorseq r2, ip, r8, ror #31 │ │ │ │ - eoreq r8, pc, sl, lsl r9 @ │ │ │ │ - eoreq r9, pc, sl, lsr #3 │ │ │ │ + ldrhteq r2, [ip], -r0 │ │ │ │ + eoreq r8, pc, r2, ror #17 │ │ │ │ + eoreq r9, pc, r2, ror r1 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb370 <__bss_end__@@Base+0xfe649544> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8158 │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [r2], {253} @ 0xfd │ │ │ │ - eorseq r3, ip, r0, lsr #27 │ │ │ │ - eorseq pc, r1, sl, lsl r8 @ │ │ │ │ - eorseq pc, r1, sl, ror r8 @ │ │ │ │ + eorseq r3, ip, r8, ror #26 │ │ │ │ + eorseq pc, r1, r2, ror #15 │ │ │ │ + eorseq pc, r1, r2, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb3a0 <__bss_end__@@Base+0xfe649574> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288188 │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffcc21ac <__bss_end__@@Base+0xff630380> │ │ │ │ - eorseq r4, ip, lr, lsl #9 │ │ │ │ - eorseq r1, r2, r0, lsr #28 │ │ │ │ - eorseq r2, r2, r6, asr #9 │ │ │ │ + eorseq r4, ip, r6, asr r4 │ │ │ │ + eorseq r1, r2, r8, ror #27 │ │ │ │ + eorseq r2, r2, lr, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb3cc <__bss_end__@@Base+0xfe6495a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c81b4 │ │ │ │ rsbne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ bl ff6c21dc <__bss_end__@@Base+0xff0303b0> │ │ │ │ - eorseq sl, ip, r8, lsl r3 │ │ │ │ + eorseq sl, ip, r0, ror #5 │ │ │ │ + eorseq r3, r2, r6, ror #2 │ │ │ │ mlaseq r2, lr, r1, r3 │ │ │ │ - ldrsbteq r3, [r2], -r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb3fc <__bss_end__@@Base+0xfe6495d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c81e4 │ │ │ │ subsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ bl ff0c220c <__bss_end__@@Base+0xfea303e0> │ │ │ │ - eorseq sl, ip, r8, ror #5 │ │ │ │ + ldrhteq sl, [ip], -r0 │ │ │ │ + eorseq r3, r2, r6, lsr r1 │ │ │ │ eorseq r3, r2, lr, ror #2 │ │ │ │ - eorseq r3, r2, r6, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb42c <__bss_end__@@Base+0xfe649600> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8214 │ │ │ │ eormi pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ bl feac223c <__bss_end__@@Base+0xfe430410> │ │ │ │ - ldrhteq sl, [ip], -r8 │ │ │ │ - eorseq r3, r2, lr, lsr r1 │ │ │ │ - eorseq r3, r2, r2, lsl #3 │ │ │ │ + eorseq sl, ip, r0, lsl #5 │ │ │ │ + eorseq r3, r2, r6, lsl #2 │ │ │ │ + eorseq r3, r2, sl, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb45c <__bss_end__@@Base+0xfe649630> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8244 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb8e │ │ │ │ - eorseq sl, ip, lr, asr #11 │ │ │ │ - eorseq r7, r2, ip, lsl r8 │ │ │ │ - eorseq r7, r2, r8, asr #18 │ │ │ │ + mlaseq ip, r6, r5, sl │ │ │ │ + eorseq r7, r2, r4, ror #15 │ │ │ │ + eorseq r7, r2, r0, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb48c <__bss_end__@@Base+0xfe649660> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8274 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb76 │ │ │ │ - mlaseq ip, lr, r5, sl │ │ │ │ - eorseq r7, r2, ip, ror #15 │ │ │ │ - eorseq r7, r2, r8, lsr r9 │ │ │ │ + eorseq sl, ip, r6, ror #10 │ │ │ │ + ldrhteq r7, [r2], -r4 │ │ │ │ + eorseq r7, r2, r0, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb4bc <__bss_end__@@Base+0xfe649690> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c82a4 │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl 18c22cc <__bss_end__@@Base+0x12304a0> │ │ │ │ - eorseq sl, ip, r0, asr #13 │ │ │ │ - eorseq r7, r2, sl, lsl fp │ │ │ │ - eorseq sl, r3, sl, asr r0 │ │ │ │ + eorseq sl, ip, r8, lsl #13 │ │ │ │ + eorseq r7, r2, r2, ror #21 │ │ │ │ + eorseq sl, r3, r2, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb4ec <__bss_end__@@Base+0xfe6496c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2882d4 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 13422f8 <__bss_end__@@Base+0xcb04cc> │ │ │ │ - eorseq sl, ip, r6, asr #18 │ │ │ │ - ldrsbteq r8, [r2], -r0 │ │ │ │ - ldrsbteq r8, [r2], -lr │ │ │ │ + eorseq sl, ip, lr, lsl #18 │ │ │ │ + mlaseq r2, r8, r0, r8 │ │ │ │ + eorseq r8, r2, r6, lsr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb518 <__bss_end__@@Base+0xfe6496ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288300 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl dc2324 <__bss_end__@@Base+0x7304f8> │ │ │ │ - eorseq sl, ip, lr, asr #19 │ │ │ │ - ldrdeq sl, [lr], -r0 @ │ │ │ │ - eoreq sl, lr, sl, ror #5 │ │ │ │ + mlaseq ip, r6, r9, sl │ │ │ │ + mlaeq lr, r8, r2, sl │ │ │ │ + strhteq sl, [lr], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb544 <__bss_end__@@Base+0xfe649718> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c832c │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb1a │ │ │ │ - eorseq sl, ip, r2, lsr #19 │ │ │ │ - ldrhteq r8, [r2], -r0 │ │ │ │ - ldrsbteq r8, [r2], -r0 │ │ │ │ + eorseq sl, ip, sl, ror #18 │ │ │ │ + eorseq r8, r2, r8, ror r2 │ │ │ │ + mlaseq r2, r8, r2, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb574 <__bss_end__@@Base+0xfe649748> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c835c │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ bl 1c2384 │ │ │ │ - eorseq sl, ip, r0, ror r9 │ │ │ │ - eorseq r8, r2, lr, ror r2 │ │ │ │ - ldrhteq r7, [r2], -r2 │ │ │ │ + eorseq sl, ip, r8, lsr r9 │ │ │ │ + eorseq r8, r2, r6, asr #4 │ │ │ │ + eorseq r7, r2, sl, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb5a4 <__bss_end__@@Base+0xfe649778> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28838c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffc423b0 <__bss_end__@@Base+0xff5b0584> │ │ │ │ - eorseq sl, ip, r2, lsl #26 │ │ │ │ - eoreq sl, lr, r4, asr #4 │ │ │ │ - eoreq pc, pc, r6, ror #7 │ │ │ │ + eorseq sl, ip, sl, asr #25 │ │ │ │ + eoreq sl, lr, ip, lsl #4 │ │ │ │ + eoreq pc, pc, lr, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb5d0 <__bss_end__@@Base+0xfe6497a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c83b8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ead4 │ │ │ │ - ldrsbteq sl, [ip], -r6 │ │ │ │ - eoreq sl, lr, r8, lsl r2 │ │ │ │ - eoreq sl, lr, r0, lsr r2 │ │ │ │ + mlaseq ip, lr, ip, sl │ │ │ │ + eoreq sl, lr, r0, ror #3 │ │ │ │ + strdeq sl, [lr], -r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb600 <__bss_end__@@Base+0xfe6497d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2883e8 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff0c240c <__bss_end__@@Base+0xfea305e0> │ │ │ │ - eorseq fp, ip, r2, ror #3 │ │ │ │ - ldrshteq r8, [r2], -r4 │ │ │ │ - eorseq r9, r2, r6 │ │ │ │ + eorseq fp, ip, sl, lsr #3 │ │ │ │ + ldrhteq r8, [r2], -ip │ │ │ │ + eorseq r8, r2, lr, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb62c <__bss_end__@@Base+0xfe649800> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8414 │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b feac243c <__bss_end__@@Base+0xfe430610> │ │ │ │ - eorseq ip, ip, r4, lsr #21 │ │ │ │ - ldrhteq lr, [r2], -sl │ │ │ │ - eorseq lr, r2, r6, asr #18 │ │ │ │ + eorseq ip, ip, ip, ror #20 │ │ │ │ + eorseq lr, r2, r2, lsl #13 │ │ │ │ + eorseq lr, r2, lr, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb65c <__bss_end__@@Base+0xfe649830> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8444 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea8e │ │ │ │ - eorseq sp, ip, r2, lsr r0 │ │ │ │ - eoreq sl, lr, ip, lsl #3 │ │ │ │ - eoreq pc, pc, ip, lsr #6 │ │ │ │ + ldrshteq ip, [ip], -sl │ │ │ │ + eoreq sl, lr, r4, asr r1 │ │ │ │ + strdeq pc, [pc], -r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb68c <__bss_end__@@Base+0xfe649860> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8474 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea76 │ │ │ │ - eorseq sp, ip, r2 │ │ │ │ - eoreq sl, lr, ip, asr r1 │ │ │ │ - eoreq sl, lr, r4, ror r1 │ │ │ │ + eorseq ip, ip, sl, asr #31 │ │ │ │ + eoreq sl, lr, r4, lsr #2 │ │ │ │ + eoreq sl, lr, ip, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb6bc <__bss_end__@@Base+0xfe649890> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c84a4 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ b 18c24cc <__bss_end__@@Base+0x12306a0> │ │ │ │ - ldrsbteq ip, [ip], -r2 │ │ │ │ - ldrshteq r0, [r3], -ip │ │ │ │ - eoreq r9, pc, lr, lsr r7 @ │ │ │ │ + mlaseq ip, sl, pc, ip @ │ │ │ │ + eorseq r0, r3, r4, asr #9 │ │ │ │ + eoreq r9, pc, r6, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb6ec <__bss_end__@@Base+0xfe6498c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c84d4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea46 │ │ │ │ - ldrshteq sp, [ip], -r6 │ │ │ │ - strdeq sl, [lr], -ip @ │ │ │ │ - mlaeq pc, ip, r2, pc @ │ │ │ │ + ldrhteq sp, [ip], -lr │ │ │ │ + eoreq sl, lr, r4, asr #1 │ │ │ │ + eoreq pc, pc, r4, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb71c <__bss_end__@@Base+0xfe6498f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308504 │ │ │ │ + blmi 308504 │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea2c │ │ │ │ - eorseq sp, ip, r4, asr #11 │ │ │ │ - eorseq r3, r5, lr, lsl #1 │ │ │ │ - ldrdeq r9, [pc], -ip @ │ │ │ │ + eorseq sp, ip, ip, lsl #11 │ │ │ │ + eorseq r3, r5, r6, asr r0 │ │ │ │ + eoreq r9, pc, r4, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb750 <__bss_end__@@Base+0xfe649924> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308538 │ │ │ │ + blmi 308538 │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea12 │ │ │ │ - mlaseq ip, r0, r5, sp │ │ │ │ - eorseq r3, r5, sl, asr r0 │ │ │ │ - eoreq r9, pc, r8, lsr #13 │ │ │ │ + eorseq sp, ip, r8, asr r5 │ │ │ │ + eorseq r3, r5, r2, lsr #32 │ │ │ │ + eoreq r9, pc, r0, ror r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb784 <__bss_end__@@Base+0xfe649958> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 30856c │ │ │ │ + blmi 30856c │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9f8 │ │ │ │ - eorseq sp, ip, ip, asr r5 │ │ │ │ - eorseq r3, r5, r6, lsr #32 │ │ │ │ - eoreq r9, pc, r4, ror r6 @ │ │ │ │ + eorseq sp, ip, r4, lsr #10 │ │ │ │ + eorseq r2, r5, lr, ror #31 │ │ │ │ + eoreq r9, pc, ip, lsr r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb7b8 <__bss_end__@@Base+0xfe64998c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3085a0 │ │ │ │ + blmi 3085a0 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9de │ │ │ │ - eorseq sp, ip, r8, lsr #10 │ │ │ │ - ldrshteq r2, [r5], -r2 │ │ │ │ - eoreq r9, pc, r0, asr #12 │ │ │ │ + ldrshteq sp, [ip], -r0 │ │ │ │ + ldrhteq r2, [r5], -sl │ │ │ │ + eoreq r9, pc, r8, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb7ec <__bss_end__@@Base+0xfe6499c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3085d4 │ │ │ │ + blmi 3085d4 │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9c4 │ │ │ │ - ldrshteq sp, [ip], -r4 │ │ │ │ - ldrhteq r2, [r5], -lr │ │ │ │ - eoreq r9, pc, ip, lsl #12 │ │ │ │ + ldrhteq sp, [ip], -ip │ │ │ │ + eorseq r2, r5, r6, lsl #31 │ │ │ │ + ldrdeq r9, [pc], -r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb820 <__bss_end__@@Base+0xfe6499f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8608 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stmib sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq sp, ip, r2, asr #9 │ │ │ │ - eoreq r9, lr, r8, asr #31 │ │ │ │ - ldrdeq r9, [lr], -lr @ │ │ │ │ + eorseq sp, ip, sl, lsl #9 │ │ │ │ + mlaeq lr, r0, pc, r9 @ │ │ │ │ + eoreq r9, lr, r6, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb850 <__bss_end__@@Base+0xfe649a24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308638 │ │ │ │ + blmi 308638 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e992 │ │ │ │ - mlaseq ip, r0, r4, sp │ │ │ │ - eorseq r2, r5, sl, asr pc │ │ │ │ - eoreq r9, pc, r8, lsr #11 │ │ │ │ + eorseq sp, ip, r8, asr r4 │ │ │ │ + eorseq r2, r5, r2, lsr #30 │ │ │ │ + eoreq r9, pc, r0, ror r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb884 <__bss_end__@@Base+0xfe649a58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 30866c │ │ │ │ + blmi 30866c │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e978 │ │ │ │ - eorseq sp, ip, ip, asr r4 │ │ │ │ - eorseq r2, r5, r6, lsr #30 │ │ │ │ - eoreq r9, pc, r4, ror r5 @ │ │ │ │ + eorseq sp, ip, r4, lsr #8 │ │ │ │ + eorseq r2, r5, lr, ror #29 │ │ │ │ + eoreq r9, pc, ip, lsr r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb8b8 <__bss_end__@@Base+0xfe649a8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3086a0 │ │ │ │ + blmi 3086a0 │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e95e │ │ │ │ - eorseq sp, ip, r8, lsr #8 │ │ │ │ - ldrshteq r2, [r5], -r2 │ │ │ │ - eoreq r9, pc, r0, asr #10 │ │ │ │ + ldrshteq sp, [ip], -r0 │ │ │ │ + ldrhteq r2, [r5], -sl │ │ │ │ + eoreq r9, pc, r8, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb8ec <__bss_end__@@Base+0xfe649ac0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3086d4 │ │ │ │ + blmi 3086d4 │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e944 │ │ │ │ - ldrshteq sp, [ip], -r4 │ │ │ │ - ldrhteq r2, [r5], -lr │ │ │ │ - eoreq r9, pc, ip, lsl #10 │ │ │ │ + ldrhteq sp, [ip], -ip │ │ │ │ + eorseq r2, r5, r6, lsl #29 │ │ │ │ + ldrdeq r9, [pc], -r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb920 <__bss_end__@@Base+0xfe649af4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308708 │ │ │ │ + blmi 308708 │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e92a │ │ │ │ - eorseq sp, ip, r0, asr #7 │ │ │ │ - eorseq r2, r5, sl, lsl #29 │ │ │ │ - eorseq r1, r3, ip, lsl #25 │ │ │ │ + eorseq sp, ip, r8, lsl #7 │ │ │ │ + eorseq r2, r5, r2, asr lr │ │ │ │ + eorseq r1, r3, r4, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb954 <__bss_end__@@Base+0xfe649b28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 30873c │ │ │ │ + blmi 30873c │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e910 │ │ │ │ - eorseq sp, ip, ip, lsl #7 │ │ │ │ - eorseq r2, r5, r6, asr lr │ │ │ │ - eorseq r1, r3, r8, ror ip │ │ │ │ + eorseq sp, ip, r4, asr r3 │ │ │ │ + eorseq r2, r5, lr, lsl lr │ │ │ │ + eorseq r1, r3, r0, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb988 <__bss_end__@@Base+0xfe649b5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308770 │ │ │ │ + blmi 308770 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8f6 │ │ │ │ - eorseq sp, ip, r8, asr r3 │ │ │ │ - eorseq r2, r5, r2, lsr #28 │ │ │ │ - eoreq r9, pc, r0, ror r4 @ │ │ │ │ + eorseq sp, ip, r0, lsr #6 │ │ │ │ + eorseq r2, r5, sl, ror #27 │ │ │ │ + eoreq r9, pc, r8, lsr r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb9bc <__bss_end__@@Base+0xfe649b90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3087a4 │ │ │ │ + blmi 3087a4 │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8dc │ │ │ │ - eorseq sp, ip, r4, lsr #6 │ │ │ │ - eorseq r2, r5, lr, ror #27 │ │ │ │ - eoreq r9, pc, ip, lsr r4 @ │ │ │ │ + eorseq sp, ip, ip, ror #5 │ │ │ │ + ldrhteq r2, [r5], -r6 │ │ │ │ + eoreq r9, pc, r4, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdb9f0 <__bss_end__@@Base+0xfe649bc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 3087d8 │ │ │ │ + blmi 3087d8 │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8c2 │ │ │ │ - ldrshteq sp, [ip], -r0 │ │ │ │ - ldrhteq r2, [r5], -sl │ │ │ │ - eoreq r9, pc, r8, lsl #8 │ │ │ │ + ldrhteq sp, [ip], -r8 │ │ │ │ + eorseq r2, r5, r2, lsl #27 │ │ │ │ + ldrdeq r9, [pc], -r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdba24 <__bss_end__@@Base+0xfe649bf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28880c │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq lr, ip, r6, lsl #14 │ │ │ │ - eorseq r3, r3, r0, lsr fp │ │ │ │ - eorseq r3, r3, sl, asr #22 │ │ │ │ + eorseq lr, ip, lr, asr #13 │ │ │ │ + ldrshteq r3, [r3], -r8 │ │ │ │ + eorseq r3, r3, r2, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdba50 <__bss_end__@@Base+0xfe649c24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8838 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e894 │ │ │ │ - ldrsbteq lr, [ip], -sl │ │ │ │ - eorseq r3, r3, r0, lsr fp │ │ │ │ - eoreq r9, pc, ip, lsr #7 │ │ │ │ + eorseq lr, ip, r2, lsr #13 │ │ │ │ + ldrshteq r3, [r3], -r8 │ │ │ │ + eoreq r9, pc, r4, ror r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdba80 <__bss_end__@@Base+0xfe649c54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8868 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e87c │ │ │ │ - eorseq lr, ip, lr, asr r8 │ │ │ │ - eorseq r4, r5, r8, lsr #17 │ │ │ │ - ldrhteq r3, [r3], -r8 │ │ │ │ + eorseq lr, ip, r6, lsr #16 │ │ │ │ + eorseq r4, r5, r0, ror r8 │ │ │ │ + eorseq r3, r3, r0, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbab0 <__bss_end__@@Base+0xfe649c84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8898 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e864 │ │ │ │ - eorseq lr, ip, lr, lsr #16 │ │ │ │ - eorseq r4, r5, r8, ror r8 │ │ │ │ - mlaseq r3, r4, ip, r3 │ │ │ │ + ldrshteq lr, [ip], -r6 │ │ │ │ + eorseq r4, r5, r0, asr #16 │ │ │ │ + eorseq r3, r3, ip, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbae0 <__bss_end__@@Base+0xfe649cb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c88c8 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stmda sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrshteq lr, [ip], -ip │ │ │ │ - eorseq r4, r5, r6, asr #16 │ │ │ │ - eorseq r3, r3, sl, lsl #25 │ │ │ │ + eorseq lr, ip, r4, asr #15 │ │ │ │ + eorseq r4, r5, lr, lsl #16 │ │ │ │ + eorseq r3, r3, r2, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbb10 <__bss_end__@@Base+0xfe649ce4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ andeq lr, r0, r6, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbb24 <__bss_end__@@Base+0xfe649cf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c890c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e82a │ │ │ │ - ldrshteq pc, [ip], -lr @ │ │ │ │ - eoreq r9, lr, r4, asr #25 │ │ │ │ - ldrdeq r9, [lr], -ip @ │ │ │ │ + eorseq pc, ip, r6, asr #1 │ │ │ │ + eoreq r9, lr, ip, lsl #25 │ │ │ │ + eoreq r9, lr, r4, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbb54 <__bss_end__@@Base+0xfe649d28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ strlt lr, [r8, #-3316] @ 0xfffff30c │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e808 │ │ │ │ - eorseq pc, ip, lr, lsl r2 @ │ │ │ │ - eorseq r9, r3, ip, lsl #11 │ │ │ │ - mlaeq pc, r4, r2, r9 @ │ │ │ │ + eorseq pc, ip, r6, ror #3 │ │ │ │ + eorseq r9, r3, r4, asr r5 │ │ │ │ + eoreq r9, pc, ip, asr r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbb98 <__bss_end__@@Base+0xfe649d6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8980 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ svc 0x00eef7fc │ │ │ │ - eorseq pc, ip, ip, ror #3 │ │ │ │ - eorseq r9, r3, sl, asr r5 │ │ │ │ - eoreq r9, pc, r2, ror #4 │ │ │ │ + ldrhteq pc, [ip], -r4 @ │ │ │ │ + eorseq r9, r3, r2, lsr #10 │ │ │ │ + eoreq r9, pc, sl, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbbc8 <__bss_end__@@Base+0xfe649d9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c89b0 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ svc 0x00d6f7fc │ │ │ │ - ldrhteq pc, [ip], -ip @ │ │ │ │ - eorseq r9, r3, sl, lsr #10 │ │ │ │ - eoreq r9, pc, r2, lsr r2 @ │ │ │ │ + eorseq pc, ip, r4, lsl #3 │ │ │ │ + ldrshteq r9, [r3], -r2 │ │ │ │ + strdeq r9, [pc], -sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbbf8 <__bss_end__@@Base+0xfe649dcc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c89e0 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ svc 0x00bef7fc │ │ │ │ - eorseq pc, ip, ip, lsl #3 │ │ │ │ - ldrshteq r9, [r3], -sl │ │ │ │ - eoreq r9, pc, r2, lsl #4 │ │ │ │ + eorseq pc, ip, r4, asr r1 @ │ │ │ │ + eorseq r9, r3, r2, asr #9 │ │ │ │ + eoreq r9, pc, sl, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbc28 <__bss_end__@@Base+0xfe649dfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8a10 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ svc 0x00a6f7fc │ │ │ │ - eorseq pc, ip, ip, asr r1 @ │ │ │ │ - eorseq r9, r3, sl, asr #9 │ │ │ │ - ldrdeq r9, [pc], -r2 @ │ │ │ │ + eorseq pc, ip, r4, lsr #2 │ │ │ │ + mlaseq r3, r2, r4, r9 │ │ │ │ + mlaeq pc, sl, r1, r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbc58 <__bss_end__@@Base+0xfe649e2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8a40 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ svc 0x008ef7fc │ │ │ │ - eorseq pc, ip, ip, lsr #2 │ │ │ │ - mlaseq r3, sl, r4, r9 │ │ │ │ - eoreq r9, pc, r2, lsr #3 │ │ │ │ + ldrshteq pc, [ip], -r4 @ │ │ │ │ + eorseq r9, r3, r2, ror #8 │ │ │ │ + eoreq r9, pc, sl, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbc88 <__bss_end__@@Base+0xfe649e5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288a70 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0078f7fc │ │ │ │ - eorseq pc, ip, sl, lsl #15 │ │ │ │ - eorseq r3, r3, ip, asr #17 │ │ │ │ - eorseq r3, r3, r6, ror #17 │ │ │ │ + eorseq pc, ip, r2, asr r7 @ │ │ │ │ + mlaseq r3, r4, r8, r3 │ │ │ │ + eorseq r3, r3, lr, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbcb4 <__bss_end__@@Base+0xfe649e88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8a9c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef62 │ │ │ │ - ldrsbteq pc, [ip], -lr @ │ │ │ │ - eoreq r9, lr, r4, lsr fp │ │ │ │ - eoreq r9, lr, ip, asr #22 │ │ │ │ + eorseq pc, ip, r6, lsr #19 │ │ │ │ + strdeq r9, [lr], -ip @ │ │ │ │ + eoreq r9, lr, r4, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbce4 <__bss_end__@@Base+0xfe649eb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8acc │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x0048f7fc │ │ │ │ - eorseq pc, ip, r4, asr #23 │ │ │ │ - eorseq sl, r3, r2, lsl #11 │ │ │ │ - ldrshteq sl, [r3], -lr │ │ │ │ + eorseq pc, ip, ip, lsl #23 │ │ │ │ + eorseq sl, r3, sl, asr #10 │ │ │ │ + eorseq sl, r3, r6, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbd14 <__bss_end__@@Base+0xfe649ee8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8afc │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x0030f7fc │ │ │ │ - mlaseq ip, r4, fp, pc @ │ │ │ │ - eorseq sl, r3, r2, asr r5 │ │ │ │ - eorseq sl, r3, lr, asr #11 │ │ │ │ + eorseq pc, ip, ip, asr fp @ │ │ │ │ + eorseq sl, r3, sl, lsl r5 │ │ │ │ + mlaseq r3, r6, r5, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbd44 <__bss_end__@@Base+0xfe649f18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8b2c │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x0018f7fc │ │ │ │ - ldrhteq pc, [ip], -r0 @ │ │ │ │ - eorseq sl, r3, sl, ror sl │ │ │ │ - strhteq r9, [pc], -r6 │ │ │ │ + eorseq pc, ip, r8, ror lr @ │ │ │ │ + eorseq sl, r3, r2, asr #20 │ │ │ │ + eoreq r9, pc, lr, ror r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbd74 <__bss_end__@@Base+0xfe649f48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8b5c │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x0000f7fc │ │ │ │ - eorseq pc, ip, r0, lsl #29 │ │ │ │ + eorseq pc, ip, r8, asr #28 │ │ │ │ + eorseq sl, r3, r2, lsl sl │ │ │ │ eorseq sl, r3, sl, asr #20 │ │ │ │ - eorseq sl, r3, r2, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbda4 <__bss_end__@@Base+0xfe649f78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288b8c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 7, pc, cr10, cr12, {7} @ │ │ │ │ - eorseq r0, sp, r2, lsl #19 │ │ │ │ - eoreq r9, lr, r4, asr #20 │ │ │ │ - eoreq lr, pc, r6, ror #23 │ │ │ │ + eorseq r0, sp, sl, asr #18 │ │ │ │ + eoreq r9, lr, ip, lsl #20 │ │ │ │ + eoreq lr, pc, lr, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbdd0 <__bss_end__@@Base+0xfe649fa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8bb8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eed4 │ │ │ │ - eorseq r0, sp, r6, asr r9 │ │ │ │ - eoreq r9, lr, r8, lsl sl │ │ │ │ - eoreq r9, lr, r0, lsr sl │ │ │ │ + eorseq r0, sp, lr, lsl r9 │ │ │ │ + eoreq r9, lr, r0, ror #19 │ │ │ │ + strdeq r9, [lr], -r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbe00 <__bss_end__@@Base+0xfe649fd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8be8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ mrc 7, 5, APSR_nzcv, cr10, cr12, {7} │ │ │ │ - mlaseq sp, sl, r9, r0 │ │ │ │ - eoreq r9, lr, r8, ror #19 │ │ │ │ - strdeq r9, [lr], -lr @ │ │ │ │ + eorseq r0, sp, r2, ror #18 │ │ │ │ + strhteq r9, [lr], -r0 │ │ │ │ + eoreq r9, lr, r6, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbe30 <__bss_end__@@Base+0xfe64a004> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 308c18 │ │ │ │ + blmi 308c18 │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eea2 │ │ │ │ - eorseq r0, sp, r8, ror #18 │ │ │ │ - ldrsbteq sp, [r3], -r2 │ │ │ │ - ldrsbteq sp, [r3], -ip │ │ │ │ + eorseq r0, sp, r0, lsr r9 │ │ │ │ + mlaseq r3, sl, r5, sp │ │ │ │ + eorseq sp, r3, r4, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbe64 <__bss_end__@@Base+0xfe64a038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288c4c │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 4, pc, cr10, cr12, {7} @ │ │ │ │ - eorseq r1, sp, r6, ror #1 │ │ │ │ - eorseq r0, r4, r4, asr #26 │ │ │ │ - eorseq r0, r4, r6, asr sp │ │ │ │ + eorseq r1, sp, lr, lsr #1 │ │ │ │ + eorseq r0, r4, ip, lsl #26 │ │ │ │ + eorseq r0, r4, lr, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbe90 <__bss_end__@@Base+0xfe64a064> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8c78 │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mrc 7, 3, APSR_nzcv, cr2, cr12, {7} │ │ │ │ - eorseq r1, sp, r8, ror #2 │ │ │ │ - eorseq r1, r4, sl, asr #32 │ │ │ │ - eorseq r1, r4, r6, asr r0 │ │ │ │ + eorseq r1, sp, r0, lsr r1 │ │ │ │ + eorseq r1, r4, r2, lsl r0 │ │ │ │ + eorseq r1, r4, lr, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbec0 <__bss_end__@@Base+0xfe64a094> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8ca8 │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mrc 7, 2, APSR_nzcv, cr10, cr12, {7} │ │ │ │ - eorseq r1, sp, r4, ror r3 │ │ │ │ - eorseq r1, r4, r2, lsr #25 │ │ │ │ - eorseq r1, r4, lr, asr #28 │ │ │ │ + eorseq r1, sp, ip, lsr r3 │ │ │ │ + eorseq r1, r4, sl, ror #24 │ │ │ │ + eorseq r1, r4, r6, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbef0 <__bss_end__@@Base+0xfe64a0c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8cd8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee44 │ │ │ │ - eorseq r1, sp, r6, ror #16 │ │ │ │ - ldrhteq r3, [r4], -ip │ │ │ │ - eoreq r8, pc, ip, lsl #30 │ │ │ │ + eorseq r1, sp, lr, lsr #16 │ │ │ │ + eorseq r3, r4, r4, lsl #27 │ │ │ │ + ldrdeq r8, [pc], -r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbf20 <__bss_end__@@Base+0xfe64a0f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8d08 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee2c │ │ │ │ - eorseq r1, sp, r6, lsr r8 │ │ │ │ - eoreq r9, lr, r8, asr #17 │ │ │ │ - eoreq r9, lr, r0, ror #17 │ │ │ │ + ldrshteq r1, [sp], -lr │ │ │ │ + mlaeq lr, r0, r8, r9 │ │ │ │ + eoreq r9, lr, r8, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbf50 <__bss_end__@@Base+0xfe64a124> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8d38 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee14 │ │ │ │ - eorseq r1, sp, r2, ror ip │ │ │ │ - mlaeq lr, r8, r8, r9 │ │ │ │ - strhteq r9, [lr], -r0 │ │ │ │ + eorseq r1, sp, sl, lsr ip │ │ │ │ + eoreq r9, lr, r0, ror #16 │ │ │ │ + eoreq r9, lr, r8, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbf80 <__bss_end__@@Base+0xfe64a154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8d68 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edfc │ │ │ │ - eorseq r2, sp, sl, lsl r4 │ │ │ │ - ldrshteq r6, [r4], -r8 │ │ │ │ - eorseq r6, r4, ip, ror #26 │ │ │ │ + eorseq r2, sp, r2, ror #7 │ │ │ │ + eorseq r6, r4, r0, asr #25 │ │ │ │ + eorseq r6, r4, r4, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbfb0 <__bss_end__@@Base+0xfe64a184> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8d98 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [r2, #1008]! @ 0x3f0 │ │ │ │ - eorseq r2, sp, r8, ror #7 │ │ │ │ - eorseq r6, r4, r6, asr #25 │ │ │ │ - eorseq r6, r4, sl, asr #26 │ │ │ │ + ldrhteq r2, [sp], -r0 │ │ │ │ + eorseq r6, r4, lr, lsl #25 │ │ │ │ + eorseq r6, r4, r2, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdbfe0 <__bss_end__@@Base+0xfe64a1b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8dc8 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stcl 7, cr15, [sl, #1008] @ 0x3f0 │ │ │ │ - ldrhteq r2, [sp], -r8 │ │ │ │ - mlaseq r4, r6, ip, r6 │ │ │ │ - eorseq r6, r4, sl, lsr #26 │ │ │ │ + eorseq r2, sp, r0, lsl #7 │ │ │ │ + eorseq r6, r4, lr, asr ip │ │ │ │ + ldrshteq r6, [r4], -r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc010 <__bss_end__@@Base+0xfe64a1e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8df8 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edb4 │ │ │ │ - eorseq r2, sp, sl, lsl #7 │ │ │ │ - eorseq r6, r4, r8, ror #24 │ │ │ │ - eorseq r6, r4, r4, lsr sp │ │ │ │ + eorseq r2, sp, r2, asr r3 │ │ │ │ + eorseq r6, r4, r0, lsr ip │ │ │ │ + ldrshteq r6, [r4], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc040 <__bss_end__@@Base+0xfe64a214> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8e28 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed9c │ │ │ │ - eorseq r2, sp, sl, asr r3 │ │ │ │ - eorseq r6, r4, r8, lsr ip │ │ │ │ - eorseq r6, r4, ip, lsr #25 │ │ │ │ + eorseq r2, sp, r2, lsr #6 │ │ │ │ + eorseq r6, r4, r0, lsl #24 │ │ │ │ + eorseq r6, r4, r4, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc070 <__bss_end__@@Base+0xfe64a244> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8e58 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed84 │ │ │ │ - eorseq r2, sp, sl, lsr #6 │ │ │ │ - eorseq r6, r4, r8, lsl #24 │ │ │ │ - eorseq r6, r4, r4, lsl sp │ │ │ │ + ldrshteq r2, [sp], -r2 │ │ │ │ + ldrsbteq r6, [r4], -r0 │ │ │ │ + ldrsbteq r6, [r4], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc0a0 <__bss_end__@@Base+0xfe64a274> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8e88 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [sl, #-1008]! @ 0xfffffc10 │ │ │ │ - eorseq r2, sp, r0, ror #10 │ │ │ │ - ldrshteq r7, [r4], -sl │ │ │ │ - eorseq r7, r4, sl, ror fp │ │ │ │ + eorseq r2, sp, r8, lsr #10 │ │ │ │ + eorseq r7, r4, r2, asr #21 │ │ │ │ + eorseq r7, r4, r2, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc0d0 <__bss_end__@@Base+0xfe64a2a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288eb8 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r4, #-1008] @ 0xfffffc10 │ │ │ │ - eorseq r2, sp, lr, lsl #27 │ │ │ │ - eorseq sl, r4, r4, ror lr │ │ │ │ - eoreq r9, pc, r2, ror #5 │ │ │ │ + eorseq r2, sp, r6, asr sp │ │ │ │ + eorseq sl, r4, ip, lsr lr │ │ │ │ + eoreq r9, pc, sl, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc0fc <__bss_end__@@Base+0xfe64a2d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ andeq lr, r0, r0, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc110 <__bss_end__@@Base+0xfe64a2e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8ef8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed34 │ │ │ │ - eorseq r3, sp, sl, lsr #12 │ │ │ │ - ldrdeq r9, [lr], -r8 @ │ │ │ │ - strdeq r9, [lr], -r0 @ │ │ │ │ + ldrshteq r3, [sp], -r2 │ │ │ │ + eoreq r9, lr, r0, lsr #13 │ │ │ │ + strhteq r9, [lr], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc140 <__bss_end__@@Base+0xfe64a314> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c8f28 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed1c │ │ │ │ - eorseq r3, sp, r6, asr #16 │ │ │ │ - eoreq r9, lr, r8, lsr #13 │ │ │ │ - eoreq r9, lr, r0, asr #13 │ │ │ │ + eorseq r3, sp, lr, lsl #16 │ │ │ │ + eoreq r9, lr, r0, ror r6 │ │ │ │ + eoreq r9, lr, r8, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc170 <__bss_end__@@Base+0xfe64a344> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288f58 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4, #-1008] @ 0xfffffc10 │ │ │ │ - ldrshteq r3, [sp], -lr │ │ │ │ - eoreq r9, lr, r8, ror r6 │ │ │ │ - mlaeq lr, r2, r6, r9 │ │ │ │ + eorseq r3, sp, r6, asr #19 │ │ │ │ + eoreq r9, lr, r0, asr #12 │ │ │ │ + eoreq r9, lr, sl, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc19c <__bss_end__@@Base+0xfe64a370> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288f84 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [lr], #1008 @ 0x3f0 │ │ │ │ - ldrshteq r4, [sp], -lr │ │ │ │ - eoreq r9, lr, ip, asr #12 │ │ │ │ - eoreq r9, lr, r6, ror #12 │ │ │ │ + eorseq r4, sp, r6, asr #25 │ │ │ │ + eoreq r9, lr, r4, lsl r6 │ │ │ │ + eoreq r9, lr, lr, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc1c8 <__bss_end__@@Base+0xfe64a39c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288fb0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r8], {252} @ 0xfc │ │ │ │ - eorseq r4, sp, r6, ror lr │ │ │ │ - eoreq r9, lr, r0, lsr #12 │ │ │ │ - eoreq r9, lr, sl, lsr r6 │ │ │ │ + eorseq r4, sp, lr, lsr lr │ │ │ │ + eoreq r9, lr, r8, ror #11 │ │ │ │ + eoreq r9, lr, r2, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc1f4 <__bss_end__@@Base+0xfe64a3c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 288fdc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - eorseq r5, sp, r2, lsl r7 │ │ │ │ - strdeq r9, [lr], -r4 @ │ │ │ │ - eoreq r9, lr, lr, lsl #12 │ │ │ │ + ldrsbteq r5, [sp], -sl │ │ │ │ + strhteq r9, [lr], -ip │ │ │ │ + ldrdeq r9, [lr], -r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc220 <__bss_end__@@Base+0xfe64a3f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289008 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [ip], #1008 @ 0x3f0 │ │ │ │ - mlaseq sp, r6, r8, r5 │ │ │ │ - eoreq r9, lr, r8, asr #11 │ │ │ │ - eoreq r9, lr, r2, ror #11 │ │ │ │ + eorseq r5, sp, lr, asr r8 │ │ │ │ + mlaeq lr, r0, r5, r9 │ │ │ │ + eoreq r9, lr, sl, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc24c <__bss_end__@@Base+0xfe64a420> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289034 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r6], {252} @ 0xfc │ │ │ │ - eorseq r6, sp, r6, asr r2 │ │ │ │ - mlaeq lr, ip, r5, r9 │ │ │ │ - strhteq r9, [lr], -r6 │ │ │ │ + eorseq r6, sp, lr, lsl r2 │ │ │ │ + eoreq r9, lr, r4, ror #10 │ │ │ │ + eoreq r9, lr, lr, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc278 <__bss_end__@@Base+0xfe64a44c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289060 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r0], {252} @ 0xfc │ │ │ │ - eorseq r6, sp, sl, lsr #10 │ │ │ │ - eoreq r9, lr, r0, ror r5 │ │ │ │ - eoreq r9, lr, sl, lsl #11 │ │ │ │ + ldrshteq r6, [sp], -r2 │ │ │ │ + eoreq r9, lr, r8, lsr r5 │ │ │ │ + eoreq r9, lr, r2, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc2a4 <__bss_end__@@Base+0xfe64a478> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28908c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [sl], #-1008 @ 0xfffffc10 │ │ │ │ - eorseq r6, sp, r2, lsr #26 │ │ │ │ - eoreq r9, lr, r4, asr #10 │ │ │ │ - eoreq r9, lr, lr, asr r5 │ │ │ │ + eorseq r6, sp, sl, ror #25 │ │ │ │ + eoreq r9, lr, ip, lsl #10 │ │ │ │ + eoreq r9, lr, r6, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc2d0 <__bss_end__@@Base+0xfe64a4a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2890b8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, r4, cr12 @ │ │ │ │ - ldrhteq r7, [sp], -r6 │ │ │ │ - eoreq r9, lr, r8, lsl r5 │ │ │ │ - eoreq r9, lr, r2, lsr r5 │ │ │ │ + eorseq r7, sp, lr, ror r6 │ │ │ │ + eoreq r9, lr, r0, ror #9 │ │ │ │ + strdeq r9, [lr], -sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc2fc <__bss_end__@@Base+0xfe64a4d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2890e4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [lr], #-1008 @ 0xfffffc10 │ │ │ │ - eorseq r7, sp, lr, ror ip │ │ │ │ - eoreq r9, lr, ip, ror #9 │ │ │ │ - eoreq r9, lr, r6, lsl #10 │ │ │ │ + eorseq r7, sp, r6, asr #24 │ │ │ │ + strhteq r9, [lr], -r4 │ │ │ │ + eoreq r9, lr, lr, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc328 <__bss_end__@@Base+0xfe64a4fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9110 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stc 7, cr15, [r6], #-1008 @ 0xfffffc10 │ │ │ │ - eorseq r7, sp, r4, ror ip │ │ │ │ - eorseq lr, r6, r6, lsl lr │ │ │ │ - eorseq lr, r6, sl, lsr pc │ │ │ │ + eorseq r7, sp, ip, lsr ip │ │ │ │ + ldrsbteq lr, [r6], -lr │ │ │ │ + eorseq lr, r6, r2, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc358 <__bss_end__@@Base+0xfe64a52c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9140 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec10 │ │ │ │ - eorseq r7, sp, r6, asr #26 │ │ │ │ - eorseq lr, r6, r4, lsr #31 │ │ │ │ - ldrhteq lr, [r6], -ip │ │ │ │ + eorseq r7, sp, lr, lsl #26 │ │ │ │ + eorseq lr, r6, ip, ror #30 │ │ │ │ + eorseq lr, r6, r4, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc388 <__bss_end__@@Base+0xfe64a55c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289170 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fffc3190 <__bss_end__@@Base+0xff931364> │ │ │ │ - eorseq r7, sp, r2, ror #27 │ │ │ │ - eoreq r9, lr, r0, ror #8 │ │ │ │ - eoreq r9, lr, sl, ror r4 │ │ │ │ + eorseq r7, sp, sl, lsr #27 │ │ │ │ + eoreq r9, lr, r8, lsr #8 │ │ │ │ + eoreq r9, lr, r2, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc3b4 <__bss_end__@@Base+0xfe64a588> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28919c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffa431bc <__bss_end__@@Base+0xff3b1390> │ │ │ │ - eorseq r8, sp, sl │ │ │ │ - eoreq r9, lr, r4, lsr r4 │ │ │ │ - ldrdeq lr, [pc], -r6 @ │ │ │ │ + ldrsbteq r7, [sp], -r2 │ │ │ │ + strdeq r9, [lr], -ip @ │ │ │ │ + mlaeq pc, lr, r5, lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc3e0 <__bss_end__@@Base+0xfe64a5b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c91c8 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ bl ff4431ec <__bss_end__@@Base+0xfedb13c0> │ │ │ │ - ldrsbteq r7, [sp], -ip │ │ │ │ - ldrsbteq pc, [r6], -r6 @ │ │ │ │ - eorseq pc, r6, sl, lsr #14 │ │ │ │ + eorseq r7, sp, r4, lsr #31 │ │ │ │ + mlaseq r6, lr, r6, pc @ │ │ │ │ + ldrshteq pc, [r6], -r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc410 <__bss_end__@@Base+0xfe64a5e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c91f8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebb4 │ │ │ │ - eorseq r7, sp, lr, lsr #31 │ │ │ │ - ldrdeq r9, [lr], -r8 @ │ │ │ │ - strdeq r9, [lr], -r0 @ │ │ │ │ + eorseq r7, sp, r6, ror pc │ │ │ │ + eoreq r9, lr, r0, lsr #7 │ │ │ │ + strhteq r9, [lr], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc440 <__bss_end__@@Base+0xfe64a614> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289228 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe8c3248 <__bss_end__@@Base+0xfe23141c> │ │ │ │ - eorseq r8, sp, sl, lsr #5 │ │ │ │ - eoreq r9, lr, r8, lsr #7 │ │ │ │ - eoreq lr, pc, sl, asr #10 │ │ │ │ + eorseq r8, sp, r2, ror r2 │ │ │ │ + eoreq r9, lr, r0, ror r3 │ │ │ │ + eoreq lr, pc, r2, lsl r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc46c <__bss_end__@@Base+0xfe64a640> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9254 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb86 │ │ │ │ - eorseq r8, sp, lr, ror r2 │ │ │ │ - ldrshteq pc, [r6], -r8 @ │ │ │ │ - ldrshteq r0, [r5], -ip │ │ │ │ + eorseq r8, sp, r6, asr #4 │ │ │ │ + eorseq pc, r6, r0, asr #17 │ │ │ │ + eorseq r0, r5, r4, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc49c <__bss_end__@@Base+0xfe64a670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9284 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb6e │ │ │ │ - mlaseq sp, r6, r4, r8 │ │ │ │ - eoreq r9, lr, ip, asr #6 │ │ │ │ - eoreq lr, pc, ip, ror #9 │ │ │ │ + eorseq r8, sp, lr, asr r4 │ │ │ │ + eoreq r9, lr, r4, lsl r3 │ │ │ │ + strhteq lr, [pc], -r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc4cc <__bss_end__@@Base+0xfe64a6a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c92b4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb56 │ │ │ │ - eorseq r8, sp, r6, ror #8 │ │ │ │ - eoreq r9, lr, ip, lsl r3 │ │ │ │ - eoreq r9, lr, r4, lsr r3 │ │ │ │ + eorseq r8, sp, lr, lsr #8 │ │ │ │ + eoreq r9, lr, r4, ror #5 │ │ │ │ + strdeq r9, [lr], -ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc4fc <__bss_end__@@Base+0xfe64a6d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2892e4 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1143304 <__bss_end__@@Base+0xab14d8> │ │ │ │ - eorseq r8, sp, r2, ror r5 │ │ │ │ - eorseq pc, r6, r0, ror lr @ │ │ │ │ - eorseq pc, r6, r2, lsl #29 │ │ │ │ + eorseq r8, sp, sl, lsr r5 │ │ │ │ + eorseq pc, r6, r8, lsr lr @ │ │ │ │ + eorseq pc, r6, sl, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc528 <__bss_end__@@Base+0xfe64a6fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289310 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl bc3330 <__bss_end__@@Base+0x531504> │ │ │ │ - mlaseq sp, r2, r5, r8 │ │ │ │ - eoreq r9, lr, r0, asr #5 │ │ │ │ - ldrdeq r9, [lr], -sl @ │ │ │ │ + eorseq r8, sp, sl, asr r5 │ │ │ │ + eoreq r9, lr, r8, lsl #5 │ │ │ │ + eoreq r9, lr, r2, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc554 <__bss_end__@@Base+0xfe64a728> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 28933c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 64335c │ │ │ │ - eorseq r8, sp, lr, lsr #11 │ │ │ │ - mlaeq lr, r4, r2, r9 │ │ │ │ - eoreq r9, lr, lr, lsr #5 │ │ │ │ + eorseq r8, sp, r6, ror r5 │ │ │ │ + eoreq r9, lr, ip, asr r2 │ │ │ │ + eoreq r9, lr, r6, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc580 <__bss_end__@@Base+0xfe64a754> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289368 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b c3388 │ │ │ │ - ldrshteq r8, [sp], -r2 │ │ │ │ - eoreq r9, lr, r8, ror #4 │ │ │ │ - eoreq lr, pc, sl, lsl #8 │ │ │ │ + ldrhteq r8, [sp], -sl │ │ │ │ + eoreq r9, lr, r0, lsr r2 │ │ │ │ + ldrdeq lr, [pc], -r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc5ac <__bss_end__@@Base+0xfe64a780> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9394 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eae6 │ │ │ │ - eorseq r8, sp, sl, ror #11 │ │ │ │ - eoreq r9, lr, ip, lsr r2 │ │ │ │ - ldrdeq lr, [pc], -ip @ │ │ │ │ + ldrhteq r8, [sp], -r2 │ │ │ │ + eoreq r9, lr, r4, lsl #4 │ │ │ │ + eoreq lr, pc, r4, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc5dc <__bss_end__@@Base+0xfe64a7b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c93c4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eace │ │ │ │ - ldrhteq r8, [sp], -sl │ │ │ │ - eoreq r9, lr, ip, lsl #4 │ │ │ │ - eoreq r9, lr, r4, lsr #4 │ │ │ │ + eorseq r8, sp, r2, lsl #11 │ │ │ │ + ldrdeq r9, [lr], -r4 @ │ │ │ │ + eoreq r9, lr, ip, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc60c <__bss_end__@@Base+0xfe64a7e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c93f4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eab6 │ │ │ │ - mlaseq sp, r6, r6, r8 │ │ │ │ - ldrdeq r9, [lr], -ip @ │ │ │ │ - strdeq r9, [lr], -r4 @ │ │ │ │ + eorseq r8, sp, lr, asr r6 │ │ │ │ + eoreq r9, lr, r4, lsr #3 │ │ │ │ + strhteq r9, [lr], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc63c <__bss_end__@@Base+0xfe64a810> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289424 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fe943444 <__bss_end__@@Base+0xfe2b1618> │ │ │ │ - eorseq r8, sp, sl, lsl #14 │ │ │ │ - eoreq r9, lr, ip, lsr #3 │ │ │ │ - eoreq lr, pc, lr, asr #6 │ │ │ │ + ldrsbteq r8, [sp], -r2 │ │ │ │ + eoreq r9, lr, r4, ror r1 │ │ │ │ + eoreq lr, pc, r6, lsl r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc668 <__bss_end__@@Base+0xfe64a83c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9450 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea88 │ │ │ │ - ldrsbteq r8, [sp], -lr │ │ │ │ - eoreq r9, lr, r0, lsl #3 │ │ │ │ - mlaeq lr, r8, r1, r9 │ │ │ │ + eorseq r8, sp, r6, lsr #13 │ │ │ │ + eoreq r9, lr, r8, asr #2 │ │ │ │ + eoreq r9, lr, r0, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc698 <__bss_end__@@Base+0xfe64a86c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9480 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ b 1d434a4 <__bss_end__@@Base+0x16b1678> │ │ │ │ - eorseq r8, sp, ip, lsr #15 │ │ │ │ - eorseq r0, r7, lr, ror #10 │ │ │ │ - eorseq r0, r7, r6, lsl #11 │ │ │ │ + eorseq r8, sp, r4, ror r7 │ │ │ │ + eorseq r0, r7, r6, lsr r5 │ │ │ │ + eorseq r0, r7, lr, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc6c8 <__bss_end__@@Base+0xfe64a89c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c94b0 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ b 17434d4 <__bss_end__@@Base+0x10b16a8> │ │ │ │ - eorseq r8, sp, ip, ror r7 │ │ │ │ - eorseq r0, r7, lr, lsr r5 │ │ │ │ - eorseq r0, r7, sl, lsl #11 │ │ │ │ + eorseq r8, sp, r4, asr #14 │ │ │ │ + eorseq r0, r7, r6, lsl #10 │ │ │ │ + eorseq r0, r7, r2, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc6f8 <__bss_end__@@Base+0xfe64a8cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2894e0 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 11c3500 <__bss_end__@@Base+0xb316d4> │ │ │ │ - ldrhteq r8, [sp], -lr │ │ │ │ - mlaseq r7, r0, sp, r0 │ │ │ │ - eorseq r0, r7, sl, lsr #27 │ │ │ │ + eorseq r8, sp, r6, lsl #19 │ │ │ │ + eorseq r0, r7, r8, asr sp │ │ │ │ + eorseq r0, r7, r2, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc724 <__bss_end__@@Base+0xfe64a8f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c950c │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea2a │ │ │ │ - mlaseq sp, r2, r9, r8 │ │ │ │ - eorseq r0, r7, r4, ror #26 │ │ │ │ - mlaseq r7, r0, sp, r0 │ │ │ │ + eorseq r8, sp, sl, asr r9 │ │ │ │ + eorseq r0, r7, ip, lsr #26 │ │ │ │ + eorseq r0, r7, r8, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc754 <__bss_end__@@Base+0xfe64a928> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c953c │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea12 │ │ │ │ - eorseq r8, sp, r2, ror #18 │ │ │ │ - eorseq r0, r7, r4, lsr sp │ │ │ │ - eorseq r0, r7, r0, ror #26 │ │ │ │ + eorseq r8, sp, sl, lsr #18 │ │ │ │ + ldrshteq r0, [r7], -ip │ │ │ │ + eorseq r0, r7, r8, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc784 <__bss_end__@@Base+0xfe64a958> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c956c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9fa │ │ │ │ - eorseq r8, sp, sl, asr #28 │ │ │ │ - eoreq r9, lr, r4, rrx │ │ │ │ - eoreq r9, lr, ip, ror r0 │ │ │ │ + eorseq r8, sp, r2, lsl lr │ │ │ │ + eoreq r9, lr, ip, lsr #32 │ │ │ │ + eoreq r9, lr, r4, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc7b4 <__bss_end__@@Base+0xfe64a988> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c959c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e2 │ │ │ │ - eorseq r8, sp, lr, lsr #29 │ │ │ │ - eoreq r9, lr, r4, lsr r0 │ │ │ │ - ldrdeq lr, [pc], -r4 @ │ │ │ │ + eorseq r8, sp, r6, ror lr │ │ │ │ + strdeq r8, [lr], -ip @ │ │ │ │ + mlaeq pc, ip, r1, lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc7e4 <__bss_end__@@Base+0xfe64a9b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2895cc │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r9, sp, lr, lsr #32 │ │ │ │ - eoreq r9, lr, r4 │ │ │ │ - eoreq lr, pc, r6, lsr #3 │ │ │ │ + ldrshteq r8, [sp], -r6 │ │ │ │ + eoreq r8, lr, ip, asr #31 │ │ │ │ + eoreq lr, pc, lr, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc810 <__bss_end__@@Base+0xfe64a9e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c95f8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9b4 │ │ │ │ - eorseq r9, sp, r2 │ │ │ │ - ldrdeq r8, [lr], -r8 @ │ │ │ │ - strdeq r8, [lr], -r0 @ │ │ │ │ + eorseq r8, sp, sl, asr #31 │ │ │ │ + eoreq r8, lr, r0, lsr #31 │ │ │ │ + strhteq r8, [lr], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc840 <__bss_end__@@Base+0xfe64aa14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9628 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e99c │ │ │ │ - eorseq r9, sp, lr, lsr #9 │ │ │ │ - strdeq r1, [pc], -r4 @ │ │ │ │ - eoreq r1, pc, r8, lsl #28 │ │ │ │ + eorseq r9, sp, r6, ror r4 │ │ │ │ + strhteq r1, [pc], -ip │ │ │ │ + ldrdeq r1, [pc], -r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc870 <__bss_end__@@Base+0xfe64aa44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 289658 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r9, sp, sl, ror r5 │ │ │ │ - eoreq r4, pc, r4, lsl #30 │ │ │ │ - eoreq r4, pc, sl, lsl pc @ │ │ │ │ + eorseq r9, sp, r2, asr #10 │ │ │ │ + eoreq r4, pc, ip, asr #29 │ │ │ │ + eoreq r4, pc, r2, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc89c <__bss_end__@@Base+0xfe64aa70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9684 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e96e │ │ │ │ - eorseq r9, sp, lr, asr #10 │ │ │ │ - ldrdeq r4, [pc], -r8 @ │ │ │ │ - eoreq r4, pc, r8, lsr #30 │ │ │ │ + eorseq r9, sp, r6, lsl r5 │ │ │ │ + eoreq r4, pc, r0, lsr #29 │ │ │ │ + strdeq r4, [pc], -r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc8cc <__bss_end__@@Base+0xfe64aaa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c96b4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e956 │ │ │ │ - eorseq r9, sp, lr, lsl r5 │ │ │ │ - eoreq r4, pc, r8, lsr #29 │ │ │ │ - strdeq r4, [pc], -r8 @ │ │ │ │ + eorseq r9, sp, r6, ror #9 │ │ │ │ + eoreq r4, pc, r0, ror lr @ │ │ │ │ + eoreq r4, pc, r0, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc8fc <__bss_end__@@Base+0xfe64aad0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c96e4 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e93e │ │ │ │ - eorseq r9, sp, r4, lsr r8 │ │ │ │ - eorseq r3, r7, r6, lsr r0 │ │ │ │ - eorseq r3, r7, r4, lsl #1 │ │ │ │ + ldrshteq r9, [sp], -ip │ │ │ │ + ldrshteq r2, [r7], -lr │ │ │ │ + eorseq r3, r7, ip, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc92c <__bss_end__@@Base+0xfe64ab00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9714 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmdb r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r9, sp, r0, lsr #21 │ │ │ │ - eorseq r3, r7, r2, lsl r8 │ │ │ │ - eorseq pc, r1, lr, asr #19 │ │ │ │ + eorseq r9, sp, r8, ror #20 │ │ │ │ + ldrsbteq r3, [r7], -sl │ │ │ │ + mlaseq r1, r6, r9, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc95c <__bss_end__@@Base+0xfe64ab30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9744 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stmdb ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - eorseq r9, sp, r0, ror sl │ │ │ │ - eorseq r3, r7, r2, ror #15 │ │ │ │ - mlaseq r1, lr, r9, pc @ │ │ │ │ + eorseq r9, sp, r8, lsr sl │ │ │ │ + eorseq r3, r7, sl, lsr #15 │ │ │ │ + eorseq pc, r1, r6, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc98c <__bss_end__@@Base+0xfe64ab60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c9774 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldm r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r9, sp, r0, asr #20 │ │ │ │ - ldrhteq r3, [r7], -r2 │ │ │ │ - ldrshteq r3, [r7], -sl │ │ │ │ + eorseq r9, sp, r8, lsl #20 │ │ │ │ + eorseq r3, r7, sl, ror r7 │ │ │ │ + eorseq r3, r7, r2, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc9bc <__bss_end__@@Base+0xfe64ab90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2897a4 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldm lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - eorseq r9, sp, r6, lsr ip │ │ │ │ - eorseq r3, r7, r8, ror #25 │ │ │ │ - eorseq r3, r7, r2, lsl #26 │ │ │ │ + ldrshteq r9, [sp], -lr │ │ │ │ + ldrhteq r3, [r7], -r0 │ │ │ │ + eorseq r3, r7, sl, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fecdc9e8 <__bss_end__@@Base+0xfe64abbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 2c97d0 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8c8 │ │ │ │ - eorseq sl, sp, lr, lsl r1 │ │ │ │ - ldrhteq r5, [r7], -r8 │ │ │ │ - ldrsbteq r5, [r7], -r0 │ │ │ │ + eorseq sl, sp, r6, ror #1 │ │ │ │ + eorseq r5, r7, r0, lsl #3 │ │ │ │ + mlaseq r7, r8, r1, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b853 │ │ │ │ + svclt 0x0000b833 │ │ │ │ andeq r1, r0, r9, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b84b │ │ │ │ + svclt 0x0000b82b │ │ │ │ muleq r2, r9, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b843 │ │ │ │ + svclt 0x0000b823 │ │ │ │ andeq r1, r3, r9, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b83b │ │ │ │ + svclt 0x0000b81b │ │ │ │ @ instruction: 0x00031bbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b833 │ │ │ │ + svclt 0x0000b813 │ │ │ │ @ instruction: 0x00031bb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b82b │ │ │ │ + svclt 0x0000b80b │ │ │ │ andeq r5, r3, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b823 │ │ │ │ + svclt 0x0000b803 │ │ │ │ strdeq sl, [r3], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b81b │ │ │ │ + @ instruction: 0xf2b84478 │ │ │ │ + svclt 0x0000bffb │ │ │ │ strdeq sl, [r3], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b813 │ │ │ │ + @ instruction: 0xf2b84478 │ │ │ │ + svclt 0x0000bff3 │ │ │ │ andeq ip, r3, r1, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b80b │ │ │ │ + @ instruction: 0xf2b84478 │ │ │ │ + svclt 0x0000bfeb │ │ │ │ andeq sp, r3, r9, lsl #19 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b94478 │ │ │ │ - svclt 0x0000b803 │ │ │ │ + @ instruction: 0xf2b84478 │ │ │ │ + svclt 0x0000bfe3 │ │ │ │ andeq pc, r3, r9, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bffb │ │ │ │ + svclt 0x0000bfdb │ │ │ │ andeq r5, r5, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bff3 │ │ │ │ + svclt 0x0000bfd3 │ │ │ │ andeq r6, r5, r5, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfeb │ │ │ │ + svclt 0x0000bfcb │ │ │ │ andeq r7, r5, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfe3 │ │ │ │ + svclt 0x0000bfc3 │ │ │ │ andeq r8, r5, r9, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfdb │ │ │ │ + svclt 0x0000bfbb │ │ │ │ andeq sl, r5, sp, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfd3 │ │ │ │ + svclt 0x0000bfb3 │ │ │ │ muleq r5, sp, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfcb │ │ │ │ + svclt 0x0000bfab │ │ │ │ strdeq fp, [r5], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfc3 │ │ │ │ + svclt 0x0000bfa3 │ │ │ │ muleq r5, sp, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfbb │ │ │ │ + svclt 0x0000bf9b │ │ │ │ andeq ip, r5, r1, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfb3 │ │ │ │ + svclt 0x0000bf93 │ │ │ │ andeq sp, r5, sp, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfab │ │ │ │ + svclt 0x0000bf8b │ │ │ │ andeq sp, r5, r5, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bfa3 │ │ │ │ + svclt 0x0000bf83 │ │ │ │ @ instruction: 0x00063ab9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf9b │ │ │ │ + svclt 0x0000bf7b │ │ │ │ @ instruction: 0x00066fb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf93 │ │ │ │ + svclt 0x0000bf73 │ │ │ │ andeq r7, r6, sp, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf8b │ │ │ │ + svclt 0x0000bf6b │ │ │ │ andeq sl, r6, r9, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf83 │ │ │ │ + svclt 0x0000bf63 │ │ │ │ andeq fp, r6, r1, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf7b │ │ │ │ + svclt 0x0000bf5b │ │ │ │ andeq fp, r6, sp, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf73 │ │ │ │ + svclt 0x0000bf53 │ │ │ │ @ instruction: 0x0006c4b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf6b │ │ │ │ + svclt 0x0000bf4b │ │ │ │ ldrdeq sp, [r6], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf63 │ │ │ │ + svclt 0x0000bf43 │ │ │ │ andeq sp, r6, r1, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf5b │ │ │ │ + svclt 0x0000bf3b │ │ │ │ andeq pc, r6, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf53 │ │ │ │ + svclt 0x0000bf33 │ │ │ │ andeq pc, r6, sp, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf4b │ │ │ │ + svclt 0x0000bf2b │ │ │ │ andeq r0, r7, sp, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf43 │ │ │ │ + svclt 0x0000bf23 │ │ │ │ andeq r0, r7, sp, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf3b │ │ │ │ + svclt 0x0000bf1b │ │ │ │ andeq r0, r7, r5, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf33 │ │ │ │ + svclt 0x0000bf13 │ │ │ │ ldrdeq r1, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf2b │ │ │ │ + svclt 0x0000bf0b │ │ │ │ strdeq r1, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf23 │ │ │ │ + svclt 0x0000bf03 │ │ │ │ andeq r2, r7, r5, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf1b │ │ │ │ + svclt 0x0000befb │ │ │ │ andeq r5, r7, r5, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf13 │ │ │ │ + svclt 0x0000bef3 │ │ │ │ andeq r6, r7, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf0b │ │ │ │ + svclt 0x0000beeb │ │ │ │ andeq r6, r7, sp, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bf03 │ │ │ │ + svclt 0x0000bee3 │ │ │ │ andeq r8, r7, r9, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000befb │ │ │ │ + svclt 0x0000bedb │ │ │ │ andeq r9, r7, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bef3 │ │ │ │ + svclt 0x0000bed3 │ │ │ │ andeq sp, r7, r1, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000beeb │ │ │ │ + svclt 0x0000becb │ │ │ │ muleq r8, sp, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bee3 │ │ │ │ + svclt 0x0000bec3 │ │ │ │ andeq r3, r8, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bedb │ │ │ │ + svclt 0x0000bebb │ │ │ │ andeq r6, r8, r5, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bed3 │ │ │ │ + svclt 0x0000beb3 │ │ │ │ muleq r8, sp, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000becb │ │ │ │ + svclt 0x0000beab │ │ │ │ strdeq r9, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bec3 │ │ │ │ + svclt 0x0000bea3 │ │ │ │ andeq pc, r8, r1, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bebb │ │ │ │ + svclt 0x0000be9b │ │ │ │ andeq pc, r8, sp, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000beb3 │ │ │ │ + svclt 0x0000be93 │ │ │ │ andeq r0, r9, r5, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000beab │ │ │ │ + svclt 0x0000be8b │ │ │ │ andeq r0, r9, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bea3 │ │ │ │ + svclt 0x0000be83 │ │ │ │ ldrdeq r1, [r9], -r1 @ │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be9b │ │ │ │ + svclt 0x0000be7b │ │ │ │ andeq r1, r9, r1, asr r7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be93 │ │ │ │ + svclt 0x0000be73 │ │ │ │ andeq r4, r9, sp, lsr #30 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ vext.8 d3, d6, d8, #0 │ │ │ │ - svclt 0x0000bea3 │ │ │ │ + svclt 0x0000be83 │ │ │ │ subeq r8, lr, r6, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be83 │ │ │ │ + svclt 0x0000be63 │ │ │ │ andeq r3, sl, r9, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be7b │ │ │ │ + svclt 0x0000be5b │ │ │ │ andeq r4, sl, sp, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be73 │ │ │ │ + svclt 0x0000be53 │ │ │ │ andeq r6, sl, sp, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be6b │ │ │ │ + svclt 0x0000be4b │ │ │ │ andeq fp, fp, r5, lsl #22 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be63 │ │ │ │ + svclt 0x0000be43 │ │ │ │ strdeq r0, [ip], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be5b │ │ │ │ + svclt 0x0000be3b │ │ │ │ andeq r0, ip, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be53 │ │ │ │ + svclt 0x0000be33 │ │ │ │ andeq r0, ip, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be4b │ │ │ │ + svclt 0x0000be2b │ │ │ │ ldrdeq r1, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be43 │ │ │ │ + svclt 0x0000be23 │ │ │ │ andeq r2, ip, r1, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be3b │ │ │ │ + svclt 0x0000be1b │ │ │ │ andeq r2, ip, r9, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be33 │ │ │ │ + svclt 0x0000be13 │ │ │ │ andeq r3, ip, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be2b │ │ │ │ + svclt 0x0000be0b │ │ │ │ andeq r3, ip, sp, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be23 │ │ │ │ + svclt 0x0000be03 │ │ │ │ andeq r3, ip, r5, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be1b │ │ │ │ + svclt 0x0000bdfb │ │ │ │ andeq r4, ip, r1, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be13 │ │ │ │ + svclt 0x0000bdf3 │ │ │ │ andeq r4, ip, r5, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be0b │ │ │ │ + svclt 0x0000bdeb │ │ │ │ ldrdeq r4, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000be03 │ │ │ │ + svclt 0x0000bde3 │ │ │ │ andeq r5, ip, r9, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdfb │ │ │ │ + svclt 0x0000bddb │ │ │ │ ldrdeq r5, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdf3 │ │ │ │ + svclt 0x0000bdd3 │ │ │ │ andeq r5, ip, sp, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdeb │ │ │ │ + svclt 0x0000bdcb │ │ │ │ andeq r5, ip, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bde3 │ │ │ │ + svclt 0x0000bdc3 │ │ │ │ andeq r6, ip, r9, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bddb │ │ │ │ + svclt 0x0000bdbb │ │ │ │ andeq r9, ip, r1, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdd3 │ │ │ │ + svclt 0x0000bdb3 │ │ │ │ andeq r0, sp, r9 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdcb │ │ │ │ + svclt 0x0000bdab │ │ │ │ andeq r8, sp, r5, lsl r7 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdc3 │ │ │ │ + svclt 0x0000bda3 │ │ │ │ muleq sp, r1, pc @ │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldcllt 2, cr15, [r4, #728] @ 0x2d8 │ │ │ │ + ldclt 2, cr15, [r4, #728]! @ 0x2d8 │ │ │ │ subeq r9, lr, sl, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdb5 │ │ │ │ + svclt 0x0000bd95 │ │ │ │ andeq sp, lr, r5, asr #18 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bdad │ │ │ │ + svclt 0x0000bd8d │ │ │ │ andeq r3, pc, r1, asr #11 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldclt 2, cr15, [lr, #728]! @ 0x2d8 │ │ │ │ + ldclt 2, cr15, [lr, #728] @ 0x2d8 │ │ │ │ subeq r9, pc, sl, asr sl @ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecdcf80 <__bss_end__@@Base+0xfe64b154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ blmi 7b1fa0 <__bss_end__@@Base+0x120174> │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - @ instruction: 0xf924f236 │ │ │ │ + @ instruction: 0xf904f236 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - @ instruction: 0xf896f2ac │ │ │ │ + @ instruction: 0xf876f2ac │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ blmi 59c140 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 24e9dc │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - @ instruction: 0xf886f2ac │ │ │ │ + @ instruction: 0xf866f2ac │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ subeq r6, r1, sl, ror r9 │ │ │ │ andeq r1, r0, r0, lsl #5 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ - mlaseq r1, sl, sp, r8 │ │ │ │ + eorseq r8, r1, r2, ror #26 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ - eorseq r8, r1, lr, lsl #27 │ │ │ │ + eorseq r8, r1, r6, asr sp │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd59 │ │ │ │ + svclt 0x0000bd39 │ │ │ │ andeq r9, pc, r1, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd51 │ │ │ │ + svclt 0x0000bd31 │ │ │ │ andeq sl, pc, r1, ror ip @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd49 │ │ │ │ + svclt 0x0000bd29 │ │ │ │ @ instruction: 0x000fb1b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd41 │ │ │ │ + svclt 0x0000bd21 │ │ │ │ andeq fp, pc, r9, lsr pc @ │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ vshr.s32 q1, q14, #10 │ │ │ │ - svclt 0x0000bd4d │ │ │ │ + svclt 0x0000bd2d │ │ │ │ subeq sl, pc, r0, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd2d │ │ │ │ + svclt 0x0000bd0d │ │ │ │ @ instruction: 0x00102cbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd25 │ │ │ │ + svclt 0x0000bd05 │ │ │ │ andseq r5, r0, sp, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd1d │ │ │ │ + svclt 0x0000bcfd │ │ │ │ andseq r6, r0, sp, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd15 │ │ │ │ + svclt 0x0000bcf5 │ │ │ │ andseq sp, r3, r1, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd0d │ │ │ │ + svclt 0x0000bced │ │ │ │ andseq r6, r4, r5, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bd05 │ │ │ │ + svclt 0x0000bce5 │ │ │ │ @ instruction: 0x00156bd5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bcfd │ │ │ │ + svclt 0x0000bcdd │ │ │ │ andseq r6, r5, r1, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fecdd0d4 <__bss_end__@@Base+0xfe64b2a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fd0008 │ │ │ │ @ instruction: 0xf104e84a │ │ │ │ vext.8 q0, q3, q6, #0 │ │ │ │ - bmi 7858c4 <__bss_end__@@Base+0xf3a98> │ │ │ │ + bmi 785844 <__bss_end__@@Base+0xf3a18> │ │ │ │ blmi 7570f0 <__bss_end__@@Base+0xc52c4> │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ ldc 7, cr15, [lr, #1008] @ 0x3f0 │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ @@ -2338,474 +2338,474 @@ │ │ │ │ @ instruction: 0x2100ed94 │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ vmla.i d22, d3, d0[5] │ │ │ │ - stmdami sl, {r0, r1, r3, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - cdplt 2, 11, cr15, cr4, cr4, {7} │ │ │ │ + cdplt 2, 9, cr15, cr4, cr4, {7} │ │ │ │ subseq r9, r0, lr, ror #12 │ │ │ │ subeq r6, r1, r0, lsl r8 │ │ │ │ andeq r3, r0, r4, lsr #10 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r2, r0, r4, asr r0 │ │ │ │ andeq r3, r0, r0, ror r1 │ │ │ │ andseq r8, r5, fp, ror pc │ │ │ │ andseq r9, r5, r5, lsr r1 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xf15a4479 │ │ │ │ svclt 0x0000b8e5 │ │ │ │ - eorseq r2, ip, r4, ror r8 │ │ │ │ + eorseq r2, ip, ip, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc9b │ │ │ │ + svclt 0x0000bc7b │ │ │ │ andseq fp, r5, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc93 │ │ │ │ + svclt 0x0000bc73 │ │ │ │ andseq ip, r5, r1, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc8b │ │ │ │ + svclt 0x0000bc6b │ │ │ │ @ instruction: 0x0015c5fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc83 │ │ │ │ + svclt 0x0000bc63 │ │ │ │ andseq lr, r5, r5, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc7b │ │ │ │ + svclt 0x0000bc5b │ │ │ │ andseq pc, r5, r1, lsl sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc73 │ │ │ │ - andseq sl, r6, sp, asr #21 │ │ │ │ + svclt 0x0000bc53 │ │ │ │ + andseq sl, r6, sp, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fecdd1e8 <__bss_end__@@Base+0xfe64b3bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ - blmi 409fb0 │ │ │ │ + blmi 409fb0 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7fb9301 │ │ │ │ stmdami r7, {r1, r3, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ hvccs 1096 @ 0x448 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7fbeb04 │ │ │ │ svclt 0x0000bb5d │ │ │ │ - @ instruction: 0x0016bdb7 │ │ │ │ + andseq fp, r6, r7, ror sp │ │ │ │ subeq r9, r2, r6, lsl #21 │ │ │ │ subeq r9, r2, r0, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc49 │ │ │ │ - andseq fp, r6, r9, ror #31 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc41 │ │ │ │ - andseq ip, r6, r9, ror #4 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc39 │ │ │ │ - andseq lr, r6, sp, asr #8 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bc31 │ │ │ │ - andseq pc, r6, r5, lsr fp @ │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bc29 │ │ │ │ - andseq pc, r6, sp, lsl #26 │ │ │ │ + andseq fp, r6, r9, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bc21 │ │ │ │ - mulseq r7, sp, r6 │ │ │ │ + andseq ip, r6, r9, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bc19 │ │ │ │ - andseq r0, r7, r9, lsr #13 │ │ │ │ + andseq lr, r6, sp, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bc11 │ │ │ │ - @ instruction: 0x001709f1 │ │ │ │ + @ instruction: 0x0016faf5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bc09 │ │ │ │ - andseq r1, r7, r1, asr r6 │ │ │ │ + andseq pc, r6, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bc01 │ │ │ │ - andseq r2, r7, sp, lsl r5 │ │ │ │ + andseq r0, r7, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bbf9 │ │ │ │ - andseq r6, r7, r1, lsr sp │ │ │ │ + andseq r0, r7, r9, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bbf1 │ │ │ │ - andseq r7, r7, r9, asr #19 │ │ │ │ + @ instruction: 0x001709b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bbe9 │ │ │ │ - andseq ip, r7, r1, lsr #23 │ │ │ │ + andseq r1, r7, r1, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bbe1 │ │ │ │ - andseq ip, r7, r1, ror pc │ │ │ │ + @ instruction: 0x001724dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bbd9 │ │ │ │ - @ instruction: 0x0017d7b1 │ │ │ │ + @ instruction: 0x00176cf1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bbd1 │ │ │ │ - andseq lr, r7, r1, asr #2 │ │ │ │ + andseq r7, r7, r9, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bbc9 │ │ │ │ - mulseq r7, r9, r4 │ │ │ │ + andseq ip, r7, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bbc1 │ │ │ │ - andseq r0, r8, r9, asr #4 │ │ │ │ + andseq ip, r7, r1, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bbb9 │ │ │ │ - andseq r1, r8, sp, lsr #4 │ │ │ │ + andseq sp, r7, r1, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bbb1 │ │ │ │ - andseq r3, r8, r5, asr #32 │ │ │ │ + andseq lr, r7, r1, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bba9 │ │ │ │ - andseq r4, r8, sp, lsr #14 │ │ │ │ + andseq lr, r7, r9, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bba1 │ │ │ │ - @ instruction: 0x00184cb9 │ │ │ │ + andseq r0, r8, r9, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bb99 │ │ │ │ - andseq sl, r8, r5, lsr #26 │ │ │ │ + andseq r1, r8, sp, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bb91 │ │ │ │ - andseq fp, r8, r5, asr #10 │ │ │ │ + andseq r3, r8, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bb89 │ │ │ │ - andseq fp, r8, r9, ror r8 │ │ │ │ + andseq r4, r8, sp, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bb81 │ │ │ │ - andseq ip, r8, sp, ror r0 │ │ │ │ + andseq r4, r8, r9, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bb79 │ │ │ │ - @ instruction: 0x0018c2b1 │ │ │ │ + andseq sl, r8, r5, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bb71 │ │ │ │ - andseq ip, r8, r9, lsl r8 │ │ │ │ + andseq fp, r8, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bb69 │ │ │ │ - andseq pc, r8, r9, lsr #23 │ │ │ │ + andseq fp, r8, r9, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bb61 │ │ │ │ - andseq pc, r8, sp, lsr #29 │ │ │ │ + andseq ip, r8, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bb59 │ │ │ │ - andseq r0, r9, sp, lsl r0 │ │ │ │ + andseq ip, r8, r1, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bb51 │ │ │ │ - andseq r0, r9, r1, lsl #12 │ │ │ │ + @ instruction: 0x0018c7d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bb49 │ │ │ │ - mulseq r9, r1, sp │ │ │ │ + andseq pc, r8, r9, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000bb41 │ │ │ │ - andseq pc, r9, r5, asr #12 │ │ │ │ + andseq pc, r8, sp, ror #28 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b84478 │ │ │ │ + svclt 0x0000bb39 │ │ │ │ + @ instruction: 0x0018ffdd │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b84478 │ │ │ │ + svclt 0x0000bb31 │ │ │ │ + andseq r0, r9, r1, asr #11 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b84478 │ │ │ │ + svclt 0x0000bb29 │ │ │ │ + andseq r0, r9, r1, asr sp │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b84478 │ │ │ │ + svclt 0x0000bb21 │ │ │ │ + andseq pc, r9, r5, lsl #12 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - bllt 1642d24 <__bss_end__@@Base+0xfb0ef8> │ │ │ │ + bllt e42d24 <__bss_end__@@Base+0x7b0ef8> │ │ │ │ subseq r9, r0, r6, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fecdd458 <__bss_end__@@Base+0xfe64b62c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ @ instruction: 0xf1b40090 │ │ │ │ - @ instruction: 0xf104ffaf │ │ │ │ + @ instruction: 0xf104ff8f │ │ │ │ @ instruction: 0xf1b40060 │ │ │ │ - @ instruction: 0xf104ffab │ │ │ │ + @ instruction: 0xf104ff8b │ │ │ │ @ instruction: 0xf1b400c0 │ │ │ │ - @ instruction: 0xf104ffa7 │ │ │ │ + @ instruction: 0xf104ff87 │ │ │ │ @ instruction: 0xf1b400f0 │ │ │ │ - @ instruction: 0xf504ffa3 │ │ │ │ + @ instruction: 0xf504ff83 │ │ │ │ @ instruction: 0xf1b47090 │ │ │ │ - @ instruction: 0xf104ff9f │ │ │ │ + @ instruction: 0xf104ff7f │ │ │ │ @ instruction: 0xf1b40030 │ │ │ │ - qadd8mi pc, r0, fp @ │ │ │ │ - @ instruction: 0xff98f1b4 │ │ │ │ + qsub16mi pc, r0, fp @ │ │ │ │ + @ instruction: 0xff78f1b4 │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xff94f1b4 │ │ │ │ + @ instruction: 0xff74f1b4 │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xff90f1b4 │ │ │ │ + @ instruction: 0xff70f1b4 │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xff8cf1b4 │ │ │ │ + @ instruction: 0xff6cf1b4 │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xff88f1b4 │ │ │ │ + @ instruction: 0xff68f1b4 │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xff84f1b4 │ │ │ │ + @ instruction: 0xff64f1b4 │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xff80f1b4 │ │ │ │ + @ instruction: 0xff60f1b4 │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xff7cf1b4 │ │ │ │ + @ instruction: 0xff5cf1b4 │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xff78f1b4 │ │ │ │ + @ instruction: 0xff58f1b4 │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xff74f1b4 │ │ │ │ + @ instruction: 0xff54f1b4 │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xff70f1b4 │ │ │ │ + @ instruction: 0xff50f1b4 │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xff6cf1b4 │ │ │ │ + @ instruction: 0xff4cf1b4 │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xff68f1b4 │ │ │ │ + @ instruction: 0xff48f1b4 │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xff64f1b4 │ │ │ │ + @ instruction: 0xff44f1b4 │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xff60f1b4 │ │ │ │ + @ instruction: 0xff40f1b4 │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xff5cf1b4 │ │ │ │ + @ instruction: 0xff3cf1b4 │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xff58f1b4 │ │ │ │ + @ instruction: 0xff38f1b4 │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - @ instruction: 0xff54f1b4 │ │ │ │ + @ instruction: 0xff34f1b4 │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xff50f1b4 │ │ │ │ + @ instruction: 0xff30f1b4 │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0xff4cf1b4 │ │ │ │ + @ instruction: 0xff2cf1b4 │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xff48f1b4 │ │ │ │ + @ instruction: 0xff28f1b4 │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - @ instruction: 0xff44f1b4 │ │ │ │ + @ instruction: 0xff24f1b4 │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - svclt 0x003ef1b4 │ │ │ │ + svclt 0x001ef1b4 │ │ │ │ subeq sl, r0, r8, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000bab3 │ │ │ │ - andseq sl, fp, r9, lsr #30 │ │ │ │ + svclt 0x0000ba93 │ │ │ │ + andseq sl, fp, r9, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000baab │ │ │ │ - andseq fp, fp, sp, asr #3 │ │ │ │ + svclt 0x0000ba8b │ │ │ │ + andseq fp, fp, sp, lsl #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000baa3 │ │ │ │ - mulseq fp, r1, r3 │ │ │ │ + svclt 0x0000ba83 │ │ │ │ + andseq sp, fp, r1, asr r3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba9b │ │ │ │ - @ instruction: 0x001bedf1 │ │ │ │ + svclt 0x0000ba7b │ │ │ │ + @ instruction: 0x001bedb1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba93 │ │ │ │ - andseq pc, fp, r1, ror #21 │ │ │ │ + svclt 0x0000ba73 │ │ │ │ + andseq pc, fp, r1, lsr #21 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba8b │ │ │ │ - @ instruction: 0x001c74dd │ │ │ │ + svclt 0x0000ba6b │ │ │ │ + mulseq ip, sp, r4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba83 │ │ │ │ - mulseq ip, sp, r1 │ │ │ │ + svclt 0x0000ba63 │ │ │ │ + andseq r8, ip, sp, asr r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba7b │ │ │ │ - andseq r8, ip, r1, lsr r8 │ │ │ │ + svclt 0x0000ba5b │ │ │ │ + @ instruction: 0x001c87f1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba73 │ │ │ │ - andseq fp, ip, sp, ror #14 │ │ │ │ + svclt 0x0000ba53 │ │ │ │ + andseq fp, ip, sp, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fecdd5e8 <__bss_end__@@Base+0xfe64b7bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ vext.8 d9, d6, d1, #0 │ │ │ │ - stmdals r1, {r0, r1, r3, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r1, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 2c4578 │ │ │ │ - ldmiblt r0, {r1, r3, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ + ldmdblt r0!, {r1, r3, r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ subseq r9, r0, lr, ror #7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba55 │ │ │ │ - @ instruction: 0x001d6dfd │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba4d │ │ │ │ - @ instruction: 0x001da4d5 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba45 │ │ │ │ - andseq sl, sp, r1, asr #22 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ - svclt 0x0000ba3d │ │ │ │ - andseq pc, sp, r1, ror #8 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000ba35 │ │ │ │ - andseq r7, pc, sp, ror #25 │ │ │ │ + @ instruction: 0x001d6dbd │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000ba2d │ │ │ │ - andseq r9, pc, r1, ror #2 │ │ │ │ + mulseq sp, r5, r4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000ba25 │ │ │ │ - @ instruction: 0x001fb3fd │ │ │ │ + andseq sl, sp, r1, lsl #22 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000ba1d │ │ │ │ - @ instruction: 0x001fb4d9 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + andseq pc, sp, r1, lsr #8 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000ba15 │ │ │ │ - andseq fp, pc, r5, lsr #26 │ │ │ │ + andseq r7, pc, sp, lsr #25 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000ba0d │ │ │ │ - andseq ip, pc, sp, asr lr @ │ │ │ │ + andseq r9, pc, r1, lsr #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000ba05 │ │ │ │ - andseq lr, pc, sp, ror #24 │ │ │ │ + @ instruction: 0x001fb3bd │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b9fd │ │ │ │ - mlaeq r0, sp, r6, r1 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + mulseq pc, r9, r4 @ │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b9f5 │ │ │ │ - eoreq r4, r0, r1, lsr r0 │ │ │ │ + andseq fp, pc, r5, ror #25 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b9ed │ │ │ │ - eoreq r8, r0, r1, ror #19 │ │ │ │ + andseq ip, pc, sp, lsl lr @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b9e5 │ │ │ │ - eoreq sl, r0, r1, ror r3 │ │ │ │ + andseq lr, pc, sp, lsr #24 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b9dd │ │ │ │ - eoreq sl, r0, r9, lsr #19 │ │ │ │ + eoreq r1, r0, sp, asr r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b9d5 │ │ │ │ - eoreq fp, r0, r9, lsr r0 │ │ │ │ + strdeq r3, [r0], -r1 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b9cd │ │ │ │ - eoreq r0, r1, r1, asr sl │ │ │ │ + eoreq r8, r0, r1, lsr #19 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b9c5 │ │ │ │ - eoreq r2, r1, r1, lsl #20 │ │ │ │ + eoreq sl, r0, r1, lsr r3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b9bd │ │ │ │ - eoreq r5, r1, r1, asr r1 │ │ │ │ + eoreq sl, r0, r9, ror #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b9b5 │ │ │ │ - eoreq r9, r1, r5, ror #3 │ │ │ │ + strdeq sl, [r0], -r9 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b9ad │ │ │ │ - eoreq ip, r1, sp, lsl #21 │ │ │ │ + eoreq r0, r1, r1, lsl sl │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b9a5 │ │ │ │ - eoreq ip, r1, sp, lsr #23 │ │ │ │ + eoreq r2, r1, r1, asr #19 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b99d │ │ │ │ - strhteq pc, [r1], -sp @ │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + eoreq r5, r1, r1, lsl r1 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b995 │ │ │ │ - ldrdeq r8, [r2], -r5 @ │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + eoreq r9, r1, r5, lsr #3 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b98d │ │ │ │ - eoreq r9, r2, r5, asr r4 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + eoreq ip, r1, sp, asr #20 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b985 │ │ │ │ - eoreq sl, r2, r1, lsl r2 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + eoreq ip, r1, sp, ror #22 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b97d │ │ │ │ - strhteq sl, [r2], -r9 │ │ │ │ + eoreq pc, r1, sp, ror ip @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b975 │ │ │ │ - eoreq sl, r2, r9, lsl #16 │ │ │ │ + mlaeq r2, r5, pc, r8 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b96d │ │ │ │ - eoreq sl, r2, sp, asr #20 │ │ │ │ + eoreq r9, r2, r5, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b965 │ │ │ │ - eoreq sl, r2, r1, lsr #31 │ │ │ │ + ldrdeq sl, [r2], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b95d │ │ │ │ - eoreq fp, r2, r5, ror #11 │ │ │ │ + eoreq sl, r2, r9, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b955 │ │ │ │ - eoreq lr, r2, r1, ror #15 │ │ │ │ + eoreq sl, r2, r9, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b94d │ │ │ │ - eoreq lr, r2, r1, lsr #23 │ │ │ │ + eoreq sl, r2, sp, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b945 │ │ │ │ - eoreq pc, r2, r1, ror #7 │ │ │ │ + eoreq sl, r2, r1, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b93d │ │ │ │ - eoreq r1, r3, r9, lsl #12 │ │ │ │ + eoreq fp, r2, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b935 │ │ │ │ - eoreq r1, r3, r9, ror #25 │ │ │ │ + eoreq lr, r2, r1, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf2b84478 │ │ │ │ svclt 0x0000b92d │ │ │ │ - eoreq r2, r3, r9, asr #2 │ │ │ │ + eoreq lr, r2, r1, ror #22 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b84478 │ │ │ │ + svclt 0x0000b925 │ │ │ │ + eoreq pc, r2, r1, lsr #7 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b84478 │ │ │ │ + svclt 0x0000b91d │ │ │ │ + eoreq r1, r3, r9, asr #11 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b84478 │ │ │ │ + svclt 0x0000b915 │ │ │ │ + eoreq r1, r3, r9, lsr #25 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf2b84478 │ │ │ │ + svclt 0x0000b90d │ │ │ │ + eoreq r2, r3, r9, lsl #2 │ │ │ │ │ │ │ │ 00186668 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (1866d8 ) │ │ │ │ @@ -2828,560 +2828,560 @@ │ │ │ │ ldr r1, [pc, #68] @ (1866e8 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (1866ec ) │ │ │ │ ldr r3, [pc, #32] @ (1866dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 1866d2 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 3bbfa4 │ │ │ │ + bl 3bbf64 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r1, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r5, [r7, r3] │ │ │ │ + ldr r5, [r7, r2] │ │ │ │ movs r3, r4 │ │ │ │ - cbz r0, 186714 │ │ │ │ + cbz r0, 186706 │ │ │ │ movs r4, r6 │ │ │ │ str r2, [r1, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (1866fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #193 @ 0xc1 │ │ │ │ + subs r4, #129 @ 0x81 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18670c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #189 @ 0xbd │ │ │ │ + subs r4, #125 @ 0x7d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18671c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #185 @ 0xb9 │ │ │ │ + subs r4, #121 @ 0x79 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18672c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #181 @ 0xb5 │ │ │ │ + subs r4, #117 @ 0x75 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18673c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #177 @ 0xb1 │ │ │ │ + subs r4, #113 @ 0x71 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18674c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #173 @ 0xad │ │ │ │ + subs r4, #109 @ 0x6d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18675c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #169 @ 0xa9 │ │ │ │ + subs r4, #105 @ 0x69 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18676c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #165 @ 0xa5 │ │ │ │ + subs r4, #101 @ 0x65 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18677c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #161 @ 0xa1 │ │ │ │ + subs r4, #97 @ 0x61 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18678c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #157 @ 0x9d │ │ │ │ + subs r4, #93 @ 0x5d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18679c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #153 @ 0x99 │ │ │ │ + subs r4, #89 @ 0x59 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1867ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #149 @ 0x95 │ │ │ │ + subs r4, #85 @ 0x55 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1867bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #145 @ 0x91 │ │ │ │ + subs r4, #81 @ 0x51 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1867cc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #141 @ 0x8d │ │ │ │ + subs r4, #77 @ 0x4d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1867dc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #137 @ 0x89 │ │ │ │ + subs r4, #73 @ 0x49 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1867ec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #133 @ 0x85 │ │ │ │ + subs r4, #69 @ 0x45 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1867fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #129 @ 0x81 │ │ │ │ + subs r4, #65 @ 0x41 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18680c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #125 @ 0x7d │ │ │ │ + subs r4, #61 @ 0x3d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18681c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #121 @ 0x79 │ │ │ │ + subs r4, #57 @ 0x39 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18682c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #117 @ 0x75 │ │ │ │ + subs r4, #53 @ 0x35 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18683c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #113 @ 0x71 │ │ │ │ + subs r4, #49 @ 0x31 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18684c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #109 @ 0x6d │ │ │ │ + subs r4, #45 @ 0x2d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18685c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #105 @ 0x69 │ │ │ │ + subs r4, #41 @ 0x29 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18686c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #101 @ 0x65 │ │ │ │ + subs r4, #37 @ 0x25 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18687c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #97 @ 0x61 │ │ │ │ + subs r4, #33 @ 0x21 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18688c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #93 @ 0x5d │ │ │ │ + subs r4, #29 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18689c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #89 @ 0x59 │ │ │ │ + subs r4, #25 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1868ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #85 @ 0x55 │ │ │ │ + subs r4, #21 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1868bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #81 @ 0x51 │ │ │ │ + subs r4, #17 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1868cc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #77 @ 0x4d │ │ │ │ + subs r4, #13 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1868dc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #73 @ 0x49 │ │ │ │ + subs r4, #9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1868ec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #69 @ 0x45 │ │ │ │ + subs r4, #5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1868fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #65 @ 0x41 │ │ │ │ + subs r4, #1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18690c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #61 @ 0x3d │ │ │ │ + subs r3, #253 @ 0xfd │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18691c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #57 @ 0x39 │ │ │ │ + subs r3, #249 @ 0xf9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18692c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #53 @ 0x35 │ │ │ │ + subs r3, #245 @ 0xf5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18693c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #49 @ 0x31 │ │ │ │ + subs r3, #241 @ 0xf1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18694c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #45 @ 0x2d │ │ │ │ + subs r3, #237 @ 0xed │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18695c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #41 @ 0x29 │ │ │ │ + subs r3, #233 @ 0xe9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18696c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #37 @ 0x25 │ │ │ │ + subs r3, #229 @ 0xe5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18697c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #33 @ 0x21 │ │ │ │ + subs r3, #225 @ 0xe1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18698c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #29 │ │ │ │ + subs r3, #221 @ 0xdd │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (18699c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #25 │ │ │ │ + subs r3, #217 @ 0xd9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1869ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #21 │ │ │ │ + subs r3, #213 @ 0xd5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1869bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #17 │ │ │ │ + subs r3, #209 @ 0xd1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1869cc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #13 │ │ │ │ + subs r3, #205 @ 0xcd │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1869dc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #9 │ │ │ │ + subs r3, #201 @ 0xc9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1869ec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #5 │ │ │ │ + subs r3, #197 @ 0xc5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (1869fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r4, #1 │ │ │ │ + subs r3, #193 @ 0xc1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #253 @ 0xfd │ │ │ │ + subs r3, #189 @ 0xbd │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #249 @ 0xf9 │ │ │ │ + subs r3, #185 @ 0xb9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #245 @ 0xf5 │ │ │ │ + subs r3, #181 @ 0xb5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #241 @ 0xf1 │ │ │ │ + subs r3, #177 @ 0xb1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #237 @ 0xed │ │ │ │ + subs r3, #173 @ 0xad │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #233 @ 0xe9 │ │ │ │ + subs r3, #169 @ 0xa9 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #229 @ 0xe5 │ │ │ │ + subs r3, #165 @ 0xa5 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #225 @ 0xe1 │ │ │ │ + subs r3, #161 @ 0xa1 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #221 @ 0xdd │ │ │ │ + subs r3, #157 @ 0x9d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186a9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #217 @ 0xd9 │ │ │ │ + subs r3, #153 @ 0x99 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186aac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #213 @ 0xd5 │ │ │ │ + subs r3, #149 @ 0x95 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186abc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #209 @ 0xd1 │ │ │ │ + subs r3, #145 @ 0x91 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186acc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #205 @ 0xcd │ │ │ │ + subs r3, #141 @ 0x8d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186adc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #201 @ 0xc9 │ │ │ │ + subs r3, #137 @ 0x89 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186aec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #197 @ 0xc5 │ │ │ │ + subs r3, #133 @ 0x85 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186afc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #193 @ 0xc1 │ │ │ │ + subs r3, #129 @ 0x81 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #189 @ 0xbd │ │ │ │ + subs r3, #125 @ 0x7d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #185 @ 0xb9 │ │ │ │ + subs r3, #121 @ 0x79 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #181 @ 0xb5 │ │ │ │ + subs r3, #117 @ 0x75 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #177 @ 0xb1 │ │ │ │ + subs r3, #113 @ 0x71 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #173 @ 0xad │ │ │ │ + subs r3, #109 @ 0x6d │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #169 @ 0xa9 │ │ │ │ + subs r3, #105 @ 0x69 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #165 @ 0xa5 │ │ │ │ + subs r3, #101 @ 0x65 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #161 @ 0xa1 │ │ │ │ + subs r3, #97 @ 0x61 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #8] @ (186b8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - subs r3, #157 @ 0x9d │ │ │ │ + subs r3, #93 @ 0x5d │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 186c74 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -3533,55 +3533,55 @@ │ │ │ │ ldr r0, [pc, #32] @ (186d40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r0, [r1, #24] │ │ │ │ + strb r0, [r2, #23] │ │ │ │ movs r5, r7 │ │ │ │ - ldc2 0, cr0, [lr], {54} @ 0x36 │ │ │ │ - ldc2 0, cr0, [r0], #216 @ 0xd8 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + stc2l 0, cr0, [r6], #-216 @ 0xffffff28 │ │ │ │ + ldc2l 0, cr0, [r8], #-216 @ 0xffffff28 │ │ │ │ + strb r6, [r7, #22] │ │ │ │ movs r5, r7 │ │ │ │ - stc2 0, cr0, [ip], {54} @ 0x36 │ │ │ │ - ldc2 0, cr0, [sl], #216 @ 0xd8 │ │ │ │ + mrrc2 0, 3, r0, r4, cr6 │ │ │ │ + stc2 0, cr0, [r2], {54} @ 0x36 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (186d6c ) │ │ │ │ ldr r1, [pc, #24] @ (186d70 ) │ │ │ │ ldr r0, [pc, #28] @ (186d74 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 46acc0 │ │ │ │ + bl 46ac80 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 44776c │ │ │ │ + b.w 44772c │ │ │ │ nop │ │ │ │ - lsrs r1, r7, #10 │ │ │ │ + lsrs r1, r7, #9 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r7, r6, #19 │ │ │ │ + lsls r7, r6, #18 │ │ │ │ movs r4, r5 │ │ │ │ - lsls r1, r3, #21 │ │ │ │ + lsls r1, r3, #20 │ │ │ │ movs r4, r5 │ │ │ │ ldr r0, [pc, #8] @ (186d84 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 43c8ec │ │ │ │ + b.w 43c8ac │ │ │ │ nop │ │ │ │ add r6, sp, #360 @ 0x168 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (186d94 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - ldrh r1, [r3, #26] │ │ │ │ + ldrh r1, [r3, #24] │ │ │ │ movs r4, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (186e38 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -3590,15 +3590,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (186e40 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r0, [pc, #128] @ (186e44 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 182c58 │ │ │ │ @@ -3626,15 +3626,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 437d8c │ │ │ │ + bl 437d4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 186dd6 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -3645,15 +3645,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r2, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #904 @ 0x388 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r2, r0, #31 │ │ │ │ + asrs r2, r1, #30 │ │ │ │ movs r7, r6 │ │ │ │ add r6, sp, #704 @ 0x2c0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r6, [r3, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #20] @ (186e68 ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -3664,42 +3664,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ add r6, sp, #680 @ 0x2a8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldc 0, cr0, [r5], #176 @ 0xb0 │ │ │ │ + ldcl 0, cr0, [r5], #-176 @ 0xffffff50 │ │ │ │ ldr r0, [pc, #8] @ (186e7c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 43c8ec │ │ │ │ + b.w 43c8ac │ │ │ │ nop │ │ │ │ add r6, sp, #600 @ 0x258 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (186e8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - ldmia r0, {r0, r2, r3, r7} │ │ │ │ + ldmia r0, {r0, r2, r3, r6} │ │ │ │ movs r5, r5 │ │ │ │ ldr r0, [pc, #8] @ (186e9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - ldmia r0, {r0, r3, r7} │ │ │ │ + ldmia r0, {r0, r3, r6} │ │ │ │ movs r5, r5 │ │ │ │ ldr r0, [pc, #8] @ (186eac ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 43e8bc │ │ │ │ + b.w 43e87c │ │ │ │ nop │ │ │ │ - ldmia r2!, {r0, r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r0, r3, r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00186eb0 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -3818,15 +3818,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (186fc4 <_start@@Base+0x114>) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ vshr.u32 d0, d30, #26 │ │ │ │ vldr d7, [pc, #60] @ 187008 <_start@@Base+0x158> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ @@ -3878,15 +3878,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 18366c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 2f3ec0 │ │ │ │ + bl 2f3e80 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 183808 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1870ae <_start@@Base+0x1fe> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -3900,15 +3900,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (187104 <_start@@Base+0x254>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -3930,29 +3930,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - svc 48 @ 0x30 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ movs r6, r5 │ │ │ │ - svc 26 │ │ │ │ + udf #226 @ 0xe2 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldrh r6, [r7, r5] │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, #252 @ 0xfc │ │ │ │ - movs r6, r5 │ │ │ │ subs r4, #196 @ 0xc4 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r6, r5] │ │ │ │ + subs r4, #140 @ 0x8c │ │ │ │ + movs r6, r5 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, #130 @ 0x82 │ │ │ │ + subs r4, #74 @ 0x4a │ │ │ │ movs r6, r5 │ │ │ │ - subs r4, #152 @ 0x98 │ │ │ │ + subs r4, #96 @ 0x60 │ │ │ │ movs r6, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (187174 <_start@@Base+0x2c4>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -3964,19 +3964,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 188dd8 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 187142 <_start@@Base+0x292> │ │ │ │ movs r1, #1 │ │ │ │ blx 18126c │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 44d890 │ │ │ │ + bl 44d850 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 43c928 │ │ │ │ + bl 43c8e8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 43cd68 │ │ │ │ + bl 43cd28 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181784 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 181788 │ │ │ │ @@ -3989,31 +3989,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (1871f4 <_start@@Base+0x344>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1871ca <_start@@Base+0x31a> │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #80] @ 1871f8 <_start@@Base+0x348> │ │ │ │ ldr r2, [pc, #80] @ (1871fc <_start@@Base+0x34c>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ cbz r0, 1871ca <_start@@Base+0x31a> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 1871e2 <_start@@Base+0x332> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -4025,68 +4025,68 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 2258b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2260d8 │ │ │ │ - rors r0, r1 │ │ │ │ + sbcs r0, r2 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r4, r2] │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, #14 │ │ │ │ + subs r3, #214 @ 0xd6 │ │ │ │ movs r6, r5 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (1872d8 <_start@@Base+0x428>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (1872dc <_start@@Base+0x42c>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #192] @ (1872e0 <_start@@Base+0x430>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ bl 1e30e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 181488 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (1872e4 <_start@@Base+0x434>) │ │ │ │ blx 181488 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 43ccb8 │ │ │ │ + bl 43cc78 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 44d884 │ │ │ │ + bl 44d844 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -4108,18 +4108,18 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2df484 │ │ │ │ nop │ │ │ │ - orrs.w r0, r4, #11599872 @ 0xb10000 │ │ │ │ - ldrh r2, [r6, r0] │ │ │ │ + ands.w r0, ip, #11599872 @ 0xb10000 │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ movs r7, r6 │ │ │ │ - subs r3, #184 @ 0xb8 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ movs r6, r5 │ │ │ │ strb r2, [r5, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -4132,35 +4132,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (1873a4 <_start@@Base+0x4f4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (1873a8 <_start@@Base+0x4f8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (1873ac <_start@@Base+0x4fc>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #124] @ (1873b0 <_start@@Base+0x500>) │ │ │ │ ldr r1, [pc, #128] @ (1873b4 <_start@@Base+0x504>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #112] @ (1873b8 <_start@@Base+0x508>) │ │ │ │ ldr r3, [pc, #116] @ (1873bc <_start@@Base+0x50c>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (1873c0 <_start@@Base+0x510>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -4191,27 +4191,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r0, [r2, r5] │ │ │ │ + ldr r0, [r3, r4] │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r2, #178 @ 0xb2 │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [sp, #712] @ 0x2c8 │ │ │ │ + str r4, [sp, #488] @ 0x1e8 │ │ │ │ movs r0, r6 │ │ │ │ - subs r2, #238 @ 0xee │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ movs r6, r5 │ │ │ │ - subs r3, #4 │ │ │ │ + subs r2, #204 @ 0xcc │ │ │ │ movs r6, r5 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r2, #110 @ 0x6e │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf3380031 │ │ │ │ + @ instruction: 0xf3000031 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 0, pc, cr3, cr15, {7} │ │ │ │ @@ -4260,15 +4260,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 448150 │ │ │ │ + bl 448110 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 18748e <_start@@Base+0x5de> │ │ │ │ ldr r2, [pc, #84] @ (1874ac <_start@@Base+0x5fc>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 1832a4 <__fprintf_chk@plt+0x4> │ │ │ │ @@ -4284,29 +4284,29 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 448154 │ │ │ │ + b.w 448114 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ strh r0, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #218 @ 0xda │ │ │ │ + subs r1, #162 @ 0xa2 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001874b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -4367,29 +4367,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r1, [pc, #100] @ (1875b4 ) │ │ │ │ ldr r2, [pc, #104] @ (1875b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (1875bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f501c │ │ │ │ + bl 2f4fdc │ │ │ │ cbz r0, 187596 │ │ │ │ ldr r2, [pc, #80] @ (1875c0 ) │ │ │ │ ldr r3, [pc, #60] @ (1875b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -4401,29 +4401,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ str r2, [r1, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r0, r4] │ │ │ │ + ldrsb r2, [r1, r3] │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, #152 @ 0x98 │ │ │ │ + subs r0, #96 @ 0x60 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [sp, #392] @ 0x188 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, r6 │ │ │ │ str r2, [r2, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 001875c4 : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ @@ -4489,16 +4489,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (1876cc ) │ │ │ │ - bl 2f9064 │ │ │ │ - bl 2f5010 │ │ │ │ + bl 2f9024 │ │ │ │ + bl 2f4fd0 │ │ │ │ ldr r3, [pc, #84] @ (1876d0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 187698 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -4519,63 +4519,63 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 187684 │ │ │ │ ldr r0, [pc, #44] @ (1876dc ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ - strb r2, [r6, r7] │ │ │ │ + strb r2, [r7, r6] │ │ │ │ movs r7, r6 │ │ │ │ - adds r7, #140 @ 0x8c │ │ │ │ + adds r7, #84 @ 0x54 │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #344] @ 0x158 │ │ │ │ + str r1, [sp, #120] @ 0x78 │ │ │ │ movs r0, r6 │ │ │ │ str r0, [r1, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ + adds r7, #98 @ 0x62 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001876e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (18777c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92e0 │ │ │ │ + bl 2f92a0 │ │ │ │ ldr r2, [pc, #132] @ (187780 ) │ │ │ │ ldr r1, [pc, #132] @ (187784 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 187756 │ │ │ │ cbz r4, 187768 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f8e78 │ │ │ │ + bl 2f8e38 │ │ │ │ cbz r0, 187740 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f928c │ │ │ │ cbnz r0, 187740 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -4601,26 +4601,26 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (187794 ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r2, r5] │ │ │ │ + strb r6, [r3, r4] │ │ │ │ movs r7, r6 │ │ │ │ - adds r6, #216 @ 0xd8 │ │ │ │ + adds r6, #160 @ 0xa0 │ │ │ │ movs r6, r5 │ │ │ │ - vqadd.s32 d16, d12, d17 │ │ │ │ - adds r6, #8 │ │ │ │ + vqadd.s64 d0, d4, d17 │ │ │ │ + adds r5, #208 @ 0xd0 │ │ │ │ movs r6, r5 │ │ │ │ - adds r6, #250 @ 0xfa │ │ │ │ + adds r6, #194 @ 0xc2 │ │ │ │ movs r6, r5 │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + adds r5, #190 @ 0xbe │ │ │ │ movs r6, r5 │ │ │ │ - adds r6, #252 @ 0xfc │ │ │ │ + adds r6, #196 @ 0xc4 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00187798 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -4628,15 +4628,15 @@ │ │ │ │ bl 189264 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (187814 ) │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92e0 │ │ │ │ + bl 2f92a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1877d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 181c00 │ │ │ │ cbnz r0, 1877e8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -4661,15 +4661,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 18788c │ │ │ │ sub sp, #20 │ │ │ │ @@ -4678,49 +4678,49 @@ │ │ │ │ ldr r1, [pc, #96] @ (187894 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ bl 187798 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 187872 │ │ │ │ ldr r0, [pc, #60] @ (187898 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 181784 │ │ │ │ ldr r0, [pc, #40] @ (18789c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 181784 │ │ │ │ nop │ │ │ │ - strb r2, [r4, r0] │ │ │ │ + strh r2, [r5, r7] │ │ │ │ movs r7, r6 │ │ │ │ - adds r5, #164 @ 0xa4 │ │ │ │ + adds r5, #108 @ 0x6c │ │ │ │ movs r6, r5 │ │ │ │ - mrc 0, 1, r0, cr10, cr1, {1} │ │ │ │ - adds r6, #30 │ │ │ │ + mcr 0, 0, r0, cr2, cr1, {1} │ │ │ │ + adds r5, #230 @ 0xe6 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb752 │ │ │ │ movs r7, r5 │ │ │ │ │ │ │ │ 001878a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -4735,27 +4735,27 @@ │ │ │ │ cbz r3, 18791a │ │ │ │ mov r4, r0 │ │ │ │ bl 189264 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 1876e0 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 187928 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ ldr r3, [pc, #112] @ (187948 ) │ │ │ │ ldr r2, [pc, #112] @ (18794c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (187950 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #96] @ (187954 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -4768,40 +4768,40 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (187958 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #48] @ (18795c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov r0, r4 │ │ │ │ blx 1839d8 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ nop │ │ │ │ - bvs.n 1878a0 │ │ │ │ + bvs.n 187a30 │ │ │ │ movs r6, r5 │ │ │ │ ldr r6, [pc, #280] @ (187a60 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r6, r5] │ │ │ │ + strh r6, [r7, r4] │ │ │ │ movs r7, r6 │ │ │ │ - adds r4, #248 @ 0xf8 │ │ │ │ + adds r4, #192 @ 0xc0 │ │ │ │ movs r6, r5 │ │ │ │ - stc 0, cr0, [ip, #196] @ 0xc4 │ │ │ │ + ldcl 0, cr0, [r4, #-196] @ 0xffffff3c │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #116 @ 0x74 │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ movs r6, r5 │ │ │ │ - adds r5, #128 @ 0x80 │ │ │ │ + adds r5, #72 @ 0x48 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00187960 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -4847,72 +4847,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (187a38 ) │ │ │ │ bl 189264 │ │ │ │ - bl 2f92e0 │ │ │ │ + bl 2f92a0 │ │ │ │ ldr r1, [pc, #80] @ (187a3c ) │ │ │ │ ldr r2, [pc, #80] @ (187a40 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 187a0c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f968c │ │ │ │ + bl 2f964c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (187a44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r1, [pc, #36] @ (187a48 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 183038 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1825b0 │ │ │ │ - stc 0, cr0, [r6], {49} @ 0x31 │ │ │ │ - strh r4, [r4, r1] │ │ │ │ + mcrr 0, 3, r0, lr, cr1 │ │ │ │ + strh r4, [r5, r0] │ │ │ │ movs r7, r6 │ │ │ │ - adds r3, #232 @ 0xe8 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #178 @ 0xb2 │ │ │ │ + adds r4, #122 @ 0x7a │ │ │ │ movs r6, r5 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 187e48 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (187b30 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #204] @ (187b34 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (187b38 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 181b90 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 187ada │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -4972,57 +4972,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (187b58 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 181e10 │ │ │ │ b.n 187aa4 │ │ │ │ nop │ │ │ │ - strh r6, [r2, r2] │ │ │ │ + strh r6, [r3, r1] │ │ │ │ movs r7, r6 │ │ │ │ - adds r3, #88 @ 0x58 │ │ │ │ + adds r3, #32 │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, #236 @ 0xec │ │ │ │ + subs r0, #180 @ 0xb4 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #194 @ 0xc2 │ │ │ │ + adds r4, #138 @ 0x8a │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #228 @ 0xe4 │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #230 @ 0xe6 │ │ │ │ + adds r4, #174 @ 0xae │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #88 @ 0x58 │ │ │ │ + adds r4, #32 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #82 @ 0x52 │ │ │ │ + adds r4, #26 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #78 @ 0x4e │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #98 @ 0x62 │ │ │ │ + adds r4, #42 @ 0x2a │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, #66 @ 0x42 │ │ │ │ + adds r4, #10 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00187b5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r3, [pc, #1540] @ 188180 │ │ │ │ ldr.w r2, [pc, #1540] @ 188184 │ │ │ │ ldr.w r1, [pc, #1540] @ 188188 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 187e3c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -5211,30 +5211,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (188194 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 187dfe │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 187c62 │ │ │ │ ldr r3, [pc, #944] @ (188198 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (18819c ) │ │ │ │ ldr r1, [pc, #944] @ (1881a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -5293,15 +5293,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -5343,15 +5343,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 181784 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 1880c0 │ │ │ │ @@ -5366,15 +5366,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 187eb0 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (1881b0 ) │ │ │ │ ldr r4, [pc, #564] @ (1881b4 ) │ │ │ │ @@ -5383,15 +5383,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (1881b8 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 187dfe │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 187cc2 │ │ │ │ ldr r3, [pc, #528] @ (1881bc ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -5399,15 +5399,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (1881c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 187dfe │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 187cd2 │ │ │ │ ldr r3, [pc, #500] @ (1881c8 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -5415,15 +5415,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (1881d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 187dfe │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -5448,15 +5448,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (1881dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 187f36 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 187ce4 │ │ │ │ ldr r3, [pc, #392] @ (1881e0 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -5464,15 +5464,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (1881e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 187dfe │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 187cf4 │ │ │ │ ldr r3, [pc, #364] @ (1881ec ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -5480,15 +5480,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (1881f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 187dfe │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 187d04 │ │ │ │ ldr r3, [pc, #336] @ (1881f8 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -5496,15 +5496,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (188200 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 187dfe │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 18811a │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -5513,15 +5513,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 187eb0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 18811a │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -5530,15 +5530,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 187eb0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 187eb0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -5546,15 +5546,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 187eb0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 187fea │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -5568,79 +5568,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 187f04 │ │ │ │ nop │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r0, r5] │ │ │ │ movs r7, r6 │ │ │ │ - adds r2, #60 @ 0x3c │ │ │ │ + adds r2, #4 │ │ │ │ movs r6, r5 │ │ │ │ - adds r7, #208 @ 0xd0 │ │ │ │ + adds r7, #152 @ 0x98 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r7, [pc, #232] @ (188278 ) │ │ │ │ + ldr r7, [pc, #8] @ (188198 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r4, #100 @ 0x64 │ │ │ │ + adds r4, #44 @ 0x2c │ │ │ │ movs r6, r5 │ │ │ │ - adds r1, #12 │ │ │ │ + adds r0, #212 @ 0xd4 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r7, [pc, #56] @ (1881d4 ) │ │ │ │ + ldr r6, [pc, #856] @ (1884f4 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r1, #204 @ 0xcc │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ movs r6, r5 │ │ │ │ - adds r0, #236 @ 0xec │ │ │ │ + adds r0, #180 @ 0xb4 │ │ │ │ movs r6, r5 │ │ │ │ - adds r2, #102 @ 0x66 │ │ │ │ + adds r2, #46 @ 0x2e │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #880] @ (18851c ) │ │ │ │ + ldr r5, [pc, #656] @ (18843c ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #488] @ (18839c ) │ │ │ │ + ldr r5, [pc, #264] @ (1882bc ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r2, #96 @ 0x60 │ │ │ │ + adds r2, #40 @ 0x28 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r7, #78 @ 0x4e │ │ │ │ + cmp r7, #22 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #304] @ (1882f0 ) │ │ │ │ + ldr r5, [pc, #80] @ (188210 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #26 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r6, #242 @ 0xf2 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [pc, #144] @ (18825c ) │ │ │ │ + ldr r4, [pc, #944] @ (18857c ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #102 @ 0x66 │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ movs r6, r5 │ │ │ │ - cmp r7, #2 │ │ │ │ + cmp r6, #202 @ 0xca │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [pc, #800] @ (1884f8 ) │ │ │ │ + ldr r4, [pc, #576] @ (188418 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #242 @ 0xf2 │ │ │ │ + adds r0, #186 @ 0xba │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #162 @ 0xa2 │ │ │ │ + cmp r6, #106 @ 0x6a │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [pc, #632] @ (18845c ) │ │ │ │ + ldr r4, [pc, #408] @ (18837c ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #28 │ │ │ │ + cmp r7, #228 @ 0xe4 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #124 @ 0x7c │ │ │ │ + cmp r6, #68 @ 0x44 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [pc, #472] @ (1883c8 ) │ │ │ │ + ldr r4, [pc, #248] @ (1882e8 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #44 @ 0x2c │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #84 @ 0x54 │ │ │ │ + cmp r6, #28 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [pc, #312] @ (188334 ) │ │ │ │ + ldr r4, [pc, #88] @ (188254 ) │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #60 @ 0x3c │ │ │ │ + adds r0, #4 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #44 @ 0x2c │ │ │ │ + cmp r5, #244 @ 0xf4 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188204 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -5653,25 +5653,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (188448 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #532] @ (18844c ) │ │ │ │ ldr r2, [pc, #536] @ (188450 ) │ │ │ │ ldr r1, [pc, #536] @ (188454 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1882c2 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -5697,27 +5697,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 18825a │ │ │ │ ldr r3, [pc, #444] @ (188458 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #436] @ (18845c ) │ │ │ │ ldr r2, [pc, #440] @ (188460 ) │ │ │ │ ldr r1, [pc, #440] @ (188464 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 188364 │ │ │ │ ldr r3, [pc, #420] @ (188468 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (18846c ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -5732,21 +5732,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1883f0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1883c2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #368] @ (188470 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 188330 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 18839e │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 18838e │ │ │ │ cmp r4, #6 │ │ │ │ @@ -5763,27 +5763,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 188322 │ │ │ │ ldr r3, [pc, #312] @ (188474 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #300] @ (188478 ) │ │ │ │ ldr r2, [pc, #304] @ (18847c ) │ │ │ │ ldr r1, [pc, #304] @ (188480 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (188484 ) │ │ │ │ ldr r3, [pc, #216] @ (188444 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -5821,114 +5821,114 @@ │ │ │ │ bne.n 1882da │ │ │ │ b.n 188328 │ │ │ │ ldr r3, [pc, #176] @ (188474 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #180] @ (188488 ) │ │ │ │ ldr r2, [pc, #180] @ (18848c ) │ │ │ │ ldr r1, [pc, #184] @ (188490 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 188364 │ │ │ │ ldr r3, [pc, #100] @ (188458 ) │ │ │ │ ldr r4, [pc, #160] @ (188494 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #148] @ (188498 ) │ │ │ │ ldr r1, [pc, #148] @ (18849c ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 188364 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #120] @ (1884a0 ) │ │ │ │ ldr r2, [pc, #120] @ (1884a4 ) │ │ │ │ ldr r1, [pc, #124] @ (1884a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ b.n 188322 │ │ │ │ nop │ │ │ │ add r8, sp │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add lr, fp │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #776] @ (188758 ) │ │ │ │ + ldr r2, [pc, #552] @ (188678 ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r3, #134 @ 0x86 │ │ │ │ + cmp r3, #78 @ 0x4e │ │ │ │ movs r6, r5 │ │ │ │ - adds r1, #26 │ │ │ │ + adds r0, #226 @ 0xe2 │ │ │ │ movs r6, r5 │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #328] @ (1885a8 ) │ │ │ │ + ldr r2, [pc, #104] @ (1884c8 ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r7, #196 @ 0xc4 │ │ │ │ + cmp r7, #140 @ 0x8c │ │ │ │ movs r6, r5 │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ + cmp r3, #246 @ 0xf6 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [pc, #200] @ (188534 ) │ │ │ │ + ldr r1, [pc, #1000] @ (188854 ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r2, #238 @ 0xee │ │ │ │ + cmp r2, #182 @ 0xb6 │ │ │ │ movs r6, r5 │ │ │ │ - adds r0, #88 @ 0x58 │ │ │ │ + adds r0, #32 │ │ │ │ movs r6, r5 │ │ │ │ asrs r0, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #696] @ (188734 ) │ │ │ │ + ldr r1, [pc, #472] @ (188654 ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r7, #196 @ 0xc4 │ │ │ │ + cmp r7, #140 @ 0x8c │ │ │ │ movs r6, r5 │ │ │ │ - cmp r3, #138 @ 0x8a │ │ │ │ + cmp r3, #82 @ 0x52 │ │ │ │ movs r6, r5 │ │ │ │ bics r2, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #144] @ (18851c ) │ │ │ │ + ldr r0, [pc, #944] @ (18883c ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r7, #10 │ │ │ │ + cmp r6, #210 @ 0xd2 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r3, #0 │ │ │ │ + cmp r2, #200 @ 0xc8 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + cmp r6, #136 @ 0x88 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [pc, #968] @ (188864 ) │ │ │ │ + ldr r0, [pc, #744] @ (188784 ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r2, #210 @ 0xd2 │ │ │ │ + cmp r2, #154 @ 0x9a │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [pc, #832] @ (1887e4 ) │ │ │ │ + ldr r0, [pc, #608] @ (188704 ) │ │ │ │ movs r7, r6 │ │ │ │ - cmp r1, #148 @ 0x94 │ │ │ │ + cmp r1, #92 @ 0x5c │ │ │ │ movs r6, r5 │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ + cmp r6, #240 @ 0xf0 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001884ac : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -6003,15 +6003,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (1885b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -6022,29 +6022,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (1885bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 188572 │ │ │ │ bl 183ab0 │ │ │ │ nop │ │ │ │ - blxns r3 │ │ │ │ + bxns ip │ │ │ │ movs r7, r6 │ │ │ │ - cmp r6, #2 │ │ │ │ + cmp r5, #202 @ 0xca │ │ │ │ movs r6, r5 │ │ │ │ - cmp r1, #120 @ 0x78 │ │ │ │ + cmp r1, #64 @ 0x40 │ │ │ │ movs r6, r5 │ │ │ │ - bx sp │ │ │ │ + bx r6 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r6, #44 @ 0x2c │ │ │ │ + cmp r5, #244 @ 0xf4 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r1, #74 @ 0x4a │ │ │ │ + cmp r1, #18 │ │ │ │ movs r6, r5 │ │ │ │ ldr r3, [pc, #16] @ (1885d4 ) │ │ │ │ ldr r2, [pc, #20] @ (1885d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (1885dc ) │ │ │ │ @@ -6052,22 +6052,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ adcs r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r6, #14 │ │ │ │ movs r6, r5 │ │ │ │ ldr r1, [pc, #8] @ (1885ec ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ - cmp r6, #48 @ 0x30 │ │ │ │ + cmp r5, #248 @ 0xf8 │ │ │ │ movs r6, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (188644 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -6087,44 +6087,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1875e8 │ │ │ │ lsrs r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #90 @ 0x5a │ │ │ │ + movs r7, #34 @ 0x22 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188650 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (18868c ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 43ccb8 │ │ │ │ + bl 43cc78 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 43ccb8 │ │ │ │ + bl 43cc78 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43ccb8 │ │ │ │ + b.w 43cc78 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #552] @ (1888b8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00188690 : │ │ │ │ ldr r3, [pc, #20] @ (1886a8 ) │ │ │ │ ldr r2, [pc, #24] @ (1886ac ) │ │ │ │ @@ -6140,28 +6140,28 @@ │ │ │ │ bx r3 │ │ │ │ eors r0, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #304] @ (1887e4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r6, #206 @ 0xce │ │ │ │ + movs r6, #150 @ 0x96 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001886b8 : │ │ │ │ ldr r0, [pc, #12] @ (1886c8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (1886cc ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ ldr r4, [pc, #184] @ (188784 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #120 @ 0x78 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001886d0 : │ │ │ │ ldr r3, [pc, #40] @ (1886fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 1886f2 │ │ │ │ @@ -6273,33 +6273,33 @@ │ │ │ │ nop │ │ │ │ subs r7, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #752] @ (188acc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r4, #226 @ 0xe2 │ │ │ │ + cmp r4, #170 @ 0xaa │ │ │ │ movs r6, r5 │ │ │ │ ldrb r4, [r6, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #536] @ (188a00 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrb r2, [r0, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r8, ip │ │ │ │ + cmp r8, r5 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #194 @ 0xc2 │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ movs r6, r5 │ │ │ │ - cmp r4, #128 @ 0x80 │ │ │ │ + cmp r4, #72 @ 0x48 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r8, r9 │ │ │ │ + cmp r8, r2 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #170 @ 0xaa │ │ │ │ + movs r5, #114 @ 0x72 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r4, #144 @ 0x90 │ │ │ │ + cmp r4, #88 @ 0x58 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188804 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6346,15 +6346,15 @@ │ │ │ │ nop │ │ │ │ subs r6, #234 @ 0xea │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #792] @ (188b9c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #234 @ 0xea │ │ │ │ + cmp r3, #178 @ 0xb2 │ │ │ │ movs r6, r5 │ │ │ │ ldr r2, [pc, #616] @ (188af4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r4, [r2, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00188890 : │ │ │ │ @@ -6461,15 +6461,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #44 @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r6, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #728] @ (188c70 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r4, #36 @ 0x24 │ │ │ │ + movs r3, #236 @ 0xec │ │ │ │ movs r6, r5 │ │ │ │ asrs r0, r4, #14 │ │ │ │ ... │ │ │ │ │ │ │ │ 001889a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -6592,15 +6592,15 @@ │ │ │ │ bgt.n 188aba │ │ │ │ ldr r0, [pc, #116] @ (188b44 ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (188b48 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -6626,35 +6626,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #736] @ (188e0c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r3, #58 @ 0x3a │ │ │ │ + movs r3, #2 │ │ │ │ movs r6, r5 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #528] @ (188d48 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r2, [r2, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #296] @ (188c68 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r2, #188 @ 0xbc │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ movs r6, r5 │ │ │ │ ldr r0, [pc, #96] @ (188ba8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r2, #154 @ 0x9a │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r0, r0 │ │ │ │ + negs r0, r1 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #46 @ 0x2e │ │ │ │ movs r6, r5 │ │ │ │ - movs r2, #94 @ 0x5e │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188b58 : │ │ │ │ ldr r2, [pc, #104] @ (188bc4 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (188bc8 ) │ │ │ │ add r1, pc │ │ │ │ @@ -6685,30 +6685,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 43cdf0 │ │ │ │ + bl 43cdb0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #164 @ 0xa4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bx sl │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r1, #210 @ 0xd2 │ │ │ │ + movs r1, #154 @ 0x9a │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188bd8 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -6741,15 +6741,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 188bf6 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (188ca8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 188bf6 │ │ │ │ ldr r3, [pc, #108] @ (188cac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (188cb0 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -6789,25 +6789,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ mov r8, sp │ │ │ │ lsls r4, r1, #1 │ │ │ │ subs r4, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #88 @ 0x58 │ │ │ │ + cmp r0, #32 │ │ │ │ movs r6, r5 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #202 @ 0xca │ │ │ │ + movs r7, #146 @ 0x92 │ │ │ │ movs r6, r5 │ │ │ │ mov sl, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #2 │ │ │ │ + movs r0, #202 @ 0xca │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188cc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -6867,45 +6867,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 188cf0 │ │ │ │ ldr r0, [pc, #80] @ (188d98 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 188d1a │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43cdb0 │ │ │ │ + bl 43cd70 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 188d1a │ │ │ │ nop │ │ │ │ subs r2, #46 @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ mov r2, r1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #6 │ │ │ │ + movs r6, #206 @ 0xce │ │ │ │ movs r6, r5 │ │ │ │ cmp lr, r9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r4, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #32 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00188d9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6999,15 +6999,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 188f0e │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 188eee │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -7023,20 +7023,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 188e82 │ │ │ │ ldr r1, [pc, #96] @ (188f34 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r0, [pc, #84] @ (188f38 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 43cdf0 │ │ │ │ + b.w 43cdb0 │ │ │ │ bl 225f38 │ │ │ │ bl 1889dc │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 188b58 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -7046,22 +7046,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 188e98 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ subs r0, #182 @ 0xb6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, #4 │ │ │ │ + subs r4, r2, #3 │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, r2, #2 │ │ │ │ + subs r6, r3, #1 │ │ │ │ movs r6, r5 │ │ │ │ add r6, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00188f3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -7129,25 +7129,25 @@ │ │ │ │ bpl.n 188fa0 │ │ │ │ ldr r0, [pc, #32] @ (18900c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 188fa0 │ │ │ │ adds r7, #168 @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #202 @ 0xca │ │ │ │ + movs r4, #146 @ 0x92 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00189010 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7184,25 +7184,25 @@ │ │ │ │ bpl.n 189042 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (18908c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 189042 │ │ │ │ adds r6, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #120 @ 0x78 │ │ │ │ + movs r4, #64 @ 0x40 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00189090 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7386,15 +7386,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 42c3d8 │ │ │ │ + b.w 42c398 │ │ │ │ adds r4, #246 @ 0xf6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -7482,15 +7482,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ b.n 189310 │ │ │ │ nop │ │ │ │ adds r4, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ @@ -7527,15 +7527,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ b.n 189380 │ │ │ │ nop │ │ │ │ adds r3, #146 @ 0x92 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ @@ -7571,15 +7571,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -7795,19 +7795,19 @@ │ │ │ │ b.n 1894dc │ │ │ │ subs r7, #82 @ 0x52 │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #88 @ 0x58 │ │ │ │ + movs r0, #32 │ │ │ │ movs r6, r5 │ │ │ │ - subs r4, r6, #7 │ │ │ │ + subs r4, r7, #6 │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, r1, #5 │ │ │ │ + subs r6, r2, #4 │ │ │ │ movs r6, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3040] @ 0xbe0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #188] @ (189744 ) │ │ │ │ @@ -7879,15 +7879,15 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #54 @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #202 @ 0xca │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ movs r7, r6 │ │ │ │ cmp r7, #232 @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00189758 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -9024,214 +9024,214 @@ │ │ │ │ nop │ │ │ │ subs r4, #84 @ 0x54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp r7, #134 @ 0x86 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #2 │ │ │ │ + adds r5, #202 @ 0xca │ │ │ │ movs r7, r6 │ │ │ │ udf #10 │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #234 @ 0xea │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ stc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ - adds r5, #108 @ 0x6c │ │ │ │ + adds r5, #52 @ 0x34 │ │ │ │ movs r7, r6 │ │ │ │ subs r3, #130 @ 0x82 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r0, #36] @ 0x24 │ │ │ │ + strh r6, [r1, #34] @ 0x22 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r8, r6 │ │ │ │ + cmp r0, pc │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb608 │ │ │ │ + push {r4, r6, r7, lr} │ │ │ │ movs r6, r5 │ │ │ │ - adc.w r0, r2, #52 @ 0x34 │ │ │ │ - adds r2, r5, #1 │ │ │ │ + add.w r0, sl, #52 @ 0x34 │ │ │ │ + adds r2, r6, #0 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r4, r9 │ │ │ │ + cmp r4, r2 │ │ │ │ movs r6, r5 │ │ │ │ vld4.32 {d31[],d33[],d35[],d37[]}, [r1 :128] │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + cmp r1, #12 │ │ │ │ movs r6, r5 │ │ │ │ - adds r6, r3, #0 │ │ │ │ + subs r6, r4, r7 │ │ │ │ movs r6, r5 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #182 @ 0xb6 │ │ │ │ + adds r2, #126 @ 0x7e │ │ │ │ movs r7, r6 │ │ │ │ - strh r2, [r0, #36] @ 0x24 │ │ │ │ + strh r2, [r1, #34] @ 0x22 │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, #76 @ 0x4c │ │ │ │ + adds r2, #20 │ │ │ │ movs r7, r6 │ │ │ │ subs r0, #86 @ 0x56 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, r2, r3 │ │ │ │ + subs r6, r3, r2 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, r1, r7 │ │ │ │ + adds r4, r2, r6 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r4, r1, #31 │ │ │ │ + lsls r4, r2, #30 │ │ │ │ movs r1, r6 │ │ │ │ bcs.n 18a294 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r0, r5 │ │ │ │ + adds r4, r1, r4 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsls r2, r0, #29 │ │ │ │ movs r1, r6 │ │ │ │ bcs.n 18a214 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r7, r3 │ │ │ │ + adds r2, r0, r3 │ │ │ │ movs r6, r5 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r3, r2 │ │ │ │ movs r6, r5 │ │ │ │ bcs.n 18a3bc │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ movs r2, r6 │ │ │ │ bcs.n 18a358 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r3, r2 │ │ │ │ + adds r4, r4, r1 │ │ │ │ movs r6, r5 │ │ │ │ bcs.n 18a318 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r6, r1 │ │ │ │ + adds r2, r7, r0 │ │ │ │ movs r6, r5 │ │ │ │ bne.n 18a2d8 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r2, r1 │ │ │ │ + adds r4, r3, r0 │ │ │ │ movs r6, r5 │ │ │ │ - adds r0, r6, r3 │ │ │ │ + adds r0, r7, r2 │ │ │ │ movs r6, r5 │ │ │ │ - adds r2, r7, r1 │ │ │ │ + adds r2, r0, r1 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, r0, r3 │ │ │ │ + adds r4, r1, r2 │ │ │ │ movs r6, r5 │ │ │ │ - adds r6, r5, r2 │ │ │ │ + adds r6, r6, r1 │ │ │ │ movs r6, r5 │ │ │ │ - adds r0, r3, r1 │ │ │ │ + adds r0, r4, r0 │ │ │ │ movs r6, r5 │ │ │ │ - adds r2, r2, r0 │ │ │ │ + asrs r2, r3, #31 │ │ │ │ movs r6, r5 │ │ │ │ - adds r0, r4, r1 │ │ │ │ + adds r0, r5, r0 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r3, #30 │ │ │ │ + asrs r4, r4, #29 │ │ │ │ movs r6, r5 │ │ │ │ bne.n 18a344 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r6, #29 │ │ │ │ + asrs r2, r7, #28 │ │ │ │ movs r6, r5 │ │ │ │ beq.n 18a30c │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r2, #29 │ │ │ │ + asrs r2, r3, #28 │ │ │ │ movs r6, r5 │ │ │ │ beq.n 18a2d0 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r6, #28 │ │ │ │ + asrs r0, r7, #27 │ │ │ │ movs r6, r5 │ │ │ │ beq.n 18a298 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r3, #27 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r0, #28 │ │ │ │ + asrs r4, r1, #27 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r6, #27 │ │ │ │ + asrs r0, r7, #26 │ │ │ │ movs r6, r5 │ │ │ │ beq.n 18a40c │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r3, #26 │ │ │ │ + asrs r6, r4, #25 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + ldrb r4, [r2, #24] │ │ │ │ movs r2, r6 │ │ │ │ beq.n 18a390 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r7, #25 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ movs r6, r5 │ │ │ │ beq.n 18a364 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r6, #24 │ │ │ │ + asrs r4, r7, #23 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r0, [r6, #23] │ │ │ │ + ldrb r0, [r7, #22] │ │ │ │ movs r2, r6 │ │ │ │ ldmia r7, {r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r6, #24 │ │ │ │ + asrs r2, r7, #23 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r7, {r1, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r2, #24 │ │ │ │ + asrs r4, r3, #23 │ │ │ │ movs r6, r5 │ │ │ │ - mov r6, pc │ │ │ │ + mov r6, r8 │ │ │ │ movs r3, r6 │ │ │ │ ldmia r7, {r2, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r4, #23 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r7, #25 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r5, #24 │ │ │ │ + asrs r0, r6, #23 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r0, #23 │ │ │ │ + asrs r0, r1, #22 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r6, #24 │ │ │ │ + asrs r4, r7, #23 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r7, #23 │ │ │ │ + asrs r0, r0, #23 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r6, #22 │ │ │ │ + asrs r0, r7, #21 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r6, #22 │ │ │ │ + asrs r4, r7, #21 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r7, #24 │ │ │ │ + asrs r0, r0, #24 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r1, #22 │ │ │ │ + asrs r0, r2, #21 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r2, #24 │ │ │ │ + asrs r4, r3, #23 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r7, #20 │ │ │ │ + asrs r2, r0, #20 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r4, #21 │ │ │ │ + asrs r2, r5, #20 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r5, #22 │ │ │ │ + asrs r0, r6, #21 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r1, #21 │ │ │ │ + asrs r4, r2, #20 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r6!, {r1, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r4, #19 │ │ │ │ + asrs r2, r5, #18 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, r8 │ │ │ │ + cmp r6, r1 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r4, r6, #20 │ │ │ │ + asrs r4, r7, #19 │ │ │ │ movs r6, r5 │ │ │ │ - bl 4763d2 <_IO_stdin_used@@Base+0xb6fa> │ │ │ │ - asrs r2, r7, #19 │ │ │ │ + bl 4763d2 <_IO_stdin_used@@Base+0xb732> │ │ │ │ + asrs r2, r0, #19 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r6, #19 │ │ │ │ + asrs r0, r7, #18 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r4, #19 │ │ │ │ + asrs r6, r5, #18 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r6!, {r2} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r1, #17 │ │ │ │ + asrs r2, r2, #16 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r4, #17 │ │ │ │ + asrs r6, r5, #16 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r3, #17 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r3, #18 │ │ │ │ + asrs r6, r4, #17 │ │ │ │ movs r6, r5 │ │ │ │ ldmia r5!, {r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r5, #14 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r7, #14] │ │ │ │ + ldrb r6, [r0, #14] │ │ │ │ movs r2, r6 │ │ │ │ - asrs r2, r2, #15 │ │ │ │ + asrs r2, r3, #14 │ │ │ │ movs r6, r5 │ │ │ │ ldr r1, [pc, #88] @ (18a460 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ b.w 189b12 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -9261,21 +9261,21 @@ │ │ │ │ blx r3 │ │ │ │ b.w 189b12 │ │ │ │ orrs r5, r3 │ │ │ │ b.w 189c08 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ blx 183340 │ │ │ │ nop │ │ │ │ - asrs r0, r5, #9 │ │ │ │ + asrs r0, r6, #8 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r6, #7 │ │ │ │ + asrs r6, r7, #6 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r4, #10 │ │ │ │ + asrs r0, r5, #9 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r3, #10 │ │ │ │ + asrs r0, r4, #9 │ │ │ │ movs r6, r5 │ │ │ │ ldrb r3, [r0, r2] │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.n 18a484 │ │ │ │ cmp r3, #3 │ │ │ │ ite eq │ │ │ │ moveq r0, #6 │ │ │ │ @@ -9400,23 +9400,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subs r0, #196 @ 0xc4 │ │ │ │ + subs r0, #140 @ 0x8c │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, #134 @ 0x86 │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, #88 @ 0x58 │ │ │ │ + subs r0, #32 │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, #38 @ 0x26 │ │ │ │ + adds r7, #238 @ 0xee │ │ │ │ movs r6, r5 │ │ │ │ - adds r7, #240 @ 0xf0 │ │ │ │ + adds r7, #184 @ 0xb8 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (18a6a0 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -9441,15 +9441,15 @@ │ │ │ │ bl 18a48c │ │ │ │ cmp r6, fp │ │ │ │ bge.n 18a63e │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 46a100 │ │ │ │ + bl 46a0c0 │ │ │ │ ldr r1, [pc, #140] @ (18a6a4 ) │ │ │ │ ldr r3, [pc, #140] @ (18a6a8 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -9499,24 +9499,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r7, #176 @ 0xb0 │ │ │ │ + adds r7, #120 @ 0x78 │ │ │ │ movs r6, r5 │ │ │ │ - adds r7, #122 @ 0x7a │ │ │ │ + adds r7, #66 @ 0x42 │ │ │ │ movs r6, r5 │ │ │ │ - bic.w r0, r4, #11599872 @ 0xb10000 │ │ │ │ - adds r7, #106 @ 0x6a │ │ │ │ + @ instruction: 0xf3ec0031 │ │ │ │ + adds r7, #50 @ 0x32 │ │ │ │ movs r6, r5 │ │ │ │ - adds r7, #82 @ 0x52 │ │ │ │ + adds r7, #26 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r6!, {r1, r2, r5} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -9715,17 +9715,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r5, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #52 @ 0x34 │ │ │ │ + adds r4, #252 @ 0xfc │ │ │ │ movs r6, r5 │ │ │ │ - adds r5, #124 @ 0x7c │ │ │ │ + adds r5, #68 @ 0x44 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018a8c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -9801,15 +9801,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r1, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #214 @ 0xd6 │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018a988 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -9947,23 +9947,23 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #112 @ 0x70 │ │ │ │ + adds r3, #56 @ 0x38 │ │ │ │ movs r6, r5 │ │ │ │ adds r6, r0, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #238 @ 0xee │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ movs r7, r6 │ │ │ │ - adds r3, #168 @ 0xa8 │ │ │ │ + adds r3, #112 @ 0x70 │ │ │ │ movs r6, r5 │ │ │ │ - adds r3, #186 @ 0xba │ │ │ │ + adds r3, #130 @ 0x82 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018ab24 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -10051,33 +10051,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r1, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #12 │ │ │ │ + adds r2, #212 @ 0xd4 │ │ │ │ movs r6, r5 │ │ │ │ - movs r2, #0 │ │ │ │ + movs r1, #200 @ 0xc8 │ │ │ │ movs r7, r6 │ │ │ │ - adds r2, #186 @ 0xba │ │ │ │ + adds r2, #130 @ 0x82 │ │ │ │ movs r6, r5 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r2, #158 @ 0x9e │ │ │ │ movs r6, r5 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (18ac2c ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - cmp r4, #96 @ 0x60 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ movs r4, r6 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -10215,15 +10215,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r0, r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - adds r1, #218 @ 0xda │ │ │ │ + adds r1, #162 @ 0xa2 │ │ │ │ movs r6, r5 │ │ │ │ adds r0, r0, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -10363,21 +10363,21 @@ │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r5, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - adds r0, #170 @ 0xaa │ │ │ │ + adds r0, #114 @ 0x72 │ │ │ │ movs r6, r5 │ │ │ │ adds r2, r7, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #214 @ 0xd6 │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018af04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -10543,47 +10543,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + cmp r6, #152 @ 0x98 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #214 @ 0xd6 │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #144 @ 0x90 │ │ │ │ + cmp r6, #88 @ 0x58 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018b0b8 : │ │ │ │ ldr r3, [pc, #4] @ (18b0c0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 18afe8 │ │ │ │ nop │ │ │ │ - cmp r6, #114 @ 0x72 │ │ │ │ + cmp r6, #58 @ 0x3a │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018b0c4 : │ │ │ │ ldr r3, [pc, #4] @ (18b0cc ) │ │ │ │ add r3, pc │ │ │ │ b.n 18afe8 │ │ │ │ nop │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r6, #54 @ 0x36 │ │ │ │ movs r6, r5 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (18b0e8 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - lsls r6, r5, #23 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ movs r3, r6 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -10599,17 +10599,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (18b124 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r5, #254 @ 0xfe │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r5, #254 @ 0xfe │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018b128 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -10692,19 +10692,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - cmp r5, #158 @ 0x9e │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ movs r6, r5 │ │ │ │ - adds r0, r4, #0 │ │ │ │ + subs r0, r5, r7 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r5, #128 @ 0x80 │ │ │ │ + cmp r5, #72 @ 0x48 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 0018b214 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -10783,15 +10783,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ movs r5, #76 @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 18b1d8 │ │ │ │ + b.n 18b168 │ │ │ │ movs r1, r6 │ │ │ │ │ │ │ │ 0018b2dc : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0018b2e0 : │ │ │ │ @@ -11409,23 +11409,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (18b980 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r4, #19 │ │ │ │ + asrs r6, r5, #18 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #98 @ 0x62 │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r2, #19 │ │ │ │ + asrs r2, r3, #18 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #80 @ 0x50 │ │ │ │ + movs r6, #24 │ │ │ │ movs r6, r5 │ │ │ │ - movs r6, #104 @ 0x68 │ │ │ │ + movs r6, #48 @ 0x30 │ │ │ │ movs r6, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -11510,29 +11510,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 1814a0 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - asrs r2, r3, #16 │ │ │ │ + asrs r2, r4, #15 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #150 @ 0x96 │ │ │ │ + movs r5, #94 @ 0x5e │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r6, #15 │ │ │ │ + asrs r4, r7, #14 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #190 @ 0xbe │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ movs r6, r5 │ │ │ │ - movs r5, #108 @ 0x6c │ │ │ │ + movs r5, #52 @ 0x34 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r3, #15 │ │ │ │ + asrs r2, r4, #14 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #164 @ 0xa4 │ │ │ │ + movs r5, #108 @ 0x6c │ │ │ │ movs r6, r5 │ │ │ │ - movs r5, #82 @ 0x52 │ │ │ │ + movs r5, #26 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -12498,61 +12498,61 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ lsrs r4, r1, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r1, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r7, #19 │ │ │ │ + lsrs r4, r0, #19 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r7, #1 │ │ │ │ + subs r2, r0, #1 │ │ │ │ movs r6, r5 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r3, #1 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r4, r4, #17 │ │ │ │ + lsrs r4, r5, #16 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r6, #1 │ │ │ │ + subs r2, r7, #0 │ │ │ │ movs r6, r5 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + adds r4, r4, #6 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r6, #5 │ │ │ │ + lsrs r6, r7, #4 │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, r3, r6 │ │ │ │ + subs r0, r4, r5 │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, r5, r3 │ │ │ │ + subs r6, r6, r2 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r3, #5 │ │ │ │ + lsrs r6, r4, #4 │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r3, r6 │ │ │ │ + subs r4, r4, r5 │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, r2, r3 │ │ │ │ + subs r6, r3, r2 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r2, r0, #5 │ │ │ │ + lsrs r2, r1, #4 │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r2, r6 │ │ │ │ + subs r4, r3, r5 │ │ │ │ movs r6, r5 │ │ │ │ - subs r0, r3, r4 │ │ │ │ + subs r0, r4, r3 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r4, r4, #4 │ │ │ │ + lsrs r4, r5, #3 │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, r4, r2 │ │ │ │ + subs r0, r5, r1 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r1, #4 │ │ │ │ + lsrs r6, r2, #3 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r1, r2 │ │ │ │ + subs r2, r2, r1 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r4, r7, #3 │ │ │ │ + lsrs r4, r0, #3 │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, r7, r1 │ │ │ │ + subs r0, r0, r1 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r0, r5, #3 │ │ │ │ + lsrs r0, r6, #2 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r0, r3 │ │ │ │ + subs r2, r1, r2 │ │ │ │ movs r6, r5 │ │ │ │ - subs r6, r3, r3 │ │ │ │ + subs r6, r4, r2 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 18d064 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -13502,54 +13502,54 @@ │ │ │ │ nop │ │ │ │ lsls r4, r4, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r6, #7 │ │ │ │ + lsls r0, r7, #6 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r6, r5, #13 │ │ │ │ + asrs r6, r6, #12 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r0, #14 │ │ │ │ + asrs r6, r1, #13 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r3, #5 │ │ │ │ + lsls r2, r4, #4 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r0, r5, #13 │ │ │ │ + asrs r0, r6, #12 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r2, #11 │ │ │ │ + asrs r2, r3, #10 │ │ │ │ movs r6, r5 │ │ │ │ - mcr2 0, 6, r0, cr4, cr6, {1} │ │ │ │ - asrs r6, r3, #2 │ │ │ │ + mcr2 0, 4, r0, cr12, cr6, {1} │ │ │ │ + asrs r6, r4, #1 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r7, #2 │ │ │ │ + asrs r2, r0, #2 │ │ │ │ movs r6, r5 │ │ │ │ - mrc2 0, 2, r0, cr10, cr6, {1} │ │ │ │ - asrs r4, r7, #1 │ │ │ │ + mcr2 0, 1, r0, cr2, cr6, {1} │ │ │ │ + asrs r4, r0, #1 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r2, r2, #31 │ │ │ │ + lsrs r2, r3, #30 │ │ │ │ movs r6, r5 │ │ │ │ - mcr2 0, 2, r0, cr0, cr6, {1} │ │ │ │ - asrs r6, r7, #1 │ │ │ │ + mcr2 0, 0, r0, cr8, cr6, {1} │ │ │ │ + asrs r6, r0, #1 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r0, r7, #30 │ │ │ │ + lsrs r0, r0, #30 │ │ │ │ movs r6, r5 │ │ │ │ - mcr2 0, 1, r0, cr4, cr6, {1} │ │ │ │ - asrs r6, r6, #1 │ │ │ │ + stc2l 0, cr0, [ip, #216]! @ 0xd8 │ │ │ │ + asrs r6, r7, #32 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + lsrs r2, r0, #31 │ │ │ │ movs r6, r5 │ │ │ │ - mcr2 0, 0, r0, cr6, cr6, {1} │ │ │ │ - lsrs r2, r0, #30 │ │ │ │ + stc2l 0, cr0, [lr, #216] @ 0xd8 │ │ │ │ + lsrs r2, r1, #29 │ │ │ │ movs r6, r5 │ │ │ │ - ldc2l 0, cr0, [r0, #216]! @ 0xd8 │ │ │ │ - lsrs r4, r5, #29 │ │ │ │ + ldc2 0, cr0, [r8, #216]! @ 0xd8 │ │ │ │ + lsrs r4, r6, #28 │ │ │ │ movs r6, r5 │ │ │ │ - ldc2l 0, cr0, [lr, #216] @ 0xd8 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + stc2 0, cr0, [r6, #216]! @ 0xd8 │ │ │ │ + lsrs r2, r4, #28 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 18dc2c │ │ │ │ @@ -14554,52 +14554,52 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 1814a0 │ │ │ │ @ instruction: 0xf61a0040 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4ea0040 │ │ │ │ - @ instruction: 0xf61a0036 │ │ │ │ - lsls r0, r3, #30 │ │ │ │ + @ instruction: 0xf5e20036 │ │ │ │ + lsls r0, r4, #29 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r0, r6, #30 │ │ │ │ + lsls r0, r7, #29 │ │ │ │ movs r6, r5 │ │ │ │ - adcs.w r0, ip, #11927552 @ 0xb60000 │ │ │ │ - lsls r0, r3, #27 │ │ │ │ + @ instruction: 0xf5240036 │ │ │ │ + lsls r0, r4, #26 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf4ae0036 │ │ │ │ - lsls r4, r7, #26 │ │ │ │ + orns r0, r6, #11927552 @ 0xb60000 │ │ │ │ + lsls r4, r0, #26 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r6, r4, #24 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf2dc0036 │ │ │ │ - lsls r6, r6, #18 │ │ │ │ + subw r0, r4, #54 @ 0x36 │ │ │ │ + lsls r6, r7, #17 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r3, #18 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf2720036 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + @ instruction: 0xf23a0036 │ │ │ │ + lsls r4, r3, #17 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r5, #15 │ │ │ │ + lsls r2, r6, #14 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf25a0036 │ │ │ │ - lsls r0, r3, #18 │ │ │ │ + @ instruction: 0xf2220036 │ │ │ │ + lsls r0, r4, #17 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r2, #15 │ │ │ │ + lsls r2, r3, #14 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf23e0036 │ │ │ │ - lsls r0, r2, #18 │ │ │ │ + addw r0, r6, #54 @ 0x36 │ │ │ │ + lsls r0, r3, #17 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r4, r2, #16 │ │ │ │ + lsls r4, r3, #15 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf2260036 │ │ │ │ - lsls r2, r4, #14 │ │ │ │ + @ instruction: 0xf1ee0036 │ │ │ │ + lsls r2, r5, #13 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xf2140036 │ │ │ │ - lsls r0, r2, #14 │ │ │ │ + rsbs r0, ip, #54 @ 0x36 │ │ │ │ + lsls r0, r3, #13 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 18e740 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -15550,45 +15550,45 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ orrs.w r0, r0, r0, lsl #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [sl, #-256] @ 0x100 │ │ │ │ - add.w r0, r4, r6, rrx │ │ │ │ - stc2 0, cr0, [r2], {45} @ 0x2d │ │ │ │ - ldc2 0, cr0, [sl], {45} @ 0x2d │ │ │ │ - orns r0, r0, r6, rrx │ │ │ │ - ldc2l 0, cr0, [lr], #-180 @ 0xffffff4c │ │ │ │ - @ instruction: 0xfbe8002d │ │ │ │ - b.n 18e734 │ │ │ │ + @ instruction: 0xeacc0036 │ │ │ │ + mcrr2 0, 2, r0, sl, cr13 │ │ │ │ + stc2l 0, cr0, [r2], #-180 @ 0xffffff4c │ │ │ │ + bics.w r0, r8, r6, rrx │ │ │ │ + mcrr2 0, 2, r0, r6, cr13 │ │ │ │ + @ instruction: 0xfbb0002d │ │ │ │ + b.n 18e6c4 │ │ │ │ movs r6, r6 │ │ │ │ - vst1.8 {d16[1]}, [r0]! │ │ │ │ - ldr??.w r0, [ip, #45] @ 0x2d │ │ │ │ - b.n 18e66c │ │ │ │ + vst1.8 {d0[1]}, [r8]! │ │ │ │ + vld1.8 {d0[1]}, [r4]! │ │ │ │ + b.n 18e5fc │ │ │ │ movs r6, r6 │ │ │ │ - ldrsb.w r0, [lr, #45] @ 0x2d │ │ │ │ - ldr??.w r0, [r4, #45] @ 0x2d │ │ │ │ - b.n 18e648 │ │ │ │ + vld4.8 {d16-d19}, [r6 :128]! │ │ │ │ + ldrh.w r0, [ip, #45] @ 0x2d │ │ │ │ + b.n 18e5d8 │ │ │ │ movs r6, r6 │ │ │ │ - vld1.8 {d0[1]}, [r2]! │ │ │ │ - ldr.w r0, [ip, #45] @ 0x2d │ │ │ │ - b.n 18e61c │ │ │ │ + vld4.8 {d16-d19}, [sl :128]! │ │ │ │ + strh.w r0, [r4, #45] @ 0x2d │ │ │ │ + b.n 18e5ac │ │ │ │ movs r6, r6 │ │ │ │ - ldrsb.w r0, [sl, #45] @ 0x2d │ │ │ │ - ldrsb.w r0, [lr, sp, lsl #2] │ │ │ │ - b.n 18e5ec │ │ │ │ + vld4.8 {d16-d19}, [r2 :128]! │ │ │ │ + str??.w r0, [r6, #45] @ 0x2d │ │ │ │ + b.n 18e57c │ │ │ │ movs r6, r6 │ │ │ │ - strh.w r0, [r6, #45] @ 0x2d │ │ │ │ - b.n 18e5c8 │ │ │ │ + str??.w r0, [lr, sp, lsl #2] │ │ │ │ + b.n 18e558 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb.w r0, [r0, #45] @ 0x2d │ │ │ │ - b.n 18e5ac │ │ │ │ + ldr.w r0, [r8, sp, lsl #2] │ │ │ │ + b.n 18e53c │ │ │ │ movs r6, r6 │ │ │ │ - ldr??.w r0, [lr, sp, lsl #2] │ │ │ │ + str.w r0, [r6, sp, lsl #2] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 18e894 │ │ │ │ tbb [pc, r2] │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ @@ -15673,17 +15673,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - b.n 18e3d4 │ │ │ │ + b.n 18e364 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xf7f4002d │ │ │ │ + @ instruction: 0xf7bc002d │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ @@ -17465,58 +17465,59 @@ │ │ │ │ ldr r1, [pc, #100] @ (18fddc ) │ │ │ │ ldr r0, [pc, #104] @ (18fde0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - bvc.n 18fd58 │ │ │ │ + bvc.n 18fce8 │ │ │ │ movs r6, r6 │ │ │ │ - strd r0, r0, [r4, #-180]! @ 0xb4 │ │ │ │ - bvs.n 18fcfc │ │ │ │ + stmdb ip!, {r0, r2, r3, r5} │ │ │ │ + bvs.n 18fe8c │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xe8c4002d │ │ │ │ - @ instruction: 0xe82e002d │ │ │ │ - bne.n 18fe2c │ │ │ │ + stmia.w ip, {r0, r2, r3, r5} │ │ │ │ + b.n 18fd84 │ │ │ │ + movs r5, r5 │ │ │ │ + bne.n 18fdbc │ │ │ │ movs r6, r6 │ │ │ │ - b.n 190474 │ │ │ │ + b.n 190404 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 190324 │ │ │ │ + b.n 1902b4 │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 18fe00 │ │ │ │ + beq.n 18fd90 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1904a8 │ │ │ │ + b.n 190438 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 1903b4 │ │ │ │ + b.n 190344 │ │ │ │ movs r5, r5 │ │ │ │ - bne.n 18fde0 │ │ │ │ + beq.n 18fd70 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 190460 │ │ │ │ + b.n 1903f0 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 1902d8 │ │ │ │ + b.n 190268 │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 18fdb8 │ │ │ │ + beq.n 18fd48 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1902b4 │ │ │ │ + b.n 190244 │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 18fd98 │ │ │ │ + beq.n 18fd28 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 190350 │ │ │ │ + b.n 1902e0 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 19038c │ │ │ │ + b.n 19031c │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 18fd78 │ │ │ │ + beq.n 18fd08 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 190274 │ │ │ │ + b.n 190204 │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 18fd54 │ │ │ │ + beq.n 18fce4 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 190254 │ │ │ │ + b.n 1901e4 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 190288 │ │ │ │ + b.n 190218 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -17595,15 +17596,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -17624,15 +17625,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1900c6 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -18363,49 +18364,49 @@ │ │ │ │ nop │ │ │ │ ldmia r1!, {} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3!, {r4, r5} │ │ │ │ movs r6, r6 │ │ │ │ - ble.n 1906ac │ │ │ │ + ble.n 19063c │ │ │ │ movs r5, r5 │ │ │ │ - bgt.n 1906a0 │ │ │ │ + bgt.n 190630 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r3, {r3} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - bgt.n 1905f8 │ │ │ │ + bgt.n 190788 │ │ │ │ movs r5, r5 │ │ │ │ - bgt.n 19062c │ │ │ │ + bgt.n 1907bc │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r0!, {r3, r4, r5} │ │ │ │ + ldmia r0!, {} │ │ │ │ movs r6, r6 │ │ │ │ - bge.n 19071c │ │ │ │ + bls.n 1906ac │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 190758 │ │ │ │ + bls.n 1906e8 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r5, r7} │ │ │ │ movs r6, r6 │ │ │ │ - bls.n 1907ac │ │ │ │ + bls.n 19073c │ │ │ │ movs r5, r5 │ │ │ │ - stmia r7!, {r3, r5, r7} │ │ │ │ + stmia r7!, {r4, r5, r6} │ │ │ │ movs r6, r6 │ │ │ │ - bls.n 190700 │ │ │ │ + bls.n 190690 │ │ │ │ movs r5, r5 │ │ │ │ - bls.n 19080c │ │ │ │ + bls.n 19079c │ │ │ │ movs r5, r5 │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ movs r6, r6 │ │ │ │ - bls.n 190720 │ │ │ │ + bhi.n 1906b0 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r6 │ │ │ │ - bhi.n 190704 │ │ │ │ + bhi.n 190694 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 191088 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -18489,15 +18490,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -18518,15 +18519,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 190a30 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -19286,41 +19287,41 @@ │ │ │ │ ... │ │ │ │ it gt │ │ │ │ lslgt r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r3, r6, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r7} │ │ │ │ movs r6, r6 │ │ │ │ - bmi.n 191110 │ │ │ │ + bmi.n 1910a0 │ │ │ │ movs r5, r5 │ │ │ │ - bcc.n 191104 │ │ │ │ + bcs.n 191094 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ + stmia r1!, {r2, r3, r4} │ │ │ │ movs r6, r6 │ │ │ │ - bcs.n 19104c │ │ │ │ + bcs.n 190fdc │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 191080 │ │ │ │ + bcs.n 191010 │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x0058 │ │ │ │ + bkpt 0x0020 │ │ │ │ movs r6, r6 │ │ │ │ - beq.n 191118 │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - beq.n 191154 │ │ │ │ + beq.n 1910e4 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ + pop {r1, r6, r7, pc} │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r7, pc} │ │ │ │ movs r6, r6 │ │ │ │ - beq.n 1910f8 │ │ │ │ + ldmia r7, {r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7, {r2, r3, r4, r7} │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #36] @ (1910f4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (1910f8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -19331,21 +19332,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (191100 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ - pop {r5, r6, pc} │ │ │ │ + pop {r3, r5, pc} │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2, r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + pop {r1, r4, pc} │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r6, {r1, r2, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r7} │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -19521,23 +19522,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (191304 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r0, 191350 │ │ │ │ + cbnz r0, 191342 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r2, r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r6, 191352 │ │ │ │ + cbnz r6, 191344 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r5, {r3, r5} │ │ │ │ + ldmia r4, {r4, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r5!, {r2, r6} │ │ │ │ + ldmia r5!, {r2, r3} │ │ │ │ movs r5, r5 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 19138e │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -19600,17 +19601,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - hlt 0x0010 │ │ │ │ + rev16 r0, r3 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -19778,21 +19779,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 1814a0 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - @ instruction: 0xb8c6 │ │ │ │ + @ instruction: 0xb88e │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r2!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r3} │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb8ae │ │ │ │ + @ instruction: 0xb876 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r2!, {r1, r3, r5} │ │ │ │ + ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -19890,17 +19891,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb784 │ │ │ │ + @ instruction: 0xb74c │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r1!, {} │ │ │ │ + ldmia r0!, {r3, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -20015,17 +20016,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb628 │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ movs r6, r6 │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -20111,17 +20112,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (19190c ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 1814a0 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, lr} │ │ │ │ movs r6, r6 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -20351,19 +20352,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 191ace │ │ │ │ b.n 191a2e │ │ │ │ nop │ │ │ │ - cbz r0, 191bda │ │ │ │ + cbz r0, 191bcc │ │ │ │ movs r6, r6 │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ movs r5, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -20594,19 +20595,19 @@ │ │ │ │ bne.n 191d0a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 191d30 │ │ │ │ b.n 191cac │ │ │ │ - sub sp, #472 @ 0x1d8 │ │ │ │ + sub sp, #248 @ 0xf8 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r3!, {r4, r7} │ │ │ │ + stmia r3!, {r3, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - stmia r2!, {r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -20879,21 +20880,21 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 192018 │ │ │ │ b.n 191f56 │ │ │ │ - add r6, sp, #56 @ 0x38 │ │ │ │ + add r5, sp, #856 @ 0x358 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r0!, {r3, r5, r7} │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ - itt hi │ │ │ │ - movhi r5, r5 │ │ │ │ - stmdbhi sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + ite mi │ │ │ │ + movmi r5, r5 │ │ │ │ + stmdbpl sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ sub sp, #12 │ │ │ │ lsrs r3, r0, #15 │ │ │ │ @@ -21122,19 +21123,19 @@ │ │ │ │ bne.n 19227a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 1922a0 │ │ │ │ b.n 19221c │ │ │ │ - add r3, sp, #536 @ 0x218 │ │ │ │ + add r3, sp, #312 @ 0x138 │ │ │ │ movs r6, r6 │ │ │ │ - bkpt 0x0020 │ │ │ │ + pop {r3, r5, r6, r7, pc} │ │ │ │ movs r5, r5 │ │ │ │ - pop {r2, r3, r4, r5, r6, r7} │ │ │ │ + pop {r2, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -21569,19 +21570,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 1926c8 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 192568 │ │ │ │ nop │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r7, pc, #968 @ (adr r7, 192c34 ) │ │ │ │ movs r6, r6 │ │ │ │ - revsh r4, r0 │ │ │ │ + hlt 0x000c │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r0, 19289c │ │ │ │ + cbnz r0, 19288e │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -21815,25 +21816,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (192b54 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ - add r5, pc, #440 @ (adr r5, 192cfc ) │ │ │ │ + add r5, pc, #216 @ (adr r5, 192c1c ) │ │ │ │ movs r6, r6 │ │ │ │ - add r3, pc, #240 @ (adr r3, 192c38 ) │ │ │ │ + add r3, pc, #16 @ (adr r3, 192b58 ) │ │ │ │ movs r6, r6 │ │ │ │ - push {r1, r2, r4, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - push {r1, r4, r5, lr} │ │ │ │ + push {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r5 │ │ │ │ - add r2, pc, #1016 @ (adr r2, 192f4c ) │ │ │ │ + add r2, pc, #792 @ (adr r2, 192e6c ) │ │ │ │ movs r6, r6 │ │ │ │ - push {r1, r3, r4, r5, r6} │ │ │ │ + push {r1, r6} │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -21895,15 +21896,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 192cae │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -22545,57 +22546,57 @@ │ │ │ │ ... │ │ │ │ ldr r3, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [sp, #392] @ 0x188 │ │ │ │ + ldr r6, [sp, #168] @ 0xa8 │ │ │ │ movs r6, r6 │ │ │ │ - add r7, sp, #896 @ 0x380 │ │ │ │ + add r7, sp, #672 @ 0x2a0 │ │ │ │ movs r5, r5 │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + add r7, sp, #768 @ 0x300 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #344] @ 0x158 │ │ │ │ movs r6, r6 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ + add r5, sp, #840 @ 0x348 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [sp, #256] @ 0x100 │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ movs r6, r6 │ │ │ │ - add r6, sp, #104 @ 0x68 │ │ │ │ + add r5, sp, #904 @ 0x388 │ │ │ │ movs r5, r5 │ │ │ │ - add r6, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #1016 @ 0x3f8 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #872] @ 0x368 │ │ │ │ + ldr r3, [sp, #648] @ 0x288 │ │ │ │ movs r6, r6 │ │ │ │ - add r6, sp, #176 @ 0xb0 │ │ │ │ + add r5, sp, #976 @ 0x3d0 │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + add r5, sp, #480 @ 0x1e0 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #784] @ 0x310 │ │ │ │ + ldr r3, [sp, #560] @ 0x230 │ │ │ │ movs r6, r6 │ │ │ │ - add r6, sp, #488 @ 0x1e8 │ │ │ │ + add r6, sp, #264 @ 0x108 │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #232 @ 0xe8 │ │ │ │ + add r5, sp, #8 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + add r4, sp, #920 @ 0x398 │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #16] @ (193308 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (19330c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ movs r6, r6 │ │ │ │ - add r4, sp, #712 @ 0x2c8 │ │ │ │ + add r4, sp, #488 @ 0x1e8 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 193b68 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -22662,15 +22663,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 1934a6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -23350,41 +23351,41 @@ │ │ │ │ ... │ │ │ │ str r3, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #864] @ 0x360 │ │ │ │ + str r5, [sp, #640] @ 0x280 │ │ │ │ movs r6, r6 │ │ │ │ - add r7, pc, #344 @ (adr r7, 193cd4 ) │ │ │ │ + add r7, pc, #120 @ (adr r7, 193bf4 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r7, pc, #440 @ (adr r7, 193d38 ) │ │ │ │ + add r7, pc, #216 @ (adr r7, 193c58 ) │ │ │ │ movs r5, r5 │ │ │ │ - str r3, [sp, #888] @ 0x378 │ │ │ │ + str r3, [sp, #664] @ 0x298 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, pc, #360 @ (adr r5, 193cf0 ) │ │ │ │ + add r5, pc, #136 @ (adr r5, 193c10 ) │ │ │ │ movs r5, r5 │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, pc, #288 @ (adr r5, 193cb0 ) │ │ │ │ + add r5, pc, #64 @ (adr r5, 193bd0 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #400 @ (adr r5, 193d24 ) │ │ │ │ + add r5, pc, #176 @ (adr r5, 193c44 ) │ │ │ │ movs r5, r5 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r2, [sp, #816] @ 0x330 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, pc, #344 @ (adr r5, 193cf4 ) │ │ │ │ + add r5, pc, #120 @ (adr r5, 193c14 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #872 @ (adr r4, 193f08 ) │ │ │ │ + add r4, pc, #648 @ (adr r4, 193e28 ) │ │ │ │ movs r5, r5 │ │ │ │ - str r2, [sp, #952] @ 0x3b8 │ │ │ │ + str r2, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r6 │ │ │ │ - add r5, pc, #656 @ (adr r5, 193e38 ) │ │ │ │ + add r5, pc, #432 @ (adr r5, 193d58 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #400 @ (adr r4, 193d3c ) │ │ │ │ + add r4, pc, #176 @ (adr r4, 193c5c ) │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #36] @ (193bd4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (193bd8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -23395,21 +23396,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (193be0 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ - str r2, [sp, #512] @ 0x200 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ movs r6, r6 │ │ │ │ - add r3, pc, #1008 @ (adr r3, 193fcc ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 193eec ) │ │ │ │ movs r5, r5 │ │ │ │ - str r2, [sp, #424] @ 0x1a8 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r6 │ │ │ │ - add r3, pc, #920 @ (adr r3, 193f7c ) │ │ │ │ + add r3, pc, #696 @ (adr r3, 193e9c ) │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (193fa0 ) │ │ │ │ @@ -23471,31 +23472,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -23740,27 +23741,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ ldrh r0, [r1, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #840] @ 0x348 │ │ │ │ + str r1, [sp, #616] @ 0x268 │ │ │ │ movs r6, r6 │ │ │ │ ldrh r4, [r4, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r6, #54] @ 0x36 │ │ │ │ + ldrh r0, [r7, #52] @ 0x34 │ │ │ │ movs r6, r6 │ │ │ │ - add r0, pc, #808 @ (adr r0, 1942e0 ) │ │ │ │ + add r0, pc, #584 @ (adr r0, 194200 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r0, pc, #920 @ (adr r0, 194354 ) │ │ │ │ + add r0, pc, #696 @ (adr r0, 194274 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r0, [r4, #52] @ 0x34 │ │ │ │ + ldrh r0, [r5, #50] @ 0x32 │ │ │ │ movs r6, r6 │ │ │ │ - add r0, pc, #112 @ (adr r0, 194034 ) │ │ │ │ + ldr r7, [sp, #912] @ 0x390 │ │ │ │ movs r5, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (193ff0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -23770,19 +23771,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 1814a0 │ │ │ │ - ldrh r6, [r2, #50] @ 0x32 │ │ │ │ + ldrh r6, [r3, #48] @ 0x30 │ │ │ │ movs r6, r6 │ │ │ │ - add r0, pc, #672 @ (adr r0, 194298 ) │ │ │ │ + add r0, pc, #448 @ (adr r0, 1941b8 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r0, pc, #176 @ (adr r0, 1940ac ) │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 194012 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -24260,23 +24261,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 19444c │ │ │ │ b.n 194346 │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, #14] │ │ │ │ + ldrh r2, [r4, #12] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r4, [sp, #240] @ 0xf0 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #320] @ 0x140 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r6, #8] │ │ │ │ + ldrh r4, [r7, #6] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r3, [sp, #640] @ 0x280 │ │ │ │ + ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 1951bc │ │ │ │ @@ -25354,25 +25355,25 @@ │ │ │ │ b.n 194b38 │ │ │ │ strh r2, [r5, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r6, #29] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r0, #50] @ 0x32 │ │ │ │ + strh r4, [r1, #48] @ 0x30 │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r4, #32] │ │ │ │ + strh r6, [r5, #30] │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r2, #32] │ │ │ │ + strh r2, [r3, #30] │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + strh r4, [r5, #20] │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r4, [r6, #29] │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r0, [r7, #27] │ │ │ │ + ldrb r0, [r0, #27] │ │ │ │ movs r6, r6 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 195a88 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 1951fa │ │ │ │ @@ -26471,77 +26472,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (195ee0 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ - ldrb r2, [r6, #16] │ │ │ │ + ldrb r2, [r7, #15] │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r6, [r6, #36] @ 0x24 │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r1, #38] @ 0x26 │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r4, #15] │ │ │ │ + strb r6, [r5, #14] │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r0, #46] @ 0x2e │ │ │ │ + strh r0, [r1, #44] @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r5, #30] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r7, #2] │ │ │ │ + strb r2, [r0, #2] │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r7, #22] │ │ │ │ + strh r0, [r0, #22] │ │ │ │ movs r5, r5 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r7, #14] │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + strb r0, [r5, #1] │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r1, #20] │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r3, #16] │ │ │ │ + strh r0, [r4, #14] │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r1, #2] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r3, #18] │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r1, #14] │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r1, #1] │ │ │ │ + strb r2, [r2, #0] │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r3, #20] │ │ │ │ + strh r4, [r4, #18] │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r4, #16] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r3, #20] │ │ │ │ + strh r6, [r4, #18] │ │ │ │ movs r5, r5 │ │ │ │ - strb r4, [r3, #0] │ │ │ │ + ldr r4, [r4, #124] @ 0x7c │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r3, #12] │ │ │ │ + strh r0, [r4, #10] │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + ldr r6, [r1, #124] @ 0x7c │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r0, #12] │ │ │ │ + strh r4, [r1, #10] │ │ │ │ movs r5, r5 │ │ │ │ - strh r4, [r3, #12] │ │ │ │ + strh r4, [r4, #10] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [r7, #120] @ 0x78 │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r5, #10] │ │ │ │ + strh r4, [r6, #8] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r2, #10] │ │ │ │ + strh r6, [r3, #8] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 195efe │ │ │ │ @@ -26892,19 +26893,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (1962f4 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 1814a0 │ │ │ │ - ldr r4, [r2, #60] @ 0x3c │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r3, #48] @ 0x30 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r2, [r0, #23] │ │ │ │ + ldrb r2, [r1, #22] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -27189,19 +27190,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (196660 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r5, #124] @ 0x7c │ │ │ │ + str r2, [r6, #120] @ 0x78 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r4, [r0, #7] │ │ │ │ + ldrb r4, [r1, #6] │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r0, [r4, #7] │ │ │ │ + ldrb r0, [r5, #6] │ │ │ │ movs r5, r5 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 19669e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -27265,17 +27266,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 1814a0 │ │ │ │ bl 193fc4 │ │ │ │ - str r6, [r5, #112] @ 0x70 │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r2, [r5, #2] │ │ │ │ + ldrb r2, [r6, #1] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -27407,17 +27408,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (196878 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 1814a0 │ │ │ │ - str r4, [r1, #92] @ 0x5c │ │ │ │ + str r4, [r2, #88] @ 0x58 │ │ │ │ movs r6, r6 │ │ │ │ - strb r0, [r1, #29] │ │ │ │ + strb r0, [r2, #28] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -27606,21 +27607,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (196aa0 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 1814a0 │ │ │ │ - str r6, [r4, #64] @ 0x40 │ │ │ │ + str r6, [r5, #60] @ 0x3c │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r4, #22] │ │ │ │ + strb r2, [r5, #21] │ │ │ │ movs r5, r5 │ │ │ │ - str r6, [r5, #56] @ 0x38 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r5, #20] │ │ │ │ + strb r2, [r6, #19] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -27735,21 +27736,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 196be2 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -27780,15 +27781,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 196c68 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -27797,21 +27798,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -27905,24 +27906,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 196dde │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -27989,22 +27990,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -28387,15 +28388,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 1814a0 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 196fdc │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 19745a │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -28530,19 +28531,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 1971a2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 1971b8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - ldrh r4, [r2, r4] │ │ │ │ + ldrh r4, [r3, r3] │ │ │ │ movs r6, r6 │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + ldr r6, [r5, #88] @ 0x58 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [r1, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #68] @ 0x44 │ │ │ │ movs r5, r5 │ │ │ │ strh r6, [r1, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -28886,21 +28887,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (1978b4 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 1814a0 │ │ │ │ - strb r2, [r6, r6] │ │ │ │ + strb r2, [r7, r5] │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [r5, #112] @ 0x70 │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r4, r5] │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [r2, #112] @ 0x70 │ │ │ │ + str r6, [r3, #108] @ 0x6c │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -28998,17 +28999,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (1979c8 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 1814a0 │ │ │ │ - strb r6, [r7, r1] │ │ │ │ + strb r6, [r0, r1] │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r7, #92] @ 0x5c │ │ │ │ + str r2, [r0, #92] @ 0x5c │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -29099,17 +29100,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (197ac8 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 1814a0 │ │ │ │ - strh r6, [r7, r5] │ │ │ │ + strh r6, [r0, r5] │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r7, #76] @ 0x4c │ │ │ │ + str r2, [r0, #76] @ 0x4c │ │ │ │ movs r5, r5 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -29301,21 +29302,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 1814a0 │ │ │ │ ldr r4, [pc, #72] @ (197d38 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, r4] │ │ │ │ + strh r0, [r6, r3] │ │ │ │ movs r6, r6 │ │ │ │ ldr r3, [pc, #32] @ (197d1c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r3, r4] │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r0, #60] @ 0x3c │ │ │ │ + str r2, [r1, #56] @ 0x38 │ │ │ │ movs r5, r5 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -29490,21 +29491,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 1814a0 │ │ │ │ ldr r1, [pc, #864] @ (198250 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, r3] │ │ │ │ + str r6, [r6, r2] │ │ │ │ movs r6, r6 │ │ │ │ ldr r0, [pc, #640] @ (19817c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #344] @ (198058 ) │ │ │ │ + ldr r7, [pc, #120] @ (197f78 ) │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r0, #28] │ │ │ │ + str r2, [r1, #24] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -30129,23 +30130,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (19860c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 1814a0 │ │ │ │ - ldr r0, [pc, #360] @ (198768 ) │ │ │ │ + ldr r0, [pc, #136] @ (198688 ) │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [r3, r7] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [r6, r7] │ │ │ │ + ldr r0, [r7, r6] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [pc, #272] @ (19871c ) │ │ │ │ + ldr r0, [pc, #48] @ (19863c ) │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [r0, r7] │ │ │ │ + ldr r0, [r1, r6] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (198758 ) │ │ │ │ @@ -30270,27 +30271,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ lsrs r6, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47e2 │ │ │ │ + @ instruction: 0x47aa │ │ │ │ movs r6, r6 │ │ │ │ lsls r2, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0x478e │ │ │ │ + bx sl │ │ │ │ movs r6, r6 │ │ │ │ - bx r8 │ │ │ │ + bx r1 │ │ │ │ movs r6, r6 │ │ │ │ - bxns r5 │ │ │ │ + mov ip, lr │ │ │ │ movs r6, r6 │ │ │ │ - mov ip, sp │ │ │ │ + mov ip, r6 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [r3, r5] │ │ │ │ + ldr r0, [r4, r4] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -30383,19 +30384,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - mov r8, r1 │ │ │ │ + mov r0, sl │ │ │ │ movs r6, r6 │ │ │ │ - cmp lr, r5 │ │ │ │ + cmp r6, lr │ │ │ │ movs r6, r6 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + ldrsb r2, [r6, r3] │ │ │ │ movs r5, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -30492,23 +30493,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (1989d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add ip, r3 │ │ │ │ + add r4, ip │ │ │ │ movs r6, r6 │ │ │ │ - ldrsb r0, [r3, r0] │ │ │ │ + strb r0, [r4, r7] │ │ │ │ movs r5, r5 │ │ │ │ - add sl, r0 │ │ │ │ + add r2, r9 │ │ │ │ movs r6, r6 │ │ │ │ - ldrsb r4, [r3, r1] │ │ │ │ + ldrsb r4, [r4, r0] │ │ │ │ movs r5, r5 │ │ │ │ - ldrsb r0, [r7, r1] │ │ │ │ + ldrsb r0, [r0, r1] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -30655,23 +30656,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - orrs r2, r0 │ │ │ │ + cmn r2, r1 │ │ │ │ movs r6, r6 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r4, r2] │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r7, r3] │ │ │ │ + strb r0, [r0, r3] │ │ │ │ movs r5, r5 │ │ │ │ - cmn r6, r5 │ │ │ │ + cmp r6, r6 │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r5, r1] │ │ │ │ + strb r2, [r6, r0] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -30824,37 +30825,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (198d28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - sbcs r4, r2 │ │ │ │ + adcs r4, r3 │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r5, r5] │ │ │ │ movs r5, r5 │ │ │ │ - strh r4, [r1, r4] │ │ │ │ + strh r4, [r2, r3] │ │ │ │ movs r5, r5 │ │ │ │ - adcs r2, r7 │ │ │ │ + adcs r2, r0 │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r3, r6] │ │ │ │ + strh r4, [r4, r5] │ │ │ │ movs r5, r5 │ │ │ │ - strh r2, [r6, r3] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ movs r5, r5 │ │ │ │ - adcs r4, r3 │ │ │ │ + asrs r4, r4 │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r3, r6] │ │ │ │ + strh r2, [r4, r5] │ │ │ │ movs r5, r5 │ │ │ │ - strh r6, [r2, r3] │ │ │ │ + strh r6, [r3, r2] │ │ │ │ movs r5, r5 │ │ │ │ - adcs r6, r0 │ │ │ │ + asrs r6, r1 │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r4, r4] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ movs r5, r5 │ │ │ │ - strh r4, [r7, r4] │ │ │ │ + strh r4, [r0, r4] │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -31036,21 +31037,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - subs r7, #134 @ 0x86 │ │ │ │ + subs r7, #78 @ 0x4e │ │ │ │ movs r6, r6 │ │ │ │ - str r2, [r0, r4] │ │ │ │ + str r2, [r1, r3] │ │ │ │ movs r5, r5 │ │ │ │ - subs r7, #20 │ │ │ │ + subs r6, #220 @ 0xdc │ │ │ │ movs r6, r6 │ │ │ │ - str r0, [r2, r2] │ │ │ │ + str r0, [r3, r1] │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -31129,15 +31130,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #168 @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + subs r6, #144 @ 0x90 │ │ │ │ movs r6, r6 │ │ │ │ adds r7, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -31218,15 +31219,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #212 @ 0xd4 │ │ │ │ + subs r5, #156 @ 0x9c │ │ │ │ movs r6, r6 │ │ │ │ adds r6, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -31305,15 +31306,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #224 @ 0xe0 │ │ │ │ + subs r4, #168 @ 0xa8 │ │ │ │ movs r6, r6 │ │ │ │ adds r5, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -31396,15 +31397,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ adds r4, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #238 @ 0xee │ │ │ │ + subs r3, #182 @ 0xb6 │ │ │ │ movs r6, r6 │ │ │ │ adds r4, #38 @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -31607,36 +31608,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -31689,15 +31690,15 @@ │ │ │ │ b.n 199424 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 199424 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -31833,23 +31834,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (199808 ) │ │ │ │ ldr r0, [pc, #28] @ (19980c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - adds r6, #94 @ 0x5e │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0x47da │ │ │ │ + @ instruction: 0x47a2 │ │ │ │ movs r5, r5 │ │ │ │ - adds r6, #68 @ 0x44 │ │ │ │ + adds r6, #12 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [pc, #120] @ (199884 ) │ │ │ │ + @ instruction: 0x47e6 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [pc, #232] @ (1998f8 ) │ │ │ │ + ldr r0, [pc, #8] @ (199818 ) │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (199b18 ) │ │ │ │ @@ -31921,22 +31922,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1998ee │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -31964,28 +31965,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 19996c │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -32142,23 +32143,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 199b6e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -32187,15 +32188,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 199cf2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 199cec │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -32204,15 +32205,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -32420,29 +32421,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (199e94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + adds r0, #106 @ 0x6a │ │ │ │ movs r6, r6 │ │ │ │ - muls r4, r6 │ │ │ │ + orrs r4, r7 │ │ │ │ movs r5, r5 │ │ │ │ - tst r0, r3 │ │ │ │ + rors r0, r4 │ │ │ │ movs r5, r5 │ │ │ │ cmp r0, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + cmp r7, #146 @ 0x92 │ │ │ │ movs r6, r6 │ │ │ │ - sbcs r4, r4 │ │ │ │ + adcs r4, r5 │ │ │ │ movs r5, r5 │ │ │ │ - rors r0, r0 │ │ │ │ + sbcs r0, r1 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -32484,15 +32485,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -32513,15 +32514,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 199ffe │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -32658,25 +32659,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (19a110 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #98 @ 0x62 │ │ │ │ + cmp r5, #42 @ 0x2a │ │ │ │ movs r6, r6 │ │ │ │ - subs r7, #224 @ 0xe0 │ │ │ │ + subs r7, #168 @ 0xa8 │ │ │ │ movs r5, r5 │ │ │ │ - subs r6, #216 @ 0xd8 │ │ │ │ + subs r6, #160 @ 0xa0 │ │ │ │ movs r5, r5 │ │ │ │ - cmp r5, #70 @ 0x46 │ │ │ │ + cmp r5, #14 │ │ │ │ movs r6, r6 │ │ │ │ - subs r7, #32 │ │ │ │ + subs r6, #232 @ 0xe8 │ │ │ │ movs r5, r5 │ │ │ │ - subs r7, #60 @ 0x3c │ │ │ │ + subs r7, #4 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (19a29c ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -32710,15 +32711,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -32826,27 +32827,27 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ movs r5, #218 @ 0xda │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #70 @ 0x46 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #28 │ │ │ │ + cmp r3, #228 @ 0xe4 │ │ │ │ movs r6, r6 │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r6, #154 @ 0x9a │ │ │ │ movs r5, r5 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #90 @ 0x5a │ │ │ │ movs r5, r5 │ │ │ │ movs r4, #154 @ 0x9a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #164 @ 0xa4 │ │ │ │ + cmp r3, #108 @ 0x6c │ │ │ │ movs r6, r6 │ │ │ │ - subs r5, #126 @ 0x7e │ │ │ │ + subs r5, #70 @ 0x46 │ │ │ │ movs r5, r5 │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + subs r5, #98 @ 0x62 │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 19a8bc │ │ │ │ @@ -32906,15 +32907,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 19a3c2 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -33374,41 +33375,41 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #86 @ 0x56 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #86 @ 0x56 │ │ │ │ + movs r6, #30 │ │ │ │ movs r6, r6 │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + subs r1, #72 @ 0x48 │ │ │ │ movs r5, r5 │ │ │ │ - adds r7, #204 @ 0xcc │ │ │ │ + adds r7, #148 @ 0x94 │ │ │ │ movs r5, r5 │ │ │ │ - movs r6, #38 @ 0x26 │ │ │ │ + movs r5, #238 @ 0xee │ │ │ │ movs r6, r6 │ │ │ │ - subs r0, #0 │ │ │ │ + adds r7, #200 @ 0xc8 │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, #28 │ │ │ │ + adds r7, #228 @ 0xe4 │ │ │ │ movs r5, r5 │ │ │ │ - movs r5, #224 @ 0xe0 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ movs r6, r6 │ │ │ │ - adds r7, #92 @ 0x5c │ │ │ │ + adds r7, #36 @ 0x24 │ │ │ │ movs r5, r5 │ │ │ │ - movs r5, #162 @ 0xa2 │ │ │ │ + movs r5, #106 @ 0x6a │ │ │ │ movs r6, r6 │ │ │ │ - subs r0, #88 @ 0x58 │ │ │ │ + subs r0, #32 │ │ │ │ movs r5, r5 │ │ │ │ - adds r7, #26 │ │ │ │ + adds r6, #226 @ 0xe2 │ │ │ │ movs r5, r5 │ │ │ │ - movs r5, #134 @ 0x86 │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ movs r6, r6 │ │ │ │ - adds r7, #4 │ │ │ │ + adds r6, #204 @ 0xcc │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, #138 @ 0x8a │ │ │ │ + subs r0, #82 @ 0x52 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0019a900 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -33438,19 +33439,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (19a964 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r4, #230 @ 0xe6 │ │ │ │ + movs r4, #174 @ 0xae │ │ │ │ movs r6, r6 │ │ │ │ - adds r6, #192 @ 0xc0 │ │ │ │ + adds r6, #136 @ 0x88 │ │ │ │ movs r5, r5 │ │ │ │ - adds r6, #220 @ 0xdc │ │ │ │ + adds r6, #164 @ 0xa4 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0019a968 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -33916,19 +33917,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (19adc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r0, #140 @ 0x8c │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ movs r6, r6 │ │ │ │ - adds r2, #102 @ 0x66 │ │ │ │ + adds r2, #46 @ 0x2e │ │ │ │ movs r5, r5 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r3, #148 @ 0x94 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0019adc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -34568,15 +34569,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ asrs r0, r5, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r1 │ │ │ │ + subs r6, r1, r0 │ │ │ │ movs r6, r6 │ │ │ │ asrs r2, r2, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0019b4a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -34652,15 +34653,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ asrs r4, r0, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, r5 │ │ │ │ + adds r2, r5, r4 │ │ │ │ movs r6, r6 │ │ │ │ asrs r2, r6, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0019b584 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 18dc98 │ │ │ │ @@ -34952,15 +34953,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 19b910 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -35608,57 +35609,57 @@ │ │ │ │ ... │ │ │ │ lsrs r6, r4, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r6, #6 │ │ │ │ movs r6, r6 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #50 @ 0x32 │ │ │ │ movs r5, r5 │ │ │ │ - movs r3, #130 @ 0x82 │ │ │ │ + movs r3, #74 @ 0x4a │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r2, #32 │ │ │ │ + lsrs r4, r3, #31 │ │ │ │ movs r6, r6 │ │ │ │ - movs r1, #144 @ 0x90 │ │ │ │ + movs r1, #88 @ 0x58 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ + lsrs r0, r2, #30 │ │ │ │ movs r6, r6 │ │ │ │ - movs r1, #162 @ 0xa2 │ │ │ │ + movs r1, #106 @ 0x6a │ │ │ │ movs r5, r5 │ │ │ │ - movs r1, #190 @ 0xbe │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r2, r4, #29 │ │ │ │ + lsrs r2, r5, #28 │ │ │ │ movs r6, r6 │ │ │ │ - movs r1, #180 @ 0xb4 │ │ │ │ + movs r1, #124 @ 0x7c │ │ │ │ movs r5, r5 │ │ │ │ - movs r1, #56 @ 0x38 │ │ │ │ + movs r1, #0 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r4, r1, #29 │ │ │ │ + lsrs r4, r2, #28 │ │ │ │ movs r6, r6 │ │ │ │ - movs r2, #2 │ │ │ │ + movs r1, #202 @ 0xca │ │ │ │ movs r5, r5 │ │ │ │ - movs r0, #194 @ 0xc2 │ │ │ │ + movs r0, #138 @ 0x8a │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r2, r5, #28 │ │ │ │ + lsrs r2, r6, #27 │ │ │ │ movs r6, r6 │ │ │ │ - movs r0, #166 @ 0xa6 │ │ │ │ + movs r0, #110 @ 0x6e │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #16] @ (19bf80 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (19bf84 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ - lsrs r6, r7, #26 │ │ │ │ + lsrs r6, r0, #26 │ │ │ │ movs r6, r6 │ │ │ │ - movs r0, #58 @ 0x3a │ │ │ │ + movs r0, #2 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0019bf88 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 19c064 │ │ │ │ @@ -35947,15 +35948,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #16 │ │ │ │ + lsrs r6, r3, #15 │ │ │ │ movs r6, r6 │ │ │ │ lsls r0, r5, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0019c2d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -36021,15 +36022,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 19c426 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -36671,57 +36672,57 @@ │ │ │ │ ... │ │ │ │ lsls r2, r2, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r5, #27 │ │ │ │ + lsls r6, r6, #26 │ │ │ │ movs r6, r6 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + adds r4, r6, r0 │ │ │ │ movs r5, r5 │ │ │ │ - adds r4, r0, r2 │ │ │ │ + adds r4, r1, r1 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r6, r2, #20 │ │ │ │ + lsls r6, r3, #19 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r2, r2, #26 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r1, #19 │ │ │ │ + lsls r0, r2, #18 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r2, r4, #26 │ │ │ │ + asrs r2, r5, #25 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r7, #26 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r2, r4, #17 │ │ │ │ + lsls r2, r5, #16 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r4, r6, #26 │ │ │ │ + asrs r4, r7, #25 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r0, r7, #24 │ │ │ │ + asrs r0, r0, #24 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r4, r1, #17 │ │ │ │ + lsls r4, r2, #16 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r2, r0, #28 │ │ │ │ + asrs r2, r1, #27 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r0, #23 │ │ │ │ + asrs r2, r1, #22 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r2, r5, #16 │ │ │ │ + lsls r2, r6, #15 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + asrs r6, r5, #21 │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [pc, #16] @ (19ca80 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (19ca84 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ - lsls r6, r7, #14 │ │ │ │ + lsls r6, r0, #14 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r2, r7, #20 │ │ │ │ + asrs r2, r0, #20 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0019ca88 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -36833,35 +36834,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -37825,21 +37826,21 @@ │ │ │ │ orr.w r2, r2, #1073741824 @ 0x40000000 │ │ │ │ b.n 19d25a │ │ │ │ nop │ │ │ │ mrrc2 0, 3, r0, lr, cr15 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r6, #63] @ 0x3f │ │ │ │ - ldr??.w r0, [lr, #53] @ 0x35 │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + str.w r0, [r6, #53] @ 0x35 │ │ │ │ + lsrs r2, r0, #9 │ │ │ │ movs r5, r5 │ │ │ │ - ldr.w r0, [lr, r5, lsl #3] │ │ │ │ - lsrs r0, r7, #8 │ │ │ │ + strh.w r0, [r6, r5, lsl #3] │ │ │ │ + lsrs r0, r0, #8 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r4, r2, #9 │ │ │ │ + lsrs r4, r3, #8 │ │ │ │ movs r5, r5 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ @@ -37931,34 +37932,34 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf69a0035 │ │ │ │ - lsrs r0, r2, #5 │ │ │ │ + @ instruction: 0xf6620035 │ │ │ │ + lsrs r0, r3, #4 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r0, r2, #32 │ │ │ │ + lsls r0, r3, #31 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf6700035 │ │ │ │ - lsrs r2, r0, #3 │ │ │ │ + @ instruction: 0xf6380035 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf6580035 │ │ │ │ - lsls r4, r2, #31 │ │ │ │ + @ instruction: 0xf6200035 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ movs r5, r5 │ │ │ │ - movw r0, #10293 @ 0x2835 │ │ │ │ - lsls r0, r0, #31 │ │ │ │ + addw r0, sl, #2101 @ 0x835 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r3, #31 │ │ │ │ + lsls r0, r4, #30 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf62e0035 │ │ │ │ - lsls r2, r5, #30 │ │ │ │ + @ instruction: 0xf5f60035 │ │ │ │ + lsls r2, r6, #29 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0019d848 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -38085,35 +38086,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -39046,30 +39047,30 @@ │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 19df8c │ │ │ │ mcr 0, 5, r0, cr4, cr15, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #32821 @ 0x8035 │ │ │ │ + @ instruction: 0xf2900035 │ │ │ │ sbc.w r0, sl, pc, rrx │ │ │ │ - @ instruction: 0xf2680035 │ │ │ │ - sbcs.w r0, r8, #53 @ 0x35 │ │ │ │ - lsls r6, r5, #16 │ │ │ │ + @ instruction: 0xf2300035 │ │ │ │ + adc.w r0, r0, #53 @ 0x35 │ │ │ │ + lsls r6, r6, #15 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r6, r5, #11 │ │ │ │ + lsls r6, r6, #10 │ │ │ │ movs r5, r5 │ │ │ │ - add.w r0, r4, #53 @ 0x35 │ │ │ │ - mcr 0, 5, r0, cr0, cr5, {1} │ │ │ │ - mcr 0, 1, r0, cr8, cr5, {1} │ │ │ │ - ldc 0, cr0, [r2], #212 @ 0xd4 │ │ │ │ - @ instruction: 0xeac60035 │ │ │ │ - ldrd r0, r0, [ip, #212] @ 0xd4 │ │ │ │ - @ instruction: 0xfb5a002c │ │ │ │ - @ instruction: 0xfb72002c │ │ │ │ + @ instruction: 0xf0cc0035 │ │ │ │ + mcr 0, 3, r0, cr8, cr5, {1} │ │ │ │ + ldcl 0, cr0, [r0, #212]! @ 0xd4 │ │ │ │ + ldcl 0, cr0, [sl], #-212 @ 0xffffff2c │ │ │ │ + eor.w r0, lr, r5, rrx │ │ │ │ + @ instruction: 0xe9a40035 │ │ │ │ + @ instruction: 0xfb22002c │ │ │ │ + @ instruction: 0xfb3a002c │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ lsrs r1, r2 │ │ │ │ @@ -39656,41 +39657,41 @@ │ │ │ │ ldr r1, [pc, #80] @ (19ebe4 ) │ │ │ │ ldr r0, [pc, #84] @ (19ebe8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - b.n 19e85c │ │ │ │ + b.n 19e7ec │ │ │ │ movs r5, r6 │ │ │ │ - ldrh.w r0, [r6, ip, lsl #2] │ │ │ │ - ldr.w r0, [r2, ip, lsl #2] │ │ │ │ - b.n 19e424 │ │ │ │ - movs r5, r6 │ │ │ │ - subw r0, r6, #2092 @ 0x82c │ │ │ │ - b.n 19f238 │ │ │ │ - movs r5, r6 │ │ │ │ - @ instruction: 0xf592002c │ │ │ │ - adds.w r0, r6, #11272192 @ 0xac0000 │ │ │ │ - b.n 19f1b0 │ │ │ │ + @ instruction: 0xf7fe002c │ │ │ │ + ldrb.w r0, [sl, ip, lsl #2] │ │ │ │ + b.n 19e3b4 │ │ │ │ movs r5, r6 │ │ │ │ - sbc.w r0, r2, #11272192 @ 0xac0000 │ │ │ │ - b.n 19f188 │ │ │ │ + @ instruction: 0xf66e002c │ │ │ │ + b.n 19f1c8 │ │ │ │ movs r5, r6 │ │ │ │ - orrs.w r0, sl, #11272192 @ 0xac0000 │ │ │ │ - b.n 19f16c │ │ │ │ + adcs.w r0, sl, #11272192 @ 0xac0000 │ │ │ │ + @ instruction: 0xf4de002c │ │ │ │ + b.n 19f140 │ │ │ │ + movs r5, r6 │ │ │ │ + @ instruction: 0xf52a002c │ │ │ │ + b.n 19f118 │ │ │ │ + movs r5, r6 │ │ │ │ + bic.w r0, r2, #11272192 @ 0xac0000 │ │ │ │ + b.n 19f0fc │ │ │ │ movs r5, r6 │ │ │ │ - orr.w r0, r8, #11272192 @ 0xac0000 │ │ │ │ - b.n 19f148 │ │ │ │ + ands.w r0, r0, #11272192 @ 0xac0000 │ │ │ │ + b.n 19f0d8 │ │ │ │ movs r5, r6 │ │ │ │ - bics.w r0, r2, #11272192 @ 0xac0000 │ │ │ │ - b.n 19f124 │ │ │ │ + @ instruction: 0xf3fa002c │ │ │ │ + b.n 19f0b4 │ │ │ │ movs r5, r6 │ │ │ │ - ands.w r0, lr, #11272192 @ 0xac0000 │ │ │ │ - bics.w r0, r6, #11272192 @ 0xac0000 │ │ │ │ + @ instruction: 0xf3e6002c │ │ │ │ + @ instruction: 0xf3fe002c │ │ │ │ │ │ │ │ 0019ebec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr.w r4, [pc, #3060] @ 19f7f4 │ │ │ │ @@ -39805,15 +39806,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 19ed82 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -40764,25 +40765,25 @@ │ │ │ │ b.w 19ee3c │ │ │ │ bge.n 19f7f0 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 19f83c │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 19f8fc │ │ │ │ + bhi.n 19f88c │ │ │ │ movs r5, r6 │ │ │ │ - ldrd r0, r0, [r8, #176]! @ 0xb0 │ │ │ │ - bhi.n 19f868 │ │ │ │ + strd r0, r0, [r0, #176] @ 0xb0 │ │ │ │ + bvc.n 19f7f8 │ │ │ │ movs r5, r6 │ │ │ │ - adcs.w r0, r8, ip, asr #32 │ │ │ │ - @ instruction: 0xe9a6002c │ │ │ │ - bhi.n 19f82c │ │ │ │ + @ instruction: 0xeb20002c │ │ │ │ + strd r0, r0, [lr, #-176]! @ 0xb0 │ │ │ │ + bvc.n 19f7bc │ │ │ │ movs r5, r6 │ │ │ │ - strd r0, r0, [r4, #176]! @ 0xb0 │ │ │ │ - and.w r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xe9ac002c │ │ │ │ + strd r0, r0, [r8, #176] @ 0xb0 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 19fbdc │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 19fb74 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ sub.w r7, ip, #32 │ │ │ │ @@ -41204,45 +41205,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (19fd1c ) │ │ │ │ ldr r0, [pc, #72] @ (19fd20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - bne.n 19fca4 │ │ │ │ + bne.n 19fc34 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 19f614 │ │ │ │ + b.n 19f5a4 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 1a039c │ │ │ │ + b.n 1a032c │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 19fc80 │ │ │ │ + bne.n 19fc10 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1a037c │ │ │ │ + b.n 1a030c │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 19fc38 │ │ │ │ + bne.n 19fdc8 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1a04e0 │ │ │ │ + b.n 1a0470 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 1a03ec │ │ │ │ + b.n 1a037c │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 19fc14 │ │ │ │ + bne.n 19fda4 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1a0310 │ │ │ │ + b.n 1a02a0 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 19fdf4 │ │ │ │ + bne.n 19fd84 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1a02f4 │ │ │ │ + b.n 1a0284 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 1a0328 │ │ │ │ + b.n 1a02b8 │ │ │ │ movs r4, r5 │ │ │ │ - bne.n 19fdd8 │ │ │ │ + bne.n 19fd68 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1a02d8 │ │ │ │ + b.n 1a0268 │ │ │ │ movs r4, r5 │ │ │ │ - b.n 19f5e8 │ │ │ │ + b.n 19f578 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 0019fd24 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -41379,15 +41380,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 19feee │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -42333,29 +42334,29 @@ │ │ │ │ nop │ │ │ │ ldmia r1!, {r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r5} │ │ │ │ + stmia r6!, {r3, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - bhi.n 1a08a4 │ │ │ │ + bhi.n 1a0a34 │ │ │ │ movs r4, r5 │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r7} │ │ │ │ movs r5, r6 │ │ │ │ - bls.n 1a096c │ │ │ │ + bls.n 1a08fc │ │ │ │ movs r4, r5 │ │ │ │ - bhi.n 1a0a0c │ │ │ │ + bhi.n 1a099c │ │ │ │ movs r4, r5 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ - bhi.n 1a0890 │ │ │ │ + bhi.n 1a0a20 │ │ │ │ movs r4, r5 │ │ │ │ - bhi.n 1a08cc │ │ │ │ + bhi.n 1a0a5c │ │ │ │ movs r4, r5 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 1a0d46 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 1a0cde │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -42780,45 +42781,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (1a0e84 ) │ │ │ │ ldr r0, [pc, #72] @ (1a0e88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ - movs r5, r6 │ │ │ │ - bcc.n 1a0eac │ │ │ │ - movs r4, r5 │ │ │ │ - bne.n 1a0e34 │ │ │ │ - movs r4, r5 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ - movs r5, r6 │ │ │ │ - bne.n 1a0e14 │ │ │ │ - movs r4, r5 │ │ │ │ - stmia r0!, {r1, r2, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ movs r5, r6 │ │ │ │ - bcs.n 1a0d78 │ │ │ │ - movs r4, r5 │ │ │ │ - bcs.n 1a0e84 │ │ │ │ + bcs.n 1a0e3c │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r2, r3, r4} │ │ │ │ - movs r5, r6 │ │ │ │ - bne.n 1a0da8 │ │ │ │ + bne.n 1a0dc4 │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r2, r5} │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 1a0d8c │ │ │ │ - movs r4, r5 │ │ │ │ - bne.n 1a0dc0 │ │ │ │ + bne.n 1a0da4 │ │ │ │ movs r4, r5 │ │ │ │ - itet │ │ │ │ + ittt │ │ │ │ mov r5, r6 │ │ │ │ - bne.n 1a0f70 @ unpredictable │ │ │ │ + bcs.n 1a0f08 @ unpredictable > │ │ │ │ mov r4, r5 │ │ │ │ - bcs.n 1a0e80 │ │ │ │ + bne.n 1a0e14 │ │ │ │ + movs r4, r5 │ │ │ │ + itte al │ │ │ │ + moval r5, r6 │ │ │ │ + bne.n 1a0f38 @ unpredictable │ │ │ │ + mov r4, r5 │ │ │ │ + itee le │ │ │ │ + movle r5, r6 │ │ │ │ + bne.n 1a0f1c @ unpredictable │ │ │ │ + movgt r4, r5 │ │ │ │ + bne.n 1a0f50 │ │ │ │ + movs r4, r5 │ │ │ │ + ittt lt │ │ │ │ + movlt r5, r6 │ │ │ │ + bne.n 1a0f00 @ unpredictable │ │ │ │ + movlt r4, r5 │ │ │ │ + bcs.n 1a0e10 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a0e8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -42941,15 +42942,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 1a1046 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -43921,29 +43922,29 @@ │ │ │ │ b.n 1a195e │ │ │ │ @ instruction: 0xb85a │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r4, r7, lr} │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r4} │ │ │ │ + stmia r6!, {r3, r4, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - push {r1, r3, r4, r6, lr} │ │ │ │ + push {r1, r5, lr} │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r2, r7} │ │ │ │ + ldmia r0!, {r2, r3, r6} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r6!, {r4, r6, r7} │ │ │ │ + stmia r6!, {r3, r4, r7} │ │ │ │ movs r4, r5 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + push {r3, r4, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r1, r3} │ │ │ │ + stmia r6!, {r1, r4, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r7!, {r1, r2, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -44344,46 +44345,46 @@ │ │ │ │ ldr r0, [pc, #72] @ (1a2064 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #408 @ 0x198 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ - movs r4, r5 │ │ │ │ - stmia r0!, {r1, r2, r4} │ │ │ │ + stmia r1!, {r2, r3, r4} │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #528 @ 0x210 │ │ │ │ - movs r5, r6 │ │ │ │ - stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ + ittt le │ │ │ │ + movle r4, r5 │ │ │ │ + addle r6, sp, #304 @ 0x130 │ │ │ │ + movle r5, r6 │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ movs r4, r5 │ │ │ │ - stmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r5} │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #440 @ 0x1b8 │ │ │ │ + add r6, sp, #216 @ 0xd8 │ │ │ │ movs r5, r6 │ │ │ │ - itet al │ │ │ │ - moval r4, r5 │ │ │ │ - add r6, sp, #272 @ 0x110 │ │ │ │ - moval r5, r6 │ │ │ │ - nop {12} │ │ │ │ - movs r4, r5 │ │ │ │ - add r6, sp, #200 @ 0xc8 │ │ │ │ + itee lt │ │ │ │ + movlt r4, r5 │ │ │ │ + addge r6, sp, #48 @ 0x30 │ │ │ │ + movge r5, r6 │ │ │ │ + it hi │ │ │ │ + movhi r4, r5 │ │ │ │ + add r5, sp, #1000 @ 0x3e8 │ │ │ │ movs r5, r6 │ │ │ │ - nop {11} │ │ │ │ - movs r4, r5 │ │ │ │ - stmia r1!, {r1, r2, r4, r5} │ │ │ │ + it vc │ │ │ │ + movvc r4, r5 │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #104 @ 0x68 │ │ │ │ + add r5, sp, #904 @ 0x388 │ │ │ │ movs r5, r6 │ │ │ │ - it ls │ │ │ │ - movls r4, r5 │ │ │ │ - nop {11} │ │ │ │ + nop {6} │ │ │ │ movs r4, r5 │ │ │ │ + it vc │ │ │ │ + movvc r4, r5 │ │ │ │ │ │ │ │ 001a2068 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -44805,15 +44806,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - add r1, sp, #912 @ 0x390 │ │ │ │ + add r1, sp, #688 @ 0x2b0 │ │ │ │ movs r5, r6 │ │ │ │ add r2, pc, #680 @ (adr r2, 1a2808 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #840 @ (adr r1, 1a28b0 ) │ │ │ │ movs r7, r7 │ │ │ │ @@ -44934,15 +44935,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 1a2706 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -45903,29 +45904,29 @@ │ │ │ │ nop │ │ │ │ add r1, pc, #512 @ (adr r1, 1a33f8 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #512] @ 0x200 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #720 @ (adr r2, 1a34d4 ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 1a33f4 ) │ │ │ │ movs r5, r6 │ │ │ │ - push {r4, r5} │ │ │ │ + cbz r0, 1a3286 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ movs r5, r6 │ │ │ │ - cbz r2, 1a3244 │ │ │ │ + cbz r2, 1a3236 │ │ │ │ movs r4, r5 │ │ │ │ - add sp, #128 @ 0x80 │ │ │ │ + add r7, sp, #928 @ 0x3a0 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ + ldr r6, [sp, #304] @ 0x130 │ │ │ │ movs r5, r6 │ │ │ │ - add sp, #376 @ 0x178 │ │ │ │ + add sp, #152 @ 0x98 │ │ │ │ movs r4, r5 │ │ │ │ - add sp, #488 @ 0x1e8 │ │ │ │ + add sp, #264 @ 0x108 │ │ │ │ movs r4, r5 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 1a2952 │ │ │ │ b.n 1a3004 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -46312,45 +46313,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (1a36b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #304] @ 0x130 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ movs r5, r6 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r2, sp, #808 @ 0x328 │ │ │ │ movs r4, r5 │ │ │ │ - add r1, sp, #784 @ 0x310 │ │ │ │ + add r1, sp, #560 @ 0x230 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ movs r5, r6 │ │ │ │ - add r2, sp, #528 @ 0x210 │ │ │ │ + add r2, sp, #304 @ 0x130 │ │ │ │ movs r4, r5 │ │ │ │ - add r2, sp, #32 │ │ │ │ + add r1, sp, #832 @ 0x340 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #912] @ 0x390 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, sp, #608 @ 0x260 │ │ │ │ + add r1, sp, #384 @ 0x180 │ │ │ │ movs r4, r5 │ │ │ │ - str r7, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #760] @ 0x2f8 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, sp, #464 @ 0x1d0 │ │ │ │ + add r1, sp, #240 @ 0xf0 │ │ │ │ movs r4, r5 │ │ │ │ - add r2, sp, #1000 @ 0x3e8 │ │ │ │ + add r2, sp, #776 @ 0x308 │ │ │ │ movs r4, r5 │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ + add r1, sp, #136 @ 0x88 │ │ │ │ movs r4, r5 │ │ │ │ - str r7, [sp, #808] @ 0x328 │ │ │ │ + str r7, [sp, #584] @ 0x248 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, sp, #288 @ 0x120 │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ movs r4, r5 │ │ │ │ - add r1, sp, #384 @ 0x180 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a36b8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -46532,35 +46533,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -48955,29 +48956,29 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 1a4e26 │ │ │ │ nop │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r1, #54] @ 0x36 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #272] @ 0x110 │ │ │ │ movs r4, r5 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r2, #52] @ 0x34 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #256] @ 0x100 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ movs r4, r5 │ │ │ │ - strh r0, [r0, #52] @ 0x34 │ │ │ │ + strh r0, [r1, #50] @ 0x32 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r0, [sp, #248] @ 0xf8 │ │ │ │ movs r4, r5 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -49127,45 +49128,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (1a5568 ) │ │ │ │ ldr r0, [pc, #72] @ (1a556c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldrb r0, [r1, #6] │ │ │ │ + ldrb r0, [r2, #5] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r4, [r0, #24] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r0, [r6, #5] │ │ │ │ + ldrb r0, [r7, #4] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r2, [r0, #30] │ │ │ │ + ldrh r2, [r1, #28] │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r0, #26] │ │ │ │ + ldrh r6, [r1, #24] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r2, #5] │ │ │ │ + ldrb r6, [r3, #4] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r4, [r1, #32] │ │ │ │ + ldrh r4, [r2, #30] │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r1, #22] │ │ │ │ + ldrh r6, [r2, #20] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r4, [r7, #4] │ │ │ │ + ldrb r4, [r0, #4] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r2, [r7, #20] │ │ │ │ + ldrh r2, [r0, #20] │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r2, [r2, #22] │ │ │ │ + ldrh r2, [r3, #20] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r4, #4] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r2, [r4, #20] │ │ │ │ + ldrh r2, [r5, #18] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r0, [r2, #20] │ │ │ │ + ldrh r0, [r3, #18] │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r2, #32] │ │ │ │ + ldrh r6, [r3, #30] │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a5570 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -49245,15 +49246,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strb r4, [r7, #5] │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #2] │ │ │ │ + ldrb r4, [r5, #1] │ │ │ │ movs r5, r6 │ │ │ │ strb r6, [r3, #3] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a5660 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -49537,15 +49538,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #21] │ │ │ │ + strb r6, [r4, #20] │ │ │ │ movs r5, r6 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a5988 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -49628,15 +49629,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -49657,15 +49658,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1a5c6c │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -50395,49 +50396,49 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r1, #124] @ 0x7c │ │ │ │ + ldr r6, [r2, #120] @ 0x78 │ │ │ │ movs r5, r6 │ │ │ │ - strh r4, [r1, #18] │ │ │ │ + strh r4, [r2, #16] │ │ │ │ movs r4, r5 │ │ │ │ - strh r4, [r0, #10] │ │ │ │ + strh r4, [r1, #8] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r6, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ movs r5, r6 │ │ │ │ - strh r4, [r5, #6] │ │ │ │ + strh r4, [r6, #4] │ │ │ │ movs r4, r5 │ │ │ │ - strh r4, [r0, #8] │ │ │ │ + strh r4, [r1, #6] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [r5, #72] @ 0x48 │ │ │ │ + ldr r0, [r6, #68] @ 0x44 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r2, [r0, #26] │ │ │ │ + ldrb r2, [r1, #25] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r3, #26] │ │ │ │ + ldrb r6, [r4, #25] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r1, #68] @ 0x44 │ │ │ │ + ldr r4, [r2, #64] @ 0x40 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r0, [r1, #23] │ │ │ │ + ldrb r0, [r2, #22] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r3, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #60] @ 0x3c │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r6, [r5, #25] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r2, [r6, #23] │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r0, #60] @ 0x3c │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r0, [r7, #21] │ │ │ │ + ldrb r0, [r0, #21] │ │ │ │ movs r4, r5 │ │ │ │ - ldr r2, [r5, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #56] @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r6, [r4, #21] │ │ │ │ + ldrb r6, [r5, #20] │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a62ac : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -50573,25 +50574,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1a6436 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -50619,36 +50620,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 1a64b2 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 1a67b8 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -50722,21 +50723,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1a65f8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -50766,31 +50767,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 1a667e │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -51982,49 +51983,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r7, r7] │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #20] │ │ │ │ + str r0, [r6, #16] │ │ │ │ movs r5, r6 │ │ │ │ - strb r6, [r4, #15] │ │ │ │ + strb r6, [r5, #14] │ │ │ │ movs r4, r5 │ │ │ │ - strb r6, [r3, #11] │ │ │ │ + strb r6, [r4, #10] │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r6, [r3, r3] │ │ │ │ + ldrb r6, [r4, r2] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [r7, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r2, [r3, r5] │ │ │ │ + ldrh r2, [r4, r4] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ + ldr r4, [r6, #84] @ 0x54 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r0, [r6, #80] @ 0x50 │ │ │ │ + ldr r0, [r7, #76] @ 0x4c │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r2, [r0, r5] │ │ │ │ + ldrh r2, [r1, r4] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [r7, #72] @ 0x48 │ │ │ │ + ldr r6, [r0, #72] @ 0x48 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r0, [r2, r4] │ │ │ │ + ldrh r0, [r3, r3] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r1, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #68] @ 0x44 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r4, [r7, r3] │ │ │ │ + ldrh r4, [r0, r3] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r0, #68] @ 0x44 │ │ │ │ movs r4, r5 │ │ │ │ - ldrh r6, [r4, r3] │ │ │ │ + ldrh r6, [r5, r2] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [r4, #68] @ 0x44 │ │ │ │ + ldr r4, [r5, #64] @ 0x40 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r4, [r7, #68] @ 0x44 │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a73ac : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -52159,24 +52160,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1a7546 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -52205,15 +52206,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 1a75ca │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 1a78e0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -52221,22 +52222,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -52312,21 +52313,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 1a770c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -52357,33 +52358,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 1a7798 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ vldr d7, [pc, #328] @ 1a78e0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -52571,19 +52572,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 196720 │ │ │ │ mov r1, r0 │ │ │ │ b.n 1a78a6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r0, r4] │ │ │ │ + strb r0, [r1, r3] │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [r7, #116] @ 0x74 │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r6, #100] @ 0x64 │ │ │ │ + str r6, [r7, #96] @ 0x60 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a79c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -52663,15 +52664,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #160] @ (1a7b48 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r1] │ │ │ │ + strb r0, [r3, r0] │ │ │ │ movs r5, r6 │ │ │ │ ldr r4, [pc, #552] @ (1a7cdc ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a7ab4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52756,15 +52757,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #208] @ (1a7c70 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, r5] │ │ │ │ + strh r2, [r3, r4] │ │ │ │ movs r5, r6 │ │ │ │ ldr r3, [pc, #560] @ (1a7ddc ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a7bac : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52850,15 +52851,15 @@ │ │ │ │ bx lr │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #208] @ (1a7d6c ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + strh r2, [r2, r0] │ │ │ │ movs r5, r6 │ │ │ │ ldr r2, [pc, #608] @ (1a7f08 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a7ca8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53198,21 +53199,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 1a7f90 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x47be │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #872] @ (1a837c ) │ │ │ │ + ldr r6, [pc, #648] @ (1a829c ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [pc, #632] @ (1a8290 ) │ │ │ │ + ldr r6, [pc, #408] @ (1a81b0 ) │ │ │ │ movs r5, r6 │ │ │ │ bx r7 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [pc, #296] @ (1a8148 ) │ │ │ │ + ldr r6, [pc, #72] @ (1a8068 ) │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001a8020 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -53298,21 +53299,21 @@ │ │ │ │ b.n 1a8080 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov lr, r9 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #936] @ (1a84b4 ) │ │ │ │ + ldr r5, [pc, #712] @ (1a83d4 ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r5, [pc, #696] @ (1a83c8 ) │ │ │ │ + ldr r5, [pc, #472] @ (1a82e8 ) │ │ │ │ movs r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #336] @ (1a8268 ) │ │ │ │ + ldr r5, [pc, #112] @ (1a8188 ) │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001a8118 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -53399,17 +53400,17 @@ │ │ │ │ b.n 1a817c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp ip, sl │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #984] @ (1a85e4 ) │ │ │ │ + ldr r4, [pc, #760] @ (1a8504 ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [pc, #720] @ (1a84e0 ) │ │ │ │ + ldr r4, [pc, #496] @ (1a8400 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r0, sl │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a8214 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -53523,17 +53524,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 1a82be │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ add r8, r2 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #704] @ (1a860c ) │ │ │ │ + ldr r3, [pc, #480] @ (1a852c ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r3, [pc, #456] @ (1a8518 ) │ │ │ │ + ldr r3, [pc, #232] @ (1a8438 ) │ │ │ │ movs r5, r6 │ │ │ │ add r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a8354 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53609,19 +53610,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1a83b0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bics r2, r3 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #768] @ (1a8728 ) │ │ │ │ + ldr r2, [pc, #544] @ (1a8648 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #488] @ (1a8618 ) │ │ │ │ + ldr r2, [pc, #264] @ (1a8538 ) │ │ │ │ movs r5, r6 │ │ │ │ orrs r0, r4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a8434 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53696,17 +53697,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 1a8494 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cmp r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #752] @ (1a87fc ) │ │ │ │ + ldr r1, [pc, #528] @ (1a871c ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r1, [pc, #624] @ (1a8780 ) │ │ │ │ + ldr r1, [pc, #400] @ (1a86a0 ) │ │ │ │ movs r5, r6 │ │ │ │ tst r4, r7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a8514 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53784,17 +53785,17 @@ │ │ │ │ b.n 1a8574 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rors r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #880] @ (1a8964 ) │ │ │ │ + ldr r0, [pc, #656] @ (1a8884 ) │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #752] @ (1a88e8 ) │ │ │ │ + ldr r0, [pc, #528] @ (1a8808 ) │ │ │ │ movs r5, r6 │ │ │ │ adcs r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a85fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53871,17 +53872,17 @@ │ │ │ │ b.n 1a865c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ + @ instruction: 0x47ba │ │ │ │ movs r5, r6 │ │ │ │ - blxns sl │ │ │ │ + blxns r3 │ │ │ │ movs r5, r6 │ │ │ │ eors r4, r6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a86e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53959,19 +53960,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1a873c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ands r6, r1 │ │ │ │ movs r7, r7 │ │ │ │ - bxns r6 │ │ │ │ + mov ip, pc │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, sp │ │ │ │ + mov lr, r6 │ │ │ │ movs r5, r6 │ │ │ │ subs r7, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a87c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54072,17 +54073,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 1a88b4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ subs r7, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, r7 │ │ │ │ + mov r6, r0 │ │ │ │ movs r5, r6 │ │ │ │ - cmp sl, r9 │ │ │ │ + cmp sl, r2 │ │ │ │ movs r5, r6 │ │ │ │ subs r6, #118 @ 0x76 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a88e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54186,17 +54187,17 @@ │ │ │ │ b.n 1a89de │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #4 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r3 │ │ │ │ + add sl, ip │ │ │ │ movs r5, r6 │ │ │ │ - add lr, r4 │ │ │ │ + add r6, sp │ │ │ │ movs r5, r6 │ │ │ │ subs r5, #74 @ 0x4a │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a8a14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54276,15 +54277,15 @@ │ │ │ │ b.n 1a8a92 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r6 │ │ │ │ + bics r0, r7 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, #88 @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a8af4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54366,15 +54367,15 @@ │ │ │ │ b.n 1a8b82 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r0, r2 │ │ │ │ + cmn r0, r3 │ │ │ │ movs r5, r6 │ │ │ │ subs r3, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a8be4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54496,23 +54497,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ subs r3, #8 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r4, r1 │ │ │ │ + adcs r4, r2 │ │ │ │ movs r5, r6 │ │ │ │ subs r2, #62 @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r2 │ │ │ │ + lsrs r4, r3 │ │ │ │ movs r5, r6 │ │ │ │ - strh r6, [r5, r3] │ │ │ │ + strh r6, [r6, r2] │ │ │ │ movs r4, r5 │ │ │ │ - strh r2, [r1, r4] │ │ │ │ + strh r2, [r2, r3] │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a8d48 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -54634,23 +54635,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ands r0, r5 │ │ │ │ + subs r7, #240 @ 0xf0 │ │ │ │ movs r5, r6 │ │ │ │ subs r0, #208 @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #172 @ 0xac │ │ │ │ + subs r7, #116 @ 0x74 │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + str r6, [r1, r5] │ │ │ │ movs r4, r5 │ │ │ │ - str r2, [r4, r6] │ │ │ │ + str r2, [r5, r5] │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a8eb0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54744,19 +54745,19 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ subs r0, #42 @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #160 @ 0xa0 │ │ │ │ + subs r6, #104 @ 0x68 │ │ │ │ movs r5, r6 │ │ │ │ - str r2, [r7, r1] │ │ │ │ + str r2, [r0, r1] │ │ │ │ movs r4, r5 │ │ │ │ - str r6, [r2, r2] │ │ │ │ + str r6, [r3, r1] │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a8fb8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54834,15 +54835,15 @@ │ │ │ │ b.n 1a9036 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #76 @ 0x4c │ │ │ │ + subs r6, #20 │ │ │ │ movs r5, r6 │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9098 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54924,15 +54925,15 @@ │ │ │ │ b.n 1a9126 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #82 @ 0x52 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #108 @ 0x6c │ │ │ │ + subs r5, #52 @ 0x34 │ │ │ │ movs r5, r6 │ │ │ │ adds r5, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9188 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55007,15 +55008,15 @@ │ │ │ │ b.n 1a91f4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #102 @ 0x66 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #112 @ 0x70 │ │ │ │ + subs r4, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ adds r4, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9258 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55109,23 +55110,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 1814a0 │ │ │ │ adds r4, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #162 @ 0xa2 │ │ │ │ + subs r3, #106 @ 0x6a │ │ │ │ movs r5, r6 │ │ │ │ - subs r3, #104 @ 0x68 │ │ │ │ + subs r3, #48 @ 0x30 │ │ │ │ movs r5, r6 │ │ │ │ adds r4, #26 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #250 @ 0xfa │ │ │ │ + subs r2, #194 @ 0xc2 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r4, [pc, #472] @ (1a953c ) │ │ │ │ + ldr r4, [pc, #248] @ (1a945c ) │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a9364 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55217,23 +55218,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ adds r3, #138 @ 0x8a │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #150 @ 0x96 │ │ │ │ + subs r2, #94 @ 0x5e │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, #92 @ 0x5c │ │ │ │ + subs r2, #36 @ 0x24 │ │ │ │ movs r5, r6 │ │ │ │ adds r3, #14 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #240 @ 0xf0 │ │ │ │ + subs r1, #184 @ 0xb8 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r3, [pc, #432] @ (1a9620 ) │ │ │ │ + ldr r3, [pc, #208] @ (1a9540 ) │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a9470 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55326,25 +55327,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 1814a0 │ │ │ │ adds r2, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #164 @ 0xa4 │ │ │ │ + subs r1, #108 @ 0x6c │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #74 @ 0x4a │ │ │ │ + subs r1, #18 │ │ │ │ movs r5, r6 │ │ │ │ adds r1, #242 @ 0xf2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #218 @ 0xda │ │ │ │ + subs r0, #162 @ 0xa2 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #344] @ (1a96dc ) │ │ │ │ + ldr r2, [pc, #120] @ (1a95fc ) │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a9584 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55436,23 +55437,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 1814a0 │ │ │ │ adds r1, #106 @ 0x6a │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + subs r0, #62 @ 0x3e │ │ │ │ movs r5, r6 │ │ │ │ - subs r0, #60 @ 0x3c │ │ │ │ + subs r0, #4 │ │ │ │ movs r5, r6 │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #206 @ 0xce │ │ │ │ + adds r7, #150 @ 0x96 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r1, [pc, #296] @ (1a97b8 ) │ │ │ │ + ldr r1, [pc, #72] @ (1a96d8 ) │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a9690 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55541,21 +55542,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 1814a0 │ │ │ │ adds r0, #94 @ 0x5e │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #104 @ 0x68 │ │ │ │ + adds r7, #48 @ 0x30 │ │ │ │ movs r5, r6 │ │ │ │ cmp r7, #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, #202 @ 0xca │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #280] @ (1a98a8 ) │ │ │ │ + ldr r0, [pc, #56] @ (1a97c8 ) │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a9790 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55649,19 +55650,19 @@ │ │ │ │ nop │ │ │ │ cmp r7, #74 @ 0x4a │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #254 @ 0xfe │ │ │ │ + adds r5, #198 @ 0xc6 │ │ │ │ movs r5, r6 │ │ │ │ - adds r5, #200 @ 0xc8 │ │ │ │ + adds r5, #144 @ 0x90 │ │ │ │ movs r5, r6 │ │ │ │ - bxns r8 │ │ │ │ + bxns r1 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001a9894 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55728,15 +55729,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r6, #90 @ 0x5a │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #108 @ 0x6c │ │ │ │ + adds r5, #52 @ 0x34 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9958 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55804,15 +55805,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff2d96 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #168 @ 0xa8 │ │ │ │ + adds r4, #112 @ 0x70 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #52 @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9a18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55880,15 +55881,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r4, #214 @ 0xd6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #232 @ 0xe8 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #116 @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9ad8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55955,15 +55956,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r4, #22 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #40 @ 0x28 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9b98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56031,15 +56032,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff2b56 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #104 @ 0x68 │ │ │ │ + adds r2, #48 @ 0x30 │ │ │ │ movs r5, r6 │ │ │ │ cmp r2, #244 @ 0xf4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9c58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56107,15 +56108,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r2, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #168 @ 0xa8 │ │ │ │ + adds r1, #112 @ 0x70 │ │ │ │ movs r5, r6 │ │ │ │ cmp r2, #52 @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9d18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56182,15 +56183,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r1, #214 @ 0xd6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #232 @ 0xe8 │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ movs r5, r6 │ │ │ │ cmp r1, #116 @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9dd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56256,15 +56257,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vcvt.u16.f16 d18, d0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #60 @ 0x3c │ │ │ │ + adds r0, #4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r1, #4 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9e98 : │ │ │ │ @@ -56332,15 +56333,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #124 @ 0x7c │ │ │ │ + cmp r7, #68 @ 0x44 │ │ │ │ movs r5, r6 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ movs r7, #244 @ 0xf4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001a9f58 : │ │ │ │ @@ -56405,15 +56406,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r6, #132 @ 0x84 │ │ │ │ movs r5, r6 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ movs r7, #52 @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa010 : │ │ │ │ @@ -56483,15 +56484,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r6, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #240 @ 0xf0 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ movs r5, r6 │ │ │ │ movs r6, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa0d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56559,15 +56560,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqshlu.s32 d18, d14, #31 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #48 @ 0x30 │ │ │ │ + cmp r4, #248 @ 0xf8 │ │ │ │ movs r5, r6 │ │ │ │ movs r5, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa190 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56635,15 +56636,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r5, #94 @ 0x5e │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r4, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa250 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56710,15 +56711,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ movs r4, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #176 @ 0xb0 │ │ │ │ + cmp r3, #120 @ 0x78 │ │ │ │ movs r5, r6 │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa310 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56781,15 +56782,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r2, #186 @ 0xba │ │ │ │ movs r5, r6 │ │ │ │ movs r3, #122 @ 0x7a │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa3c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56852,15 +56853,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r2, #6 │ │ │ │ movs r5, r6 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa47c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56922,15 +56923,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #134 @ 0x86 │ │ │ │ + cmp r1, #78 @ 0x4e │ │ │ │ movs r5, r6 │ │ │ │ movs r2, #12 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa530 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56990,15 +56991,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ movs r1, #190 @ 0xbe │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #210 @ 0xd2 │ │ │ │ + cmp r0, #154 @ 0x9a │ │ │ │ movs r5, r6 │ │ │ │ movs r1, #88 @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa5e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57061,15 +57062,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ movs r1, #14 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ + movs r7, #234 @ 0xea │ │ │ │ movs r5, r6 │ │ │ │ movs r0, #164 @ 0xa4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa698 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57131,15 +57132,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r6, #7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa74c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57199,15 +57200,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ subs r2, r4, #6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #182 @ 0xb6 │ │ │ │ + movs r6, #126 @ 0x7e │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r7, #4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa7fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57270,15 +57271,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r6, #3 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #22 │ │ │ │ + movs r5, #222 @ 0xde │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, #2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa8bc : │ │ │ │ @@ -57340,15 +57341,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #86 @ 0x56 │ │ │ │ + movs r5, #30 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r0, #7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aa974 : │ │ │ │ @@ -57410,15 +57411,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r7, #5 │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #158 @ 0x9e │ │ │ │ + movs r4, #102 @ 0x66 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r1, #4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aaa2c : │ │ │ │ @@ -57487,15 +57488,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r0, #3 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + movs r3, #180 @ 0xb4 │ │ │ │ movs r5, r6 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aaaf8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57560,15 +57561,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ subs r6, r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #32 │ │ │ │ + movs r2, #232 @ 0xe8 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r6, r5 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aabc0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57704,19 +57705,19 @@ │ │ │ │ nop │ │ │ │ subs r0, r5, r2 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r1, r1 │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #26 │ │ │ │ + movs r0, #226 @ 0xe2 │ │ │ │ movs r5, r6 │ │ │ │ - adds r2, #244 @ 0xf4 │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ movs r4, r5 │ │ │ │ - adds r3, #16 │ │ │ │ + adds r2, #216 @ 0xd8 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001aad40 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -57797,19 +57798,19 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ adds r0, r6, r6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r2, r5 │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #36 @ 0x24 │ │ │ │ + subs r4, r5, #7 │ │ │ │ movs r5, r6 │ │ │ │ - adds r1, #254 @ 0xfe │ │ │ │ + adds r1, #198 @ 0xc6 │ │ │ │ movs r4, r5 │ │ │ │ - adds r2, #26 │ │ │ │ + adds r1, #226 @ 0xe2 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001aae34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57873,15 +57874,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff18b4 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, #7 │ │ │ │ + subs r4, r1, #6 │ │ │ │ movs r5, r6 │ │ │ │ adds r2, r3, r1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aaef8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57945,15 +57946,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r0, r6, #31 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #4 │ │ │ │ + subs r0, r1, #3 │ │ │ │ movs r5, r6 │ │ │ │ asrs r6, r2, #30 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aafb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58017,15 +58018,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r0, r6, #28 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #1 │ │ │ │ + subs r0, r1, #0 │ │ │ │ movs r5, r6 │ │ │ │ asrs r6, r2, #27 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab078 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58090,15 +58091,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqshlu.s32 , q8, #31 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #6 │ │ │ │ + adds r0, r1, #5 │ │ │ │ movs r5, r6 │ │ │ │ asrs r6, r2, #24 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab138 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58162,15 +58163,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r0, r6, #22 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #3 │ │ │ │ + adds r0, r1, #2 │ │ │ │ movs r5, r6 │ │ │ │ asrs r6, r2, #21 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab1f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58234,15 +58235,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r0, r6, #19 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #0 │ │ │ │ + subs r0, r1, r7 │ │ │ │ movs r5, r6 │ │ │ │ asrs r6, r2, #18 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab2b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58309,15 +58310,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsri.32 d17, d20, #1 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, r5 │ │ │ │ + subs r2, r2, r4 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r2, #15 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab380 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58384,15 +58385,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r4, r5, #13 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, r2 │ │ │ │ + subs r2, r1, r1 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r1, #12 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab448 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58456,15 +58457,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r4, r4, #10 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, r6 │ │ │ │ + adds r2, r0, r6 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r0, #9 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab508 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58531,15 +58532,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r4, #7 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, r4 │ │ │ │ + adds r0, r3, r3 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r4, #5 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab5d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58604,15 +58605,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ asrs r2, r3, #4 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, r1 │ │ │ │ + adds r4, r1, r0 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r3, #2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab69c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58745,19 +58746,19 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ lsrs r4, r2, #31 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #29 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r1, #25 │ │ │ │ + asrs r4, r2, #24 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r0, #38 @ 0x26 │ │ │ │ + movs r7, #238 @ 0xee │ │ │ │ movs r4, r5 │ │ │ │ - cmp r0, #66 @ 0x42 │ │ │ │ + cmp r0, #10 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001ab80c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -58837,19 +58838,19 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r4, #27 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #26 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + asrs r6, r4, #20 │ │ │ │ movs r5, r6 │ │ │ │ - movs r7, #56 @ 0x38 │ │ │ │ + movs r7, #0 │ │ │ │ movs r4, r5 │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r7, #28 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001ab8fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58910,15 +58911,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r6, #23 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #20 │ │ │ │ + asrs r6, r1, #19 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r6, r1, #22 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ab9b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58981,15 +58982,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r7, #20 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #17 │ │ │ │ + asrs r2, r3, #16 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r4, r2, #19 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001aba68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59051,15 +59052,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r0, #18 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r4, #13 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r0, r4, #16 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abb1c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59119,15 +59120,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r2, #15 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #11 │ │ │ │ + asrs r6, r5, #10 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r4, r5, #13 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abbcc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59193,15 +59194,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r4, r3, #12 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #8 │ │ │ │ + asrs r4, r6, #7 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r2, r0, #11 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abc90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59266,15 +59267,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff0a58 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #5 │ │ │ │ + asrs r0, r6, #4 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r6, r7, #7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abd50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59338,15 +59339,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r0, r3, #6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #2 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r6, r7, #4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abe10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59410,15 +59411,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsrs r0, r3, #3 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #31 │ │ │ │ + lsrs r0, r6, #30 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r6, r7, #1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abed0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59473,15 +59474,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r3, #32 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #29 │ │ │ │ + lsrs r0, r1, #28 │ │ │ │ movs r5, r6 │ │ │ │ lsls r6, r0, #31 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001abf70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59536,15 +59537,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7, #29 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #26 │ │ │ │ + lsrs r0, r5, #25 │ │ │ │ movs r5, r6 │ │ │ │ lsls r6, r4, #28 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac010 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59608,15 +59609,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #27 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #23 │ │ │ │ + lsrs r0, r7, #22 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r0, #26 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac0c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59679,15 +59680,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #24 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + lsrs r0, r1, #20 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r2, #23 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac170 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59750,15 +59751,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #21 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #18 │ │ │ │ + lsrs r0, r3, #17 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r4, #20 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac220 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59819,15 +59820,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r6, r1, #19 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #15 │ │ │ │ + lsrs r0, r5, #14 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r6, #17 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac2d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59890,15 +59891,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #16 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #12 │ │ │ │ + lsrs r0, r7, #11 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r0, #15 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac380 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59961,15 +59962,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #13 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #10 │ │ │ │ + lsrs r0, r1, #9 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r2, #12 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac430 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60030,15 +60031,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r6, r7, #10 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #7 │ │ │ │ + lsrs r0, r3, #6 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r4, #9 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac4e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60099,15 +60100,15 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #4 │ │ │ │ + lsrs r4, r7, #3 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r7, #7 │ │ │ │ movs r7, r7 │ │ │ │ lsls r4, r6, #6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac590 : │ │ │ │ @@ -60170,15 +60171,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #2 │ │ │ │ + lsrs r4, r1, #1 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r1, #5 │ │ │ │ movs r7, r7 │ │ │ │ lsls r4, r0, #4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac640 : │ │ │ │ @@ -60237,15 +60238,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #31 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ movs r5, r6 │ │ │ │ lsls r4, r3, #2 │ │ │ │ movs r7, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 001ac6e8 : │ │ │ │ @@ -60311,15 +60312,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, r0 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #28 │ │ │ │ + lsls r0, r4, #27 │ │ │ │ movs r5, r6 │ │ │ │ vshr.u32 d0, d30, #20 │ │ │ │ │ │ │ │ 001ac798 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60380,15 +60381,15 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.u16 d16, d6, d30 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #25 │ │ │ │ + lsls r0, r6, #24 │ │ │ │ movs r5, r6 │ │ │ │ mrc2 0, 7, r0, cr12, cr14, {1} │ │ │ │ │ │ │ │ 001ac848 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60449,15 +60450,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 5, r0, cr6, cr14, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #22 │ │ │ │ + lsls r0, r0, #22 │ │ │ │ movs r5, r6 │ │ │ │ mcr2 0, 2, r0, cr12, cr14, {1} │ │ │ │ │ │ │ │ 001ac8f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60516,15 +60517,15 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldc2l 0, cr0, [r6, #248]! @ 0xf8 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #20 │ │ │ │ + lsls r0, r2, #19 │ │ │ │ movs r5, r6 │ │ │ │ ldc2 0, cr0, [ip, #248] @ 0xf8 │ │ │ │ │ │ │ │ 001ac9a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60582,15 +60583,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r6, #-248] @ 0xffffff08 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #17 │ │ │ │ + lsls r2, r4, #16 │ │ │ │ movs r5, r6 │ │ │ │ stc2l 0, cr0, [lr], #248 @ 0xf8 │ │ │ │ │ │ │ │ 001aca50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60647,15 +60648,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldc2 0, cr0, [lr], {62} @ 0x3e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #14 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ movs r5, r6 │ │ │ │ mcrr2 0, 3, r0, r4, cr14 │ │ │ │ │ │ │ │ 001acaf8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60712,15 +60713,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfbf6003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #12 │ │ │ │ + lsls r2, r2, #11 │ │ │ │ movs r5, r6 │ │ │ │ @ instruction: 0xfb9c003e │ │ │ │ │ │ │ │ 001acba0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60776,15 +60777,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfb4e003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #9 │ │ │ │ + lsls r2, r5, #8 │ │ │ │ movs r5, r6 │ │ │ │ @ instruction: 0xfaf2003e │ │ │ │ │ │ │ │ 001acc48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60841,15 +60842,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfaa6003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ + lsls r2, r0, #6 │ │ │ │ movs r5, r6 │ │ │ │ @ instruction: 0xfa4c003e │ │ │ │ │ │ │ │ 001accf0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60906,15 +60907,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr??.w r0, [lr, #62] @ 0x3e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #4 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ movs r5, r6 │ │ │ │ vld1.8 @ instruction: 0xf9a4003e │ │ │ │ │ │ │ │ 001acd98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60970,15 +60971,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr??.w r0, [r6, lr, lsl #3] │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #1 │ │ │ │ + movs r2, r6 │ │ │ │ movs r5, r6 │ │ │ │ ldr??.w r0, [sl, #62] @ 0x3e │ │ │ │ │ │ │ │ 001ace40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61035,15 +61036,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh.w r0, [ip, #62] @ 0x3e │ │ │ │ - vshr.u16 d16, d20, #14 │ │ │ │ + vshr.u16 d0, d20, #6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str.w r0, [lr, lr, lsl #3] │ │ │ │ │ │ │ │ 001acef0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61099,15 +61100,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7fc003e │ │ │ │ - vqadd.u32 d0, d2, d20 │ │ │ │ + mcr2 0, 7, r0, cr10, cr4, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf79e003e │ │ │ │ │ │ │ │ 001acf9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61162,15 +61163,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf750003e │ │ │ │ - mrc2 0, 3, r0, cr6, cr4, {1} │ │ │ │ + mrc2 0, 1, r0, cr14, cr4, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6f0003e │ │ │ │ │ │ │ │ 001ad048 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61233,15 +61234,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subw r0, r6, #2110 @ 0x83e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r0, #208] @ 0xd0 │ │ │ │ + ldc2 0, cr0, [r8, #208] @ 0xd0 │ │ │ │ @ instruction: 0xf630003e │ │ │ │ │ │ │ │ 001ad108 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -61301,15 +61302,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf5e6003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r0, #-208] @ 0xffffff30 │ │ │ │ + ldc2l 0, cr0, [r8], {52} @ 0x34 │ │ │ │ sbc.w r0, lr, #12451840 @ 0xbe0000 │ │ │ │ │ │ │ │ 001ad1c8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61415,15 +61416,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors.w r0, r8, #12451840 @ 0xbe0000 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfba80034 │ │ │ │ + @ instruction: 0xfb700034 │ │ │ │ orr.w r0, r6, #12451840 @ 0xbe0000 │ │ │ │ │ │ │ │ 001ad300 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61479,15 +61480,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3e8003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaf80034 │ │ │ │ + @ instruction: 0xfac00034 │ │ │ │ @ instruction: 0xf396003e │ │ │ │ │ │ │ │ 001ad3b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61542,15 +61543,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf338003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa480034 │ │ │ │ + @ instruction: 0xfa100034 │ │ │ │ @ instruction: 0xf2e6003e │ │ │ │ │ │ │ │ 001ad460 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61607,15 +61608,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf288003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [r8, #52] @ 0x34 │ │ │ │ + vld4.8 {d16-d19}, [r0 :256], r4 │ │ │ │ @ instruction: 0xf236003e │ │ │ │ │ │ │ │ 001ad510 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61671,15 +61672,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ rsbs r0, r8, #62 @ 0x3e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [r8, #52] @ 0x34 │ │ │ │ + ldrh.w r0, [r0, #52] @ 0x34 │ │ │ │ @ instruction: 0xf186003e │ │ │ │ │ │ │ │ 001ad5c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61734,15 +61735,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf128003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r8, r4, lsl #3] │ │ │ │ + strb.w r0, [r0, r4, lsl #3] │ │ │ │ @ instruction: 0xf0d6003e │ │ │ │ │ │ │ │ 001ad670 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61801,15 +61802,15 @@ │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orns r0, ip, #62 @ 0x3e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7920034 │ │ │ │ + @ instruction: 0xf75a0034 │ │ │ │ bic.w r0, r0, #62 @ 0x3e │ │ │ │ │ │ │ │ 001ad728 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61868,15 +61869,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vmvn.i32 d16, #78 @ 0x0000004e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6da0034 │ │ │ │ + subw r0, r2, #2100 @ 0x834 │ │ │ │ vqadd.s32 d16, d8, d30 │ │ │ │ │ │ │ │ 001ad7e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61931,15 +61932,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqadd.s8 d0, d12, d30 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6220034 │ │ │ │ + @ instruction: 0xf5ea0034 │ │ │ │ mrc 0, 5, r0, cr0, cr14, {1} │ │ │ │ │ │ │ │ 001ad890 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -62000,15 +62001,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mrc 0, 2, r0, cr14, cr14, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5880034 │ │ │ │ + adcs.w r0, r0, #11796480 @ 0xb40000 │ │ │ │ stcl 0, cr0, [r8, #248]! @ 0xf8 │ │ │ │ │ │ │ │ 001ad950 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -62068,15 +62069,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc 0, cr0, [lr, #248] @ 0xf8 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4c80034 │ │ │ │ + eors.w r0, r0, #11796480 @ 0xb40000 │ │ │ │ stc 0, cr0, [r6, #-248]! @ 0xffffff08 │ │ │ │ │ │ │ │ 001ada10 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62182,15 +62183,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mrrc 0, 3, r0, lr, cr14 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3720034 │ │ │ │ + @ instruction: 0xf33a0034 │ │ │ │ stc 0, cr0, [r6], {62} @ 0x3e │ │ │ │ │ │ │ │ 001adb38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62246,15 +62247,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ subs.w r0, r6, lr, rrx │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #41012 @ 0xa034 │ │ │ │ + @ instruction: 0xf2920034 │ │ │ │ adcs.w r0, ip, lr, rrx │ │ │ │ │ │ │ │ 001adbe0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62310,15 +62311,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add.w r0, lr, lr, rrx │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2220034 │ │ │ │ + @ instruction: 0xf1ea0034 │ │ │ │ @ instruction: 0xeab4003e │ │ │ │ │ │ │ │ 001adc88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62373,15 +62374,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orn r0, r6, lr, rrx │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, sl, #52 @ 0x34 │ │ │ │ + adc.w r0, r2, #52 @ 0x34 │ │ │ │ and.w r0, sl, lr, rrx │ │ │ │ │ │ │ │ 001add30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -62439,15 +62440,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9b8003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0c80034 │ │ │ │ + eors.w r0, r0, #52 @ 0x34 │ │ │ │ strd r0, r0, [r6, #-248]! @ 0xf8 │ │ │ │ │ │ │ │ 001adde0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -62504,15 +62505,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb r8, {r1, r2, r3, r4, r5} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r8, #52 @ 0x34 │ │ │ │ + vshr.s32 d16, d20, #32 │ │ │ │ ldmia.w r6!, {r1, r2, r3, r4, r5} │ │ │ │ │ │ │ │ 001ade90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -62568,15 +62569,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe858003e │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s32 d16, d8, d20 │ │ │ │ + vqadd.s64 d0, d0, d20 │ │ │ │ @ instruction: 0xe806003e │ │ │ │ │ │ │ │ 001adf40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -62632,15 +62633,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ b.n 1adf34 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 5, r0, cr8, cr4, {1} │ │ │ │ + mcr 0, 4, r0, cr0, cr4, {1} │ │ │ │ b.n 1ade9c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001adff0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62734,15 +62735,15 @@ │ │ │ │ b.n 1ae0cc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1adef4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [ip, #208]! @ 0xd0 │ │ │ │ + ldcl 0, cr0, [r4, #-208]! @ 0xffffff30 │ │ │ │ b.n 1adde0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae108 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62836,15 +62837,15 @@ │ │ │ │ b.n 1ae1e2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1adddc │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6], {52} @ 0x34 │ │ │ │ + mrrc 0, 3, r0, lr, cr4 │ │ │ │ b.n 1adcc8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae21c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62938,15 +62939,15 @@ │ │ │ │ b.n 1ae2f6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1adcc8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb820034 │ │ │ │ + adc.w r0, sl, r4, rrx │ │ │ │ b.n 1adbb4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae330 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63029,15 +63030,15 @@ │ │ │ │ bne.n 1ae382 │ │ │ │ b.n 1ae3f2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ b.n 1aeb98 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r6, r4, rrx │ │ │ │ + orr.w r0, lr, r4, rrx │ │ │ │ b.n 1aeab8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae42c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63119,15 +63120,15 @@ │ │ │ │ b.n 1ae4e6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1aea98 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9920034 │ │ │ │ + ldrd r0, r0, [sl, #-208] @ 0xd0 │ │ │ │ b.n 1ae9c4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae520 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63209,15 +63210,15 @@ │ │ │ │ b.n 1ae5da │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1ae9a4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w lr, {r2, r4, r5} │ │ │ │ + strd r0, r0, [r6], #-208 @ 0xd0 │ │ │ │ b.n 1ae8d0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae614 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63299,15 +63300,15 @@ │ │ │ │ b.n 1ae6ce │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1ae8b0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1ae658 │ │ │ │ + b.n 1ae5e8 │ │ │ │ movs r4, r6 │ │ │ │ b.n 1ae7dc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001ae708 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63326,15 +63327,15 @@ │ │ │ │ cbnz r2, 1ae776 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 1ae776 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 1ae776 │ │ │ │ - bl 46a8c4 │ │ │ │ + bl 46a884 │ │ │ │ ldr r2, [pc, #240] @ (1ae844 ) │ │ │ │ ldr r3, [pc, #236] @ (1ae840 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -63413,15 +63414,15 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ svc 226 @ 0xe2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ svc 176 @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1ae484 │ │ │ │ + b.n 1ae414 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ae84c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 1ae708 │ │ │ │ @@ -63451,15 +63452,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 1ae8ca │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 1ae8ca │ │ │ │ - bl 46a8c4 │ │ │ │ + bl 46a884 │ │ │ │ ldr r2, [pc, #204] @ (1ae974 ) │ │ │ │ ldr r3, [pc, #200] @ (1ae970 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -63528,15 +63529,15 @@ │ │ │ │ nop │ │ │ │ udf #136 @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ udf #92 @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1ae358 │ │ │ │ + b.n 1ae2e8 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001ae97c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63627,15 +63628,15 @@ │ │ │ │ nop │ │ │ │ ble.n 1aeb64 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 1aeb20 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1af24c │ │ │ │ + b.n 1af1dc │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001aea88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63726,15 +63727,15 @@ │ │ │ │ nop │ │ │ │ bgt.n 1aec58 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 1aec14 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1af140 │ │ │ │ + b.n 1af0d0 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001aeb94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63751,15 +63752,15 @@ │ │ │ │ cbnz r2, 1aec00 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 1aec00 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 1aec00 │ │ │ │ - bl 46a6c8 │ │ │ │ + bl 46a688 │ │ │ │ ldr r2, [pc, #244] @ (1aecd4 ) │ │ │ │ ldr r3, [pc, #240] @ (1aecd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -63841,15 +63842,15 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ blt.n 1aed7c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 1aed20 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1af000 │ │ │ │ + b.n 1aef90 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001aecdc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -63956,15 +63957,15 @@ │ │ │ │ nop │ │ │ │ bge.n 1aee34 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 1aede0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 1aeec4 │ │ │ │ + b.n 1aee54 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001aee1c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -64071,15 +64072,15 @@ │ │ │ │ nop │ │ │ │ bhi.n 1aeef4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 1aeea0 │ │ │ │ movs r6, r7 │ │ │ │ - svc 20 │ │ │ │ + udf #220 @ 0xdc │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001aef5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64095,15 +64096,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 1aefc0 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 1aefc0 │ │ │ │ - bl 46a6c8 │ │ │ │ + bl 46a688 │ │ │ │ ldr r2, [pc, #208] @ (1af070 ) │ │ │ │ ldr r3, [pc, #204] @ (1af06c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -64175,15 +64176,15 @@ │ │ │ │ nop │ │ │ │ bvc.n 1aef8c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 1af13c │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 1af068 │ │ │ │ + ble.n 1aeff8 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001af078 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64278,15 +64279,15 @@ │ │ │ │ nop │ │ │ │ bvs.n 1af270 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 1af224 │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 1af154 │ │ │ │ + bgt.n 1af0e4 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001af18c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64381,15 +64382,15 @@ │ │ │ │ nop │ │ │ │ bpl.n 1af35c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 1af310 │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 1af240 │ │ │ │ + blt.n 1af1d0 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001af2a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64482,15 +64483,15 @@ │ │ │ │ b.n 1af37c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 1af444 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 1af3ac │ │ │ │ + bge.n 1af33c │ │ │ │ movs r4, r6 │ │ │ │ bcc.n 1af330 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001af3b8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -65117,15 +65118,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 1af9d0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldmia r5, {r1, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 1afab0 │ │ │ │ + bcc.n 1afa40 │ │ │ │ movs r4, r6 │ │ │ │ ldmia r4, {r1, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001afa80 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65196,15 +65197,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 1afaee │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldmia r4!, {r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 1afbd0 │ │ │ │ + bcc.n 1afb60 │ │ │ │ movs r4, r6 │ │ │ │ ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001afb5c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65275,15 +65276,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 1afbca │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldmia r3!, {r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 1afcf4 │ │ │ │ + bcs.n 1afc84 │ │ │ │ movs r4, r6 │ │ │ │ ldmia r3, {r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001afc38 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65353,15 +65354,15 @@ │ │ │ │ b.n 1afc78 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2, {r2, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 1afc24 │ │ │ │ + bne.n 1afdb4 │ │ │ │ movs r4, r6 │ │ │ │ ldmia r2!, {r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001afd0c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65420,15 +65421,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 1afd58 │ │ │ │ + beq.n 1afce8 │ │ │ │ movs r4, r6 │ │ │ │ ldmia r1, {r1, r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001afdbc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65487,15 +65488,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 1afea8 │ │ │ │ + ldmia r7, {r3, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001afe6c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65554,15 +65555,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r4, r5, r6} │ │ │ │ + ldmia r7!, {r3, r4, r5} │ │ │ │ movs r4, r6 │ │ │ │ ldmia r0!, {r1, r2, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001aff1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65580,15 +65581,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 1aff7e │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 1aff7e │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 1aff7e │ │ │ │ - bl 46a8b4 │ │ │ │ + bl 46a874 │ │ │ │ ldr r2, [pc, #184] @ (1b0014 ) │ │ │ │ ldr r3, [pc, #180] @ (1b0010 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65650,15 +65651,15 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ stmia r7!, {r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6!, {r3, r4} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b001c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65737,15 +65738,15 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5, {r5, r7} │ │ │ │ + ldmia r5, {r3, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b010c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65824,15 +65825,15 @@ │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r4, {r4, r5, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b01fc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65847,15 +65848,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 1b0258 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 1b0258 │ │ │ │ - bl 46a8b4 │ │ │ │ + bl 46a874 │ │ │ │ ldr r2, [pc, #168] @ (1b02dc ) │ │ │ │ ldr r3, [pc, #160] @ (1b02d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65909,15 +65910,15 @@ │ │ │ │ nop │ │ │ │ stmia r4!, {r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b02e4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65984,15 +65985,15 @@ │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r2, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b03a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66059,15 +66060,15 @@ │ │ │ │ nop │ │ │ │ stmia r3!, {r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r2, {r2} │ │ │ │ + ldmia r1!, {r2, r3, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b0464 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66083,15 +66084,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 1b04c4 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 1b04c4 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 1b04c4 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ ldr r2, [pc, #188] @ (1b0560 ) │ │ │ │ ldr r3, [pc, #184] @ (1b055c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66155,15 +66156,15 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ stmia r2!, {r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r0!, {r1, r4, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b0568 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66245,15 +66246,15 @@ │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r1, r4, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b0660 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66335,15 +66336,15 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r1, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r5} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b0758 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66358,15 +66359,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 1b07b2 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 1b07b2 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ ldr r2, [pc, #172] @ (1b083c ) │ │ │ │ ldr r3, [pc, #164] @ (1b0838 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66422,15 +66423,15 @@ │ │ │ │ nop │ │ │ │ ite ls │ │ │ │ movls r6, r7 │ │ │ │ cmphi r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ itee vc │ │ │ │ movvc r6, r7 │ │ │ │ - stmiavs r6!, {r3, r4, r5} │ │ │ │ + stmiavs r6!, {} │ │ │ │ movvs r4, r6 │ │ │ │ │ │ │ │ 001b0844 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66500,15 +66501,15 @@ │ │ │ │ nop │ │ │ │ bkpt 0x00ac │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0082 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r5} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b090c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66578,15 +66579,15 @@ │ │ │ │ nop │ │ │ │ pop {r2, r5, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r4, r5, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b09d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66663,15 +66664,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 1b0a18 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ pop {r1, r3, r4, pc} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ pop {r1, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b0ac8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -66762,15 +66763,15 @@ │ │ │ │ b.n 1b0b2c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ cbnz r4, 1b0c24 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b0bc0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66829,15 +66830,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 1b0cae │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r1!, {r2, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ revsh r2, r3 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b0c70 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66896,15 +66897,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rev16 r4, r7 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r2, r4, r5} │ │ │ │ movs r4, r6 │ │ │ │ rev r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b0d20 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66963,15 +66964,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 1b0df6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ movs r4, r6 │ │ │ │ cbnz r2, 1b0dee │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b0dd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67534,15 +67535,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r4, 1b13cc │ │ │ │ + cbnz r4, 1b13be │ │ │ │ movs r4, r6 │ │ │ │ push {r2, r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 1b13e0 │ │ │ │ movs r6, r7 │ │ │ │ @@ -67637,15 +67638,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - hlt 0x0020 │ │ │ │ + rev16 r0, r5 │ │ │ │ movs r4, r6 │ │ │ │ cbz r0, 1b14d2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r6, r7 │ │ │ │ @@ -67740,15 +67741,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r4, 1b15aa │ │ │ │ + cbnz r4, 1b159c │ │ │ │ movs r4, r6 │ │ │ │ sxtb r4, r2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 1b15be │ │ │ │ movs r6, r7 │ │ │ │ @@ -67843,15 +67844,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb878 │ │ │ │ + @ instruction: 0xb840 │ │ │ │ movs r4, r6 │ │ │ │ cbz r0, 1b16b0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #96 @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ @@ -67946,15 +67947,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb764 │ │ │ │ + @ instruction: 0xb72c │ │ │ │ movs r4, r6 │ │ │ │ add sp, #176 @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #528 @ 0x210 │ │ │ │ movs r6, r7 │ │ │ │ @@ -68049,15 +68050,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - setend le │ │ │ │ + setpan #1 │ │ │ │ movs r4, r6 │ │ │ │ add r7, sp, #96 @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #448 @ 0x1c0 │ │ │ │ movs r6, r7 │ │ │ │ @@ -68152,15 +68153,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, lr} │ │ │ │ movs r4, r6 │ │ │ │ add r6, sp, #16 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #368 @ 0x170 │ │ │ │ movs r6, r7 │ │ │ │ @@ -68255,15 +68256,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - push {r3, r5} │ │ │ │ + cbz r0, 1b1b68 │ │ │ │ movs r4, r6 │ │ │ │ add r4, sp, #960 @ 0x3c0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #288 @ 0x120 │ │ │ │ movs r6, r7 │ │ │ │ @@ -68661,23 +68662,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 1814a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add r7, sp, #920 @ 0x398 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, sp, #736 @ 0x2e0 │ │ │ │ + add r7, sp, #512 @ 0x200 │ │ │ │ movs r4, r6 │ │ │ │ add r0, sp, #424 @ 0x1a8 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #344 @ 0x158 │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r0!, {r1, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b1f08 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68777,27 +68778,27 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ add r7, pc, #920 @ (adr r7, 1b23a8 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r6, sp, #792 @ 0x318 │ │ │ │ movs r4, r6 │ │ │ │ - add r6, sp, #608 @ 0x260 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ movs r4, r6 │ │ │ │ add r7, pc, #296 @ (adr r7, 1b2148 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #224 @ 0xe0 │ │ │ │ + add r6, sp, #0 │ │ │ │ movs r4, r6 │ │ │ │ - ite lt │ │ │ │ - movlt r3, r5 │ │ │ │ + itt vc │ │ │ │ + movvc r3, r5 │ │ │ │ │ │ │ │ 001b2028 : │ │ │ │ - pushge {r4, r5, r6, lr} │ │ │ │ + pushvc {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (1b2134 ) │ │ │ │ mov ip, r1 │ │ │ │ @@ -68894,25 +68895,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 1814a0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #936 @ 0x3a8 │ │ │ │ + add r5, sp, #712 @ 0x2c8 │ │ │ │ movs r4, r6 │ │ │ │ add r6, pc, #736 @ (adr r6, 1b2420 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #464 @ 0x1d0 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ movs r4, r6 │ │ │ │ add r6, pc, #112 @ (adr r6, 1b21b8 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ + add r4, sp, #856 @ 0x358 │ │ │ │ movs r4, r6 │ │ │ │ - bkpt 0x008a │ │ │ │ + bkpt 0x0052 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2150 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69012,23 +69013,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 1814a0 │ │ │ │ add r5, pc, #632 @ (adr r5, 1b24d0 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #728 @ 0x2d8 │ │ │ │ + add r4, sp, #504 @ 0x1f8 │ │ │ │ movs r4, r6 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + add r4, sp, #96 @ 0x60 │ │ │ │ movs r4, r6 │ │ │ │ add r5, pc, #16 @ (adr r5, 1b2278 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #952 @ 0x3b8 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ movs r4, r6 │ │ │ │ - pop {r1, r3, r5, r6, pc} │ │ │ │ + pop {r1, r4, r5, pc} │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2270 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -69123,21 +69124,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 1814a0 │ │ │ │ add r4, pc, #472 @ (adr r4, 1b2544 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #600 @ 0x258 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ movs r4, r6 │ │ │ │ add r3, pc, #928 @ (adr r3, 1b2718 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r2, sp, #872 @ 0x368 │ │ │ │ + add r2, sp, #648 @ 0x288 │ │ │ │ movs r4, r6 │ │ │ │ - pop {r1, r2, r4, r6} │ │ │ │ + pop {r1, r2, r3, r4} │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2380 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -69231,17 +69232,17 @@ │ │ │ │ blx 1814a0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #360 @ (adr r3, 1b25e4 ) │ │ │ │ movs r6, r7 │ │ │ │ add r2, pc, #936 @ (adr r2, 1b2828 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #824 @ 0x338 │ │ │ │ + add r1, sp, #600 @ 0x258 │ │ │ │ movs r4, r6 │ │ │ │ - cbnz r2, 1b24da │ │ │ │ + cbnz r2, 1b24cc │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2488 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -69478,25 +69479,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (1b276c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ + add r1, sp, #136 @ 0x88 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, pc, #152 @ (adr r7, 1b27f8 ) │ │ │ │ + add r6, pc, #952 @ (adr r6, 1b2b18 ) │ │ │ │ movs r4, r6 │ │ │ │ - cbnz r0, 1b2764 │ │ │ │ + @ instruction: 0xb8c8 │ │ │ │ movs r3, r5 │ │ │ │ - cbnz r4, 1b276e │ │ │ │ + @ instruction: 0xb8e4 │ │ │ │ movs r3, r5 │ │ │ │ - add r6, pc, #928 @ (adr r6, 1b2b0c ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 1b2a2c ) │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xb864 │ │ │ │ + @ instruction: 0xb82c │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2770 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -69669,31 +69670,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -69831,33 +69832,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #368] @ 0x170 │ │ │ │ movs r6, r7 │ │ │ │ - add r5, pc, #496 @ (adr r5, 1b2d20 ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 1b2c40 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #88 @ (adr r5, 1b2b90 ) │ │ │ │ + add r4, pc, #888 @ (adr r4, 1b2eb0 ) │ │ │ │ movs r4, r6 │ │ │ │ - add r3, pc, #1000 @ (adr r3, 1b2f24 ) │ │ │ │ + add r3, pc, #776 @ (adr r3, 1b2e44 ) │ │ │ │ movs r4, r6 │ │ │ │ ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #208 @ (adr r3, 1b2c14 ) │ │ │ │ + add r2, pc, #1008 @ (adr r2, 1b2f34 ) │ │ │ │ movs r4, r6 │ │ │ │ - push {r4, r5, r7} │ │ │ │ + push {r3, r4, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ - add r3, pc, #104 @ (adr r3, 1b2bb4 ) │ │ │ │ + add r2, pc, #904 @ (adr r2, 1b2ed4 ) │ │ │ │ movs r4, r6 │ │ │ │ - push {r2, r4, r5, r6, r7} │ │ │ │ + push {r2, r3, r4, r5, r7} │ │ │ │ movs r3, r5 │ │ │ │ - push {r4, lr} │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2b54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -70092,25 +70093,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (1b2e38 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ - add r2, pc, #584 @ (adr r2, 1b3070 ) │ │ │ │ + add r2, pc, #360 @ (adr r2, 1b2f90 ) │ │ │ │ movs r4, r6 │ │ │ │ - add r0, pc, #352 @ (adr r0, 1b2f8c ) │ │ │ │ + add r0, pc, #128 @ (adr r0, 1b2eac ) │ │ │ │ movs r4, r6 │ │ │ │ - sxth r2, r6 │ │ │ │ + cbz r2, 1b2e6e │ │ │ │ movs r3, r5 │ │ │ │ - sxtb r6, r1 │ │ │ │ + sxth r6, r2 │ │ │ │ movs r3, r5 │ │ │ │ - add r0, pc, #104 @ (adr r0, 1b2ea0 ) │ │ │ │ + ldr r7, [sp, #904] @ 0x388 │ │ │ │ movs r4, r6 │ │ │ │ - cbz r6, 1b2e60 │ │ │ │ + cbz r6, 1b2e52 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b2e3c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -70201,59 +70202,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -70274,38 +70275,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -70361,33 +70362,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -70447,53 +70448,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 1b3294 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r0, [sp, #624] @ 0x270 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ movs r4, r6 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -70544,15 +70545,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -71068,33 +71069,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 1814a0 │ │ │ │ str r1, [sp, #968] @ 0x3c8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #912] @ 0x390 │ │ │ │ movs r4, r6 │ │ │ │ - add r0, sp, #984 @ 0x3d8 │ │ │ │ + add r0, sp, #760 @ 0x2f8 │ │ │ │ movs r3, r5 │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ + add r0, sp, #872 @ 0x368 │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [sp, #832] @ 0x340 │ │ │ │ + str r6, [sp, #608] @ 0x260 │ │ │ │ movs r4, r6 │ │ │ │ - add r0, sp, #304 @ 0x130 │ │ │ │ + add r0, sp, #80 @ 0x50 │ │ │ │ movs r3, r5 │ │ │ │ - str r5, [sp, #512] @ 0x200 │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, pc, #840 @ (adr r7, 1b3c44 ) │ │ │ │ + add r7, pc, #616 @ (adr r7, 1b3b64 ) │ │ │ │ movs r3, r5 │ │ │ │ - add r7, pc, #344 @ (adr r7, 1b3a58 ) │ │ │ │ + add r7, pc, #120 @ (adr r7, 1b3978 ) │ │ │ │ movs r3, r5 │ │ │ │ - str r5, [sp, #416] @ 0x1a0 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ movs r4, r6 │ │ │ │ - add r6, pc, #912 @ (adr r6, 1b3c98 ) │ │ │ │ + add r6, pc, #688 @ (adr r6, 1b3bb8 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b3908 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -71181,58 +71182,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -71256,42 +71257,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -71348,33 +71349,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -71436,44 +71437,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 1b3d4c │ │ │ │ ... │ │ │ │ ldrh r2, [r1, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #288] @ 0x120 │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, r6 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -71531,15 +71532,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 43f948 │ │ │ │ + bl 43f908 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -71721,17 +71722,17 @@ │ │ │ │ blx 1814a0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r6, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #46] @ 0x2e │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b402c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -71792,15 +71793,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strh r2, [r0, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ movs r4, r6 │ │ │ │ strh r6, [r2, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b40e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71866,15 +71867,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #40] @ 0x28 │ │ │ │ + ldrh r6, [r6, #38] @ 0x26 │ │ │ │ movs r4, r6 │ │ │ │ strh r4, [r7, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r2, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b41a8 : │ │ │ │ @@ -71904,19 +71905,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b4200 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #34] @ 0x22 │ │ │ │ + ldrh r2, [r2, #32] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [sp, #144] @ 0x90 │ │ │ │ + ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [sp, #256] @ 0x100 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4204 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71942,19 +71943,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b425c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r5, #30] │ │ │ │ + ldrh r6, [r6, #28] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [sp, #800] @ 0x320 │ │ │ │ + ldr r5, [sp, #576] @ 0x240 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [sp, #912] @ 0x390 │ │ │ │ + ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4260 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71983,19 +71984,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1b42c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #28] │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [sp, #384] @ 0x180 │ │ │ │ + ldr r5, [sp, #160] @ 0xa0 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r5, [sp, #272] @ 0x110 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b42c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -72028,19 +72029,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1b4338 ) │ │ │ │ ldr r0, [pc, #20] @ (1b433c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldrh r4, [r1, #24] │ │ │ │ + ldrh r4, [r2, #22] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [sp, #920] @ 0x398 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ + ldr r4, [sp, #808] @ 0x328 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4340 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -72061,19 +72062,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1b4384 ) │ │ │ │ ldr r0, [pc, #20] @ (1b4388 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldrh r0, [r0, #22] │ │ │ │ + ldrh r0, [r1, #20] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + ldr r4, [sp, #392] @ 0x188 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b438c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73046,17 +73047,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 1b4c4e │ │ │ │ b.n 1b4b82 │ │ │ │ blx 183340 │ │ │ │ nop │ │ │ │ - strh r0, [r5, #0] │ │ │ │ + ldrb r0, [r6, #31] │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [sp, #592] @ 0x250 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b4e3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -73357,25 +73358,25 @@ │ │ │ │ bne.n 1b512c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 1b51ae │ │ │ │ strb r0, [r0, #30] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #25] │ │ │ │ + ldrb r6, [r7, #24] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r3, #24] │ │ │ │ + ldrb r0, [r4, #23] │ │ │ │ movs r4, r6 │ │ │ │ strb r6, [r6, #24] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r1, #20] │ │ │ │ + ldrb r2, [r2, #19] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r1, #18] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r6, #56] @ 0x38 │ │ │ │ + ldrh r2, [r7, #54] @ 0x36 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b51b0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -73449,15 +73450,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (1b52b4 ) │ │ │ │ ldr r1, [pc, #76] @ (1b52b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 1b528a │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -73472,24 +73473,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r4, #24] │ │ │ │ + strh r0, [r5, #22] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldrh r6, [r6, r4] │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r0, #16 │ │ │ │ + asrs r0, r1, #15 │ │ │ │ movs r7, r5 │ │ │ │ ldr r0, [pc, #8] @ (1b52c8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c40 │ │ │ │ + b.w 2f8c00 │ │ │ │ nop │ │ │ │ lsls r4, r3, #10 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001b52cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73497,108 +73498,108 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (1b5324 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9394 │ │ │ │ + bl 2f9354 │ │ │ │ ldr.w ip, [pc, #56] @ 1b5328 │ │ │ │ ldr r2, [pc, #56] @ (1b532c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (1b5330 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r0, [r7, #52] @ 0x34 │ │ │ │ + ldrh r0, [r0, #52] @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r3, #18] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r5, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #50] @ 0x32 │ │ │ │ movs r3, r5 │ │ │ │ - vaddl.u8 q0, d14, d30 │ │ │ │ + vhadd.u16 d16, d6, d30 │ │ │ │ │ │ │ │ 001b5334 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 2c3930 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #44] @ 1b537c │ │ │ │ ldr r2, [pc, #44] @ (1b5380 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (1b5384 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r6, [r6, #16] │ │ │ │ + strh r6, [r7, #14] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r1, #50] @ 0x32 │ │ │ │ + ldrh r0, [r2, #48] @ 0x30 │ │ │ │ movs r3, r5 │ │ │ │ - vhadd.u32 d0, d14, d30 │ │ │ │ + cdp2 0, 15, cr0, cr6, cr14, {1} │ │ │ │ │ │ │ │ 001b5388 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 2c3a14 │ │ │ │ bl 189264 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ cbz r0, 1b53f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (1b5408 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92e0 │ │ │ │ + bl 2f92a0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 1b53dc │ │ │ │ ldr r0, [pc, #64] @ (1b540c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f94e0 │ │ │ │ + b.w 2f94a0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -73610,22 +73611,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - sxtb r2, r2 │ │ │ │ + sxth r2, r3 │ │ │ │ movs r1, r6 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - strh r4, [r2, #12] │ │ │ │ + strh r4, [r3, #10] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r0, #46] @ 0x2e │ │ │ │ + ldrh r2, [r1, #44] @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r4, #44] @ 0x2c │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b541c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 1b542a │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -73641,25 +73642,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c3930 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #80] @ (1b54a4 ) │ │ │ │ ldr r2, [pc, #84] @ (1b54a8 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (1b54ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 1b5480 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 1b5480 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -73679,119 +73680,119 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r6, #8] │ │ │ │ + strh r6, [r7, #6] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r0, #42] @ 0x2a │ │ │ │ + ldrh r6, [r1, #40] @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ - cdp2 0, 2, cr0, cr12, cr14, {1} │ │ │ │ + ldc2l 0, cr0, [r4, #184]! @ 0xb8 │ │ │ │ │ │ │ │ 001b54b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c3930 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #60] @ 1b5508 │ │ │ │ ldr r2, [pc, #60] @ (1b550c ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (1b5510 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 1b54f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r0, [r0, #4] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r2, #36] @ 0x24 │ │ │ │ movs r3, r5 │ │ │ │ - ldc2 0, cr0, [r0, #184]! @ 0xb8 │ │ │ │ + ldc2l 0, cr0, [r8, #-184]! @ 0xffffff48 │ │ │ │ │ │ │ │ 001b5514 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 2c3930 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #60] @ 1b556c │ │ │ │ ldr r2, [pc, #60] @ (1b5570 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (1b5574 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 1b5558 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r4, [r2, #2] │ │ │ │ + strh r4, [r3, #0] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r4, #34] @ 0x22 │ │ │ │ + ldrh r6, [r5, #32] │ │ │ │ movs r3, r5 │ │ │ │ - stc2l 0, cr0, [ip, #-184] @ 0xffffff48 │ │ │ │ + ldc2 0, cr0, [r4, #-184] @ 0xffffff48 │ │ │ │ ldr r3, [pc, #16] @ (1b558c ) │ │ │ │ ldr r2, [pc, #20] @ (1b5590 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (1b5594 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strb r0, [r1, #6] │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r1, r2] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ movs r3, r5 │ │ │ │ ldr r1, [pc, #8] @ (1b55a4 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 43ccb4 │ │ │ │ + b.w 43cc74 │ │ │ │ nop │ │ │ │ - ldrsh r0, [r7, r1] │ │ │ │ + ldrsh r0, [r0, r1] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -73865,26 +73866,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 181788 │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44ce70 │ │ │ │ + bl 44ce30 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 181784 │ │ │ │ blx 182108 │ │ │ │ ldr r1, [pc, #104] @ (1b56f4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (1b56f8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 1b5642 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 1b5626 │ │ │ │ ldr r2, [pc, #92] @ (1b56fc ) │ │ │ │ ldr r3, [pc, #96] @ (1b5700 ) │ │ │ │ ldr r1, [pc, #96] @ (1b5704 ) │ │ │ │ add r2, pc │ │ │ │ @@ -73909,44 +73910,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ ldr r0, [pc, #64] @ (1b5720 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ blx 183340 │ │ │ │ nop │ │ │ │ strb r4, [r0, #5] │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #30] │ │ │ │ + ldrb r2, [r5, #29] │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r4, {r2, r3, r4, r5} │ │ │ │ + ldmia r4!, {r2} │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r6, [r5, #46] @ 0x2e │ │ │ │ + ldrh r6, [r6, #44] @ 0x2c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r1, #30] │ │ │ │ + ldrb r4, [r2, #29] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r5, #22] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r6, #22] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r6, #29] │ │ │ │ + ldrb r6, [r7, #28] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r2, #22] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r3, #24] │ │ │ │ + ldrh r6, [r4, #22] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r3, #29] │ │ │ │ + ldrb r4, [r4, #28] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r6, #22] │ │ │ │ + ldrh r4, [r7, #20] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r5, #22] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (1b58cc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -74049,58 +74050,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c464 │ │ │ │ + bl 42c424 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b57ca │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 181cbc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b58b6 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (1b58f4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ ldr r0, [pc, #168] @ (1b58f8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 442c2c │ │ │ │ + bl 442bec │ │ │ │ b.n 1b57d8 │ │ │ │ ldr r3, [pc, #160] @ (1b58fc ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (1b5900 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (1b5904 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #1 │ │ │ │ b.n 1b57f8 │ │ │ │ ldr r3, [pc, #144] @ (1b5908 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (1b590c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (1b5910 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1b5872 │ │ │ │ movs r0, #20 │ │ │ │ blx 181488 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -74123,48 +74124,48 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 1b5844 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r1, #124] @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #24] │ │ │ │ + ldrh r6, [r4, #22] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r4, #24] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r2, [r7, #24] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r6, #22] │ │ │ │ + ldrh r6, [r7, #20] │ │ │ │ movs r3, r5 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r5, r0] │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r1, #26] │ │ │ │ + ldrh r2, [r2, #24] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r0, [r0, #26] │ │ │ │ + ldrh r0, [r1, #24] │ │ │ │ movs r3, r5 │ │ │ │ ldr r0, [r1, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r2, #22] │ │ │ │ + ldrh r0, [r3, #20] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r4, #22] │ │ │ │ + ldrh r6, [r5, #20] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r1, #23] │ │ │ │ + ldrb r4, [r2, #22] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r3, #18] │ │ │ │ + ldrh r6, [r4, #16] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r6, #22] │ │ │ │ + ldrb r0, [r7, #21] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r4, #18] │ │ │ │ + ldrh r2, [r5, #16] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r0, #10] │ │ │ │ + ldrh r6, [r1, #8] │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xfa90002b │ │ │ │ - ldrh r2, [r2, #18] │ │ │ │ + @ instruction: 0xfa58002b │ │ │ │ + ldrh r2, [r3, #16] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (1b596c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -74185,23 +74186,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1b55a8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43ccb4 │ │ │ │ + b.w 43cc74 │ │ │ │ nop │ │ │ │ ldr r6, [r1, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #4] │ │ │ │ + ldrh r0, [r2, #2] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b597c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -74238,15 +74239,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 449804 │ │ │ │ + bl 4497c4 │ │ │ │ cbz r0, 1b5a24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -74262,19 +74263,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ ldr r0, [r2, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #16] │ │ │ │ + ldrb r2, [r1, #15] │ │ │ │ movs r4, r6 │ │ │ │ - bpl.n 1b5b10 │ │ │ │ + bpl.n 1b5aa0 │ │ │ │ movs r4, r5 │ │ │ │ - strh r0, [r3, #60] @ 0x3c │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5a54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -74291,31 +74292,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (1b5af0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (1b5af4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cbz r0, 1b5ade │ │ │ │ ldr r3, [pc, #92] @ (1b5af8 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (1b5afc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 445514 │ │ │ │ + bl 4454d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4458c0 │ │ │ │ + bl 445880 │ │ │ │ ldr r2, [pc, #72] @ (1b5b00 ) │ │ │ │ ldr r3, [pc, #52] @ (1b5aec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -74332,15 +74333,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #6] │ │ │ │ + ldrh r6, [r3, #4] │ │ │ │ movs r3, r5 │ │ │ │ ldr r4, [r6, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ ldr r4, [r1, #68] @ 0x44 │ │ │ │ @@ -74418,27 +74419,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1b55a8 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 43ccb4 │ │ │ │ + b.w 43cc74 │ │ │ │ str r0, [sp, #528] @ 0x210 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r4, r2] │ │ │ │ movs r3, r5 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r4, #46] @ 0x2e │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5be8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -74488,15 +74489,15 @@ │ │ │ │ beq.w 1b5f10 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 44ce0c │ │ │ │ + bl 44cdcc │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 182f7c │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -74595,15 +74596,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1b5eb2 │ │ │ │ ldr r1, [pc, #464] @ (1b5f74 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 43ccb4 │ │ │ │ + bl 43cc74 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1b5c60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 1b5c62 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -74616,18 +74617,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44ce70 │ │ │ │ + bl 44ce30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #396] @ (1b5f84 ) │ │ │ │ ldr r3, [pc, #348] @ (1b5f54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -74653,15 +74654,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 18312c │ │ │ │ b.n 1b5de6 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -74671,43 +74672,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (1b5f9c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1b5e44 │ │ │ │ ldr r2, [pc, #300] @ (1b5fa0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (1b5fa4 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (1b5fa8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1b5e44 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 182108 │ │ │ │ ldr r3, [pc, #276] @ (1b5fac ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (1b5fb0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (1b5fb4 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1b5e44 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (1b5fb8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -74717,21 +74718,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (1b5fc0 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 1b5f14 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 43ccb4 │ │ │ │ + bl 43cc74 │ │ │ │ b.n 1b5dee │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (1b5fc4 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -74739,25 +74740,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (1b5fc8 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (1b5fcc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1b5e44 │ │ │ │ movs r7, #0 │ │ │ │ b.n 1b5dee │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 1b5b04 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 43ccb4 │ │ │ │ + bl 43cc74 │ │ │ │ b.n 1b5dee │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 1b5d06 │ │ │ │ ldr r3, [pc, #152] @ (1b5fd0 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (1b5fd4 ) │ │ │ │ ldr r1, [pc, #156] @ (1b5fd8 ) │ │ │ │ @@ -74773,75 +74774,75 @@ │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #54] @ 0x36 │ │ │ │ + strh r4, [r3, #52] @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r0, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #54] @ 0x36 │ │ │ │ movs r3, r5 │ │ │ │ movs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #38] @ 0x26 │ │ │ │ + strh r6, [r4, #36] @ 0x24 │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r4, #32] │ │ │ │ + strh r0, [r5, #30] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r4, #0] │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r1, #44] @ 0x2c │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r6, #30] │ │ │ │ + strh r4, [r7, #28] │ │ │ │ movs r3, r5 │ │ │ │ ldr r4, [r1, #16] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r0, #0] │ │ │ │ + strb r0, [r1, #31] │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r5, #40] @ 0x28 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r2, #28] │ │ │ │ + strh r6, [r3, #26] │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r7, #46] @ 0x2e │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r1, #31] │ │ │ │ + strb r4, [r2, #30] │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r4, #26] │ │ │ │ + strh r4, [r5, #24] │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r3, #40] @ 0x28 │ │ │ │ + strh r0, [r4, #38] @ 0x26 │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r6, #29] │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r0, #26] │ │ │ │ + strh r6, [r1, #24] │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r0, #42] @ 0x2a │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r5, #24] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r2, #29] │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r7, #48] @ 0x30 │ │ │ │ + strh r0, [r0, #48] @ 0x30 │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r0, #24] │ │ │ │ + strh r2, [r1, #22] │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r5, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #38] @ 0x26 │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r5, #28] │ │ │ │ + strb r4, [r6, #27] │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r0, #22] │ │ │ │ + strh r4, [r1, #20] │ │ │ │ movs r3, r5 │ │ │ │ - strb r4, [r6, #27] │ │ │ │ + strb r4, [r7, #26] │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r2, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r1, #20] │ │ │ │ + strh r2, [r2, #18] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b5fdc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74890,19 +74891,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ bl 183ae0 │ │ │ │ str r6, [r2, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #25] │ │ │ │ + strb r4, [r1, #24] │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r4, #40] @ 0x28 │ │ │ │ + strh r6, [r5, #38] @ 0x26 │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r7, #40] @ 0x28 │ │ │ │ + strh r2, [r0, #40] @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6064 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74951,19 +74952,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ bl 183ae0 │ │ │ │ str r6, [r1, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #22] │ │ │ │ + strb r4, [r0, #22] │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r3, #36] @ 0x24 │ │ │ │ + strh r6, [r4, #34] @ 0x22 │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r6, #36] @ 0x24 │ │ │ │ + strh r2, [r7, #34] @ 0x22 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b60ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -74975,32 +74976,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (1b6174 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #92] @ (1b6178 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 432d78 │ │ │ │ + bl 432d38 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 45ed38 │ │ │ │ + bl 45ecf8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 1b6140 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldr r2, [pc, #56] @ (1b617c ) │ │ │ │ ldr r3, [pc, #44] @ (1b6170 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75015,17 +75016,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, r7] │ │ │ │ + str r0, [r6, r6] │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r4, #14] │ │ │ │ + strh r4, [r5, #12] │ │ │ │ movs r3, r5 │ │ │ │ str r0, [r0, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b6180 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75039,40 +75040,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (1b622c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 1b6218 │ │ │ │ mov r1, sp │ │ │ │ - bl 45ec44 │ │ │ │ + bl 45ec04 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 1b6212 │ │ │ │ cbz r7, 1b61e4 │ │ │ │ ldr r6, [pc, #108] @ (1b6230 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b61c6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 41428c │ │ │ │ + bl 41424c │ │ │ │ ldr r2, [pc, #72] @ (1b6234 ) │ │ │ │ ldr r3, [pc, #56] @ (1b6228 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75082,32 +75083,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 1b61ea │ │ │ │ ldr r0, [pc, #28] @ (1b6238 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1b61b2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r5, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, r5] │ │ │ │ + str r2, [r3, r4] │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r4, #30] │ │ │ │ + strh r0, [r5, #28] │ │ │ │ movs r3, r5 │ │ │ │ str r6, [r2, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r0, #92] @ 0x5c │ │ │ │ + str r6, [r1, #88] @ 0x58 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b623c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -75122,15 +75123,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 1b629c │ │ │ │ ldr r2, [pc, #108] @ (1b62e4 ) │ │ │ │ ldr r3, [pc, #104] @ (1b62e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -75152,35 +75153,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 1814fc │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 45e5b0 │ │ │ │ + bl 45e570 │ │ │ │ b.n 1b62c4 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4597d8 │ │ │ │ + bl 459798 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 45e5dc │ │ │ │ + bl 45e59c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b62bc │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ b.n 1b6274 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r5, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r2, #24] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b62ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -75195,15 +75196,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 1b6350 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 1b638a │ │ │ │ ldr r2, [pc, #156] @ (1b63c8 ) │ │ │ │ ldr r3, [pc, #152] @ (1b63c4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -75227,31 +75228,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 1814fc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 45e5b0 │ │ │ │ + bl 45e570 │ │ │ │ b.n 1b6378 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4597d8 │ │ │ │ + bl 459798 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 45e5dc │ │ │ │ + bl 45e59c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b6370 │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ b.n 1b6328 │ │ │ │ ldr r2, [pc, #68] @ (1b63d0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 459854 │ │ │ │ + bl 459814 │ │ │ │ ldr r2, [pc, #60] @ (1b63d4 ) │ │ │ │ ldr r3, [pc, #40] @ (1b63c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75259,64 +75260,64 @@ │ │ │ │ bne.n 1b63bc │ │ │ │ ldr r2, [pc, #44] @ (1b63d8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 459854 │ │ │ │ + b.w 459814 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ str r6, [r7, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r3, #18] │ │ │ │ + strh r2, [r4, #16] │ │ │ │ movs r3, r5 │ │ │ │ - vext.8 d0, d12, d27, #0 │ │ │ │ + vaddl.s8 q0, d4, d27 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - add r2, sp, #400 @ 0x190 │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ movs r4, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 183574 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2fb3cc │ │ │ │ + bl 2fb38c │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 1b646c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fb974 │ │ │ │ + bl 2fb934 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r3, [pc, #92] @ (1b6474 ) │ │ │ │ ldr r1, [pc, #92] @ (1b6478 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #80] @ (1b647c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 2f95ac │ │ │ │ + bl 2f956c │ │ │ │ ldr r1, [pc, #68] @ (1b6480 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 1823cc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 1b645e │ │ │ │ @@ -75333,36 +75334,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 181268 │ │ │ │ ldr.w r8, [pc, #20] @ 1b6484 │ │ │ │ add r8, pc │ │ │ │ b.n 1b6410 │ │ │ │ - adds r6, #40 @ 0x28 │ │ │ │ + adds r5, #240 @ 0xf0 │ │ │ │ movs r7, r5 │ │ │ │ - strh r6, [r2, #12] │ │ │ │ + strh r6, [r3, #10] │ │ │ │ movs r3, r5 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #212 @ 0xd4 │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ movs r7, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 2fb974 │ │ │ │ + bl 2fb934 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 2fb974 │ │ │ │ + bl 2fb934 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 182be0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75396,20 +75397,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (1b6594 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 1b657a │ │ │ │ mov r1, sp │ │ │ │ - bl 3b9200 │ │ │ │ + bl 3b91c0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 1b6554 │ │ │ │ mov r0, r5 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #104] @ (1b6598 ) │ │ │ │ ldr r3, [pc, #96] @ (1b6590 ) │ │ │ │ @@ -75432,40 +75433,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (1b659c ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b655c │ │ │ │ mov r0, r7 │ │ │ │ - bl 407e64 │ │ │ │ + bl 407e24 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 1b6526 │ │ │ │ ldr r1, [pc, #36] @ (1b65a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1b652c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r0, #32] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #808] @ (1b68c0 ) │ │ │ │ + ldr r1, [pc, #584] @ (1b67e0 ) │ │ │ │ movs r6, r5 │ │ │ │ str r4, [r2, #28] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r4, #2] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r2, #0] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b65a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -75479,42 +75480,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #188] @ (1b6694 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #180] @ (1b6698 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #172] @ (1b669c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 1b6648 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fc3d8 │ │ │ │ + bl 2fc398 │ │ │ │ cbz r0, 1b6664 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 2fb270 │ │ │ │ + bl 2fb230 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #128] @ (1b66a0 ) │ │ │ │ ldr r3, [pc, #104] @ (1b668c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -75528,58 +75529,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 433f90 │ │ │ │ + bl 433f50 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1b6618 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b93c0 │ │ │ │ + bl 3b9380 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 1b6618 │ │ │ │ ldr r2, [pc, #60] @ (1b66a4 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (1b66a8 ) │ │ │ │ ldr r1, [pc, #64] @ (1b66ac ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 442634 │ │ │ │ + bl 4425f4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 1b6618 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ str r0, [r1, #20] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + ldrb r0, [r2, #31] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #976] @ (1b6a68 ) │ │ │ │ + ldr r0, [pc, #752] @ (1b6988 ) │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r5, #31] │ │ │ │ + ldrb r4, [r6, #30] │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xf1840031 │ │ │ │ + adc.w r0, ip, #49 @ 0x31 │ │ │ │ str r2, [r4, #12] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r5, #26] │ │ │ │ + ldrh r0, [r6, #24] │ │ │ │ movs r6, r5 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + strb r0, [r0, #1] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r5, #29] │ │ │ │ + ldrb r6, [r6, #28] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b66b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -75592,26 +75593,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #192] @ (1b67a0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3b9434 │ │ │ │ + bl 3b93f4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 1b6758 │ │ │ │ cbz r3, 1b6720 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1b677e │ │ │ │ @@ -75641,25 +75642,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.n 1b6720 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 434184 │ │ │ │ + bl 434144 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (1b67a8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 181354 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1b66fe │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (1b67ac ) │ │ │ │ @@ -75672,27 +75673,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r7, #0] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #8] @ (1b67a8 ) │ │ │ │ + @ instruction: 0x47ca │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ movs r3, r5 │ │ │ │ ldrsh r0, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #736 @ (adr r3, 1b6a8c ) │ │ │ │ + add r3, pc, #512 @ (adr r3, 1b69ac ) │ │ │ │ movs r4, r5 │ │ │ │ - ldr r2, [r4, #116] @ 0x74 │ │ │ │ + ldr r2, [r5, #112] @ 0x70 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r5, #25] │ │ │ │ + ldrb r4, [r6, #24] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r0, #26] │ │ │ │ + ldrb r4, [r1, #25] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b67b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -75704,21 +75705,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (1b6860 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 1b6832 │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2fc3d8 │ │ │ │ + bl 2fc398 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 1b6846 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 1b683a │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -75736,40 +75737,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ mov r1, r0 │ │ │ │ b.n 1b6802 │ │ │ │ ldr r1, [pc, #44] @ (1b6868 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1b680a │ │ │ │ ldr r1, [pc, #36] @ (1b686c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1b680a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r6, r4] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, pc │ │ │ │ + mov sl, r8 │ │ │ │ movs r6, r5 │ │ │ │ ldrsh r6, [r6, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r2, #24] │ │ │ │ + ldrb r2, [r3, #23] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r5, #22] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6870 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -75781,19 +75782,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (1b68e4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2fd7dc │ │ │ │ + bl 2fd79c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (1b68e8 ) │ │ │ │ ldr r3, [pc, #44] @ (1b68e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -75812,15 +75813,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r7, r1] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #4 │ │ │ │ + adds r7, #204 @ 0xcc │ │ │ │ movs r7, r5 │ │ │ │ ldrsh r2, [r2, r1] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b68ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75834,19 +75835,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (1b6960 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2fd8cc │ │ │ │ + bl 2fd88c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (1b6964 ) │ │ │ │ ldr r3, [pc, #44] @ (1b695c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -75865,15 +75866,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r0, r0] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, r4] │ │ │ │ + strh r4, [r6, r3] │ │ │ │ movs r0, r6 │ │ │ │ ldrb r6, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b6968 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1b697a │ │ │ │ @@ -75892,43 +75893,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f957c │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 1b69d8 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1b69b6 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 1b69d8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b69b2 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 459854 │ │ │ │ + bl 459814 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b69b6 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 1825b0 │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #19] │ │ │ │ + ldrb r0, [r5, #18] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b69e8 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1b69fa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -75943,19 +75944,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ ldr r0, [pc, #68] @ (1b6a64 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 3b9200 │ │ │ │ + bl 3b91c0 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1b6a58 │ │ │ │ ldr r6, [pc, #56] @ (1b6a68 ) │ │ │ │ add r6, pc │ │ │ │ b.n 1b6a38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -75966,29 +75967,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 181818 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b6a34 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 459854 │ │ │ │ + bl 459814 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b6a38 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 407e64 │ │ │ │ + b.w 407e24 │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #17] │ │ │ │ + ldrb r2, [r5, #16] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r4, #17] │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ movs r3, r5 │ │ │ │ ldr r0, [pc, #4] @ (1b6a74 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ @ instruction: 0xeb22003c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (1b6ad4 ) │ │ │ │ @@ -75996,48 +75997,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (1b6adc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #64] @ (1b6ae0 ) │ │ │ │ ldr r1, [pc, #64] @ (1b6ae4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #48] @ (1b6ae8 ) │ │ │ │ ldr r3, [pc, #52] @ (1b6aec ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r0, #68] @ 0x44 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r0, #16] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r3, #15] │ │ │ │ + ldrb r6, [r4, #14] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r3, #15] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r6, #16] │ │ │ │ + ldrb r0, [r7, #15] │ │ │ │ movs r3, r5 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76050,15 +76051,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (1b6b54 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 1b6b32 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -76069,26 +76070,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (1b6b58 ) │ │ │ │ ldr r4, [pc, #32] @ (1b6b5c ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1b6b1e │ │ │ │ nop │ │ │ │ - ldr r0, [r0, #64] @ 0x40 │ │ │ │ + ldr r0, [r1, #60] @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r2, [r4, #15] │ │ │ │ + ldrb r2, [r5, #14] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r7, #15] │ │ │ │ + ldrb r2, [r0, #15] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r3, #15] │ │ │ │ + ldrb r4, [r4, #14] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r7, #14] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6b60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -76108,15 +76109,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (1b6d1c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -76198,15 +76199,15 @@ │ │ │ │ blx 183568 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (1b6d2c ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b6c02 │ │ │ │ blx 182608 │ │ │ │ ldr r3, [pc, #160] @ (1b6d30 ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (1b6d34 ) │ │ │ │ add r3, pc │ │ │ │ @@ -76214,15 +76215,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 1b6c2a │ │ │ │ ldr r3, [pc, #136] @ (1b6d3c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -76230,15 +76231,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (1b6d28 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1b6bb8 │ │ │ │ ldr r0, [pc, #112] @ (1b6d40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 1b6bb8 │ │ │ │ ldr r3, [pc, #104] @ (1b6d44 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b6c24 │ │ │ │ @@ -76247,52 +76248,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b6c24 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (1b6d48 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b6c24 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [r2, #56] @ 0x38 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ ldrh r2, [r0, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r4, #13] │ │ │ │ + ldrb r4, [r5, #12] │ │ │ │ movs r3, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r0, #13] │ │ │ │ movs r3, r5 │ │ │ │ ldrh r2, [r6, r5] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #12] │ │ │ │ + ldrb r6, [r6, #11] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r4, #11] │ │ │ │ + ldrb r6, [r5, #10] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r6, #9] │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ movs r3, r5 │ │ │ │ subs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #10] │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ movs r3, r5 │ │ │ │ movs r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #11] │ │ │ │ + ldrb r4, [r0, #11] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1b6d88 │ │ │ │ sub sp, #8 │ │ │ │ @@ -76301,25 +76302,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (1b6d90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1b6b60 │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #24] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r6, #10] │ │ │ │ + ldrb r4, [r7, #9] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r3, #11] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6d94 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76331,15 +76332,15 @@ │ │ │ │ cbz r1, 1b6dc0 │ │ │ │ ldr r0, [pc, #40] @ (1b6dd8 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4440c0 │ │ │ │ + b.w 444080 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (1b6ddc ) │ │ │ │ add r0, pc │ │ │ │ bl 2447a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -76419,15 +76420,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1b6ea0 │ │ │ │ ldr r0, [pc, #112] @ (1b6ef8 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1b6ea0 │ │ │ │ ldr r3, [pc, #84] @ (1b6eec ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1b6eba │ │ │ │ movs r3, #1 │ │ │ │ @@ -76454,29 +76455,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1b6e9e │ │ │ │ ldr r0, [pc, #40] @ (1b6efc ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b6e9e │ │ │ │ ldr r6, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ ldr r6, [r3, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + ldrb r6, [r2, #7] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r7, #6] │ │ │ │ + ldrb r4, [r0, #6] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b6f00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -76550,15 +76551,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (1b7004 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ b.n 1b6f4a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 1b6fc4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b6f38 │ │ │ │ ldr r3, [pc, #64] @ (1b7008 ) │ │ │ │ @@ -76588,25 +76589,25 @@ │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrsb r4, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r5, #124] @ 0x7c │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r1, #2] │ │ │ │ + ldrb r6, [r2, #1] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r6, [r4, #4] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r2, #124] @ 0x7c │ │ │ │ + str r0, [r3, #120] @ 0x78 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r6, #1] │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r2, [r3, #3] │ │ │ │ + ldrb r2, [r4, #2] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7020 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76672,15 +76673,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 1b70d0 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 1b70b4 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 4440d8 │ │ │ │ + b.w 444098 │ │ │ │ movs r0, #32 │ │ │ │ blx 181488 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -76810,19 +76811,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1b721c ) │ │ │ │ ldr r0, [pc, #20] @ (1b7220 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - str r0, [r5, #88] @ 0x58 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r1, #25] │ │ │ │ + strb r6, [r2, #24] │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r1, #28] │ │ │ │ + strb r2, [r2, #27] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7224 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -76867,15 +76868,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 2443f4 │ │ │ │ cbz r0, 1b72c0 │ │ │ │ ldr r0, [pc, #120] @ (1b7308 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ ldr r2, [pc, #112] @ (1b730c ) │ │ │ │ ldr r3, [pc, #92] @ (1b72f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76902,15 +76903,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (1b7318 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b725a │ │ │ │ ldr r0, [pc, #60] @ (1b731c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b725a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strb r4, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, r2] │ │ │ │ @@ -76929,15 +76930,15 @@ │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r2, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ movs r3, r5 │ │ │ │ cbz r1, 1b7362 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (1b7370 ) │ │ │ │ @@ -77022,21 +77023,21 @@ │ │ │ │ b.n 1b73c4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1b7408 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ b.n 1b78a8 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #8] @ (1b7418 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ nop │ │ │ │ b.n 1b78a0 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -77049,51 +77050,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (1b7484 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 2fb8ac │ │ │ │ + bl 2fb86c │ │ │ │ ldr r3, [pc, #60] @ (1b7488 ) │ │ │ │ ldr r2, [pc, #64] @ (1b748c ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (1b7490 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ strh r2, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #520] @ 0x208 │ │ │ │ + str r3, [sp, #296] @ 0x128 │ │ │ │ movs r5, r5 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #20] │ │ │ │ + strb r0, [r6, #19] │ │ │ │ movs r3, r5 │ │ │ │ - str r4, [r3, r3] │ │ │ │ + str r4, [r4, r2] │ │ │ │ movs r3, r6 │ │ │ │ ldr r0, [pc, #4] @ (1b749c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 443080 │ │ │ │ - strb r6, [r5, #19] │ │ │ │ + b.w 443040 │ │ │ │ + strb r6, [r6, #18] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -77152,25 +77153,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b7510 │ │ │ │ ldr r0, [pc, #24] @ (1b7550 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b7510 │ │ │ │ str r4, [r7, r7] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #17] │ │ │ │ + strb r0, [r0, #17] │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -77208,26 +77209,26 @@ │ │ │ │ bne.n 1b7590 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 1b75e4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ ldr r3, [pc, #56] @ (1b7620 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b75bc │ │ │ │ ldr r3, [pc, #48] @ (1b7624 ) │ │ │ │ @@ -77239,29 +77240,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b75bc │ │ │ │ ldr r0, [pc, #36] @ (1b762c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b75bc │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 1b75b0 │ │ │ │ str r6, [r2, r6] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r1, #14] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -77286,15 +77287,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b7660 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -77311,80 +77312,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (1b775c ) │ │ │ │ ldr r2, [pc, #100] @ (1b7760 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (1b7764 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 1b771a │ │ │ │ bl 1b74f4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 1b772e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 1b7748 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181784 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r0, [r7, #12] │ │ │ │ + str r0, [r0, #12] │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r5, #11] │ │ │ │ + strb r6, [r6, #10] │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r0, #12] │ │ │ │ + strb r2, [r1, #11] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (1b78ec ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -77393,21 +77394,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (1b78f4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (1b78f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 1b78aa │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 450724 │ │ │ │ + bl 4506e4 │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (1b78fc ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 181488 │ │ │ │ add r5, pc │ │ │ │ @@ -77416,45 +77417,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b7886 │ │ │ │ ldr r6, [pc, #296] @ (1b7904 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b7854 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f5b1c │ │ │ │ + bl 2f5adc │ │ │ │ cbnz r0, 1b7854 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 1b7804 │ │ │ │ b.n 1b7810 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 1b7810 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b77fa │ │ │ │ ldr r1, [pc, #244] @ (1b7908 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b78b6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -77530,28 +77531,28 @@ │ │ │ │ ldr r3, [pc, #44] @ (1b7910 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 1b7838 │ │ │ │ str r4, [r7, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r6, #4] │ │ │ │ + str r4, [r7, #0] │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r5, #9] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r7, #9] │ │ │ │ + strb r6, [r0, #9] │ │ │ │ movs r3, r5 │ │ │ │ ldrh r6, [r7, #2] │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #8] │ │ │ │ - movs r3, r5 │ │ │ │ strb r4, [r0, #8] │ │ │ │ movs r3, r5 │ │ │ │ + strb r4, [r1, #7] │ │ │ │ + movs r3, r5 │ │ │ │ strh r4, [r2, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ strh r2, [r1, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -77565,28 +77566,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (1b7964 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 42d444 │ │ │ │ + b.w 42d404 │ │ │ │ nop │ │ │ │ - ldrsh r2, [r1, r3] │ │ │ │ + ldrsh r2, [r2, r2] │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r4, #3] │ │ │ │ + strb r0, [r5, #2] │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r7, #1] │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 1b79c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -77594,50 +77595,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (1b79c8 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 1b79aa │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r6, r1] │ │ │ │ + ldrsh r6, [r7, r0] │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r6, #0] │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r2, #2] │ │ │ │ + strb r0, [r3, #1] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1b79f4 │ │ │ │ ldr r1, [pc, #56] @ (1b7a20 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 1b7a06 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -77647,22 +77648,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (1b7a28 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 1b79f4 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r4, [r5, r7] │ │ │ │ + ldrb r4, [r6, r6] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r4, #124] @ 0x7c │ │ │ │ + ldr r0, [r5, #120] @ 0x78 │ │ │ │ movs r3, r5 │ │ │ │ cbz r0, 1b7a78 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 1b7a86 │ │ │ │ push {lr} │ │ │ │ @@ -77677,15 +77678,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 1b7a64 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 450894 │ │ │ │ + b.w 450854 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -77694,22 +77695,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 450894 │ │ │ │ + b.w 450854 │ │ │ │ nop │ │ │ │ │ │ │ │ 001b7a90 : │ │ │ │ cbz r0, 1b7a9a │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 450894 │ │ │ │ + b.w 450854 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001b7aa4 : │ │ │ │ cbz r0, 1b7af0 │ │ │ │ @@ -77729,15 +77730,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 1b7adc │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 450894 │ │ │ │ + b.w 450854 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -77746,40 +77747,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 450894 │ │ │ │ + b.w 450854 │ │ │ │ nop │ │ │ │ │ │ │ │ 001b7b08 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 450938 │ │ │ │ + bl 4508f8 │ │ │ │ cbnz r0, 1b7b30 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 450730 │ │ │ │ - bl 44fad8 │ │ │ │ + b.w 4506f0 │ │ │ │ + bl 44fa98 │ │ │ │ ldr r3, [pc, #12] @ (1b7b44 ) │ │ │ │ ldr r1, [pc, #16] @ (1b7b48 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 44f06c │ │ │ │ + bl 44f02c │ │ │ │ b.n 1b7b20 │ │ │ │ - ldr r6, [r6, #108] @ 0x6c │ │ │ │ + ldr r6, [r7, #104] @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 001b7b4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -77825,31 +77826,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b7b82 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 452504 │ │ │ │ + b.w 4524c4 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ ldr r3, [pc, #36] @ (1b7c18 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (1b7c1c ) │ │ │ │ ldr r0, [pc, #40] @ (1b7c20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -77860,25 +77861,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (1b7c28 ) │ │ │ │ ldr r0, [pc, #32] @ (1b7c2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + ldrh r0, [r1, r7] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [r1, #100] @ 0x64 │ │ │ │ + ldr r6, [r2, #96] @ 0x60 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r5, #96] @ 0x60 │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r5, r7] │ │ │ │ + ldrh r4, [r6, r6] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r7, #96] @ 0x60 │ │ │ │ + ldr r2, [r0, #96] @ 0x60 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r0, #100] @ 0x64 │ │ │ │ + ldr r6, [r1, #96] @ 0x60 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7c30 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001b7c34 : │ │ │ │ @@ -77943,17 +77944,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldrh r6, [r6, r5] │ │ │ │ + ldrh r6, [r7, r4] │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r3, r5] │ │ │ │ + ldrh r4, [r4, r4] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001b7cc8 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 1b7d00 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78002,19 +78003,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1b7d54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r7, r2] │ │ │ │ + ldrh r4, [r0, r2] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r1, #80] @ 0x50 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [r6, #80] @ 0x50 │ │ │ │ + ldr r4, [r7, #76] @ 0x4c │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7d58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -78079,15 +78080,15 @@ │ │ │ │ bpl.n 1b7d86 │ │ │ │ ldr r0, [pc, #64] @ (1b7e38 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b7d86 │ │ │ │ ldr r3, [pc, #48] @ (1b7e3c ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (1b7e40 ) │ │ │ │ ldr r0, [pc, #48] @ (1b7e44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -78096,27 +78097,27 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ ldr r1, [pc, #544] @ (1b8044 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #80] @ 0x50 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ movs r3, r5 │ │ │ │ subs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #72] @ 0x48 │ │ │ │ + ldr r4, [r5, #68] @ 0x44 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r4, r7] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r6, #64] @ 0x40 │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r2, #76] @ 0x4c │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7e48 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -78154,26 +78155,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b7e68 │ │ │ │ ldr r0, [pc, #28] @ (1b7ec8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b7e68 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #664] @ (1b8154 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #68] @ 0x44 │ │ │ │ + ldr r6, [r3, #64] @ 0x40 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7ecc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -78208,25 +78209,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b7ef0 │ │ │ │ ldr r0, [pc, #24] @ (1b7f40 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b7ef0 │ │ │ │ ldr r0, [pc, #120] @ (1b7fac ) │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r0, #60] @ 0x3c │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b7f44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -78319,17 +78320,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ blx r5 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, r1] │ │ │ │ + ldr r2, [r0, r1] │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r2, #4] │ │ │ │ + str r4, [r3, #0] │ │ │ │ movs r4, r6 │ │ │ │ mov lr, sp │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b8054 : │ │ │ │ cbz r0, 1b805a │ │ │ │ b.w 1b74f4 │ │ │ │ @@ -78453,29 +78454,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (1b81b8 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrsb r2, [r7, r1] │ │ │ │ + ldrsb r2, [r0, r1] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r0, #12] │ │ │ │ + ldr r2, [r1, #8] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [r0, #28] │ │ │ │ + ldr r4, [r1, #24] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b81bc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -78487,34 +78488,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (1b8208 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r3, [pc, #28] @ (1b820c ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (1b8210 ) │ │ │ │ ldr r0, [pc, #28] @ (1b8214 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r3, #24] │ │ │ │ + ldr r6, [r4, #20] │ │ │ │ movs r3, r5 │ │ │ │ - ldrsb r0, [r0, r0] │ │ │ │ + strb r0, [r1, r7] │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [r1, #4] │ │ │ │ + ldr r6, [r2, #0] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [r7, #20] │ │ │ │ + ldr r4, [r0, #20] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8218 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -78601,28 +78602,28 @@ │ │ │ │ beq.w 1b84b6 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 1b8420 │ │ │ │ ldr r6, [pc, #580] @ (1b8534 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b83b6 │ │ │ │ ldr r5, [pc, #564] @ (1b8538 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (1b853c ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1b833c │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 1b832c │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 1b832c │ │ │ │ @@ -78659,15 +78660,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (1b8548 ) │ │ │ │ ldr r2, [pc, #476] @ (1b854c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r6, [pc, #460] @ (1b8550 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1b84c6 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 1b83ac │ │ │ │ @@ -78687,27 +78688,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1b74a0 │ │ │ │ b.n 1b82ee │ │ │ │ ldr r6, [pc, #420] @ (1b855c ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b833c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (1b8560 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (1b8564 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ bl 1c1c58 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1c1bf4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -78725,15 +78726,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (1b8570 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1b8380 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1b82ee │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -78768,15 +78769,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (1b857c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1b8380 │ │ │ │ ldr r3, [pc, #248] @ (1b8580 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1b8242 │ │ │ │ ldr r3, [pc, #240] @ (1b8584 ) │ │ │ │ @@ -78785,15 +78786,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1b8242 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (1b8588 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b8242 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1b82be │ │ │ │ b.n 1b83fc │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -78842,67 +78843,67 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ add r8, fp │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r4, #112] @ 0x70 │ │ │ │ + str r6, [r5, #108] @ 0x6c │ │ │ │ movs r3, r5 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r6, r2] │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [r4, #108] @ 0x6c │ │ │ │ + str r2, [r5, #104] @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, r2] │ │ │ │ + strb r0, [r4, r1] │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r2, #108] @ 0x6c │ │ │ │ + str r6, [r3, #104] @ 0x68 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ movs r3, r5 │ │ │ │ strb r2, [r7, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r2, [r4, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r6, #8] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r5, r0] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r4, #96] @ 0x60 │ │ │ │ + str r0, [r5, #92] @ 0x5c │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r6, r7] │ │ │ │ + strh r6, [r7, r6] │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r7, #96] @ 0x60 │ │ │ │ + str r4, [r0, #96] @ 0x60 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ + str r6, [r5, #124] @ 0x7c │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r2, r6] │ │ │ │ + strh r2, [r3, r5] │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r3, #92] @ 0x5c │ │ │ │ + str r0, [r4, #88] @ 0x58 │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r3, #120] @ 0x78 │ │ │ │ + str r6, [r4, #116] @ 0x74 │ │ │ │ movs r3, r5 │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #112] @ 0x70 │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r5, r4] │ │ │ │ + strh r0, [r6, r3] │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + strh r6, [r2, r3] │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r3, r3] │ │ │ │ + strh r6, [r4, r2] │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r5, #80] @ 0x50 │ │ │ │ + str r4, [r6, #76] @ 0x4c │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r1, #104] @ 0x68 │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b85a0 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 1b85b8 │ │ │ │ @@ -78924,15 +78925,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ nop │ │ │ │ │ │ │ │ 001b85ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -78976,26 +78977,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b860e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (1b8670 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1b860e │ │ │ │ asrs r2, r0 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #96] @ 0x60 │ │ │ │ + str r6, [r5, #92] @ 0x5c │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8674 : │ │ │ │ cbz r0, 1b8680 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -79024,19 +79025,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b86c4 ) │ │ │ │ ldr r0, [pc, #20] @ (1b86c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - str r6, [r0, r5] │ │ │ │ + str r6, [r1, r4] │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r2, #56] @ 0x38 │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r5, #92] @ 0x5c │ │ │ │ + str r6, [r6, #88] @ 0x58 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b86cc : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b8760 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -79068,25 +79069,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4527ec │ │ │ │ + bl 4527ac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -79192,23 +79193,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (1b8874 ) │ │ │ │ ldr r0, [pc, #28] @ (1b8878 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #856] @ (1b8bc4 ) │ │ │ │ + ldr r7, [pc, #632] @ (1b8ae4 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [pc, #728] @ (1b8b48 ) │ │ │ │ + ldr r7, [pc, #504] @ (1b8a68 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r7, [pc, #632] @ (1b8aec ) │ │ │ │ + ldr r7, [pc, #408] @ (1b8a0c ) │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r5, #28] │ │ │ │ + str r4, [r6, #24] │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r4, #68] @ 0x44 │ │ │ │ + str r2, [r5, #64] @ 0x40 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b887c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -79389,15 +79390,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (1b8a70 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 1b8a50 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -79425,19 +79426,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #968] @ (1b8e34 ) │ │ │ │ + ldr r5, [pc, #744] @ (1b8d54 ) │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r1, #0] │ │ │ │ + ldrsh r4, [r2, r7] │ │ │ │ movs r3, r5 │ │ │ │ - ldrsh r0, [r4, r7] │ │ │ │ + ldrsh r0, [r5, r6] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8a74 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -79449,15 +79450,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 1ba19c │ │ │ │ mov r0, r6 │ │ │ │ bl 1ba190 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -79487,19 +79488,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #432] @ (1b8ca8 ) │ │ │ │ + ldr r5, [pc, #208] @ (1b8bc8 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrsh r0, [r4, r5] │ │ │ │ + ldrsh r0, [r5, r4] │ │ │ │ movs r3, r5 │ │ │ │ - ldrsh r6, [r0, r6] │ │ │ │ + ldrsh r6, [r1, r5] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8b00 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 1b8b0a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -79513,19 +79514,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b8b34 ) │ │ │ │ ldr r0, [pc, #20] @ (1b8b38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r4, [pc, #856] @ (1b8e8c ) │ │ │ │ + ldr r4, [pc, #632] @ (1b8dac ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrsh r4, [r4, r4] │ │ │ │ + ldrsh r4, [r5, r3] │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r6, [r7, #20] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8b3c : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 1b8b46 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -79539,19 +79540,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b8b70 ) │ │ │ │ ldr r0, [pc, #20] @ (1b8b74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r4, [pc, #616] @ (1b8dd8 ) │ │ │ │ + ldr r4, [pc, #392] @ (1b8cf8 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrsh r0, [r5, r3] │ │ │ │ + ldrsh r0, [r6, r2] │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r7, #20] │ │ │ │ + str r2, [r0, #20] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8b78 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 1b8b82 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -79565,19 +79566,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b8bac ) │ │ │ │ ldr r0, [pc, #20] @ (1b8bb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r4, [pc, #376] @ (1b8d24 ) │ │ │ │ + ldr r4, [pc, #152] @ (1b8c44 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrsh r4, [r5, r2] │ │ │ │ + ldrsh r4, [r6, r1] │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r7, #16] │ │ │ │ + str r6, [r0, #16] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8bb4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -79873,19 +79874,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b8e4c ) │ │ │ │ ldr r0, [pc, #20] @ (1b8e50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r1, [pc, #760] @ (1b9144 ) │ │ │ │ + ldr r1, [pc, #536] @ (1b9064 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r1, r0] │ │ │ │ + ldrh r4, [r2, r7] │ │ │ │ movs r3, r5 │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r4, r1] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b8e54 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -79898,18 +79899,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 1814fc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fbd6c │ │ │ │ + bl 2fbd2c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1b8e72 │ │ │ │ ldr r3, [pc, #28] @ (1b8eb8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -79918,17 +79919,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ strb r4, [r1, #7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r2, [r7, r1] │ │ │ │ + ldrsh r2, [r0, r1] │ │ │ │ movs r3, r5 │ │ │ │ - add r4, pc, #704 @ (adr r4, 1b9178 ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 1b9098 ) │ │ │ │ movs r5, r5 │ │ │ │ ldr r1, [pc, #392] @ (1b9044 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 001b8ebc : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -79948,15 +79949,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (1b8f1c ) │ │ │ │ add r5, pc │ │ │ │ b.n 1b8eea │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 1b8f02 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b8ee4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -79967,15 +79968,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ strb r0, [r3, #5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ movs r3, r5 │ │ │ │ strb r4, [r5, #4] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001b8f24 : │ │ │ │ ldr r3, [pc, #28] @ (1b8f44 ) │ │ │ │ add r3, pc │ │ │ │ @@ -80020,27 +80021,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 1b8f8a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 1b8fca │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc14c │ │ │ │ + bl 2fc10c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 1b8f84 │ │ │ │ ldr r1, [pc, #80] @ (1b8ff8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2fb0c4 │ │ │ │ + bl 2fb084 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 1b8f84 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -80058,36 +80059,36 @@ │ │ │ │ nop │ │ │ │ strb r2, [r2, #3] │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #528] @ (1b9200 ) │ │ │ │ + ldr r0, [pc, #304] @ (1b9120 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r0, #1] │ │ │ │ + ldrb r6, [r1, #0] │ │ │ │ movs r5, r5 │ │ │ │ - subs r4, r6, #1 │ │ │ │ + subs r4, r7, #0 │ │ │ │ movs r3, r5 │ │ │ │ - adds r5, #138 @ 0x8a │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 001b8ffc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 1f17c4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f524c │ │ │ │ + bl 2f520c │ │ │ │ cbz r0, 1b903e │ │ │ │ mov r1, r5 │ │ │ │ bl 1b8f48 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1b9064 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -80107,79 +80108,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 442634 │ │ │ │ + bl 4425f4 │ │ │ │ b.n 1b902a │ │ │ │ ldr r3, [pc, #44] @ (1b9094 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (1b9098 ) │ │ │ │ ldr r1, [pc, #48] @ (1b909c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1b902a │ │ │ │ nop │ │ │ │ - blx r6 │ │ │ │ + bx pc │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [r1, #24] │ │ │ │ + str r2, [r2, #20] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r6, r7] │ │ │ │ + ldr r6, [r7, r6] │ │ │ │ movs r3, r5 │ │ │ │ - blxns r1 │ │ │ │ + bxns sl │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r0, r2] │ │ │ │ + ldrb r6, [r1, r1] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [r2, r7] │ │ │ │ + ldr r0, [r3, r6] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b90a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (1b90f0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1b90dc │ │ │ │ ldr.w ip, [pc, #52] @ 1b90f4 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (1b90f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r4, r5] │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ movs r3, r5 │ │ │ │ - bx r6 │ │ │ │ + mov r8, pc │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r4, r4] │ │ │ │ + ldr r2, [r5, r3] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b90fc : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -80190,67 +80191,67 @@ │ │ │ │ cbz r0, 1b9134 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (1b9140 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r6, [r7, r3] │ │ │ │ + ldr r6, [r0, r3] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9144 : │ │ │ │ cbz r0, 1b9170 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (1b9198 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1b917a │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (1b919c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r1, r2] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r2, [r5, r6] │ │ │ │ + ldrh r2, [r6, r5] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b91a0 : │ │ │ │ cbz r0, 1b91b6 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -80269,56 +80270,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (1b91e0 ) │ │ │ │ ldr r0, [pc, #20] @ (1b91e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - mov r2, r5 │ │ │ │ + cmp sl, lr │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r7, r1] │ │ │ │ + ldr r0, [r0, r1] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r1, r1] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b91e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (1b9334 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b92a8 │ │ │ │ ldr r4, [pc, #300] @ (1b9338 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (1b933c ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b9300 │ │ │ │ ldr r2, [pc, #276] @ (1b9340 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (1b9344 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #264] @ (1b9348 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1b92de │ │ │ │ ldr r7, [pc, #256] @ (1b934c ) │ │ │ │ @@ -80326,25 +80327,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 1b925a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1b92de │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ ldr r2, [pc, #236] @ (1b9350 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 1b9252 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 1b9252 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -80357,36 +80358,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1814f8 │ │ │ │ ldr r4, [pc, #172] @ (1b9358 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1b92f0 │ │ │ │ ldr r0, [pc, #164] @ (1b935c ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (1b9360 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ bl 1c19cc │ │ │ │ cbz r0, 1b92f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 183668 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b92d4 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ b.n 1b92d4 │ │ │ │ ldr r0, [pc, #112] @ (1b9364 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1814f8 │ │ │ │ @@ -80402,45 +80403,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 1b929a │ │ │ │ - ldr r2, [r3, r0] │ │ │ │ + ldrsb r2, [r4, r7] │ │ │ │ movs r3, r5 │ │ │ │ - cmp lr, ip │ │ │ │ + cmp lr, r5 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r2, [r3, r7] │ │ │ │ + ldrsb r2, [r4, r6] │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r7, r6 │ │ │ │ + subs r6, r0, r6 │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r1, #22] │ │ │ │ + strb r0, [r2, #21] │ │ │ │ movs r5, r5 │ │ │ │ ldr r6, [r5, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - cmp ip, r5 │ │ │ │ + cmp r4, lr │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r0, [r1, r6] │ │ │ │ + ldrsb r0, [r2, r5] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r5, r1] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + ldr r4, [r0, r6] │ │ │ │ movs r3, r5 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmp r2, r0 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r4, [r5, r4] │ │ │ │ + ldrsb r4, [r6, r3] │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r2, r1] │ │ │ │ + ldrh r4, [r3, r0] │ │ │ │ movs r3, r5 │ │ │ │ - add sl, r5 │ │ │ │ + add r2, lr │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 001b936c : │ │ │ │ cbz r0, 1b9372 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -80453,45 +80454,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (1b93d8 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 1b93b6 │ │ │ │ ldr.w ip, [pc, #64] @ 1b93dc │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (1b93e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrsb r2, [r1, r2] │ │ │ │ + ldrsb r2, [r2, r1] │ │ │ │ movs r3, r5 │ │ │ │ - add r4, sl │ │ │ │ + add r4, r3 │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r0, [r1, r1] │ │ │ │ + ldrsb r0, [r2, r0] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b93e4 : │ │ │ │ cbz r0, 1b9402 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1b940e │ │ │ │ @@ -80673,28 +80674,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 1b959a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1b966a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b9592 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 1b9592 │ │ │ │ ldr r3, [pc, #292] @ (1b96d4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (1b96d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2fc14c │ │ │ │ + bl 2fc10c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b9592 │ │ │ │ ldr r3, [pc, #280] @ (1b96dc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b9686 │ │ │ │ @@ -80712,27 +80713,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (1b96e8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1b9618 │ │ │ │ ldr r3, [pc, #204] @ (1b96d4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (1b96ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 2fbafc │ │ │ │ + bl 2fbabc │ │ │ │ ldr r2, [pc, #212] @ (1b96f0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 1b7f44 │ │ │ │ mov r1, r0 │ │ │ │ @@ -80745,15 +80746,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -80763,15 +80764,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1b96a6 │ │ │ │ ldr r0, [pc, #132] @ (1b96f8 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ mov r4, r0 │ │ │ │ b.n 1b95e0 │ │ │ │ ldr r3, [pc, #116] @ (1b96fc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b95cc │ │ │ │ @@ -80779,66 +80780,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1b95cc │ │ │ │ ldr r0, [pc, #104] @ (1b9704 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b95cc │ │ │ │ ldr r3, [pc, #96] @ (1b9708 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1b9672 │ │ │ │ ldr r3, [pc, #76] @ (1b9700 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b9672 │ │ │ │ ldr r0, [pc, #80] @ (1b970c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b9672 │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ movs r6, r7 │ │ │ │ - negs r0, r6 │ │ │ │ + tst r0, r7 │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r1, r2] │ │ │ │ + strb r2, [r2, r1] │ │ │ │ movs r3, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #8] │ │ │ │ + strb r6, [r2, #7] │ │ │ │ movs r5, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - tst r0, r2 │ │ │ │ + rors r0, r3 │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r0, r0] │ │ │ │ + strh r4, [r1, r7] │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r5, r0] │ │ │ │ + strh r0, [r6, r7] │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r6, #6] │ │ │ │ + strb r2, [r7, #5] │ │ │ │ movs r5, r5 │ │ │ │ - rors r2, r3 │ │ │ │ + sbcs r2, r4 │ │ │ │ movs r4, r6 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vrsra.u64 d21, d12, #1 │ │ │ │ + @ instruction: 0xffff5364 │ │ │ │ movs r3, r5 │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r6, r2] │ │ │ │ + ldrsb r2, [r7, r1] │ │ │ │ movs r3, r5 │ │ │ │ movs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r5, r2] │ │ │ │ + ldrsb r4, [r6, r1] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9710 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80860,15 +80861,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (1b97b4 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (1b97b8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2fbafc │ │ │ │ + bl 2fbabc │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (1b97bc ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -80895,33 +80896,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1b9744 │ │ │ │ ldr r0, [pc, #40] @ (1b97cc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1b9744 │ │ │ │ cmp r7, #202 @ 0xca │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r7, #0] │ │ │ │ movs r5, r5 │ │ │ │ - lsls r6, r3 │ │ │ │ + eors r6, r4 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r4, r0 │ │ │ │ + eors r4, r1 │ │ │ │ movs r4, r6 │ │ │ │ subs r0, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, r7] │ │ │ │ + strb r0, [r4, r6] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b97d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80933,15 +80934,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 1b97f4 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 1b981c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b97ee │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 1b97ee │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -80964,15 +80965,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r5, r0] │ │ │ │ + str r6, [r6, r7] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9844 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -80983,15 +80984,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1b98c2 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 1b9894 │ │ │ │ cbz r7, 1b9880 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -81027,21 +81028,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (1b98e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r7, r6] │ │ │ │ + str r2, [r0, r6] │ │ │ │ movs r3, r5 │ │ │ │ - subs r7, #44 @ 0x2c │ │ │ │ + subs r6, #244 @ 0xf4 │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [r7, r5] │ │ │ │ + str r2, [r0, r5] │ │ │ │ movs r3, r5 │ │ │ │ - strb r0, [r0, r3] │ │ │ │ + strb r0, [r1, r2] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b98ec : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -81121,19 +81122,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ subs r6, #126 @ 0x7e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #90 @ 0x5a │ │ │ │ + subs r6, #34 @ 0x22 │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r5, r2] │ │ │ │ + str r0, [r6, r1] │ │ │ │ movs r3, r5 │ │ │ │ - strb r2, [r1, r0] │ │ │ │ + strh r2, [r2, r7] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b99bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -81180,54 +81181,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (1b9a8c ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (1b9a90 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 43ea60 │ │ │ │ + bl 43ea20 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b9a62 │ │ │ │ ldr r2, [pc, #64] @ (1b9a94 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1b9a00 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 1b9a04 │ │ │ │ b.n 1b99f2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1b9a50 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #48 @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #40 @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #26 │ │ │ │ + subs r5, #226 @ 0xe2 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #252 @ 0xfc │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, r6] │ │ │ │ + strh r4, [r2, r5] │ │ │ │ movs r3, r5 │ │ │ │ subs r5, #170 @ 0xaa │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 001b9a98 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -81286,54 +81287,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (1b9bcc ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (1b9bd0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 43ea60 │ │ │ │ + bl 43ea20 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b9b76 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (1b9bd4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b9ad4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #124] @ (1b9bd8 ) │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cbnz r0, 1b9b82 │ │ │ │ ldr r2, [pc, #120] @ (1b9bdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (1b9be0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 1b9b38 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #88] @ (1b9be4 ) │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1b9b62 │ │ │ │ ldr r2, [pc, #80] @ (1b9be8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -81357,33 +81358,33 @@ │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #10 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r2] │ │ │ │ + strh r2, [r5, r1] │ │ │ │ movs r3, r5 │ │ │ │ subs r4, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r2, #31] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ movs r1, r6 │ │ │ │ - strh r0, [r6, r1] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ movs r3, r5 │ │ │ │ - strh r6, [r0, r3] │ │ │ │ + strh r6, [r1, r2] │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r2, r2] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ movs r3, r5 │ │ │ │ - strh r0, [r3, r1] │ │ │ │ + strh r0, [r4, r0] │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, #82 @ 0x52 │ │ │ │ + subs r4, #26 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #640] @ (1b9e74 ) │ │ │ │ + ldr r6, [pc, #416] @ (1b9d94 ) │ │ │ │ movs r3, r5 │ │ │ │ - strh r2, [r2, r1] │ │ │ │ + strh r2, [r3, r0] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9bf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81423,25 +81424,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r3, #188 @ 0xbc │ │ │ │ + subs r3, #132 @ 0x84 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #40] @ (1b9c98 ) │ │ │ │ + ldr r5, [pc, #840] @ (1b9fb8 ) │ │ │ │ movs r3, r5 │ │ │ │ - str r4, [r7, r6] │ │ │ │ + str r4, [r0, r6] │ │ │ │ movs r3, r5 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r3, #108 @ 0x6c │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [pc, #968] @ (1ba044 ) │ │ │ │ + ldr r5, [pc, #744] @ (1b9f64 ) │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + str r4, [r4, r7] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9c80 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81481,23 +81482,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ subs r3, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r4, r7] │ │ │ │ + str r2, [r5, r6] │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r2, r7] │ │ │ │ + str r2, [r3, r6] │ │ │ │ movs r3, r5 │ │ │ │ - subs r3, #30 │ │ │ │ + subs r2, #230 @ 0xe6 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [pc, #432] @ (1b9eac ) │ │ │ │ + ldr r5, [pc, #208] @ (1b9dcc ) │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r4, r3] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001b9d00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81524,30 +81525,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181bf4 │ │ │ │ ldr r3, [pc, #140] @ (1b9dd0 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 1b9d5a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ adds r4, #1 │ │ │ │ blx 181bf4 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 1b9d86 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b9d48 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43ea60 │ │ │ │ + bl 43ea20 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1b9da8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1b9d48 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -81563,36 +81564,36 @@ │ │ │ │ bne.n 1b9db0 │ │ │ │ ldr r0, [pc, #60] @ (1b9dd8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 181bf0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 1b9d7a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cmp r1, #236 @ 0xec │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, r6] │ │ │ │ + str r2, [r1, r5] │ │ │ │ movs r3, r5 │ │ │ │ cmp r1, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #212 @ 0xd4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r3, r2] │ │ │ │ + str r0, [r4, r1] │ │ │ │ movs r3, r5 │ │ │ │ - add r4, pc, #816 @ (adr r4, 1ba100 ) │ │ │ │ + add r4, pc, #592 @ (adr r4, 1ba020 ) │ │ │ │ movs r1, r6 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #122 @ 0x7a │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r5, r4] │ │ │ │ + str r0, [r6, r3] │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (1ba004 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -81811,41 +81812,41 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ cmp r1, #12 │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r3, r4] │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r6, r5] │ │ │ │ + str r6, [r7, r4] │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r0, r5] │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r0, r5] │ │ │ │ + str r2, [r1, r4] │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r0, r5] │ │ │ │ + str r6, [r1, r4] │ │ │ │ movs r3, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #28 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r5, r1] │ │ │ │ + str r2, [r6, r0] │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r7, r2] │ │ │ │ + str r2, [r0, r2] │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r6, r1] │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r6, r1] │ │ │ │ + str r4, [r7, r0] │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r3, r0] │ │ │ │ + ldr r7, [pc, #896] @ (1ba3c0 ) │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r7, r0] │ │ │ │ + str r6, [r0, r0] │ │ │ │ movs r3, r5 │ │ │ │ - str r6, [r0, r1] │ │ │ │ + str r6, [r1, r0] │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba048 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (1ba10c ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -81921,17 +81922,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r6, #184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #864] @ (1ba478 ) │ │ │ │ + ldr r7, [pc, #640] @ (1ba398 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r7, [pc, #904] @ (1ba4a4 ) │ │ │ │ + ldr r7, [pc, #680] @ (1ba3c4 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba11c : │ │ │ │ ldr r0, [pc, #4] @ (1ba124 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1b9ddc │ │ │ │ nop │ │ │ │ @@ -82298,19 +82299,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1ba4a4 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba4a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #656] @ (1ba734 ) │ │ │ │ + ldr r3, [pc, #432] @ (1ba654 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #712] @ (1ba770 ) │ │ │ │ + ldr r6, [pc, #488] @ (1ba690 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [pc, #752] @ (1ba79c ) │ │ │ │ + ldr r6, [pc, #528] @ (1ba6bc ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba4ac : │ │ │ │ cbz r0, 1ba4b2 │ │ │ │ b.w 181784 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -82337,19 +82338,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba4fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #328] @ (1ba640 ) │ │ │ │ + ldr r3, [pc, #104] @ (1ba560 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #384] @ (1ba67c ) │ │ │ │ + ldr r6, [pc, #160] @ (1ba59c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [pc, #624] @ (1ba770 ) │ │ │ │ + ldr r6, [pc, #400] @ (1ba690 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba500 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -82393,25 +82394,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (1ba588 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #920] @ (1ba910 ) │ │ │ │ + ldr r2, [pc, #696] @ (1ba830 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [pc, #976] @ (1ba94c ) │ │ │ │ + ldr r5, [pc, #752] @ (1ba86c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [pc, #192] @ (1ba640 ) │ │ │ │ + ldr r5, [pc, #992] @ (1ba960 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #840] @ (1ba8cc ) │ │ │ │ + ldr r2, [pc, #616] @ (1ba7ec ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [pc, #896] @ (1ba908 ) │ │ │ │ + ldr r5, [pc, #672] @ (1ba828 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r6, [pc, #176] @ (1ba63c ) │ │ │ │ + ldr r5, [pc, #976] @ (1ba95c ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba58c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82443,19 +82444,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba5ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #392] @ (1ba770 ) │ │ │ │ + ldr r2, [pc, #168] @ (1ba690 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [pc, #448] @ (1ba7ac ) │ │ │ │ + ldr r5, [pc, #224] @ (1ba6cc ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [pc, #688] @ (1ba8a0 ) │ │ │ │ + ldr r5, [pc, #464] @ (1ba7c0 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba5f0 : │ │ │ │ cbz r0, 1ba600 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82472,19 +82473,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba62c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #136] @ (1ba6b0 ) │ │ │ │ + ldr r1, [pc, #936] @ (1ba9d0 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r5, [pc, #192] @ (1ba6ec ) │ │ │ │ + ldr r4, [pc, #992] @ (1baa0c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [pc, #432] @ (1ba7e0 ) │ │ │ │ + ldr r5, [pc, #208] @ (1ba700 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba630 : │ │ │ │ cbz r0, 1ba640 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82501,19 +82502,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba66c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #904] @ (1ba9f0 ) │ │ │ │ + ldr r1, [pc, #680] @ (1ba910 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [pc, #960] @ (1baa2c ) │ │ │ │ + ldr r4, [pc, #736] @ (1ba94c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r5, [pc, #176] @ (1ba720 ) │ │ │ │ + ldr r4, [pc, #976] @ (1baa40 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba670 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -82532,19 +82533,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1ba6ac ) │ │ │ │ ldr r0, [pc, #20] @ (1ba6b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r1, [pc, #624] @ (1ba91c ) │ │ │ │ + ldr r1, [pc, #400] @ (1ba83c ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [pc, #680] @ (1ba958 ) │ │ │ │ + ldr r4, [pc, #456] @ (1ba878 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #920] @ (1baa4c ) │ │ │ │ + ldr r4, [pc, #696] @ (1ba96c ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba6b4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -82563,19 +82564,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1ba6f0 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba6f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r1, [pc, #352] @ (1ba850 ) │ │ │ │ + ldr r1, [pc, #128] @ (1ba770 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [pc, #408] @ (1ba88c ) │ │ │ │ + ldr r4, [pc, #184] @ (1ba7ac ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #648] @ (1ba980 ) │ │ │ │ + ldr r4, [pc, #424] @ (1ba8a0 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba6f8 : │ │ │ │ cbz r0, 1ba708 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82592,19 +82593,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba734 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #104] @ (1ba798 ) │ │ │ │ + ldr r0, [pc, #904] @ (1baab8 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [pc, #160] @ (1ba7d4 ) │ │ │ │ + ldr r3, [pc, #960] @ (1baaf4 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #400] @ (1ba8c8 ) │ │ │ │ + ldr r4, [pc, #176] @ (1ba7e8 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba738 : │ │ │ │ cbz r0, 1ba748 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82621,19 +82622,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba774 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #872] @ (1baad8 ) │ │ │ │ + ldr r0, [pc, #648] @ (1ba9f8 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #928] @ (1bab14 ) │ │ │ │ + ldr r3, [pc, #704] @ (1baa34 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #144] @ (1ba808 ) │ │ │ │ + ldr r3, [pc, #944] @ (1bab28 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba778 : │ │ │ │ cbz r0, 1ba788 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -82649,19 +82650,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba7b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #616] @ (1baa18 ) │ │ │ │ + ldr r0, [pc, #392] @ (1ba938 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #672] @ (1baa54 ) │ │ │ │ + ldr r3, [pc, #448] @ (1ba974 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [pc, #912] @ (1bab48 ) │ │ │ │ + ldr r3, [pc, #688] @ (1baa68 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba7b8 : │ │ │ │ cbz r0, 1ba7c8 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82678,19 +82679,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1ba7f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #360] @ (1ba958 ) │ │ │ │ + ldr r0, [pc, #136] @ (1ba878 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #416] @ (1ba994 ) │ │ │ │ + ldr r3, [pc, #192] @ (1ba8b4 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [pc, #656] @ (1baa88 ) │ │ │ │ + ldr r3, [pc, #432] @ (1ba9a8 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba7f8 : │ │ │ │ cbz r0, 1ba808 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82706,19 +82707,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1ba830 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba834 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r0, [pc, #104] @ (1ba898 ) │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #160] @ (1ba8d4 ) │ │ │ │ + ldr r2, [pc, #960] @ (1babf4 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [pc, #392] @ (1ba9c0 ) │ │ │ │ + ldr r3, [pc, #168] @ (1ba8e0 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba838 : │ │ │ │ cbz r0, 1ba848 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82734,19 +82735,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1ba870 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba874 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x47da │ │ │ │ + @ instruction: 0x47a2 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #928] @ (1bac14 ) │ │ │ │ + ldr r2, [pc, #704] @ (1bab34 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [pc, #136] @ (1ba900 ) │ │ │ │ + ldr r2, [pc, #936] @ (1bac20 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba878 : │ │ │ │ cbz r0, 1ba888 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82762,19 +82763,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1ba8b0 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba8b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x479a │ │ │ │ + bx ip │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #672] @ (1bab54 ) │ │ │ │ + ldr r2, [pc, #448] @ (1baa74 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #904] @ (1bac40 ) │ │ │ │ + ldr r2, [pc, #680] @ (1bab60 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba8b8 : │ │ │ │ cbz r0, 1ba8c8 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82790,19 +82791,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1ba8f0 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba8f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - bx fp │ │ │ │ + bx r4 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #416] @ (1baa94 ) │ │ │ │ + ldr r2, [pc, #192] @ (1ba9b4 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #648] @ (1bab80 ) │ │ │ │ + ldr r2, [pc, #424] @ (1baaa0 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba8f8 : │ │ │ │ cbz r0, 1ba90a │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82819,19 +82820,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1ba938 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bx r3 │ │ │ │ + mov r8, ip │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #152] @ (1ba9d0 ) │ │ │ │ + ldr r1, [pc, #952] @ (1bacf0 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #384] @ (1baabc ) │ │ │ │ + ldr r2, [pc, #160] @ (1ba9dc ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba93c : │ │ │ │ cbz r0, 1ba94c │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82847,19 +82848,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1ba974 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba978 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - mov lr, sl │ │ │ │ + mov lr, r3 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #912] @ (1bad08 ) │ │ │ │ + ldr r1, [pc, #688] @ (1bac28 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r2, [pc, #120] @ (1ba9f4 ) │ │ │ │ + ldr r1, [pc, #920] @ (1bad14 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba97c : │ │ │ │ cbz r0, 1ba98c │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82875,19 +82876,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (1ba9b4 ) │ │ │ │ ldr r0, [pc, #20] @ (1ba9b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - mov lr, r2 │ │ │ │ + mov r6, fp │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #656] @ (1bac48 ) │ │ │ │ + ldr r1, [pc, #432] @ (1bab68 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [pc, #888] @ (1bad34 ) │ │ │ │ + ldr r1, [pc, #664] @ (1bac54 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001ba9bc : │ │ │ │ cbz r0, 1ba9ce │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82904,19 +82905,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1ba9fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov r4, sl │ │ │ │ + mov r4, r3 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #392] @ (1bab84 ) │ │ │ │ + ldr r1, [pc, #168] @ (1baaa4 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [pc, #624] @ (1bac70 ) │ │ │ │ + ldr r1, [pc, #400] @ (1bab90 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001baa00 : │ │ │ │ cbz r0, 1baa12 │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -82933,19 +82934,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1baa40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov r0, r2 │ │ │ │ + cmp r8, fp │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #120] @ (1baab8 ) │ │ │ │ + ldr r0, [pc, #920] @ (1badd8 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [pc, #352] @ (1baba4 ) │ │ │ │ + ldr r1, [pc, #128] @ (1baac4 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001baa44 : │ │ │ │ cbz r0, 1baa56 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82963,19 +82964,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1baa84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp ip, r9 │ │ │ │ + cmp ip, r2 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [pc, #872] @ (1badec ) │ │ │ │ + ldr r0, [pc, #648] @ (1bad0c ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r1, [pc, #80] @ (1baad8 ) │ │ │ │ + ldr r0, [pc, #880] @ (1badf8 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001baa88 : │ │ │ │ cbz r0, 1baa9a │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82993,19 +82994,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1baac8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r8, r1 │ │ │ │ + cmp r0, sl │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [pc, #600] @ (1bad20 ) │ │ │ │ + ldr r0, [pc, #376] @ (1bac40 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #832] @ (1bae0c ) │ │ │ │ + ldr r0, [pc, #608] @ (1bad2c ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001baacc : │ │ │ │ cbz r0, 1baade │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -83023,19 +83024,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1bab0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, r8 │ │ │ │ + cmp r4, r1 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [pc, #328] @ (1bac54 ) │ │ │ │ + ldr r0, [pc, #104] @ (1bab74 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #560] @ (1bad40 ) │ │ │ │ + ldr r0, [pc, #336] @ (1bac60 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bab10 : │ │ │ │ cbz r0, 1bab24 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -83053,19 +83054,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1bab54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add ip, pc │ │ │ │ + add ip, r8 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [pc, #40] @ (1bab7c ) │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #272] @ (1bac68 ) │ │ │ │ + ldr r0, [pc, #48] @ (1bab88 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bab58 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 1bab6c │ │ │ │ ldr r3, [pc, #20] @ (1bab74 ) │ │ │ │ add r3, pc │ │ │ │ @@ -83073,15 +83074,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bxns r9 │ │ │ │ + bxns r2 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001bab78 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83108,15 +83109,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 183b38 │ │ │ │ - mov ip, pc │ │ │ │ + mov ip, r8 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001babcc : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 1babe0 │ │ │ │ ldr r3, [pc, #20] @ (1babe8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -83124,15 +83125,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - mov sl, fp │ │ │ │ + mov sl, r4 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001babec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83162,21 +83163,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (1bac4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov sl, r3 │ │ │ │ + mov r2, ip │ │ │ │ movs r4, r6 │ │ │ │ - mov r4, pc │ │ │ │ + mov r4, r8 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0x4782 │ │ │ │ + bx r9 │ │ │ │ movs r3, r5 │ │ │ │ - blx r2 │ │ │ │ + bx fp │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bac50 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83235,15 +83236,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 183b38 │ │ │ │ nop │ │ │ │ - mov r4, r7 │ │ │ │ + mov r4, r0 │ │ │ │ movs r4, r6 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1bad96 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 1bad6e │ │ │ │ cmp r3, #1 │ │ │ │ @@ -83359,17 +83360,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bad5e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 1bad3e │ │ │ │ nop │ │ │ │ - movs r3, #150 @ 0x96 │ │ │ │ + movs r3, #94 @ 0x5e │ │ │ │ movs r0, r7 │ │ │ │ - movs r3, #4 │ │ │ │ + movs r2, #204 @ 0xcc │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -83451,24 +83452,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 1baee8 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 1baf0c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 181818 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1baee2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1baee2 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -83676,15 +83677,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r6, r1] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (1bb110 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ add r5, pc, #696 @ (adr r5, 1bb3cc ) │ │ │ │ movs r4, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 1bb198 │ │ │ │ @@ -83750,124 +83751,125 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (1bb264 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #148] @ (1bb268 ) │ │ │ │ ldr r3, [pc, #148] @ (1bb26c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (1bb270 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (1bb274 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r3, [pc, #140] @ (1bb278 ) │ │ │ │ ldr r2, [pc, #140] @ (1bb27c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (1bb280 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r3, [pc, #132] @ (1bb284 ) │ │ │ │ ldr r2, [pc, #136] @ (1bb288 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (1bb28c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r3, [pc, #128] @ (1bb290 ) │ │ │ │ ldr r2, [pc, #128] @ (1bb294 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (1bb298 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r3, [pc, #120] @ (1bb29c ) │ │ │ │ ldr r2, [pc, #124] @ (1bb2a0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (1bb2a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r3, [pc, #116] @ (1bb2a8 ) │ │ │ │ ldr r2, [pc, #116] @ (1bb2ac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (1bb2b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r3, [pc, #108] @ (1bb2b4 ) │ │ │ │ ldr r2, [pc, #112] @ (1bb2b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (1bb2bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fc5f8 │ │ │ │ - subs r0, r4, #4 │ │ │ │ + b.w 2fc5b8 │ │ │ │ + subs r0, r5, #3 │ │ │ │ movs r0, r7 │ │ │ │ - adds r4, #210 @ 0xd2 │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ movs r3, r5 │ │ │ │ - adds r4, #170 @ 0xaa │ │ │ │ + adds r4, #114 @ 0x72 │ │ │ │ movs r3, r5 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #4 │ │ │ │ + lsls r4, r2, #3 │ │ │ │ movs r7, r5 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r3] │ │ │ │ + ldrh r6, [r3, r2] │ │ │ │ movs r0, r6 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1bb318 │ │ │ │ + blt.n 1bb2a8 │ │ │ │ movs r3, r6 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - rors r6, r2 │ │ │ │ + sbcs r6, r3 │ │ │ │ movs r3, r5 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - rors r0, r2 │ │ │ │ + sbcs r0, r3 │ │ │ │ movs r3, r5 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe826002b │ │ │ │ + b.n 1bb290 │ │ │ │ + movs r3, r5 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r7 │ │ │ │ + sbcs r0, r0 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (1bb3a8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -83877,61 +83879,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bb374 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (1bb3b4 ) │ │ │ │ ldr r6, [pc, #188] @ (1bb3b8 ) │ │ │ │ - bl 30542c │ │ │ │ + bl 3053ec │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #168] @ (1bb3bc ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 3055ec │ │ │ │ + bl 3055ac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bb35e │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ - bl 309cb0 │ │ │ │ + bl 309c70 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #112] @ (1bb3c0 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 309914 │ │ │ │ + bl 3098d4 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -83942,40 +83944,40 @@ │ │ │ │ ldr r2, [pc, #76] @ (1bb3c8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r6 │ │ │ │ + lsrs r6, r7 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, r1, #0 │ │ │ │ + adds r0, r2, #7 │ │ │ │ movs r0, r7 │ │ │ │ - adcs r0, r0 │ │ │ │ + asrs r0, r1 │ │ │ │ movs r3, r5 │ │ │ │ - adcs r2, r2 │ │ │ │ + asrs r2, r3 │ │ │ │ movs r3, r5 │ │ │ │ - adcs r6, r4 │ │ │ │ + asrs r6, r5 │ │ │ │ movs r3, r5 │ │ │ │ - adcs r0, r4 │ │ │ │ + asrs r0, r5 │ │ │ │ movs r3, r5 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u d16, d2, d30 │ │ │ │ - lsls r2, r6 │ │ │ │ + vhadd.u d0, d10, d30 │ │ │ │ + eors r2, r7 │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1bb40c │ │ │ │ sub sp, #12 │ │ │ │ @@ -83983,116 +83985,116 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (1bb414 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (1bb418 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1814f8 │ │ │ │ - adds r6, r7, #3 │ │ │ │ + adds r6, r0, #3 │ │ │ │ movs r0, r7 │ │ │ │ - ands r4, r4 │ │ │ │ + subs r7, #236 @ 0xec │ │ │ │ movs r3, r5 │ │ │ │ - ands r6, r6 │ │ │ │ + subs r7, #254 @ 0xfe │ │ │ │ movs r3, r5 │ │ │ │ - orrs.w r0, ip, #45 @ 0x2d │ │ │ │ + bic.w r0, r4, #45 @ 0x2d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1bb45c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (1bb460 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (1bb464 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (1bb468 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1814f8 │ │ │ │ - adds r6, r5, #2 │ │ │ │ + adds r6, r6, #1 │ │ │ │ movs r0, r7 │ │ │ │ - subs r7, #212 @ 0xd4 │ │ │ │ + subs r7, #156 @ 0x9c │ │ │ │ movs r3, r5 │ │ │ │ - subs r7, #230 @ 0xe6 │ │ │ │ + subs r7, #174 @ 0xae │ │ │ │ movs r3, r5 │ │ │ │ - and.w r0, ip, #45 @ 0x2d │ │ │ │ + vaddl.s16 q8, d4, d29 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1bb4ac │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (1bb4b0 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (1bb4b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (1bb4b8 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1814f8 │ │ │ │ - adds r6, r3, #1 │ │ │ │ + adds r6, r4, #0 │ │ │ │ movs r0, r7 │ │ │ │ - subs r7, #132 @ 0x84 │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ movs r3, r5 │ │ │ │ - subs r7, #150 @ 0x96 │ │ │ │ + subs r7, #94 @ 0x5e │ │ │ │ movs r3, r5 │ │ │ │ - vext.8 d0, d12, d29, #0 │ │ │ │ + vaddl.s8 q0, d4, d29 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1bb4fc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (1bb500 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (1bb504 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (1bb508 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1814f8 │ │ │ │ - adds r6, r1, #0 │ │ │ │ + subs r6, r2, r7 │ │ │ │ movs r0, r7 │ │ │ │ - subs r7, #52 @ 0x34 │ │ │ │ + subs r6, #252 @ 0xfc │ │ │ │ movs r3, r5 │ │ │ │ - subs r7, #70 @ 0x46 │ │ │ │ + subs r7, #14 │ │ │ │ movs r3, r5 │ │ │ │ - vhadd.s32 d16, d12, d29 │ │ │ │ + vhadd.s d0, d4, d29 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 1bb5b8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -84108,22 +84110,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (1bb5c4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (1bb5c8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 437d8c │ │ │ │ + bl 437d4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bb56a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 1bb58a │ │ │ │ @@ -84134,15 +84136,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (1bb5d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #76] @ (1bb5d8 ) │ │ │ │ ldr r3, [pc, #48] @ (1bb5c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -84154,29 +84156,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r0, r7 │ │ │ │ + subs r0, r1, r6 │ │ │ │ movs r0, r7 │ │ │ │ asrs r4, r2, #7 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, #204 @ 0xcc │ │ │ │ + subs r6, #148 @ 0x94 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r5, r5 │ │ │ │ + subs r6, r6, r4 │ │ │ │ movs r0, r7 │ │ │ │ - subs r7, #12 │ │ │ │ + subs r6, #212 @ 0xd4 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, #144 @ 0x90 │ │ │ │ + subs r6, #88 @ 0x58 │ │ │ │ movs r3, r5 │ │ │ │ asrs r6, r6, #5 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84195,22 +84197,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (1bb694 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (1bb698 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 437d8c │ │ │ │ + bl 437d4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bb63a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 1bb65a │ │ │ │ @@ -84221,15 +84223,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (1bb6a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #76] @ (1bb6a8 ) │ │ │ │ ldr r3, [pc, #48] @ (1bb690 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -84241,29 +84243,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r6, r3 │ │ │ │ + subs r0, r7, r2 │ │ │ │ movs r0, r7 │ │ │ │ asrs r4, r0, #4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #18 │ │ │ │ + subs r5, #218 @ 0xda │ │ │ │ movs r3, r5 │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + subs r5, #196 @ 0xc4 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r3, r2 │ │ │ │ + subs r6, r4, r1 │ │ │ │ movs r0, r7 │ │ │ │ - subs r6, #108 @ 0x6c │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + subs r5, #136 @ 0x88 │ │ │ │ movs r3, r5 │ │ │ │ asrs r6, r4, #2 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84282,22 +84284,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (1bb764 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (1bb768 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 437d8c │ │ │ │ + bl 437d4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bb70a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 1bb72a │ │ │ │ @@ -84308,15 +84310,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (1bb774 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #76] @ (1bb778 ) │ │ │ │ ldr r3, [pc, #48] @ (1bb760 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -84328,29 +84330,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r4, r0 │ │ │ │ + adds r0, r5, r7 │ │ │ │ movs r0, r7 │ │ │ │ asrs r4, r6, #32 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #66 @ 0x42 │ │ │ │ + subs r5, #10 │ │ │ │ movs r3, r5 │ │ │ │ - subs r5, #44 @ 0x2c │ │ │ │ + subs r4, #244 @ 0xf4 │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, r1, r7 │ │ │ │ + adds r6, r2, r6 │ │ │ │ movs r0, r7 │ │ │ │ - subs r5, #204 @ 0xcc │ │ │ │ + subs r5, #148 @ 0x94 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, #240 @ 0xf0 │ │ │ │ + subs r4, #184 @ 0xb8 │ │ │ │ movs r3, r5 │ │ │ │ lsrs r6, r2, #31 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84369,22 +84371,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (1bb834 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (1bb838 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 437d8c │ │ │ │ + bl 437d4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bb7da │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 1bb7fa │ │ │ │ @@ -84395,15 +84397,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (1bb844 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #76] @ (1bb848 ) │ │ │ │ ldr r3, [pc, #48] @ (1bb830 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -84415,29 +84417,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, r2, r5 │ │ │ │ + adds r0, r3, r4 │ │ │ │ movs r0, r7 │ │ │ │ lsrs r4, r4, #29 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #114 @ 0x72 │ │ │ │ + subs r4, #58 @ 0x3a │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, r7, r3 │ │ │ │ + adds r6, r0, r3 │ │ │ │ movs r0, r7 │ │ │ │ - subs r5, #40 @ 0x28 │ │ │ │ + subs r4, #240 @ 0xf0 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, #32 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ movs r3, r5 │ │ │ │ lsrs r6, r0, #28 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84447,24 +84449,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (1bb88c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - adds r6, r7, r1 │ │ │ │ + adds r6, r0, r1 │ │ │ │ movs r0, r7 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r3, #108 @ 0x6c │ │ │ │ movs r3, r5 │ │ │ │ - subs r3, #182 @ 0xb6 │ │ │ │ + subs r3, #126 @ 0x7e │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1bb8c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -84472,24 +84474,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (1bb8d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - adds r2, r7, r0 │ │ │ │ + adds r2, r0, r0 │ │ │ │ movs r0, r7 │ │ │ │ - subs r3, #96 @ 0x60 │ │ │ │ + subs r3, #40 @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ - subs r3, #114 @ 0x72 │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1bb90c │ │ │ │ sub sp, #12 │ │ │ │ @@ -84497,24 +84499,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (1bb914 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - asrs r6, r6, #31 │ │ │ │ + asrs r6, r7, #30 │ │ │ │ movs r0, r7 │ │ │ │ - subs r3, #28 │ │ │ │ + subs r2, #228 @ 0xe4 │ │ │ │ movs r3, r5 │ │ │ │ - subs r3, #46 @ 0x2e │ │ │ │ + subs r2, #246 @ 0xf6 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1bb968 │ │ │ │ sub sp, #12 │ │ │ │ @@ -84523,34 +84525,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1bb970 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r2, r6, #30 │ │ │ │ + asrs r2, r7, #29 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, #216 @ 0xd8 │ │ │ │ + subs r2, #160 @ 0xa0 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r2, #178 @ 0xb2 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1bb9c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -84559,34 +84561,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1bb9cc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r3, #28 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, #124 @ 0x7c │ │ │ │ + subs r2, #68 @ 0x44 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #142 @ 0x8e │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (1bba4c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -84594,58 +84596,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (1bba54 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 1bba40 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 1bba28 │ │ │ │ ldr.w ip, [pc, #84] @ 1bba58 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (1bba5c ) │ │ │ │ ldr r1, [pc, #84] @ (1bba60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3097bc │ │ │ │ + bl 30977c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181784 │ │ │ │ blx 181a70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 1bb9fc │ │ │ │ nop │ │ │ │ - asrs r4, r7, #27 │ │ │ │ + asrs r4, r0, #27 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, #36 @ 0x24 │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #52 @ 0x34 │ │ │ │ + subs r1, #252 @ 0xfc │ │ │ │ movs r3, r5 │ │ │ │ - asrs r2, r3, #27 │ │ │ │ + asrs r2, r4, #26 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, #64 @ 0x40 │ │ │ │ + subs r2, #8 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #86 @ 0x56 │ │ │ │ + subs r2, #30 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (1bbae0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -84656,15 +84658,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 1bbab6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 18366c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -84679,30 +84681,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (1bbaec ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r1, #148 @ 0x94 │ │ │ │ + subs r1, #92 @ 0x5c │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r4, #25 │ │ │ │ + asrs r6, r5, #24 │ │ │ │ movs r0, r7 │ │ │ │ - subs r1, #154 @ 0x9a │ │ │ │ + subs r1, #98 @ 0x62 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #72 @ 0x48 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (1bbb98 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -84712,15 +84714,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (1bbba4 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #140] @ (1bbba8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 1bbb2c │ │ │ │ ldr r3, [pc, #132] @ (1bbbac ) │ │ │ │ add r3, pc │ │ │ │ @@ -84768,29 +84770,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 1bd8c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 1bbb2c │ │ │ │ nop │ │ │ │ - asrs r4, r3, #23 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ movs r0, r7 │ │ │ │ - subs r0, #254 @ 0xfe │ │ │ │ + subs r0, #198 @ 0xc6 │ │ │ │ movs r3, r5 │ │ │ │ - subs r1, #22 │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ movs r3, r5 │ │ │ │ lsrs r0, r6, #15 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r7, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, #34 @ 0x22 │ │ │ │ + subs r1, #234 @ 0xea │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, #22 │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ movs r3, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #904] @ 0x388 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -84821,19 +84823,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 309620 │ │ │ │ + bl 3095e0 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 1bbc3c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 1bbc6c │ │ │ │ @@ -84856,20 +84858,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 309620 │ │ │ │ + bl 3095e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bbc3c │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 1bbd58 │ │ │ │ ldr.w r2, [pc, #1192] @ 1bc13c │ │ │ │ movs r4, #0 │ │ │ │ @@ -85013,19 +85015,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (1bc150 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 3096b8 │ │ │ │ + bl 309678 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1bbc3c │ │ │ │ movs r0, #1 │ │ │ │ b.n 1bbc42 │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 1bbc3c │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -85325,43 +85327,43 @@ │ │ │ │ b.n 1bbfee │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r5, #12 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + subs r0, #34 @ 0x22 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r4, #19 │ │ │ │ + asrs r0, r5, #18 │ │ │ │ movs r0, r7 │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + subs r0, #34 @ 0x22 │ │ │ │ movs r3, r5 │ │ │ │ lsrs r2, r7, #10 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, #18 │ │ │ │ - movs r3, r5 │ │ │ │ adds r7, #218 @ 0xda │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r7, #11 │ │ │ │ + adds r7, #162 @ 0xa2 │ │ │ │ + movs r3, r5 │ │ │ │ + asrs r6, r0, #11 │ │ │ │ movs r0, r7 │ │ │ │ - adds r6, #96 @ 0x60 │ │ │ │ + adds r6, #40 @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, #118 @ 0x76 │ │ │ │ + adds r6, #62 @ 0x3e │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r6, #178 @ 0xb2 │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, #196 @ 0xc4 │ │ │ │ + adds r6, #140 @ 0x8c │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r4, #6 │ │ │ │ + asrs r6, r5, #5 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r2, r0, #6 │ │ │ │ + asrs r2, r1, #5 │ │ │ │ movs r0, r7 │ │ │ │ - adds r5, #220 @ 0xdc │ │ │ │ + adds r5, #164 @ 0xa4 │ │ │ │ movs r3, r5 │ │ │ │ ldr r3, [pc, #88] @ (1bc1c4 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1bc19e │ │ │ │ @@ -85429,15 +85431,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (1bc230 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -85469,15 +85471,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (1bc27c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (1bc280 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 4440f8 │ │ │ │ + b.w 4440b8 │ │ │ │ ldr r0, [pc, #24] @ (1bc284 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 1bc240 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 1bc256 │ │ │ │ @@ -85503,15 +85505,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (1bc2c0 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 4440f8 │ │ │ │ + b.w 4440b8 │ │ │ │ ldr r2, [pc, #16] @ (1bc2c4 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 1bc292 │ │ │ │ nop │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ @@ -85533,15 +85535,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 181788 │ │ │ │ ldr r0, [pc, #20] @ (1bc304 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 4440f8 │ │ │ │ + b.w 4440b8 │ │ │ │ ldr r1, [pc, #12] @ (1bc308 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 1bc2e0 │ │ │ │ nop │ │ │ │ asrs r4, r6, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @@ -85586,15 +85588,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 1bc348 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsls r0, r4, #15 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #14 │ │ │ │ @@ -85623,15 +85625,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (1bc5b4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #488] @ (1bc5b8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1bc586 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -85666,15 +85668,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 1bc3de │ │ │ │ ldr r3, [pc, #404] @ (1bc5bc ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #384] @ (1bc5b8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bc3dc │ │ │ │ ldr r3, [pc, #384] @ (1bc5c0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -85687,24 +85689,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1bc3dc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (1bc5c8 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1bc3de │ │ │ │ ldr r2, [pc, #356] @ (1bc5cc ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #320] @ (1bc5b8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1bc3dc │ │ │ │ ldr r2, [pc, #332] @ (1bc5d0 ) │ │ │ │ @@ -85718,24 +85720,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1bc3dc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (1bc5d4 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1bc3de │ │ │ │ ldr r2, [pc, #264] @ (1bc5b4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #252] @ (1bc5b8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1bc3dc │ │ │ │ ldr r2, [pc, #272] @ (1bc5d8 ) │ │ │ │ @@ -85749,24 +85751,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 1bc3dc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (1bc5dc ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1bc3de │ │ │ │ ldr r2, [pc, #200] @ (1bc5b4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #188] @ (1bc5b8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1bc3dc │ │ │ │ ldr r2, [pc, #212] @ (1bc5e0 ) │ │ │ │ @@ -85780,25 +85782,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1bc3dc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (1bc5e4 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1bc3de │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 1babcc │ │ │ │ ldr r3, [pc, #128] @ (1bc5bc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r2, [pc, #112] @ (1bc5b8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1bc3dc │ │ │ │ ldr r3, [pc, #148] @ (1bc5e8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -85814,15 +85816,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (1bc5ec ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 1bc3de │ │ │ │ ldr r2, [pc, #104] @ (1bc5f0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1bc3dc │ │ │ │ @@ -85832,52 +85834,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 1bc3dc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (1bc5f4 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1bc3dc │ │ │ │ nop │ │ │ │ lsls r4, r4, #13 │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #416] @ (1bc76c ) │ │ │ │ + ldr r5, [pc, #192] @ (1bc68c ) │ │ │ │ movs r3, r5 │ │ │ │ cmp r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #376] @ (1bc750 ) │ │ │ │ + ldr r5, [pc, #152] @ (1bc670 ) │ │ │ │ movs r3, r5 │ │ │ │ movs r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #288] @ (1bc700 ) │ │ │ │ + ldr r5, [pc, #64] @ (1bc620 ) │ │ │ │ movs r3, r5 │ │ │ │ adds r0, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #176] @ (1bc698 ) │ │ │ │ + ldr r4, [pc, #976] @ (1bc9b8 ) │ │ │ │ movs r3, r5 │ │ │ │ movs r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #32] @ (1bc610 ) │ │ │ │ + ldr r3, [pc, #832] @ (1bc930 ) │ │ │ │ movs r3, r5 │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #888] @ (1bc970 ) │ │ │ │ + ldr r4, [pc, #664] @ (1bc890 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bc5f8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85914,19 +85916,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (1bc664 ) │ │ │ │ ldr r0, [pc, #16] @ (1bc668 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - lsrs r6, r5, #13 │ │ │ │ + lsrs r6, r6, #12 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [pc, #368] @ (1bc7d8 ) │ │ │ │ + ldr r4, [pc, #144] @ (1bc6f8 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r4, [pc, #408] @ (1bc804 ) │ │ │ │ + ldr r4, [pc, #184] @ (1bc724 ) │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -85959,30 +85961,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 1bc6ee │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 1bc734 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 1bc6fc │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 1bc5f8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 422b40 │ │ │ │ + bl 422b00 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 1bc750 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -86037,25 +86039,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ asrs r4, r1, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r2, r6, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + lsrs r4, r5, #8 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r3, [pc, #744] @ (1bca80 ) │ │ │ │ + ldr r3, [pc, #520] @ (1bc9a0 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [pc, #312] @ (1bc8d4 ) │ │ │ │ + ldr r3, [pc, #88] @ (1bc7f4 ) │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r1, #9 │ │ │ │ + lsrs r4, r2, #8 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r3, [pc, #744] @ (1bca8c ) │ │ │ │ + ldr r3, [pc, #520] @ (1bc9ac ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r3, [pc, #216] @ (1bc880 ) │ │ │ │ + ldr r2, [pc, #1016] @ (1bcba0 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bc7a8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86094,26 +86096,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (1bc81c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1bc7c2 │ │ │ │ ldr r0, [pc, #28] @ (1bc820 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1bc7c2 │ │ │ │ vqadd.u8 d16, d10, d29 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #152 @ 0x98 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #352] @ (1bc984 ) │ │ │ │ + ldr r3, [pc, #128] @ (1bc8a4 ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bc824 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86212,15 +86214,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 2443f4 │ │ │ │ cbz r0, 1bc922 │ │ │ │ bl 2955c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 422b40 │ │ │ │ + b.w 422b00 │ │ │ │ nop │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ lsrs r2, r2, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 001bc938 : │ │ │ │ @@ -86275,25 +86277,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (1bcaa4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (1bcaa8 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #228] @ (1bcaac ) │ │ │ │ ldr r1, [pc, #232] @ (1bcab0 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #216] @ (1bcab4 ) │ │ │ │ ldr r3, [pc, #188] @ (1bca9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86317,26 +86319,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (1bcac0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1bc9da │ │ │ │ bl 24458c │ │ │ │ cbnz r0, 1bca38 │ │ │ │ movs r0, #12 │ │ │ │ bl 2443f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1bc9da │ │ │ │ bl 2955c4 │ │ │ │ b.n 1bc9da │ │ │ │ mov r0, r9 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 1bc9da │ │ │ │ movs r7, #1 │ │ │ │ b.n 1bca58 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1bc5f8 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -86371,26 +86373,26 @@ │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r6, #244]! @ 0xf4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r2, #244]! @ 0xf4 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #808] @ (1bcdd4 ) │ │ │ │ + ldr r1, [pc, #584] @ (1bccf4 ) │ │ │ │ movs r3, r5 │ │ │ │ - lsls r2, r7, #31 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [pc, #920] @ (1bce4c ) │ │ │ │ + ldr r0, [pc, #696] @ (1bcd6c ) │ │ │ │ movs r3, r5 │ │ │ │ stc2 0, cr0, [r6, #-244]! @ 0xffffff0c │ │ │ │ - lsls r4, r5, #30 │ │ │ │ + lsls r4, r6, #29 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r1, [pc, #344] @ (1bcc18 ) │ │ │ │ + ldr r1, [pc, #120] @ (1bcb38 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldr r0, [pc, #600] @ (1bcd1c ) │ │ │ │ + ldr r0, [pc, #376] @ (1bcc3c ) │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bcac4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86495,26 +86497,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 2443f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1bcb4a │ │ │ │ b.n 1bcba4 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 181488 │ │ │ │ ldr r3, [pc, #48] @ (1bcc28 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -86523,15 +86525,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (1bcc2c ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 1bcb54 │ │ │ │ lsrs r4, r3, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r2, r2, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @@ -86703,15 +86705,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -86810,15 +86812,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -86959,15 +86961,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -87008,21 +87010,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf63a003d │ │ │ │ │ │ │ │ 001bd108 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (1bd114 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 4440c0 │ │ │ │ + b.w 444080 │ │ │ │ nop │ │ │ │ lsls r4, r3, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 001bd118 : │ │ │ │ - b.w 4440d8 │ │ │ │ + b.w 444098 │ │ │ │ │ │ │ │ 001bd11c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (1bd198 ) │ │ │ │ @@ -87097,15 +87099,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 1bd1f0 │ │ │ │ bl 1bc234 │ │ │ │ ldr r0, [pc, #96] @ (1bd234 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -87118,43 +87120,43 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (1bd240 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ b.n 1bd1de │ │ │ │ ldr r3, [pc, #48] @ (1bd244 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (1bd248 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (1bd24c ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1bd20e │ │ │ │ cmp r7, #170 @ 0xaa │ │ │ │ movs r6, r7 │ │ │ │ lsls r2, r2, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vshr.u8 d16, d23, #6 │ │ │ │ - lsls r6, r6 │ │ │ │ + vshr.u16 d0, d23, #14 │ │ │ │ + eors r6, r7 │ │ │ │ movs r3, r5 │ │ │ │ - rors r2, r1 │ │ │ │ + sbcs r2, r2 │ │ │ │ movs r3, r5 │ │ │ │ - vshr.u32 d0, d23, #22 │ │ │ │ - lsls r4, r2 │ │ │ │ + vqadd.u64 d16, d2, d23 │ │ │ │ + eors r4, r3 │ │ │ │ movs r3, r5 │ │ │ │ - sbcs r2, r1 │ │ │ │ + adcs r2, r2 │ │ │ │ movs r3, r5 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -87418,15 +87420,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (1bd52c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 443080 │ │ │ │ + b.w 443040 │ │ │ │ movs r0, #12 │ │ │ │ blx 181488 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -87449,25 +87451,25 @@ │ │ │ │ bpl.n 1bd4be │ │ │ │ ldr r0, [pc, #36] @ (1bd53c ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ @ instruction: 0xf264003d │ │ │ │ - subs r7, #20 │ │ │ │ + subs r6, #220 @ 0xdc │ │ │ │ movs r3, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + subs r6, #194 @ 0xc2 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (1bd5e0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -87736,97 +87738,97 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (1bd8a0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1bd7aa │ │ │ │ ldr r3, [pc, #160] @ (1bd8a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1bd654 │ │ │ │ ldr r3, [pc, #152] @ (1bd8a8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1bd654 │ │ │ │ ldr r0, [pc, #144] @ (1bd8ac ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1bd654 │ │ │ │ ldr r2, [pc, #136] @ (1bd8b0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (1bd8b4 ) │ │ │ │ ldr r1, [pc, #140] @ (1bd8b8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 1bd7b0 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (1bd8bc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (1bd8c0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 4427cc │ │ │ │ + bl 44278c │ │ │ │ b.n 1bd83c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf0fa003d │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0e6003d │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - blx r2 │ │ │ │ + bx fp │ │ │ │ movs r1, r6 │ │ │ │ - subs r6, #50 @ 0x32 │ │ │ │ + subs r5, #250 @ 0xfa │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, #56 @ 0x38 │ │ │ │ + subs r6, #0 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r5, #12 │ │ │ │ + lsrs r4, r6, #11 │ │ │ │ movs r5, r5 │ │ │ │ - subs r5, #182 @ 0xb6 │ │ │ │ + subs r5, #126 @ 0x7e │ │ │ │ movs r3, r5 │ │ │ │ - add r1, sp, #616 @ 0x268 │ │ │ │ + add r1, sp, #392 @ 0x188 │ │ │ │ movs r3, r5 │ │ │ │ - subs r5, #138 @ 0x8a │ │ │ │ + subs r5, #82 @ 0x52 │ │ │ │ movs r3, r5 │ │ │ │ vqadd.s8 d16, d10, d29 │ │ │ │ - subs r4, #196 @ 0xc4 │ │ │ │ + subs r4, #140 @ 0x8c │ │ │ │ movs r3, r5 │ │ │ │ - @ instruction: 0xfa2e0037 │ │ │ │ - subs r4, #82 @ 0x52 │ │ │ │ + ldr??.w r0, [r6, #55] @ 0x37 │ │ │ │ + subs r4, #26 │ │ │ │ movs r3, r5 │ │ │ │ lsrs r4, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #108 @ 0x6c │ │ │ │ + subs r4, #52 @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, #44 @ 0x2c │ │ │ │ + subs r3, #244 @ 0xf4 │ │ │ │ movs r3, r5 │ │ │ │ - ldr??.w r0, [r2, #55] @ 0x37 │ │ │ │ - subs r4, #20 │ │ │ │ + ldrsh.w r0, [sl, #55] @ 0x37 │ │ │ │ + subs r3, #220 @ 0xdc │ │ │ │ movs r3, r5 │ │ │ │ - vst1.8 @ instruction: 0xf9ca0037 │ │ │ │ - subs r3, #238 @ 0xee │ │ │ │ + ldrsb.w r0, [r2, #55] @ 0x37 │ │ │ │ + subs r3, #182 @ 0xb6 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bd8c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87941,15 +87943,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (1bda1c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1bd9f6 │ │ │ │ ldr r0, [pc, #52] @ (1bda20 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ movs r0, #0 │ │ │ │ b.n 1bd970 │ │ │ │ ldr r3, [pc, #44] @ (1bda24 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1bd9e8 │ │ │ │ @@ -87957,27 +87959,27 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1bd9e8 │ │ │ │ ldr r0, [pc, #32] @ (1bda2c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1bd9e8 │ │ │ │ nop │ │ │ │ stcl 0, cr0, [sl, #244] @ 0xf4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #40 @ 0x28 │ │ │ │ + subs r2, #240 @ 0xf0 │ │ │ │ movs r3, r5 │ │ │ │ lsrs r4, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r2, #178 @ 0xb2 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bda30 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -88013,15 +88015,15 @@ │ │ │ │ blx 18138c │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43d9e8 │ │ │ │ + b.w 43d9a8 │ │ │ │ │ │ │ │ 001bda98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -88158,16 +88160,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (1bdc34 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1814a0 │ │ │ │ - @ instruction: 0xf6120037 │ │ │ │ - subs r1, #10 │ │ │ │ + rsbs r0, sl, #11993088 @ 0xb70000 │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bdc38 : │ │ │ │ cbz r1, 1bdc48 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 1bdc60 │ │ │ │ @@ -88194,15 +88196,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - rsbs r0, r6, #11993088 @ 0xb70000 │ │ │ │ + @ instruction: 0xf59e0037 │ │ │ │ │ │ │ │ 001bdc84 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq.n 1bdcd2 │ │ │ │ @@ -88467,18 +88469,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1bdf2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3220037 │ │ │ │ - adds r6, #28 │ │ │ │ + @ instruction: 0xf2ea0037 │ │ │ │ + adds r5, #228 @ 0xe4 │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, #44 @ 0x2c │ │ │ │ + adds r5, #244 @ 0xf4 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bdf30 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -88682,15 +88684,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 43d884 │ │ │ │ + bl 43d844 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 1be1ae │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -88700,15 +88702,15 @@ │ │ │ │ cbz r0, 1be1b2 │ │ │ │ ldr r1, [pc, #156] @ (1be200 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 1821d8 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #140] @ (1be204 ) │ │ │ │ ldr r3, [pc, #124] @ (1be1f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -88737,19 +88739,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (1be218 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43d9e8 │ │ │ │ + bl 43d9a8 │ │ │ │ b.n 1be1ae │ │ │ │ ldr r1, [pc, #64] @ (1be21c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (1be220 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -88764,24 +88766,24 @@ │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1bddd8 │ │ │ │ movs r5, r7 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ b.n 1bdd20 │ │ │ │ movs r5, r7 │ │ │ │ - eors.w r0, r4, #55 @ 0x37 │ │ │ │ - adds r3, #178 @ 0xb2 │ │ │ │ + orrs.w r0, ip, #55 @ 0x37 │ │ │ │ + adds r3, #122 @ 0x7a │ │ │ │ movs r3, r5 │ │ │ │ - orns r0, lr, #55 @ 0x37 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + orr.w r0, r6, #55 @ 0x37 │ │ │ │ + adds r3, #114 @ 0x72 │ │ │ │ movs r3, r5 │ │ │ │ - adds r3, #116 @ 0x74 │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ movs r3, r5 │ │ │ │ - orrs.w r0, sl, #55 @ 0x37 │ │ │ │ - adds r3, #104 @ 0x68 │ │ │ │ + bic.w r0, r2, #55 @ 0x37 │ │ │ │ + adds r3, #48 @ 0x30 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -88797,25 +88799,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (1be2e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #128] @ (1be2e4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #120] @ (1be2e8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 182dcc <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -88849,33 +88851,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 1bcc30 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1bc824 │ │ │ │ nop │ │ │ │ - adds r3, #40 @ 0x28 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ movs r3, r5 │ │ │ │ - adds r3, #36 @ 0x24 │ │ │ │ + adds r2, #236 @ 0xec │ │ │ │ movs r3, r5 │ │ │ │ - adds r3, #32 │ │ │ │ + adds r2, #232 @ 0xe8 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001be2ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (1be33c ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (1be340 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 1be326 │ │ │ │ ldr r1, [pc, #48] @ (1be344 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -88890,15 +88892,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xf5320048 │ │ │ │ - adds r2, #152 @ 0x98 │ │ │ │ + adds r2, #96 @ 0x60 │ │ │ │ movs r3, r5 │ │ │ │ subs r4, r2, #1 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 001be348 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -88914,15 +88916,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ mov r1, sp │ │ │ │ bl 1bd19c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (1be3c4 ) │ │ │ │ ldr r3, [pc, #44] @ (1be3bc ) │ │ │ │ @@ -88943,15 +88945,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 1beb04 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #336 @ (adr r7, 1be514 ) │ │ │ │ + add r7, pc, #112 @ (adr r7, 1be434 ) │ │ │ │ movs r6, r5 │ │ │ │ b.n 1beab4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001be3c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -88984,35 +88986,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1be3f6 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 422834 │ │ │ │ + b.w 4227f4 │ │ │ │ ldr r1, [pc, #24] @ (1be450 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3ba024 │ │ │ │ - @ instruction: 0xb654 │ │ │ │ + b.w 3b9fe4 │ │ │ │ + @ instruction: 0xb61c │ │ │ │ movs r6, r5 │ │ │ │ - adds r1, #186 @ 0xba │ │ │ │ + adds r1, #130 @ 0x82 │ │ │ │ movs r3, r5 │ │ │ │ - adds r1, #224 @ 0xe0 │ │ │ │ + adds r1, #168 @ 0xa8 │ │ │ │ movs r3, r5 │ │ │ │ - adds r1, #128 @ 0x80 │ │ │ │ + adds r1, #72 @ 0x48 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001be454 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -89056,15 +89058,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1be630 │ │ │ │ ldr r3, [pc, #480] @ (1be6b8 ) │ │ │ │ ldr r1, [pc, #484] @ (1be6bc ) │ │ │ │ ldr.w r9, [pc, #484] @ 1be6c0 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -89075,100 +89077,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (1be6c8 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 1be518 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (1be6cc ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (1be6d0 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (1be6d4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 1be566 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (1be6d8 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1be4f8 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #392] @ (1be6dc ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ b.n 1be502 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1be5de │ │ │ │ ldr.w r8, [pc, #364] @ 1be6e0 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 1be59c │ │ │ │ ldr r1, [pc, #352] @ (1be6e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 1be5d4 │ │ │ │ ldr r1, [pc, #344] @ (1be6e8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1be5da │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (1be6ec ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1be580 │ │ │ │ ldr r2, [pc, #288] @ (1be6f0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1be580 │ │ │ │ ldr r2, [pc, #284] @ (1be6f4 ) │ │ │ │ @@ -89180,22 +89182,22 @@ │ │ │ │ cbz r3, 1be636 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 1be5f4 │ │ │ │ ldr r1, [pc, #268] @ (1be6f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1be4ba │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 4227bc │ │ │ │ + bl 42277c │ │ │ │ ldr r2, [pc, #244] @ (1be6fc ) │ │ │ │ ldr r3, [pc, #152] @ (1be6a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -89215,103 +89217,103 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 1be662 │ │ │ │ ldr r3, [pc, #120] @ (1be6b8 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (1be700 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (1be704 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1be5e4 │ │ │ │ ldr r3, [pc, #84] @ (1be6b8 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #108] @ (1be6dc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ b.n 1be650 │ │ │ │ ldr r2, [pc, #52] @ (1be6bc ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 1be570 │ │ │ │ ldr r1, [pc, #120] @ (1be708 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1be606 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ b.n 1bebd0 │ │ │ │ movs r5, r7 │ │ │ │ b.n 1bebbc │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #98 @ 0x62 │ │ │ │ + adds r1, #42 @ 0x2a │ │ │ │ movs r3, r5 │ │ │ │ - asrs r2, r5, #4 │ │ │ │ + asrs r2, r6, #3 │ │ │ │ movs r5, r5 │ │ │ │ - push {r2, r4, r7, lr} │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ movs r6, r5 │ │ │ │ - adds r1, #54 @ 0x36 │ │ │ │ + adds r0, #254 @ 0xfe │ │ │ │ movs r3, r5 │ │ │ │ subs r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r3, r5, lr} │ │ │ │ movs r6, r5 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r0, #202 @ 0xca │ │ │ │ movs r3, r5 │ │ │ │ - adds r1, #26 │ │ │ │ + adds r0, #226 @ 0xe2 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r1, r4] │ │ │ │ + ldrb r0, [r2, r3] │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r2, r5, #24 │ │ │ │ + lsrs r2, r6, #23 │ │ │ │ movs r3, r5 │ │ │ │ - adds r1, #28 │ │ │ │ + adds r0, #228 @ 0xe4 │ │ │ │ movs r3, r5 │ │ │ │ - adds r0, #220 @ 0xdc │ │ │ │ + adds r0, #164 @ 0xa4 │ │ │ │ movs r3, r5 │ │ │ │ cmp r3, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + adds r0, #144 @ 0x90 │ │ │ │ movs r3, r5 │ │ │ │ - adds r0, #196 @ 0xc4 │ │ │ │ + adds r0, #140 @ 0x8c │ │ │ │ movs r3, r5 │ │ │ │ - adds r0, #202 @ 0xca │ │ │ │ + adds r0, #146 @ 0x92 │ │ │ │ movs r3, r5 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #26 │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r7, r0] │ │ │ │ + ldrb r0, [r0, r0] │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r2, [r6, r0] │ │ │ │ + ldrh r2, [r7, r7] │ │ │ │ movs r1, r6 │ │ │ │ - adds r0, #134 @ 0x86 │ │ │ │ + adds r0, #78 @ 0x4e │ │ │ │ movs r3, r5 │ │ │ │ b.n 1be8f4 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r7, r6] │ │ │ │ + ldrh r2, [r0, r6] │ │ │ │ movs r1, r6 │ │ │ │ - cmp r7, #206 @ 0xce │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #108 @ 0x6c │ │ │ │ + cmp r7, #52 @ 0x34 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001be70c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -89324,51 +89326,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1be898 │ │ │ │ ldr r1, [pc, #380] @ (1be8b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1be864 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1be846 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1be840 │ │ │ │ ldr r2, [pc, #356] @ (1be8b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (1be8bc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #348] @ (1be8c0 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #340] @ (1be8c4 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [pc, #332] @ (1be8c8 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #324] @ (1be8cc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1be882 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1be882 │ │ │ │ ldr.w r9, [pc, #300] @ 1be8d0 │ │ │ │ @@ -89377,47 +89379,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 1be7c2 │ │ │ │ ldr r1, [pc, #296] @ (1be8dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1be88c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (1be8e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (1be8e4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (1be8e8 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 1be8ec │ │ │ │ ldr r2, [pc, #212] @ (1be8f0 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -89436,91 +89438,91 @@ │ │ │ │ b.n 1be756 │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (1be8fc ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1be752 │ │ │ │ b.n 1be840 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (1be900 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1be74c │ │ │ │ b.n 1be846 │ │ │ │ ldr r1, [pc, #128] @ (1be904 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 4225a0 │ │ │ │ + b.w 422560 │ │ │ │ ldr r1, [pc, #108] @ (1be908 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 4225a0 │ │ │ │ + b.w 422560 │ │ │ │ nop │ │ │ │ svc 218 @ 0xda │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #112 @ 0x70 │ │ │ │ + cmp r7, #56 @ 0x38 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #48 @ 0x30 │ │ │ │ + cmp r6, #248 @ 0xf8 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #146 @ 0x92 │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #154 @ 0x9a │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #162 @ 0xa2 │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ movs r3, r5 │ │ │ │ subs r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + cmp r7, #100 @ 0x64 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #162 @ 0xa2 │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ movs r3, r5 │ │ │ │ - uxth r0, r3 │ │ │ │ + sxtb r0, r4 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r6, #166 @ 0xa6 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #234 @ 0xea │ │ │ │ + cmp r7, #178 @ 0xb2 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + cmp r7, #76 @ 0x4c │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ + cmp r7, #66 @ 0x42 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r7, #118 @ 0x76 │ │ │ │ + cmp r7, #62 @ 0x3e │ │ │ │ movs r3, r5 │ │ │ │ strh r0, [r4, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - add r0, sp, #360 @ 0x168 │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ movs r2, r6 │ │ │ │ - add r0, sp, #256 @ 0x100 │ │ │ │ + add r0, sp, #32 │ │ │ │ movs r2, r6 │ │ │ │ - str.w r0, [r6, #47] @ 0x2f │ │ │ │ - cmp r6, #120 @ 0x78 │ │ │ │ + strb.w r0, [lr, #47] @ 0x2f │ │ │ │ + cmp r6, #64 @ 0x40 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + cmp r6, #10 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #126 @ 0x7e │ │ │ │ movs r3, r5 │ │ │ │ - cmp r5, #248 @ 0xf8 │ │ │ │ + cmp r5, #192 @ 0xc0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001be90c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -89535,30 +89537,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (1bea00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #192] @ (1bea04 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #184] @ (1bea08 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r1, [pc, #176] @ (1bea0c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (1bea10 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -89566,15 +89568,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 1be9c2 │ │ │ │ mov r0, r7 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #120] @ (1bea14 ) │ │ │ │ ldr r3, [pc, #92] @ (1be9f8 ) │ │ │ │ @@ -89596,15 +89598,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (1bea18 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1be992 │ │ │ │ cbnz r0, 1be9e2 │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -89614,23 +89616,23 @@ │ │ │ │ b.n 1be992 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 1be9b8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #62] @ 0x3e │ │ │ │ + ldrh r0, [r1, #60] @ 0x3c │ │ │ │ movs r7, r5 │ │ │ │ ble.n 1be9a8 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r7, #21 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r6, #102 @ 0x66 │ │ │ │ + cmp r6, #46 @ 0x2e │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r5, #5 │ │ │ │ + subs r6, r6, #4 │ │ │ │ movs r6, r5 │ │ │ │ asrs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 1beae8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #176 @ 0xb0 │ │ │ │ ... │ │ │ │ @@ -89651,37 +89653,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (1beae0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #144] @ (1beae4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #136] @ (1beae8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (1beaec ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 1beaba │ │ │ │ mov r0, r9 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #92] @ (1beaf0 ) │ │ │ │ ldr r3, [pc, #68] @ (1bead8 ) │ │ │ │ @@ -89710,21 +89712,21 @@ │ │ │ │ b.n 1bea8a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 1bea78 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #52] @ 0x34 │ │ │ │ + ldrh r0, [r7, #50] @ 0x32 │ │ │ │ movs r7, r5 │ │ │ │ bgt.n 1bea68 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ - cmp r5, #86 @ 0x56 │ │ │ │ + cmp r5, #30 │ │ │ │ movs r3, r5 │ │ │ │ cmp r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 1bebd4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001beaf4 : │ │ │ │ @@ -89762,15 +89764,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4426b4 │ │ │ │ + b.w 442674 │ │ │ │ ldr r1, [pc, #56] @ (1beb94 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 27cfbc │ │ │ │ @@ -89778,30 +89780,30 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (1beb9c ) │ │ │ │ ldr r1, [pc, #40] @ (1beba0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 1beb4a │ │ │ │ - cmp r4, #242 @ 0xf2 │ │ │ │ + cmp r4, #186 @ 0xba │ │ │ │ movs r3, r5 │ │ │ │ - lsls r0, r3, #15 │ │ │ │ + lsls r0, r4, #14 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r4, #144 @ 0x90 │ │ │ │ + cmp r4, #88 @ 0x58 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1beabc │ │ │ │ + b.n 1bea4c │ │ │ │ movs r7, r6 │ │ │ │ - cmp r4, #120 @ 0x78 │ │ │ │ + cmp r4, #64 @ 0x40 │ │ │ │ movs r3, r5 │ │ │ │ bl 80b96 │ │ │ │ - cmp r4, #148 @ 0x94 │ │ │ │ + cmp r4, #92 @ 0x5c │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1bea64 │ │ │ │ + b.n 1be9f4 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r4, #68 @ 0x44 │ │ │ │ + cmp r4, #12 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001beba4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -89818,38 +89820,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 1bed2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 432bf0 │ │ │ │ + bl 432bb0 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 1bec4e │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 437d8c │ │ │ │ + bl 437d4c │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 1bec96 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 1bed06 │ │ │ │ bne.n 1bec96 │ │ │ │ @@ -89879,15 +89881,15 @@ │ │ │ │ beq.n 1bec8e │ │ │ │ movs r0, #16 │ │ │ │ blx 181488 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1bec08 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 1baec4 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 1bec96 │ │ │ │ @@ -89900,20 +89902,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 1bec64 │ │ │ │ ldr r1, [pc, #156] @ (1bed34 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4228e8 │ │ │ │ + bl 4228a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 422924 │ │ │ │ + bl 4228e4 │ │ │ │ ldr r2, [pc, #132] @ (1bed38 ) │ │ │ │ ldr r3, [pc, #104] @ (1bed20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -89952,31 +89954,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ blt.n 1bedb0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #10] │ │ │ │ + strh r2, [r2, #8] │ │ │ │ movs r3, r6 │ │ │ │ - cmp r4, #96 @ 0x60 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r4, #60 @ 0x3c │ │ │ │ + cmp r4, #4 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r2, #6 │ │ │ │ + lsls r6, r3, #5 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r3, #186 @ 0xba │ │ │ │ + cmp r3, #130 @ 0x82 │ │ │ │ movs r3, r5 │ │ │ │ bge.n 1bedd8 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1be8d8 │ │ │ │ + b.n 1be868 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r2, #174 @ 0xae │ │ │ │ + cmp r2, #118 @ 0x76 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r3, #38 @ 0x26 │ │ │ │ + cmp r2, #238 @ 0xee │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bed48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89993,37 +89995,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ ldr r3, [pc, #76] @ (1bedd0 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 1bed8e │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 1bedba │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 181818 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1bed88 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4597d8 │ │ │ │ + bl 459798 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 1bed8e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -90050,44 +90052,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (1beeb8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #176] @ (1beebc ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r1, [pc, #168] @ (1beec0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (1beec4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r3, [pc, #148] @ (1beec8 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 1bee7e │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #116] @ (1beecc ) │ │ │ │ ldr r3, [pc, #88] @ (1beeb0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -90124,23 +90126,23 @@ │ │ │ │ b.n 1bee4e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 1beee0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #20 │ │ │ │ + subs r1, #220 @ 0xdc │ │ │ │ movs r5, r5 │ │ │ │ bls.n 1beed0 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, r6, r6 │ │ │ │ + adds r2, r7, r5 │ │ │ │ movs r5, r5 │ │ │ │ - bvc.n 1beef4 │ │ │ │ + bvs.n 1bee84 │ │ │ │ movs r2, r6 │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r1, r4 │ │ │ │ movs r7, r5 │ │ │ │ adds r0, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 1bee28 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001beed0 : │ │ │ │ @@ -90160,48 +90162,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (1befc8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #196] @ (1befcc ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (1befd0 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432bf0 │ │ │ │ + bl 432bb0 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432bf0 │ │ │ │ + bl 432bb0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ ldr r1, [pc, #128] @ (1befd4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -90238,23 +90240,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bhi.n 1beff8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r0, #14] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [sp, #272] @ 0x110 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ + ldrh r4, [r3, #62] @ 0x3e │ │ │ │ movs r5, r5 │ │ │ │ - cmp r1, #84 @ 0x54 │ │ │ │ + cmp r1, #28 │ │ │ │ movs r3, r5 │ │ │ │ - add r1, pc, #968 @ (adr r1, 1bf3a0 ) │ │ │ │ + add r1, pc, #744 @ (adr r1, 1bf2c0 ) │ │ │ │ movs r6, r5 │ │ │ │ bvc.n 1bf0c0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 001befdc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90290,15 +90292,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (1bf0ec ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90327,15 +90329,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (1bf100 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90346,55 +90348,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (1bf10c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 442634 │ │ │ │ + bl 4425f4 │ │ │ │ b.n 1bf00c │ │ │ │ ldr r3, [pc, #68] @ (1bf110 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (1bf114 ) │ │ │ │ ldr r0, [pc, #68] @ (1bf118 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 1bf108 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1bf680 │ │ │ │ + b.n 1bf610 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r0, #202 @ 0xca │ │ │ │ movs r3, r5 │ │ │ │ - cmp r0, #194 @ 0xc2 │ │ │ │ + cmp r0, #138 @ 0x8a │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1bf5dc │ │ │ │ + b.n 1bf56c │ │ │ │ movs r7, r6 │ │ │ │ - cmp r0, #230 @ 0xe6 │ │ │ │ + cmp r0, #174 @ 0xae │ │ │ │ movs r3, r5 │ │ │ │ - cmp r0, #102 @ 0x66 │ │ │ │ + cmp r0, #46 @ 0x2e │ │ │ │ movs r3, r5 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + movs r7, #242 @ 0xf2 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1bf580 │ │ │ │ + b.n 1bf510 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r0, #2 │ │ │ │ + movs r7, #202 @ 0xca │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1bf560 │ │ │ │ + b.n 1bf4f0 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r0, #32 │ │ │ │ + movs r7, #232 @ 0xe8 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r0, #48 @ 0x30 │ │ │ │ + movs r7, #248 @ 0xf8 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bf11c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -90477,27 +90479,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (1bf2a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1bf192 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 1bf21e │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bf248 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -90514,27 +90516,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (1bf2b0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 442634 │ │ │ │ + bl 4425f4 │ │ │ │ b.n 1bf192 │ │ │ │ ldr r3, [pc, #104] @ (1bf2b4 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (1bf2b8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (1bf2bc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1bf192 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (1bf2c0 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (1bf2c4 ) │ │ │ │ ldr r0, [pc, #88] @ (1bf2c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -90542,49 +90544,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ bpl.n 1bf220 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #70 @ 0x46 │ │ │ │ + cmp r0, #14 │ │ │ │ movs r3, r5 │ │ │ │ bpl.n 1bf20c │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + movs r7, #242 @ 0xf2 │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 1bf378 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1bf4d4 │ │ │ │ + b.n 1bf464 │ │ │ │ movs r7, r6 │ │ │ │ - movs r7, #224 @ 0xe0 │ │ │ │ + movs r7, #168 @ 0xa8 │ │ │ │ movs r3, r5 │ │ │ │ - movs r7, #16 │ │ │ │ + movs r6, #216 @ 0xd8 │ │ │ │ movs r3, r5 │ │ │ │ - movs r6, #172 @ 0xac │ │ │ │ + movs r6, #116 @ 0x74 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1bf428 │ │ │ │ + b.n 1bf3b8 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #132 @ 0x84 │ │ │ │ + movs r6, #76 @ 0x4c │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1bf404 │ │ │ │ + b.n 1bf394 │ │ │ │ movs r7, r6 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r7, #8 │ │ │ │ movs r3, r5 │ │ │ │ - movs r6, #156 @ 0x9c │ │ │ │ + movs r6, #100 @ 0x64 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1bf3d4 │ │ │ │ + b.n 1bf364 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #130 @ 0x82 │ │ │ │ + movs r6, #74 @ 0x4a │ │ │ │ movs r3, r5 │ │ │ │ - movs r6, #146 @ 0x92 │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bf2cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90609,29 +90611,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (1bf338 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - svc 238 @ 0xee │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r6, #44 @ 0x2c │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #228 @ 0xe4 │ │ │ │ + movs r5, #172 @ 0xac │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bf33c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90668,15 +90670,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (1bf3f0 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442634 │ │ │ │ + bl 4425f4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90687,33 +90689,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (1bf3fc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1bf3aa │ │ │ │ bcc.n 1bf33c │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #16 │ │ │ │ movs r3, r5 │ │ │ │ - svc 94 @ 0x5e │ │ │ │ + svc 38 @ 0x26 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r4, #238 @ 0xee │ │ │ │ movs r3, r5 │ │ │ │ - svc 48 @ 0x30 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #26 │ │ │ │ + movs r5, #226 @ 0xe2 │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r4, #238 @ 0xee │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bf400 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90756,15 +90758,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (1bf4a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 442634 │ │ │ │ + bl 4425f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90772,19 +90774,19 @@ │ │ │ │ nop │ │ │ │ bcs.n 1bf418 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - udf #148 @ 0x94 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #182 @ 0xb6 │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ movs r3, r5 │ │ │ │ - movs r5, #146 @ 0x92 │ │ │ │ + movs r5, #90 @ 0x5a │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bf4a4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90875,15 +90877,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4426b4 │ │ │ │ + b.w 442674 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -90906,63 +90908,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4426b4 │ │ │ │ + b.w 442674 │ │ │ │ ldr r1, [pc, #88] @ (1bf638 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (1bf63c ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (1bf640 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 442634 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + b.w 4425f4 │ │ │ │ + movs r0, #36 @ 0x24 │ │ │ │ movs r4, r5 │ │ │ │ bne.n 1bf5d8 │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #22 │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ movs r3, r5 │ │ │ │ - strh r4, [r6, #26] │ │ │ │ + strh r4, [r7, #24] │ │ │ │ movs r7, r5 │ │ │ │ - ble.n 1bf708 │ │ │ │ + ble.n 1bf698 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #16 │ │ │ │ + movs r4, #216 @ 0xd8 │ │ │ │ movs r3, r5 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #50 @ 0x32 │ │ │ │ movs r3, r5 │ │ │ │ - ble.n 1bf6a8 │ │ │ │ + ble.n 1bf638 │ │ │ │ movs r7, r6 │ │ │ │ - movs r4, #172 @ 0xac │ │ │ │ + movs r4, #116 @ 0x74 │ │ │ │ movs r3, r5 │ │ │ │ - movs r3, #58 @ 0x3a │ │ │ │ + movs r3, #2 │ │ │ │ movs r3, r5 │ │ │ │ - ble.n 1bf694 │ │ │ │ + bgt.n 1bf624 │ │ │ │ movs r7, r6 │ │ │ │ - movs r4, #112 @ 0x70 │ │ │ │ + movs r4, #56 @ 0x38 │ │ │ │ movs r3, r5 │ │ │ │ - movs r3, #42 @ 0x2a │ │ │ │ + movs r2, #242 @ 0xf2 │ │ │ │ movs r3, r5 │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r2, #196 @ 0xc4 │ │ │ │ movs r3, r5 │ │ │ │ - ble.n 1bf658 │ │ │ │ + bgt.n 1bf5e8 │ │ │ │ movs r7, r6 │ │ │ │ - movs r2, #212 @ 0xd4 │ │ │ │ + movs r2, #156 @ 0x9c │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bf644 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -91000,15 +91002,15 @@ │ │ │ │ beq.w 1bf992 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 182980 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 437654 │ │ │ │ + bl 437614 │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 1bf9cc │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -91108,15 +91110,15 @@ │ │ │ │ b.w 1bdfc4 │ │ │ │ blx 181b48 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 183a28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 303fac │ │ │ │ + bl 303f6c │ │ │ │ ldr r3, [pc, #828] @ (1bfb30 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1bfa48 │ │ │ │ ldr r0, [pc, #820] @ (1bfb34 ) │ │ │ │ @@ -91136,23 +91138,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 182874 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 30a38c │ │ │ │ + bl 30a34c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1bf944 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 1bdee0 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -91172,40 +91174,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 1bdf30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 1815a4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 18138c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 30a38c │ │ │ │ + bl 30a34c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1bf86a │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 1bf8c0 │ │ │ │ mov r0, fp │ │ │ │ bl 1bdfc4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 181788 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1bf8d2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 1bf956 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 1bf7ba │ │ │ │ ldr r2, [pc, #612] @ (1bfb44 ) │ │ │ │ ldr r3, [pc, #572] @ (1bfb1c ) │ │ │ │ add r2, pc │ │ │ │ @@ -91250,17 +91252,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 1bf988 │ │ │ │ mov r0, fp │ │ │ │ blx 181788 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1bf956 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 437724 │ │ │ │ + bl 4376e4 │ │ │ │ b.n 1bf7b4 │ │ │ │ ldr r2, [pc, #504] @ (1bfb58 ) │ │ │ │ ldr r3, [pc, #440] @ (1bfb1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -91275,15 +91277,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4426b4 │ │ │ │ + b.w 442674 │ │ │ │ ldr r2, [pc, #468] @ (1bfb68 ) │ │ │ │ ldr r3, [pc, #388] @ (1bfb1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -91297,15 +91299,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4426b4 │ │ │ │ + b.w 442674 │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 1bf8b4 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r2, [pc, #416] @ (1bfb78 ) │ │ │ │ @@ -91316,15 +91318,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (1bfb80 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 1bf8dc │ │ │ │ ldr r2, [pc, #388] @ (1bfb84 ) │ │ │ │ ldr r3, [pc, #284] @ (1bfb1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -91343,15 +91345,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (1bfb90 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 1bf956 │ │ │ │ mov r0, r9 │ │ │ │ bl 1bdfc4 │ │ │ │ b.n 1bf956 │ │ │ │ ldr r3, [pc, #328] @ (1bfb94 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -91363,24 +91365,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1bf7fe │ │ │ │ ldr r0, [pc, #312] @ (1bfb9c ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1bf7fe │ │ │ │ cbz r0, 1bfa8a │ │ │ │ bl 1bdfc4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 181788 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 1bf7b4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ b.n 1bf7b4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 181788 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1bfa82 │ │ │ │ b.n 1bf7b4 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ @@ -91393,29 +91395,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (1bfba8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 1bfa40 │ │ │ │ b.n 1bf956 │ │ │ │ ldr r3, [pc, #232] @ (1bfbac ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (1bfbb0 ) │ │ │ │ ldr r1, [pc, #232] @ (1bfbb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, fp │ │ │ │ blx 1816a8 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 1bfa40 │ │ │ │ b.n 1bf956 │ │ │ │ ldr r3, [pc, #204] @ (1bfbb8 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -91423,106 +91425,106 @@ │ │ │ │ ldr r1, [pc, #208] @ (1bfbc0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, fp │ │ │ │ blx 1816a8 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 18132c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 1bfa40 │ │ │ │ b.n 1bf956 │ │ │ │ beq.n 1bfa70 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 1bfa38 │ │ │ │ movs r5, r7 │ │ │ │ - movs r4, #46 @ 0x2e │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #70 @ 0x46 │ │ │ │ + movs r4, #14 │ │ │ │ movs r3, r5 │ │ │ │ ldmia r7!, {r1, r2, r6} │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #10 │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ movs r3, r5 │ │ │ │ - bge.n 1bfb04 │ │ │ │ + bge.n 1bfa94 │ │ │ │ movs r7, r6 │ │ │ │ - ldc2 0, cr0, [sl], #-168 @ 0xffffff58 │ │ │ │ - mcrr2 0, 2, r0, lr, cr10 │ │ │ │ + stc2 0, cr0, [r2], {42} @ 0x2a │ │ │ │ + ldc2 0, cr0, [r6], {42} @ 0x2a │ │ │ │ ldmia r6!, {r2, r5} │ │ │ │ movs r5, r7 │ │ │ │ ldmia r5, {r3, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 1bfad8 │ │ │ │ + bls.n 1bfa68 │ │ │ │ movs r7, r6 │ │ │ │ - movs r1, #170 @ 0xaa │ │ │ │ + movs r1, #114 @ 0x72 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, r7, #6 │ │ │ │ + subs r0, r0, #6 │ │ │ │ movs r3, r5 │ │ │ │ ldmia r5, {r1, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 1bfc54 │ │ │ │ + bls.n 1bfbe4 │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r6, #5 │ │ │ │ + subs r4, r7, #4 │ │ │ │ movs r3, r5 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ movs r3, r5 │ │ │ │ ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 1bfc04 │ │ │ │ + bls.n 1bfb94 │ │ │ │ movs r7, r6 │ │ │ │ - movs r1, #96 @ 0x60 │ │ │ │ + movs r1, #40 @ 0x28 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r7, #4 │ │ │ │ + subs r6, r0, #4 │ │ │ │ movs r3, r5 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ + movs r1, #8 │ │ │ │ movs r3, r5 │ │ │ │ - bls.n 1bfba0 │ │ │ │ + bhi.n 1bfb30 │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r0, #4 │ │ │ │ + subs r4, r1, #3 │ │ │ │ movs r3, r5 │ │ │ │ ldmia r5!, {r2} │ │ │ │ movs r5, r7 │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ + movs r1, #116 @ 0x74 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r1, #3 │ │ │ │ + subs r6, r2, #2 │ │ │ │ movs r3, r5 │ │ │ │ - bhi.n 1bfb20 │ │ │ │ + bhi.n 1bfab0 │ │ │ │ movs r7, r6 │ │ │ │ adds r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #146 @ 0x92 │ │ │ │ + movs r1, #90 @ 0x5a │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #158 @ 0x9e │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, r1, #1 │ │ │ │ + subs r4, r2, #0 │ │ │ │ movs r3, r5 │ │ │ │ - bhi.n 1bfc38 │ │ │ │ + bhi.n 1bfbc8 │ │ │ │ movs r7, r6 │ │ │ │ - bhi.n 1bfc0c │ │ │ │ + bvc.n 1bfb9c │ │ │ │ movs r7, r6 │ │ │ │ - movs r0, #168 @ 0xa8 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + adds r2, r5, #7 │ │ │ │ movs r3, r5 │ │ │ │ - bhi.n 1bfbcc │ │ │ │ + bvc.n 1bfb5c │ │ │ │ movs r7, r6 │ │ │ │ - movs r0, #172 @ 0xac │ │ │ │ + movs r0, #116 @ 0x74 │ │ │ │ movs r3, r5 │ │ │ │ - adds r6, r7, #7 │ │ │ │ + adds r6, r0, #7 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -91534,23 +91536,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 2f9064 │ │ │ │ - bl 2f516c │ │ │ │ + bl 2f9024 │ │ │ │ + bl 2f512c │ │ │ │ ldr r2, [pc, #120] @ (1bfc70 ) │ │ │ │ ldr r1, [pc, #120] @ (1bfc74 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 1bfc16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 1bfbc4 │ │ │ │ mov r0, r6 │ │ │ │ blx 182874 │ │ │ │ @@ -91579,25 +91581,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bhi.n 1bfc70 │ │ │ │ + bvc.n 1bfc00 │ │ │ │ movs r7, r6 │ │ │ │ - sxth r2, r2 │ │ │ │ + cbz r2, 1bfca2 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r3, #15 │ │ │ │ + lsrs r2, r4, #14 │ │ │ │ movs r5, r5 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + subs r6, r5, #7 │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #58 @ 0x3a │ │ │ │ + movs r0, #2 │ │ │ │ movs r3, r5 │ │ │ │ - movs r0, #24 │ │ │ │ + subs r0, r4, #7 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001bfc7c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -91610,26 +91612,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2fc14c │ │ │ │ + bl 2fc10c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (1bfd40 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (1bfd44 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #140] @ (1bfd48 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1bfcf0 │ │ │ │ ldr r1, [pc, #132] @ (1bfd4c ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 182158 │ │ │ │ @@ -91649,15 +91651,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (1bfd54 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -91666,52 +91668,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (1bfd5c ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1bfd06 │ │ │ │ nop │ │ │ │ ldmia r2!, {r1, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #12 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ movs r5, r5 │ │ │ │ - cbz r4, 1bfd54 │ │ │ │ + cbz r4, 1bfd46 │ │ │ │ movs r2, r5 │ │ │ │ - bvc.n 1bfdac │ │ │ │ + bvs.n 1bfd3c │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, r2, #6 │ │ │ │ + subs r0, r3, #5 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, r3, #7 │ │ │ │ + subs r0, r4, #6 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, r5, #5 │ │ │ │ + subs r2, r6, #4 │ │ │ │ movs r3, r5 │ │ │ │ - subs r2, r3, #5 │ │ │ │ + subs r2, r4, #4 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, r1, #6 │ │ │ │ + subs r4, r2, #5 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, r6, #4 │ │ │ │ + subs r0, r7, #3 │ │ │ │ movs r3, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1bfd70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ strb r6, [r0, #0] │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #8] @ (1bfd80 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ nop │ │ │ │ ldr r2, [r7, #124] @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -91815,29 +91817,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r3, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 1bff10 │ │ │ │ + bpl.n 1bfea0 │ │ │ │ movs r7, r6 │ │ │ │ bge.n 1bff18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldmia r0!, {r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bpl.n 1bfe48 │ │ │ │ + bpl.n 1bfdd8 │ │ │ │ movs r7, r6 │ │ │ │ - bvs.n 1bfe50 │ │ │ │ + bvs.n 1bfde0 │ │ │ │ movs r7, r6 │ │ │ │ - bpl.n 1bfdd0 │ │ │ │ + bpl.n 1bff60 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r6, #1 │ │ │ │ + subs r2, r7, #0 │ │ │ │ movs r3, r5 │ │ │ │ - subs r0, r0, #2 │ │ │ │ + subs r0, r1, #1 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (1bff78 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -91845,39 +91847,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3b6280 │ │ │ │ + bl 3b6240 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 1bff4a │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 44205c │ │ │ │ + bl 44201c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 3b62d0 │ │ │ │ + bl 3b6290 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 3b6280 │ │ │ │ + bl 3b6240 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -91920,73 +91922,73 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 181488 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 3b6c00 │ │ │ │ + bl 3b6bc0 │ │ │ │ ldr r1, [pc, #124] @ (1c002c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ cbz r0, 1bffc6 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (1c0030 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ cbz r0, 1bffe0 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (1c0034 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ cbz r0, 1bfffc │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (1c0038 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ cbz r0, 1c0018 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ movs r3, r5 │ │ │ │ - bics.w r0, sl, #11141120 @ 0xaa0000 │ │ │ │ - str r0, [r2, #124] @ 0x7c │ │ │ │ + and.w r0, r2, #11141120 @ 0xaa0000 │ │ │ │ + str r0, [r3, #120] @ 0x78 │ │ │ │ movs r2, r6 │ │ │ │ - lsls r4, r4, #19 │ │ │ │ + lsls r4, r5, #18 │ │ │ │ movs r2, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1c009c │ │ │ │ sub sp, #12 │ │ │ │ @@ -91994,15 +91996,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (1c00a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w ip, [pc, #60] @ 1c00a8 │ │ │ │ ldr r3, [pc, #60] @ (1c00ac ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (1c00b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (1c00b4 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -92016,19 +92018,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bcc.n 1c0024 │ │ │ │ + bcc.n 1bffb4 │ │ │ │ movs r7, r6 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r0, #2 │ │ │ │ movs r3, r5 │ │ │ │ - add r6, pc, #504 @ (adr r6, 1c02a0 ) │ │ │ │ + add r6, pc, #280 @ (adr r6, 1c01c0 ) │ │ │ │ movs r6, r5 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -92059,15 +92061,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -92093,31 +92095,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (1c0188 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bcs.n 1c0118 │ │ │ │ + bcs.n 1c00a8 │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r5, r6 │ │ │ │ + subs r4, r6, r5 │ │ │ │ movs r3, r5 │ │ │ │ - subs r6, r3, r7 │ │ │ │ + subs r6, r4, r6 │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1c01c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -92125,24 +92127,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (1c01cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1bfec0 │ │ │ │ - bcs.n 1c02a8 │ │ │ │ + bcs.n 1c0238 │ │ │ │ movs r7, r6 │ │ │ │ - subs r2, r2, r5 │ │ │ │ + subs r2, r3, r4 │ │ │ │ movs r3, r5 │ │ │ │ - subs r4, r0, r6 │ │ │ │ + subs r4, r1, r5 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (1c0230 ) │ │ │ │ add r4, pc │ │ │ │ @@ -92156,24 +92158,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ bvs.n 1c02e4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (1c02b0 ) │ │ │ │ @@ -92183,55 +92185,55 @@ │ │ │ │ ldr r1, [pc, #108] @ (1c02b8 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 441e04 │ │ │ │ + bl 441dc4 │ │ │ │ ldr r1, [pc, #80] @ (1c02bc ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #56] @ (1c02c0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 1c01fc │ │ │ │ + b.n 1c018c │ │ │ │ movs r2, r5 │ │ │ │ - bne.n 1c024c │ │ │ │ + bne.n 1c01dc │ │ │ │ movs r7, r6 │ │ │ │ - ands.w r0, r4, sl, asr #32 │ │ │ │ - b.n 1c01f4 │ │ │ │ + ldrd r0, r0, [ip, #168] @ 0xa8 │ │ │ │ + b.n 1c0184 │ │ │ │ movs r2, r5 │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92244,15 +92246,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (1c0350 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ bl 1b90fc │ │ │ │ cbz r0, 1c0332 │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -92276,19 +92278,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bne.n 1c03c0 │ │ │ │ + bne.n 1c0350 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0194 │ │ │ │ + b.n 1c0124 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0160 │ │ │ │ + b.n 1c00f0 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (1c04c4 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -92297,15 +92299,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (1c04cc ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 1c04b0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 181b48 │ │ │ │ @@ -92415,23 +92417,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (1c04d0 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (1c04d4 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - beq.n 1c041c │ │ │ │ + beq.n 1c05ac │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c01c4 │ │ │ │ + b.n 1c0154 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c01f0 │ │ │ │ + b.n 1c0180 │ │ │ │ movs r2, r5 │ │ │ │ - adds r4, r0, r1 │ │ │ │ + adds r4, r1, r0 │ │ │ │ movs r3, r5 │ │ │ │ - adds r2, r0, r2 │ │ │ │ + adds r2, r1, r1 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -92452,15 +92454,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 1c0592 │ │ │ │ @@ -92481,15 +92483,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -92504,33 +92506,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - b.n 1bfef8 │ │ │ │ + b.n 1bfe88 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1, r7} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1bfefc │ │ │ │ + b.n 1bfe8c │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -92564,15 +92566,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (1c07d4 ) │ │ │ │ ldr r7, [pc, #404] @ (1c07d8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c0768 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -92591,37 +92593,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1c0784 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c073e │ │ │ │ ldr r0, [pc, #348] @ (1c07e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r3, [pc, #344] @ (1c07e4 ) │ │ │ │ ldr r2, [pc, #344] @ (1c07e8 ) │ │ │ │ ldr r1, [pc, #348] @ (1c07ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (1c07f0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (1c07f4 ) │ │ │ │ ldr r1, [pc, #332] @ (1c07f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1b7e48 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -92643,15 +92645,15 @@ │ │ │ │ blx 1814fc │ │ │ │ mov r4, r0 │ │ │ │ blx 182874 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b6178 │ │ │ │ + bl 3b6138 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -92666,24 +92668,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1c07aa │ │ │ │ ldr r4, [pc, #192] @ (1c0800 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r3, [pc, #176] @ (1c0804 ) │ │ │ │ ldr r2, [pc, #180] @ (1c0808 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1c06a2 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c065a │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -92703,71 +92705,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1c067e │ │ │ │ ldr r0, [pc, #116] @ (1c0814 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c067e │ │ │ │ ldr r3, [pc, #96] @ (1c080c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c073e │ │ │ │ ldr r3, [pc, #88] @ (1c0810 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c073e │ │ │ │ ldr r0, [pc, #88] @ (1c0818 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c073e │ │ │ │ nop │ │ │ │ - ldmia r5, {r3, r5, r6, r7} │ │ │ │ + ldmia r5, {r4, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ - asrs r0, r1, #27 │ │ │ │ + asrs r0, r2, #26 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r0, r6, #27 │ │ │ │ + asrs r0, r7, #26 │ │ │ │ movs r3, r5 │ │ │ │ stmia r0!, {r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1c052c │ │ │ │ + b.n 1c04bc │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r5!, {r3, r7} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0ea4 │ │ │ │ + b.n 1c0e34 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0390 │ │ │ │ + b.n 1c0320 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0e80 │ │ │ │ + b.n 1c0e10 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0eac │ │ │ │ + b.n 1c0e3c │ │ │ │ movs r2, r5 │ │ │ │ - asrs r0, r1, #26 │ │ │ │ + asrs r0, r2, #25 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1c0244 │ │ │ │ + b.n 1c01d4 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r4!, {r1, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3, r7} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0d38 │ │ │ │ + b.n 1c0cc8 │ │ │ │ movs r2, r5 │ │ │ │ movs r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #23 │ │ │ │ + asrs r2, r1, #22 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r2, r4, #22 │ │ │ │ + asrs r2, r5, #21 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (1c094c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -92776,15 +92778,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (1c0954 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 1c08f6 │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 1c08b6 │ │ │ │ @@ -92828,15 +92830,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (1c0960 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 1b8934 │ │ │ │ @@ -92861,45 +92863,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (1c096c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 1b88e4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r2, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0cc8 │ │ │ │ + b.n 1c0c58 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c01ac │ │ │ │ + b.n 1c113c │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r3, {r1, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r5} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0bc0 │ │ │ │ + b.n 1c0b50 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0bec │ │ │ │ + b.n 1c0b7c │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r3!, {} │ │ │ │ + ldmia r2!, {r3, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c0b18 │ │ │ │ + b.n 1c0aa8 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0b44 │ │ │ │ + b.n 1c0ad4 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (1c0aa8 ) │ │ │ │ @@ -92920,15 +92922,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -92951,15 +92953,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (1c0abc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 1bfd84 │ │ │ │ ldr r2, [pc, #152] @ (1c0ac0 ) │ │ │ │ @@ -93002,15 +93004,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 1bfd84 │ │ │ │ b.n 1c0a24 │ │ │ │ @@ -93018,29 +93020,29 @@ │ │ │ │ nop │ │ │ │ pop {r2, r3, r4, r5, r6, pc} │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r3, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r4} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - svc 234 @ 0xea │ │ │ │ + svc 178 @ 0xb2 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0ac0 │ │ │ │ + svc 200 @ 0xc8 │ │ │ │ movs r2, r5 │ │ │ │ pop {r2, r3, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ pop {r1, r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1!, {r2, r3, r4, r7} │ │ │ │ + ldmia r1!, {r2, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - svc 112 @ 0x70 │ │ │ │ + svc 56 @ 0x38 │ │ │ │ movs r2, r5 │ │ │ │ - svc 132 @ 0x84 │ │ │ │ + svc 76 @ 0x4c │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (1c0ca8 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -93058,15 +93060,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ bl 1b98ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c0c96 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -93079,15 +93081,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 181b48 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 183a28 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -93133,15 +93135,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 1bfd84 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -93167,15 +93169,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (1c0cd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 181b48 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 183a28 │ │ │ │ movs r2, #0 │ │ │ │ @@ -93210,37 +93212,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ pop {r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - udf #250 @ 0xfa │ │ │ │ + udf #194 @ 0xc2 │ │ │ │ movs r2, r5 │ │ │ │ - svc 14 │ │ │ │ + udf #214 @ 0xd6 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r1!, {r2, r3, r4} │ │ │ │ + ldmia r0!, {r2, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r0!, {r1, r2, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5} │ │ │ │ movs r7, r6 │ │ │ │ - udf #52 @ 0x34 │ │ │ │ + ble.n 1c0cbc │ │ │ │ movs r2, r5 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + ble.n 1c0cb4 │ │ │ │ movs r2, r5 │ │ │ │ - stmia r7!, {r1, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ - ble.n 1c0c40 │ │ │ │ + ble.n 1c0bd0 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1c0c6c │ │ │ │ + ble.n 1c0bfc │ │ │ │ movs r2, r5 │ │ │ │ hlt 0x001c │ │ │ │ movs r5, r7 │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + asrs r0, r5, #32 │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (1c0d3c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -93250,42 +93252,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #60] @ (1c0d48 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 1c0d22 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 1c0ad4 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ bl 1c0354 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 1c0ad4 │ │ │ │ - svc 112 @ 0x70 │ │ │ │ + svc 56 @ 0x38 │ │ │ │ movs r2, r5 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - bgt.n 1c0d2c │ │ │ │ + bgt.n 1c0cbc │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c0d80 │ │ │ │ + svc 226 @ 0xe2 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (1c0f3c ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -93320,15 +93322,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 1c0dfc │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -93387,15 +93389,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 1b98ec │ │ │ │ @@ -93417,15 +93419,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 182270 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -93467,23 +93469,23 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ cbnz r0, 1c0f68 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8fc │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r7} │ │ │ │ movs r7, r6 │ │ │ │ - blt.n 1c0e74 │ │ │ │ + blt.n 1c1004 │ │ │ │ movs r2, r5 │ │ │ │ - blt.n 1c0ea4 │ │ │ │ + blt.n 1c1034 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r4, r1, #23 │ │ │ │ + lsrs r4, r2, #22 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + lsrs r2, r4, #22 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 1c1990 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -93497,15 +93499,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 1c199c │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -93722,15 +93724,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 1c12ea │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -93814,15 +93816,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 1c19ac │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 1b9454 │ │ │ │ mov r0, r9 │ │ │ │ @@ -93854,15 +93856,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c0fea │ │ │ │ ldr.w r0, [pc, #1676] @ 1c19b8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c0fea │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -93996,15 +93998,15 @@ │ │ │ │ blx 1814fc │ │ │ │ mov r6, r0 │ │ │ │ blx 182874 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 3b62d0 │ │ │ │ + bl 3b6290 │ │ │ │ b.n 1c0fec │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -94267,22 +94269,22 @@ │ │ │ │ bpl.w 1c1120 │ │ │ │ ldr r0, [pc, #536] @ (1c19c4 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c1120 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (1c19c8 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 3b62d0 │ │ │ │ + bl 3b6290 │ │ │ │ b.n 1c0fea │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 1c0fea │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -94338,15 +94340,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -94379,15 +94381,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -94445,43 +94447,43 @@ │ │ │ │ bgt.w 1c0fea │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 1c196c │ │ │ │ b.w 1c0fea │ │ │ │ - stmia r4!, {r1, r5, r7} │ │ │ │ + stmia r4!, {r1, r3, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r7, #21 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r6, #21 │ │ │ │ + lsrs r6, r7, #20 │ │ │ │ movs r3, r5 │ │ │ │ @ instruction: 0xb774 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r5} │ │ │ │ movs r7, r6 │ │ │ │ - bvc.n 1c1a24 │ │ │ │ + bvc.n 1c19b4 │ │ │ │ movs r2, r5 │ │ │ │ - bvc.n 1c1a50 │ │ │ │ + bvc.n 1c19e0 │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #10 │ │ │ │ + lsrs r2, r7, #9 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r4, r0, #5 │ │ │ │ + lsrs r4, r1, #4 │ │ │ │ movs r3, r5 │ │ │ │ adds r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #23 │ │ │ │ + lsls r4, r4, #22 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001c19cc : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 1c19d4 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -94527,22 +94529,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1c1ba8 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ mov r0, r4 │ │ │ │ bl 1bfec0 │ │ │ │ b.n 1c1a8e │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 1c1a88 │ │ │ │ @@ -94661,40 +94663,40 @@ │ │ │ │ beq.n 1c1bbe │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3b6178 │ │ │ │ + bl 3b6138 │ │ │ │ b.n 1c1a46 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 1c1a46 │ │ │ │ ldr r1, [pc, #48] @ (1c1bf0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 3b6178 │ │ │ │ + bl 3b6138 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 1c1a40 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #456 @ 0x1c8 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1c16cc │ │ │ │ + b.n 1c165c │ │ │ │ movs r0, r6 │ │ │ │ │ │ │ │ 001c1bf4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94710,24 +94712,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ pop {r2, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 001c1c58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -94739,47 +94741,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (1c1c9c ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1b8998 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7a8 │ │ │ │ + @ instruction: 0xb770 │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r5, {r2, r4, r5, r6} │ │ │ │ + ldmia r5, {r2, r3, r4, r5} │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r5!, {r1, r3, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6} │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c1ca0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (1c1cd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f92e0 │ │ │ │ + bl 2f92a0 │ │ │ │ cbz r0, 1c1cc6 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (1c1cd8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 2f8c24 │ │ │ │ - lsls r4, r0, #2 │ │ │ │ + b.w 2f8be4 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ movs r3, r5 │ │ │ │ str r4, [r4, r2] │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94789,29 +94791,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (1c1d20 ) │ │ │ │ ldr r1, [pc, #44] @ (1c1d24 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r0, r7, #4 │ │ │ │ + lsls r0, r0, #4 │ │ │ │ movs r3, r5 │ │ │ │ - ldmia r0!, {r1, r2, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3} │ │ │ │ movs r7, r6 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r4, #3 │ │ │ │ movs r3, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -94825,18 +94827,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (1c1d68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ blx 183340 │ │ │ │ nop │ │ │ │ - lsls r0, r6, #3 │ │ │ │ + lsls r0, r7, #2 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001c1d6c : │ │ │ │ ldr r3, [pc, #48] @ (1c1da0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 1c1d76 │ │ │ │ @@ -94856,15 +94858,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 1c15f8 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (1c1dac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ str r2, [r0, r2] │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 1c1e1c │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 1c1e0e │ │ │ │ @@ -94952,15 +94954,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 1bcd9c │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 1c1df2 │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r7!, {r1} │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -94969,41 +94971,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 181488 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 3b6c00 │ │ │ │ + bl 3b6bc0 │ │ │ │ ldr r1, [pc, #52] @ (1c1efc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ ldr r1, [pc, #40] @ (1c1f00 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r5, #9 │ │ │ │ + lsls r4, r6, #8 │ │ │ │ movs r3, r5 │ │ │ │ - lsls r6, r2, #13 │ │ │ │ + lsls r6, r3, #12 │ │ │ │ movs r3, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1c1f64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -95011,15 +95013,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (1c1f6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w ip, [pc, #60] @ 1c1f70 │ │ │ │ ldr r3, [pc, #60] @ (1c1f74 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (1c1f78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (1c1f7c ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -95034,18 +95036,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r6!, {r1, r6} │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ movs r7, r6 │ │ │ │ - ldc2l 0, cr0, [r4, #168]! @ 0xa8 │ │ │ │ - strh r6, [r6, #60] @ 0x3c │ │ │ │ + ldc2 0, cr0, [ip, #168]! @ 0xa8 │ │ │ │ + strh r6, [r7, #58] @ 0x3a │ │ │ │ movs r6, r5 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -95103,26 +95105,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (1c202c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c1fa0 │ │ │ │ ldr r0, [pc, #24] @ (1c2030 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c1fa0 │ │ │ │ nop │ │ │ │ add r7, pc, #432 @ (adr r7, 1c21d4 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 5, cr0, cr2, cr10, {1} │ │ │ │ + cdp2 0, 1, cr0, cr10, cr10, {1} │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c20c4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -95139,33 +95141,33 @@ │ │ │ │ b.n 1c208c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 3b62d0 │ │ │ │ + bl 3b6290 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 1826e0 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 1c20ae │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ - bl 3b6280 │ │ │ │ + bl 2f9024 │ │ │ │ + bl 3b6240 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 1c2062 │ │ │ │ @@ -95180,18 +95182,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - stmia r5!, {r3} │ │ │ │ + stmia r4!, {r4, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - ldc2 0, cr0, [lr], #168 @ 0xa8 │ │ │ │ - strh r2, [r0, #52] @ 0x34 │ │ │ │ + stc2 0, cr0, [r6], {42} @ 0x2a │ │ │ │ + strh r2, [r1, #50] @ 0x32 │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -95287,19 +95289,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (1c2210 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c2134 │ │ │ │ ldr r0, [pc, #64] @ (1c2214 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c2134 │ │ │ │ ldr r0, [pc, #56] @ (1c2218 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 1c2186 │ │ │ │ ldr r1, [pc, #52] @ (1c221c ) │ │ │ │ add r1, pc │ │ │ │ b.n 1c212a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #16 @ (adr r6, 1c2204 ) │ │ │ │ movs r5, r7 │ │ │ │ @@ -95309,22 +95311,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #40] @ (1c2228 ) │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #488 @ (adr r5, 1c23f0 ) │ │ │ │ movs r5, r7 │ │ │ │ - stc2l 0, cr0, [ip], {42} @ 0x2a │ │ │ │ + ldc2 0, cr0, [r4], {42} @ 0x2a │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r0], #168 @ 0xa8 │ │ │ │ - ldc2 0, cr0, [lr], #168 @ 0xa8 │ │ │ │ - ldc2 0, cr0, [r8], {42} @ 0x2a │ │ │ │ + ldc2l 0, cr0, [r8], #-168 @ 0xffffff58 │ │ │ │ + stc2 0, cr0, [r6], {42} @ 0x2a │ │ │ │ + stc2l 0, cr0, [r0], #-168 @ 0xffffff58 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r0, #28 │ │ │ │ @@ -95651,15 +95653,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c24d8 │ │ │ │ ldr r0, [pc, #804] @ (1c2898 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1c24d8 │ │ │ │ ldr r3, [pc, #792] @ (1c289c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -95668,15 +95670,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1c2442 │ │ │ │ ldr r0, [pc, #772] @ (1c28a0 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 1c2442 │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 1c2712 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -95855,15 +95857,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1c26a8 │ │ │ │ ldr r1, [pc, #316] @ (1c28c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (1c28cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 1c26c8 │ │ │ │ ldr r2, [pc, #296] @ (1c28c4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1c26c8 │ │ │ │ @@ -95881,15 +95883,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (1c2894 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1c2642 │ │ │ │ ldr r0, [pc, #264] @ (1c28d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c2642 │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 1b7130 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -95916,15 +95918,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1c2760 │ │ │ │ ldr r0, [pc, #192] @ (1c28dc ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c2760 │ │ │ │ bl 1b6f00 │ │ │ │ b.n 1c2760 │ │ │ │ ldr.w sl, [pc, #180] @ 1c28e0 │ │ │ │ add sl, pc │ │ │ │ b.n 1c27fe │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -95942,64 +95944,64 @@ │ │ │ │ ldr r3, [pc, #60] @ (1c2894 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c27e6 │ │ │ │ ldr r0, [pc, #132] @ (1c28e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c27e6 │ │ │ │ nop │ │ │ │ add r3, pc, #40 @ (adr r3, 1c2898 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (1c2880 ) │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #456] @ (1c2a44 ) │ │ │ │ movs r4, r7 │ │ │ │ - vst1.8 {d16[1]}, [r2], sl │ │ │ │ - vst1.8 {d16[1]}, [r8], sl │ │ │ │ + vst1.8 {d0[1]}, [sl], sl │ │ │ │ + ldrsb.w r0, [r0, #42] @ 0x2a │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - ldrsh.w r0, [r2, sl, lsl #2] │ │ │ │ + ldr??.w r0, [sl, #42] @ 0x2a │ │ │ │ adds r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - vld4.8 {d16-d19}, [ip :128], sl │ │ │ │ + ldrsh.w r0, [r4, sl, lsl #2] │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.8 {d0-d3}, [r0 :128], sl │ │ │ │ - strh.w r0, [ip, #42] @ 0x2a │ │ │ │ - @ instruction: 0xfbfa002a │ │ │ │ + str??.w r0, [r8, #42] @ 0x2a │ │ │ │ + ldr??.w r0, [r4, sl, lsl #2] │ │ │ │ + @ instruction: 0xfbc2002a │ │ │ │ @ instruction: 0x478e │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf7e2002a │ │ │ │ - bkpt 0x0044 │ │ │ │ + @ instruction: 0xf7aa002a │ │ │ │ + bkpt 0x000c │ │ │ │ movs r7, r6 │ │ │ │ - strb.w r0, [r4, #42] @ 0x2a │ │ │ │ + str.w r0, [ip, sl, lsl #2] │ │ │ │ mov ip, pc │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf73e002a │ │ │ │ + @ instruction: 0xf706002a │ │ │ │ adds r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6f4002a │ │ │ │ - @ instruction: 0xf7d4002a │ │ │ │ + @ instruction: 0xf6bc002a │ │ │ │ + @ instruction: 0xf79c002a │ │ │ │ asrs r0, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf73a002a │ │ │ │ + @ instruction: 0xf702002a │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf710002a │ │ │ │ - @ instruction: 0xf652002a │ │ │ │ + @ instruction: 0xf6d8002a │ │ │ │ + @ instruction: 0xf61a002a │ │ │ │ subs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf722002a │ │ │ │ + @ instruction: 0xf6ea002a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -96020,22 +96022,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (1c2a68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 1c290a │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3b611c │ │ │ │ + b.w 3b60dc │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -96143,18 +96145,18 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 1c29a6 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1c2a2a │ │ │ │ b.n 1c29d6 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1} │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf3ec002a │ │ │ │ - ldrb r2, [r6, #22] │ │ │ │ + @ instruction: 0xf3b4002a │ │ │ │ + ldrb r2, [r7, #21] │ │ │ │ movs r6, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (1c2c24 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -96166,15 +96168,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 1c2c30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1c2b1a │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -96289,118 +96291,118 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (1c2c38 ) │ │ │ │ ldr r0, [pc, #132] @ (1c2c3c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c2b8a │ │ │ │ b.n 1c2b8e │ │ │ │ ldr r1, [pc, #112] @ (1c2c40 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (1c2c44 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 1c2b94 │ │ │ │ ldr r3, [pc, #100] @ (1c2c48 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c2b3c │ │ │ │ ldr r3, [pc, #92] @ (1c2c4c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c2b3c │ │ │ │ ldr r0, [pc, #84] @ (1c2c50 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 1c2b3c │ │ │ │ mov r0, r5 │ │ │ │ bl 1c23e0 │ │ │ │ b.n 1c2b94 │ │ │ │ ldr r3, [pc, #68] @ (1c2c54 ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (1c2c58 ) │ │ │ │ ldr r0, [pc, #68] @ (1c2c5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - revsh r2, r3 │ │ │ │ + hlt 0x0022 │ │ │ │ movs r7, r6 │ │ │ │ - adds.w r0, r4, #11141120 @ 0xaa0000 │ │ │ │ - @ instruction: 0xf522002a │ │ │ │ + @ instruction: 0xf4dc002a │ │ │ │ + @ instruction: 0xf4ea002a │ │ │ │ ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 1c2c66 │ │ │ │ + cbnz r0, 1c2c58 │ │ │ │ movs r7, r6 │ │ │ │ - orn r0, r2, #11141120 @ 0xaa0000 │ │ │ │ - cbnz r4, 1c2c66 │ │ │ │ + bic.w r0, sl, #11141120 @ 0xaa0000 │ │ │ │ + cbnz r4, 1c2c58 │ │ │ │ movs r7, r6 │ │ │ │ - bic.w r0, r4, #11141120 @ 0xaa0000 │ │ │ │ + @ instruction: 0xf3ec002a │ │ │ │ adds r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3e4002a │ │ │ │ - cbnz r0, 1c2c6a │ │ │ │ + @ instruction: 0xf3ac002a │ │ │ │ + cbnz r0, 1c2c5c │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf38a002a │ │ │ │ - @ instruction: 0xf3ae002a │ │ │ │ + @ instruction: 0xf352002a │ │ │ │ + @ instruction: 0xf376002a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1c2c98 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (1c2c9c ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (1c2ca0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1c2034 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8e6 │ │ │ │ + @ instruction: 0xb8ae │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf324002a │ │ │ │ - @ instruction: 0xf332002a │ │ │ │ + @ instruction: 0xf2ec002a │ │ │ │ + @ instruction: 0xf2fa002a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 1c2d08 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #80] @ (1c2d0c ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (1c2d10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 182f94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (1c2d14 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -96414,18 +96416,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb8a2 │ │ │ │ + @ instruction: 0xb86a │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf2e0002a │ │ │ │ - @ instruction: 0xf2ea002a │ │ │ │ + subw r0, r8, #42 @ 0x2a │ │ │ │ + @ instruction: 0xf2b2002a │ │ │ │ adcs r6, r0 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 1c2d78 │ │ │ │ @@ -96434,15 +96436,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (1c2d80 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ bl 1c1f84 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 1c2d52 │ │ │ │ bl 1bc2c8 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -96455,18 +96457,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb82e │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf26c002a │ │ │ │ - @ instruction: 0xf27a002a │ │ │ │ + @ instruction: 0xf234002a │ │ │ │ + movw r0, #8234 @ 0x202a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 1c2e30 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -96475,15 +96477,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (1c2e34 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (1c2e38 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 1c2dfe │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -96525,18 +96527,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xb7c4 │ │ │ │ + @ instruction: 0xb78c │ │ │ │ movs r7, r6 │ │ │ │ - addw r0, sl, #42 @ 0x2a │ │ │ │ - @ instruction: 0xf1f8002a │ │ │ │ + rsbs r0, r2, #42 @ 0x2a │ │ │ │ + rsb r0, r0, #42 @ 0x2a │ │ │ │ eors r2, r2 │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 1c2ed4 │ │ │ │ @@ -96545,15 +96547,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (1c2edc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 1c2e7a │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 1c2ea0 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -96586,21 +96588,21 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 1b6d94 │ │ │ │ b.n 1c2e8c │ │ │ │ nop │ │ │ │ - @ instruction: 0xb706 │ │ │ │ + @ instruction: 0xb6ce │ │ │ │ movs r7, r6 │ │ │ │ - adc.w r0, r8, #42 @ 0x2a │ │ │ │ - adcs.w r0, r2, #42 @ 0x2a │ │ │ │ - bics.w r0, lr, #42 @ 0x2a │ │ │ │ + adds.w r0, r0, #42 @ 0x2a │ │ │ │ + adds.w r0, sl, #42 @ 0x2a │ │ │ │ + and.w r0, r6, #42 @ 0x2a │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 582eea │ │ │ │ + bl 582eea │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 1c2fc0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (1c2fc4 ) │ │ │ │ @@ -96610,15 +96612,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (1c2fcc ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #176] @ (1c2fd0 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 1c2f70 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -96635,15 +96637,15 @@ │ │ │ │ cbnz r2, 1c2f9c │ │ │ │ mov r0, r3 │ │ │ │ bl 1c1f84 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3b611c │ │ │ │ + b.w 3b60dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96660,15 +96662,15 @@ │ │ │ │ bpl.n 1c2f28 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (1c2fdc ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 1c2f28 │ │ │ │ ldr r2, [pc, #64] @ (1c2fe0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1c2f48 │ │ │ │ @@ -96676,34 +96678,34 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c2f48 │ │ │ │ ldr r0, [pc, #48] @ (1c2fe4 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 1c2f48 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + @ instruction: 0xb622 │ │ │ │ movs r7, r6 │ │ │ │ - eors.w r0, r8, #42 @ 0x2a │ │ │ │ - @ instruction: 0xf0a6002a │ │ │ │ + orn r0, r0, #42 @ 0x2a │ │ │ │ + orn r0, lr, #42 @ 0x2a │ │ │ │ str r7, [sp, #912] @ 0x390 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0a4002a │ │ │ │ + orn r0, ip, #42 @ 0x2a │ │ │ │ subs r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, ip, #42 @ 0x2a │ │ │ │ + orn r0, r4, #42 @ 0x2a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 1c30d0 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #212] @ (1c30d4 ) │ │ │ │ @@ -96723,15 +96725,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 182f7c │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 1c3078 │ │ │ │ @@ -96752,15 +96754,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (1c30ec ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3011cc │ │ │ │ + bl 30118c │ │ │ │ ldr r2, [pc, #116] @ (1c30f0 ) │ │ │ │ ldr r3, [pc, #96] @ (1c30dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -96785,24 +96787,24 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 1c305a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r4, r6, lr} │ │ │ │ + push {r1, r2, r5, lr} │ │ │ │ movs r7, r6 │ │ │ │ str r6, [sp, #1000] @ 0x3e8 │ │ │ │ movs r5, r7 │ │ │ │ str r6, [sp, #952] @ 0x3b8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s8 q0, d8, d26 │ │ │ │ - vaddl.s16 q0, d2, d26 │ │ │ │ + vhadd.s16 d16, d0, d26 │ │ │ │ + vhadd.s16 d16, d10, d26 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #190 @ 0xbe │ │ │ │ movs r4, r7 │ │ │ │ str r6, [sp, #544] @ 0x220 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -96824,15 +96826,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (1c3210 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 182f7c │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -96865,15 +96867,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 2ffe78 │ │ │ │ + bl 2ffe38 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 1c31f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c314e │ │ │ │ @@ -96905,37 +96907,37 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (1c3224 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 1b6d94 │ │ │ │ b.n 1c317e │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 1c3150 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - push {r2, r4, r6} │ │ │ │ + push {r2, r3, r4} │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #928] @ 0x3a0 │ │ │ │ movs r5, r7 │ │ │ │ - cdp 0, 8, cr0, cr4, cr10, {1} │ │ │ │ - cdp 0, 9, cr0, cr2, cr10, {1} │ │ │ │ + cdp 0, 4, cr0, cr12, cr10, {1} │ │ │ │ + cdp 0, 5, cr0, cr10, cr10, {1} │ │ │ │ str r5, [sp, #704] @ 0x2c0 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, #162 @ 0xa2 │ │ │ │ movs r4, r7 │ │ │ │ - ldc 0, cr0, [lr, #-168] @ 0xffffff58 │ │ │ │ + stcl 0, cr0, [r6], #168 @ 0xa8 │ │ │ │ bl cd222 │ │ │ │ bl 261226 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1c3234 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ subs r5, #254 @ 0xfe │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -96944,44 +96946,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (1c32dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #128] @ (1c32e0 ) │ │ │ │ ldr r3, [pc, #128] @ (1c32e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (1c32e8 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (1c32ec ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (1c32f0 ) │ │ │ │ add r2, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r3, [pc, #120] @ (1c32f4 ) │ │ │ │ ldr r2, [pc, #124] @ (1c32f8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (1c32fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r3, [pc, #112] @ (1c3300 ) │ │ │ │ ldr r2, [pc, #116] @ (1c3304 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (1c3308 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #108] @ (1c330c ) │ │ │ │ ldr r3, [pc, #108] @ (1c3310 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (1c3314 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -96989,57 +96991,57 @@ │ │ │ │ ldr r4, [pc, #104] @ (1c3318 ) │ │ │ │ ldr r2, [pc, #104] @ (1c331c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2fc7c8 │ │ │ │ + bl 2fc788 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cbz r0, 1c3344 │ │ │ │ + cbz r0, 1c3336 │ │ │ │ movs r7, r6 │ │ │ │ - push {r1, r2, r6} │ │ │ │ + push {r1, r2, r3} │ │ │ │ movs r2, r5 │ │ │ │ - push {r1, r2, r3, r4} │ │ │ │ + cbz r6, 1c3358 │ │ │ │ movs r2, r5 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0e8002a │ │ │ │ + @ instruction: 0xf0b0002a │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #512] @ 0x200 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0d6002a │ │ │ │ + eors.w r0, lr, #42 @ 0x2a │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #384] @ 0x180 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ movs r1, r6 │ │ │ │ adds r4, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0ce002a │ │ │ │ + eors.w r0, r6, #42 @ 0x2a │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0b0002a │ │ │ │ + orns r0, r8, #42 @ 0x2a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -97104,15 +97106,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -97131,15 +97133,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 183980 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 1c3538 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 43b7bc │ │ │ │ + bl 43b77c │ │ │ │ cbnz r0, 1c3454 │ │ │ │ ldr r2, [pc, #744] @ (1c3714 ) │ │ │ │ ldr r3, [pc, #728] @ (1c3704 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -97240,15 +97242,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4427cc │ │ │ │ + bl 44278c │ │ │ │ b.n 1c3428 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 182538 <__ioctl_time64@plt+0x4> │ │ │ │ @@ -97261,33 +97263,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (1c3720 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 182090 │ │ │ │ b.n 1c3428 │ │ │ │ ldr r4, [pc, #392] @ (1c3724 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1c3428 │ │ │ │ ldr r1, [pc, #372] @ (1c3728 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 44ffc0 │ │ │ │ + bl 44ff80 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c3646 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (1c372c ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -97306,15 +97308,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (1c3730 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1c3590 │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -97369,76 +97371,76 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (1c373c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1c3590 │ │ │ │ ldr r2, [pc, #132] @ (1c3740 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (1c3744 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (1c3748 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1c3590 │ │ │ │ ldr r2, [pc, #112] @ (1c374c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (1c3750 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (1c3754 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1c3590 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #336] @ 0x150 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s8 q8, d10, d26 │ │ │ │ - sxtb r2, r0 │ │ │ │ + vaddl.s16 q0, d2, d26 │ │ │ │ + sxth r2, r1 │ │ │ │ movs r7, r6 │ │ │ │ - vaddl.s16 q8, d8, d26 │ │ │ │ + vaddl.s32 q0, d0, d26 │ │ │ │ str r2, [sp, #864] @ 0x360 │ │ │ │ movs r5, r7 │ │ │ │ - cdp 0, 13, cr0, cr6, cr10, {1} │ │ │ │ - add sp, #488 @ 0x1e8 │ │ │ │ + cdp 0, 9, cr0, cr14, cr10, {1} │ │ │ │ + add sp, #264 @ 0x108 │ │ │ │ movs r7, r6 │ │ │ │ - ldcl 0, cr0, [sl, #168]! @ 0xa8 │ │ │ │ - cdp 0, 0, cr0, cr0, cr10, {1} │ │ │ │ + stcl 0, cr0, [r2, #168] @ 0xa8 │ │ │ │ + stcl 0, cr0, [r8, #168] @ 0xa8 │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r1, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stcl 0, cr0, [r8, #168] @ 0xa8 │ │ │ │ - stc 0, cr0, [sl, #168] @ 0xa8 │ │ │ │ - add r7, sp, #328 @ 0x148 │ │ │ │ + ldc 0, cr0, [r0, #168] @ 0xa8 │ │ │ │ + ldcl 0, cr0, [r2, #-168] @ 0xffffff58 │ │ │ │ + add r7, sp, #104 @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ - ldcl 0, cr0, [r2], {42} @ 0x2a │ │ │ │ - ldc 0, cr0, [sl, #-168] @ 0xffffff58 │ │ │ │ - add r7, sp, #200 @ 0xc8 │ │ │ │ + ldc 0, cr0, [sl], {42} @ 0x2a │ │ │ │ + stcl 0, cr0, [r2], #168 @ 0xa8 │ │ │ │ + add r6, sp, #1000 @ 0x3e8 │ │ │ │ movs r7, r6 │ │ │ │ - ldc 0, cr0, [r2], #168 @ 0xa8 │ │ │ │ - stc 0, cr0, [r2, #-168]! @ 0xffffff58 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ + ldcl 0, cr0, [sl], #-168 @ 0xffffff58 │ │ │ │ + stcl 0, cr0, [sl], #168 @ 0xa8 │ │ │ │ + add r6, sp, #872 @ 0x368 │ │ │ │ movs r7, r6 │ │ │ │ - ldc 0, cr0, [r2], {42} @ 0x2a │ │ │ │ + mrrc 0, 2, r0, sl, cr10 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (1c3ac4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -97626,15 +97628,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 1832a4 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 44ffc0 │ │ │ │ + bl 44ff80 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 18208c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c37fe │ │ │ │ b.n 1c3934 │ │ │ │ @@ -97754,17 +97756,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 1bcc30 │ │ │ │ b.n 1c3778 │ │ │ │ ldrh r4, [r2, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #632 @ 0x278 │ │ │ │ + add r4, sp, #408 @ 0x198 │ │ │ │ movs r7, r6 │ │ │ │ - add.w r0, sl, sl, asr #32 │ │ │ │ + @ instruction: 0xead2002a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1c3b1c │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -97772,57 +97774,57 @@ │ │ │ │ ldr r1, [pc, #52] @ (1c3b24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ + add r2, sp, #872 @ 0x368 │ │ │ │ movs r7, r6 │ │ │ │ - ldmia.w r0, {r1, r3, r5} │ │ │ │ - stmia.w r2!, {r1, r3, r5} │ │ │ │ + @ instruction: 0xe858002a │ │ │ │ + strd r0, r0, [sl], #-168 @ 0xa8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1c3b6c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (1c3b70 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (1c3b74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #760 @ 0x2f8 │ │ │ │ + add r2, sp, #536 @ 0x218 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xe83c002a │ │ │ │ - strex r0, r0, [lr, #168] @ 0xa8 │ │ │ │ + @ instruction: 0xe804002a │ │ │ │ + @ instruction: 0xe816002a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1c3bbc │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -97830,29 +97832,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (1c3bc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3b9c │ │ │ │ + b.n 1c3b2c │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3bc4 │ │ │ │ + b.n 1c3b54 │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1c3c08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97860,28 +97862,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (1c3c10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3b48 │ │ │ │ + b.n 1c3ad8 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b70 │ │ │ │ + b.n 1c3b00 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1c3c58 │ │ │ │ sub sp, #8 │ │ │ │ @@ -97890,29 +97892,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (1c3c60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r1, sp, #840 @ 0x348 │ │ │ │ + add r1, sp, #616 @ 0x268 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3b00 │ │ │ │ + b.n 1c3a90 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b28 │ │ │ │ + b.n 1c3ab8 │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1c3ca4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97920,28 +97922,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (1c3cac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r1, sp, #296 @ 0x128 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3aac │ │ │ │ + b.n 1c3a3c │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3ad4 │ │ │ │ + b.n 1c3a64 │ │ │ │ movs r2, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1c3ce8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97949,24 +97951,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (1c3cf0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - add r1, sp, #216 @ 0xd8 │ │ │ │ + add r0, sp, #1016 @ 0x3f8 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3a58 │ │ │ │ + b.n 1c39e8 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3a80 │ │ │ │ + b.n 1c3a10 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (1c3d5c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -97974,44 +97976,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (1c3d64 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1c3d48 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 1c3d54 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 44ffc0 │ │ │ │ + bl 44ff80 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 182090 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181784 │ │ │ │ ldr r1, [pc, #16] @ (1c3d68 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 1c3d30 │ │ │ │ - add r0, sp, #976 @ 0x3d0 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3a4c │ │ │ │ + b.n 1c39dc │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3a70 │ │ │ │ + b.n 1c3a00 │ │ │ │ movs r2, r5 │ │ │ │ stmia r4!, {r1, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -98024,15 +98026,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 1c3dbe │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 18366c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -98047,30 +98049,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (1c3df4 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - b.n 1c39ec │ │ │ │ + b.n 1c397c │ │ │ │ movs r2, r5 │ │ │ │ - add r0, sp, #488 @ 0x1e8 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c3a00 │ │ │ │ + b.n 1c3990 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b68 │ │ │ │ + b.n 1c3af8 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c3df8 : │ │ │ │ ldr r3, [pc, #124] @ (1c3e78 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 1c3e12 │ │ │ │ @@ -98108,33 +98110,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (1c3e88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r3!, {r1, r2, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ ldr r6, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 1c3b6c │ │ │ │ + b.n 1c3afc │ │ │ │ movs r2, r5 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 1c3b2c │ │ │ │ + b.n 1c3abc │ │ │ │ movs r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1c3f0e │ │ │ │ @@ -98315,53 +98317,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (1c4070 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - str r0, [r7, r4] │ │ │ │ + str r0, [r0, r4] │ │ │ │ movs r2, r6 │ │ │ │ - lsls r2, r2, #11 │ │ │ │ + lsls r2, r3, #10 │ │ │ │ movs r1, r6 │ │ │ │ - b.n 1c3b30 │ │ │ │ + b.n 1c3ac0 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b28 │ │ │ │ + b.n 1c3ab8 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b28 │ │ │ │ + b.n 1c3ab8 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b28 │ │ │ │ + b.n 1c3ab8 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r5, #48 @ 0x30 │ │ │ │ + cmp r4, #248 @ 0xf8 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r5, #10 │ │ │ │ + lsls r0, r6, #9 │ │ │ │ movs r1, r6 │ │ │ │ - lsls r2, r3, #9 │ │ │ │ + lsls r2, r4, #8 │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xb6f8 │ │ │ │ + @ instruction: 0xb6c0 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 1c3a54 │ │ │ │ - movs r2, r5 │ │ │ │ - b.n 1c3aa4 │ │ │ │ + b.n 1c39e4 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3ab4 │ │ │ │ - movs r2, r5 │ │ │ │ - b.n 1c3b6c │ │ │ │ + b.n 1c3a34 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b84 │ │ │ │ + b.n 1c3a44 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b24 │ │ │ │ + b.n 1c3afc │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3aec │ │ │ │ + b.n 1c3b14 │ │ │ │ movs r2, r5 │ │ │ │ b.n 1c3ab4 │ │ │ │ movs r2, r5 │ │ │ │ b.n 1c3a7c │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c3b5c │ │ │ │ + b.n 1c3a44 │ │ │ │ + movs r2, r5 │ │ │ │ + b.n 1c3a0c │ │ │ │ + movs r2, r5 │ │ │ │ + b.n 1c3aec │ │ │ │ movs r2, r5 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 1c4092 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -98554,26 +98556,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 1c42be │ │ │ │ ldr r2, [pc, #152] @ (1c42c8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #144] @ (1c42cc ) │ │ │ │ ldr r3, [pc, #144] @ (1c42d0 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (1c42d4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -98616,19 +98618,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 183340 │ │ │ │ nop │ │ │ │ strh r2, [r5, #38] @ 0x26 │ │ │ │ movs r5, r7 │ │ │ │ movs r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1c49a0 │ │ │ │ + b.n 1c4930 │ │ │ │ movs r2, r5 │ │ │ │ - add r4, pc, #136 @ (adr r4, 1c435c ) │ │ │ │ + add r3, pc, #936 @ (adr r3, 1c467c ) │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c4978 │ │ │ │ + b.n 1c4908 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (1c4388 ) │ │ │ │ @@ -98640,32 +98642,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 30540c │ │ │ │ + bl 3053cc │ │ │ │ cbz r0, 1c4336 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 181488 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4204 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 1c4360 │ │ │ │ mov r0, r5 │ │ │ │ - bl 422708 │ │ │ │ + bl 4226c8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (1c4390 ) │ │ │ │ ldr r3, [pc, #80] @ (1c438c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -98761,25 +98763,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (1c446c ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c43fc │ │ │ │ strh r6, [r2, #26] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1c4760 │ │ │ │ + b.n 1c46f0 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (1c4534 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -98791,35 +98793,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c4512 │ │ │ │ - bl 30b944 │ │ │ │ + bl 30b904 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c4512 │ │ │ │ movs r0, #20 │ │ │ │ blx 181488 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 30b948 │ │ │ │ + bl 30b908 │ │ │ │ cbz r0, 1c4516 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 30540c │ │ │ │ + bl 3053cc │ │ │ │ cbz r0, 1c44d2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 1c4204 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ mov r0, r5 │ │ │ │ bl 1c3f1c │ │ │ │ blx 18366c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 1c4506 │ │ │ │ ldr r2, [pc, #88] @ (1c453c ) │ │ │ │ @@ -98835,114 +98837,114 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 422618 │ │ │ │ + bl 4225d8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ movs r4, #0 │ │ │ │ b.n 1c44e2 │ │ │ │ ldr r3, [pc, #40] @ (1c4540 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (1c4544 ) │ │ │ │ ldr r1, [pc, #40] @ (1c4548 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1c44d2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strh r6, [r7, #18] │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #16] │ │ │ │ movs r5, r7 │ │ │ │ - add r1, pc, #296 @ (adr r1, 1c466c ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 1c458c ) │ │ │ │ movs r7, r6 │ │ │ │ - b.n 1c47b8 │ │ │ │ + b.n 1c4748 │ │ │ │ movs r2, r5 │ │ │ │ - b.n 1c4638 │ │ │ │ + b.n 1c45c8 │ │ │ │ movs r2, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 1c4596 │ │ │ │ mov r4, r1 │ │ │ │ - bl 30b490 │ │ │ │ + bl 30b450 │ │ │ │ ldr r1, [pc, #128] @ (1c45ec ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 30b4ec │ │ │ │ + bl 30b4ac │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 30b5c8 │ │ │ │ + bl 30b588 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1c45d8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c4572 │ │ │ │ ldr r1, [pc, #100] @ (1c45f0 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 30b6f8 │ │ │ │ + bl 30b6b8 │ │ │ │ cbz r5, 1c45ca │ │ │ │ - bl 30b490 │ │ │ │ + bl 30b450 │ │ │ │ ldr r1, [pc, #84] @ (1c45f4 ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 30b4ec │ │ │ │ + bl 30b4ac │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 30b5c8 │ │ │ │ + bl 30b588 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1c45d8 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1c45a6 │ │ │ │ ldr r1, [pc, #56] @ (1c45f8 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 30b6f8 │ │ │ │ + bl 30b6b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - b.n 1c4808 │ │ │ │ + b.n 1c4798 │ │ │ │ movs r2, r5 │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1c47c0 │ │ │ │ + b.n 1c4750 │ │ │ │ movs r2, r5 │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -99027,15 +99029,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 438aa0 │ │ │ │ + bl 438a60 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1c4846 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -99102,18 +99104,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (1c4888 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ b.n 1c466c │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 1c480e │ │ │ │ ldr r0, [pc, #220] @ (1c488c ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -99136,115 +99138,115 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (1c4898 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1c479c │ │ │ │ ldr r3, [pc, #168] @ (1c489c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (1c48a0 ) │ │ │ │ ldr r1, [pc, #168] @ (1c48a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1c479c │ │ │ │ ldr r3, [pc, #152] @ (1c48a8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (1c48ac ) │ │ │ │ ldr r1, [pc, #152] @ (1c48b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1c479c │ │ │ │ ldr r3, [pc, #136] @ (1c48b4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (1c48b8 ) │ │ │ │ ldr r1, [pc, #136] @ (1c48bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1c479c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (1c48c0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (1c48c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (1c48c8 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1c479c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #6] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 1c4908 │ │ │ │ + b.n 1c4898 │ │ │ │ movs r2, r5 │ │ │ │ strh r4, [r2, #4] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r3, r5] │ │ │ │ + ldrb r0, [r4, r4] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #664] @ 0x298 │ │ │ │ movs r7, r6 │ │ │ │ - svc 16 │ │ │ │ + udf #216 @ 0xd8 │ │ │ │ movs r2, r5 │ │ │ │ - udf #10 │ │ │ │ + ble.n 1c4830 │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r6, [r4, r2] │ │ │ │ + ldrb r6, [r5, r1] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ + ldr r6, [sp, #336] @ 0x150 │ │ │ │ movs r7, r6 │ │ │ │ - svc 90 @ 0x5a │ │ │ │ + svc 34 @ 0x22 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1c4808 │ │ │ │ + ble.n 1c4998 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ movs r7, r6 │ │ │ │ - udf #224 @ 0xe0 │ │ │ │ + udf #168 @ 0xa8 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1c47dc │ │ │ │ + ble.n 1c496c │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [sp, #328] @ 0x148 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ - udf #224 @ 0xe0 │ │ │ │ + udf #168 @ 0xa8 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1c49b0 │ │ │ │ + ble.n 1c4940 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ movs r7, r6 │ │ │ │ - udf #144 @ 0x90 │ │ │ │ + udf #88 @ 0x58 │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1c4984 │ │ │ │ + ble.n 1c4914 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [sp, #96] @ 0x60 │ │ │ │ + ldr r5, [sp, #896] @ 0x380 │ │ │ │ movs r7, r6 │ │ │ │ - udf #198 @ 0xc6 │ │ │ │ + udf #142 @ 0x8e │ │ │ │ movs r2, r5 │ │ │ │ - ble.n 1c4950 │ │ │ │ + ble.n 1c48e0 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -99275,20 +99277,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (1c49b4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ ldr r1, [pc, #136] @ (1c49b8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 1c498a │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 1c4954 │ │ │ │ cbz r5, 1c4960 │ │ │ │ @@ -99310,82 +99312,82 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 1c48fe │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 1c48fe │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r3, [pc, #40] @ (1c49bc ) │ │ │ │ ldr r2, [pc, #44] @ (1c49c0 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (1c49c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1c4900 │ │ │ │ - udf #50 @ 0x32 │ │ │ │ + ble.n 1c49ac │ │ │ │ movs r2, r5 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + ble.n 1c49ac │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ + ldr r4, [sp, #608] @ 0x260 │ │ │ │ movs r7, r6 │ │ │ │ - ble.n 1c4974 │ │ │ │ + ble.n 1c4904 │ │ │ │ movs r2, r5 │ │ │ │ - blt.n 1c49c4 │ │ │ │ + blt.n 1c4954 │ │ │ │ movs r2, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 1c49e6 │ │ │ │ - bl 30b928 │ │ │ │ + bl 30b8e8 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 1c49f8 │ │ │ │ - bl 30b928 │ │ │ │ + bl 30b8e8 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 1c4a1c │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 1c4a2c │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 1c4a6e │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 1c4a4e │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -99399,15 +99401,15 @@ │ │ │ │ bl 1bb094 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 1c4a3e │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1c4a84 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 443cc0 │ │ │ │ + b.w 443c80 │ │ │ │ @ instruction: 0xb76e │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 1c4a98 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99438,19 +99440,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1c4af0 ) │ │ │ │ ldr r0, [pc, #20] @ (1c4af4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #544] @ 0x220 │ │ │ │ + ldr r3, [sp, #320] @ 0x140 │ │ │ │ movs r7, r6 │ │ │ │ - bge.n 1c4a68 │ │ │ │ + bge.n 1c49f8 │ │ │ │ movs r2, r5 │ │ │ │ - bgt.n 1c4a54 │ │ │ │ + bgt.n 1c4be4 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (1c4bdc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -99467,15 +99469,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 1c4b5c │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 1c4b3c │ │ │ │ - bl 314ef8 │ │ │ │ + bl 314eb8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 1c4b4e │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 1c4b4e │ │ │ │ blx 18366c │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -99489,30 +99491,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 181488 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 30541c │ │ │ │ + bl 3053dc │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1c4b8c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 1c4204 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c4b26 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 422654 │ │ │ │ + bl 422614 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c4b5c │ │ │ │ ldr r2, [pc, #52] @ (1c4be4 ) │ │ │ │ ldr r3, [pc, #44] @ (1c4be0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -99601,15 +99603,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 441290 │ │ │ │ + bl 441250 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 1c4c92 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99728,15 +99730,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1c4e32 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 3097bc │ │ │ │ + bl 30977c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -99770,26 +99772,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c4dd6 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (1c4e7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c4dd6 │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #4] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 1c4f14 │ │ │ │ + bls.n 1c4ea4 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (1c4f34 ) │ │ │ │ @@ -99801,26 +99803,26 @@ │ │ │ │ beq.n 1c4ec2 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1c4f08 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (1c4f38 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1c4f0e │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 1c4ec2 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c4db8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -99840,15 +99842,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1c4eb8 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (1c4f44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c4eb8 │ │ │ │ ldr r0, [pc, #60] @ (1c4f48 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1c4eb0 │ │ │ │ ldr r3, [pc, #60] @ (1c4f4c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -99860,32 +99862,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1c4eb8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (1c4f50 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c4eb8 │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #1] │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 1c4f48 │ │ │ │ + bhi.n 1c4ed8 │ │ │ │ movs r2, r5 │ │ │ │ - bhi.n 1c4f28 │ │ │ │ + bhi.n 1c4eb8 │ │ │ │ movs r2, r5 │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 1c4f60 │ │ │ │ + bhi.n 1c4ef0 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (1c50c8 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -99907,15 +99909,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c5026 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 3096b8 │ │ │ │ + bl 309678 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 1c504c │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 1c4fbc │ │ │ │ @@ -99924,15 +99926,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 455930 │ │ │ │ + bl 4558f0 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 1c4fe2 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 1c5058 │ │ │ │ cbnz r3, 1c4ffe │ │ │ │ @@ -99942,15 +99944,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (1c50d4 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 309914 │ │ │ │ + bl 3098d4 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (1c50d8 ) │ │ │ │ ldr r3, [pc, #204] @ (1c50d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -99967,15 +99969,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1c4f94 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 3096b8 │ │ │ │ + bl 309678 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 1c504c │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 1c4faa │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -99998,15 +100000,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c4fe2 │ │ │ │ ldr r0, [pc, #112] @ (1c50e8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c4ffe │ │ │ │ b.n 1c4fe4 │ │ │ │ blx 181a70 │ │ │ │ b.n 1c4fea │ │ │ │ ldr r2, [pc, #72] @ (1c50dc ) │ │ │ │ @@ -100025,15 +100027,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 1c4fba │ │ │ │ ldr r0, [pc, #60] @ (1c50f0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1c4fba │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r3, #30] │ │ │ │ movs r5, r7 │ │ │ │ strb r0, [r2, #30] │ │ │ │ @@ -100046,19 +100048,19 @@ │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 1c5184 │ │ │ │ + bhi.n 1c5114 │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 1c5070 │ │ │ │ + bvc.n 1c5000 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 1c565c │ │ │ │ @@ -100084,28 +100086,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 1bd2b8 │ │ │ │ ldr.w r7, [pc, #1308] @ 1c5660 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c5314 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 1c5664 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 1c5668 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 1bd288 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -100551,15 +100553,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c5410 │ │ │ │ ldr r0, [pc, #188] @ (1c5678 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c5410 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 1bd288 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1c53ac │ │ │ │ @@ -100577,70 +100579,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 1c5476 │ │ │ │ ldr r0, [pc, #128] @ (1c5680 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c5476 │ │ │ │ ldr r3, [pc, #100] @ (1c5670 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c5410 │ │ │ │ ldr r3, [pc, #88] @ (1c5674 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1c5410 │ │ │ │ ldr r0, [pc, #92] @ (1c5684 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c5410 │ │ │ │ ldr r3, [pc, #72] @ (1c567c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c5476 │ │ │ │ ldr r3, [pc, #48] @ (1c5674 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c5476 │ │ │ │ ldr r0, [pc, #56] @ (1c5688 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c5476 │ │ │ │ nop │ │ │ │ strb r4, [r6, #23] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #552] @ 0x228 │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ movs r2, r5 │ │ │ │ - str r4, [sp, #1008] @ 0x3f0 │ │ │ │ + str r4, [sp, #784] @ 0x310 │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 1c558c │ │ │ │ + bcc.n 1c571c │ │ │ │ movs r2, r5 │ │ │ │ movs r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 1c56d0 │ │ │ │ + bcs.n 1c5660 │ │ │ │ movs r2, r5 │ │ │ │ - bcc.n 1c56bc │ │ │ │ + bcs.n 1c564c │ │ │ │ movs r2, r5 │ │ │ │ - bcs.n 1c5638 │ │ │ │ + bcs.n 1c55c8 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (1c5738 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -100665,15 +100667,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1babcc │ │ │ │ ldr r2, [pc, #100] @ (1c573c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r2, [pc, #92] @ (1c5740 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1c5712 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -100700,27 +100702,27 @@ │ │ │ │ bpl.n 1c56ea │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (1c574c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c56ea │ │ │ │ strb r6, [r3, #1] │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 1c57b0 │ │ │ │ + bne.n 1c5740 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c5750 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -100735,21 +100737,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 1c5786 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 1c5786 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 30b944 │ │ │ │ + bl 30b904 │ │ │ │ cbnz r0, 1c57a6 │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -100760,46 +100762,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 1c4af8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 30b960 │ │ │ │ + bl 30b920 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1c57fc │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 1c5836 │ │ │ │ bls.n 1c580c │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 1c5852 │ │ │ │ ldr r3, [pc, #136] @ (1c5860 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #128] @ (1c5864 ) │ │ │ │ ldr r2, [pc, #132] @ (1c5868 ) │ │ │ │ ldr r1, [pc, #132] @ (1c586c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ mov r0, r4 │ │ │ │ - bl 4226cc │ │ │ │ + bl 42268c │ │ │ │ movs r4, #0 │ │ │ │ b.n 1c5792 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 18366c │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -100831,19 +100833,19 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r3, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ add r2, sp, #488 @ 0x1e8 │ │ │ │ movs r5, r7 │ │ │ │ movs r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #52] @ 0x34 │ │ │ │ + ldrh r2, [r1, #50] @ 0x32 │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r5!, {r6, r7} │ │ │ │ + ldmia r5!, {r3, r7} │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r5, {r1, r3, r5, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r6} │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c5870 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -100879,58 +100881,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 1c4074 │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 1c5906 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 2fc14c │ │ │ │ + bl 2fc10c │ │ │ │ cbz r0, 1c5906 │ │ │ │ ldr r2, [pc, #184] @ (1c59a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 18366c │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 1c593a │ │ │ │ - bl 30b944 │ │ │ │ + bl 30b904 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 1c593a │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 30b948 │ │ │ │ + bl 30b908 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 1c42d8 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 1c5916 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 1c596e │ │ │ │ - bl 30b944 │ │ │ │ + bl 30b904 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 1c596e │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 30b948 │ │ │ │ + bl 30b908 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 1c42d8 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -100952,19 +100954,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ add r1, sp, #416 @ 0x1a0 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r1, #46] @ 0x2e │ │ │ │ + ldrh r4, [r2, #44] @ 0x2c │ │ │ │ movs r7, r6 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #936 @ 0x3a8 │ │ │ │ movs r4, r5 │ │ │ │ - strb r4, [r7, r3] │ │ │ │ + strb r4, [r0, r3] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c59ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -100986,15 +100988,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c59ce │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 1c5a06 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3121a8 │ │ │ │ + b.w 312168 │ │ │ │ cbz r4, 1c5a34 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c59ec │ │ │ │ ldr r3, [pc, #76] @ (1c5a54 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -101002,15 +101004,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (1c5a5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101021,29 +101023,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (1c5a68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1c5a20 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r3, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #32] │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r7, {r3, r5, r7} │ │ │ │ + ldmia r7!, {r4, r5, r6} │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r6} │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r4, [r5, #32] │ │ │ │ + ldrh r4, [r6, #30] │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r3, {r3, r4, r6} │ │ │ │ + ldmia r3!, {r5} │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c5a6c : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 181388 │ │ │ │ │ │ │ │ @@ -101208,24 +101210,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 1c5c4e │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 1c4470 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1c5c4e │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 428738 │ │ │ │ + bl 4286f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 422618 │ │ │ │ + bl 4225d8 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 455864 │ │ │ │ + bl 455824 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 455864 │ │ │ │ + bl 455824 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 422654 │ │ │ │ + bl 422614 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 1cbedc │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 1cf990 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 1d4b80 │ │ │ │ mov r0, r4 │ │ │ │ @@ -101256,32 +101258,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 1c5d3c │ │ │ │ ldr r1, [pc, #156] @ (1c5d78 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 1c5cf6 │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 1b709c │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 43c928 │ │ │ │ + bl 43c8e8 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 1c5d08 │ │ │ │ - bl 44f0b0 │ │ │ │ + bl 44f070 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 455864 │ │ │ │ + bl 455824 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 181784 │ │ │ │ @@ -101300,31 +101302,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c5c0e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (1c5d84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c5c0e │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r5, {r1, r3, r4, r5} │ │ │ │ + ldmia r5!, {r1} │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r4, r5, r6} │ │ │ │ + ldmia r4, {r3, r4, r5} │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 1c67e0 │ │ │ │ @@ -101459,15 +101461,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 1c6118 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -101645,25 +101647,25 @@ │ │ │ │ b.n 1c5ebc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 1c5fb2 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 1bdfc4 │ │ │ │ ldr.w r1, [pc, #1756] @ 1c67f8 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1c641c │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -101815,35 +101817,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 1c638a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 44142c │ │ │ │ + bl 4413ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 1c6368 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -101851,15 +101853,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 1c635e │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 44142c │ │ │ │ + bl 4413ec │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 1c6368 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 1c634c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -101926,15 +101928,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1c6186 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (1c680c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c6186 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -102060,21 +102062,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 46a6c8 │ │ │ │ + bl 46a688 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 46a6c8 │ │ │ │ + bl 46a688 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -102177,15 +102179,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 441290 │ │ │ │ + bl 441250 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 1c6706 │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c66d6 │ │ │ │ @@ -102237,15 +102239,15 @@ │ │ │ │ bpl.w 1c6186 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (1c6818 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c6186 │ │ │ │ ldr r3, [pc, #92] @ (1c681c ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (1c6820 ) │ │ │ │ ldr r0, [pc, #92] @ (1c6824 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -102262,41 +102264,41 @@ │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + ldmia r4!, {} │ │ │ │ movs r2, r5 │ │ │ │ str r2, [r1, #100] @ 0x64 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #80] @ 0x50 │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r5} │ │ │ │ + stmia r5!, {r4, r5, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r2, [r4, #26] │ │ │ │ + ldrb r2, [r5, #25] │ │ │ │ movs r7, r6 │ │ │ │ - pop {r2, r4, r6, r7, pc} │ │ │ │ + pop {r2, r3, r4, r7, pc} │ │ │ │ movs r2, r5 │ │ │ │ - stmia r2!, {r5, r6} │ │ │ │ + stmia r2!, {r3, r5} │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c6828 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -102358,24 +102360,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c6962 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 455850 │ │ │ │ + bl 455810 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 309620 │ │ │ │ + bl 3095e0 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 1c6a08 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -102398,15 +102400,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c6a12 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c691e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 455930 │ │ │ │ + bl 4558f0 │ │ │ │ b.n 1c6922 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c6896 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c4db8 │ │ │ │ b.n 1c6896 │ │ │ │ @@ -102445,22 +102447,22 @@ │ │ │ │ cbnz r3, 1c6a1a │ │ │ │ ldr r2, [pc, #180] @ (1c6a6c ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 309914 │ │ │ │ + bl 3098d4 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (1c6a70 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 1c6886 │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 1c69f2 │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 1c69f2 │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 1c69f2 │ │ │ │ @@ -102511,30 +102513,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r5, r2] │ │ │ │ movs r5, r7 │ │ │ │ ldrsh r2, [r5, r1] │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ movs r2, r5 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - stmia r0!, {r2, r3, r6} │ │ │ │ + stmia r0!, {r2, r4} │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r6, [r6, #16] │ │ │ │ + ldrb r6, [r7, #15] │ │ │ │ movs r7, r6 │ │ │ │ - cbnz r0, 1c6ad6 │ │ │ │ + cbnz r0, 1c6ac8 │ │ │ │ movs r2, r5 │ │ │ │ - pop {r2, r3, r4, r6, pc} │ │ │ │ + pop {r2, r5, pc} │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r0, [r4, #16] │ │ │ │ + ldrb r0, [r5, #15] │ │ │ │ movs r7, r6 │ │ │ │ - cbnz r2, 1c6adc │ │ │ │ + cbnz r2, 1c6ace │ │ │ │ movs r2, r5 │ │ │ │ - pop {r1, r2, r6, pc} │ │ │ │ + pop {r1, r2, r3, pc} │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001c6a8c : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 1c6a9e │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -102569,15 +102571,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3096b8 │ │ │ │ + bl 309678 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 1c6b14 │ │ │ │ ldr r2, [pc, #64] @ (1c6b30 ) │ │ │ │ ldr r3, [pc, #56] @ (1c6b2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -102629,15 +102631,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 309620 │ │ │ │ + bl 3095e0 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 1c6ba0 │ │ │ │ ldr r2, [pc, #64] @ (1c6bbc ) │ │ │ │ ldr r3, [pc, #56] @ (1c6bb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -102699,53 +102701,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 1c6c94 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 1c6c50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 455844 │ │ │ │ + bl 455804 │ │ │ │ cbz r0, 1c6c50 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1c6caa │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (1c6ccc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 309914 │ │ │ │ + bl 3098d4 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 4558f4 │ │ │ │ + b.w 4558b4 │ │ │ │ ldr r2, [pc, #108] @ (1c6cd0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 1c6c9e │ │ │ │ ldr r2, [pc, #104] @ (1c6cd4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c6c9e │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (1c6cd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 1c6c9e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -102774,23 +102776,23 @@ │ │ │ │ ldrh r2, [r3, r4] │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ adds r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x008e │ │ │ │ + bkpt 0x0056 │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xb8e0 │ │ │ │ + @ instruction: 0xb8a8 │ │ │ │ movs r2, r5 │ │ │ │ - revsh r2, r2 │ │ │ │ + hlt 0x001a │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (1c6d6c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -103231,15 +103233,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (1c72a0 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ ldr r3, [pc, #228] @ (1c7294 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 1c72a4 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -103321,21 +103323,21 @@ │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r2, r1] │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 1c72a6 │ │ │ │ + @ instruction: 0xb8f6 │ │ │ │ movs r2, r5 │ │ │ │ strb r4, [r7, r5] │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb880 │ │ │ │ + @ instruction: 0xb848 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xb85a │ │ │ │ + @ instruction: 0xb822 │ │ │ │ movs r2, r5 │ │ │ │ strb r2, [r0, r3] │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r4, r2] │ │ │ │ movs r5, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -103550,15 +103552,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (1c7514 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 1c74f0 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 1c74f0 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 1c74fe │ │ │ │ mov r0, r4 │ │ │ │ @@ -103570,17 +103572,17 @@ │ │ │ │ bl 1d73e0 │ │ │ │ b.n 1c74be │ │ │ │ nop │ │ │ │ strh r0, [r5, r1] │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + push {r3, r4, r5, lr} │ │ │ │ movs r2, r5 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r3, lr} │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (1c77cc ) │ │ │ │ @@ -103720,15 +103722,15 @@ │ │ │ │ bl 1c6bc0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c7488 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 1c7708 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 1c7740 │ │ │ │ - bl 314ef8 │ │ │ │ + bl 314eb8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 1c76ec │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 1c76ec │ │ │ │ blx 18366c │ │ │ │ @@ -103736,17 +103738,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 1c7708 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 1c4470 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1c7708 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 4285c0 │ │ │ │ + bl 428580 │ │ │ │ mov r0, r5 │ │ │ │ - bl 422618 │ │ │ │ + bl 4225d8 │ │ │ │ ldr r3, [pc, #216] @ (1c77e4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 1c758a │ │ │ │ mov r0, r5 │ │ │ │ bl 1c4db8 │ │ │ │ @@ -103825,31 +103827,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r7] │ │ │ │ movs r5, r7 │ │ │ │ str r6, [r6, r5] │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5, r7, lr} │ │ │ │ + push {r1, r4, r5, r6, lr} │ │ │ │ movs r2, r5 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #78 @ 0x4e │ │ │ │ + adds r5, #22 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r0, #108] @ 0x6c │ │ │ │ + ldr r4, [r1, #104] @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ - add r5, sp, #984 @ 0x3d8 │ │ │ │ + add r5, sp, #760 @ 0x2f8 │ │ │ │ movs r2, r5 │ │ │ │ - cbz r0, 1c7866 │ │ │ │ + cbz r0, 1c7858 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r7, r6 │ │ │ │ - add r5, sp, #888 @ 0x378 │ │ │ │ + add r5, sp, #664 @ 0x298 │ │ │ │ movs r2, r5 │ │ │ │ - push {} │ │ │ │ + cbz r0, 1c7876 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (1c7924 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -103940,30 +103942,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 1c6ef4 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1c7488 │ │ │ │ b.n 1c7850 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r6, [pc, #920] @ (1c7cc0 ) │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #872] @ (1c7c98 ) │ │ │ │ movs r5, r7 │ │ │ │ ldr r6, [pc, #688] @ (1c7be4 ) │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 1c795c │ │ │ │ + cbz r2, 1c794e │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (1c7a10 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -104018,15 +104020,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 1c6bc0 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r2, [pc, #52] @ (1c7a24 ) │ │ │ │ ldr r3, [pc, #36] @ (1c7a14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104041,15 +104043,15 @@ │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #688] @ (1c7ccc ) │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #160 @ 0xa0 │ │ │ │ + add sp, #448 @ 0x1c0 │ │ │ │ movs r2, r5 │ │ │ │ ldr r5, [pc, #80] @ (1c7a78 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -104094,25 +104096,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1c7a46 │ │ │ │ ldr r0, [pc, #36] @ (1c7ab8 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c7a46 │ │ │ │ ldr r4, [pc, #792] @ (1c7dc4 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 1c7ae0 │ │ │ │ + cbz r0, 1c7ad2 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (1c7b74 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -104158,15 +104160,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 1c6bc0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r2, [pc, #56] @ (1c7b88 ) │ │ │ │ ldr r3, [pc, #36] @ (1c7b78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104182,15 +104184,15 @@ │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #168] @ (1c7c28 ) │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #152 @ 0x98 │ │ │ │ + add r6, sp, #952 @ 0x3b8 │ │ │ │ movs r2, r5 │ │ │ │ ldr r3, [pc, #712] @ (1c7e54 ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -104264,15 +104266,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6bc0 │ │ │ │ ldr r1, [pc, #180] @ (1c7d10 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r2, [pc, #168] @ (1c7d14 ) │ │ │ │ ldr r3, [pc, #144] @ (1c7cfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104295,15 +104297,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c7c58 │ │ │ │ ldr r0, [pc, #120] @ (1c7d20 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c7c58 │ │ │ │ ldr r3, [pc, #112] @ (1c7d24 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c7be6 │ │ │ │ ldr r3, [pc, #92] @ (1c7d1c ) │ │ │ │ @@ -104313,15 +104315,15 @@ │ │ │ │ bpl.n 1c7be6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (1c7d28 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c7be6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (1c7d2c ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (1c7d30 ) │ │ │ │ ldr r0, [pc, #76] @ (1c7d34 ) │ │ │ │ add r3, pc │ │ │ │ @@ -104336,35 +104338,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #248] @ (1c7dfc ) │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #152 @ 0x98 │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ movs r2, r5 │ │ │ │ - add r5, sp, #744 @ 0x2e8 │ │ │ │ + add r5, sp, #520 @ 0x208 │ │ │ │ movs r2, r5 │ │ │ │ ldr r2, [pc, #608] @ (1c7f78 ) │ │ │ │ movs r5, r7 │ │ │ │ adds r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #840 @ 0x348 │ │ │ │ movs r2, r5 │ │ │ │ asrs r4, r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #568 @ 0x238 │ │ │ │ + add r7, sp, #344 @ 0x158 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [r0, #24] │ │ │ │ + ldr r0, [r1, #20] │ │ │ │ movs r7, r6 │ │ │ │ - add r0, sp, #712 @ 0x2c8 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ movs r2, r5 │ │ │ │ - add r2, sp, #656 @ 0x290 │ │ │ │ + add r2, sp, #432 @ 0x1b0 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 1c7f18 │ │ │ │ mov r4, r0 │ │ │ │ @@ -104424,15 +104426,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6bc0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r2, [pc, #316] @ (1c7f30 ) │ │ │ │ ldr r3, [pc, #296] @ (1c7f1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104492,15 +104494,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6bc0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r2, [pc, #164] @ (1c7f3c ) │ │ │ │ ldr r3, [pc, #128] @ (1c7f1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104518,15 +104520,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1c7e3e │ │ │ │ ldr r0, [pc, #132] @ (1c7f48 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1c7e3e │ │ │ │ ldr r2, [pc, #116] @ (1c7f4c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1c7d9a │ │ │ │ @@ -104536,15 +104538,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1c7d9a │ │ │ │ ldr r0, [pc, #96] @ (1c7f50 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1c7d9a │ │ │ │ ldr r3, [pc, #84] @ (1c7f54 ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (1c7f58 ) │ │ │ │ ldr r0, [pc, #84] @ (1c7f5c ) │ │ │ │ add r3, pc │ │ │ │ @@ -104559,39 +104561,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #600] @ (1c817c ) │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #448 @ 0x1c0 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ movs r2, r5 │ │ │ │ ldr r1, [pc, #64] @ (1c7f74 ) │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #960] @ (1c82f8 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #816 @ 0x330 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ movs r2, r5 │ │ │ │ ldr r0, [pc, #424] @ (1c80e8 ) │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #512 @ 0x200 │ │ │ │ + add r6, sp, #288 @ 0x120 │ │ │ │ movs r2, r5 │ │ │ │ subs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #72 @ 0x48 │ │ │ │ + add r5, sp, #872 @ 0x368 │ │ │ │ movs r2, r5 │ │ │ │ - str r0, [r4, #116] @ 0x74 │ │ │ │ + str r0, [r5, #112] @ 0x70 │ │ │ │ movs r7, r6 │ │ │ │ - add r6, pc, #584 @ (adr r6, 1c81a4 ) │ │ │ │ + add r6, pc, #360 @ (adr r6, 1c80c4 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r0, sp, #528 @ 0x210 │ │ │ │ + add r0, sp, #304 @ 0x130 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (1c810c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -104706,15 +104708,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 1c6bc0 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r2, [pc, #112] @ (1c8124 ) │ │ │ │ ldr r3, [pc, #88] @ (1c8110 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104739,36 +104741,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (1c8130 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c7f9a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ blxns r1 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x4786 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ movs r2, r5 │ │ │ │ mov r6, r9 │ │ │ │ movs r5, r7 │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #352 @ 0x160 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (1c8328 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -104852,15 +104854,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 1c6ef4 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r2, [pc, #248] @ (1c8340 ) │ │ │ │ ldr r3, [pc, #228] @ (1c832c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -104905,15 +104907,15 @@ │ │ │ │ bpl.n 1c81d2 │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (1c8350 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c81d2 │ │ │ │ ldr r2, [pc, #136] @ (1c8354 ) │ │ │ │ ldr r3, [pc, #92] @ (1c832c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -104953,39 +104955,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r5 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ + add r0, sp, #8 │ │ │ │ movs r2, r5 │ │ │ │ add ip, r7 │ │ │ │ movs r5, r7 │ │ │ │ add ip, r3 │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #424 @ 0x1a8 │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ movs r2, r5 │ │ │ │ add r6, r6 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r4, #52] @ 0x34 │ │ │ │ + str r6, [r5, #48] @ 0x30 │ │ │ │ movs r7, r6 │ │ │ │ - add r2, pc, #608 @ (adr r2, 1c85c0 ) │ │ │ │ + add r2, pc, #384 @ (adr r2, 1c84e0 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r0, sp, #744 @ 0x2e8 │ │ │ │ + add r0, sp, #520 @ 0x208 │ │ │ │ movs r2, r5 │ │ │ │ - str r6, [r1, #52] @ 0x34 │ │ │ │ + str r6, [r2, #48] @ 0x30 │ │ │ │ movs r7, r6 │ │ │ │ - add r2, pc, #512 @ (adr r2, 1c856c ) │ │ │ │ + add r2, pc, #288 @ (adr r2, 1c848c ) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, sp, #840 @ 0x348 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 1c8f88 │ │ │ │ @@ -105043,15 +105045,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c957a │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1c9296 │ │ │ │ ldr.w r0, [pc, #2940] @ 1c8f98 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c8802 │ │ │ │ b.n 1c8a08 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1c9110 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -105082,15 +105084,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1c9484 │ │ │ │ ldr.w r0, [pc, #2828] @ 1c8f9c │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 1c8802 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1c8e76 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -105166,15 +105168,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 46aa30 │ │ │ │ + bl 46a9f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -105182,18 +105184,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 46aa30 │ │ │ │ + bl 46a9f0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 46aa30 │ │ │ │ + bl 46a9f0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 1c85be │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -105566,15 +105568,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 1c6ef4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c7488 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 1c8700 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 1c89de │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -105794,15 +105796,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (1c8fc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -105961,15 +105963,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1c8638 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (1c8fd8 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.w 1c8638 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 1c89c6 │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -105979,15 +105981,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 1c89c6 │ │ │ │ movs r0, #8 │ │ │ │ b.n 1c8816 │ │ │ │ ldr r0, [pc, #352] @ (1c8fdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c8802 │ │ │ │ b.n 1c8a08 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1c9116 │ │ │ │ ldr r3, [pc, #256] @ (1c8f94 ) │ │ │ │ @@ -106003,15 +106005,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 1c89de │ │ │ │ ldr r0, [pc, #284] @ (1c8fe0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c8802 │ │ │ │ b.n 1c8a08 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -106083,49 +106085,49 @@ │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ muls r6, r5 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #152 @ 0x98 │ │ │ │ + add sp, #440 @ 0x1b8 │ │ │ │ movs r2, r5 │ │ │ │ - cbz r0, 1c8fbc │ │ │ │ + cbz r0, 1c8fae │ │ │ │ movs r2, r5 │ │ │ │ b.n 1c8cae │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vqrdmlah.s , , d22[0] │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #888 @ (adr r0, 1c932c ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 1c924c ) │ │ │ │ movs r2, r5 │ │ │ │ strb r0, [r1, #26] │ │ │ │ movs r5, r7 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #288 @ (adr r5, 1c90e4 ) │ │ │ │ + add r5, pc, #64 @ (adr r5, 1c9004 ) │ │ │ │ movs r2, r5 │ │ │ │ - ldr r5, [sp, #336] @ 0x150 │ │ │ │ + ldr r5, [sp, #112] @ 0x70 │ │ │ │ movs r2, r5 │ │ │ │ movs r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #576 @ (adr r2, 1c921c ) │ │ │ │ + add r2, pc, #352 @ (adr r2, 1c913c ) │ │ │ │ movs r2, r5 │ │ │ │ - add r5, pc, #848 @ (adr r5, 1c9330 ) │ │ │ │ + add r5, pc, #624 @ (adr r5, 1c9250 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r4, pc, #56 @ (adr r4, 1c901c ) │ │ │ │ + add r3, pc, #856 @ (adr r3, 1c933c ) │ │ │ │ movs r2, r5 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 1c8fe2 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -106200,45 +106202,45 @@ │ │ │ │ bl 1c6bc0 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 1c9044 │ │ │ │ ldr.w r1, [pc, #1560] @ 1c96e0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.w 1c8642 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c7f60 │ │ │ │ b.w 1c8802 │ │ │ │ movs r0, #4 │ │ │ │ b.w 1c8816 │ │ │ │ ldr.w r0, [pc, #1528] @ 1c96e4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c8802 │ │ │ │ b.n 1c8a08 │ │ │ │ ldr.w r0, [pc, #1512] @ 1c96e8 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c8802 │ │ │ │ b.n 1c8a08 │ │ │ │ movs r0, #2 │ │ │ │ b.w 1c8816 │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 1c8816 │ │ │ │ ldr.w r0, [pc, #1484] @ 1c96ec │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c8802 │ │ │ │ b.n 1c8a08 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 1c85cc │ │ │ │ @@ -106254,15 +106256,15 @@ │ │ │ │ bpl.w 1c88b0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 1c96f8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -106304,15 +106306,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -106336,28 +106338,28 @@ │ │ │ │ bpl.w 1c87f6 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 1c970c │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 1c87f6 │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 1babcc │ │ │ │ ldr.w r3, [pc, #1188] @ 1c9710 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c963c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -106433,15 +106435,15 @@ │ │ │ │ bpl.w 1c8802 │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (1c9720 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.w 1c8802 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 1c9318 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 1c9318 │ │ │ │ @@ -106480,15 +106482,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (1c9728 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.w 1c8a9c │ │ │ │ ldr r2, [pc, #812] @ (1c972c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1c8b82 │ │ │ │ ldr r2, [pc, #740] @ (1c96f4 ) │ │ │ │ @@ -106497,15 +106499,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 1c8b82 │ │ │ │ ldr r0, [pc, #788] @ (1c9730 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 1c8b82 │ │ │ │ ldr r3, [pc, #768] @ (1c9734 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -106517,15 +106519,15 @@ │ │ │ │ bpl.w 1c8f02 │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (1c9738 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -106555,15 +106557,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 212794 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1c8802 │ │ │ │ ldr r0, [pc, #652] @ (1c9748 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.w 1c8802 │ │ │ │ ldr r2, [pc, #592] @ (1c9718 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1c92ce │ │ │ │ @@ -106598,34 +106600,34 @@ │ │ │ │ bpl.w 1c84de │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (1c9750 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 1c84de │ │ │ │ ldr r0, [pc, #516] @ (1c9754 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c92ce │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (1c9758 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 1c850a │ │ │ │ ldr r3, [pc, #480] @ (1c975c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -106638,22 +106640,22 @@ │ │ │ │ bpl.w 1c8412 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (1c9760 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.w 1c8412 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (1c9764 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -106661,15 +106663,15 @@ │ │ │ │ bne.w 1c8df6 │ │ │ │ b.w 1c8638 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (1c9768 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -106679,15 +106681,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (1c976c ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -106708,15 +106710,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (1c9774 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c9286 │ │ │ │ ldr r3, [pc, #264] @ (1c9778 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c8478 │ │ │ │ ldr r3, [pc, #116] @ (1c96f4 ) │ │ │ │ @@ -106724,15 +106726,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 1c8478 │ │ │ │ ldr r0, [pc, #240] @ (1c977c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.w 1c8478 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (1c9780 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1c93b2 │ │ │ │ @@ -106741,106 +106743,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1c93b2 │ │ │ │ ldr r0, [pc, #200] @ (1c9784 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c93b2 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1c9318 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c4db8 │ │ │ │ b.n 1c9318 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #896] @ 0x380 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #320] @ 0x140 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #416 @ (adr r2, 1c9888 ) │ │ │ │ + add r2, pc, #192 @ (adr r2, 1c97a8 ) │ │ │ │ movs r2, r5 │ │ │ │ - add r2, pc, #144 @ (adr r2, 1c977c ) │ │ │ │ + add r1, pc, #944 @ (adr r1, 1c9a9c ) │ │ │ │ movs r2, r5 │ │ │ │ - add r4, pc, #416 @ (adr r4, 1c9890 ) │ │ │ │ + add r4, pc, #192 @ (adr r4, 1c97b0 ) │ │ │ │ movs r2, r5 │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #40 @ (adr r1, 1c9724 ) │ │ │ │ + add r0, pc, #840 @ (adr r0, 1c9a44 ) │ │ │ │ movs r2, r5 │ │ │ │ cmp r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ + ldr r4, [sp, #816] @ 0x330 │ │ │ │ movs r2, r5 │ │ │ │ adds r4, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #808] @ 0x328 │ │ │ │ + ldr r7, [sp, #584] @ 0x248 │ │ │ │ movs r2, r5 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #64 @ (adr r3, 1c9764 ) │ │ │ │ + add r2, pc, #864 @ (adr r2, 1c9a84 ) │ │ │ │ movs r2, r5 │ │ │ │ cmp r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #960 @ (adr r2, 1c9aec ) │ │ │ │ + add r2, pc, #736 @ (adr r2, 1c9a0c ) │ │ │ │ movs r2, r5 │ │ │ │ cmp r5, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r5 │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #592 @ (adr r0, 1c998c ) │ │ │ │ + add r0, pc, #368 @ (adr r0, 1c98ac ) │ │ │ │ movs r2, r5 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - vsra.u32 q13, q7, #1 │ │ │ │ + vaddw.u q13, , d22 │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [sp, #896] @ 0x380 │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #864] @ 0x360 │ │ │ │ + ldr r6, [sp, #640] @ 0x280 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [sp, #272] @ 0x110 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [sp, #512] @ 0x200 │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + ldr r1, [sp, #344] @ 0x158 │ │ │ │ movs r2, r5 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ movs r2, r5 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #144] @ 0x90 │ │ │ │ + ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ movs r2, r5 │ │ │ │ cmp r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 1c9844 │ │ │ │ @@ -106914,15 +106916,15 @@ │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #42 @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ cmp r7, #2 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #216] @ (1c9930 ) │ │ │ │ + ldr r5, [pc, #1016] @ (1c9c50 ) │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (1c9c2c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -106962,15 +106964,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c98b2 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 1c994a │ │ │ │ mov r0, r4 │ │ │ │ @@ -106998,15 +107000,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1c9906 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 1bdfc4 │ │ │ │ @@ -107082,15 +107084,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 1c6ef4 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6d7c │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c7488 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 1c9a5c │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 1c9a5c │ │ │ │ @@ -107233,15 +107235,15 @@ │ │ │ │ bpl.w 1c99a4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (1c9c60 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c99a4 │ │ │ │ ldr r3, [pc, #100] @ (1c9c64 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9b26 │ │ │ │ ldr r3, [pc, #80] @ (1c9c5c ) │ │ │ │ @@ -107251,47 +107253,47 @@ │ │ │ │ bpl.n 1c9b26 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (1c9c68 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c9b26 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #136 @ 0x88 │ │ │ │ movs r5, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #456] @ 0x1c8 │ │ │ │ + str r1, [sp, #232] @ 0xe8 │ │ │ │ movs r2, r5 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ + str r0, [sp, #896] @ 0x380 │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #232] @ 0xe8 │ │ │ │ + str r0, [sp, #8] │ │ │ │ movs r2, r5 │ │ │ │ bne.n 1c9c36 │ │ │ │ @ instruction: 0xffff2bb6 │ │ │ │ movs r5, r7 │ │ │ │ bne.n 1c9c4e │ │ │ │ vqshlu.s32 d19, d12, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ movs r2, r5 │ │ │ │ adds r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (1c9f6c ) │ │ │ │ @@ -107363,23 +107365,23 @@ │ │ │ │ bne.n 1c9d1e │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 30f7c4 │ │ │ │ + bl 30f784 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1c9e0a │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 30fa48 │ │ │ │ + bl 30fa08 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1c9e66 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 182edc │ │ │ │ @@ -107398,15 +107400,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1c7488 │ │ │ │ ldr r3, [pc, #460] @ (1c9f7c ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 30fa84 │ │ │ │ + bl 30fa44 │ │ │ │ ldr r2, [pc, #448] @ (1c9f80 ) │ │ │ │ ldr r3, [pc, #432] @ (1c9f70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -107421,33 +107423,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c9eda │ │ │ │ mov r0, r7 │ │ │ │ bl 1c9788 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30fa84 │ │ │ │ + bl 30fa44 │ │ │ │ b.n 1c9dbc │ │ │ │ ldr r3, [pc, #380] @ (1c9f78 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c9ea8 │ │ │ │ movs r6, #0 │ │ │ │ b.n 1c9dec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [pc, #352] @ (1c9f78 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c9f0c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ b.n 1c9e06 │ │ │ │ ldr r3, [pc, #332] @ (1c9f78 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9e06 │ │ │ │ ldr r3, [pc, #332] @ (1c9f84 ) │ │ │ │ @@ -107465,25 +107467,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (1c9f90 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (1c9f94 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c9e06 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [pc, #264] @ (1c9f78 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1c9f3a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ b.n 1c9dec │ │ │ │ ldr r3, [pc, #276] @ (1c9f98 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9d98 │ │ │ │ ldr r3, [pc, #248] @ (1c9f88 ) │ │ │ │ @@ -107491,15 +107493,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1c9d98 │ │ │ │ ldr r0, [pc, #256] @ (1c9f9c ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c9d98 │ │ │ │ ldr r3, [pc, #216] @ (1c9f84 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9e06 │ │ │ │ ldr r3, [pc, #208] @ (1c9f88 ) │ │ │ │ @@ -107512,15 +107514,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (1c9fa4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (1c9fa8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c9e06 │ │ │ │ ldr r3, [pc, #168] @ (1c9f84 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9dec │ │ │ │ ldr r3, [pc, #160] @ (1c9f88 ) │ │ │ │ @@ -107533,15 +107535,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (1c9fb0 ) │ │ │ │ ldr r0, [pc, #184] @ (1c9fb4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c9dec │ │ │ │ ldr r3, [pc, #116] @ (1c9f84 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9e20 │ │ │ │ ldr r3, [pc, #108] @ (1c9f88 ) │ │ │ │ @@ -107552,15 +107554,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (1c9fb8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (1c9fbc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c9e20 │ │ │ │ ldr r3, [pc, #72] @ (1c9f84 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1c9e78 │ │ │ │ ldr r3, [pc, #64] @ (1c9f88 ) │ │ │ │ @@ -107571,15 +107573,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (1c9fc0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (1c9fc4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1c9e78 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -107590,40 +107592,40 @@ │ │ │ │ bvc.n 1ca046 │ │ │ │ vtbx.8 d18, {d15-d16}, d4 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbf0002d │ │ │ │ - ldr r1, [sp, #544] @ 0x220 │ │ │ │ + @ instruction: 0xfbb8002d │ │ │ │ + ldr r1, [sp, #320] @ 0x140 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #616] @ 0x268 │ │ │ │ + ldr r1, [sp, #392] @ 0x188 │ │ │ │ movs r2, r5 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #896] @ 0x380 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xfb7c002d │ │ │ │ - ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ + @ instruction: 0xfb44002d │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ movs r2, r5 │ │ │ │ - @ instruction: 0xfb48002d │ │ │ │ - ldr r1, [sp, #616] @ 0x268 │ │ │ │ + smlatb r0, r0, sp, r0 │ │ │ │ + ldr r1, [sp, #392] @ 0x188 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [sp, #896] @ 0x380 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #616] @ 0x268 │ │ │ │ + ldr r0, [sp, #392] @ 0x188 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ @@ -107651,94 +107653,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1ca3ba │ │ │ │ add r3, pc, #968 @ (adr r3, 1ca3e8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr r3, [pc, #976] @ (1ca400 ) │ │ │ │ ldr r2, [pc, #976] @ (1ca404 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (1ca408 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr r1, [pc, #952] @ (1ca40c ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ ldr r1, [pc, #928] @ (1ca410 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ ldr r1, [pc, #920] @ (1ca414 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ ldr r1, [pc, #908] @ (1ca418 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ ldr r1, [pc, #900] @ (1ca41c ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ ldr r1, [pc, #888] @ (1ca420 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ ldr r1, [pc, #876] @ (1ca424 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ ldr r1, [pc, #864] @ (1ca428 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ ldr r1, [pc, #856] @ (1ca42c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ ldr r1, [pc, #844] @ (1ca430 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ ldr r1, [pc, #836] @ (1ca434 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ ldr r1, [pc, #824] @ (1ca438 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 1ca2aa │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -107746,15 +107748,15 @@ │ │ │ │ bl 1b85a0 │ │ │ │ ldr r3, [pc, #784] @ (1ca43c ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 309750 │ │ │ │ + bl 309710 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1ca37c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ca322 │ │ │ │ @@ -107768,75 +107770,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 309914 │ │ │ │ + bl 3098d4 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 181488 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 30541c │ │ │ │ + bl 3053dc │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1ca1a2 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 1c4204 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 1ca1c4 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 422654 │ │ │ │ + bl 422614 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 1ca1e4 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 1c4470 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1ca1e4 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 428448 │ │ │ │ + bl 428408 │ │ │ │ mov r0, r6 │ │ │ │ - bl 422618 │ │ │ │ + bl 4225d8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c3e90 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r2, [pc, #556] @ (1ca444 ) │ │ │ │ ldr r0, [pc, #556] @ (1ca448 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 44fee4 │ │ │ │ + bl 44fea4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -107894,15 +107896,15 @@ │ │ │ │ bl 1b85a0 │ │ │ │ ldr r3, [pc, #368] @ (1ca43c ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 309750 │ │ │ │ + bl 309710 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ca14e │ │ │ │ blx 181a70 │ │ │ │ b.n 1ca14e │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -107915,34 +107917,34 @@ │ │ │ │ bl 1b85a0 │ │ │ │ ldr r3, [pc, #304] @ (1ca43c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 309750 │ │ │ │ + bl 309710 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ca3ac │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (1ca450 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 309914 │ │ │ │ + bl 3098d4 │ │ │ │ b.n 1ca176 │ │ │ │ ldr r2, [pc, #284] @ (1ca454 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 309914 │ │ │ │ + bl 3098d4 │ │ │ │ b.n 1ca176 │ │ │ │ ldr r1, [pc, #268] @ (1ca458 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 1c6bc0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -107991,82 +107993,82 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1ca01c │ │ │ │ ldr r0, [pc, #152] @ (1ca470 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1ca01c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 1ca462 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ movs r7, #16 │ │ │ │ movs r5, r7 │ │ │ │ movs r7, #12 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r6 │ │ │ │ + cmp sl, pc │ │ │ │ movs r7, r6 │ │ │ │ - strb r0, [r3, r0] │ │ │ │ + strh r0, [r4, r7] │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r5, r0] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #616] @ 0x268 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #800] @ 0x320 │ │ │ │ + ldr r0, [sp, #576] @ 0x240 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #808] @ 0x328 │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #832] @ 0x340 │ │ │ │ + ldr r0, [sp, #608] @ 0x260 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #616] @ 0x268 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #864] @ 0x360 │ │ │ │ + ldr r0, [sp, #640] @ 0x280 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #888] @ 0x378 │ │ │ │ + ldr r0, [sp, #664] @ 0x298 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #912] @ 0x390 │ │ │ │ + ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #912] @ 0x390 │ │ │ │ + str r7, [sp, #688] @ 0x2b0 │ │ │ │ movs r2, r5 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ vraddhn.i d18, , q1 │ │ │ │ movs r5, r7 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ @ instruction: 0xffff1ad0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #752] @ 0x2f0 │ │ │ │ + str r6, [sp, #528] @ 0x210 │ │ │ │ movs r2, r5 │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 1ca386 │ │ │ │ vrsra.u32 q9, q9, #1 │ │ │ │ movs r5, r7 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ + str r4, [sp, #896] @ 0x380 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (1ca4f0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -108079,60 +108081,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 1ca4ea │ │ │ │ ldr r1, [pc, #76] @ (1ca4fc ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r1, [pc, #72] @ (1ca500 ) │ │ │ │ ldr r2, [pc, #76] @ (1ca504 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (1ca508 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ - bl 309cb0 │ │ │ │ + bl 309c70 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 1c9fc8 │ │ │ │ ldr r1, [pc, #32] @ (1ca50c ) │ │ │ │ add r1, pc │ │ │ │ b.n 1ca4b0 │ │ │ │ - rors r6, r2 │ │ │ │ + sbcs r6, r3 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [pc, #808] @ (1ca820 ) │ │ │ │ + ldr r7, [pc, #584] @ (1ca740 ) │ │ │ │ movs r2, r5 │ │ │ │ - ldr r7, [pc, #728] @ (1ca7d4 ) │ │ │ │ + ldr r7, [pc, #504] @ (1ca6f4 ) │ │ │ │ movs r2, r5 │ │ │ │ - str r5, [sp, #504] @ 0x1f8 │ │ │ │ + str r5, [sp, #280] @ 0x118 │ │ │ │ movs r2, r5 │ │ │ │ - sbcs r6, r5 │ │ │ │ + adcs r6, r6 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [pc, #552] @ (1ca730 ) │ │ │ │ + ldr r7, [pc, #328] @ (1ca650 ) │ │ │ │ movs r2, r5 │ │ │ │ - ldr r7, [pc, #640] @ (1ca78c ) │ │ │ │ + ldr r7, [pc, #416] @ (1ca6ac ) │ │ │ │ movs r2, r5 │ │ │ │ - str r5, [sp, #192] @ 0xc0 │ │ │ │ + str r4, [sp, #992] @ 0x3e0 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001ca510 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -108180,15 +108182,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 45e4c4 │ │ │ │ + bl 45e484 │ │ │ │ cbnz r0, 1ca5d0 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6bc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c7488 │ │ │ │ @@ -108211,21 +108213,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [pc, #84] @ (1ca630 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1ca5f0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c9788 │ │ │ │ b.n 1ca5a8 │ │ │ │ ldr r3, [pc, #64] @ (1ca634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -108238,15 +108240,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (1ca63c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (1ca640 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1ca5e2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ movs r1, #152 @ 0x98 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #146 @ 0x92 │ │ │ │ @@ -108256,17 +108258,17 @@ │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #968] @ 0x3c8 │ │ │ │ movs r2, r5 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r1, [sp, #704] @ 0x2c0 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (1ca824 ) │ │ │ │ @@ -108336,15 +108338,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (1ca844 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (1ca848 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 1c6bc0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -108434,15 +108436,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1ca6ca │ │ │ │ ldr r0, [pc, #112] @ (1ca85c ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1ca6ca │ │ │ │ ldr r3, [pc, #96] @ (1ca860 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -108452,48 +108454,48 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1ca7c4 │ │ │ │ ldr r0, [pc, #80] @ (1ca864 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1ca7c4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ movs r0, #170 @ 0xaa │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #160 @ 0xa0 │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #792] @ 0x318 │ │ │ │ + str r3, [sp, #568] @ 0x238 │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf356002d │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + @ instruction: 0xf31e002d │ │ │ │ + str r3, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r5 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + str r0, [sp, #808] @ 0x328 │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #7 │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ @ instruction: 0xffff2e2c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #232] @ 0xe8 │ │ │ │ movs r2, r5 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #640] @ 0x280 │ │ │ │ + str r0, [sp, #416] @ 0x1a0 │ │ │ │ movs r2, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (1caae4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -108597,15 +108599,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1ca8a8 │ │ │ │ ldr r0, [pc, #388] @ (1cab04 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1ca8a8 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 1c6bc0 │ │ │ │ @@ -108682,15 +108684,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (1cab14 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (1cab18 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1ca8a8 │ │ │ │ ldr r3, [pc, #208] @ (1cab1c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ca95e │ │ │ │ ldr r3, [pc, #168] @ (1cab00 ) │ │ │ │ @@ -108698,20 +108700,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1ca95e │ │ │ │ ldr r0, [pc, #188] @ (1cab20 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1ca95e │ │ │ │ ldr r0, [pc, #176] @ (1cab24 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 1caa14 │ │ │ │ add r1, pc, #8 @ (adr r1, 1caa90 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -108749,30 +108751,30 @@ │ │ │ │ subs r2, r2, #1 │ │ │ │ movs r5, r7 │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ vabdl.u , d15, d20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #248] @ 0xf8 │ │ │ │ + str r1, [sp, #24] │ │ │ │ movs r2, r5 │ │ │ │ cmp r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, sl, #45 @ 0x2d │ │ │ │ - str r0, [sp, #832] @ 0x340 │ │ │ │ + vaddl.s16 q8, d2, d29 │ │ │ │ + str r0, [sp, #608] @ 0x260 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r6, [r6, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #42] @ 0x2a │ │ │ │ movs r2, r5 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #50] @ 0x32 │ │ │ │ + ldrh r0, [r3, #48] @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r4, [r5, #62] @ 0x3e │ │ │ │ + ldrh r4, [r6, #60] @ 0x3c │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cab28 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -108905,15 +108907,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1bd108 │ │ │ │ - ldrh r0, [r3, #44] @ 0x2c │ │ │ │ + ldrh r0, [r4, #42] @ 0x2a │ │ │ │ movs r2, r5 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x1cacb2 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 001cacb4 : │ │ │ │ @@ -108989,15 +108991,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cacf2 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ bl 1d5ef8 │ │ │ │ ldr r2, [pc, #132] @ (1cae14 ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 1b8218 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -109032,15 +109034,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (1cae28 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 1cad6a │ │ │ │ ldr r0, [pc, #60] @ (1cae2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 1cad6a │ │ │ │ nop │ │ │ │ strb r2, [r4, r4] │ │ │ │ movs r5, r7 │ │ │ │ subs r6, r6, r0 │ │ │ │ @@ -109052,23 +109054,23 @@ │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - vcvt.u16.f16 q12, q9, #1 │ │ │ │ + vcvt.u16.f16 d24, d26, #1 │ │ │ │ movs r2, r5 │ │ │ │ stmia r2!, {r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #40] @ 0x28 │ │ │ │ + ldrh r2, [r0, #40] @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cae30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -109104,24 +109106,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 1caea4 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 1cae68 │ │ │ │ ldr r0, [pc, #24] @ (1caeb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 3ba27c │ │ │ │ + bl 3ba23c │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r2, [r5, r6] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r5, #36] @ 0x24 │ │ │ │ + ldrh r2, [r6, #34] @ 0x22 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001caebc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -109184,17 +109186,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 1caf88 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 1caf76 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 30b928 │ │ │ │ + bl 30b8e8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -109214,25 +109216,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (1cafc8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ b.n 1caf88 │ │ │ │ nop │ │ │ │ strh r4, [r3, r2] │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, #196 @ 0xc4 │ │ │ │ + adds r6, #140 @ 0x8c │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r6, [r6, #7] │ │ │ │ + ldrb r6, [r7, #6] │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r6, #23] │ │ │ │ + strb r0, [r7, #22] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cafcc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -109264,94 +109266,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cb012 │ │ │ │ ldr.w r0, [pc, #2368] @ 1cb970 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 445588 │ │ │ │ + bl 445548 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c49c8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 1cb22e │ │ │ │ ldr.w r1, [pc, #2344] @ 1cb974 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 1cb978 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 1cb97c │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ ldr.w r1, [pc, #2332] @ 1cb980 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ ldr.w r1, [pc, #2256] @ 1cb984 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb6a4 │ │ │ │ ldr.w r1, [pc, #2236] @ 1cb988 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb25e │ │ │ │ ldr.w r1, [pc, #2224] @ 1cb98c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 1cb0f2 │ │ │ │ movs r0, #1 │ │ │ │ - bl 31594c │ │ │ │ + bl 31590c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb724 │ │ │ │ ldr.w r2, [pc, #2204] @ 1cb990 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 444f40 │ │ │ │ + bl 444f00 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 1cb158 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -109371,15 +109373,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 181488 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 444f54 │ │ │ │ + bl 444f14 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cb120 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 1cb176 │ │ │ │ @@ -109389,15 +109391,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 1cb994 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 444f40 │ │ │ │ + bl 444f00 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 1cb1ea │ │ │ │ @@ -109429,37 +109431,37 @@ │ │ │ │ bne.w 1cb79c │ │ │ │ movs r0, #8 │ │ │ │ blx 181488 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 444f54 │ │ │ │ + bl 444f14 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cb19e │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 1cb262 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 445588 │ │ │ │ + bl 445548 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 1cb03c │ │ │ │ ldr.w r3, [pc, #1928] @ 1cb998 │ │ │ │ ldr.w r2, [pc, #1928] @ 1cb99c │ │ │ │ ldr.w r1, [pc, #1928] @ 1cb9a0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr.w r2, [pc, #1908] @ 1cb9a4 │ │ │ │ ldr.w r3, [pc, #1848] @ 1cb96c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -109474,39 +109476,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 1cb9a8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb660 │ │ │ │ ldr.w r1, [pc, #1844] @ 1cb9ac │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 1cb2e0 │ │ │ │ ldr.w r3, [pc, #1832] @ 1cb9b0 │ │ │ │ ldr.w r2, [pc, #1832] @ 1cb9b4 │ │ │ │ ldr.w r1, [pc, #1832] @ 1cb9b8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c49c8 │ │ │ │ cbz r7, 1cb2b4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 411618 │ │ │ │ + bl 4115d8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1cb22e │ │ │ │ ldr.w r2, [pc, #1792] @ 1cb9bc │ │ │ │ ldr.w r3, [pc, #1708] @ 1cb96c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -109514,98 +109516,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 1cb6d4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 411618 │ │ │ │ + b.w 4115d8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3115a4 │ │ │ │ + bl 311564 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cb2a6 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 30f794 │ │ │ │ + bl 30f754 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb77e │ │ │ │ ldr.w r1, [pc, #1720] @ 1cb9c0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 1cb9c4 │ │ │ │ add r1, pc │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ ldr.w r1, [pc, #1712] @ 1cb9c8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ ldr.w r1, [pc, #1696] @ 1cb9cc │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1cb380 │ │ │ │ - bl 2fbf54 │ │ │ │ + bl 2fbf14 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fbd24 │ │ │ │ + bl 2fbce4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb7b4 │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb7d4 │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 3120bc │ │ │ │ + bl 31207c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cb2a6 │ │ │ │ ldr.w r1, [pc, #1612] @ 1cb9d0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1cb39e │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1cb7f4 │ │ │ │ ldr.w r1, [pc, #1588] @ 1cb9d4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 1cb760 │ │ │ │ ldr.w r1, [pc, #1560] @ 1cb9d8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb6ee │ │ │ │ ldr.w r1, [pc, #1544] @ 1cb9dc │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -109625,37 +109627,37 @@ │ │ │ │ bne.w 1cb8d6 │ │ │ │ ldr.w r1, [pc, #1500] @ 1cb9e8 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ ldr.w r1, [pc, #1488] @ 1cb9ec │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ ldr.w r1, [pc, #1472] @ 1cb9f0 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 1cb9f4 │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 1cb46c │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -109705,35 +109707,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1cb820 │ │ │ │ ldr.w r1, [pc, #1284] @ 1cb9fc │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb82e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 21327c │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb2a6 │ │ │ │ ldr.w r1, [pc, #1252] @ 1cba00 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb838 │ │ │ │ ldr.w r1, [pc, #1236] @ 1cba04 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 1b8ffc │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -109763,100 +109765,100 @@ │ │ │ │ beq.w 1cb840 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 1cb908 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1cb940 │ │ │ │ - bl 30542c │ │ │ │ + bl 3053ec │ │ │ │ ldr.w r3, [pc, #1120] @ 1cba08 │ │ │ │ ldr.w r2, [pc, #1120] @ 1cba0c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 1cba10 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r1, [pc, #1100] @ 1cba14 │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 3055ec │ │ │ │ + bl 3055ac │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1cb932 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c9fc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr.w r1, [pc, #1056] @ 1cba18 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 1cb63c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 1cb63c │ │ │ │ - bl 30b944 │ │ │ │ + bl 30b904 │ │ │ │ cbz r0, 1cb63c │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 30b960 │ │ │ │ + bl 30b920 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1cb85c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 1cb630 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (1cba1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 3ba27c │ │ │ │ + bl 3ba23c │ │ │ │ mov r0, r4 │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ cbz r7, 1cb63c │ │ │ │ mov r0, r7 │ │ │ │ - bl 411618 │ │ │ │ + bl 4115d8 │ │ │ │ ldr r2, [pc, #992] @ (1cba20 ) │ │ │ │ ldr r3, [pc, #812] @ (1cb96c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 1cb2d4 │ │ │ │ b.n 1cb6d4 │ │ │ │ ldr r0, [pc, #972] @ (1cba24 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 445588 │ │ │ │ + bl 445548 │ │ │ │ b.n 1cb20c │ │ │ │ ldr r1, [pc, #964] @ (1cba28 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1cb2f4 │ │ │ │ b.n 1cb304 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 1cb6d8 │ │ │ │ - bl 411618 │ │ │ │ + bl 4115d8 │ │ │ │ ldr r2, [pc, #932] @ (1cba2c ) │ │ │ │ ldr r3, [pc, #740] @ (1cb96c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -109868,20 +109870,20 @@ │ │ │ │ b.w 1c49c8 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 1cb262 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cb67c │ │ │ │ - bl 411618 │ │ │ │ + bl 4115d8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1cb684 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 411618 │ │ │ │ + bl 4115d8 │ │ │ │ ldr r2, [pc, #876] @ (1cba30 ) │ │ │ │ ldr r3, [pc, #680] @ (1cb96c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -109914,64 +109916,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (1cba40 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1cb4e2 │ │ │ │ ldr r3, [pc, #796] @ (1cba44 ) │ │ │ │ ldr r2, [pc, #800] @ (1cba48 ) │ │ │ │ ldr r1, [pc, #800] @ (1cba4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #780] @ (1cba50 ) │ │ │ │ ldr r3, [pc, #552] @ (1cb96c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 1cb698 │ │ │ │ b.n 1cb6d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 445588 │ │ │ │ + bl 445548 │ │ │ │ b.n 1cb20c │ │ │ │ ldr r3, [pc, #752] @ (1cba54 ) │ │ │ │ ldr r2, [pc, #756] @ (1cba58 ) │ │ │ │ ldr r1, [pc, #756] @ (1cba5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1cb2a6 │ │ │ │ ldr r3, [pc, #736] @ (1cba60 ) │ │ │ │ ldr r2, [pc, #736] @ (1cba64 ) │ │ │ │ ldr r1, [pc, #740] @ (1cba68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1cb2a6 │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 18366c │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 1cb1de │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109986,40 +109988,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (1cba74 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1cb2a6 │ │ │ │ ldr r3, [pc, #672] @ (1cba78 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (1cba7c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (1cba80 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1cb2a6 │ │ │ │ ldr r3, [pc, #652] @ (1cba84 ) │ │ │ │ ldr r2, [pc, #656] @ (1cba88 ) │ │ │ │ ldr r1, [pc, #656] @ (1cba8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1cb2a6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 1d7314 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1cb4ea │ │ │ │ b.n 1cb2a6 │ │ │ │ ldr r0, [pc, #620] @ (1cba90 ) │ │ │ │ @@ -110040,30 +110042,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1c454c │ │ │ │ adds r0, #1 │ │ │ │ beq.n 1cb8f4 │ │ │ │ ldr r1, [pc, #576] @ (1cba94 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbnz r0, 1cb864 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 1cb636 │ │ │ │ b.n 1cb63c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1cb85c │ │ │ │ - bl 30b944 │ │ │ │ + bl 30b904 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1cb60c │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 1cb636 │ │ │ │ b.n 1cb63c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 1cb2a6 │ │ │ │ ldr r3, [pc, #432] @ (1cba38 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1cb4b4 │ │ │ │ ldr r3, [pc, #424] @ (1cba3c ) │ │ │ │ @@ -110074,15 +110076,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (1cba98 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1cb4b4 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1cb22e │ │ │ │ ldr r2, [pc, #480] @ (1cba9c ) │ │ │ │ ldr r3, [pc, #172] @ (1cb96c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -110100,233 +110102,233 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1cb2a6 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c49c8 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 1cb2ba │ │ │ │ mov r0, r7 │ │ │ │ - bl 411618 │ │ │ │ + bl 4115d8 │ │ │ │ b.n 1cb2ba │ │ │ │ ldr r3, [pc, #416] @ (1cbaac ) │ │ │ │ ldr r2, [pc, #420] @ (1cbab0 ) │ │ │ │ ldr r1, [pc, #420] @ (1cbab4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c49c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 411618 │ │ │ │ + bl 4115d8 │ │ │ │ b.n 1cb2ba │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c49c8 │ │ │ │ b.n 1cb2ba │ │ │ │ ldr r3, [pc, #372] @ (1cbab8 ) │ │ │ │ ldr r2, [pc, #376] @ (1cbabc ) │ │ │ │ ldr r1, [pc, #376] @ (1cbac0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1cb938 │ │ │ │ nop │ │ │ │ asrs r4, r3, #28 │ │ │ │ movs r5, r7 │ │ │ │ strh r0, [r0, r0] │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r1, #28 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r6] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r3, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #46] @ 0x2e │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + ldrh r0, [r3, #24] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + ldrh r6, [r2, #24] │ │ │ │ movs r2, r5 │ │ │ │ - str r4, [r2, #124] @ 0x7c │ │ │ │ + str r4, [r3, #120] @ 0x78 │ │ │ │ movs r7, r5 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ movs r0, r6 │ │ │ │ - str r1, [sp, #240] @ 0xf0 │ │ │ │ + str r1, [sp, #16] │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r5, #22] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ movs r2, r5 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #928] @ 0x3a0 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r4, [r0, #18] │ │ │ │ + ldrh r4, [r1, #16] │ │ │ │ movs r2, r5 │ │ │ │ - adds r4, #80 @ 0x50 │ │ │ │ + adds r4, #24 │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r6, [r0, #12] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ movs r2, r5 │ │ │ │ - strb r4, [r7, #13] │ │ │ │ + strb r4, [r0, #13] │ │ │ │ movs r2, r5 │ │ │ │ asrs r6, r1, #19 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + ldrh r4, [r4, #10] │ │ │ │ movs r2, r5 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r4, #68 @ 0x44 │ │ │ │ movs r7, r5 │ │ │ │ - adds r3, #216 @ 0xd8 │ │ │ │ + adds r3, #160 @ 0xa0 │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r2, [r0, #12] │ │ │ │ + ldrh r2, [r1, #10] │ │ │ │ movs r2, r5 │ │ │ │ - strb r0, [r0, #12] │ │ │ │ + strb r0, [r1, #11] │ │ │ │ movs r2, r5 │ │ │ │ asrs r2, r0, #17 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r5, #10] │ │ │ │ + ldrh r0, [r6, #8] │ │ │ │ movs r2, r5 │ │ │ │ - adds r3, #232 @ 0xe8 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r5, #10] │ │ │ │ + ldrh r0, [r6, #8] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r2, [r3, #56] @ 0x38 │ │ │ │ + ldrh r2, [r4, #54] @ 0x36 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r2, #8] │ │ │ │ + ldrh r2, [r3, #6] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r7, #10] │ │ │ │ + ldrh r0, [r0, #10] │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r1!, {r2, r4, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r6, [r0, #12] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r4, [r7, #10] │ │ │ │ + ldrh r4, [r0, #10] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r0, #10] │ │ │ │ movs r2, r5 │ │ │ │ - add r2, sp, #256 @ 0x100 │ │ │ │ + add r2, sp, #32 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r4, [r7, #10] │ │ │ │ + ldrh r4, [r0, #10] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r6, #10] │ │ │ │ + ldrh r0, [r7, #8] │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r5, #10] │ │ │ │ + ldrh r0, [r6, #8] │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #8] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ movs r2, r5 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r4, #36] @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + lsrs r4, r0, #31 │ │ │ │ movs r2, r6 │ │ │ │ - adds r0, #180 @ 0xb4 │ │ │ │ + adds r0, #124 @ 0x7c │ │ │ │ movs r7, r6 │ │ │ │ - subs r6, #154 @ 0x9a │ │ │ │ + subs r6, #98 @ 0x62 │ │ │ │ movs r2, r5 │ │ │ │ - subs r6, #172 @ 0xac │ │ │ │ + subs r6, #116 @ 0x74 │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r2, [r4, #4] │ │ │ │ + ldrh r2, [r5, #2] │ │ │ │ movs r2, r5 │ │ │ │ - str r6, [r0, #36] @ 0x24 │ │ │ │ + str r6, [r1, #32] │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r2, #2] │ │ │ │ + ldrh r0, [r3, #0] │ │ │ │ movs r2, r5 │ │ │ │ asrs r4, r0, #3 │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [pc, #592] @ (1cbc78 ) │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #146 @ 0x92 │ │ │ │ + subs r0, #90 @ 0x5a │ │ │ │ movs r7, r5 │ │ │ │ asrs r4, r7, #1 │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r0, #1 │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r5, #32 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #52] @ 0x34 │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r7, #62 @ 0x3e │ │ │ │ + cmp r7, #6 │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r5, #36] @ 0x24 │ │ │ │ + strh r0, [r6, #34] @ 0x22 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [r5, #100] @ 0x64 │ │ │ │ + ldr r0, [r6, #96] @ 0x60 │ │ │ │ movs r2, r5 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #2 │ │ │ │ + cmp r6, #202 @ 0xca │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r0, #46] @ 0x2e │ │ │ │ + strh r0, [r1, #44] @ 0x2c │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r5, #96] @ 0x60 │ │ │ │ + ldr r2, [r6, #92] @ 0x5c │ │ │ │ movs r2, r5 │ │ │ │ - cmp r6, #228 @ 0xe4 │ │ │ │ + cmp r6, #172 @ 0xac │ │ │ │ movs r7, r6 │ │ │ │ - strh r2, [r0, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [r1, #96] @ 0x60 │ │ │ │ + ldr r4, [r2, #92] @ 0x5c │ │ │ │ movs r2, r5 │ │ │ │ - strh r0, [r5, #38] @ 0x26 │ │ │ │ + strh r0, [r6, #36] @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r3, #92] @ 0x5c │ │ │ │ + ldr r2, [r4, #88] @ 0x58 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r6, #162 @ 0xa2 │ │ │ │ + cmp r6, #106 @ 0x6a │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r5, #38] @ 0x26 │ │ │ │ + strh r0, [r6, #36] @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r7, #88] @ 0x58 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r6, #130 @ 0x82 │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ movs r7, r6 │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r6, #54 @ 0x36 │ │ │ │ movs r7, r6 │ │ │ │ - strh r4, [r6, #38] @ 0x26 │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [r2, #88] @ 0x58 │ │ │ │ + ldr r6, [r3, #84] @ 0x54 │ │ │ │ movs r2, r5 │ │ │ │ stmia r2!, {r0} │ │ │ │ - vqrdmlsh.s , , d28[0] │ │ │ │ + @ instruction: 0xffff5fb4 │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r3, #40] @ 0x28 │ │ │ │ + strh r4, [r4, #38] @ 0x26 │ │ │ │ movs r2, r5 │ │ │ │ lsrs r6, r0, #25 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r5, #140 @ 0x8c │ │ │ │ + cmp r5, #84 @ 0x54 │ │ │ │ movs r7, r6 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #34] @ 0x22 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r4, [r7, #68] @ 0x44 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r5, #34 @ 0x22 │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r0, #40] @ 0x28 │ │ │ │ + strh r0, [r1, #38] @ 0x26 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r6, [r0, #72] @ 0x48 │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r5, #34 @ 0x22 │ │ │ │ + cmp r4, #234 @ 0xea │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r7, #38] @ 0x26 │ │ │ │ + strh r0, [r0, #38] @ 0x26 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [r1, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #64] @ 0x40 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cbac4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -110346,78 +110348,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cbaea │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 305568 │ │ │ │ + bl 305528 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1cbb4a │ │ │ │ ldr r3, [pc, #80] @ (1cbb60 ) │ │ │ │ ldr r2, [pc, #80] @ (1cbb64 ) │ │ │ │ ldr r1, [pc, #84] @ (1cbb68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #68] @ (1cbb6c ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 1c9fc8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1cbb02 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ bx r2 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r3, #84 @ 0x54 │ │ │ │ + cmp r3, #28 │ │ │ │ movs r7, r6 │ │ │ │ - subs r1, #58 @ 0x3a │ │ │ │ + subs r1, #2 │ │ │ │ movs r2, r5 │ │ │ │ - subs r1, #76 @ 0x4c │ │ │ │ + subs r1, #20 │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r4, [r0, #28] │ │ │ │ + ldrb r4, [r1, #27] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cbb70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (1cbbd0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 1cbbb4 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 1cbbb4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cbz r0, 1cbbca │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -110431,17 +110433,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 1cbb96 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ - strh r4, [r3, #52] @ 0x34 │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ movs r0, r6 │ │ │ │ - movs r6, #186 @ 0xba │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cbbd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -110454,15 +110456,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (1cbcb4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4458b4 │ │ │ │ + bl 445874 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1cbc50 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 1cacb4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -110489,15 +110491,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (1cbcbc ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (1cbcc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 183830 │ │ │ │ ldr r3, [pc, #92] @ (1cbcc4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -110511,38 +110513,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 1814fc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 445588 │ │ │ │ + bl 445548 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cbc76 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4458b8 │ │ │ │ + bl 445878 │ │ │ │ b.n 1cbc0c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1cbc28 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r1, #12 │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #11 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r1, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #44] @ 0x2c │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r0, #18] │ │ │ │ + strh r0, [r1, #16] │ │ │ │ movs r2, r5 │ │ │ │ - strh r4, [r5, #16] │ │ │ │ + strh r4, [r6, #14] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cbcc8 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 181484 │ │ │ │ @@ -110581,15 +110583,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 1c7310 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 45585c │ │ │ │ + bl 45581c │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -110645,15 +110647,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -110719,21 +110721,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 1cbe92 │ │ │ │ nop │ │ │ │ lsrs r2, r0, #8 │ │ │ │ movs r5, r7 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - strh r2, [r5, #6] │ │ │ │ + strh r2, [r6, #4] │ │ │ │ movs r2, r5 │ │ │ │ - strh r0, [r0, #2] │ │ │ │ + strh r0, [r1, #0] │ │ │ │ movs r2, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #31] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cbedc : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 1cbf0e │ │ │ │ push {lr} │ │ │ │ @@ -110744,17 +110746,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 183424 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 455864 │ │ │ │ + b.w 455824 │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 455864 │ │ │ │ + b.w 455824 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -111316,19 +111318,19 @@ │ │ │ │ nop │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #31 │ │ │ │ movs r5, r7 │ │ │ │ lsls r4, r6, #21 │ │ │ │ movs r5, r7 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r3, #60 @ 0x3c │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r5, #7] │ │ │ │ movs r2, r5 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r0, [r1, #8] │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -111856,19 +111858,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r5, #7 │ │ │ │ movs r5, r7 │ │ │ │ vshr.u16 d0, d28, #4 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + adds r4, r0, #7 │ │ │ │ movs r7, r6 │ │ │ │ - strb r2, [r5, #18] │ │ │ │ + strb r2, [r6, #17] │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r0, #19] │ │ │ │ + strb r6, [r1, #18] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001cca6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -111985,15 +111987,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 556ba2 │ │ │ │ + bl 556ba2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -112124,28 +112126,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 46a100 │ │ │ │ + bl 46a0c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 46a100 │ │ │ │ + bl 46a0c0 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 46a100 │ │ │ │ + bl 46a0c0 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -112469,15 +112471,15 @@ │ │ │ │ bl 1ccee4 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 1839e4 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 1bdee0 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 1815a4 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -112497,15 +112499,15 @@ │ │ │ │ blx 182d5c │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 1839e4 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 1bdee0 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 1815a4 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -112559,15 +112561,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1ccda8 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6bc0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 45585c │ │ │ │ + bl 45581c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (1cd244 ) │ │ │ │ ldr r3, [pc, #108] @ (1cd224 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -112606,17 +112608,17 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1cd1b2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf772003c │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #832] @ (1cd56c ) │ │ │ │ + ldr r3, [pc, #608] @ (1cd48c ) │ │ │ │ movs r2, r5 │ │ │ │ - adds r4, r1, r3 │ │ │ │ + adds r4, r2, r2 │ │ │ │ movs r7, r6 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -112628,15 +112630,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 181550 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 182118 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -112681,15 +112683,15 @@ │ │ │ │ blx 181880 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1cd3f2 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -112717,15 +112719,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 1ccda8 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1c6bc0 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 45585c │ │ │ │ + bl 45581c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -112787,21 +112789,21 @@ │ │ │ │ b.n 1cd3f2 │ │ │ │ nop │ │ │ │ orrs.w r0, r0, #12320768 @ 0xbc0000 │ │ │ │ asrs r0, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r6, #40] @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ movs r2, r5 │ │ │ │ - ldr r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r7, #36] @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (1cd628 ) │ │ │ │ @@ -112935,15 +112937,15 @@ │ │ │ │ bgt.n 1cd4be │ │ │ │ cbz r5, 1cd5f8 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 1cd5f8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -112960,15 +112962,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 1cd5dc │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ b.n 1cd5fa │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (1cd630 ) │ │ │ │ ldr r3, [pc, #44] @ (1cd62c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -113122,15 +113124,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 1cd800 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 1cd800 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -113147,15 +113149,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 1cd7e4 │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ b.n 1cd802 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (1cd838 ) │ │ │ │ ldr r3, [pc, #44] @ (1cd834 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -113274,15 +113276,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 1cd8b6 │ │ │ │ cbz r6, 1cd9a4 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 1cd9a4 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -113300,15 +113302,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 1cd984 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ b.n 1cd9a6 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (1cd9dc ) │ │ │ │ ldr r3, [pc, #44] @ (1cd9d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -113334,15 +113336,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -113480,23 +113482,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 1cda5e │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + lsrs r0, r2, #21 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r6, r5, #21 │ │ │ │ + lsrs r6, r6, #20 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r2, r1, #21 │ │ │ │ + lsrs r2, r2, #20 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r2, r6, #20 │ │ │ │ + lsrs r2, r7, #19 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r2, r2, #20 │ │ │ │ + lsrs r2, r3, #19 │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (1cdc90 ) │ │ │ │ @@ -113581,15 +113583,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1ccba8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 1cdbe8 │ │ │ │ nop │ │ │ │ - lsrs r2, r2, #19 │ │ │ │ + lsrs r2, r3, #18 │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -113636,15 +113638,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 1cde3a │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 182e60 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 182e30 │ │ │ │ @@ -113717,15 +113719,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 1ccda8 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c6bc0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 45585c │ │ │ │ + bl 45581c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (1cde68 ) │ │ │ │ ldr r3, [pc, #68] @ (1cde58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -113951,15 +113953,15 @@ │ │ │ │ str.w r3, [r7, #560] @ 0x230 │ │ │ │ b.n 1cdf6c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia.w r0, {r2, r3, r4, r5} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #7 │ │ │ │ + lsrs r6, r4, #6 │ │ │ │ movs r7, r6 │ │ │ │ @ instruction: 0xe804003c │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ b.n 1cdedc │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -114493,15 +114495,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 1ce5e0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ b.n 1ce1c8 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #28 │ │ │ │ + lsls r0, r3, #27 │ │ │ │ movs r7, r6 │ │ │ │ b.n 1ced9c │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -114535,15 +114537,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 1c6ef4 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 45585c │ │ │ │ + bl 45581c │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -114595,15 +114597,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (1ce944 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 1ce91c │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -114752,17 +114754,17 @@ │ │ │ │ b.n 1ce960 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1cea08 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #3 │ │ │ │ + lsls r0, r7, #2 │ │ │ │ movs r7, r6 │ │ │ │ - vshr.u16 d0, d22, #14 │ │ │ │ + vqadd.u16 d16, d10, d22 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 1cec4c │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 1ce958 │ │ │ │ mov r2, r3 │ │ │ │ @@ -114915,15 +114917,15 @@ │ │ │ │ bl 1c7454 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 1cef98 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -115023,15 +115025,15 @@ │ │ │ │ blx 183830 │ │ │ │ ldr r3, [pc, #456] @ (1cedf8 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (1cee14 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 43d348 │ │ │ │ + bl 43d308 │ │ │ │ b.n 1ce6ca │ │ │ │ mov r3, r4 │ │ │ │ b.n 1ce87a │ │ │ │ mov r2, r4 │ │ │ │ b.n 1ce7f0 │ │ │ │ mov r2, r4 │ │ │ │ b.n 1ce96a │ │ │ │ @@ -115197,24 +115199,24 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 1cee5c │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 2, r0, cr8, cr6, {1} │ │ │ │ + mrc2 0, 0, r0, cr0, cr6, {1} │ │ │ │ bgt.n 1ced6c │ │ │ │ movs r4, r7 │ │ │ │ - stc2l 0, cr0, [r8, #216]! @ 0xd8 │ │ │ │ - stc2 0, cr0, [sl, #216]! @ 0xd8 │ │ │ │ + ldc2 0, cr0, [r0, #216]! @ 0xd8 │ │ │ │ + ldc2l 0, cr0, [r2, #-216]! @ 0xffffff28 │ │ │ │ b.n 1cf082 │ │ │ │ @ instruction: 0xffffd99c │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfad40036 │ │ │ │ - @ instruction: 0xfaa80036 │ │ │ │ + @ instruction: 0xfa9c0036 │ │ │ │ + @ instruction: 0xfa700036 │ │ │ │ blx 182f7c │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -115299,15 +115301,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 1ceb90 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 45585c │ │ │ │ + bl 45581c │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -115495,15 +115497,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 46a100 │ │ │ │ + bl 46a0c0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 1cf1ca │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -115562,15 +115564,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0xf7620036 │ │ │ │ + @ instruction: 0xf72a0036 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ mov fp, r3 │ │ │ │ @@ -115621,15 +115623,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 46a100 │ │ │ │ + bl 46a0c0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -115944,15 +115946,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 1c6ef4 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 45585c │ │ │ │ + bl 45581c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -116305,16 +116307,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 1c5a6c │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 1cf94c │ │ │ │ b.n 1cf3a0 │ │ │ │ - @ instruction: 0xf62e0036 │ │ │ │ - @ instruction: 0xf5f20036 │ │ │ │ + @ instruction: 0xf5f60036 │ │ │ │ + subs.w r0, sl, #11927552 @ 0xb60000 │ │ │ │ │ │ │ │ 001cf974 : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 1cf1f4 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -116337,24 +116339,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 1cf9b2 │ │ │ │ blx 183424 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1cf9a8 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 455864 │ │ │ │ + bl 455824 │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 455864 │ │ │ │ + bl 455824 │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 455864 │ │ │ │ + bl 455824 │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 455864 │ │ │ │ + bl 455824 │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 455864 │ │ │ │ + b.w 455824 │ │ │ │ │ │ │ │ 001cf9e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -116628,23 +116630,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 45585c │ │ │ │ + bl 45581c │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -116754,15 +116756,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 1cfd6e │ │ │ │ - mcr 0, 1, r0, cr14, cr6, {1} │ │ │ │ + ldcl 0, cr0, [r6, #216]! @ 0xd8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #800] @ (1d0124 ) │ │ │ │ @@ -117066,21 +117068,21 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r3, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - subs.w r0, r0, r6, rrx │ │ │ │ + sbcs.w r0, r8, r6, rrx │ │ │ │ stmia r6!, {r1, r6} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xead60036 │ │ │ │ - subs r6, #92 @ 0x5c │ │ │ │ + eors.w r0, lr, r6, rrx │ │ │ │ + subs r6, #36 @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ - subs r6, #112 @ 0x70 │ │ │ │ + subs r6, #56 @ 0x38 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -117298,23 +117300,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 46a100 │ │ │ │ + bl 46a0c0 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 1d04b4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 46a100 │ │ │ │ + bl 46a0c0 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 1d0460 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -117358,15 +117360,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 1d04b0 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 46a100 │ │ │ │ + bl 46a0c0 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 1d03d2 │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 1d0436 │ │ │ │ @@ -118147,25 +118149,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ pop {r1, r3, r4, r6, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d0f20 │ │ │ │ + b.n 1d0eb0 │ │ │ │ movs r6, r6 │ │ │ │ cbnz r4, 1d0d0e │ │ │ │ movs r4, r7 │ │ │ │ cbnz r4, 1d0d06 │ │ │ │ movs r4, r7 │ │ │ │ - svc 100 @ 0x64 │ │ │ │ + svc 44 @ 0x2c │ │ │ │ movs r6, r6 │ │ │ │ - adds r2, #234 @ 0xea │ │ │ │ + adds r2, #178 @ 0xb2 │ │ │ │ movs r2, r5 │ │ │ │ - adds r2, #254 @ 0xfe │ │ │ │ + adds r2, #198 @ 0xc6 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -118498,23 +118500,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ rev r4, r5 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 1d0f78 │ │ │ │ + ble.n 1d1108 │ │ │ │ movs r6, r6 │ │ │ │ @ instruction: 0xb83c │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 1d0fd0 │ │ │ │ + blt.n 1d0f60 │ │ │ │ movs r6, r6 │ │ │ │ - cmp r7, #72 @ 0x48 │ │ │ │ + cmp r7, #16 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r7, #92 @ 0x5c │ │ │ │ + cmp r7, #36 @ 0x24 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -118847,23 +118849,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ @ instruction: 0xb68c │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 1d13d4 │ │ │ │ + bls.n 1d1364 │ │ │ │ movs r6, r6 │ │ │ │ push {r1, r2, r3, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 1d1434 │ │ │ │ + bvc.n 1d13c4 │ │ │ │ movs r6, r6 │ │ │ │ - cmp r3, #174 @ 0xae │ │ │ │ + cmp r3, #118 @ 0x76 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r3, #194 @ 0xc2 │ │ │ │ + cmp r3, #138 @ 0x8a │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -119585,25 +119587,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ add r6, sp, #904 @ 0x388 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 1d1c28 │ │ │ │ + bcs.n 1d1bb8 │ │ │ │ movs r6, r6 │ │ │ │ add r4, sp, #720 @ 0x2d0 │ │ │ │ movs r4, r7 │ │ │ │ add r4, sp, #528 @ 0x210 │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 1d1c7c │ │ │ │ + beq.n 1d1c0c │ │ │ │ movs r6, r6 │ │ │ │ - movs r3, #242 @ 0xf2 │ │ │ │ + movs r3, #186 @ 0xba │ │ │ │ movs r2, r5 │ │ │ │ - movs r4, #6 │ │ │ │ + movs r3, #206 @ 0xce │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -119936,23 +119938,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6} │ │ │ │ movs r6, r6 │ │ │ │ add r1, sp, #272 @ 0x110 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4!, {r1, r3, r6, r7} │ │ │ │ + ldmia r4, {r1, r4, r7} │ │ │ │ movs r6, r6 │ │ │ │ - movs r0, #80 @ 0x50 │ │ │ │ + movs r0, #24 │ │ │ │ movs r2, r5 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ + movs r0, #44 @ 0x2c │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -120285,23 +120287,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ add r7, pc, #592 @ (adr r7, 1d251c ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2} │ │ │ │ + ldmia r2, {r2, r3, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ add r5, pc, #664 @ (adr r5, 1d2570 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r4, r5} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - adds r6, r6, #2 │ │ │ │ + adds r6, r7, #1 │ │ │ │ movs r2, r5 │ │ │ │ - adds r2, r1, #3 │ │ │ │ + adds r2, r2, #2 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -121018,25 +121020,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r3, pc, #952 @ (adr r3, 1d2e8c ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3} │ │ │ │ + stmia r2!, {r2, r4, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ movs r4, r7 │ │ │ │ ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r3, r5} │ │ │ │ + stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ - asrs r0, r6, #18 │ │ │ │ + asrs r0, r7, #17 │ │ │ │ movs r2, r5 │ │ │ │ - asrs r4, r0, #19 │ │ │ │ + asrs r4, r1, #18 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -121753,25 +121755,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #904] @ 0x388 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 1d3328 │ │ │ │ + revsh r0, r1 │ │ │ │ movs r6, r6 │ │ │ │ str r5, [sp, #632] @ 0x278 │ │ │ │ movs r4, r7 │ │ │ │ str r5, [sp, #424] @ 0x1a8 │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r6, 1d32fa │ │ │ │ + @ instruction: 0xb8e6 │ │ │ │ movs r6, r6 │ │ │ │ - lsrs r4, r4, #18 │ │ │ │ + lsrs r4, r5, #17 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r0, r7, #18 │ │ │ │ + lsrs r0, r0, #18 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -122490,25 +122492,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #856] @ 0x358 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r6, r5 │ │ │ │ + uxth r6, r6 │ │ │ │ movs r6, r6 │ │ │ │ ldrh r4, [r1, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ ldrh r0, [r3, #42] @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ - cbz r4, 1d3b0a │ │ │ │ + sub sp, #336 @ 0x150 │ │ │ │ movs r6, r6 │ │ │ │ - lsls r2, r2, #18 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r4, r4, #18 │ │ │ │ + lsls r4, r5, #17 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -123227,24 +123229,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r0, #30] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #872 @ 0x368 │ │ │ │ + add r2, sp, #648 @ 0x288 │ │ │ │ movs r6, r6 │ │ │ │ strh r0, [r7, #42] @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ strh r4, [r0, #42] @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ - add r0, sp, #992 @ 0x3e0 │ │ │ │ + add r0, sp, #768 @ 0x300 │ │ │ │ movs r6, r6 │ │ │ │ - ldc2l 0, cr0, [lr], #-164 @ 0xffffff5c │ │ │ │ - ldc2 0, cr0, [r0], {41} @ 0x29 │ │ │ │ + mcrr2 0, 2, r0, r6, cr9 │ │ │ │ + mrrc2 0, 2, r0, r8, cr9 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -123264,15 +123266,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 1d468c │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 45585c │ │ │ │ + bl 45581c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -123353,15 +123355,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 45585c │ │ │ │ + bl 45581c │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 1d44bc │ │ │ │ ldr.w r3, [pc, #1660] @ 1d4af8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -123383,15 +123385,15 @@ │ │ │ │ blx 1828f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1d4ade │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -124008,19 +124010,19 @@ │ │ │ │ b.n 1d4ad8 │ │ │ │ strh r6, [r6, #28] │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa0e0029 │ │ │ │ + ldr??.w r0, [r6, #41] @ 0x29 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4da0029 │ │ │ │ - @ instruction: 0xf3c80029 │ │ │ │ + @ instruction: 0xf4a20029 │ │ │ │ + @ instruction: 0xf3900029 │ │ │ │ │ │ │ │ 001d4b10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -124069,20 +124071,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1d4b9e │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 183424 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 455864 │ │ │ │ + bl 455824 │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 455864 │ │ │ │ + bl 455824 │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 455864 │ │ │ │ + b.w 455824 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (1d4cb8 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -124150,15 +124152,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (1d4ccc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 1d4c80 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1d4c28 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -124179,33 +124181,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (1d4cd8 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (1d4cdc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d4be8 │ │ │ │ ldrb r0, [r6, #12] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf35c0029 │ │ │ │ + @ instruction: 0xf3240029 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #624] @ (1d4f48 ) │ │ │ │ + ldr r5, [pc, #400] @ (1d4e68 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf3760029 │ │ │ │ - adc.w r0, r8, r9, asr #32 │ │ │ │ + @ instruction: 0xf33e0029 │ │ │ │ + adds.w r0, r0, r9, asr #32 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (1d4ef4 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #512] @ (1d4ef8 ) │ │ │ │ @@ -124267,55 +124269,55 @@ │ │ │ │ bne.n 1d4dfc │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 306c1c │ │ │ │ + bl 306bdc │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d4e58 │ │ │ │ ldr r2, [pc, #356] @ (1d4f08 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (1d4f0c ) │ │ │ │ ldr r7, [pc, #360] @ (1d4f10 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #344] @ (1d4f14 ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d4ea2 │ │ │ │ mov r0, sl │ │ │ │ - bl 306f7c │ │ │ │ + bl 306f3c │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (1d4f18 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 306e54 │ │ │ │ + bl 306e14 │ │ │ │ b.n 1d4d3e │ │ │ │ blx 181a70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 1d4d82 │ │ │ │ ldr r3, [pc, #276] @ (1d4f1c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -124346,33 +124348,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (1d4f2c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (1d4f30 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d4d2a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d4ec8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6aa4 │ │ │ │ b.n 1d4d3e │ │ │ │ ldr r0, [pc, #184] @ (1d4f34 ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 1d4d6a │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -124390,15 +124392,15 @@ │ │ │ │ bpl.n 1d4dde │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (1d4f3c ) │ │ │ │ ldr r0, [pc, #132] @ (1d4f40 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d4dde │ │ │ │ ldr r3, [pc, #88] @ (1d4f24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d4e6a │ │ │ │ ldr r3, [pc, #76] @ (1d4f20 ) │ │ │ │ @@ -124409,54 +124411,54 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (1d4f44 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (1d4f48 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d4e6a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r1, #8] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #8] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #7] │ │ │ │ movs r4, r7 │ │ │ │ - add r6, pc, #672 @ (adr r6, 1d51ac ) │ │ │ │ + add r6, pc, #448 @ (adr r6, 1d50cc ) │ │ │ │ movs r1, r5 │ │ │ │ - add r6, pc, #760 @ (adr r6, 1d5208 ) │ │ │ │ + add r6, pc, #536 @ (adr r6, 1d5128 ) │ │ │ │ movs r1, r5 │ │ │ │ - add r3, pc, #520 @ (adr r3, 1d511c ) │ │ │ │ + add r3, pc, #296 @ (adr r3, 1d503c ) │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xf3020029 │ │ │ │ + movt r0, #41001 @ 0xa029 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #1008] @ (1d531c ) │ │ │ │ + ldr r3, [pc, #784] @ (1d523c ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf23a0029 │ │ │ │ - @ instruction: 0xe9a80029 │ │ │ │ - subs.w r0, r6, #41 @ 0x29 │ │ │ │ + addw r0, r2, #41 @ 0x29 │ │ │ │ + ldrd r0, r0, [r0, #-164]! @ 0xa4 │ │ │ │ + sbcs.w r0, lr, #41 @ 0x29 │ │ │ │ movs r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, #7 │ │ │ │ + adds r2, r7, #6 │ │ │ │ movs r4, r5 │ │ │ │ - addw r0, ip, #41 @ 0x29 │ │ │ │ - rsb r0, r2, #41 @ 0x29 │ │ │ │ - ldmdb r0, {r0, r3, r5} │ │ │ │ + rsbs r0, r4, #41 @ 0x29 │ │ │ │ + @ instruction: 0xf18a0029 │ │ │ │ + @ instruction: 0xe8d80029 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (1d50bc ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -124467,28 +124469,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (1d50c4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30bef0 │ │ │ │ + bl 30beb0 │ │ │ │ cbnz r0, 1d4fbc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1d4fb6 │ │ │ │ ldr r2, [pc, #324] @ (1d50c8 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 309914 │ │ │ │ + bl 3098d4 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 1d5028 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -124497,24 +124499,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 181a70 │ │ │ │ b.n 1d4f82 │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [pc, #256] @ (1d50cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d5060 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6aa4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr r2, [pc, #236] @ (1d50d0 ) │ │ │ │ ldr r3, [pc, #224] @ (1d50c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -124576,15 +124578,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (1d50e0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (1d50e4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d4fd4 │ │ │ │ ldr r3, [pc, #76] @ (1d50d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d5030 │ │ │ │ ldr r3, [pc, #72] @ (1d50dc ) │ │ │ │ @@ -124597,15 +124599,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (1d50f0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d5030 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r4, #30] │ │ │ │ movs r4, r7 │ │ │ │ strb r0, [r3, #30] │ │ │ │ movs r4, r7 │ │ │ │ @@ -124613,27 +124615,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #28] │ │ │ │ movs r4, r7 │ │ │ │ - add r0, pc, #872 @ (adr r0, 1d5440 ) │ │ │ │ + add r0, pc, #648 @ (adr r0, 1d5360 ) │ │ │ │ movs r6, r6 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, lr, #41 @ 0x29 │ │ │ │ - b.n 1d4fd8 │ │ │ │ + orrs.w r0, r6, #41 @ 0x29 │ │ │ │ + b.n 1d4f68 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #648] @ (1d5374 ) │ │ │ │ + ldr r1, [pc, #424] @ (1d5294 ) │ │ │ │ movs r5, r5 │ │ │ │ - orns r0, ip, #41 @ 0x29 │ │ │ │ - b.n 1d4f8c │ │ │ │ + orr.w r0, r4, #41 @ 0x29 │ │ │ │ + b.n 1d4f1c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d50f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -124663,26 +124665,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30bef0 │ │ │ │ + bl 30beb0 │ │ │ │ cbnz r0, 1d51a0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1d519a │ │ │ │ ldr r2, [pc, #92] @ (1d51bc ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 309914 │ │ │ │ + bl 3098d4 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (1d51c0 ) │ │ │ │ ldr r3, [pc, #64] @ (1d51b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -124698,15 +124700,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 181a70 │ │ │ │ b.n 1d515e │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6aa4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ b.n 1d5172 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r0, #23] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -124728,20 +124730,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (1d5260 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30bef0 │ │ │ │ + bl 30beb0 │ │ │ │ cbz r0, 1d522a │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6aa4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr r2, [pc, #96] @ (1d5264 ) │ │ │ │ ldr r3, [pc, #88] @ (1d5260 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -124763,15 +124765,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 309914 │ │ │ │ + bl 3098d4 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 1d5202 │ │ │ │ blx 181a70 │ │ │ │ b.n 1d5234 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r5, #20] │ │ │ │ @@ -124797,49 +124799,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d5318 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 1d52fc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 308fe4 │ │ │ │ + bl 308fa4 │ │ │ │ ldr r6, [pc, #176] @ (1d534c ) │ │ │ │ ldr r2, [pc, #180] @ (1d5350 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (1d5354 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #164] @ (1d5358 ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #140] @ (1d535c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d5322 │ │ │ │ ldr r1, [pc, #132] @ (1d5360 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3090bc │ │ │ │ + bl 30907c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -124870,35 +124872,35 @@ │ │ │ │ bpl.n 1d52d8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (1d536c ) │ │ │ │ ldr r0, [pc, #52] @ (1d5370 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d52d8 │ │ │ │ strb r6, [r7, #17] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r6, [sp, #528] @ 0x210 │ │ │ │ movs r6, r6 │ │ │ │ - add r1, pc, #696 @ (adr r1, 1d560c ) │ │ │ │ + add r1, pc, #472 @ (adr r1, 1d552c ) │ │ │ │ movs r1, r5 │ │ │ │ - add r1, pc, #776 @ (adr r1, 1d5660 ) │ │ │ │ + add r1, pc, #552 @ (adr r1, 1d5580 ) │ │ │ │ movs r1, r5 │ │ │ │ - cdp 0, 8, cr0, cr12, cr9, {1} │ │ │ │ + cdp 0, 5, cr0, cr4, cr9, {1} │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ movs r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ + ldr r1, [sp, #808] @ 0x328 │ │ │ │ movs r5, r5 │ │ │ │ - stc 0, cr0, [ip, #164] @ 0xa4 │ │ │ │ + ldcl 0, cr0, [r4, #-164] @ 0xffffff5c │ │ │ │ │ │ │ │ 001d5374 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -124923,58 +124925,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 306c1c │ │ │ │ + bl 306bdc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d5458 │ │ │ │ ldr r2, [pc, #208] @ (1d54a4 ) │ │ │ │ ldr r1, [pc, #212] @ (1d54a8 ) │ │ │ │ ldr r3, [pc, #212] @ (1d54ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #196] @ (1d54b0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #168] @ (1d54b4 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d546e │ │ │ │ mov r0, r5 │ │ │ │ - bl 306f7c │ │ │ │ + bl 306f3c │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (1d54b8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 306e54 │ │ │ │ + bl 306e14 │ │ │ │ ldr r2, [pc, #140] @ (1d54bc ) │ │ │ │ ldr r3, [pc, #104] @ (1d549c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -124985,15 +124987,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c6aa4 │ │ │ │ b.n 1d542e │ │ │ │ blx 181a70 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 1d53a8 │ │ │ │ ldr r3, [pc, #80] @ (1d54c0 ) │ │ │ │ @@ -125008,42 +125010,42 @@ │ │ │ │ bpl.n 1d5412 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (1d54c8 ) │ │ │ │ ldr r0, [pc, #68] @ (1d54cc ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d5412 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strb r4, [r6, #13] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #13] │ │ │ │ movs r4, r7 │ │ │ │ - add r0, pc, #488 @ (adr r0, 1d5690 ) │ │ │ │ + add r0, pc, #264 @ (adr r0, 1d55b0 ) │ │ │ │ movs r1, r5 │ │ │ │ - add r0, pc, #576 @ (adr r0, 1d56ec ) │ │ │ │ + add r0, pc, #352 @ (adr r0, 1d560c ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r5, [sp, #288] @ 0x120 │ │ │ │ movs r6, r6 │ │ │ │ - stcl 0, cr0, [ip, #-164]! @ 0xffffff5c │ │ │ │ + ldc 0, cr0, [r4, #-164]! @ 0xffffff5c │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ strb r2, [r2, #11] │ │ │ │ movs r4, r7 │ │ │ │ movs r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, r0 │ │ │ │ + asrs r6, r5, #31 │ │ │ │ movs r4, r5 │ │ │ │ - mcrr 0, 2, r0, r0, cr9 │ │ │ │ + stc 0, cr0, [r8], {41} @ 0x29 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -125102,15 +125104,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d555c │ │ │ │ ldr.w r4, [pc, #1120] @ 1d59e4 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d5ada │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -125136,15 +125138,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d566a │ │ │ │ ldr.w r1, [pc, #1032] @ 1d59ec │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (1d59f0 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -125156,17 +125158,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (1d59f4 ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43cdf0 │ │ │ │ + bl 43cdb0 │ │ │ │ mov r0, r7 │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (1d59f8 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (1d59cc ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -125183,36 +125185,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 455844 │ │ │ │ + bl 455804 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1d5a4c │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (1d59fc ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (1d5a00 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 4556b0 │ │ │ │ + bl 455670 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 1d59c0 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -125332,15 +125334,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (1d5a10 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d5796 │ │ │ │ mov r7, r3 │ │ │ │ b.n 1d5580 │ │ │ │ ldr.w lr, [pc, #480] @ 1d5a14 │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -125353,15 +125355,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (1d5a18 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -125398,21 +125400,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 455864 │ │ │ │ + bl 455824 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 1d55f4 │ │ │ │ mov r5, sl │ │ │ │ @@ -125428,15 +125430,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 1d5a20 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -125456,98 +125458,98 @@ │ │ │ │ beq.n 1d5a28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 455a28 │ │ │ │ + bl 4559e8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 455864 │ │ │ │ + bl 455824 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 44f0ac │ │ │ │ + bl 44f06c │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (1d5a24 ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 1d55f4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 1d5a3a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ strb r6, [r7, #7] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r3, #7] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r0], #-164 @ 0xffffff5c │ │ │ │ - ldc 0, cr0, [r4], {41} @ 0x29 │ │ │ │ + @ instruction: 0xebe80029 │ │ │ │ + rsbs r0, ip, r9, asr #32 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebe40029 │ │ │ │ - bmi.n 1d5a8c │ │ │ │ + sub.w r0, ip, r9, asr #32 │ │ │ │ + bmi.n 1d5a1c │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 1d5a4c │ │ │ │ + bcc.n 1d59dc │ │ │ │ movs r1, r5 │ │ │ │ - sbc.w r0, lr, r9, asr #32 │ │ │ │ - adcs.w r0, r2, r9, asr #32 │ │ │ │ + @ instruction: 0xeb360029 │ │ │ │ + adds.w r0, sl, r9, asr #32 │ │ │ │ strb r4, [r0, #3] │ │ │ │ movs r4, r7 │ │ │ │ - bcc.n 1d5920 │ │ │ │ + bcc.n 1d5ab0 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xeaf40029 │ │ │ │ + @ instruction: 0xeabc0029 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, lr, r9, asr #32 │ │ │ │ + ldrd r0, r0, [r6, #164]! @ 0xa4 │ │ │ │ asrs r4, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r0, #-164] @ 0xa4 │ │ │ │ - bne.n 1d5ab8 │ │ │ │ + ldmdb r8, {r0, r3, r5} │ │ │ │ + bne.n 1d5a48 │ │ │ │ movs r1, r5 │ │ │ │ - beq.n 1d5a00 │ │ │ │ + beq.n 1d5990 │ │ │ │ movs r1, r5 │ │ │ │ - beq.n 1d5afc │ │ │ │ + beq.n 1d5a8c │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45585c │ │ │ │ + bl 45581c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 455864 │ │ │ │ + bl 455824 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 1d59a6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 455960 │ │ │ │ + bl 455920 │ │ │ │ b.n 1d567e │ │ │ │ ldr.w ip, [pc, #140] @ 1d5af4 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 1d577e │ │ │ │ ldr.w ip, [pc, #124] @ 1d5af8 │ │ │ │ @@ -125558,15 +125560,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (1d5afc ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 1d577e │ │ │ │ ldr r3, [pc, #84] @ (1d5b00 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 1d5918 │ │ │ │ @@ -125581,15 +125583,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1d5922 │ │ │ │ ldr r0, [pc, #60] @ (1d5b08 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d5922 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1d5634 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (1d5b0c ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (1d5b10 ) │ │ │ │ @@ -125597,44 +125599,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ asrs r0, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d59d0 │ │ │ │ + b.n 1d5960 │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d5ab0 │ │ │ │ + b.n 1d5a40 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + str r6, [sp, #272] @ 0x110 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1d5830 │ │ │ │ + b.n 1d57c0 │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 43d634 │ │ │ │ + bl 43d5f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 1d54d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d5b2a │ │ │ │ ldr r5, [pc, #36] @ (1d5b5c ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 43cd68 │ │ │ │ + bl 43cd28 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 43c928 │ │ │ │ + bl 43c8e8 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -125677,15 +125679,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -125700,21 +125702,21 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ ldr r2, [r7, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ strh r0, [r6, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d5778 │ │ │ │ + b.n 1d5708 │ │ │ │ movs r1, r5 │ │ │ │ - str r5, [sp, #560] @ 0x230 │ │ │ │ + str r5, [sp, #336] @ 0x150 │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1d571c │ │ │ │ + b.n 1d56ac │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r3!, {r1, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d5c04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -125757,15 +125759,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (1d5cd8 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -125784,36 +125786,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (1d5ce4 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d5c32 │ │ │ │ nop │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d570c │ │ │ │ + b.n 1d569c │ │ │ │ movs r1, r5 │ │ │ │ ldrb r4, [r4, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 1d56d8 │ │ │ │ + b.n 1d5668 │ │ │ │ movs r1, r5 │ │ │ │ movs r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d592c │ │ │ │ + b.n 1d58bc │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d5ce8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -125838,39 +125840,39 @@ │ │ │ │ cbz r2, 1d5d32 │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 43cdf0 │ │ │ │ + bl 43cdb0 │ │ │ │ b.n 1d5d38 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ ldr r3, [pc, #36] @ (1d5d60 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (1d5d64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ ldr r6, [r0, #32] │ │ │ │ movs r4, r7 │ │ │ │ ldrb r4, [r1, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d561c │ │ │ │ + b.n 1d55ac │ │ │ │ movs r1, r5 │ │ │ │ ldrb r6, [r1, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 1d55c0 │ │ │ │ + b.n 1d6550 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d5d68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -125891,19 +125893,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 1d5dd4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 1d5db4 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 455844 │ │ │ │ + bl 455804 │ │ │ │ cbnz r0, 1d5e08 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 455a28 │ │ │ │ + bl 4559e8 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -125911,53 +125913,53 @@ │ │ │ │ cbz r3, 1d5df6 │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 1d5df6 │ │ │ │ ldr r1, [pc, #92] @ (1d5e3c ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 1c7488 │ │ │ │ ldr r1, [pc, #72] @ (1d5e40 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 1d5e28 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d5db4 │ │ │ │ ldr r2, [pc, #48] @ (1d5e44 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 309914 │ │ │ │ + bl 3098d4 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 1d5db4 │ │ │ │ blx 181a70 │ │ │ │ b.n 1d5e0c │ │ │ │ nop │ │ │ │ ldr r4, [r0, #24] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3, r7} │ │ │ │ + ldmia r4, {r4, r6} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + ldmia r4!, {} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4!, {r5} │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ ... │ │ │ │ │ │ │ │ 001d5e48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -126008,34 +126010,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d5e92 │ │ │ │ ldr r1, [pc, #48] @ (1d5ef4 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1d5d68 │ │ │ │ nop │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r4, r7 │ │ │ │ ldrb r2, [r5, #23] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d64d8 │ │ │ │ + b.n 1d6468 │ │ │ │ movs r1, r5 │ │ │ │ ldrb r2, [r1, #23] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 1d64c0 │ │ │ │ + b.n 1d6450 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1d6444 │ │ │ │ + b.n 1d63d4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d5ef8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -126051,45 +126053,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 181488 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 43ccb8 │ │ │ │ + bl 43cc78 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (1d5f74 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (1d5f78 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r2, [r0, #21] │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - b.n 1d6718 │ │ │ │ + b.n 1d66a8 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -126186,15 +126188,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c6bc0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1c7488 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #128] @ (1d6128 ) │ │ │ │ ldr r3, [pc, #108] @ (1d6114 ) │ │ │ │ add r2, pc │ │ │ │ @@ -126239,19 +126241,19 @@ │ │ │ │ b.n 1d6010 │ │ │ │ str r4, [r5, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - udf #192 @ 0xc0 │ │ │ │ + udf #136 @ 0x88 │ │ │ │ movs r1, r5 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ str r4, [r3, #100] @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ str r2, [r5, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -126293,25 +126295,25 @@ │ │ │ │ bl 1c737c │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1d6188 │ │ │ │ ldr r1, [pc, #32] @ (1d61b8 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 1c7488 │ │ │ │ str r6, [r7, #88] @ 0x58 │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r0!, {r7} │ │ │ │ + ldmia r0!, {r3, r6} │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (1d6220 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -126658,15 +126660,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r5, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 1d6504 │ │ │ │ + bge.n 1d6494 │ │ │ │ movs r1, r5 │ │ │ │ str r2, [r0, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ str r4, [r4, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ str r0, [r5, #32] │ │ │ │ movs r4, r7 │ │ │ │ @@ -126772,15 +126774,15 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #20] │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - bgt.n 1d6690 │ │ │ │ + blt.n 1d6620 │ │ │ │ movs r7, r5 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ str r2, [r7, #12] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -126849,15 +126851,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1d66cc │ │ │ │ ldr r0, [pc, #48] @ (1d6724 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 1d66cc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ str r0, [r3, #8] │ │ │ │ movs r4, r7 │ │ │ │ str r6, [r1, #8] │ │ │ │ movs r4, r7 │ │ │ │ @@ -126867,15 +126869,15 @@ │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 1d6794 │ │ │ │ + blt.n 1d6724 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (1d6824 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -126950,15 +126952,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1d6758 │ │ │ │ ldr r0, [pc, #76] @ (1d6838 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6758 │ │ │ │ ldr r3, [pc, #64] @ (1d683c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d67c4 │ │ │ │ ldr r3, [pc, #48] @ (1d6834 ) │ │ │ │ @@ -126969,34 +126971,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (1d6840 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (1d6844 ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d67c4 │ │ │ │ nop │ │ │ │ ldrsh r2, [r7, r6] │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1d6934 │ │ │ │ + blt.n 1d68c4 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 1d6778 │ │ │ │ + blt.n 1d6908 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r7, {r5, r6, r7} │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (1d6910 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -127051,15 +127053,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (1d692c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6896 │ │ │ │ ldr r3, [pc, #60] @ (1d691c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d6896 │ │ │ │ ldr r3, [pc, #52] @ (1d6920 ) │ │ │ │ @@ -127073,36 +127075,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (1d6938 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6896 │ │ │ │ ldrsh r6, [r4, r2] │ │ │ │ movs r4, r7 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #122 @ 0x7a │ │ │ │ + adds r1, #66 @ 0x42 │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 1d691c │ │ │ │ + bge.n 1d68ac │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r7!, {r1, r5} │ │ │ │ + ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #72 @ 0x48 │ │ │ │ + adds r1, #16 │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 1d68f4 │ │ │ │ + bge.n 1d6884 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r6, {r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r3, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -127136,15 +127138,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d69ec │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 1d69c0 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 316150 │ │ │ │ + bl 316110 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d6a74 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d6a52 │ │ │ │ @@ -127175,15 +127177,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1d6a20 │ │ │ │ ldr r0, [pc, #344] @ (1d6b58 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1d6ad0 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 1d69aa │ │ │ │ @@ -127202,15 +127204,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1d69c0 │ │ │ │ ldr r0, [pc, #280] @ (1d6b60 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d69c0 │ │ │ │ ldr r3, [pc, #264] @ (1d6b5c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d69be │ │ │ │ ldr r3, [pc, #244] @ (1d6b54 ) │ │ │ │ @@ -127218,24 +127220,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d69be │ │ │ │ ldr r0, [pc, #252] @ (1d6b64 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d69be │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d6b10 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 1d69c0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 18239c │ │ │ │ ldr r3, [pc, #168] @ (1d6b48 ) │ │ │ │ @@ -127257,15 +127259,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (1d6b6c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (1d6b70 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6a8a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d6a30 │ │ │ │ b.n 1d69c0 │ │ │ │ ldr r3, [pc, #108] @ (1d6b48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -127287,15 +127289,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (1d6b78 ) │ │ │ │ ldr r0, [pc, #124] @ (1d6b7c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6a8a │ │ │ │ ldr r3, [pc, #84] @ (1d6b68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d6a84 │ │ │ │ ldr r3, [pc, #56] @ (1d6b54 ) │ │ │ │ @@ -127306,15 +127308,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (1d6b80 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (1d6b84 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6a84 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r5, r6] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, r6] │ │ │ │ @@ -127323,37 +127325,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, r5] │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 1d6bac │ │ │ │ + bls.n 1d6b3c │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 1d6bb0 │ │ │ │ + bls.n 1d6b40 │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 1d6b70 │ │ │ │ + bls.n 1d6b00 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 1d6bd8 │ │ │ │ + bhi.n 1d6b68 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r5, {r4, r5} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - cmp r7, #70 @ 0x46 │ │ │ │ + cmp r7, #14 │ │ │ │ movs r5, r5 │ │ │ │ - bls.n 1d6b9c │ │ │ │ + bhi.n 1d6b2c │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - bls.n 1d6a8c │ │ │ │ + bls.n 1d6c1c │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4!, {r3, r6, r7} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -127476,15 +127478,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (1d6e40 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6bf0 │ │ │ │ ldr r3, [pc, #368] @ (1d6e44 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d6c4c │ │ │ │ ldr r3, [pc, #352] @ (1d6e3c ) │ │ │ │ @@ -127492,15 +127494,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d6c4c │ │ │ │ ldr r0, [pc, #352] @ (1d6e48 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6c4c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 1d6d24 │ │ │ │ ldr r3, [pc, #336] @ (1d6e4c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1d6d24 │ │ │ │ @@ -127514,15 +127516,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (1d6e54 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (1d6e58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c737c │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c737c │ │ │ │ ldr r1, [pc, #292] @ (1d6e5c ) │ │ │ │ @@ -127567,15 +127569,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (1d6e68 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6d66 │ │ │ │ ldr r3, [pc, #120] @ (1d6e2c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d6dec │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 1d6d66 │ │ │ │ @@ -127592,15 +127594,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (1d6e6c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (1d6e70 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6d66 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (1d6e4c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d6dba │ │ │ │ @@ -127615,15 +127617,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (1d6e78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (1d6e7c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6d66 │ │ │ │ nop │ │ │ │ ldrh r4, [r3, r5] │ │ │ │ movs r4, r7 │ │ │ │ ldrh r0, [r3, r5] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -127634,45 +127636,45 @@ │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 1d6ebc │ │ │ │ + bhi.n 1d6e4c │ │ │ │ movs r1, r5 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #50 @ 0x32 │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ movs r5, r5 │ │ │ │ - bhi.n 1d6d6c │ │ │ │ + bhi.n 1d6efc │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - bhi.n 1d6f5c │ │ │ │ + bhi.n 1d6eec │ │ │ │ movs r1, r5 │ │ │ │ - cmp r4, #166 @ 0xa6 │ │ │ │ + cmp r4, #110 @ 0x6e │ │ │ │ movs r5, r5 │ │ │ │ - bvc.n 1d6e40 │ │ │ │ + bvc.n 1d6dd0 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r4, r6} │ │ │ │ + ldmia r2!, {r3, r4} │ │ │ │ movs r1, r5 │ │ │ │ - bvc.n 1d6da4 │ │ │ │ + bvc.n 1d6f34 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r3, r4} │ │ │ │ + ldmia r1!, {r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - bvs.n 1d6e24 │ │ │ │ + bvs.n 1d6db4 │ │ │ │ movs r1, r5 │ │ │ │ - bvs.n 1d6de4 │ │ │ │ + bvs.n 1d6f74 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (1d6f1c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -127728,30 +127730,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (1d6f38 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6ede │ │ │ │ ldr r6, [r5, r1] │ │ │ │ movs r4, r7 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #60 @ 0x3c │ │ │ │ + cmp r3, #4 │ │ │ │ movs r5, r5 │ │ │ │ - bvs.n 1d6ebc │ │ │ │ + bvs.n 1d6e4c │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r0!, {r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -127876,15 +127878,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (1d7218 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6fa0 │ │ │ │ ldr r3, [pc, #388] @ (1d721c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d6ffc │ │ │ │ ldr r3, [pc, #368] @ (1d7214 ) │ │ │ │ @@ -127892,15 +127894,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d6ffc │ │ │ │ ldr r0, [pc, #368] @ (1d7220 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d6ffc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 1d70f0 │ │ │ │ ldr r3, [pc, #352] @ (1d7224 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1d70f0 │ │ │ │ @@ -127914,15 +127916,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (1d722c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (1d7230 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c737c │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 1c737c │ │ │ │ ldr r1, [pc, #304] @ (1d7234 ) │ │ │ │ @@ -127967,15 +127969,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (1d7240 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d7132 │ │ │ │ ldr r3, [pc, #128] @ (1d7204 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1d71c2 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 1d7132 │ │ │ │ @@ -127992,15 +127994,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (1d7244 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (1d7248 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d7132 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (1d7224 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d718c │ │ │ │ @@ -128015,15 +128017,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (1d7250 ) │ │ │ │ ldr r0, [pc, #108] @ (1d7254 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d7132 │ │ │ │ ldrsb r6, [r4, r6] │ │ │ │ movs r4, r7 │ │ │ │ ldrsb r2, [r4, r6] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -128033,45 +128035,45 @@ │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 1d72e4 │ │ │ │ + bpl.n 1d7274 │ │ │ │ movs r1, r5 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2} │ │ │ │ + stmia r7!, {r2, r3, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #46 @ 0x2e │ │ │ │ movs r5, r5 │ │ │ │ - bmi.n 1d71ac │ │ │ │ + bmi.n 1d713c │ │ │ │ movs r1, r5 │ │ │ │ - stmia r7!, {r1, r2, r3} │ │ │ │ + stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 1d719c │ │ │ │ + bmi.n 1d732c │ │ │ │ movs r1, r5 │ │ │ │ - cmp r0, #214 @ 0xd6 │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ movs r5, r5 │ │ │ │ - bmi.n 1d7278 │ │ │ │ + bcc.n 1d7208 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r7} │ │ │ │ + stmia r6!, {r3, r6} │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 1d71a8 │ │ │ │ + bmi.n 1d7338 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r1, r6} │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ movs r1, r5 │ │ │ │ - bcs.n 1d7244 │ │ │ │ + bcs.n 1d71d4 │ │ │ │ movs r1, r5 │ │ │ │ - bcs.n 1d7208 │ │ │ │ + bcs.n 1d7198 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r3} │ │ │ │ + stmia r5!, {r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (1d72f4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -128127,30 +128129,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (1d7310 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d72b6 │ │ │ │ strb r6, [r2, r2] │ │ │ │ movs r4, r7 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #100 @ 0x64 │ │ │ │ + movs r7, #44 @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - bcc.n 1d723c │ │ │ │ + bcc.n 1d73cc │ │ │ │ movs r1, r5 │ │ │ │ - stmia r5!, {r2, r3} │ │ │ │ + stmia r4!, {r2, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d7314 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -128178,31 +128180,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (1d7388 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bcc.n 1d7454 │ │ │ │ + bcc.n 1d73e4 │ │ │ │ movs r1, r5 │ │ │ │ - bcc.n 1d743c │ │ │ │ + bcc.n 1d73cc │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r6, #24] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ movs r6, r6 │ │ │ │ - bcc.n 1d7404 │ │ │ │ + bcc.n 1d7394 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d738c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -128265,15 +128267,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 309914 │ │ │ │ + bl 3098d4 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -128290,15 +128292,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1d752c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 455930 │ │ │ │ + bl 4558f0 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 1d74a8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 1d74f6 │ │ │ │ movs r2, #0 │ │ │ │ @@ -128340,15 +128342,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1d74a8 │ │ │ │ ldr r0, [pc, #92] @ (1d7578 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 1d74a8 │ │ │ │ ldr r3, [pc, #60] @ (1d756c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1d7488 │ │ │ │ @@ -128362,33 +128364,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1d7488 │ │ │ │ ldr r0, [pc, #44] @ (1d7580 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 1d7488 │ │ │ │ nop │ │ │ │ strh r2, [r1, r4] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 1d75e6 │ │ │ │ + cbz r0, 1d75d8 │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 1d75ca │ │ │ │ + uxtb r6, r4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d7584 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -128443,19 +128445,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 182a08 │ │ │ │ cbnz r0, 1d763a │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 455828 │ │ │ │ + bl 4557e8 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 4558f4 │ │ │ │ + bl 4558b4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 1d75d4 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 1c6a8c │ │ │ │ b.n 1d75d4 │ │ │ │ @@ -128489,43 +128491,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 1d7b38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30540c │ │ │ │ + bl 3053cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1d782a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 1d76c0 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 1d7b3c │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 30541c │ │ │ │ + bl 3053dc │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1d78be │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d7820 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 1d7b40 │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 1d7b44 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -128550,30 +128552,30 @@ │ │ │ │ bne.n 1d7746 │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 1d793c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 30540c │ │ │ │ + bl 3053cc │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 1d775a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 30540c │ │ │ │ + bl 3053cc │ │ │ │ cbz r0, 1d777e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 1d78f2 │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 1d78e2 │ │ │ │ @@ -128630,29 +128632,29 @@ │ │ │ │ bl 1c7488 │ │ │ │ ldr r1, [pc, #832] @ (1d7b54 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 1c6b34 │ │ │ │ b.n 1d7852 │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 1d76f2 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [pc, #788] @ (1d7b50 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d79aa │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1c6aa4 │ │ │ │ ldr r2, [pc, #772] @ (1d7b58 ) │ │ │ │ ldr r3, [pc, #732] @ (1d7b34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -128690,15 +128692,15 @@ │ │ │ │ bne.w 1d7a30 │ │ │ │ mov r0, fp │ │ │ │ blx 183544 │ │ │ │ b.n 1d7894 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [pc, #640] @ (1d7b50 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d7aa8 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ @@ -128732,20 +128734,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (1d7b64 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (1d7b68 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d78b6 │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 314e98 │ │ │ │ + bl 314e58 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1d7a60 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -128774,15 +128776,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (1d7b6c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (1d7b70 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d78b6 │ │ │ │ ldr r3, [pc, #432] @ (1d7b5c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7846 │ │ │ │ ldr r3, [pc, #420] @ (1d7b60 ) │ │ │ │ @@ -128793,15 +128795,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (1d7b74 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (1d7b78 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d7846 │ │ │ │ ldr r3, [pc, #416] @ (1d7b7c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 1d79f2 │ │ │ │ ldr r3, [pc, #376] @ (1d7b60 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -128826,15 +128828,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (1d7b84 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (1d7b88 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d78b6 │ │ │ │ ldr r3, [pc, #296] @ (1d7b5c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d78b6 │ │ │ │ ldr r3, [pc, #288] @ (1d7b60 ) │ │ │ │ @@ -128845,19 +128847,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (1d7b8c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (1d7b90 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d78b6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [pc, #228] @ (1d7b50 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d78b6 │ │ │ │ ldr r3, [pc, #224] @ (1d7b5c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -128872,15 +128874,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (1d7b94 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (1d7b98 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d78b6 │ │ │ │ ldr r3, [pc, #176] @ (1d7b5c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d78da │ │ │ │ ldr r3, [pc, #168] @ (1d7b60 ) │ │ │ │ @@ -128891,15 +128893,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (1d7b9c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (1d7ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d78da │ │ │ │ ldr r3, [pc, #128] @ (1d7b5c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1d7894 │ │ │ │ ldr r3, [pc, #120] @ (1d7b60 ) │ │ │ │ @@ -128910,21 +128912,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (1d7ba4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (1d7ba8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d7894 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (1d7bac ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1d77e8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -128933,70 +128935,70 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, r2] │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r1] │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 1d7b7c │ │ │ │ + ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r7, {r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - movs r2, #136 @ 0x88 │ │ │ │ + movs r2, #80 @ 0x50 │ │ │ │ movs r5, r5 │ │ │ │ - bvc.n 1d7a8c │ │ │ │ + bvc.n 1d7c1c │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ bl 205b56 │ │ │ │ ldr r6, [pc, #696] @ (1d7e14 ) │ │ │ │ movs r4, r7 │ │ │ │ subs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ movs r1, r5 │ │ │ │ - bkpt 0x00c4 │ │ │ │ + bkpt 0x008c │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r5, {r2, r5, r7} │ │ │ │ + ldmia r5, {r2, r3, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - bkpt 0x0056 │ │ │ │ + bkpt 0x001e │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r5!, {r2, r3} │ │ │ │ + ldmia r4, {r2, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - bkpt 0x0026 │ │ │ │ + pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ movs r1, r5 │ │ │ │ cmp r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #36 @ 0x24 │ │ │ │ + subs r4, r5, #7 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r4, r6, r7, pc} │ │ │ │ + pop {r1, r3, r4, r7, pc} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r2, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r5!, {r1, r2, r3} │ │ │ │ + ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r5, r7, pc} │ │ │ │ + pop {r3, r5, r6, pc} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r3, r4, r6, pc} │ │ │ │ + pop {r5, pc} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4!, {r1, r2, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r3, r5, pc} │ │ │ │ + pop {r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4!, {r1, r2, r3} │ │ │ │ + ldmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r3, r4, r5, r6, r7} │ │ │ │ + pop {r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r4, {r1, r4, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r6} │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -129055,15 +129057,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 1d7c9a │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 438080 │ │ │ │ + bl 438040 │ │ │ │ cbnz r0, 1d7cae │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 1d7cbe │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -129090,15 +129092,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 438080 │ │ │ │ + bl 438040 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 1d7cb2 │ │ │ │ movs r0, #3 │ │ │ │ b.n 1d7c74 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -129180,15 +129182,15 @@ │ │ │ │ nop │ │ │ │ ldr r2, [pc, #96] @ (1d7dd0 ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #864] @ (1d80d8 ) │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r3, #17] │ │ │ │ + strb r0, [r4, #16] │ │ │ │ movs r6, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1d7d92 │ │ │ │ @@ -129570,15 +129572,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 1d8188 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 1d8142 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ cbz r0, 1d8182 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 183168 │ │ │ │ b.n 1d8104 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -129596,15 +129598,15 @@ │ │ │ │ b.n 1d80ca │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 1d80ca │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 438080 │ │ │ │ + bl 438040 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d8142 │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 1d80ca │ │ │ │ bl 1d7cd4 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -129638,25 +129640,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r2, [r5, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp ip, pc │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r1, #0] │ │ │ │ + ldr r0, [r2, #124] @ 0x7c │ │ │ │ movs r6, r6 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r6} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r1, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r5, #124] @ 0x7c │ │ │ │ + ldr r2, [r6, #120] @ 0x78 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r6} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r2, r6} │ │ │ │ + stmia r6!, {r2, r3} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d81f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -129706,19 +129708,19 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ ldrh r6, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r7, #112] @ 0x70 │ │ │ │ + ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r6, r6 │ │ │ │ - stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r5!, {r1, r4, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d828c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -130069,15 +130071,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d85ec │ │ │ │ ldr r0, [pc, #100] @ (1d8674 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d85ec │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -130099,23 +130101,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ negs r6, r5 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r5, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ rors r4, r1 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r6} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d8678 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -130142,50 +130144,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d8694 │ │ │ │ ldr r0, [pc, #24] @ (1d86d8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1d8694 │ │ │ │ eors r0, r7 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r6, r7} │ │ │ │ + stmia r1!, {r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (1d870c ) │ │ │ │ add r0, pc │ │ │ │ bl 1d8678 │ │ │ │ ldr r0, [pc, #28] @ (1d8710 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #0 │ │ │ │ bl 1dbd40 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 1dbe34 │ │ │ │ nop │ │ │ │ - stmia r1!, {r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r1!, {r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1d871c ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ - stmia r1!, {r1, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1dbf28 │ │ │ │ @@ -130214,19 +130216,19 @@ │ │ │ │ bl 296ba8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d874e │ │ │ │ ldr r0, [pc, #16] @ (1d8788 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r6, #10 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r1!, {r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r4, r5} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r1!, {r1, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r5} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -130280,19 +130282,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1d8828 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1d8678 │ │ │ │ strb r6, [r2, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r4, r5, r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ - stmia r0!, {r2, r3, r6, r7} │ │ │ │ + stmia r0!, {r2, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -130343,20 +130345,20 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1d8678 │ │ │ │ nop │ │ │ │ strb r0, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ - movs r1, r5 │ │ │ │ - stmia r0!, {r1, r3, r5} │ │ │ │ - movs r1, r5 │ │ │ │ - push {r3, r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + itt │ │ │ │ + mov r1, r5 │ │ │ │ + itee @ unpredictable > │ │ │ │ + mov r1, r5 │ │ │ │ + pushal {r3, r4, r5, lr} │ │ │ │ + moval.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (1d8960 ) │ │ │ │ ldr r1, [pc, #132] @ (1d8964 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ @@ -130404,26 +130406,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 182a8c │ │ │ │ b.n 1d892a │ │ │ │ nop │ │ │ │ strh r6, [r7, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - itt │ │ │ │ - mov r1, r5 │ │ │ │ - itee al @ unpredictable > │ │ │ │ - moval r1, r5 │ │ │ │ - strh r0, [r6, r4] │ │ │ │ - lsl r7, r0, #1 │ │ │ │ - it ge │ │ │ │ - movge r1, r5 │ │ │ │ - itte ls │ │ │ │ - movls r1, r5 │ │ │ │ - stmdbls sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - movhi.w ip, #4096 @ 0x1000 │ │ │ │ + itt gt │ │ │ │ + movgt r1, r5 │ │ │ │ + itet lt @ unpredictable │ │ │ │ + movlt r1, r5 │ │ │ │ + strhge r0, [r6, r4] │ │ │ │ + lsllt r7, r0, #1 │ │ │ │ + nop {7} │ │ │ │ + movs r1, r5 │ │ │ │ + ittt vs │ │ │ │ + movvs r1, r5 │ │ │ │ + stmdbvs sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + movvs.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (1d8be8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #604] @ (1d8bec ) │ │ │ │ movs r2, #32 │ │ │ │ movt r2, #2 │ │ │ │ @@ -130653,53 +130655,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 182a8c │ │ │ │ b.n 1d8a62 │ │ │ │ nop │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ittt vs │ │ │ │ - movvs r1, r5 │ │ │ │ - subvs r5, #100 @ 0x64 │ │ │ │ - movvs r4, r7 │ │ │ │ + itet cs │ │ │ │ + movcs r1, r5 │ │ │ │ + subcc r5, #100 @ 0x64 │ │ │ │ + movcs r4, r7 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - it cs │ │ │ │ - movcs r1, r5 │ │ │ │ + bkpt 0x00f0 │ │ │ │ + movs r1, r5 │ │ │ │ strh r2, [r1, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x00ec │ │ │ │ + bkpt 0x00b4 │ │ │ │ movs r1, r5 │ │ │ │ - bkpt 0x00d8 │ │ │ │ + bkpt 0x00a0 │ │ │ │ movs r1, r5 │ │ │ │ str r4, [r4, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r0, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x00ae │ │ │ │ + bkpt 0x0076 │ │ │ │ movs r1, r5 │ │ │ │ str r4, [r7, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r0, [r6, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r2, [r0, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r3, r4, r7, pc} │ │ │ │ + pop {r1, r5, r6, pc} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r4, r5, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, pc} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + pop {r3, r4, r5, pc} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r4, r7, pc} │ │ │ │ + pop {r1, r3, r4, r6, pc} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r2, r3, r4, r5, pc} │ │ │ │ + pop {r2, pc} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r2, r6, pc} │ │ │ │ + pop {r1, r2, r3, pc} │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (1d8c74 ) │ │ │ │ add r4, pc │ │ │ │ @@ -130715,17 +130717,17 @@ │ │ │ │ blx 1821cc │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 1d8678 │ │ │ │ str r0, [r2, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r2, r4, pc} │ │ │ │ + pop {r2, r3, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r3, r4, pc} │ │ │ │ + pop {r1, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (1d8cb0 ) │ │ │ │ ldr r1, [pc, #32] @ (1d8cb4 ) │ │ │ │ @@ -130738,15 +130740,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 1d8678 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #808] @ (1d8fdc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #928] @ (1d9058 ) │ │ │ │ + ldr r3, [pc, #704] @ (1d8f78 ) │ │ │ │ movs r7, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (1d8d20 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -130783,23 +130785,23 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 181e10 │ │ │ │ b.n 1d8ce4 │ │ │ │ ldr r7, [pc, #576] @ (1d8f64 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r3, r6, r7} │ │ │ │ + pop {r1, r4, r7} │ │ │ │ movs r1, r5 │ │ │ │ ldr r7, [pc, #456] @ (1d8ef4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r3, r5, r7} │ │ │ │ + pop {r1, r4, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ ldr r7, [pc, #304] @ (1d8e64 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + pop {r1, r2, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 1d8d4a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -130856,15 +130858,15 @@ │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ str??.w r0, [r0, #58] @ 0x3a │ │ │ │ pop {r2, r7} │ │ │ │ movs r3, r7 │ │ │ │ ldr r6, [pc, #840] @ (1d9118 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r1, #17 │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 1d8de6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -130923,15 +130925,15 @@ │ │ │ │ b.w 1d8678 │ │ │ │ nop │ │ │ │ str.w r0, [r4, sl, lsl #3] │ │ │ │ cbnz r0, 1d8ee6 │ │ │ │ movs r3, r7 │ │ │ │ ldr r6, [pc, #208] @ (1d8f40 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r5, #15 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ movs r5, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -130959,19 +130961,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1d8ed4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #832] @ (1d920c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rev r0, r6 │ │ │ │ + cbnz r0, 1d8f0e │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r0, 1d8f10 │ │ │ │ + cbnz r0, 1d8f02 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r4, r0, #14 │ │ │ │ + lsrs r4, r1, #13 │ │ │ │ movs r5, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -130999,19 +131001,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (1d8f38 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #432] @ (1d90e0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 1d8f66 │ │ │ │ + cbnz r4, 1d8f58 │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r4, 1d8f5a │ │ │ │ + cbnz r4, 1d8f4c │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r0, r4, #12 │ │ │ │ + lsrs r0, r5, #11 │ │ │ │ movs r5, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1d8f66 │ │ │ │ ldr r3, [pc, #48] @ (1d8f74 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -131030,17 +131032,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r5, [pc, #96] @ (1d8fd8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 1d8f8e │ │ │ │ + cbnz r4, 1d8f80 │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r0, 1d8f9e │ │ │ │ + cbnz r0, 1d8f90 │ │ │ │ movs r1, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 1d8fa0 │ │ │ │ @@ -131060,15 +131062,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d8f92 │ │ │ │ ldr r0, [pc, #12] @ (1d8fc4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ @ instruction: 0xf69a003a │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r2, #9 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 001d8fc8 : │ │ │ │ ldr r3, [pc, #12] @ (1d8fd8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -131403,23 +131405,23 @@ │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #232] @ (1d93e8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #72] @ (1d934c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #936] @ (1d96b0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb626 │ │ │ │ + push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #736] @ (1d95f4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #632] @ (1d9590 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb604 │ │ │ │ + push {r2, r3, r6, r7, lr} │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (1d9520 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -131618,39 +131620,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1d8678 │ │ │ │ nop │ │ │ │ adds r3, #210 @ 0xd2 │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #128] @ (1d95a8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb646 │ │ │ │ + @ instruction: 0xb60e │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #520] @ (1d9738 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #0 │ │ │ │ + adds r4, #200 @ 0xc8 │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #336] @ (1d9688 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r3, #24 │ │ │ │ + lsls r4, r4, #23 │ │ │ │ movs r5, r5 │ │ │ │ - push {r1, r5, r7} │ │ │ │ + push {r1, r3, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - add r3, pc, #496 @ (adr r3, 1d9734 ) │ │ │ │ + add r3, pc, #272 @ (adr r3, 1d9654 ) │ │ │ │ movs r7, r5 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r5, lr} │ │ │ │ movs r1, r5 │ │ │ │ - push {r7, lr} │ │ │ │ + push {r3, r6, lr} │ │ │ │ movs r1, r5 │ │ │ │ - push {r1, r4, r7, lr} │ │ │ │ + push {r1, r3, r4, r6, lr} │ │ │ │ movs r1, r5 │ │ │ │ - push {r1, r2, r4, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, lr} │ │ │ │ movs r1, r5 │ │ │ │ - push {r1, r2, r6, lr} │ │ │ │ + push {r1, r2, r3, lr} │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (1d9630 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -131785,27 +131787,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (1d96d0 ) │ │ │ │ ldr r0, [pc, #36] @ (1d96d4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1d8678 │ │ │ │ - sxtb r6, r3 │ │ │ │ + sxth r6, r4 │ │ │ │ movs r1, r5 │ │ │ │ - sxth r6, r3 │ │ │ │ + cbz r6, 1d96fc │ │ │ │ movs r1, r5 │ │ │ │ - sxtb r6, r0 │ │ │ │ + sxth r6, r1 │ │ │ │ movs r1, r5 │ │ │ │ cmp r8, r8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sxth r6, r0 │ │ │ │ + cbz r6, 1d9702 │ │ │ │ movs r1, r5 │ │ │ │ cmp lr, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r4, 1d9714 │ │ │ │ + cbz r4, 1d9706 │ │ │ │ movs r1, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1d9708 │ │ │ │ @@ -131820,17 +131822,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ ldr r0, [pc, #12] @ (1d9718 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ - cbz r2, 1d9740 │ │ │ │ + cbz r2, 1d9732 │ │ │ │ movs r1, r5 │ │ │ │ - cbz r2, 1d974e │ │ │ │ + cbz r2, 1d9740 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (1d9830 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -131856,19 +131858,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 1d97c8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 1d97c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92c8 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9288 │ │ │ │ + bl 2f9298 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb974 │ │ │ │ + bl 2fb934 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1d980a │ │ │ │ ldr r1, [pc, #172] @ (1d9838 ) │ │ │ │ add r1, pc │ │ │ │ @@ -131933,44 +131935,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (1d9860 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1d97ea │ │ │ │ ldr r0, [pc, #60] @ (1d9864 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 1d97ea │ │ │ │ cmp r7, #210 @ 0xd2 │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r3, {r2, r3, r6} │ │ │ │ + ldmia r3!, {r2, r4} │ │ │ │ movs r0, r6 │ │ │ │ - uxtb r0, r2 │ │ │ │ + uxth r0, r3 │ │ │ │ movs r1, r5 │ │ │ │ - cbz r2, 1d9852 │ │ │ │ + cbz r2, 1d9844 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r3!, {r2} │ │ │ │ + ldmia r2, {r2, r3, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - uxth r6, r2 │ │ │ │ + sxtb r6, r3 │ │ │ │ movs r1, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sxtb r6, r2 │ │ │ │ + sxth r6, r3 │ │ │ │ movs r1, r5 │ │ │ │ - sxtb r0, r2 │ │ │ │ + sxth r0, r3 │ │ │ │ movs r1, r5 │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r2 │ │ │ │ + sxth r6, r3 │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (1d9ae8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -132117,15 +132119,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 438080 │ │ │ │ + bl 438040 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1d9abe │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 1dc284 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -132235,21 +132237,21 @@ │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmn r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ negs r4, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r4, r7 │ │ │ │ - add r6, sp, #360 @ 0x168 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ movs r1, r5 │ │ │ │ rors r0, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - vaddl.u16 q0, d2, d28 │ │ │ │ + vhadd.u16 d16, d10, d28 │ │ │ │ │ │ │ │ 001d9b1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #44] @ (1d9b58 ) │ │ │ │ @@ -132305,15 +132307,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r7, sp, #208 @ 0xd0 │ │ │ │ + add r6, sp, #1008 @ 0x3f0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9bbc : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -132412,17 +132414,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1d9bbc │ │ │ │ nop │ │ │ │ - add r6, sp, #600 @ 0x258 │ │ │ │ + add r6, sp, #376 @ 0x178 │ │ │ │ movs r1, r5 │ │ │ │ - add r6, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #400 @ 0x190 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9cc0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -132468,15 +132470,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - add r6, sp, #640 @ 0x280 │ │ │ │ + add r6, sp, #416 @ 0x1a0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9d40 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -132511,17 +132513,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 1814a0 │ │ │ │ cmp r1, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, r0] │ │ │ │ + strh r0, [r4, r7] │ │ │ │ movs r6, r6 │ │ │ │ - add r2, sp, #464 @ 0x1d0 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9da8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -132694,19 +132696,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 1814a0 │ │ │ │ subs r5, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r5, #60 @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, r1] │ │ │ │ + strh r6, [r4, r0] │ │ │ │ movs r6, r6 │ │ │ │ - add r4, sp, #224 @ 0xe0 │ │ │ │ + add r4, sp, #0 │ │ │ │ movs r1, r5 │ │ │ │ - add r0, sp, #728 @ 0x2d8 │ │ │ │ + add r0, sp, #504 @ 0x1f8 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -132738,15 +132740,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1d8678 │ │ │ │ nop │ │ │ │ subs r4, #216 @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #120 @ 0x78 │ │ │ │ + add r0, sp, #920 @ 0x398 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001d9fd4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -132842,15 +132844,15 @@ │ │ │ │ bne.n 1da092 │ │ │ │ ldr r0, [pc, #12] @ (1da0cc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ subs r4, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #904 @ (adr r7, 1da458 ) │ │ │ │ + add r7, pc, #680 @ (adr r7, 1da378 ) │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1da0de │ │ │ │ ldr r0, [pc, #84] @ (1da12c ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ @@ -132880,19 +132882,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 1d9fd4 │ │ │ │ ldr r0, [pc, #20] @ (1da134 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1d8678 │ │ │ │ - add r0, sp, #0 │ │ │ │ + add r7, pc, #800 @ (adr r7, 1da450 ) │ │ │ │ movs r1, r5 │ │ │ │ subs r3, #106 @ 0x6a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #528 @ (adr r7, 1da348 ) │ │ │ │ + add r7, pc, #304 @ (adr r7, 1da268 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001da138 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -132980,17 +132982,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #172 @ 0xac │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #60 @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #672] @ (1da4c4 ) │ │ │ │ + ldr r7, [pc, #448] @ (1da3e4 ) │ │ │ │ movs r6, r6 │ │ │ │ - add r6, pc, #16 @ (adr r6, 1da238 ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 1da558 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001da228 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -133067,25 +133069,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (1da308 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 443014 │ │ │ │ + b.w 442fd4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ movs r4, #198 @ 0xc6 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #140 @ 0x8c │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #52 @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ - add r0, sp, #752 @ 0x2f0 │ │ │ │ + add r0, sp, #528 @ 0x210 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001da30c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -133142,17 +133144,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181e0c │ │ │ │ nop │ │ │ │ subs r1, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #368 @ 0x170 │ │ │ │ + add r0, sp, #144 @ 0x90 │ │ │ │ movs r1, r5 │ │ │ │ - subs r3, #110 @ 0x6e │ │ │ │ + subs r3, #54 @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (1da444 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -133204,15 +133206,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 1da418 │ │ │ │ nop │ │ │ │ subs r0, #146 @ 0x92 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, #132 @ 0x84 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r7, pc, #816 @ (adr r7, 1da780 ) │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133306,19 +133308,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 182fbc │ │ │ │ b.n 1da510 │ │ │ │ nop │ │ │ │ adds r7, #244 @ 0xf4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #424 @ (adr r4, 1da6f4 ) │ │ │ │ + add r4, pc, #200 @ (adr r4, 1da614 ) │ │ │ │ movs r1, r5 │ │ │ │ adds r7, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #48 @ (adr r7, 1da584 ) │ │ │ │ + add r6, pc, #848 @ (adr r6, 1da8a4 ) │ │ │ │ movs r1, r5 │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -133350,17 +133352,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (1da5bc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ adds r6, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #124 @ 0x7c │ │ │ │ + movs r3, #68 @ 0x44 │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ movs r7, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (1da604 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -133412,15 +133414,15 @@ │ │ │ │ bl 1da340 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 1d8678 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #792 @ (adr r5, 1da974 ) │ │ │ │ + add r5, pc, #568 @ (adr r5, 1da894 ) │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001da65c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -133667,15 +133669,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1da83a │ │ │ │ ldr.w r0, [pc, #1468] @ 1dae98 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1da83a │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 1816f4 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -133794,15 +133796,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 1da7f6 │ │ │ │ ldr.w r0, [pc, #1156] @ 1daeb8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1da7f6 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 1dab20 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 1dad98 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 1da974 │ │ │ │ @@ -133859,15 +133861,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 1da7f2 │ │ │ │ ldr r0, [pc, #1016] @ (1daecc ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 1da7f2 │ │ │ │ ldr r3, [pc, #1004] @ (1daed0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1da84a │ │ │ │ @@ -133875,15 +133877,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1da84a │ │ │ │ ldr r0, [pc, #984] @ (1daed4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 1da84a │ │ │ │ ldr r3, [pc, #888] @ (1dae84 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -133956,15 +133958,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 1da964 │ │ │ │ ldr r0, [pc, #812] @ (1daee8 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1da964 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1da964 │ │ │ │ b.n 1daba2 │ │ │ │ ldr r3, [pc, #792] @ (1daeec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -133975,15 +133977,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 1da8ae │ │ │ │ ldr r0, [pc, #772] @ (1daef0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 1da8ae │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -134090,15 +134092,15 @@ │ │ │ │ b.n 1dac8c │ │ │ │ ldr r4, [pc, #556] @ (1daf18 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 1dac8c │ │ │ │ ldr r0, [pc, #548] @ (1daf1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #0 │ │ │ │ bl 1dbd40 │ │ │ │ movs r0, #0 │ │ │ │ bl 1dbe34 │ │ │ │ b.n 1dab16 │ │ │ │ ldr r4, [pc, #532] @ (1daf20 ) │ │ │ │ add r4, pc │ │ │ │ @@ -134182,74 +134184,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (1dae94 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1da964 │ │ │ │ ldr r0, [pc, #400] @ (1daf64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1da964 │ │ │ │ ldr r2, [pc, #396] @ (1daf68 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1da964 │ │ │ │ ldr r2, [pc, #172] @ (1dae94 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 1da964 │ │ │ │ ldr r0, [pc, #376] @ (1daf6c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1da964 │ │ │ │ ldr r3, [pc, #368] @ (1daf70 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1da9e2 │ │ │ │ ldr r3, [pc, #136] @ (1dae94 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1da9e2 │ │ │ │ ldr r0, [pc, #348] @ (1daf74 ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1da9e2 │ │ │ │ ldr r3, [pc, #340] @ (1daf78 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dab16 │ │ │ │ ldr r3, [pc, #100] @ (1dae94 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 1dab16 │ │ │ │ ldr r0, [pc, #320] @ (1daf7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1dab16 │ │ │ │ ldr r3, [pc, #312] @ (1daf80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dac12 │ │ │ │ ldr r3, [pc, #64] @ (1dae94 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1dac12 │ │ │ │ ldr r0, [pc, #292] @ (1daf84 ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1dac12 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ blx 183340 │ │ │ │ nop │ │ │ │ subs r6, r2, #5 │ │ │ │ movs r4, r7 │ │ │ │ adds r4, #170 @ 0xaa │ │ │ │ @@ -134264,15 +134266,15 @@ │ │ │ │ movs r4, r7 │ │ │ │ adds r3, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #704 @ (adr r3, 1db15c ) │ │ │ │ + add r3, pc, #480 @ (adr r3, 1db07c ) │ │ │ │ movs r1, r5 │ │ │ │ adds r3, #82 @ 0x52 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r3, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, #242 @ 0xf2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @@ -134280,63 +134282,63 @@ │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #672 @ (adr r2, 1db15c ) │ │ │ │ + add r2, pc, #448 @ (adr r2, 1db07c ) │ │ │ │ movs r1, r5 │ │ │ │ adds r2, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r1, #222 @ 0xde │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r1, #178 @ 0xb2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #480 @ (adr r1, 1db0b0 ) │ │ │ │ + add r1, pc, #256 @ (adr r1, 1dafd0 ) │ │ │ │ movs r1, r5 │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #216 @ (adr r1, 1dafb0 ) │ │ │ │ + add r0, pc, #1016 @ (adr r0, 1db2d0 ) │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r1, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #72 @ (adr r2, 1daf34 ) │ │ │ │ + add r1, pc, #872 @ (adr r1, 1db254 ) │ │ │ │ movs r1, r5 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #96 @ (adr r0, 1daf54 ) │ │ │ │ + ldr r7, [sp, #896] @ 0x380 │ │ │ │ movs r1, r5 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stcl 0, cr0, [r6, #176] @ 0xb0 │ │ │ │ + stc 0, cr0, [lr, #176] @ 0xb0 │ │ │ │ bls.n 1dae70 │ │ │ │ movs r2, r7 │ │ │ │ cmp r7, #204 @ 0xcc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stc 0, cr0, [r8, #176] @ 0xb0 │ │ │ │ + ldcl 0, cr0, [r0, #-176] @ 0xffffff50 │ │ │ │ bls.n 1db000 │ │ │ │ movs r2, r7 │ │ │ │ bls.n 1daff0 │ │ │ │ movs r2, r7 │ │ │ │ bls.n 1dafe0 │ │ │ │ movs r2, r7 │ │ │ │ bls.n 1dafd4 │ │ │ │ movs r2, r7 │ │ │ │ bls.n 1dafc4 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ movs r1, r5 │ │ │ │ bls.n 1daf8c │ │ │ │ movs r2, r7 │ │ │ │ bls.n 1daf7c │ │ │ │ movs r2, r7 │ │ │ │ bls.n 1daf6c │ │ │ │ movs r2, r7 │ │ │ │ @@ -134354,41 +134356,41 @@ │ │ │ │ movs r2, r7 │ │ │ │ ldr r4, [sp, #600] @ 0x258 │ │ │ │ movs r3, r7 │ │ │ │ bhi.n 1daef4 │ │ │ │ movs r2, r7 │ │ │ │ bhi.n 1daee4 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ movs r1, r5 │ │ │ │ bhi.n 1daec4 │ │ │ │ movs r2, r7 │ │ │ │ bhi.n 1daeb8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r6, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #808] @ 0x328 │ │ │ │ + ldr r7, [sp, #584] @ 0x248 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #8 @ (adr r0, 1daf80 ) │ │ │ │ + ldr r7, [sp, #808] @ 0x328 │ │ │ │ movs r1, r5 │ │ │ │ cmp r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #912] @ 0x390 │ │ │ │ + ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #168 @ (adr r0, 1db030 ) │ │ │ │ + ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001daf88 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -134437,19 +134439,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs r2, r5 │ │ │ │ + adcs r2, r6 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + str r7, [sp, #832] @ 0x340 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001db018 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -134603,15 +134605,15 @@ │ │ │ │ beq.n 1db1bc │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (1db288 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1db15a │ │ │ │ ldr r0, [pc, #260] @ (1db28c ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -134712,31 +134714,31 @@ │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #640] @ 0x280 │ │ │ │ + ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ movs r1, r5 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r5, #21 │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rors r6, r5 │ │ │ │ + sbcs r6, r6 │ │ │ │ movs r3, r5 │ │ │ │ cmp r2, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb64e │ │ │ │ + @ instruction: 0xb616 │ │ │ │ movs r3, r5 │ │ │ │ cmp r2, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #800] @ 0x320 │ │ │ │ + ldr r5, [sp, #576] @ 0x240 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001db2ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -134841,15 +134843,15 @@ │ │ │ │ movs r4, r7 │ │ │ │ cmp r1, #248 @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #768] @ 0x300 │ │ │ │ + ldr r4, [sp, #544] @ 0x220 │ │ │ │ movs r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -134897,15 +134899,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1db42c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ bmi.n 1db474 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -134913,15 +134915,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (1db484 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (1db488 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #48] @ (1db48c ) │ │ │ │ ldr r3, [pc, #52] @ (1db490 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -134931,19 +134933,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r5, #242 @ 0xf2 │ │ │ │ + subs r5, #186 @ 0xba │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r1, #12] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf28e002c │ │ │ │ + @ instruction: 0xf256002c │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 1db4a6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -135003,28 +135005,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (1db5d8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1db5b0 │ │ │ │ ldr r3, [pc, #136] @ (1db5dc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (1db5e0 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 1814ec │ │ │ │ @@ -135052,33 +135054,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (1db5e4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f95ac │ │ │ │ + b.w 2f956c │ │ │ │ ldr r1, [pc, #36] @ (1db5e8 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (1db5ec ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r2, [sp, #792] @ 0x318 │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, #226 @ 0xe2 │ │ │ │ + subs r4, #170 @ 0xaa │ │ │ │ movs r6, r6 │ │ │ │ - ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ movs r1, r5 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldr r2, [sp, #632] @ 0x278 │ │ │ │ + ldr r2, [sp, #408] @ 0x198 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (1db638 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -135099,15 +135101,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str??.w r0, [r4, r9, lsl #2] │ │ │ │ + strh.w r0, [ip, r9, lsl #2] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (1db938 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #744] @ (1db93c ) │ │ │ │ @@ -135310,85 +135312,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1db722 │ │ │ │ ldr r0, [pc, #300] @ (1db960 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1db722 │ │ │ │ ldr r3, [pc, #292] @ (1db964 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1db764 │ │ │ │ ldr r3, [pc, #276] @ (1db95c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1db764 │ │ │ │ ldr r0, [pc, #276] @ (1db968 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1db764 │ │ │ │ ldr r3, [pc, #272] @ (1db96c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1db772 │ │ │ │ ldr r3, [pc, #244] @ (1db95c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 1db772 │ │ │ │ ldr r0, [pc, #256] @ (1db970 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1db772 │ │ │ │ ldr r3, [pc, #248] @ (1db974 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1db790 │ │ │ │ ldr r3, [pc, #216] @ (1db95c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1db790 │ │ │ │ ldr r0, [pc, #232] @ (1db978 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1db790 │ │ │ │ ldr r3, [pc, #228] @ (1db97c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1db782 │ │ │ │ ldr r3, [pc, #184] @ (1db95c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1db782 │ │ │ │ ldr r0, [pc, #208] @ (1db980 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1db782 │ │ │ │ ldr r3, [pc, #200] @ (1db984 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1db7a0 │ │ │ │ ldr r3, [pc, #148] @ (1db95c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1db7a0 │ │ │ │ ldr r0, [pc, #180] @ (1db988 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1db7a0 │ │ │ │ ldr r3, [pc, #176] @ (1db98c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1db7cc │ │ │ │ ldr r3, [pc, #116] @ (1db95c ) │ │ │ │ @@ -135401,15 +135403,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 1db7cc │ │ │ │ ldr r3, [pc, #124] @ (1db994 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -135418,66 +135420,66 @@ │ │ │ │ ldr r3, [pc, #56] @ (1db95c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1db808 │ │ │ │ ldr r0, [pc, #104] @ (1db998 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1db808 │ │ │ │ nop │ │ │ │ asrs r0, r6, #2 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #840] @ 0x348 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 1dbe50 │ │ │ │ + b.n 1dbde0 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #872] @ 0x368 │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r6, #14 │ │ │ │ + lsrs r4, r7, #13 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #880] @ 0x370 │ │ │ │ + ldr r1, [sp, #656] @ 0x290 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #360] @ 0x168 │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r4, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #912] @ 0x390 │ │ │ │ + ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ movs r1, r5 │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #272] @ 0x110 │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ movs r1, r5 │ │ │ │ adds r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #672] @ 0x2a0 │ │ │ │ + str r7, [sp, #448] @ 0x1c0 │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #872] @ 0x368 │ │ │ │ + str r7, [sp, #648] @ 0x288 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001db99c : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -135486,15 +135488,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001db9a8 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (1db9b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 3aeab8 │ │ │ │ + b.w 3aea78 │ │ │ │ movs r4, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 001db9b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -135578,24 +135580,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (1dbcc8 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 3b6ee0 │ │ │ │ + bl 3b6ea0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 27d520 │ │ │ │ - bl 2fb3cc │ │ │ │ + bl 2fb38c │ │ │ │ ldr r1, [pc, #556] @ (1dbccc ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95ac │ │ │ │ + bl 2f956c │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 1dbabc │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (1dbcd0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -135608,29 +135610,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (1dbcd4 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3aefe8 │ │ │ │ + bl 3aefa8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (1dbcd8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (1dbcdc ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (1dbce0 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 3af340 │ │ │ │ + bl 3af300 │ │ │ │ ldr r3, [pc, #484] @ (1dbce4 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 1db0ac │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -135642,15 +135644,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (1dbcf0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1dbbde │ │ │ │ ldr r2, [pc, #444] @ (1dbcf4 ) │ │ │ │ ldr r3, [pc, #364] @ (1dbca8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -135673,15 +135675,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (1dbd00 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1dbb30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1dbc90 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 182874 │ │ │ │ @@ -135700,49 +135702,49 @@ │ │ │ │ beq.n 1dbc4e │ │ │ │ ldr r0, [pc, #348] @ (1dbd08 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 3b72e8 │ │ │ │ + bl 3b72a8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1dba5e │ │ │ │ ldr r3, [pc, #324] @ (1dbd0c ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (1dbd10 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (1dbd14 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r6, #0 │ │ │ │ b.n 1dbb0c │ │ │ │ ldr r3, [pc, #308] @ (1dbd18 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (1dbd1c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (1dbd20 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1dbb0c │ │ │ │ ldr r0, [pc, #288] @ (1dbd24 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 3af384 │ │ │ │ + bl 3af344 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 181788 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -135786,15 +135788,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1dba4c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (1dbd38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 1dba4c │ │ │ │ ldr r1, [pc, #168] @ (1dbd3c ) │ │ │ │ add r1, pc │ │ │ │ blx 182a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1dbb9a │ │ │ │ @@ -135806,74 +135808,74 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #19 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #60] @ 0x3c │ │ │ │ + strh r2, [r0, #60] @ 0x3c │ │ │ │ movs r7, r5 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ movs r2, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r7, #26 │ │ │ │ + adds r6, #226 @ 0xe2 │ │ │ │ movs r6, r6 │ │ │ │ - str r7, [sp, #432] @ 0x1b0 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ movs r1, r5 │ │ │ │ - str r5, [sp, #272] @ 0x110 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r2, r1, #15 │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, #206 @ 0xce │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #656] @ 0x290 │ │ │ │ movs r1, r5 │ │ │ │ - str r4, [sp, #992] @ 0x3e0 │ │ │ │ + str r4, [sp, #768] @ 0x300 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r5, r3] │ │ │ │ + str r6, [r6, r2] │ │ │ │ movs r7, r5 │ │ │ │ - str r7, [sp, #808] @ 0x328 │ │ │ │ + str r7, [sp, #584] @ 0x248 │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ movs r6, r6 │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #280] @ 0x118 │ │ │ │ movs r1, r5 │ │ │ │ - str r4, [sp, #600] @ 0x258 │ │ │ │ + str r4, [sp, #376] @ 0x178 │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #78 @ 0x4e │ │ │ │ + adds r6, #22 │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [sp, #896] @ 0x380 │ │ │ │ + str r6, [sp, #672] @ 0x2a0 │ │ │ │ movs r1, r5 │ │ │ │ - str r4, [sp, #480] @ 0x1e0 │ │ │ │ + str r4, [sp, #256] @ 0x100 │ │ │ │ movs r1, r5 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ movs r1, r5 │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ asrs r0, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [sp, #600] @ 0x258 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dbd40 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -135917,15 +135919,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 1dbdba │ │ │ │ ldr r0, [pc, #112] @ (1dbe20 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 3af384 │ │ │ │ + bl 3af344 │ │ │ │ b.n 1dbd74 │ │ │ │ ldr r1, [pc, #104] @ (1dbe24 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -135948,15 +135950,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1dbda2 │ │ │ │ ldr r0, [pc, #56] @ (1dbe30 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 1dbda2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r5, #6 │ │ │ │ movs r4, r7 │ │ │ │ lsrs r6, r4, #6 │ │ │ │ movs r4, r7 │ │ │ │ @@ -135966,21 +135968,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #6 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #968] @ 0x3c8 │ │ │ │ + str r5, [sp, #744] @ 0x2e8 │ │ │ │ movs r1, r5 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #536] @ 0x218 │ │ │ │ + str r5, [sp, #312] @ 0x138 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dbe34 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 244fd8 │ │ │ │ │ │ │ │ @@ -136045,38 +136047,38 @@ │ │ │ │ │ │ │ │ 001dbed4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr.w ip, [pc, #48] @ 1dbf1c │ │ │ │ ldr r2, [pc, #48] @ (1dbf20 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1dbf24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r3, #74 @ 0x4a │ │ │ │ + adds r3, #18 │ │ │ │ movs r6, r6 │ │ │ │ - cdp 0, 12, cr0, cr12, cr8, {1} │ │ │ │ - orn r0, r2, #11010048 @ 0xa80000 │ │ │ │ + cdp 0, 9, cr0, cr4, cr8, {1} │ │ │ │ + bic.w r0, sl, #11010048 @ 0xa80000 │ │ │ │ │ │ │ │ 001dbf28 : │ │ │ │ ldr r3, [pc, #24] @ (1dbf44 ) │ │ │ │ ldr r2, [pc, #28] @ (1dbf48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -136114,15 +136116,15 @@ │ │ │ │ nop │ │ │ │ lsls r6, r4, #30 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 1db978 │ │ │ │ + b.n 1db908 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001dbf90 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1dbfac │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (1dbfb4 ) │ │ │ │ @@ -136136,17 +136138,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 1d8678 │ │ │ │ ldr r0, [pc, #12] @ (1dbfbc ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ subs r0, r6, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r5, #8] │ │ │ │ + ldrh r2, [r6, #6] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dbfc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -136188,15 +136190,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 1822f8 │ │ │ │ ldr r3, [pc, #128] @ (1dc0ac ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 3b62d0 │ │ │ │ + bl 3b6290 │ │ │ │ ldr r0, [pc, #116] @ (1dc0b0 ) │ │ │ │ add r0, pc │ │ │ │ bl 1d8678 │ │ │ │ ldr r2, [pc, #112] @ (1dc0b4 ) │ │ │ │ ldr r3, [pc, #96] @ (1dc0a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -136240,34 +136242,34 @@ │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r5, #2] │ │ │ │ + ldrh r2, [r6, #0] │ │ │ │ movs r1, r5 │ │ │ │ lsls r0, r0, #27 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r5, #2] │ │ │ │ + ldrh r6, [r6, #0] │ │ │ │ movs r1, r5 │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ movs r1, r5 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + adds r1, #120 @ 0x78 │ │ │ │ movs r6, r6 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ + str r2, [sp, #1000] @ 0x3e8 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + ldrh r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc0cc : │ │ │ │ ldr r0, [pc, #4] @ (1dc0d4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1d8678 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc0d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136296,25 +136298,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (1dc13c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1dc10a │ │ │ │ ldr r0, [pc, #24] @ (1dc140 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1dc10a │ │ │ │ lsls r4, r3, #24 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc144 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -136385,15 +136387,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1dc1b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1dc162 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 45227c │ │ │ │ + bl 45223c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1dc162 │ │ │ │ ldr r2, [pc, #96] @ (1dc268 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1dc23c │ │ │ │ mov r0, r4 │ │ │ │ @@ -136411,15 +136413,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 1dc1ce │ │ │ │ ldr r0, [pc, #72] @ (1dc278 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1dc1ce │ │ │ │ ldr r2, [pc, #60] @ (1dc27c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1dc20c │ │ │ │ @@ -136427,15 +136429,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1dc20c │ │ │ │ ldr r0, [pc, #44] @ (1dc280 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1dc20c │ │ │ │ nop │ │ │ │ lsls r4, r5, #22 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -136443,19 +136445,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + str r1, [sp, #664] @ 0x298 │ │ │ │ movs r1, r5 │ │ │ │ cmp r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #912] @ 0x390 │ │ │ │ + str r1, [sp, #688] @ 0x2b0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc284 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 1dc290 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -136566,17 +136568,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #29 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - cmp r7, #2 │ │ │ │ + cmp r6, #202 @ 0xca │ │ │ │ movs r6, r6 │ │ │ │ - str r0, [sp, #792] @ 0x318 │ │ │ │ + str r0, [sp, #568] @ 0x238 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc3b0 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001dc3b4 : │ │ │ │ @@ -136656,72 +136658,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1dc42c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ stmia r4!, {r2, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001dc430 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (1dc498 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #80] @ (1dc49c ) │ │ │ │ ldr r2, [pc, #80] @ (1dc4a0 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 1dc482 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (1dc4a4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #90 @ 0x5a │ │ │ │ + cmp r6, #34 @ 0x22 │ │ │ │ movs r6, r6 │ │ │ │ - str r0, [sp, #320] @ 0x140 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [sp, #144] @ 0x90 │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc4a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -136739,59 +136741,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (1dc550 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 1dc52c │ │ │ │ ldr r6, [pc, #92] @ (1dc554 ) │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 1dc52c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1dc4d2 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r5, #226 @ 0xe2 │ │ │ │ + cmp r5, #170 @ 0xaa │ │ │ │ movs r6, r6 │ │ │ │ - stmdb r8!, {r3, r5} │ │ │ │ - cmn r4, r4 │ │ │ │ + ldrd r0, r0, [r0], #160 @ 0xa0 │ │ │ │ + cmp r4, r5 │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r6, [r6, #62] @ 0x3e │ │ │ │ + ldrh r6, [r7, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r5, #62] @ 0x3e │ │ │ │ + ldrh r2, [r6, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc558 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001dc55c : │ │ │ │ @@ -136805,29 +136807,29 @@ │ │ │ │ movs r2, #19 │ │ │ │ ldr r3, [pc, #40] @ (1dc5a0 ) │ │ │ │ ldr r1, [pc, #44] @ (1dc5a4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #60] @ 0x3c │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ - cmp r5, #150 @ 0x96 │ │ │ │ + cmp r5, #94 @ 0x5e │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r2, #60] @ 0x3c │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc5a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -136847,35 +136849,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2fbfec │ │ │ │ + bl 2fbfac │ │ │ │ cbz r0, 1dc648 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (1dc678 ) │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #132] @ (1dc67c ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #116] @ (1dc680 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (1dc684 ) │ │ │ │ ldr r3, [pc, #72] @ (1dc66c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -136898,39 +136900,39 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (1dc690 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1dc620 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r0, #5 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #54] @ 0x36 │ │ │ │ + ldrh r6, [r3, #52] @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ - bmi.n 1dc75c │ │ │ │ + bmi.n 1dc6ec │ │ │ │ movs r4, r5 │ │ │ │ - cmp r5, #52 @ 0x34 │ │ │ │ + cmp r4, #252 @ 0xfc │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r7, #50] @ 0x32 │ │ │ │ + ldrh r4, [r0, #50] @ 0x32 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r1, #58] @ 0x3a │ │ │ │ + ldrh r4, [r2, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ lsls r0, r4, #3 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #162 @ 0xa2 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r4, #56] @ 0x38 │ │ │ │ + ldrh r0, [r5, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r0, #56] @ 0x38 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc694 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136958,19 +136960,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r2, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + cmp r4, #80 @ 0x50 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r1, #52] @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r3, #54] @ 0x36 │ │ │ │ + ldrh r0, [r4, #52] @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc6f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136997,19 +136999,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ asrs r2, r6, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #40 @ 0x28 │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r5, #48] @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r6, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #48] @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc758 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137041,19 +137043,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (1dc7bc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 181bf0 │ │ │ │ asrs r4, r2, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r7, #50] @ 0x32 │ │ │ │ + ldrh r4, [r0, #50] @ 0x32 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r1, #52] @ 0x34 │ │ │ │ + ldrh r6, [r2, #50] @ 0x32 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r5, #50] @ 0x32 │ │ │ │ + ldrh r6, [r6, #48] @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc7c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137082,30 +137084,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (1dc838 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ bl 1dc758 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #24] @ (1dc83c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ asrs r4, r5, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r0, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r2, #52] @ 0x34 │ │ │ │ + ldrh r2, [r3, #50] @ 0x32 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + ldrh r4, [r4, #48] @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dc840 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -137114,44 +137116,44 @@ │ │ │ │ ldr r5, [pc, #124] @ (1dc8d0 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 1dc8bc │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 1dc8ae │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4d8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #100] @ (1dc8d4 ) │ │ │ │ ldr r2, [pc, #104] @ (1dc8d8 ) │ │ │ │ ldr r1, [pc, #104] @ (1dc8dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #92] @ (1dc8e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 240224 │ │ │ │ ldr r1, [pc, #84] @ (1dc8e4 ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3d38 │ │ │ │ + bl 2f3cf8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f50dc │ │ │ │ + b.w 2f509c │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -137159,27 +137161,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r0, r5, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mcr2 0, 5, r0, cr14, cr11, {1} │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r2, #186 @ 0xba │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1dc3dc │ │ │ │ + b.n 1dc36c │ │ │ │ movs r0, r5 │ │ │ │ - subs r7, #72 @ 0x48 │ │ │ │ + subs r7, #16 │ │ │ │ movs r3, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1dc8f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ itte │ │ │ │ mov r2, r7 │ │ │ │ push {lr} │ │ │ │ moval.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -137187,37 +137189,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (1dc948 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1dc94c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #48] @ (1dc950 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (1dc954 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r2, #162 @ 0xa2 │ │ │ │ + cmp r2, #106 @ 0x6a │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1dc314 │ │ │ │ + b.n 1dc2a4 │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, #170 @ 0xaa │ │ │ │ + subs r6, #114 @ 0x72 │ │ │ │ movs r3, r5 │ │ │ │ lsls r1, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ itte lt │ │ │ │ movlt r2, r7 │ │ │ │ pushlt {r4, r5, r6, lr} │ │ │ │ movge.w ip, #4096 @ 0x1000 │ │ │ │ @@ -137230,25 +137232,25 @@ │ │ │ │ ldr r1, [pc, #120] @ (1dc9e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #104] @ (1dc9ec ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (1dc9f0 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ vldr d7, [pc, #60] @ 1dc9d8 │ │ │ │ ldr r2, [pc, #84] @ (1dc9f4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #84] @ (1dc9f8 ) │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -137268,27 +137270,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1f132c │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #64 @ 0x40 │ │ │ │ + cmp r2, #8 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r2, [r3, #42] @ 0x2a │ │ │ │ + ldrh r2, [r4, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r6, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ ittt cc │ │ │ │ movcc r2, r7 │ │ │ │ - ldrhcc r4, [r3, #42] @ 0x2a │ │ │ │ + ldrhcc r4, [r4, #40] @ 0x28 │ │ │ │ movcc r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #148] @ 1dcaa0 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -137329,42 +137331,42 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1dca40 │ │ │ │ ldr r0, [pc, #60] @ (1dcab0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1dca40 │ │ │ │ ldr r3, [pc, #52] @ (1dcab4 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1dca40 │ │ │ │ ldr r3, [pc, #32] @ (1dcaac ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1dca40 │ │ │ │ ldr r0, [pc, #32] @ (1dcab8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1dca40 │ │ │ │ stc2l 0, cr0, [ip], #236 @ 0xec │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r2, #36] @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #34] @ 0x22 │ │ │ │ + ldrh r4, [r0, #34] @ 0x22 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 1dcb20 │ │ │ │ sub sp, #8 │ │ │ │ @@ -137372,15 +137374,15 @@ │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #80] @ (1dcb28 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #924 @ 0x39c │ │ │ │ blx 182f7c │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -137394,19 +137396,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r0, #218 @ 0xda │ │ │ │ + cmp r0, #162 @ 0xa2 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r5, #30] │ │ │ │ + ldrh r0, [r6, #28] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r7, #30] │ │ │ │ + ldrh r0, [r0, #30] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #320] @ (1dcc80 ) │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -137474,15 +137476,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1dcbe8 │ │ │ │ ldr r0, [pc, #184] @ (1dcc94 ) │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r6, #924] @ 0x39c │ │ │ │ and.w r3, r3, #31 │ │ │ │ cmp r3, #12 │ │ │ │ beq.n 1dcc16 │ │ │ │ movw r2, #63487 @ 0xf7ff │ │ │ │ movt r2, #65023 @ 0xfdff │ │ │ │ asrs r2, r3 │ │ │ │ @@ -137507,26 +137509,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (1dcca0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ bl 1dcabc │ │ │ │ b.n 1dcb9c │ │ │ │ add.w r2, r1, #230 @ 0xe6 │ │ │ │ ldr r0, [pc, #92] @ (1dcca4 ) │ │ │ │ mov r8, r2 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 1dcb6c │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 1dcb98 │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 1dcb66 │ │ │ │ @@ -137543,23 +137545,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #30] │ │ │ │ + ldrh r6, [r1, #28] │ │ │ │ movs r1, r5 │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ + movs r7, #76 @ 0x4c │ │ │ │ movs r6, r6 │ │ │ │ - b.n 1dd02c │ │ │ │ + b.n 1dcfbc │ │ │ │ movs r0, r5 │ │ │ │ - subs r3, #142 @ 0x8e │ │ │ │ + subs r3, #86 @ 0x56 │ │ │ │ movs r3, r5 │ │ │ │ - ldrh r4, [r3, #24] │ │ │ │ + ldrh r4, [r4, #22] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dcca8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -137599,15 +137601,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3acdc0 │ │ │ │ + bl 3acd80 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 1dce6a │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 1dce24 │ │ │ │ @@ -137617,15 +137619,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 1dce9a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 347628 │ │ │ │ + bl 3475e8 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 1dcce0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -137655,69 +137657,69 @@ │ │ │ │ beq.n 1dcce0 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 3aa394 │ │ │ │ + bl 3aa354 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1dcde2 │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 1dcd78 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3acf34 │ │ │ │ + bl 3acef4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1dcd78 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 2f5ad0 │ │ │ │ + bl 2f5a90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 347404 │ │ │ │ + bl 3473c4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r3, [pc, #184] @ (1dcebc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (1dcec0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (1dcec4 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 1dcce6 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 2f5ad0 │ │ │ │ + bl 2f5a90 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 347404 │ │ │ │ + bl 3473c4 │ │ │ │ ldr r3, [pc, #132] @ (1dcec8 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (1dcecc ) │ │ │ │ ldr r3, [pc, #128] @ (1dced0 ) │ │ │ │ @@ -137727,34 +137729,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1dcce6 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 347404 │ │ │ │ + bl 3473c4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (1dced4 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (1dced8 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (1dcedc ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 1dcce6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (1dcee0 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (1dcee4 ) │ │ │ │ ldr r0, [pc, #68] @ (1dcee8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -137763,37 +137765,37 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa40003b │ │ │ │ @ instruction: 0xfa14003b │ │ │ │ - ldrh r4, [r1, #20] │ │ │ │ + ldrh r4, [r2, #18] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r3, #14] │ │ │ │ + ldrh r6, [r4, #12] │ │ │ │ movs r1, r5 │ │ │ │ - movs r5, #202 @ 0xca │ │ │ │ + movs r5, #146 @ 0x92 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r4, #14] │ │ │ │ + ldrh r0, [r5, #12] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + ldrh r4, [r4, #10] │ │ │ │ movs r1, r5 │ │ │ │ - movs r5, #140 @ 0x8c │ │ │ │ + movs r5, #84 @ 0x54 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r0, #12] │ │ │ │ + ldrh r4, [r1, #10] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r4, [r4, #10] │ │ │ │ + ldrh r4, [r5, #8] │ │ │ │ movs r1, r5 │ │ │ │ - movs r5, #82 @ 0x52 │ │ │ │ + movs r5, #26 │ │ │ │ movs r6, r6 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #6 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r1, #10] │ │ │ │ + ldrh r0, [r2, #8] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r1, #14] │ │ │ │ + ldrh r0, [r2, #12] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dceec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137823,29 +137825,29 @@ │ │ │ │ cbnz r5, 1dcf34 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 1dcfbc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1dcff4 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 1dd078 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1dd098 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 1dcf6c │ │ │ │ mov r1, r5 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1dd0b2 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (1dd0f0 ) │ │ │ │ ldr r3, [pc, #376] @ (1dd0ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -137861,15 +137863,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1dd0e2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 34a3cc │ │ │ │ + bl 34a38c │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1dd068 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1dcf34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1dcf2e │ │ │ │ @@ -137883,46 +137885,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (1dd0fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ b.n 1dcf6e │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1dcf34 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1dcf44 │ │ │ │ ldr r3, [pc, #264] @ (1dd100 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (1dd104 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (1dd108 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1dcfd4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 34a3cc │ │ │ │ + bl 34a38c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 347628 │ │ │ │ + bl 3475e8 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 1dd05a │ │ │ │ cbnz r5, 1dd02e │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 1dd0d6 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -137965,39 +137967,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (1dd114 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1dcfd4 │ │ │ │ ldr r3, [pc, #124] @ (1dd118 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (1dd11c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (1dd120 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1dcfd4 │ │ │ │ ldr r3, [pc, #112] @ (1dd124 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (1dd128 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (1dd12c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1dcfd4 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1dd02e │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -138005,43 +138007,43 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ blx 183340 │ │ │ │ nop │ │ │ │ strb.w r0, [r2, fp, lsl #3] │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf792003b │ │ │ │ - movs r4, #26 │ │ │ │ + movs r3, #226 @ 0xe2 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r7, #6] │ │ │ │ + ldrh r0, [r0, #6] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r4, #0] │ │ │ │ + strh r0, [r5, #62] @ 0x3e │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #226 @ 0xe2 │ │ │ │ + movs r3, #170 @ 0xaa │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r0, [r7, #6] │ │ │ │ + ldrh r0, [r0, #6] │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r5, #62] @ 0x3e │ │ │ │ + strh r0, [r6, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #92 @ 0x5c │ │ │ │ + movs r3, #36 @ 0x24 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r2, [r5, #4] │ │ │ │ + ldrh r2, [r6, #2] │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r4, #58] @ 0x3a │ │ │ │ + strh r2, [r5, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ + movs r3, #6 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r7, #4] │ │ │ │ + ldrh r4, [r0, #4] │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r0, #58] @ 0x3a │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #36 @ 0x24 │ │ │ │ + movs r2, #236 @ 0xec │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r2, [r3, #6] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + strh r2, [r6, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dd130 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -138064,49 +138066,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 3479e8 │ │ │ │ + bl 3479a8 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 1dd1dc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 1dd194 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 1dd194 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1dd210 │ │ │ │ mov r0, r6 │ │ │ │ - bl 348f2c │ │ │ │ + bl 348eec │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 1dd200 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 1dd1f0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 348f34 │ │ │ │ + bl 348ef4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 348cec │ │ │ │ + bl 348cac │ │ │ │ mov r0, r6 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 342148 │ │ │ │ + bl 342108 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -138117,22 +138119,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 348d48 │ │ │ │ + bl 348d08 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 1dd1a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 348d48 │ │ │ │ + bl 348d08 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 1dd19a │ │ │ │ blx 183340 │ │ │ │ │ │ │ │ 001dd214 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -138185,27 +138187,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1dd2ae │ │ │ │ ldr r3, [pc, #148] @ (1dd328 ) │ │ │ │ ldr r2, [pc, #148] @ (1dd32c ) │ │ │ │ ldr r1, [pc, #152] @ (1dd330 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -138240,34 +138242,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1dd2ae │ │ │ │ nop │ │ │ │ - movs r1, #104 @ 0x68 │ │ │ │ + movs r1, #48 @ 0x30 │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r3, #60] @ 0x3c │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r5, #42] @ 0x2a │ │ │ │ + strh r4, [r6, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - movs r1, #72 @ 0x48 │ │ │ │ + movs r1, #16 │ │ │ │ movs r6, r6 │ │ │ │ - strh r6, [r7, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #56] @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - strh r2, [r1, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - movs r0, #222 @ 0xde │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r6, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #52] @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ - strh r0, [r4, #38] @ 0x26 │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dd340 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 1dd422 │ │ │ │ @@ -138444,25 +138446,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 182f7c │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 3acf34 │ │ │ │ + bl 3acef4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1dd5d0 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 1dd5d0 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -138477,15 +138479,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 1dd5ca │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 1dd5fe │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 1dd5a0 │ │ │ │ @@ -138528,29 +138530,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1dd61a │ │ │ │ ldr r0, [pc, #44] @ (1dd664 ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1dd61a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ rsbs r0, r4, #59 @ 0x3b │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ rsb r0, r6, #59 @ 0x3b │ │ │ │ @ instruction: 0xf12c003b │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r0, #30] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dd668 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -138571,15 +138573,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 34a440 │ │ │ │ + bl 34a400 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1dd730 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -138629,15 +138631,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (1dd8c4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1dd6ce │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 1dd518 │ │ │ │ adds r0, #1 │ │ │ │ @@ -138652,15 +138654,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 1dd6be │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -138708,15 +138710,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 1dd6c0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -138773,15 +138775,15 @@ │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ bics.w r0, r2, #59 @ 0x3b │ │ │ │ asrs r0, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r1, #24] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dd8c8 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -139036,24 +139038,24 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #20] @ (1ddb60 ) │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1ddb14 │ │ │ │ @ instruction: 0xebfa003b │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #29] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b.w 45281c │ │ │ │ + b.w 4527dc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #364] @ (1ddcec ) │ │ │ │ @@ -139068,23 +139070,23 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1ddce0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - bl 3ac7d8 │ │ │ │ + bl 3ac798 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ddce0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 1ddce0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ ldr r2, [pc, #308] @ (1ddcf4 ) │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ ldr.w lr, [sp] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ mov r7, r6 │ │ │ │ @@ -139201,38 +139203,38 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1ddc6a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeb80003b │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r1 │ │ │ │ + adds r6, r7, r0 │ │ │ │ movs r6, r6 │ │ │ │ - adds r0, r1, r0 │ │ │ │ + asrs r0, r2, #31 │ │ │ │ movs r6, r6 │ │ │ │ eors.w r0, r6, fp, rrx │ │ │ │ - asrs r6, r5, #29 │ │ │ │ + asrs r6, r6, #28 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r0, [r5, #23] │ │ │ │ + ldrb r0, [r6, #22] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r6, #23] │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ movs r1, r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 1ddd7c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 348eb4 │ │ │ │ + bl 348e74 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 3ac7d8 │ │ │ │ + bl 3ac798 │ │ │ │ cbnz r0, 1ddd52 │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -139273,18 +139275,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1dddc0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ add r3, sp, #880 @ 0x370 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 1dde30 │ │ │ │ @@ -139293,53 +139295,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1dde38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w ip, [pc, #72] @ 1dde3c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #14 │ │ │ │ ldr.w lr, [pc, #68] @ 1dde40 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #68] @ (1dde44 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str.w lr, [r0, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f4164 │ │ │ │ + bl 2f4124 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (1dde48 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r5, #24 │ │ │ │ movs r6, r6 │ │ │ │ - beq.n 1dde58 │ │ │ │ + ldmia r7, {r3, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #214 @ 0xd6 │ │ │ │ + cmp r1, #158 @ 0x9e │ │ │ │ movs r3, r5 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #19] │ │ │ │ + ldrb r0, [r0, #19] │ │ │ │ movs r1, r5 │ │ │ │ ldr r6, [r2, #92] @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r5, #19] │ │ │ │ + ldrb r4, [r6, #18] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 1ddec8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139351,26 +139353,26 @@ │ │ │ │ movs r2, #15 │ │ │ │ ldr.w r1, [ip, r3] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 3479e8 │ │ │ │ + bl 3479a8 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #33] @ 0x21 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 1ddd0c │ │ │ │ ldr r5, [r4, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 348e2c │ │ │ │ + bl 348dec │ │ │ │ eor.w r1, r0, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ uxtb r1, r1 │ │ │ │ bl 1dd130 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -139438,21 +139440,21 @@ │ │ │ │ bne.n 1ddf1e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34717c │ │ │ │ + bl 34713c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -139741,15 +139743,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ b.n 1de27e │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ @@ -139788,22 +139790,22 @@ │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ mov.w r2, #11520 @ 0x2d00 │ │ │ │ movt r2, #305 @ 0x131 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #696] @ (1de5f4 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #696] @ (1de5f8 ) │ │ │ │ @@ -139814,23 +139816,23 @@ │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #448 @ 0x1c0 │ │ │ │ mov r7, r2 │ │ │ │ add.w r4, r4, #456 @ 0x1c8 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #668] @ (1de600 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r4, [r5, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r4, #1 │ │ │ │ beq.n 1de46e │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 1de4a2 │ │ │ │ ldr r2, [r7, #68] @ 0x44 │ │ │ │ @@ -139840,19 +139842,19 @@ │ │ │ │ and.w r3, r3, #36 @ 0x24 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add.w r8, r2, r3 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbnz r3, 1de3c6 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 1de3fa │ │ │ │ - bl 347628 │ │ │ │ + bl 3475e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1de41c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 348e2c │ │ │ │ + bl 348dec │ │ │ │ eor.w r4, r0, #1 │ │ │ │ uxtb r4, r4 │ │ │ │ b.n 1de41e │ │ │ │ lsls r3, r3, #29 │ │ │ │ ite pl │ │ │ │ addpl.w r8, r2, #168 @ 0xa8 │ │ │ │ addmi.w r8, r2, #132 @ 0x84 │ │ │ │ @@ -139865,33 +139867,33 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #568] @ (1de60c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34717c │ │ │ │ + bl 34713c │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ - bl 347aa8 │ │ │ │ + bl 347a68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1de5dc │ │ │ │ movs r4, #1 │ │ │ │ add.w r6, r5, #100 @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 1dceec │ │ │ │ @@ -139908,15 +139910,15 @@ │ │ │ │ ldr r1, [pc, #468] @ (1de618 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -139952,15 +139954,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #372] @ (1de624 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -139972,25 +139974,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 1dd130 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1de458 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 348d48 │ │ │ │ + bl 348d08 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 1de508 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 348d48 │ │ │ │ + bl 348d08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1de5b4 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 348d48 │ │ │ │ + bl 348d08 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 1de566 │ │ │ │ str.w r6, [r8, #8] │ │ │ │ ldr r1, [pc, #268] @ (1de628 ) │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r8, #4] │ │ │ │ add r1, pc │ │ │ │ @@ -140000,15 +140002,15 @@ │ │ │ │ str.w r2, [r8] │ │ │ │ movs r2, #3 │ │ │ │ strh.w r3, [r8, #28] │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r2, [r8, #20] │ │ │ │ mov r2, r8 │ │ │ │ strh.w r3, [r8, #32] │ │ │ │ - bl 347c50 │ │ │ │ + bl 347c10 │ │ │ │ ldr.w r3, [r5, #188] @ 0xbc │ │ │ │ str.w r3, [r8, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 1de584 │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r5, #188] @ 0xbc │ │ │ │ add sp, #20 │ │ │ │ @@ -140022,15 +140024,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (1de634 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1de458 │ │ │ │ mov r0, r8 │ │ │ │ bl 1ddb6c │ │ │ │ cbnz r0, 1de5d2 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ cmp r3, #4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ @@ -140052,79 +140054,79 @@ │ │ │ │ ldr r1, [pc, #144] @ (1de64c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #533 @ 0x215 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1de458 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r3, [r3, #216] @ 0xd8 │ │ │ │ b.n 1de590 │ │ │ │ ldr r3, [pc, #112] @ (1de650 ) │ │ │ │ movw r2, #497 @ 0x1f1 │ │ │ │ ldr r1, [pc, #112] @ (1de654 ) │ │ │ │ ldr r0, [pc, #112] @ (1de658 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #492 @ 0x1ec │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - asrs r6, r7, #3 │ │ │ │ + asrs r6, r0, #3 │ │ │ │ movs r6, r6 │ │ │ │ - strb r0, [r7, #29] │ │ │ │ + strb r0, [r0, #29] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r2, #30] │ │ │ │ + strb r4, [r3, #29] │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ movs r6, r6 │ │ │ │ - strb r4, [r0, #30] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ movs r1, r5 │ │ │ │ - strb r2, [r4, #27] │ │ │ │ + strb r2, [r5, #26] │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + lsrs r4, r0, #31 │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r0, #28] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r5, #25] │ │ │ │ + strb r6, [r6, #24] │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r4, r2, #30 │ │ │ │ + lsrs r4, r3, #29 │ │ │ │ movs r6, r6 │ │ │ │ - strb r0, [r6, #25] │ │ │ │ + strb r0, [r7, #24] │ │ │ │ movs r1, r5 │ │ │ │ - strb r2, [r0, #24] │ │ │ │ + strb r2, [r1, #23] │ │ │ │ movs r1, r5 │ │ │ │ add r4, pc, #416 @ (adr r4, 1de7cc ) │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r2, #27 │ │ │ │ + lsrs r2, r3, #26 │ │ │ │ movs r6, r6 │ │ │ │ - strb r0, [r6, #25] │ │ │ │ + strb r0, [r7, #24] │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r0, #21] │ │ │ │ + strb r4, [r1, #20] │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r4, r3, #26 │ │ │ │ + lsrs r4, r4, #25 │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r4, #25] │ │ │ │ + strb r2, [r5, #24] │ │ │ │ movs r1, r5 │ │ │ │ - strb r0, [r2, #20] │ │ │ │ + strb r0, [r3, #19] │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + lsrs r4, r1, #25 │ │ │ │ movs r6, r6 │ │ │ │ - strb r2, [r7, #23] │ │ │ │ + strb r2, [r0, #23] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r6, #19] │ │ │ │ + strb r6, [r7, #18] │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r2, r3, #25 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ movs r6, r6 │ │ │ │ - strb r4, [r2, #19] │ │ │ │ + strb r4, [r3, #18] │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r1, #21] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -140182,52 +140184,52 @@ │ │ │ │ strb r3, [r4, #27] │ │ │ │ cmp r2, r0 │ │ │ │ mov.w r3, #7 │ │ │ │ strb.w r1, [r4, #49] @ 0x31 │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 1de714 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r5, [pc, #40] @ (1de758 ) │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #40] @ (1de75c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #40] @ (1de760 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r5, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b.n 1de6e0 │ │ │ │ nop │ │ │ │ - lsrs r0, r1, #20 │ │ │ │ + lsrs r0, r2, #19 │ │ │ │ movs r6, r6 │ │ │ │ - strb r6, [r6, #19] │ │ │ │ + strb r6, [r7, #18] │ │ │ │ movs r1, r5 │ │ │ │ - strb r0, [r1, #20] │ │ │ │ + strb r0, [r2, #19] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ @@ -140273,15 +140275,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 1ddf08 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r2, r0 │ │ │ │ cbz r1, 1de806 │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r1, #1 │ │ │ │ strb r1, [r2, #19] │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ ldrb.w r2, [r2, #34] @ 0x22 │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -140314,22 +140316,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ mov r2, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 1de65c │ │ │ │ ldr r0, [pc, #16] @ (1de870 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1de84e │ │ │ │ nop │ │ │ │ udf #192 @ 0xc0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #15] │ │ │ │ + strb r2, [r7, #14] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r4, [r0, #29] │ │ │ │ sub sp, #8 │ │ │ │ @@ -140360,23 +140362,23 @@ │ │ │ │ cmp r6, lr │ │ │ │ beq.n 1de91c │ │ │ │ cmp r1, ip │ │ │ │ strb r3, [r2, #17] │ │ │ │ beq.n 1de920 │ │ │ │ cbz r0, 1de8fe │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 3ac7d8 │ │ │ │ + bl 3ac798 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cbnz r0, 1de924 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r4, #1 │ │ │ │ strb r1, [r2, #18] │ │ │ │ strb r5, [r2, #19] │ │ │ │ cbz r0, 1de902 │ │ │ │ - bl 3ac7d8 │ │ │ │ + bl 3ac798 │ │ │ │ cbz r0, 1de902 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -140433,15 +140435,15 @@ │ │ │ │ ldrsb.w r2, [r4, #21] │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb r3, [r4, #29] │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 1de994 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140484,15 +140486,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 1dea1e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140537,15 +140539,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 1deaac │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140581,15 +140583,15 @@ │ │ │ │ strb r1, [r4, #12] │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 1deb24 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140672,19 +140674,19 @@ │ │ │ │ cbz r3, 1dec54 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 348eb4 │ │ │ │ + bl 348e74 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 3ac7d8 │ │ │ │ + bl 3ac798 │ │ │ │ cbnz r0, 1dec3a │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140762,21 +140764,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1dec9c │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34717c │ │ │ │ + bl 34713c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 1dec9c │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -140836,21 +140838,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1ded42 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34717c │ │ │ │ + bl 34713c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 1ded42 │ │ │ │ ands.w r0, r0, #64 @ 0x40 │ │ │ │ beq.n 1dee04 │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ movs r3, #0 │ │ │ │ @@ -140948,15 +140950,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1dee76 │ │ │ │ ldr r0, [pc, #376] @ (1df020 ) │ │ │ │ uxtb r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 1dee76 │ │ │ │ ldrb r3, [r0, #22] │ │ │ │ b.n 1dee6e │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -141014,15 +141016,15 @@ │ │ │ │ ldr r0, [r1, #4] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3acf34 │ │ │ │ + bl 3acef4 │ │ │ │ movs r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1defc8 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ @@ -141049,15 +141051,15 @@ │ │ │ │ mov.w r3, #1 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ strb r1, [r5, #29] │ │ │ │ strb r3, [r5, #12] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ bge.n 1def66 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldrb r3, [r5, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r5, #21] │ │ │ │ b.n 1def66 │ │ │ │ ldrb r3, [r5, #27] │ │ │ │ mov r0, r5 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ @@ -141098,27 +141100,27 @@ │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #96] @ 0x60 │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ - lsls r2, r4, #17 │ │ │ │ + lsls r2, r5, #16 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r4, [r4, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r2, #72] @ 0x48 │ │ │ │ + ldr r6, [r3, #68] @ 0x44 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r2, r1, #17 │ │ │ │ + lsls r2, r2, #16 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r4, [r0, #44] @ 0x2c │ │ │ │ + ldr r4, [r1, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r3, #72] @ 0x48 │ │ │ │ + ldr r2, [r4, #68] @ 0x44 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001df03c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -141127,15 +141129,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ cmp r2, r3 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge.n 1df062 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr.w r2, [r4, #172] @ 0xac │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ clz r2, r2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -141147,15 +141149,15 @@ │ │ │ │ str.w r5, [r4, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ lsls r2, r2, #6 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r1, [r4, #27] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ strd r5, r5, [r4, #40] @ 0x28 │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ bl 1de874 │ │ │ │ @@ -141192,15 +141194,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ b.n 1df0fc │ │ │ │ │ │ │ │ @@ -141379,15 +141381,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1df154 │ │ │ │ ldr r0, [pc, #540] @ (1df500 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 1df154 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 1df03c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -141441,15 +141443,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3ad428 │ │ │ │ + bl 3ad3e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 1df1a0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1deb3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1df1a0 │ │ │ │ @@ -141506,15 +141508,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3ad428 │ │ │ │ + bl 3ad3e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1df44e │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ movs r1, #0 │ │ │ │ ldrb r3, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 1df47a │ │ │ │ @@ -141589,30 +141591,30 @@ │ │ │ │ @ instruction: 0xebee0048 │ │ │ │ str r6, [sp, #856] @ 0x358 │ │ │ │ movs r2, r7 │ │ │ │ movs r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #28] │ │ │ │ + ldr r4, [r0, #28] │ │ │ │ movs r1, r5 │ │ │ │ - vshr.u32 d0, d21, #22 │ │ │ │ - str r4, [r4, #96] @ 0x60 │ │ │ │ + vqadd.u64 d16, d2, d21 │ │ │ │ + str r4, [r5, #92] @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r7, #124] @ 0x7c │ │ │ │ + str r2, [r0, #124] @ 0x7c │ │ │ │ movs r1, r5 │ │ │ │ - vshr.u16 d0, d21, #14 │ │ │ │ - str r4, [r1, #96] @ 0x60 │ │ │ │ + vqadd.u16 d16, d10, d21 │ │ │ │ + str r4, [r2, #92] @ 0x5c │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ movs r1, r5 │ │ │ │ - vqadd.u64 d16, d10, d21 │ │ │ │ - str r4, [r6, #92] @ 0x5c │ │ │ │ + vqadd.u8 d16, d2, d21 │ │ │ │ + str r4, [r7, #88] @ 0x58 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r5, #120] @ 0x78 │ │ │ │ + str r6, [r6, #116] @ 0x74 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001df528 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -141628,25 +141630,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #548] @ 0x224 │ │ │ │ mov.w r2, #0 │ │ │ │ blt.w 1df76e │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov fp, r1 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #648] @ (1df7f0 ) │ │ │ │ ldr r2, [pc, #648] @ (1df7f4 ) │ │ │ │ ldr r1, [pc, #652] @ (1df7f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ddf08 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -141694,15 +141696,15 @@ │ │ │ │ str.w fp, [sp, #12] │ │ │ │ vstr d8, [sp] │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3ad428 │ │ │ │ + bl 3ad3e8 │ │ │ │ cmp r0, fp │ │ │ │ blt.w 1df7cc │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r3 │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ ubfx r7, r6, #0, #9 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -141737,15 +141739,15 @@ │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 3acf34 │ │ │ │ + bl 3acef4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1df74c │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 1df61a │ │ │ │ bhi.n 1df706 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141888,18 +141890,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 1df76c │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 6, r0, cr4, cr5, {1} │ │ │ │ - str r2, [r0, #108] @ 0x6c │ │ │ │ + mrc2 0, 4, r0, cr12, cr5, {1} │ │ │ │ + str r2, [r1, #104] @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ - str r4, [r2, #108] @ 0x6c │ │ │ │ + str r4, [r3, #104] @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ ldmia r7, {r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -141977,15 +141979,15 @@ │ │ │ │ orn r1, r1, #95 @ 0x5f │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ strb r1, [r4, #27] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 1df8e4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -142022,25 +142024,25 @@ │ │ │ │ b.n 1df8b2 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ b.n 1df904 │ │ │ │ orn r1, r1, #31 │ │ │ │ b.n 1df8ca │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #96] @ (1df9b0 ) │ │ │ │ ldr r2, [pc, #100] @ (1df9b4 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #532 @ 0x214 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (1df9b8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ cmp.w r8, #5 │ │ │ │ strb r3, [r4, #27] │ │ │ │ beq.n 1df988 │ │ │ │ @@ -142063,23 +142065,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (1df9c0 ) │ │ │ │ ldr r0, [pc, #32] @ (1df9c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfaee0035 │ │ │ │ - str r4, [r2, #44] @ 0x2c │ │ │ │ + @ instruction: 0xfab60035 │ │ │ │ + str r4, [r3, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xfa9e0035 │ │ │ │ - str r0, [r3, #16] │ │ │ │ + @ instruction: 0xfa660035 │ │ │ │ + str r0, [r4, #12] │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + str r6, [r2, #52] @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001df9c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -142092,39 +142094,39 @@ │ │ │ │ cbz r3, 1dfa3a │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [pc, #112] @ (1dfa60 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4d8c │ │ │ │ ldr r1, [pc, #104] @ (1dfa64 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3c7c │ │ │ │ + bl 2f3c3c │ │ │ │ ldr r1, [pc, #96] @ (1dfa68 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3d58 │ │ │ │ + bl 2f3d18 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 3477d0 │ │ │ │ + bl 347790 │ │ │ │ ldr r3, [pc, #84] @ (1dfa6c ) │ │ │ │ ldr r1, [pc, #84] @ (1dfa70 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [r9, r3] │ │ │ │ mov r3, r4 │ │ │ │ bl 1f0468 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f50dc │ │ │ │ + bl 2f509c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1dfa4a │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adds r5, #4 │ │ │ │ mov.w r8, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r2, r8 │ │ │ │ @@ -142135,23 +142137,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldmia r5, {r5} │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r7, #24] │ │ │ │ + str r6, [r0, #24] │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r4, #48] @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r2, #52] @ 0x34 │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r5, r3] │ │ │ │ + ldrsb r2, [r6, r2] │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 001dfa74 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -142186,15 +142188,15 @@ │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ subs r5, #20 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ bne.n 1dfab0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 44ce0c │ │ │ │ + bl 44cdcc │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ blx 182f7c │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ @@ -142203,29 +142205,29 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ strb r2, [r4, #20] │ │ │ │ movs r2, #2 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ (1dfbbc ) │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r6, [r4, #4] │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r4, #52] @ 0x34 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f2884 │ │ │ │ + bl 2f2844 │ │ │ │ movs r7, #3 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ movw r6, #257 @ 0x101 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str.w r4, [r4, #132] @ 0x84 │ │ │ │ strb.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r7, [r4, #152] @ 0x98 │ │ │ │ @@ -142247,15 +142249,15 @@ │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ ldr r1, [pc, #64] @ (1dfbc8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -142263,36 +142265,36 @@ │ │ │ │ b.n 1df3c4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r4, #54] @ 0x36 │ │ │ │ movs r2, r7 │ │ │ │ b.n 1e0398 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldcl 15, cr15, [r7], {255} @ 0xff │ │ │ │ - ldrsh r4, [r2, r7] │ │ │ │ + ldrsh r4, [r3, r6] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh.w r0, [r8, #53] @ 0x35 │ │ │ │ - str r2, [r4, #28] │ │ │ │ + strb.w r0, [r0, #53] @ 0x35 │ │ │ │ + str r2, [r5, #24] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsh r4, [r5, r4] │ │ │ │ + ldrsh r4, [r6, r3] │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (1dfbfc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ str r2, [sp, #832] @ 0x340 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -142301,46 +142303,46 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #72] @ (1dfc60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #60] @ (1dfc64 ) │ │ │ │ ldr r1, [pc, #60] @ (1dfc68 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #44] @ (1dfc6c ) │ │ │ │ ldr r1, [pc, #48] @ (1dfc70 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r5, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f4164 │ │ │ │ - @ instruction: 0xfaa80035 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + b.w 2f4124 │ │ │ │ + @ instruction: 0xfa700035 │ │ │ │ + str r2, [r7, #76] @ 0x4c │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r0, #84] @ 0x54 │ │ │ │ + str r6, [r1, #80] @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ - cbz r6, 1dfc98 │ │ │ │ + cbz r6, 1dfc8a │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r0, r2, #14 │ │ │ │ + lsrs r0, r3, #13 │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r7, #76] @ 0x4c │ │ │ │ movs r1, r5 │ │ │ │ ldrh r4, [r7, r3] │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #52] @ (1dfcac ) │ │ │ │ ldr r3, [pc, #56] @ (1dfcb0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ @@ -142361,24 +142363,24 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1dfc80 │ │ │ │ ldr r0, [pc, #24] @ (1dfcbc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldmia r2, {r2, r3, r7} │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ movs r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.w 1df124 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -142405,51 +142407,51 @@ │ │ │ │ ldr r6, [pc, #212] @ (1dfde4 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #212] @ (1dfde8 ) │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #176] @ (1dfdec ) │ │ │ │ ldr r1, [pc, #180] @ (1dfdf0 ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #2 │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r1, #0 │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ add.w r5, r0, #976 @ 0x3d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f4fcc │ │ │ │ + bl 2f4f8c │ │ │ │ ldrb.w r3, [sl, #100] @ 0x64 │ │ │ │ cbz r3, 1dfdc2 │ │ │ │ ldr r2, [pc, #112] @ (1dfdf4 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #156 @ 0x9c │ │ │ │ vldr d7, [pc, #68] @ 1dfdd0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -142479,30 +142481,30 @@ │ │ │ │ b.n 1dfd88 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [ip, #53] @ 0x35 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + vst1.8 @ instruction: 0xf9840035 │ │ │ │ + sub sp, #176 @ 0xb0 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r5, #10 │ │ │ │ + lsrs r4, r6, #9 │ │ │ │ movs r3, r5 │ │ │ │ - str r4, [r6, #64] @ 0x40 │ │ │ │ + str r4, [r7, #60] @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r0, #68] @ 0x44 │ │ │ │ + str r6, [r1, #64] @ 0x40 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldr r2, [r5, r5] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r7, r6] │ │ │ │ + ldr r0, [r0, r6] │ │ │ │ movs r1, r5 │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ movs r2, r7 │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + svc 158 @ 0x9e │ │ │ │ movs r2, r5 │ │ │ │ mrc2 15, 5, pc, cr11, cr15, {7} │ │ │ │ str r0, [sp, #944] @ 0x3b0 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -142513,33 +142515,33 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1dfe50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #32] @ (1dfe54 ) │ │ │ │ ldr r3, [pc, #36] @ (1dfe58 ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ - strh.w r0, [r2, #53] @ 0x35 │ │ │ │ - add r7, sp, #832 @ 0x340 │ │ │ │ + b.w 2f4124 │ │ │ │ + str??.w r0, [sl, r5, lsl #3] │ │ │ │ + add r7, sp, #608 @ 0x260 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r3, #6 │ │ │ │ + lsrs r2, r4, #5 │ │ │ │ movs r3, r5 │ │ │ │ ldr r6, [r1, r4] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r7, #48] @ 0x30 │ │ │ │ + str r4, [r0, #48] @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 1dfec0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -142547,22 +142549,22 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (1dfec8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #64] @ (1dfecc ) │ │ │ │ ldr r1, [pc, #68] @ (1dfed0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (1dfed4 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ @@ -142572,18 +142574,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str.w r0, [sl, r5, lsl #3] │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + ldrb.w r0, [r2, r5, lsl #3] │ │ │ │ + add r7, sp, #256 @ 0x100 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r0, #4 │ │ │ │ movs r3, r5 │ │ │ │ lsls r1, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ @@ -142597,24 +142599,24 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (1dff1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1df03c │ │ │ │ - @ instruction: 0xf7ce0035 │ │ │ │ - str r4, [r2, #36] @ 0x24 │ │ │ │ + @ instruction: 0xf7960035 │ │ │ │ + str r4, [r3, #32] │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r6, #32] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #52] @ 1dff64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -142624,26 +142626,26 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r0, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1dfa74 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7860035 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + @ instruction: 0xf74e0035 │ │ │ │ + str r2, [r2, #28] │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [r4, #32] │ │ │ │ + str r0, [r5, #28] │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001dff70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -142651,36 +142653,36 @@ │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [pc, #116] @ (1dfffc ) │ │ │ │ mov r7, r2 │ │ │ │ ldr r4, [pc, #116] @ (1e0000 ) │ │ │ │ mov r8, r3 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4d8c │ │ │ │ ldr r2, [pc, #108] @ (1e0004 ) │ │ │ │ ldr r1, [pc, #112] @ (1e0008 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #92] @ (1e000c ) │ │ │ │ ldr r1, [pc, #96] @ (1e0010 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ ldr r5, [pc, #84] @ (1e0014 ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #80] @ (1e0018 ) │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 1f1728 │ │ │ │ @@ -142695,24 +142697,24 @@ │ │ │ │ bl 1f1128 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r9, #808 @ 0x328 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 1df9c8 │ │ │ │ nop │ │ │ │ - str r4, [r4, #32] │ │ │ │ + str r4, [r5, #28] │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf7280035 │ │ │ │ - str r6, [r5, #24] │ │ │ │ + @ instruction: 0xf6f00035 │ │ │ │ + str r6, [r6, #20] │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r0, #28] │ │ │ │ + str r2, [r1, #24] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r2, [r6, r4] │ │ │ │ + ldrsb r2, [r7, r3] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r2, [r0, r5] │ │ │ │ + ldrsb r2, [r1, r4] │ │ │ │ movs r1, r5 │ │ │ │ stmia r7!, {r2, r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #16 │ │ │ │ ... │ │ │ │ │ │ │ │ 001e001c : │ │ │ │ @@ -142733,52 +142735,52 @@ │ │ │ │ ldr r0, [pc, #156] @ (1e00e0 ) │ │ │ │ ldr r4, [pc, #160] @ (1e00e4 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r7, r4, #68 @ 0x44 │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4d8c │ │ │ │ ldr.w r9, [pc, #144] @ 1e00e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #132] @ (1e00ec ) │ │ │ │ add r9, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ bl 1f1728 │ │ │ │ ldr r2, [pc, #116] @ (1e00f0 ) │ │ │ │ ldr r1, [pc, #120] @ (1e00f4 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r1, #0 │ │ │ │ bl 1f1080 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ movs r1, #0 │ │ │ │ bl 1f1128 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e35bc │ │ │ │ @@ -142787,28 +142789,28 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 1df9c8 │ │ │ │ nop │ │ │ │ - ldrsb r0, [r6, r2] │ │ │ │ + ldrsb r0, [r7, r1] │ │ │ │ movs r1, r5 │ │ │ │ - ldrsb r2, [r0, r3] │ │ │ │ + ldrsb r2, [r1, r2] │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r6, #20] │ │ │ │ + str r6, [r7, #16] │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf6780035 │ │ │ │ + movw r0, #2101 @ 0x835 │ │ │ │ stmia r6!, {r2, r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #12] │ │ │ │ + str r4, [r2, #8] │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r4, #12] │ │ │ │ + str r2, [r5, #8] │ │ │ │ movs r1, r5 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 1e0104 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 1e0132 │ │ │ │ @@ -142959,18 +142961,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ bic.w r3, r3, r2 │ │ │ │ b.n 1e027e │ │ │ │ - @ instruction: 0xf4b60035 │ │ │ │ + orns r0, lr, #11862016 @ 0xb50000 │ │ │ │ ldr r0, [pc, #4] @ (1e02b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldrh r2, [r7, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -142985,41 +142987,41 @@ │ │ │ │ orrs r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1e02f4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f673c │ │ │ │ + b.w 2f66fc │ │ │ │ ldr r3, [pc, #40] @ (1e0320 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e02e8 │ │ │ │ ldr r3, [pc, #36] @ (1e0324 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e02e8 │ │ │ │ ldr r0, [pc, #28] @ (1e0328 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1e02e8 │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r2, r3] │ │ │ │ + ldrsh r4, [r3, r2] │ │ │ │ movs r1, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #332] @ (1e048c ) │ │ │ │ @@ -143033,15 +143035,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #316] @ (1e0494 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3aefcc │ │ │ │ + bl 3aef8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e040a │ │ │ │ ldr.w r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e040a │ │ │ │ ldrb.w r2, [r4, #32] │ │ │ │ lsls r1, r2, #31 │ │ │ │ @@ -143071,15 +143073,15 @@ │ │ │ │ ite eq │ │ │ │ moveq.w r9, #5 │ │ │ │ movne.w r9, #8 │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ adds r1, #2 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 46a100 │ │ │ │ + bl 46a0c0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and.w r2, r2, #192 @ 0xc0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ beq.n 1e0454 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ beq.n 1e0444 │ │ │ │ @@ -143094,15 +143096,15 @@ │ │ │ │ moveq r1, #98 @ 0x62 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 1e0464 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3aec34 │ │ │ │ + bl 3aebf4 │ │ │ │ ldr r2, [pc, #144] @ (1e049c ) │ │ │ │ ldr r3, [pc, #132] @ (1e0494 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -143144,15 +143146,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1e0400 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (1e04a8 ) │ │ │ │ strd r9, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1e0400 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmia r3!, {r2, r3, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -143161,15 +143163,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, r5] │ │ │ │ + ldrb r4, [r0, r5] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ (1e05b0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -143179,15 +143181,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ movs r3, #4 │ │ │ │ ldr r2, [pc, #220] @ (1e05bc ) │ │ │ │ mov r1, r6 │ │ │ │ str.w r0, [r4, #1128] @ 0x468 │ │ │ │ add.w r6, r4, #1920 @ 0x780 │ │ │ │ @@ -143201,15 +143203,15 @@ │ │ │ │ add.w r0, r4, #1600 @ 0x640 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ bl 22e5b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3aefcc │ │ │ │ + bl 3aef8c │ │ │ │ cbnz r0, 1e0542 │ │ │ │ add.w r5, r5, #420 @ 0x1a4 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 1e050e │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1e056e │ │ │ │ @@ -143236,15 +143238,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r3, [pc, #96] @ (1e05c0 ) │ │ │ │ ldr r2, [pc, #100] @ (1e05c4 ) │ │ │ │ ldr r1, [pc, #100] @ (1e05c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3af340 │ │ │ │ + bl 3af300 │ │ │ │ b.n 1e0516 │ │ │ │ ldr r1, [pc, #92] @ (1e05cc ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ bl 1bc1c8 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ @@ -143262,18 +143264,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, r6] │ │ │ │ + ldrb r4, [r4, r5] │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf25a0035 │ │ │ │ - ldrb r2, [r7, r5] │ │ │ │ + @ instruction: 0xf2220035 │ │ │ │ + ldrb r2, [r0, r5] │ │ │ │ movs r1, r5 │ │ │ │ ldrh r6, [r7, #22] │ │ │ │ movs r2, r7 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ @@ -143292,47 +143294,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1e0644 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #76] @ (1e0648 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r3, [pc, #68] @ (1e064c ) │ │ │ │ ldr r0, [pc, #72] @ (1e0650 ) │ │ │ │ movs r2, #9 │ │ │ │ ldr r1, [pc, #72] @ (1e0654 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f4164 │ │ │ │ + bl 2f4124 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1340035 │ │ │ │ - add r0, sp, #24 │ │ │ │ + @ instruction: 0xf0fc0035 │ │ │ │ + add r7, pc, #824 @ (adr r7, 1e097c ) │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r1, #7 │ │ │ │ + lsls r6, r2, #6 │ │ │ │ movs r3, r5 │ │ │ │ lsls r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, #14] │ │ │ │ movs r2, r7 │ │ │ │ mrc2 15, 4, pc, cr9, cr15, {7} │ │ │ │ strh r0, [r2, r2] │ │ │ │ @@ -143360,26 +143362,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (1e06fc ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #92] @ (1e0700 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #92] @ (1e0704 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add.w r5, r4, #752 @ 0x2f0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ addw r6, r4, #1172 @ 0x494 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ bl 1f132c │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ @@ -143390,22 +143392,22 @@ │ │ │ │ add.w r1, r4, #1600 @ 0x640 │ │ │ │ str.w r3, [r4, #1560] @ 0x618 │ │ │ │ str.w r6, [r4, #772] @ 0x304 │ │ │ │ str.w r5, [r4, #1192] @ 0x4a8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1f13dc │ │ │ │ - eors.w r0, r0, #53 @ 0x35 │ │ │ │ - ldrh r6, [r5, r6] │ │ │ │ + orrs.w r0, r8, #53 @ 0x35 │ │ │ │ + ldrh r6, [r6, r5] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r0, r7] │ │ │ │ + ldrh r6, [r1, r6] │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r7, r0] │ │ │ │ + str r2, [r0, r0] │ │ │ │ movs r1, r5 │ │ │ │ - str r6, [r1, r1] │ │ │ │ + str r6, [r2, r0] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (1e078c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -143413,15 +143415,15 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #116] @ (1e0794 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r4, #0 │ │ │ │ add.w r3, r0, #780 @ 0x30c │ │ │ │ addw r5, r0, #1620 @ 0x654 │ │ │ │ movs r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ blx 182f7c │ │ │ │ @@ -143445,18 +143447,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - and.w r0, r0, #53 @ 0x35 │ │ │ │ - ldrh r0, [r4, r4] │ │ │ │ + vshr.s8 d16, d21, #8 │ │ │ │ + ldrh r0, [r5, r3] │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #204] @ 1e0874 │ │ │ │ mov r3, r0 │ │ │ │ @@ -143526,28 +143528,28 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1e07c8 │ │ │ │ ldr r0, [pc, #36] @ (1e0884 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #388] @ 0x184 │ │ │ │ b.n 1e07c8 │ │ │ │ nop │ │ │ │ ite pl │ │ │ │ movpl r3, r7 │ │ │ │ submi r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, r0] │ │ │ │ + ldr r4, [r1, r7] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #140] @ 1e0924 │ │ │ │ mov r3, r0 │ │ │ │ @@ -143597,27 +143599,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1e08ba │ │ │ │ ldr r0, [pc, #32] @ (1e0934 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1e08ba │ │ │ │ nop │ │ │ │ bkpt 0x0062 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r6] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -143630,15 +143632,15 @@ │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 1babec │ │ │ │ ldr r3, [pc, #264] @ (1e0a68 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #256] @ (1e0a6c ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e0a08 │ │ │ │ @@ -143709,15 +143711,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1e0978 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (1e0a80 ) │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1e0978 │ │ │ │ ldr r3, [pc, #84] @ (1e0a84 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e09a4 │ │ │ │ @@ -143725,15 +143727,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e09a4 │ │ │ │ ldr r0, [pc, #68] @ (1e0a88 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1e09a4 │ │ │ │ ldr r3, [pc, #60] @ (1e0a8c ) │ │ │ │ movw r2, #803 @ 0x323 │ │ │ │ ldr r1, [pc, #56] @ (1e0a90 ) │ │ │ │ ldr r0, [pc, #60] @ (1e0a94 ) │ │ │ │ add r3, pc │ │ │ │ @@ -143751,24 +143753,24 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r3] │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ movs r1, r5 │ │ │ │ subs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, r3] │ │ │ │ + ldr r0, [r6, r2] │ │ │ │ movs r1, r5 │ │ │ │ - stcl 0, cr0, [r8], {53} @ 0x35 │ │ │ │ - ldr r6, [r4, r1] │ │ │ │ + ldc 0, cr0, [r0], {53} @ 0x35 │ │ │ │ + ldr r6, [r5, r0] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [r6, r1] │ │ │ │ + ldr r2, [r7, r0] │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd lr, r2, [r0, #408] @ 0x198 │ │ │ │ sub sp, #8 │ │ │ │ @@ -143846,26 +143848,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e0ad8 │ │ │ │ ldr r0, [pc, #32] @ (1e0b90 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r1, [r4, #416] @ 0x1a0 │ │ │ │ b.n 1e0ad8 │ │ │ │ pop {r3, r6} │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r5, r7] │ │ │ │ + ldrsb r4, [r6, r6] │ │ │ │ movs r1, r5 │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ b.n 1e0798 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ @@ -144091,15 +144093,15 @@ │ │ │ │ it eq │ │ │ │ orreq.w r6, r6, #8 │ │ │ │ b.n 1e0d78 │ │ │ │ add.w r7, r3, #1080 @ 0x438 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r7, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3aefcc │ │ │ │ + bl 3aef8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1e107c │ │ │ │ ldr.w r7, [r6, #1144] @ 0x478 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 1e0cd2 │ │ │ │ ldr.w r3, [r6, #1128] @ 0x468 │ │ │ │ @@ -144158,15 +144160,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1e0c56 │ │ │ │ ldr.w r0, [pc, #1144] @ 1e13a4 │ │ │ │ and.w r3, r7, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r2, [r6, #776] @ 0x308 │ │ │ │ b.n 1e0c56 │ │ │ │ and.w r7, r7, #192 @ 0xc0 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ beq.w 1e10f4 │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ beq.w 1e108c │ │ │ │ @@ -144267,22 +144269,22 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 1e0c9a │ │ │ │ ldr r0, [pc, #844] @ (1e13b8 ) │ │ │ │ and.w r2, r7, #255 @ 0xff │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1e0c9a │ │ │ │ addw r1, r3, #1149 @ 0x47d │ │ │ │ mov r0, r7 │ │ │ │ add r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ - bl 3aeab8 │ │ │ │ + bl 3aea78 │ │ │ │ b.n 1e0cd2 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1e128e │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ mov.w r4, #2048 @ 0x800 │ │ │ │ bl 1e0144 │ │ │ │ @@ -144434,43 +144436,43 @@ │ │ │ │ ldr r3, [pc, #296] @ (1e13a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1e110a │ │ │ │ ldr r0, [pc, #316] @ (1e13c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1e110a │ │ │ │ ldr r3, [pc, #312] @ (1e13c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e1096 │ │ │ │ ldr r3, [pc, #256] @ (1e13a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1e1096 │ │ │ │ ldr r0, [pc, #288] @ (1e13cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1e1096 │ │ │ │ ldr r3, [pc, #264] @ (1e13c0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e0f6a │ │ │ │ ldr r3, [pc, #220] @ (1e13a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 1e0f6a │ │ │ │ ldr r0, [pc, #252] @ (1e13d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1e0f6a │ │ │ │ strb.w r2, [r3, #798] @ 0x31e │ │ │ │ ldrb.w r2, [r3, #781] @ 0x30d │ │ │ │ lsls r7, r2, #30 │ │ │ │ itttt mi │ │ │ │ ldrmi.w r2, [r3, #772] @ 0x304 │ │ │ │ ldrbmi.w r3, [r2, #47] @ 0x2f │ │ │ │ @@ -144486,15 +144488,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 1e0e8a │ │ │ │ ldr r0, [pc, #192] @ (1e13d8 ) │ │ │ │ ldr r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1e0e8a │ │ │ │ add.w r9, sp, #12 │ │ │ │ adds r1, #4 │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ mov r0, r9 │ │ │ │ blx 182118 │ │ │ │ b.n 1e1336 │ │ │ │ @@ -144520,15 +144522,15 @@ │ │ │ │ cmp r3, #9 │ │ │ │ bhi.w 1e1004 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 437e88 │ │ │ │ + bl 437e48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1e1004 │ │ │ │ ldr r3, [pc, #100] @ (1e13e0 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strb r2, [r3, #0] │ │ │ │ b.n 1e1004 │ │ │ │ @@ -144544,39 +144546,39 @@ │ │ │ │ movs r3, r7 │ │ │ │ cbnz r0, 1e13ba │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, r1] │ │ │ │ + strb r6, [r4, r0] │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xb792 │ │ │ │ movs r3, r7 │ │ │ │ and.w r0, r0, #12255232 @ 0xbb0000 │ │ │ │ @ instruction: 0xf3de003b │ │ │ │ adds r4, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r5, r5] │ │ │ │ movs r1, r5 │ │ │ │ push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, r5] │ │ │ │ + str r6, [r1, r4] │ │ │ │ movs r1, r5 │ │ │ │ lsrs r4, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, r5] │ │ │ │ + str r4, [r2, r4] │ │ │ │ movs r1, r5 │ │ │ │ - str r2, [r7, r3] │ │ │ │ + str r2, [r0, r3] │ │ │ │ movs r1, r5 │ │ │ │ cmp r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r4] │ │ │ │ + str r4, [r6, r3] │ │ │ │ movs r1, r5 │ │ │ │ eors.w r0, r4, #59 @ 0x3b │ │ │ │ orn r0, r6, #59 @ 0x3b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -144709,15 +144711,15 @@ │ │ │ │ ite ne │ │ │ │ movne r1, #97 @ 0x61 │ │ │ │ moveq r1, #98 @ 0x62 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1e169c │ │ │ │ add.w r0, r7, #1080 @ 0x438 │ │ │ │ add r0, r5 │ │ │ │ - bl 3aee58 │ │ │ │ + bl 3aee18 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -144743,15 +144745,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1e1478 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #276] @ (1e16fc ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r6, #776] @ 0x308 │ │ │ │ add r6, r3 │ │ │ │ ldrb.w r0, [r6, #796] @ 0x31c │ │ │ │ b.n 1e1478 │ │ │ │ ldr.w r2, [r6, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1e1690 │ │ │ │ @@ -144820,15 +144822,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1e1586 │ │ │ │ ldr r0, [pc, #76] @ (1e1704 ) │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1e1586 │ │ │ │ ldr r0, [pc, #68] @ (1e1708 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e163a │ │ │ │ ldr r0, [pc, #44] @ (1e16f8 ) │ │ │ │ @@ -144836,44 +144838,44 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1e163a │ │ │ │ ldr r0, [pc, #52] @ (1e170c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w ip, [r6, #324] @ 0x144 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 1e163a │ │ │ │ nop │ │ │ │ uxtb r0, r6 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #496] @ (1e18f0 ) │ │ │ │ + ldr r6, [pc, #272] @ (1e1810 ) │ │ │ │ movs r1, r5 │ │ │ │ adds r4, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #48] @ (1e1738 ) │ │ │ │ + ldr r5, [pc, #848] @ (1e1a58 ) │ │ │ │ movs r1, r5 │ │ │ │ subs r0, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #784] @ (1e1a20 ) │ │ │ │ + ldr r5, [pc, #560] @ (1e1940 ) │ │ │ │ movs r1, r5 │ │ │ │ ldr.w r0, [r0, #1988] @ 0x7c4 │ │ │ │ rsb r0, r0, #1024 @ 0x400 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1e1724 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldrb r2, [r0, #9] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -144882,38 +144884,38 @@ │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #144] @ (1e17d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #132] @ (1e17d4 ) │ │ │ │ ldr r1, [pc, #132] @ (1e17d8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r2, r5, [sp] │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (1e17dc ) │ │ │ │ add.w r0, r5, #924 @ 0x39c │ │ │ │ ldr r2, [pc, #100] @ (1e17e0 ) │ │ │ │ ldr r1, [pc, #104] @ (1e17e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3af340 │ │ │ │ + bl 3af300 │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ bl 1f132c │ │ │ │ vldr d7, [pc, #44] @ 1e17c0 │ │ │ │ ldr r2, [pc, #80] @ (1e17e8 ) │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ ldr r3, [pc, #80] @ (1e17ec ) │ │ │ │ @@ -144931,32 +144933,32 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1f13dc │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e1854 │ │ │ │ + b.n 1e17e4 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [pc, #888] @ (1e1b48 ) │ │ │ │ + ldr r6, [pc, #664] @ (1e1a68 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r6, [pc, #968] @ (1e1b9c ) │ │ │ │ + ldr r6, [pc, #744] @ (1e1abc ) │ │ │ │ movs r1, r5 │ │ │ │ - subs r7, #142 @ 0x8e │ │ │ │ + subs r7, #86 @ 0x56 │ │ │ │ movs r1, r5 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r7, #106 @ 0x6a │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff8dffff │ │ │ │ ldrb r2, [r0, #7] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #648] @ (1e1a78 ) │ │ │ │ + ldr r6, [pc, #424] @ (1e1998 ) │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #280] @ 1e1918 │ │ │ │ sub sp, #28 │ │ │ │ @@ -145018,37 +145020,37 @@ │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ add.w r0, r3, #924 @ 0x39c │ │ │ │ add.w r5, r3, #924 @ 0x39c │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3aefcc │ │ │ │ + bl 3aef8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e1836 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r2, [r3, #960] @ 0x3c0 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 1e1836 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ - bl 3aeab8 │ │ │ │ + bl 3aea78 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r2, [r3, #960] @ 0x3c0 │ │ │ │ lsls r2, r2, #28 │ │ │ │ bpl.n 1e1836 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ b.n 1e1836 │ │ │ │ str.w r4, [r3, #960] @ 0x3c0 │ │ │ │ b.n 1e1836 │ │ │ │ ldr r3, [pc, #56] @ (1e192c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -145058,15 +145060,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e1836 │ │ │ │ ldr r0, [pc, #44] @ (1e1934 ) │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1e1836 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #1000 @ 0x3e8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #968 @ 0x3c8 │ │ │ │ @@ -145075,15 +145077,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #808 @ 0x328 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #272] @ (1e1a48 ) │ │ │ │ + ldr r5, [pc, #48] @ (1e1968 ) │ │ │ │ movs r1, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #232] @ (1e1a30 ) │ │ │ │ uxtb r2, r2 │ │ │ │ @@ -145167,25 +145169,25 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e195a │ │ │ │ ldr r0, [pc, #24] @ (1e1a40 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1e195a │ │ │ │ add r5, sp, #736 @ 0x2e0 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #384] @ (1e1bc4 ) │ │ │ │ + ldr r4, [pc, #160] @ (1e1ae4 ) │ │ │ │ movs r1, r5 │ │ │ │ ldr r2, [pc, #52] @ (1e1a7c ) │ │ │ │ ldr r3, [pc, #56] @ (1e1a80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1e1a5e │ │ │ │ @@ -145203,25 +145205,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (1e1a88 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1e1a50 │ │ │ │ ldr r0, [pc, #24] @ (1e1a8c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ add r4, sp, #752 @ 0x2f0 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #256] @ (1e1b90 ) │ │ │ │ + ldr r4, [pc, #32] @ (1e1ab0 ) │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1e1ae0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -145229,35 +145231,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1e1ae8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #44] @ (1e1aec ) │ │ │ │ ldr r1, [pc, #48] @ (1e1af0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r1, [pc, #36] @ (1e1af4 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ + b.w 2f4124 │ │ │ │ nop │ │ │ │ - bgt.n 1e1a98 │ │ │ │ + bgt.n 1e1a28 │ │ │ │ movs r5, r6 │ │ │ │ - str r3, [sp, #272] @ 0x110 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ - stc 0, cr0, [sl, #-168] @ 0xffffff58 │ │ │ │ + ldcl 0, cr0, [r2], {42} @ 0x2a │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r2, r5 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -145292,57 +145294,57 @@ │ │ │ │ add r1, r4 │ │ │ │ lsls r2, r0, #29 │ │ │ │ str.w r1, [r3, #1988] @ 0x7c4 │ │ │ │ bpl.n 1e1b10 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f673c │ │ │ │ + b.w 2f66fc │ │ │ │ blx 183340 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #56] @ 1e1bc4 │ │ │ │ ldr r2, [pc, #56] @ (1e1bc8 ) │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #56] @ (1e1bcc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #6 │ │ │ │ str.w r3, [r0, #1988] @ 0x7c4 │ │ │ │ strd r2, r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r3, [r0, #1992] @ 0x7c8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - blt.n 1e1bac │ │ │ │ + blt.n 1e1b3c │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #560] @ (1e1dfc ) │ │ │ │ + ldr r2, [pc, #336] @ (1e1d1c ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [pc, #632] @ (1e1e48 ) │ │ │ │ + ldr r2, [pc, #408] @ (1e1d68 ) │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1e1bd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ strb r2, [r6, #23] │ │ │ │ movs r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (1e1be8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1f0958 │ │ │ │ nop │ │ │ │ @@ -145369,15 +145371,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (1e1eac ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 1e1e90 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -145466,15 +145468,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (1e1ec4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1e1cd2 │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 1e1cd2 │ │ │ │ ldr r3, [pc, #388] @ (1e1ec8 ) │ │ │ │ @@ -145483,15 +145485,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (1e1ed0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1e1cd2 │ │ │ │ ldr r3, [pc, #376] @ (1e1ed4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -145507,15 +145509,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (1e1ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1e1cd2 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -145541,21 +145543,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (1e1eec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1e1cd2 │ │ │ │ ldr r1, [pc, #260] @ (1e1ef0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ b.n 1e1cd2 │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e1d0a │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 1e1e72 │ │ │ │ @@ -145566,28 +145568,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (1e1ef8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1e1cd2 │ │ │ │ ldr r3, [pc, #212] @ (1e1efc ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (1e1f00 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (1e1f04 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1e1cd2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -145606,78 +145608,78 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (1e1f0c ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1e1cd2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ add r2, sp, #1016 @ 0x3f8 │ │ │ │ movs r3, r7 │ │ │ │ add r2, sp, #984 @ 0x3d8 │ │ │ │ movs r3, r7 │ │ │ │ - blt.n 1e1dec │ │ │ │ + blt.n 1e1f7c │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #752] @ (1e219c ) │ │ │ │ + ldr r2, [pc, #528] @ (1e20bc ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [pc, #888] @ (1e2228 ) │ │ │ │ + ldr r2, [pc, #664] @ (1e2148 ) │ │ │ │ movs r1, r5 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #184 @ 0xb8 │ │ │ │ movs r3, r7 │ │ │ │ - bge.n 1e1de4 │ │ │ │ + bge.n 1e1f74 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #0] @ (1e1ec4 ) │ │ │ │ + ldr r1, [pc, #800] @ (1e21e4 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #896] @ (1e2248 ) │ │ │ │ + ldr r1, [pc, #672] @ (1e2168 ) │ │ │ │ movs r1, r5 │ │ │ │ - bge.n 1e1fa0 │ │ │ │ + bge.n 1e1f30 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #96] @ (1e1f30 ) │ │ │ │ + ldr r1, [pc, #896] @ (1e2250 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #736] @ (1e21b4 ) │ │ │ │ + ldr r1, [pc, #512] @ (1e20d4 ) │ │ │ │ movs r1, r5 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 1e1f44 │ │ │ │ + bls.n 1e1ed4 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #152] @ (1e1f78 ) │ │ │ │ + ldr r1, [pc, #952] @ (1e2298 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #520] @ (1e20ec ) │ │ │ │ + ldr r1, [pc, #296] @ (1e200c ) │ │ │ │ movs r1, r5 │ │ │ │ - bls.n 1e1ea0 │ │ │ │ + bls.n 1e1e30 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r1, [pc, #1000] @ (1e22d4 ) │ │ │ │ + ldr r1, [pc, #776] @ (1e21f4 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #168] @ (1e1f98 ) │ │ │ │ + ldr r0, [pc, #968] @ (1e22b8 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r2, [pc, #576] @ (1e2134 ) │ │ │ │ + ldr r2, [pc, #352] @ (1e2054 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #912] @ (1e2288 ) │ │ │ │ + ldr r1, [pc, #688] @ (1e21a8 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [pc, #944] @ (1e22ac ) │ │ │ │ + ldr r0, [pc, #720] @ (1e21cc ) │ │ │ │ movs r1, r5 │ │ │ │ - bls.n 1e1e08 │ │ │ │ + bls.n 1e1f98 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [pc, #136] @ (1e1f8c ) │ │ │ │ + ldr r1, [pc, #936] @ (1e22ac ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [pc, #816] @ (1e2238 ) │ │ │ │ + ldr r0, [pc, #592] @ (1e2158 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r1, [pc, #752] @ (1e21fc ) │ │ │ │ + ldr r1, [pc, #528] @ (1e211c ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [pc, #544] @ (1e2130 ) │ │ │ │ + ldr r0, [pc, #320] @ (1e2050 ) │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 1e1f7c │ │ │ │ sub sp, #20 │ │ │ │ @@ -145685,25 +145687,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1e1f84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w ip, [pc, #72] @ 1e1f88 │ │ │ │ ldr r3, [pc, #72] @ (1e1f8c ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (1e1f90 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f4164 │ │ │ │ + bl 2f4124 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (1e1f94 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -145712,39 +145714,39 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bhi.n 1e1e94 │ │ │ │ + bhi.n 1e2024 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r1, #52] @ 0x34 │ │ │ │ movs r0, r5 │ │ │ │ - stmia.w sl, {r1, r3, r5} │ │ │ │ + @ instruction: 0xe852002a │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ subs r5, #158 @ 0x9e │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #288] @ (1e20b8 ) │ │ │ │ + ldr r1, [pc, #64] @ (1e1fd8 ) │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 1e205c │ │ │ │ ldr r2, [pc, #176] @ (1e2060 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (1e2064 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 1e202e │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 1e201e │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 1e2046 │ │ │ │ @@ -145795,29 +145797,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (1e2070 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 1e2064 │ │ │ │ + bvc.n 1e1ff4 │ │ │ │ movs r5, r6 │ │ │ │ - bx r5 │ │ │ │ + mov r8, lr │ │ │ │ movs r1, r5 │ │ │ │ - bx r8 │ │ │ │ + bx r1 │ │ │ │ movs r1, r5 │ │ │ │ - bvc.n 1e2138 │ │ │ │ + bvc.n 1e20c8 │ │ │ │ movs r5, r6 │ │ │ │ - mov r8, r7 │ │ │ │ + mov r8, r0 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [pc, #384] @ (1e21f4 ) │ │ │ │ + ldr r0, [pc, #160] @ (1e2114 ) │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1e207c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ strb r2, [r0, #6] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -145827,15 +145829,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (1e20ec ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #80] @ (1e20f0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ adds r3, r0, r5 │ │ │ │ subs r2, r4, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ strb.w r2, [r3, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cbz r2, 1e20da │ │ │ │ @@ -145845,25 +145847,25 @@ │ │ │ │ ldrb.w r2, [r3, #1]! │ │ │ │ orrs r1, r2 │ │ │ │ cmp r3, ip │ │ │ │ bne.n 1e20c4 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f673c │ │ │ │ + b.w 2f66fc │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f673c │ │ │ │ - bvc.n 1e21c0 │ │ │ │ + b.w 2f66fc │ │ │ │ + bvc.n 1e2150 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #464] @ (1e22c0 ) │ │ │ │ + ldr r0, [pc, #240] @ (1e21e0 ) │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [pc, #360] @ (1e225c ) │ │ │ │ + ldr r0, [pc, #136] @ (1e217c ) │ │ │ │ movs r1, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 1e215c │ │ │ │ sub sp, #8 │ │ │ │ @@ -145871,24 +145873,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (1e2164 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #72] @ (1e2168 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r1, [pc, #64] @ (1e216c ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f4164 │ │ │ │ + bl 2f4124 │ │ │ │ ldr r3, [pc, #56] @ (1e2170 ) │ │ │ │ ldr r2, [pc, #60] @ (1e2174 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r4, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -145898,19 +145900,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvs.n 1e214c │ │ │ │ + bvs.n 1e20dc │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r0, [r4, #38] @ 0x26 │ │ │ │ + ldrh r0, [r5, #36] @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e1eb8 │ │ │ │ + b.n 1e1e48 │ │ │ │ movs r2, r5 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #14 │ │ │ │ movs r3, r7 │ │ │ │ strb r6, [r7, #2] │ │ │ │ movs r2, r7 │ │ │ │ @@ -145925,59 +145927,59 @@ │ │ │ │ ldr r2, [pc, #52] @ (1e21c4 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #52] @ (1e21c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrh.w r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bvs.n 1e22a8 │ │ │ │ + bvs.n 1e2238 │ │ │ │ movs r5, r6 │ │ │ │ - bx sp │ │ │ │ + bx r6 │ │ │ │ movs r1, r5 │ │ │ │ - bx pc │ │ │ │ + bx r8 │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 1e2204 │ │ │ │ ldr r2, [pc, #36] @ (1e2208 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (1e220c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 182f78 │ │ │ │ - bvs.n 1e2244 │ │ │ │ + bpl.n 1e21d4 │ │ │ │ movs r5, r6 │ │ │ │ - bxns r2 │ │ │ │ + mov ip, fp │ │ │ │ movs r1, r5 │ │ │ │ - bx r4 │ │ │ │ + mov lr, sp │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #60] @ (1e2260 ) │ │ │ │ @@ -145985,15 +145987,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (1e2268 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi.n 1e224e │ │ │ │ ldr r1, [pc, #44] @ (1e226c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ @@ -146002,24 +146004,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (1e2270 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #28] @ (1e2274 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - bpl.n 1e221c │ │ │ │ + bpl.n 1e21ac │ │ │ │ movs r5, r6 │ │ │ │ - mov sl, sl │ │ │ │ + mov sl, r3 │ │ │ │ movs r1, r5 │ │ │ │ - mov lr, ip │ │ │ │ + mov lr, r5 │ │ │ │ movs r1, r5 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ - mov ip, r8 │ │ │ │ + mov ip, r1 │ │ │ │ movs r1, r5 │ │ │ │ - mov lr, sl │ │ │ │ + mov lr, r3 │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (1e22c4 ) │ │ │ │ @@ -146027,39 +146029,39 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #60] @ (1e22cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #48] @ (1e22d0 ) │ │ │ │ ldr r1, [pc, #48] @ (1e22d4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1e3574 │ │ │ │ - bpl.n 1e23b0 │ │ │ │ + bpl.n 1e2340 │ │ │ │ movs r5, r6 │ │ │ │ - mov r2, sp │ │ │ │ + mov r2, r6 │ │ │ │ movs r1, r5 │ │ │ │ - mov r6, pc │ │ │ │ + mov r6, r8 │ │ │ │ movs r1, r5 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + ldrh r6, [r2, #24] │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e1d08 │ │ │ │ + b.n 1e1c98 │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #660] @ (1e2580 ) │ │ │ │ @@ -146173,15 +146175,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 1e2418 │ │ │ │ @@ -146238,15 +146240,15 @@ │ │ │ │ b.n 1e23ee │ │ │ │ ldr r3, [pc, #184] @ (1e2584 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e254c │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -146271,15 +146273,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1e2402 │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 1e2418 │ │ │ │ @@ -146306,19 +146308,19 @@ │ │ │ │ b.n 1e2466 │ │ │ │ add r4, pc, #80 @ (adr r4, 1e25d4 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r4 │ │ │ │ + add r8, sp │ │ │ │ movs r1, r5 │ │ │ │ adds r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r4 │ │ │ │ + mvns r2, r5 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2598 : │ │ │ │ ldr r3, [pc, #580] @ (1e27e0 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -146339,15 +146341,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -146405,15 +146407,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 1e2684 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 1e276e │ │ │ │ @@ -146454,15 +146456,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 1e27ca │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -146514,21 +146516,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 1e2724 │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 1e2724 │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 1e26b8 │ │ │ │ add r1, pc, #408 @ (adr r1, 1e297c ) │ │ │ │ movs r3, r7 │ │ │ │ adds r6, #252 @ 0xfc │ │ │ │ @@ -146562,19 +146564,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1e2840 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 1e2850 │ │ │ │ + ldmia r7, {r1, r4, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - sbcs r0, r2 │ │ │ │ + adcs r0, r3 │ │ │ │ movs r1, r5 │ │ │ │ - sbcs r4, r6 │ │ │ │ + adcs r4, r7 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2844 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -146645,21 +146647,21 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4 │ │ │ │ + eors r6, r5 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r7!, {r4, r6} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r6, r2 │ │ │ │ + lsls r6, r3 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r2, r7 │ │ │ │ + lsrs r2, r0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e290c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -146675,15 +146677,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e2598 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -146696,19 +146698,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1e2980 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r3, r6, r7} │ │ │ │ + ldmia r6!, {r1, r4, r7} │ │ │ │ movs r5, r6 │ │ │ │ - eors r0, r2 │ │ │ │ + ands r0, r3 │ │ │ │ movs r1, r5 │ │ │ │ - eors r4, r6 │ │ │ │ + ands r4, r7 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2984 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -146740,19 +146742,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1e29ec ) │ │ │ │ ldr r0, [pc, #20] @ (1e29f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldmia r6, {r3, r4, r6} │ │ │ │ + ldmia r6!, {r5} │ │ │ │ movs r5, r6 │ │ │ │ - subs r7, #222 @ 0xde │ │ │ │ + subs r7, #166 @ 0xa6 │ │ │ │ movs r1, r5 │ │ │ │ - ands r2, r0 │ │ │ │ + subs r7, #202 @ 0xca │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e29f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146789,19 +146791,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1e2a68 ) │ │ │ │ ldr r0, [pc, #20] @ (1e2a6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r2, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #42 @ 0x2a │ │ │ │ movs r1, r5 │ │ │ │ - subs r7, #134 @ 0x86 │ │ │ │ + subs r7, #78 @ 0x4e │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2a70 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -146811,21 +146813,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 1e2598 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 1e2ae8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 1e2af0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 1e2abc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -146845,19 +146847,19 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - ldmia r5!, {r2, r3, r4, r6} │ │ │ │ + ldmia r5, {r2, r5} │ │ │ │ movs r5, r6 │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ movs r1, r5 │ │ │ │ - subs r7, #6 │ │ │ │ + subs r6, #206 @ 0xce │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2b04 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -146883,19 +146885,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1e2b5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + subs r6, #60 @ 0x3c │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ + subs r6, #96 @ 0x60 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2b60 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -146924,15 +146926,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 1e2bd6 │ │ │ │ movs r5, #0 │ │ │ │ b.n 1e2bd0 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e22d8 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -146953,19 +146955,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1e2c04 ) │ │ │ │ ldr r0, [pc, #20] @ (1e2c08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r4!, {r3} │ │ │ │ movs r5, r6 │ │ │ │ - subs r5, #198 @ 0xc6 │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ movs r1, r5 │ │ │ │ - subs r5, #234 @ 0xea │ │ │ │ + subs r5, #178 @ 0xb2 │ │ │ │ movs r1, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 1e2c8a │ │ │ │ @@ -147028,15 +147030,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 1e2d0a │ │ │ │ @@ -147063,38 +147065,38 @@ │ │ │ │ ldr r0, [pc, #36] @ (1e2d38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - ldmia r3!, {r1, r2, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r4, #188 @ 0xbc │ │ │ │ + subs r4, #132 @ 0x84 │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, #244 @ 0xf4 │ │ │ │ + subs r4, #188 @ 0xbc │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r3!, {r5} │ │ │ │ + ldmia r2!, {r3, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r4, #166 @ 0xa6 │ │ │ │ + subs r4, #110 @ 0x6e │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, #234 @ 0xea │ │ │ │ + subs r4, #178 @ 0xb2 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2d3c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 1e2d6e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 181788 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 181784 │ │ │ │ @@ -147209,29 +147211,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (1e2e94 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (1e2e98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r4, #88 @ 0x58 │ │ │ │ + subs r4, #32 │ │ │ │ movs r1, r5 │ │ │ │ - ldmia r2!, {r1, r3, r7} │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ movs r5, r6 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2e9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -147354,19 +147356,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1e2fe8 ) │ │ │ │ ldr r0, [pc, #20] @ (1e2fec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldmia r1!, {r2, r5} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ + subs r2, #154 @ 0x9a │ │ │ │ movs r1, r5 │ │ │ │ - subs r3, #30 │ │ │ │ + subs r2, #230 @ 0xe6 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e2ff0 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 1e2ffc │ │ │ │ @@ -147455,24 +147457,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (1e30d8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (1e30dc ) │ │ │ │ ldr r1, [pc, #32] @ (1e30e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r1, [pc, #24] @ (1e30e4 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 2f4164 │ │ │ │ + b.w 2f4124 │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - subs r2, #90 @ 0x5a │ │ │ │ + subs r2, #34 @ 0x22 │ │ │ │ movs r1, r5 │ │ │ │ adds r0, #114 @ 0x72 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001e30e8 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -147494,31 +147496,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (1e3130 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 1814a0 │ │ │ │ - stmia r7!, {r2, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, #22 │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ movs r1, r5 │ │ │ │ - subs r1, #142 @ 0x8e │ │ │ │ + subs r1, #86 @ 0x56 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e3134 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 23a854 │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f9708 │ │ │ │ + b.w 2f96c8 │ │ │ │ │ │ │ │ 001e3154 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 1e31d8 │ │ │ │ @@ -147528,16 +147530,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (1e31e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9064 │ │ │ │ - bl 2f4b6c │ │ │ │ + bl 2f9024 │ │ │ │ + bl 2f4b2c │ │ │ │ cbz r0, 1e31bc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 1e31a8 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -147559,19 +147561,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (1e31e4 ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 26cf60 │ │ │ │ b.n 1e3186 │ │ │ │ - stmia r7!, {r1, r2, r3, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r0, [r0, #18] │ │ │ │ + ldrb r0, [r1, #17] │ │ │ │ movs r0, r5 │ │ │ │ - bvs.n 1e3278 │ │ │ │ + bvs.n 1e3208 │ │ │ │ movs r2, r5 │ │ │ │ str r4, [r4, #16] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001e31e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -147592,16 +147594,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (1e3258 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9064 │ │ │ │ - bl 2f4b6c │ │ │ │ + bl 2f9024 │ │ │ │ + bl 2f4b2c │ │ │ │ cbz r0, 1e323e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -147610,85 +147612,85 @@ │ │ │ │ ldr r1, [pc, #28] @ (1e325c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26d174 │ │ │ │ nop │ │ │ │ - stmia r6!, {r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r4, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r4, [r3, #15] │ │ │ │ + ldrb r4, [r4, #14] │ │ │ │ movs r0, r5 │ │ │ │ - bpl.n 1e31a8 │ │ │ │ + bpl.n 1e3338 │ │ │ │ movs r2, r5 │ │ │ │ str r2, [r6, #8] │ │ │ │ movs r2, r7 │ │ │ │ ldr r0, [pc, #4] @ (1e3268 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ str r6, [r3, #20] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001e326c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #36] @ (1e32ac ) │ │ │ │ ldr r2, [pc, #36] @ (1e32b0 ) │ │ │ │ ldr r1, [pc, #40] @ (1e32b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - stmia r6!, {r2, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r7} │ │ │ │ movs r5, r6 │ │ │ │ - subs r1, #62 @ 0x3e │ │ │ │ + subs r1, #6 │ │ │ │ movs r1, r5 │ │ │ │ - subs r1, #90 @ 0x5a │ │ │ │ + subs r1, #34 @ 0x22 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e32b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (1e3314 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1e3302 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #56] @ (1e3318 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (1e331c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -147696,19 +147698,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r1, #30 │ │ │ │ + subs r0, #230 @ 0xe6 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ movs r5, r6 │ │ │ │ - subs r0, #228 @ 0xe4 │ │ │ │ + subs r0, #172 @ 0xac │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -147770,15 +147772,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 1e3426 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f6844 │ │ │ │ + bl 2f6804 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 1e3420 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 1e3408 │ │ │ │ ldr.w r9, [pc, #96] @ 1e343c │ │ │ │ @@ -147789,15 +147791,15 @@ │ │ │ │ blx 1814fc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ mov r0, sl │ │ │ │ blx 181788 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 1e33de │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -147818,23 +147820,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (1e344c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, #136 @ 0x88 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ - subs r0, #14 │ │ │ │ + adds r7, #214 @ 0xd6 │ │ │ │ movs r1, r5 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r2} │ │ │ │ movs r5, r6 │ │ │ │ - adds r7, #208 @ 0xd0 │ │ │ │ + adds r7, #152 @ 0x98 │ │ │ │ movs r1, r5 │ │ │ │ - subs r0, #12 │ │ │ │ + adds r7, #212 @ 0xd4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e3450 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -147903,15 +147905,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 2fb8a8 │ │ │ │ + bl 2fb868 │ │ │ │ mov r0, r7 │ │ │ │ blx 181788 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 1e34e0 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -147937,29 +147939,29 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #384] @ 0x180 │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + adds r7, #130 @ 0x82 │ │ │ │ movs r1, r5 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #146 @ 0x92 │ │ │ │ + adds r7, #90 @ 0x5a │ │ │ │ movs r1, r5 │ │ │ │ - adds r2, #176 @ 0xb0 │ │ │ │ + adds r2, #120 @ 0x78 │ │ │ │ movs r7, r5 │ │ │ │ - adds r7, #54 @ 0x36 │ │ │ │ + adds r6, #254 @ 0xfe │ │ │ │ movs r1, r5 │ │ │ │ - stmia r4!, {r1, r3, r5} │ │ │ │ + stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - adds r6, #188 @ 0xbc │ │ │ │ + adds r6, #132 @ 0x84 │ │ │ │ movs r1, r5 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r7, #0 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e3574 : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 1e3480 │ │ │ │ │ │ │ │ @@ -148031,41 +148033,41 @@ │ │ │ │ cbz r3, 1e3640 │ │ │ │ ldr r1, [pc, #60] @ (1e365c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2fbafc │ │ │ │ + bl 2fbabc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 181784 │ │ │ │ ldr r1, [pc, #36] @ (1e3660 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1e360e │ │ │ │ ldr r0, [pc, #32] @ (1e3664 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55ac │ │ │ │ + bl 2f556c │ │ │ │ ldr r1, [pc, #28] @ (1e3668 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ b.n 1e361e │ │ │ │ str r0, [sp, #1000] @ 0x3e8 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #144 @ 0x90 │ │ │ │ + adds r6, #88 @ 0x58 │ │ │ │ movs r1, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #48 @ 0x30 │ │ │ │ + adds r5, #248 @ 0xf8 │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #102 @ 0x66 │ │ │ │ + adds r6, #46 @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #48 @ 0x30 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e366c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -148075,31 +148077,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (1e36b4 ) │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc14c │ │ │ │ + bl 2fc10c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (1e36b8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1e3680 │ │ │ │ - adds r6, #30 │ │ │ │ + adds r5, #230 @ 0xe6 │ │ │ │ movs r1, r5 │ │ │ │ - adds r5, #188 @ 0xbc │ │ │ │ + adds r5, #132 @ 0x84 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e36bc : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -148113,22 +148115,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fc14c │ │ │ │ + bl 2fc10c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1e36fe │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fbafc │ │ │ │ + bl 2fbabc │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 1e35f4 │ │ │ │ @@ -148139,17 +148141,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (1e3730 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1e36d8 │ │ │ │ nop │ │ │ │ - adds r5, #196 @ 0xc4 │ │ │ │ + adds r5, #140 @ 0x8c │ │ │ │ movs r1, r5 │ │ │ │ - adds r5, #70 @ 0x46 │ │ │ │ + adds r5, #14 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e3734 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 1e35f4 │ │ │ │ @@ -148182,15 +148184,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 1814fc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fcc6c │ │ │ │ + bl 2fcc2c │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 1e3770 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -148209,15 +148211,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 1814fc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fcc6c │ │ │ │ + bl 2fcc2c │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 1e37b0 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 1e37e6 │ │ │ │ @@ -148239,47 +148241,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #140 @ 0x8c │ │ │ │ movs r1, r5 │ │ │ │ - adds r5, #50 @ 0x32 │ │ │ │ + adds r4, #250 @ 0xfa │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, #192 @ 0xc0 │ │ │ │ + adds r4, #136 @ 0x88 │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, #242 @ 0xf2 │ │ │ │ + adds r4, #186 @ 0xba │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [pc, #4] @ (1e3830 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldrh r2, [r1, r7] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001e3834 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #56] @ (1e3888 ) │ │ │ │ ldr r2, [pc, #56] @ (1e388c ) │ │ │ │ ldr r1, [pc, #60] @ (1e3890 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 1e3874 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -148288,40 +148290,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r3, r4, r5} │ │ │ │ movs r5, r6 │ │ │ │ - adds r4, #114 @ 0x72 │ │ │ │ + adds r4, #58 @ 0x3a │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #78 @ 0x4e │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e3894 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #56] @ (1e38e8 ) │ │ │ │ ldr r2, [pc, #56] @ (1e38ec ) │ │ │ │ ldr r1, [pc, #60] @ (1e38f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 1e38d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -148330,40 +148332,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r1!, {r4} │ │ │ │ + stmia r0!, {r3, r4, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ - adds r4, #18 │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, #38 @ 0x26 │ │ │ │ + adds r3, #238 @ 0xee │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e38f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #56] @ (1e3948 ) │ │ │ │ ldr r2, [pc, #56] @ (1e394c ) │ │ │ │ ldr r1, [pc, #60] @ (1e3950 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 1e3934 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -148372,40 +148374,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r0!, {r4, r5, r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ - adds r3, #178 @ 0xb2 │ │ │ │ + adds r3, #122 @ 0x7a │ │ │ │ movs r1, r5 │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r3, #142 @ 0x8e │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e3954 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #56] @ (1e39a8 ) │ │ │ │ ldr r2, [pc, #56] @ (1e39ac ) │ │ │ │ ldr r1, [pc, #60] @ (1e39b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 1e3994 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -148414,19 +148416,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r0!, {r4, r6} │ │ │ │ + stmia r0!, {r3, r4} │ │ │ │ movs r5, r6 │ │ │ │ - adds r3, #82 @ 0x52 │ │ │ │ + adds r3, #26 │ │ │ │ movs r1, r5 │ │ │ │ - adds r3, #102 @ 0x66 │ │ │ │ + adds r3, #46 @ 0x2e │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 1e3a1a │ │ │ │ @@ -148468,17 +148470,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r7, #0] │ │ │ │ + str r0, [r0, #0] │ │ │ │ movs r4, r5 │ │ │ │ - str r0, [r5, #0] │ │ │ │ + ldrsh r0, [r6, r7] │ │ │ │ movs r4, r5 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 1e3a4a │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -148534,17 +148536,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (1e3ad8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 1e3aa8 │ │ │ │ - ldrsh r6, [r0, r6] │ │ │ │ + ldrsh r6, [r1, r5] │ │ │ │ movs r4, r5 │ │ │ │ - ldrsh r4, [r6, r5] │ │ │ │ + ldrsh r4, [r7, r4] │ │ │ │ movs r4, r5 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -148792,15 +148794,15 @@ │ │ │ │ movs r3, r7 │ │ │ │ ldmia r0!, {r1, r3} │ │ │ │ movs r3, r7 │ │ │ │ stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #194 @ 0xc2 │ │ │ │ + cmp r7, #138 @ 0x8a │ │ │ │ movs r1, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -148979,15 +148981,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (1e3ff4 ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1e3e90 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -149061,28 +149063,28 @@ │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #254 @ 0xfe │ │ │ │ + cmp r5, #198 @ 0xc6 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e3ff8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 4375dc │ │ │ │ + bl 43759c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 1e4068 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -149109,24 +149111,24 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (1e407c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 1e4036 │ │ │ │ nop │ │ │ │ - cmp r5, #14 │ │ │ │ + cmp r4, #214 @ 0xd6 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r4, #242 @ 0xf2 │ │ │ │ + cmp r4, #186 @ 0xba │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r0, 1e40a0 │ │ │ │ + cbnz r0, 1e4092 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001e4080 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -149191,27 +149193,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (1e4138 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cmp r4, #138 @ 0x8a │ │ │ │ + cmp r4, #82 @ 0x52 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r4, #142 @ 0x8e │ │ │ │ + cmp r4, #86 @ 0x56 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r4, #154 @ 0x9a │ │ │ │ + cmp r4, #98 @ 0x62 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r4, #250 @ 0xfa │ │ │ │ + cmp r4, #194 @ 0xc2 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r4, #206 @ 0xce │ │ │ │ + cmp r4, #150 @ 0x96 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r4, #154 @ 0x9a │ │ │ │ + cmp r4, #98 @ 0x62 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r5, #10 │ │ │ │ + cmp r4, #210 @ 0xd2 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e413c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -149256,15 +149258,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (1e42e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r7 │ │ │ │ blx 182090 │ │ │ │ ldr r2, [pc, #296] @ (1e42e4 ) │ │ │ │ ldr r3, [pc, #276] @ (1e42d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -149291,15 +149293,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (1e42f0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 1e41b4 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 1e419a │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 1e419a │ │ │ │ @@ -149339,28 +149341,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (1e42fc ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 1e41ba │ │ │ │ ldr r3, [pc, #124] @ (1e4300 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (1e4304 ) │ │ │ │ ldr r1, [pc, #128] @ (1e4308 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1e41b4 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (1e430c ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -149369,53 +149371,53 @@ │ │ │ │ ldr r1, [pc, #92] @ (1e4314 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 1e41b4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r6, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb83e │ │ │ │ + @ instruction: 0xb806 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r4, #192 @ 0xc0 │ │ │ │ + cmp r4, #136 @ 0x88 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r3, #162 @ 0xa2 │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ movs r1, r5 │ │ │ │ strh r6, [r0, #42] @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, #92 @ 0x5c │ │ │ │ + cmp r4, #36 @ 0x24 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb7e4 │ │ │ │ + @ instruction: 0xb7ac │ │ │ │ movs r5, r6 │ │ │ │ - cmp r3, #74 @ 0x4a │ │ │ │ + cmp r3, #18 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r3, #206 @ 0xce │ │ │ │ + cmp r3, #150 @ 0x96 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r2, #222 @ 0xde │ │ │ │ + cmp r2, #166 @ 0xa6 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb76c │ │ │ │ + @ instruction: 0xb734 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb758 │ │ │ │ + @ instruction: 0xb720 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r3, #234 @ 0xea │ │ │ │ + cmp r3, #178 @ 0xb2 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r2, #188 @ 0xbc │ │ │ │ + cmp r2, #132 @ 0x84 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r3, #160 @ 0xa0 │ │ │ │ + cmp r3, #104 @ 0x68 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xb728 │ │ │ │ + @ instruction: 0xb6f0 │ │ │ │ movs r5, r6 │ │ │ │ - cmp r2, #142 @ 0x8e │ │ │ │ + cmp r2, #86 @ 0x56 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e4318 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -149555,26 +149557,26 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r2, #30] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bl 18846e │ │ │ │ - @ instruction: 0xfafc0028 │ │ │ │ + @ instruction: 0xfac40028 │ │ │ │ pld [r7, #255]! │ │ │ │ strh r4, [r3, #24] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, #194 @ 0xc2 │ │ │ │ - movs r1, r5 │ │ │ │ - cmp r2, #84 @ 0x54 │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ movs r1, r5 │ │ │ │ - cmp r2, #134 @ 0x86 │ │ │ │ + cmp r2, #28 │ │ │ │ movs r1, r5 │ │ │ │ cmp r2, #78 @ 0x4e │ │ │ │ movs r1, r5 │ │ │ │ + cmp r2, #22 │ │ │ │ + movs r1, r5 │ │ │ │ │ │ │ │ 001e448c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -149676,15 +149678,15 @@ │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, #14] │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #166 @ 0xa6 │ │ │ │ + cmp r1, #110 @ 0x6e │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e4598 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -149812,23 +149814,23 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 1832a4 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 1e46ae │ │ │ │ nop │ │ │ │ strh r6, [r2, #10] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #40 @ 0x28 │ │ │ │ + cmp r0, #240 @ 0xf0 │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #244 @ 0xf4 │ │ │ │ + cmp r0, #188 @ 0xbc │ │ │ │ movs r1, r5 │ │ │ │ - cmp r1, #8 │ │ │ │ + cmp r0, #208 @ 0xd0 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r0, #136 @ 0x88 │ │ │ │ + cmp r0, #80 @ 0x50 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e4700 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -149846,26 +149848,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (1e492c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 2f5558 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f5518 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #492] @ (1e4930 ) │ │ │ │ ldr r2, [pc, #492] @ (1e4934 ) │ │ │ │ ldr r1, [pc, #496] @ (1e4938 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 182f7c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -150053,41 +150055,41 @@ │ │ │ │ nop │ │ │ │ ldrb r0, [r5, #31] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #31] │ │ │ │ movs r3, r7 │ │ │ │ - uxth r0, r3 │ │ │ │ + sxtb r0, r4 │ │ │ │ movs r5, r6 │ │ │ │ - str r0, [r7, #100] @ 0x64 │ │ │ │ + str r0, [r0, #100] @ 0x64 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r1, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r1, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #1016] @ 0x3f8 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r0, #62 @ 0x3e │ │ │ │ + cmp r0, #6 │ │ │ │ movs r1, r5 │ │ │ │ str r7, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #2 │ │ │ │ + movs r7, #202 @ 0xca │ │ │ │ movs r1, r5 │ │ │ │ ldrb r0, [r1, #26] │ │ │ │ movs r3, r7 │ │ │ │ str r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r7, #142 @ 0x8e │ │ │ │ + movs r7, #86 @ 0x56 │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #254 @ 0xfe │ │ │ │ + movs r6, #198 @ 0xc6 │ │ │ │ movs r1, r5 │ │ │ │ - movs r7, #52 @ 0x34 │ │ │ │ + movs r6, #252 @ 0xfc │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e4968 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -150124,41 +150126,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 438d1c │ │ │ │ + bl 438cdc │ │ │ │ ldr r3, [pc, #96] @ (1e4a3c ) │ │ │ │ ldr r4, [pc, #100] @ (1e4a40 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (1e4a44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 1e49ba │ │ │ │ ldr r3, [pc, #76] @ (1e4a48 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (1e4a4c ) │ │ │ │ ldr r1, [pc, #76] @ (1e4a50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1e49f4 │ │ │ │ ldr r3, [pc, #60] @ (1e4a54 ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (1e4a58 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -150166,34 +150168,34 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1e49f4 │ │ │ │ nop │ │ │ │ - add sp, #0 │ │ │ │ + add r7, sp, #800 @ 0x320 │ │ │ │ movs r5, r6 │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r6, #102 @ 0x66 │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #100 @ 0x64 │ │ │ │ + movs r3, #44 @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ - add r7, sp, #888 @ 0x378 │ │ │ │ + add r7, sp, #664 @ 0x298 │ │ │ │ movs r5, r6 │ │ │ │ - movs r6, #108 @ 0x6c │ │ │ │ + movs r6, #52 @ 0x34 │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #68 @ 0x44 │ │ │ │ + movs r3, #12 │ │ │ │ movs r1, r5 │ │ │ │ - add r7, sp, #760 @ 0x2f8 │ │ │ │ + add r7, sp, #536 @ 0x218 │ │ │ │ movs r5, r6 │ │ │ │ - movs r6, #126 @ 0x7e │ │ │ │ + movs r6, #70 @ 0x46 │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #32 │ │ │ │ + movs r2, #232 @ 0xe8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e4a60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -150301,24 +150303,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2f5558 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f5518 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #288] @ (1e4ca4 ) │ │ │ │ ldr r1, [pc, #288] @ (1e4ca8 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 181488 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 18366c │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -150419,33 +150421,33 @@ │ │ │ │ b.n 1e4c10 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #14] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #504 @ 0x1f8 │ │ │ │ + add r6, sp, #280 @ 0x118 │ │ │ │ movs r5, r6 │ │ │ │ - str r2, [r7, #32] │ │ │ │ + str r2, [r0, #32] │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r1, #124] @ 0x7c │ │ │ │ + str r6, [r2, #120] @ 0x78 │ │ │ │ movs r0, r5 │ │ │ │ str r3, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #236 @ 0xec │ │ │ │ + movs r4, #180 @ 0xb4 │ │ │ │ movs r1, r5 │ │ │ │ str r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ movs r3, r7 │ │ │ │ - movs r4, #86 @ 0x56 │ │ │ │ + movs r4, #30 │ │ │ │ movs r1, r5 │ │ │ │ - movs r0, #222 @ 0xde │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ movs r1, r5 │ │ │ │ - movs r3, #222 @ 0xde │ │ │ │ + movs r3, #166 @ 0xa6 │ │ │ │ movs r1, r5 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 001e4ccc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -150483,15 +150485,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #992 @ 0x3e0 │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 001e4d38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -150972,23 +150974,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, #30] │ │ │ │ movs r3, r7 │ │ │ │ strb r2, [r1, #29] │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #168 @ 0xa8 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ - movs r0, #140 @ 0x8c │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ movs r1, r5 │ │ │ │ - movs r0, #78 @ 0x4e │ │ │ │ + movs r0, #22 │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, r6, #7 │ │ │ │ + subs r4, r7, #6 │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, r7, #4 │ │ │ │ + subs r6, r0, #4 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e5208 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -151942,20 +151944,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 1e5a70 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 1e5bca │ │ │ │ b.n 1e5a7a │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -152095,23 +152097,23 @@ │ │ │ │ movs r3, r7 │ │ │ │ b.n 1e64ca │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ @ instruction: 0xffff2d28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, r0 │ │ │ │ + subs r0, r0, r0 │ │ │ │ movs r1, r5 │ │ │ │ - adds r6, r5, r7 │ │ │ │ + adds r6, r6, r6 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r7, [sp, #152] @ 0x98 │ │ │ │ + ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r0, r6, #28 │ │ │ │ + asrs r0, r7, #27 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r4, r5, #29 │ │ │ │ + asrs r4, r6, #28 │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 1e66d4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -152882,23 +152884,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 1e6324 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -153207,33 +153209,33 @@ │ │ │ │ b.w 1e544e │ │ │ │ bgt.n 1e69be │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ @ instruction: 0xffff2d28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #296] @ 0x128 │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r2, #25 │ │ │ │ + lsrs r4, r3, #24 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r0, r2, #26 │ │ │ │ + lsrs r0, r3, #25 │ │ │ │ movs r1, r5 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #20 │ │ │ │ + lsrs r0, r1, #19 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r2, r5, #18 │ │ │ │ + lsrs r2, r6, #17 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [sp, #800] @ 0x320 │ │ │ │ + str r0, [sp, #576] @ 0x240 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r2, #3 │ │ │ │ + lsrs r0, r3, #2 │ │ │ │ movs r1, r5 │ │ │ │ - str r0, [sp, #536] @ 0x218 │ │ │ │ + str r0, [sp, #312] @ 0x138 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r6, r1, #2 │ │ │ │ + lsrs r6, r2, #1 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e69ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -153325,15 +153327,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r2, #31 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e6aa0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -153353,15 +153355,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r4, r2, #30 │ │ │ │ + lsls r4, r3, #29 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e6ae4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -153462,49 +153464,49 @@ │ │ │ │ beq.n 1e6c38 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1e6c3e │ │ │ │ ldr r0, [pc, #140] @ (1e6c68 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 442c2c │ │ │ │ + bl 442bec │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (1e6c6c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 442c2c │ │ │ │ + bl 442bec │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 442c2c │ │ │ │ + bl 442bec │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 1e6b2c │ │ │ │ movs r7, #1 │ │ │ │ b.n 1e6ba8 │ │ │ │ ldr r0, [pc, #76] @ (1e6c70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [pc, #72] @ (1e6c74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 442c2c │ │ │ │ + bl 442bec │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1e6bd2 │ │ │ │ ldr r1, [pc, #60] @ (1e6c78 ) │ │ │ │ add r1, pc │ │ │ │ b.n 1e6bd8 │ │ │ │ ldr r1, [pc, #60] @ (1e6c7c ) │ │ │ │ @@ -153521,25 +153523,25 @@ │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 1e6c5e │ │ │ │ vraddhn.i d23, , q13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r6, [r0, r6] │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r3, #31 │ │ │ │ + lsls r4, r4, #30 │ │ │ │ movs r1, r5 │ │ │ │ - lsrs r4, r0, #32 │ │ │ │ + lsls r4, r1, #31 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r0, r0, #25 │ │ │ │ + lsls r0, r1, #24 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r4, r3, #25 │ │ │ │ + lsls r4, r4, #24 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r3, #24 │ │ │ │ + lsls r6, r4, #23 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r0, r3, #24 │ │ │ │ + lsls r0, r4, #23 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e6c80 : │ │ │ │ ldr r3, [pc, #8] @ (1e6c8c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -154389,18 +154391,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1e74e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r2, #38] @ 0x26 │ │ │ │ movs r5, r6 │ │ │ │ - vhadd.u8 d16, d12, d24 │ │ │ │ - vhadd.u32 d16, d0, d24 │ │ │ │ + vhadd.u16 d0, d4, d24 │ │ │ │ + vhadd.u32 d0, d8, d24 │ │ │ │ │ │ │ │ 001e74ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r6, r3 │ │ │ │ @@ -154444,15 +154446,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e75fc │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -154478,15 +154480,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 22dc18 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 1e7610 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1e7542 │ │ │ │ @@ -154499,15 +154501,15 @@ │ │ │ │ beq.n 1e7542 │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (1e7644 ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 1e7542 │ │ │ │ ldr r3, [pc, #72] @ (1e7648 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -154533,18 +154535,18 @@ │ │ │ │ str r6, [r7, r6] │ │ │ │ movs r3, r7 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #30] │ │ │ │ + strh r0, [r2, #28] │ │ │ │ movs r5, r6 │ │ │ │ - cdp2 0, 2, cr0, cr6, cr8, {1} │ │ │ │ - cdp2 0, 3, cr0, cr10, cr8, {1} │ │ │ │ + stc2l 0, cr0, [lr, #160]! @ 0xa0 │ │ │ │ + cdp2 0, 0, cr0, cr2, cr8, {1} │ │ │ │ │ │ │ │ 001e7658 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #168] @ (1e7714 ) │ │ │ │ @@ -154583,15 +154585,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 181e10 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e76a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 431534 │ │ │ │ + bl 4314f4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 1e76d8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 181354 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -154612,25 +154614,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (1e772c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 181e10 │ │ │ │ b.n 1e769c │ │ │ │ nop │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r3, #160 @ 0xa0 │ │ │ │ movs r4, r5 │ │ │ │ ldrh r2, [r2, #50] @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ - cdp2 0, 3, cr0, cr10, cr8, {1} │ │ │ │ - ldc2l 0, cr0, [r0, #160]! @ 0xa0 │ │ │ │ - stmia r7!, {r1, r4, r5, r6} │ │ │ │ + cdp2 0, 0, cr0, cr2, cr8, {1} │ │ │ │ + ldc2 0, cr0, [r8, #160]! @ 0xa0 │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb r4, [r0, r2] │ │ │ │ + ldrsb r4, [r1, r1] │ │ │ │ movs r2, r5 │ │ │ │ - stc2 0, cr0, [r6, #160] @ 0xa0 │ │ │ │ + stc2l 0, cr0, [lr, #-160] @ 0xffffff60 │ │ │ │ │ │ │ │ 001e7730 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -154705,45 +154707,45 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 187798 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 2f16e0 │ │ │ │ + bl 2f16a0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e77e6 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3ed8e8 │ │ │ │ - ldc2l 0, cr0, [lr], #160 @ 0xa0 │ │ │ │ - stc2 0, cr0, [ip, #-160] @ 0xffffff60 │ │ │ │ + b.w 3ed8a8 │ │ │ │ + stc2l 0, cr0, [r6], {40} @ 0x28 │ │ │ │ + ldc2l 0, cr0, [r4], {40} @ 0x28 │ │ │ │ │ │ │ │ 001e784c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #456] @ (1e7a28 ) │ │ │ │ @@ -154780,15 +154782,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (1e7a34 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 1e7a1a │ │ │ │ ldr.w r8, [pc, #368] @ 1e7a38 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (1e7a3c ) │ │ │ │ ldr.w r9, [pc, #368] @ 1e7a40 │ │ │ │ add r8, pc │ │ │ │ @@ -154822,132 +154824,132 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 1e7a1a │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 1e7946 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (1e7a44 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e78d8 │ │ │ │ ldr r1, [pc, #236] @ (1e7a48 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e78de │ │ │ │ ldr r1, [pc, #220] @ (1e7a4c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e78e6 │ │ │ │ ldr r1, [pc, #204] @ (1e7a50 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e78ee │ │ │ │ ldr r1, [pc, #184] @ (1e7a54 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e78f6 │ │ │ │ ldr r1, [pc, #168] @ (1e7a58 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e78fe │ │ │ │ ldr r1, [pc, #148] @ (1e7a5c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e7906 │ │ │ │ ldr r1, [pc, #132] @ (1e7a60 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e790e │ │ │ │ ldr r1, [pc, #112] @ (1e7a64 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e7916 │ │ │ │ ldr r1, [pc, #96] @ (1e7a68 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1e791c │ │ │ │ mov r0, sl │ │ │ │ - bl 3edec4 │ │ │ │ + bl 3ede84 │ │ │ │ b.n 1e7886 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #640] @ (1e7cac ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #488] @ (1e7c1c ) │ │ │ │ movs r3, r7 │ │ │ │ - mrrc2 0, 2, r0, r6, cr8 │ │ │ │ - mrrc2 0, 2, r0, r0, cr8 @ │ │ │ │ - mrrc2 0, 2, r0, lr, cr8 │ │ │ │ - ldc2l 0, cr0, [r4], #-160 @ 0xffffff60 │ │ │ │ - ldc2 0, cr0, [r0], {40} @ 0x28 │ │ │ │ - ldc2 0, cr0, [r8], {40} @ 0x28 │ │ │ │ - ldc2 0, cr0, [ip], {40} @ 0x28 │ │ │ │ ldc2 0, cr0, [lr], {40} @ 0x28 │ │ │ │ - stc2 0, cr0, [r0], #-160 @ 0xffffff60 │ │ │ │ - stc2 0, cr0, [r2], #-160 @ 0xffffff60 │ │ │ │ - stc2 0, cr0, [r0], #-160 @ 0xffffff60 │ │ │ │ - stc2 0, cr0, [r2], #-160 @ 0xffffff60 │ │ │ │ - stc2 0, cr0, [r4], #-160 @ 0xffffff60 │ │ │ │ + ldc2 0, cr0, [r8], {40} @ 0x28 │ │ │ │ stc2 0, cr0, [r6], #-160 @ 0xffffff60 │ │ │ │ + ldc2 0, cr0, [ip], #-160 @ 0xffffff60 │ │ │ │ + @ instruction: 0xfbd80028 │ │ │ │ + @ instruction: 0xfbe00028 │ │ │ │ + @ instruction: 0xfbe40028 │ │ │ │ + @ instruction: 0xfbe60028 │ │ │ │ + @ instruction: 0xfbe80028 │ │ │ │ + @ instruction: 0xfbea0028 │ │ │ │ + @ instruction: 0xfbe80028 │ │ │ │ + @ instruction: 0xfbea0028 │ │ │ │ + @ instruction: 0xfbec0028 │ │ │ │ + @ instruction: 0xfbee0028 │ │ │ │ │ │ │ │ 001e7a6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #396] @ (1e7c0c ) │ │ │ │ @@ -154982,99 +154984,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 1e7b6e │ │ │ │ ldr r2, [pc, #348] @ (1e7c28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (1e7c2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e7bac │ │ │ │ ldr r2, [pc, #332] @ (1e7c30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (1e7c34 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e7bb8 │ │ │ │ ldr r2, [pc, #320] @ (1e7c38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (1e7c3c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e7bb2 │ │ │ │ ldr r2, [pc, #304] @ (1e7c40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (1e7c44 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 1e7b36 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e7bbe │ │ │ │ ldr r2, [pc, #288] @ (1e7c48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (1e7c4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #272] @ (1e7c50 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c89c │ │ │ │ + bl 42c85c │ │ │ │ ldr r1, [pc, #256] @ (1e7c54 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181788 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1e7bc4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 43145c │ │ │ │ + bl 43141c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 3be964 │ │ │ │ + bl 3be924 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1e7aca │ │ │ │ ldr r2, [pc, #176] @ (1e7c58 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e7ace │ │ │ │ @@ -155090,17 +155092,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (1e7c68 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e7b2a │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (1e7c6c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ede10 │ │ │ │ + bl 3eddd0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #144] @ (1e7c70 ) │ │ │ │ ldr r3, [pc, #44] @ (1e7c10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155122,46 +155124,46 @@ │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #464] @ (1e7de8 ) │ │ │ │ movs r3, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb980028 │ │ │ │ + @ instruction: 0xfb600028 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb9a0028 │ │ │ │ - str r4, [r7, #96] @ 0x60 │ │ │ │ + @ instruction: 0xfb620028 │ │ │ │ + str r4, [r0, #96] @ 0x60 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfb9e0028 │ │ │ │ - str r6, [r4, #96] @ 0x60 │ │ │ │ + @ instruction: 0xfb660028 │ │ │ │ + str r6, [r5, #92] @ 0x5c │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfb980028 │ │ │ │ - str r0, [r2, #96] @ 0x60 │ │ │ │ + @ instruction: 0xfb600028 │ │ │ │ + str r0, [r3, #92] @ 0x5c │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfb8e0028 │ │ │ │ - str r2, [r7, #92] @ 0x5c │ │ │ │ + @ instruction: 0xfb560028 │ │ │ │ + str r2, [r0, #92] @ 0x5c │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfb880028 │ │ │ │ - str r0, [r4, #92] @ 0x5c │ │ │ │ + @ instruction: 0xfb500028 │ │ │ │ + str r0, [r5, #88] @ 0x58 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfb7e0028 │ │ │ │ - @ instruction: 0xfb780028 │ │ │ │ - @ instruction: 0xfb740028 │ │ │ │ - ldr r2, [sp, #880] @ 0x370 │ │ │ │ + @ instruction: 0xfb460028 │ │ │ │ + @ instruction: 0xfb400028 │ │ │ │ + @ instruction: 0xfb3c0028 │ │ │ │ + ldr r2, [sp, #656] @ 0x290 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #856] @ 0x358 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #832] @ 0x340 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #808] @ 0x328 │ │ │ │ + ldr r2, [sp, #584] @ 0x248 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #784] @ 0x310 │ │ │ │ + ldr r2, [sp, #560] @ 0x230 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh.w r0, [r2, #48] @ 0x30 │ │ │ │ + ldr??.w r0, [sl, r0, lsl #3] │ │ │ │ ldr r3, [pc, #136] @ (1e7cfc ) │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001e7c74 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -155169,46 +155171,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 1e907c │ │ │ │ ldr r1, [pc, #68] @ (1e7cd0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 1e7cbc │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 1e7cb6 │ │ │ │ ldr r2, [pc, #52] @ (1e7cd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (1e7cd8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 418d18 │ │ │ │ + b.w 418cd8 │ │ │ │ ldr r2, [pc, #36] @ (1e7cdc ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e7ca2 │ │ │ │ ldr r1, [pc, #32] @ (1e7ce0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 418d18 │ │ │ │ - @ instruction: 0xfa500028 │ │ │ │ - cbnz r0, 1e7cda │ │ │ │ + b.w 418cd8 │ │ │ │ + @ instruction: 0xfa180028 │ │ │ │ + @ instruction: 0xb8d0 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r7, #50] @ 0x32 │ │ │ │ + ldrh r2, [r0, #50] @ 0x32 │ │ │ │ movs r1, r5 │ │ │ │ - strh r4, [r4, #44] @ 0x2c │ │ │ │ + strh r4, [r5, #42] @ 0x2a │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xfa300028 │ │ │ │ + ldr??.w r0, [r8, #40] @ 0x28 │ │ │ │ │ │ │ │ 001e7ce4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -155222,71 +155224,71 @@ │ │ │ │ ldr r3, [pc, #100] @ (1e7d6c ) │ │ │ │ ldr.w r8, [pc, #100] @ 1e7d70 │ │ │ │ ldr.w r9, [pc, #100] @ 1e7d74 │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 1e7d2c │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1e7d5c │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 1e7d18 │ │ │ │ mov r1, r2 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e7d2c │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 418d90 │ │ │ │ + b.w 418d50 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #8] @ (1e7d74 ) │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r8, #40] @ 0x28 │ │ │ │ - vld1.8 {d16[1]}, [ip], r8 │ │ │ │ + vst1.8 {d16[1]}, [r0], r8 │ │ │ │ + ldrsh.w r0, [r4, #40] @ 0x28 │ │ │ │ │ │ │ │ 001e7d78 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 1e90c8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (1e7da8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 3eda8c │ │ │ │ + b.w 3eda4c │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #44] @ 0x2c │ │ │ │ + ldrh r2, [r2, #42] @ 0x2a │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 001e7dac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -155311,17 +155313,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (1e7e34 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3edf00 │ │ │ │ + bl 3edec0 │ │ │ │ ldr r2, [pc, #52] @ (1e7e38 ) │ │ │ │ ldr r3, [pc, #44] @ (1e7e30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -155336,15 +155338,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #264] @ (1e7f38 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [ip, r8, lsl #2] │ │ │ │ + str??.w r0, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #0] @ (1e7e3c ) │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001e7e3c : │ │ │ │ movs r0, #0 │ │ │ │ b.w 1e910c │ │ │ │ nop │ │ │ │ @@ -155368,31 +155370,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ ldr r1, [pc, #152] @ (1e7f18 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #144] @ (1e7f1c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 2f16e0 │ │ │ │ + bl 2f16a0 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 1e7efa │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -155423,31 +155425,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (1e7f24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1e7ed0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #640] @ (1e8190 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #29] │ │ │ │ + ldrb r0, [r1, #28] │ │ │ │ movs r2, r5 │ │ │ │ - add r1, sp, #536 @ 0x218 │ │ │ │ + add r1, sp, #312 @ 0x138 │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r0, #10] │ │ │ │ + strb r6, [r1, #9] │ │ │ │ movs r3, r5 │ │ │ │ ldr r0, [pc, #192] @ (1e7fe4 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh.w r0, [sl, r8, lsl #2] │ │ │ │ + @ instruction: 0xf7f20028 │ │ │ │ │ │ │ │ 001e7f28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #124] @ (1e7fb4 ) │ │ │ │ @@ -155459,26 +155461,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ ldr r1, [pc, #104] @ (1e7fc0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #96] @ (1e7fc4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2269a0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -155503,19 +155505,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0x47c6 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #25] │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ movs r2, r5 │ │ │ │ - add r0, sp, #688 @ 0x2b0 │ │ │ │ + add r0, sp, #464 @ 0x1d0 │ │ │ │ movs r2, r5 │ │ │ │ - strb r4, [r5, #6] │ │ │ │ + strb r4, [r6, #5] │ │ │ │ movs r3, r5 │ │ │ │ bx pc │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001e7fcc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -155621,15 +155623,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (1e8118 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 2249ec │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ @@ -155652,15 +155654,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r2, r9 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 1e808c │ │ │ │ + bvs.n 1e801c │ │ │ │ movs r6, r5 │ │ │ │ mov r6, r3 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001e8120 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -155703,71 +155705,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (1e8454 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e8416 │ │ │ │ ldr r1, [pc, #692] @ (1e8458 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #688] @ (1e845c ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #676] @ (1e8460 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #668] @ (1e8464 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #656] @ (1e8468 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #648] @ (1e846c ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e83f4 │ │ │ │ ldr r2, [pc, #628] @ (1e8470 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (1e8474 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e83ee │ │ │ │ ldr r2, [pc, #612] @ (1e8478 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (1e847c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 1e8166 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3ee2fc │ │ │ │ + bl 3ee2bc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #584] @ (1e8480 ) │ │ │ │ ldr r3, [pc, #528] @ (1e8448 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155786,166 +155788,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (1e8454 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e840a │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1e83fa │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1e8220 │ │ │ │ ldr r1, [pc, #476] @ (1e8484 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1e8220 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (1e8454 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1e8410 │ │ │ │ ldr r1, [pc, #440] @ (1e8488 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #432] @ (1e848c ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #424] @ (1e8490 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #412] @ (1e8494 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #404] @ (1e8498 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #392] @ (1e849c ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #384] @ (1e84a0 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #372] @ (1e84a4 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1e8220 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (1e8454 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e841c │ │ │ │ ldr r1, [pc, #332] @ (1e84a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #328] @ (1e84ac ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #316] @ (1e84b0 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #308] @ (1e84b4 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1e8220 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (1e8454 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e8422 │ │ │ │ ldr r1, [pc, #268] @ (1e84b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #260] @ (1e84bc ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #252] @ (1e84c0 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #240] @ (1e84c4 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #232] @ (1e84c8 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1e8220 │ │ │ │ ldr r2, [pc, #220] @ (1e84cc ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e8216 │ │ │ │ ldr r2, [pc, #216] @ (1e84d0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1e81fe │ │ │ │ ldr r1, [pc, #216] @ (1e84d4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1e8290 │ │ │ │ ldr r3, [pc, #204] @ (1e84d8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1e827e │ │ │ │ ldr r3, [pc, #200] @ (1e84dc ) │ │ │ │ add r3, pc │ │ │ │ b.n 1e82ce │ │ │ │ @@ -155969,68 +155971,68 @@ │ │ │ │ blx 1814a0 │ │ │ │ cmp ip, r9 │ │ │ │ movs r3, r7 │ │ │ │ cmp sl, r8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, sl, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf6980028 │ │ │ │ + sub.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf6600028 │ │ │ │ cmp r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5980028 │ │ │ │ - sub.w r0, r8, #11010048 @ 0xa80000 │ │ │ │ - sub.w r0, sl, #11010048 @ 0xa80000 │ │ │ │ - sub.w r0, ip, #11010048 @ 0xa80000 │ │ │ │ - sub.w r0, lr, #11010048 @ 0xa80000 │ │ │ │ - sub.w r0, lr, #11010048 @ 0xa80000 │ │ │ │ - ldrsh r4, [r1, r4] │ │ │ │ + sbc.w r0, r0, #11010048 @ 0xa80000 │ │ │ │ + sbcs.w r0, r0, #11010048 @ 0xa80000 │ │ │ │ + sbcs.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ + sbcs.w r0, r4, #11010048 @ 0xa80000 │ │ │ │ + sbcs.w r0, r6, #11010048 @ 0xa80000 │ │ │ │ + sbcs.w r0, r6, #11010048 @ 0xa80000 │ │ │ │ + ldrsh r4, [r2, r3] │ │ │ │ movs r5, r5 │ │ │ │ - sub.w r0, r6, #11010048 @ 0xa80000 │ │ │ │ - ldrsh r4, [r6, r3] │ │ │ │ + sbc.w r0, lr, #11010048 @ 0xa80000 │ │ │ │ + ldrsh r4, [r7, r2] │ │ │ │ movs r5, r5 │ │ │ │ - sub.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ + sbc.w r0, sl, #11010048 @ 0xa80000 │ │ │ │ add ip, r9 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf4f00028 │ │ │ │ - orn r0, sl, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf4f20028 │ │ │ │ - eor.w r0, ip, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf4ea0028 │ │ │ │ - eor.w r0, r0, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf4e60028 │ │ │ │ - @ instruction: 0xf4ec0028 │ │ │ │ - orn r0, r4, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf3e00028 │ │ │ │ - orn r0, r8, #11010048 @ 0xa80000 │ │ │ │ - ands.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ - ands.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf38e0028 │ │ │ │ - ands.w r0, r6, #11010048 @ 0xa80000 │ │ │ │ - @ instruction: 0xf3c00028 │ │ │ │ - @ instruction: 0xf3a20028 │ │ │ │ - @ instruction: 0xf3b20028 │ │ │ │ - str r2, [sp, #592] @ 0x250 │ │ │ │ + @ instruction: 0xf4b80028 │ │ │ │ + bics.w r0, r2, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf4ba0028 │ │ │ │ + orrs.w r0, r4, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf4b20028 │ │ │ │ + orr.w r0, r8, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf4ae0028 │ │ │ │ + @ instruction: 0xf4b40028 │ │ │ │ + bic.w r0, ip, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf3a80028 │ │ │ │ + bics.w r0, r0, #11010048 @ 0xa80000 │ │ │ │ + @ instruction: 0xf3da0028 │ │ │ │ + @ instruction: 0xf3da0028 │ │ │ │ + @ instruction: 0xf3560028 │ │ │ │ + @ instruction: 0xf3de0028 │ │ │ │ + @ instruction: 0xf3880028 │ │ │ │ + @ instruction: 0xf36a0028 │ │ │ │ + @ instruction: 0xf37a0028 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [sp, #568] @ 0x238 │ │ │ │ + str r2, [sp, #344] @ 0x158 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf3ce0028 │ │ │ │ - asrs r0, r7, #24 │ │ │ │ + @ instruction: 0xf3960028 │ │ │ │ + asrs r0, r0, #24 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r2, r6, #24 │ │ │ │ + asrs r2, r7, #23 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r6, #23 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r6, r4, #24 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r0, r4, #24 │ │ │ │ + asrs r0, r5, #23 │ │ │ │ movs r4, r5 │ │ │ │ - strb r6, [r2, #25] │ │ │ │ + strb r6, [r3, #24] │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf3ea0028 │ │ │ │ + @ instruction: 0xf3b20028 │ │ │ │ │ │ │ │ 001e84f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #104] @ (1e856c ) │ │ │ │ @@ -156048,20 +156050,20 @@ │ │ │ │ bl 1e92f0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 1e8530 │ │ │ │ ldr r1, [pc, #76] @ (1e8574 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a5b0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3edac8 │ │ │ │ + bl 3eda88 │ │ │ │ ldr r2, [pc, #56] @ (1e8578 ) │ │ │ │ ldr r3, [pc, #44] @ (1e8570 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -156077,15 +156079,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rors r2, r7 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ movs r1, r5 │ │ │ │ rors r2, r0 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 001e857c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -156106,19 +156108,19 @@ │ │ │ │ bl 1e9180 │ │ │ │ cbz r0, 1e85c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (1e8610 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 1e85f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3edf78 │ │ │ │ + bl 3edf38 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #68] @ (1e8614 ) │ │ │ │ ldr r3, [pc, #60] @ (1e860c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -156135,25 +156137,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (1e8618 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1e85be │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ adcs r2, r6 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf28e0028 │ │ │ │ + @ instruction: 0xf2560028 │ │ │ │ asrs r4, r6 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf2580028 │ │ │ │ + @ instruction: 0xf2200028 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (1e8788 ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -156166,91 +156168,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (1e8794 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1e873a │ │ │ │ movs r0, #32 │ │ │ │ blx 181488 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb974 │ │ │ │ + bl 2fb934 │ │ │ │ blx 18366c │ │ │ │ ldr r3, [pc, #300] @ (1e8798 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (1e879c ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 2fb0c4 │ │ │ │ + bl 2fb084 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (1e87a0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2faaf8 │ │ │ │ + bl 2faab8 │ │ │ │ ldr r1, [pc, #280] @ (1e87a4 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2faaf8 │ │ │ │ + bl 2faab8 │ │ │ │ ldr r1, [pc, #268] @ (1e87a8 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2faaf8 │ │ │ │ + bl 2faab8 │ │ │ │ ldr r1, [pc, #260] @ (1e87ac ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2faaf8 │ │ │ │ + bl 2faab8 │ │ │ │ ldr r1, [pc, #248] @ (1e87b0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2faaf8 │ │ │ │ + bl 2faab8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1e8764 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 442a68 │ │ │ │ + bl 442a28 │ │ │ │ ldr r2, [pc, #224] @ (1e87b4 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (1e87b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fb1c8 │ │ │ │ + bl 2fb188 │ │ │ │ ldr r1, [pc, #216] @ (1e87bc ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fda18 │ │ │ │ + bl 2fd9d8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 42f4cc │ │ │ │ + bl 42f48c │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3be964 │ │ │ │ + bl 3be924 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ cbz r5, 1e872c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 1e8776 │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -156281,54 +156283,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 1e86d2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.n 1e872c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (1e87c4 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (1e87c8 ) │ │ │ │ ldr r0, [pc, #76] @ (1e87cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ lsrs r0, r2 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf22e0028 │ │ │ │ + @ instruction: 0xf1f60028 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0 │ │ │ │ movs r3, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r0, #28] │ │ │ │ movs r2, r5 │ │ │ │ - movt r0, #2088 @ 0x828 │ │ │ │ - ldr r0, [r4, #16] │ │ │ │ + @ instruction: 0xf6880028 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ movs r3, r5 │ │ │ │ - str r2, [r1, r5] │ │ │ │ + str r2, [r2, r4] │ │ │ │ movs r2, r5 │ │ │ │ - movt r0, #51240 @ 0xc828 │ │ │ │ - rsb r0, r2, #40 @ 0x28 │ │ │ │ - sub.w r0, sl, #40 @ 0x28 │ │ │ │ - ldmia r0!, {r5, r6, r7} │ │ │ │ + @ instruction: 0xf6940028 │ │ │ │ + @ instruction: 0xf18a0028 │ │ │ │ + sbcs.w r0, r2, #40 @ 0x28 │ │ │ │ + ldmia r0!, {r3, r5, r7} │ │ │ │ movs r6, r5 │ │ │ │ - sub.w r0, ip, #40 @ 0x28 │ │ │ │ + sbcs.w r0, r4, #40 @ 0x28 │ │ │ │ subs r7, #198 @ 0xc6 │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r5, #11] │ │ │ │ movs r5, r6 │ │ │ │ - ldrsh r4, [r6, r1] │ │ │ │ + ldrsh r4, [r7, r0] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r6, [r1, r2] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (1e88dc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -156339,36 +156341,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1e884e │ │ │ │ ldr r6, [pc, #228] @ (1e88e8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (1e88ec ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #200] @ (1e88f0 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 1e8878 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -156390,23 +156392,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [pc, #120] @ (1e88f8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 181e10 │ │ │ │ b.n 1e884e │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [pc, #104] @ (1e88fc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 181e10 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -156434,115 +156436,115 @@ │ │ │ │ b.n 1e88ac │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #28 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0b20028 │ │ │ │ - strb r2, [r3, #10] │ │ │ │ + orns r0, sl, #40 @ 0x28 │ │ │ │ + strb r2, [r4, #9] │ │ │ │ movs r5, r6 │ │ │ │ - eors.w r0, ip, #40 @ 0x28 │ │ │ │ - eors.w r0, r6, #40 @ 0x28 │ │ │ │ + orn r0, r4, #40 @ 0x28 │ │ │ │ + orrs.w r0, lr, #40 @ 0x28 │ │ │ │ subs r6, #178 @ 0xb2 │ │ │ │ movs r3, r7 │ │ │ │ - eor.w r0, r0, #40 @ 0x28 │ │ │ │ orr.w r0, r8, #40 @ 0x28 │ │ │ │ - orrs.w r0, r0, #40 @ 0x28 │ │ │ │ + ands.w r0, r0, #40 @ 0x28 │ │ │ │ + ands.w r0, r8, #40 @ 0x28 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (1e8990 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1e8964 │ │ │ │ ldr r5, [pc, #108] @ (1e8994 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (1e8998 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #80] @ (1e899c ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 1e897a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [pc, #28] @ (1e89a0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 181e10 │ │ │ │ b.n 1e8964 │ │ │ │ nop │ │ │ │ - vaddl.s8 q0, d4, d24 │ │ │ │ - strb r6, [r6, #5] │ │ │ │ + vhadd.s8 d16, d12, d24 │ │ │ │ + strb r6, [r7, #4] │ │ │ │ movs r5, r6 │ │ │ │ - vhadd.s d16, d8, d24 │ │ │ │ - vhadd.s d16, d2, d24 │ │ │ │ - vaddl.s32 q0, d6, d24 │ │ │ │ + vhadd.s8 d16, d0, d24 │ │ │ │ + vhadd.s d0, d10, d24 │ │ │ │ + vhadd.s32 d16, d14, d24 │ │ │ │ │ │ │ │ 001e89a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 181488 │ │ │ │ mov r6, r0 │ │ │ │ bl 2c3930 │ │ │ │ ldr r5, [pc, #100] @ (1e8a28 ) │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #96] @ (1e8a2c ) │ │ │ │ ldr r2, [pc, #100] @ (1e8a30 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (1e8a34 ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #84] @ (1e8a38 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ bl 1b52cc │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 1e8a0c │ │ │ │ blx 183830 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -156559,18 +156561,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ subs r5, #52 @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r2, #3] │ │ │ │ + strb r6, [r3, #2] │ │ │ │ movs r5, r6 │ │ │ │ - cdp 0, 13, cr0, cr0, cr8, {1} │ │ │ │ - ldmia r0!, {r4, r5, r7} │ │ │ │ + cdp 0, 9, cr0, cr8, cr8, {1} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r1, #10 │ │ │ │ ... │ │ │ │ │ │ │ │ 001e8a3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -156587,30 +156589,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (1e8b7c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 1891fc │ │ │ │ ldr r3, [pc, #220] @ (1e8b80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -156622,22 +156624,22 @@ │ │ │ │ blx 181488 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 2fba30 │ │ │ │ + bl 2fb9f0 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ blx 18366c │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 1e8b12 │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 181488 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -156685,19 +156687,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #178 @ 0xb2 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #50 @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r0, #254 @ 0xfe │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r0, #1] │ │ │ │ + strb r4, [r1, #0] │ │ │ │ movs r5, r6 │ │ │ │ subs r4, #116 @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r3, r7 │ │ │ │ @@ -156707,15 +156709,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 189284 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f957c │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1e8cc4 │ │ │ │ ldr r3, [pc, #308] @ (1e8ce4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -156761,15 +156763,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 2f9f58 │ │ │ │ + bl 2f9f18 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 1e8c4c │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ @@ -156827,15 +156829,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stc 0, cr0, [lr, #160]! @ 0xa0 │ │ │ │ + ldcl 0, cr0, [r6, #-160]! @ 0xffffff60 │ │ │ │ │ │ │ │ 001e8ce8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #1 │ │ │ │ @@ -156871,86 +156873,86 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (1e8dc4 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r2, [pc, #108] @ (1e8dc8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (1e8dcc ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 1e8d9a │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1eb708 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (1e8dd0 ) │ │ │ │ ldr r4, [pc, #48] @ (1e8dd4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r2, #80] @ 0x50 │ │ │ │ movs r5, r6 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ + movs r0, #44 @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - movs r5, #246 @ 0xf6 │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ movs r0, r5 │ │ │ │ - add.w r0, r4, r8, asr #32 │ │ │ │ - rsb r0, r4, r8, asr #32 │ │ │ │ + pkhtb r0, ip, r8, asr #32 │ │ │ │ + @ instruction: 0xeb8c0028 │ │ │ │ │ │ │ │ 001e8dd8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 2f5b1c │ │ │ │ + bl 2f5adc │ │ │ │ cbnz r0, 1e8e1c │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r1, [pc, #80] @ (1e8e4c ) │ │ │ │ ldr r2, [pc, #84] @ (1e8e50 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (1e8e54 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1ed864 │ │ │ │ ldr r3, [pc, #56] @ (1e8e58 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -156958,54 +156960,54 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (1e8e60 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [r4, #72] @ 0x48 │ │ │ │ + ldr r6, [r5, #68] @ 0x44 │ │ │ │ movs r5, r6 │ │ │ │ - subs r6, r7, #6 │ │ │ │ + subs r6, r0, #6 │ │ │ │ movs r0, r5 │ │ │ │ - movs r5, #84 @ 0x54 │ │ │ │ + movs r5, #28 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [r7, #68] @ 0x44 │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ movs r5, r6 │ │ │ │ - sbc.w r0, lr, r8, asr #32 │ │ │ │ - orns r0, sl, r8, asr #32 │ │ │ │ + @ instruction: 0xeb360028 │ │ │ │ + orr.w r0, r2, r8, asr #32 │ │ │ │ │ │ │ │ 001e8e64 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (1e8ec4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (1e8ec8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2fbf54 │ │ │ │ + bl 2fbf14 │ │ │ │ ldr r1, [pc, #64] @ (1e8ecc ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f95ac │ │ │ │ + bl 2f956c │ │ │ │ ldr r2, [pc, #56] @ (1e8ed0 ) │ │ │ │ ldr r3, [pc, #44] @ (1e8ec8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -157036,26 +157038,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (1e9048 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (1e904c ) │ │ │ │ add r0, pc │ │ │ │ blx 181b90 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r1, [pc, #344] @ (1e9050 ) │ │ │ │ ldr r2, [pc, #344] @ (1e9054 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (1e9058 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1e903c │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (1e905c ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -157144,19 +157146,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 1e8f74 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ed8e8 │ │ │ │ + bl 3ed8a8 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ mov r0, r7 │ │ │ │ - bl 431534 │ │ │ │ + bl 4314f4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 1e9018 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 181354 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -157172,34 +157174,34 @@ │ │ │ │ blx 181e10 │ │ │ │ b.n 1e8f9c │ │ │ │ ldr r1, [pc, #56] @ (1e9078 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 181e10 │ │ │ │ b.n 1e9006 │ │ │ │ - lsrs r2, r3, #13 │ │ │ │ + lsrs r2, r4, #12 │ │ │ │ movs r4, r5 │ │ │ │ subs r0, #6 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ + ldr r0, [r6, #52] @ 0x34 │ │ │ │ movs r5, r6 │ │ │ │ - subs r6, r7, #2 │ │ │ │ + subs r6, r0, #2 │ │ │ │ movs r0, r5 │ │ │ │ - movs r4, #84 @ 0x54 │ │ │ │ + movs r4, #28 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xeab80028 │ │ │ │ + eor.w r0, r0, r8, asr #32 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r8, r8, asr #32 │ │ │ │ - eor.w r0, lr, r8, asr #32 │ │ │ │ - b.n 1e8a88 │ │ │ │ + orrs.w r0, r0, r8, asr #32 │ │ │ │ + orrs.w r0, r6, r8, asr #32 │ │ │ │ + b.n 1e8a18 │ │ │ │ movs r0, r6 │ │ │ │ - orr.w r0, r6, r8, asr #32 │ │ │ │ - bics.w r0, lr, r8, asr #32 │ │ │ │ - @ instruction: 0xe99c0028 │ │ │ │ + and.w r0, lr, r8, asr #32 │ │ │ │ + and.w r0, r6, r8, asr #32 │ │ │ │ + strd r0, r0, [r4, #-160]! @ 0xa0 │ │ │ │ │ │ │ │ 001e907c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #48] @ (1e90bc ) │ │ │ │ @@ -157223,15 +157225,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ adds r6, #112 @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #32 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001e90c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -157241,15 +157243,15 @@ │ │ │ │ blx 181488 │ │ │ │ ldr r3, [pc, #36] @ (1e9108 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 446eb0 │ │ │ │ + bl 446e70 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157287,52 +157289,52 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (1e9178 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + ldr r0, [r4, #16] │ │ │ │ movs r5, r6 │ │ │ │ - strd r0, r0, [r6], #160 @ 0xa0 │ │ │ │ - b.n 1e9028 │ │ │ │ + stmia.w lr!, {r3, r5} │ │ │ │ + b.n 1e8fb8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e917c : │ │ │ │ b.w 1f5fb8 │ │ │ │ │ │ │ │ 001e9180 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 181488 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr.w ip, [pc, #80] @ 1e91f0 │ │ │ │ ldr r2, [pc, #80] @ (1e91f4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (1e91f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 1f5fbc │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -157348,30 +157350,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ + ldr r6, [r0, #12] │ │ │ │ movs r5, r6 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + subs r0, r4, r7 │ │ │ │ movs r0, r5 │ │ │ │ - movs r1, #170 @ 0xaa │ │ │ │ + movs r1, #114 @ 0x72 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e91fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 239220 │ │ │ │ mov r4, r0 │ │ │ │ - bl 431534 │ │ │ │ + bl 4314f4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 1e9226 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 181354 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -157389,21 +157391,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (1e928c ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 181b90 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2fb3cc │ │ │ │ + bl 2fb38c │ │ │ │ ldr r1, [pc, #56] @ (1e9290 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95b4 │ │ │ │ + bl 2f9574 │ │ │ │ mov r0, r4 │ │ │ │ - bl 431534 │ │ │ │ + bl 4314f4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 1e9276 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 181354 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -157412,35 +157414,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r7, #31 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ movs r4, r5 │ │ │ │ bl fff5d292 <__bss_end__@@Base+0xff8cb466> │ │ │ │ │ │ │ │ 001e9294 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (1e92e8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 181b90 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2fb3cc │ │ │ │ + bl 2fb38c │ │ │ │ ldr r1, [pc, #56] @ (1e92ec ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95b4 │ │ │ │ + bl 2f9574 │ │ │ │ mov r0, r4 │ │ │ │ - bl 431534 │ │ │ │ + bl 4314f4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 1e92d2 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 181354 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -157449,15 +157451,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r3, #30 │ │ │ │ + lsls r6, r4, #29 │ │ │ │ movs r4, r5 │ │ │ │ bl 352ee │ │ │ │ │ │ │ │ 001e92f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -157466,31 +157468,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (1e9374 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2fbfec │ │ │ │ + bl 2fbfac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 1e9352 │ │ │ │ ldr r4, [pc, #96] @ (1e9378 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (1e937c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 181488 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 446eb0 │ │ │ │ + bl 446e70 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -157503,55 +157505,55 @@ │ │ │ │ ldr r1, [pc, #44] @ (1e9388 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1e933e │ │ │ │ - b.n 1e9238 │ │ │ │ + b.n 1e91c8 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r7, #28 │ │ │ │ + lsls r2, r0, #28 │ │ │ │ movs r4, r5 │ │ │ │ - str r0, [r1, #120] @ 0x78 │ │ │ │ + str r0, [r2, #116] @ 0x74 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e926c │ │ │ │ + b.n 1e91fc │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r1, #116] @ 0x74 │ │ │ │ + str r0, [r2, #112] @ 0x70 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e91ac │ │ │ │ + b.n 1e913c │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e8e14 │ │ │ │ + b.n 1e8da4 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001e938c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f5558 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f5518 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #96] @ (1e940c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f8e78 │ │ │ │ + bl 2f8e38 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 1e93da │ │ │ │ ldr r3, [pc, #88] @ (1e9410 ) │ │ │ │ ldr r2, [pc, #88] @ (1e9414 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -157561,43 +157563,43 @@ │ │ │ │ ldr r1, [pc, #60] @ (1e9420 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - b.n 1e921c │ │ │ │ + b.n 1e91ac │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r6, #104] @ 0x68 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e92a8 │ │ │ │ + b.n 1e9238 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r0, #108] @ 0x6c │ │ │ │ + str r2, [r1, #104] @ 0x68 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e91e8 │ │ │ │ + b.n 1e9178 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e8d9c │ │ │ │ + b.n 1e8d2c │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1e9434 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ vshr.u32 d16, d25, #6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #796] @ (1e9768 ) │ │ │ │ @@ -157605,15 +157607,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (1e9770 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (1e9774 ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 1e9760 │ │ │ │ add r3, pc │ │ │ │ @@ -157626,587 +157628,587 @@ │ │ │ │ ldr r3, [pc, #764] @ (1e9780 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r2, [pc, #744] @ (1e9784 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (1e9788 ) │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #740] @ (1e978c ) │ │ │ │ ldr r2, [pc, #740] @ (1e9790 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r2, [pc, #728] @ (1e9794 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (1e9798 ) │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #724] @ (1e979c ) │ │ │ │ ldr r2, [pc, #724] @ (1e97a0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r2, [pc, #712] @ (1e97a4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (1e97a8 ) │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #708] @ (1e97ac ) │ │ │ │ ldr r2, [pc, #708] @ (1e97b0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r2, [pc, #696] @ (1e97b4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (1e97b8 ) │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #692] @ (1e97bc ) │ │ │ │ ldr r2, [pc, #692] @ (1e97c0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r2, [pc, #680] @ (1e97c4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (1e97c8 ) │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #676] @ (1e97cc ) │ │ │ │ ldr r2, [pc, #676] @ (1e97d0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r2, [pc, #664] @ (1e97d4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #656] @ (1e97d8 ) │ │ │ │ ldr r1, [pc, #656] @ (1e97dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (1e97e0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (1e97e4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r2, [pc, #640] @ (1e97e8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (1e97ec ) │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #636] @ (1e97f0 ) │ │ │ │ ldr r1, [pc, #636] @ (1e97f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (1e97f8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (1e97fc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r2, [pc, #620] @ (1e9800 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #612] @ (1e9804 ) │ │ │ │ ldr r1, [pc, #612] @ (1e9808 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (1e980c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (1e9810 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r2, [pc, #596] @ (1e9814 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #588] @ (1e9818 ) │ │ │ │ ldr r1, [pc, #592] @ (1e981c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (1e9820 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (1e9824 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r2, [pc, #576] @ (1e9828 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r1, [pc, #568] @ (1e982c ) │ │ │ │ ldr r3, [pc, #568] @ (1e9830 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (1e9834 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r2, [pc, #560] @ (1e9838 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r1, [pc, #552] @ (1e983c ) │ │ │ │ ldr r3, [pc, #552] @ (1e9840 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (1e9844 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #544] @ (1e9848 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r1, [pc, #536] @ (1e984c ) │ │ │ │ ldr r3, [pc, #536] @ (1e9850 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (1e9854 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #528] @ (1e9858 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r1, [pc, #520] @ (1e985c ) │ │ │ │ ldr r3, [pc, #520] @ (1e9860 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (1e9864 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #512] @ (1e9868 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r1, [pc, #504] @ (1e986c ) │ │ │ │ ldr r3, [pc, #504] @ (1e9870 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (1e9874 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #496] @ (1e9878 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r1, [pc, #488] @ (1e987c ) │ │ │ │ ldr r3, [pc, #488] @ (1e9880 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (1e9884 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #480] @ (1e9888 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r1, [pc, #472] @ (1e988c ) │ │ │ │ ldr r3, [pc, #472] @ (1e9890 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (1e9894 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r2, [pc, #464] @ (1e9898 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r1, [pc, #456] @ (1e989c ) │ │ │ │ ldr r3, [pc, #456] @ (1e98a0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (1e98a4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #448] @ (1e98a8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r1, [pc, #440] @ (1e98ac ) │ │ │ │ ldr r3, [pc, #440] @ (1e98b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2fb8ac │ │ │ │ + bl 2fb86c │ │ │ │ ldr r2, [pc, #424] @ (1e98b4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r1, [pc, #416] @ (1e98b8 ) │ │ │ │ ldr r3, [pc, #416] @ (1e98bc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (1e98c0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r2, [pc, #408] @ (1e98c4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r2, [pc, #400] @ (1e98c8 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (1e98cc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2fb8ac │ │ │ │ + bl 2fb86c │ │ │ │ ldr r2, [pc, #384] @ (1e98d0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r2, [pc, #376] @ (1e98d4 ) │ │ │ │ b.n 1e98d8 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #120] @ 0x78 │ │ │ │ + str r0, [r2, #116] @ 0x74 │ │ │ │ movs r5, r6 │ │ │ │ - adds r2, r6, r5 │ │ │ │ + adds r2, r7, r4 │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, r0, #4 │ │ │ │ + subs r6, r1, #3 │ │ │ │ movs r0, r5 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #120 @ 0x78 │ │ │ │ + movs r6, #64 @ 0x40 │ │ │ │ movs r3, r5 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e94a4 │ │ │ │ + b.n 1e9434 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e94c0 │ │ │ │ + b.n 1e9450 │ │ │ │ movs r0, r5 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e94b4 │ │ │ │ + b.n 1e9444 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e94c0 │ │ │ │ + b.n 1e9450 │ │ │ │ movs r0, r5 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e94b4 │ │ │ │ + b.n 1e9444 │ │ │ │ movs r0, r5 │ │ │ │ - bx r3 │ │ │ │ + mov lr, ip │ │ │ │ movs r5, r5 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e94bc │ │ │ │ + b.n 1e944c │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9528 │ │ │ │ + b.n 1e94b8 │ │ │ │ movs r0, r5 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e94c4 │ │ │ │ + b.n 1e9454 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e94f0 │ │ │ │ + b.n 1e9480 │ │ │ │ movs r0, r5 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e94e4 │ │ │ │ + b.n 1e9474 │ │ │ │ movs r0, r5 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9534 │ │ │ │ + b.n 1e94c4 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9508 │ │ │ │ + b.n 1e9498 │ │ │ │ movs r0, r5 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9520 │ │ │ │ + b.n 1e94b0 │ │ │ │ movs r0, r5 │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ movs r3, r7 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9554 │ │ │ │ + b.n 1e94e4 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9528 │ │ │ │ + b.n 1e94b8 │ │ │ │ movs r0, r5 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r2 │ │ │ │ + subs r0, r4, r1 │ │ │ │ movs r0, r5 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9550 │ │ │ │ + b.n 1e94e0 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9514 │ │ │ │ + b.n 1e94a4 │ │ │ │ movs r0, r5 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9544 │ │ │ │ + b.n 1e94d4 │ │ │ │ movs r0, r5 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9578 │ │ │ │ + b.n 1e9508 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ movs r4, r5 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9574 │ │ │ │ + b.n 1e9504 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e95c4 │ │ │ │ + b.n 1e9554 │ │ │ │ movs r0, r5 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e95cc │ │ │ │ + b.n 1e955c │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9624 │ │ │ │ + b.n 1e95b4 │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e962c │ │ │ │ + b.n 1e95bc │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e965c │ │ │ │ + b.n 1e95ec │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e965c │ │ │ │ + b.n 1e95ec │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e968c │ │ │ │ + b.n 1e961c │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9694 │ │ │ │ + b.n 1e9624 │ │ │ │ movs r0, r5 │ │ │ │ - beq.n 1e97fc │ │ │ │ + beq.n 1e978c │ │ │ │ movs r6, r5 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e96d4 │ │ │ │ + b.n 1e9664 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9704 │ │ │ │ + b.n 1e9694 │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9704 │ │ │ │ + b.n 1e9694 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e974c │ │ │ │ + b.n 1e96dc │ │ │ │ movs r0, r5 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e974c │ │ │ │ + b.n 1e96dc │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e9754 │ │ │ │ + b.n 1e96e4 │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e975c │ │ │ │ + b.n 1e96ec │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e97a0 │ │ │ │ + b.n 1e9730 │ │ │ │ movs r0, r5 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - b.n 1e97b0 │ │ │ │ + b.n 1e9740 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e97f0 │ │ │ │ + b.n 1e9780 │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9800 │ │ │ │ + b.n 1e9790 │ │ │ │ movs r0, r5 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9b24 │ │ │ │ + b.n 1e9ab4 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e980c │ │ │ │ + b.n 1e979c │ │ │ │ movs r0, r5 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (1e9908 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (1e990c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (1e9910 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r2, [pc, #28] @ (1e9914 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2fcd68 │ │ │ │ + b.w 2fcd28 │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + ldrh r6, [r3, #8] │ │ │ │ movs r2, r5 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1e9590 │ │ │ │ + b.n 1e9520 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e95ac │ │ │ │ + b.n 1e953c │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 2fbf54 │ │ │ │ + bl 2fbf14 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2fbd24 │ │ │ │ + bl 2fbce4 │ │ │ │ cbz r0, 1e994e │ │ │ │ ldr r1, [pc, #68] @ (1e9980 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2fbafc │ │ │ │ + b.w 2fbabc │ │ │ │ ldr r3, [pc, #52] @ (1e9984 ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 1e9988 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (1e998c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 1e93e0 │ │ │ │ + b.n 1e9370 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r7, #36] @ 0x24 │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e95b8 │ │ │ │ + b.n 1e9548 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e958c │ │ │ │ + b.n 1e951c │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (1e9a6c ) │ │ │ │ @@ -158214,15 +158216,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (1e9a74 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -158231,26 +158233,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f928c │ │ │ │ cbz r0, 1e99f2 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1e9a40 │ │ │ │ blx 182874 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 1e9a56 │ │ │ │ ldr r1, [pc, #112] @ (1e9a78 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -158288,48 +158290,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (1e9a84 ) │ │ │ │ ldr r0, [pc, #40] @ (1e9a88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r7, #28] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r2, r3, #16 │ │ │ │ + asrs r2, r4, #15 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r5, r6 │ │ │ │ + adds r6, r6, r5 │ │ │ │ movs r0, r5 │ │ │ │ - bcs.n 1e9b30 │ │ │ │ + bcs.n 1e9ac0 │ │ │ │ movs r3, r5 │ │ │ │ - bcs.n 1e9acc │ │ │ │ + bne.n 1e9a5c │ │ │ │ movs r3, r5 │ │ │ │ - str r0, [r7, #20] │ │ │ │ + str r0, [r0, #20] │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1e9484 │ │ │ │ + b.n 1e9414 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1e94f8 │ │ │ │ + b.n 1e9488 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #124] @ (1e9b24 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (1e9b28 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (1e9b2c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 181788 │ │ │ │ @@ -158359,19 +158361,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r6, [r5, #16] │ │ │ │ + str r6, [r6, #12] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r2, r2, #12 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r5, r2 │ │ │ │ + adds r0, r6, r1 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9b78 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158380,30 +158382,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9b80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r1, #8] │ │ │ │ + str r6, [r2, #4] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r4, r6, #9 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r1, r0 │ │ │ │ + asrs r2, r2, #31 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9bcc │ │ │ │ sub sp, #8 │ │ │ │ @@ -158412,30 +158414,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9bd4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [r7, #0] │ │ │ │ + str r2, [r0, #0] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r0, r4, #8 │ │ │ │ + asrs r0, r5, #7 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r6, #30 │ │ │ │ + asrs r6, r7, #29 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9c1c │ │ │ │ sub sp, #12 │ │ │ │ @@ -158443,29 +158445,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9c24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r4, r7] │ │ │ │ + ldrsh r6, [r5, r6] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r4, r1, #7 │ │ │ │ + asrs r4, r2, #6 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + asrs r2, r5, #28 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9c70 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158474,30 +158476,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9c78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r2, r6] │ │ │ │ + ldrsh r6, [r3, r5] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r4, r7, #5 │ │ │ │ + asrs r4, r0, #5 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r2, #28 │ │ │ │ + asrs r2, r3, #27 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9cc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158505,29 +158507,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9cc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r0, r5] │ │ │ │ + ldrsh r2, [r1, r4] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r0, r5, #4 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r7, #26 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9d10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158535,29 +158537,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9d18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r6, r3] │ │ │ │ + ldrsh r2, [r7, r2] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r0, r3, #3 │ │ │ │ + asrs r0, r4, #2 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r6, #24 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9d64 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158566,30 +158568,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9d6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r4, r2] │ │ │ │ + ldrsh r2, [r5, r1] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r0, r1, #2 │ │ │ │ + asrs r0, r2, #1 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r3, #24 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9db4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158597,29 +158599,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9dbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r1, r1] │ │ │ │ + ldrsh r6, [r2, r0] │ │ │ │ movs r5, r6 │ │ │ │ - asrs r4, r6, #32 │ │ │ │ + lsrs r4, r7, #31 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r1, #23 │ │ │ │ + asrs r2, r2, #22 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9e04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158627,29 +158629,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9e0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, r7] │ │ │ │ + ldrb r6, [r0, r7] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r4, #31 │ │ │ │ + lsrs r4, r5, #30 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r7, #21 │ │ │ │ + asrs r2, r0, #21 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9e58 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158658,30 +158660,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9e60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, r6] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r2, #30 │ │ │ │ + lsrs r4, r3, #29 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r5, #20 │ │ │ │ + asrs r2, r6, #19 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9ea8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158689,29 +158691,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9eb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + ldrb r2, [r4, r4] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r0, #29 │ │ │ │ + lsrs r0, r1, #28 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r2, #19 │ │ │ │ + asrs r6, r3, #18 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9efc │ │ │ │ sub sp, #8 │ │ │ │ @@ -158720,30 +158722,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9f04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, r4] │ │ │ │ + ldrb r2, [r2, r3] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r6, #27 │ │ │ │ + lsrs r0, r7, #26 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r0, #18 │ │ │ │ + asrs r6, r1, #17 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9f4c │ │ │ │ sub sp, #12 │ │ │ │ @@ -158751,29 +158753,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9f54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, r2] │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r3, #26 │ │ │ │ + lsrs r4, r4, #25 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r6, #16 │ │ │ │ + asrs r2, r7, #15 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1e9fa0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158782,30 +158784,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1e9fa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r6, [r4, r1] │ │ │ │ + ldrb r6, [r5, r0] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r1, #25 │ │ │ │ + lsrs r4, r2, #24 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r4, #15 │ │ │ │ + asrs r2, r5, #14 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1e9ff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158813,29 +158815,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1e9ff8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r2, r0] │ │ │ │ + ldrh r2, [r3, r7] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r7, #23 │ │ │ │ + lsrs r0, r0, #23 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r1, #14 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 1ea044 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158844,30 +158846,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (1ea04c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r2, [r0, r7] │ │ │ │ + ldrh r2, [r1, r6] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r5, #22 │ │ │ │ + lsrs r0, r6, #21 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r7, #12 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1ea094 │ │ │ │ sub sp, #12 │ │ │ │ @@ -158875,29 +158877,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (1ea09c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldrh r6, [r6, r4] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r2, #21 │ │ │ │ + lsrs r4, r3, #20 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r6, #10 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1ea0f0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -158906,148 +158908,148 @@ │ │ │ │ ldr r1, [pc, #60] @ (1ea0f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, r4] │ │ │ │ + ldrh r6, [r4, r3] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r0, #20 │ │ │ │ + lsrs r4, r1, #19 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r3, #10 │ │ │ │ + asrs r2, r4, #9 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #196] @ (1ea1e0 ) │ │ │ │ ldr r2, [pc, #200] @ (1ea1e4 ) │ │ │ │ ldr r1, [pc, #200] @ (1ea1e8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 1ea1d4 │ │ │ │ ldr r0, [pc, #180] @ (1ea1ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r1, [pc, #176] @ (1ea1f0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2fa908 │ │ │ │ + bl 2fa8c8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 1ea162 │ │ │ │ ldr r1, [pc, #164] @ (1ea1f4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2fabe4 │ │ │ │ + bl 2faba4 │ │ │ │ cbnz r0, 1ea17e │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 2fbf54 │ │ │ │ + bl 2fbf14 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ ldr r1, [pc, #104] @ (1ea1f8 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2faa64 │ │ │ │ + bl 2faa24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ea160 │ │ │ │ ldr r1, [pc, #92] @ (1ea1fc ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (1ea200 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (1ea204 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fce68 │ │ │ │ + bl 2fce28 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ea162 │ │ │ │ ldr r1, [pc, #64] @ (1ea208 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 2fbafc │ │ │ │ + bl 2fbabc │ │ │ │ b.n 1ea160 │ │ │ │ ldr r0, [pc, #52] @ (1ea20c ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ mov r4, r0 │ │ │ │ b.n 1ea14e │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + ldrh r2, [r0, r2] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r2, r4, #18 │ │ │ │ + lsrs r2, r5, #17 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r6, #8 │ │ │ │ + asrs r6, r7, #7 │ │ │ │ movs r0, r5 │ │ │ │ - udf #150 @ 0x96 │ │ │ │ + udf #94 @ 0x5e │ │ │ │ movs r0, r5 │ │ │ │ - udf #158 @ 0x9e │ │ │ │ + udf #102 @ 0x66 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r2, r1] │ │ │ │ + ldrb r6, [r3, r0] │ │ │ │ movs r2, r5 │ │ │ │ - udf #110 @ 0x6e │ │ │ │ + udf #54 @ 0x36 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r6, r0] │ │ │ │ + ldr r0, [r7, r7] │ │ │ │ movs r5, r6 │ │ │ │ - ble.n 1ea164 │ │ │ │ + ble.n 1ea2f4 │ │ │ │ movs r0, r5 │ │ │ │ - add sl, r8 │ │ │ │ + add sl, r1 │ │ │ │ movs r0, r5 │ │ │ │ - bvs.n 1ea14c │ │ │ │ + bvs.n 1ea2dc │ │ │ │ movs r0, r5 │ │ │ │ - udf #22 │ │ │ │ + ble.n 1ea1cc │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 1ea298 │ │ │ │ sub sp, #24 │ │ │ │ @@ -159065,25 +159067,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (1ea2ac ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #84] @ (1ea2b0 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3f2aa8 │ │ │ │ + bl 3f2a68 │ │ │ │ ldr r2, [pc, #64] @ (1ea2b4 ) │ │ │ │ ldr r3, [pc, #44] @ (1ea2a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159093,23 +159095,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - ldr r6, [r5, r6] │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ movs r5, r6 │ │ │ │ movs r4, #206 @ 0xce │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #4 │ │ │ │ + asrs r0, r4, #3 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r7, #13 │ │ │ │ + lsrs r6, r0, #13 │ │ │ │ movs r0, r5 │ │ │ │ movs r4, #168 @ 0xa8 │ │ │ │ movs r3, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ movs r3, r7 │ │ │ │ @@ -159133,25 +159135,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 42d1ec │ │ │ │ + bl 42d1ac │ │ │ │ ldr r2, [pc, #60] @ (1ea358 ) │ │ │ │ ldr r3, [pc, #44] @ (1ea34c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159162,23 +159164,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ movs r5, r6 │ │ │ │ movs r4, #34 @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #1 │ │ │ │ + asrs r2, r7, #32 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r2, #11 │ │ │ │ + lsrs r2, r3, #10 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, #230 @ 0xe6 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -159198,23 +159200,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ vldr d7, [pc, #68] @ 1ea3f0 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d1ec │ │ │ │ + bl 42d1ac │ │ │ │ cbz r0, 1ea3c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (1ea40c ) │ │ │ │ ldr r3, [pc, #56] @ (1ea400 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -159229,23 +159231,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r2, [r4, r1] │ │ │ │ + ldr r2, [r5, r0] │ │ │ │ movs r5, r6 │ │ │ │ movs r3, #126 @ 0x7e │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #31 │ │ │ │ + lsrs r6, r2, #30 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r5, #8 │ │ │ │ + lsrs r6, r6, #7 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -159265,30 +159267,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3ed708 │ │ │ │ + bl 3ed6c8 │ │ │ │ cbz r0, 1ea47e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 188204 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3ed39c │ │ │ │ + bl 3ed35c │ │ │ │ ldr r2, [pc, #60] @ (1ea4bc ) │ │ │ │ ldr r3, [pc, #44] @ (1ea4b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159299,23 +159301,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r6, [r5, r6] │ │ │ │ + ldrsb r6, [r6, r5] │ │ │ │ movs r5, r6 │ │ │ │ movs r2, #206 @ 0xce │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #28 │ │ │ │ + lsrs r2, r4, #27 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r7, #5 │ │ │ │ + lsrs r4, r0, #5 │ │ │ │ movs r0, r5 │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -159325,24 +159327,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1ea500 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - ldrsb r6, [r7, r3] │ │ │ │ + ldrsb r6, [r0, r3] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ + lsrs r4, r5, #2 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r7, #25 │ │ │ │ + lsrs r2, r0, #25 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1ea53c │ │ │ │ sub sp, #12 │ │ │ │ @@ -159350,24 +159352,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1ea544 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - ldrsb r2, [r7, r2] │ │ │ │ + ldrsb r2, [r0, r2] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r4, #2 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r6, #24 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1ea580 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159375,24 +159377,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1ea588 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - ldrsb r6, [r6, r1] │ │ │ │ + ldrsb r6, [r7, r0] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r4, r3, #1 │ │ │ │ + lsrs r4, r4, #32 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r6, #23 │ │ │ │ + lsrs r2, r7, #22 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1ea5c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159400,24 +159402,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1ea5cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - ldrsb r2, [r6, r0] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r3, #32 │ │ │ │ + lsls r0, r4, #31 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r5, #22 │ │ │ │ + lsrs r6, r6, #21 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1ea608 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159425,24 +159427,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (1ea610 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - strb r6, [r5, r7] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r2, #31 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r5, #21 │ │ │ │ + lsrs r2, r6, #20 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1ea650 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159450,25 +159452,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1ea658 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ nop │ │ │ │ - strb r2, [r5, r6] │ │ │ │ + strb r2, [r6, r5] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r2, #30 │ │ │ │ + lsls r0, r3, #29 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r4, #20 │ │ │ │ + lsrs r6, r5, #19 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1ea698 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159476,25 +159478,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1ea6a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ nop │ │ │ │ - strb r2, [r4, r5] │ │ │ │ + strb r2, [r5, r4] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r1, #29 │ │ │ │ + lsls r0, r2, #28 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + lsrs r6, r4, #18 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1ea6e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159502,25 +159504,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1ea6e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ nop │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r4, r3] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r0, #28 │ │ │ │ + lsls r0, r1, #27 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r2, #18 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 1ea728 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159528,25 +159530,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (1ea730 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ nop │ │ │ │ - strb r2, [r2, r3] │ │ │ │ + strb r2, [r3, r2] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r7, #26 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r1, #17 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1ea774 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159554,26 +159556,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (1ea77c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ nop │ │ │ │ - strb r2, [r1, r2] │ │ │ │ + strb r2, [r2, r1] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r6, #25 │ │ │ │ + lsls r0, r7, #24 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r0, #16 │ │ │ │ + lsrs r6, r1, #15 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 1ea824 │ │ │ │ sub sp, #20 │ │ │ │ @@ -159591,28 +159593,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3f2d3c │ │ │ │ + bl 3f2cfc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 1ea80c │ │ │ │ cbz r1, 1ea7e8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 3ee374 │ │ │ │ + bl 3ee334 │ │ │ │ ldr r2, [pc, #76] @ (1ea838 ) │ │ │ │ ldr r3, [pc, #64] @ (1ea82c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159627,26 +159629,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 187b5c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ea7e8 │ │ │ │ - bl 3ee374 │ │ │ │ + bl 3ee334 │ │ │ │ b.n 1ea7e8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - strb r6, [r7, r0] │ │ │ │ + strb r6, [r0, r0] │ │ │ │ movs r5, r6 │ │ │ │ subs r6, r3, #5 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #14 │ │ │ │ + lsrs r0, r6, #13 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r1, #24 │ │ │ │ + lsls r4, r2, #23 │ │ │ │ movs r0, r5 │ │ │ │ subs r0, r3, #4 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -159666,15 +159668,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (1ea920 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -159701,15 +159703,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (1ea924 ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3f2f34 │ │ │ │ + bl 3f2ef4 │ │ │ │ ldr r2, [pc, #68] @ (1ea928 ) │ │ │ │ ldr r3, [pc, #44] @ (1ea914 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -159720,23 +159722,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r0, r6] │ │ │ │ + strh r2, [r1, r5] │ │ │ │ movs r5, r6 │ │ │ │ subs r2, r4, #2 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #11 │ │ │ │ + lsrs r4, r6, #10 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r2, #21 │ │ │ │ + lsls r2, r3, #20 │ │ │ │ movs r0, r5 │ │ │ │ subs r6, r6, #1 │ │ │ │ movs r3, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r3, #0 │ │ │ │ movs r3, r7 │ │ │ │ @@ -159762,15 +159764,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 183830 │ │ │ │ @@ -159786,17 +159788,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 1ea97a │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 3ed708 │ │ │ │ + bl 3ed6c8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3ed39c │ │ │ │ + bl 3ed35c │ │ │ │ ldr r2, [pc, #64] @ (1ea9f8 ) │ │ │ │ ldr r3, [pc, #52] @ (1ea9f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -159807,23 +159809,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - strh r4, [r2, r2] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ movs r5, r6 │ │ │ │ adds r6, r6, #6 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r0, #8 │ │ │ │ + lsrs r6, r1, #7 │ │ │ │ movs r0, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #17 │ │ │ │ + lsls r4, r6, #16 │ │ │ │ movs r0, r5 │ │ │ │ adds r2, r1, #5 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -159833,33 +159835,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (1eaa54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 1eaa3a │ │ │ │ - bl 2fb974 │ │ │ │ + bl 2fb934 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r0, r7] │ │ │ │ + str r2, [r1, r6] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r5, #14 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r0, #4 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1eaaa8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159868,34 +159870,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1eaab0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [r4, r5] │ │ │ │ + str r6, [r5, r4] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r1, #13 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r4, #3 │ │ │ │ + lsrs r2, r5, #2 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1eab04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159904,34 +159906,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1eab0c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [r1, r4] │ │ │ │ + str r2, [r2, r3] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r6, #11 │ │ │ │ + lsls r0, r7, #10 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r0, #2 │ │ │ │ + lsrs r6, r1, #1 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1eab60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -159940,34 +159942,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1eab68 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [r5, r2] │ │ │ │ + str r6, [r6, r1] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r2, #10 │ │ │ │ + lsls r4, r3, #9 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r5, #32 │ │ │ │ + lsls r2, r6, #31 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 1eabbc │ │ │ │ sub sp, #12 │ │ │ │ @@ -159976,34 +159978,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1eabc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [r2, r1] │ │ │ │ + str r2, [r3, r0] │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r7, #8 │ │ │ │ + lsls r0, r0, #8 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r1, #31 │ │ │ │ + lsls r6, r2, #30 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1eac1c │ │ │ │ sub sp, #12 │ │ │ │ @@ -160012,34 +160014,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (1eac24 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r7, [pc, #984] @ (1eaff8 ) │ │ │ │ + ldr r7, [pc, #760] @ (1eaf18 ) │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r3, #7 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r6, #29 │ │ │ │ + lsls r2, r7, #28 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1eac7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -160048,34 +160050,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (1eac84 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r7, [pc, #600] @ (1eaed8 ) │ │ │ │ + ldr r7, [pc, #376] @ (1eadf8 ) │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r7, #5 │ │ │ │ + lsls r4, r0, #5 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r2, #28 │ │ │ │ + lsls r2, r3, #27 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1eacdc │ │ │ │ sub sp, #12 │ │ │ │ @@ -160084,34 +160086,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (1eace4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r7, [pc, #216] @ (1eadb8 ) │ │ │ │ + ldr r6, [pc, #1016] @ (1eb0d8 ) │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r4, #3 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r6, #26 │ │ │ │ + lsls r2, r7, #25 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 1ead3c │ │ │ │ sub sp, #12 │ │ │ │ @@ -160120,34 +160122,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (1ead44 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [pc, #856] @ (1eb098 ) │ │ │ │ + ldr r6, [pc, #632] @ (1eafb8 ) │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r7, #2 │ │ │ │ + lsls r4, r0, #2 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r2, #25 │ │ │ │ + lsls r2, r3, #24 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 1eada4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -160157,15 +160159,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (1eada8 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (1eadac ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 21327c │ │ │ │ cbz r0, 1ead90 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 181788 │ │ │ │ @@ -160176,19 +160178,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r6, [pc, #480] @ (1eaf88 ) │ │ │ │ + ldr r6, [pc, #256] @ (1eaea8 ) │ │ │ │ movs r5, r6 │ │ │ │ - lsls r0, r6, #23 │ │ │ │ + lsls r0, r7, #22 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + movs r4, r3 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (1eae3c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -160196,15 +160198,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (1eae44 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 181788 │ │ │ │ @@ -160228,18 +160230,18 @@ │ │ │ │ blx 181788 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181784 │ │ │ │ - ldr r6, [pc, #64] @ (1eae80 ) │ │ │ │ + ldr r5, [pc, #864] @ (1eb1a0 ) │ │ │ │ movs r5, r6 │ │ │ │ - vaddl.u q8, d10, d23 │ │ │ │ - lsls r6, r1, #22 │ │ │ │ + vaddl.u8 q8, d2, d23 │ │ │ │ + lsls r6, r2, #21 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (1eaef0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -160249,15 +160251,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (1eaef8 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #132] @ (1eaefc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cbz r0, 1eaebe │ │ │ │ ldr r1, [pc, #124] @ (1eaf00 ) │ │ │ │ @@ -160287,35 +160289,35 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (1eaf08 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r5, [pc, #480] @ (1eb0d4 ) │ │ │ │ + ldr r5, [pc, #256] @ (1eaff4 ) │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r6, #19 │ │ │ │ + lsls r4, r7, #18 │ │ │ │ movs r0, r5 │ │ │ │ - vhadd.u16 d16, d8, d23 │ │ │ │ - @ instruction: 0xb7fa │ │ │ │ + vhadd.u32 d0, d0, d23 │ │ │ │ + @ instruction: 0xb7c2 │ │ │ │ movs r3, r5 │ │ │ │ - bcs.n 1eafa8 │ │ │ │ + bcs.n 1eaf38 │ │ │ │ movs r0, r5 │ │ │ │ - bne.n 1eafc0 │ │ │ │ + bne.n 1eaf50 │ │ │ │ movs r0, r5 │ │ │ │ - beq.n 1eae28 │ │ │ │ + beq.n 1eafb8 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 1eaff4 │ │ │ │ @@ -160345,35 +160347,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3f2aa8 │ │ │ │ + bl 3f2a68 │ │ │ │ cbz r0, 1eafbe │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 1eafa0 │ │ │ │ mov r1, r4 │ │ │ │ bl 224be8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 1eaf9e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3ee338 │ │ │ │ + bl 3ee2f8 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 1eafc6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 1eafb2 │ │ │ │ mov r1, r4 │ │ │ │ bl 224be8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -160381,15 +160383,15 @@ │ │ │ │ bne.n 1eaf8e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e9a8c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 18205c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #72] @ (1eb010 ) │ │ │ │ ldr r3, [pc, #44] @ (1eaff8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -160409,18 +160411,18 @@ │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #31 │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 6, cr0, cr8, cr7, {1} │ │ │ │ - ldr r4, [pc, #504] @ (1eb204 ) │ │ │ │ + cdp2 0, 3, cr0, cr0, cr7, {1} │ │ │ │ + ldr r4, [pc, #280] @ (1eb124 ) │ │ │ │ movs r5, r6 │ │ │ │ - lsls r4, r7, #15 │ │ │ │ + lsls r4, r0, #15 │ │ │ │ movs r0, r5 │ │ │ │ asrs r2, r7, #28 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -160440,15 +160442,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (1eb16c ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -160513,15 +160515,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (1eb170 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3f2d3c │ │ │ │ + bl 3f2cfc │ │ │ │ ldr r2, [pc, #64] @ (1eb174 ) │ │ │ │ ldr r3, [pc, #44] @ (1eb160 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -160531,23 +160533,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #680] @ (1eb404 ) │ │ │ │ + ldr r3, [pc, #456] @ (1eb324 ) │ │ │ │ movs r5, r6 │ │ │ │ asrs r2, r1, #27 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #12 │ │ │ │ + lsls r4, r3, #11 │ │ │ │ movs r0, r5 │ │ │ │ - ldc2l 0, cr0, [sl, #-156]! @ 0xffffff64 │ │ │ │ + stc2l 0, cr0, [r2, #-156] @ 0xffffff64 │ │ │ │ asrs r4, r3, #26 │ │ │ │ movs r3, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #23 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -160570,24 +160572,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 183830 │ │ │ │ movs r3, #0 │ │ │ │ @@ -160609,36 +160611,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (1eb334 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc660 │ │ │ │ + bl 2fc620 │ │ │ │ ldr r2, [pc, #276] @ (1eb338 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcc18 │ │ │ │ + bl 2fcbd8 │ │ │ │ ldr r1, [pc, #268] @ (1eb33c ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (1eb340 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (1eb344 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2fc660 │ │ │ │ + bl 2fc620 │ │ │ │ ldr r2, [pc, #252] @ (1eb348 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcc18 │ │ │ │ + bl 2fcbd8 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -160683,70 +160685,70 @@ │ │ │ │ ldr r2, [pc, #132] @ (1eb358 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc660 │ │ │ │ + bl 2fc620 │ │ │ │ ldr r2, [pc, #116] @ (1eb35c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (1eb360 ) │ │ │ │ - bl 2fcc18 │ │ │ │ + bl 2fcbd8 │ │ │ │ ldr r3, [pc, #108] @ (1eb364 ) │ │ │ │ ldr r2, [pc, #112] @ (1eb368 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fc578 │ │ │ │ + bl 2fc538 │ │ │ │ ldr r2, [pc, #100] @ (1eb36c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcc18 │ │ │ │ + bl 2fcbd8 │ │ │ │ b.n 1eb1f6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ asrs r6, r6, #21 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #7 │ │ │ │ + lsls r6, r1, #6 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [pc, #248] @ (1eb420 ) │ │ │ │ + ldr r2, [pc, #24] @ (1eb340 ) │ │ │ │ movs r5, r6 │ │ │ │ - stc2 0, cr0, [r8], #-156 @ 0xffffff64 │ │ │ │ - ldmia r6, {r2, r4, r6, r7} │ │ │ │ + @ instruction: 0xfbf00027 │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - ldmia r6, {r2, r6, r7} │ │ │ │ + ldmia r6!, {r2, r3, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r7!, {r2} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r4, #17 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r5!, {r3, r7} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 1eaf60 │ │ │ │ - ldmia r5, {r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r5, {r5, r7} │ │ │ │ + ldmia r5, {r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl ffe1f36a <__bss_end__@@Base+0xff78d53e> │ │ │ │ - ldmia r5, {r5, r7} │ │ │ │ + ldmia r5, {r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (1eb598 ) │ │ │ │ @@ -160780,30 +160782,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 3f2f34 │ │ │ │ + bl 3f2ef4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eb48c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1eb4be │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -160849,19 +160851,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 3ee3b0 │ │ │ │ + bl 3ee370 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #296] @ (1eb5c0 ) │ │ │ │ ldr r3, [pc, #260] @ (1eb59c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -160900,15 +160902,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (1eb5cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1eb488 │ │ │ │ vldr d7, [pc, #128] @ 1eb590 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (1eb5d0 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (1eb5d4 ) │ │ │ │ @@ -160917,15 +160919,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1eb488 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (1eb5dc ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (1eb5e0 ) │ │ │ │ @@ -160934,15 +160936,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (1eb5e4 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1eb488 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (1eb5e8 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (1eb5ec ) │ │ │ │ @@ -160951,15 +160953,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (1eb5f0 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 1eb488 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -160967,49 +160969,49 @@ │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r6, #13 │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #192] @ (1eb66c ) │ │ │ │ + blx pc │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xfa080027 │ │ │ │ - vaddl.u16 q0, d10, d23 │ │ │ │ - bx ip │ │ │ │ + ldr??.w r0, [r0, #39] @ 0x27 │ │ │ │ + vhadd.u32 d16, d2, d23 │ │ │ │ + bx r5 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2!, {r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r5, #9 │ │ │ │ movs r3, r7 │ │ │ │ - mov r8, ip │ │ │ │ + mov r8, r5 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2!, {r5, r6} │ │ │ │ + ldmia r2!, {r3, r5} │ │ │ │ movs r0, r5 │ │ │ │ - mov sl, r7 │ │ │ │ + mov sl, r0 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4, {r1, r4, r5, r6} │ │ │ │ + ldmia r4, {r1, r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2, {r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r2} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2, {r2, r4} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - mov r8, r1 │ │ │ │ + mov r0, sl │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - mov r0, ip │ │ │ │ + mov r0, r5 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001eb5f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161038,25 +161040,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (1eb6a4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1eb694 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92bc │ │ │ │ - bl 2f92e0 │ │ │ │ + bl 2f927c │ │ │ │ + bl 2f92a0 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 1eb694 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f8e78 │ │ │ │ + bl 2f8e38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -161071,31 +161073,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r0, pc, #712 @ (adr r0, 1eb970 ) │ │ │ │ + add r0, pc, #488 @ (adr r0, 1eb890 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001eb6a8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f92e0 │ │ │ │ + bl 2f92a0 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 1eb6f6 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f8e78 │ │ │ │ + bl 2f8e38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -161120,24 +161122,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (1eb7f0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #208] @ (1eb7f4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (1eb7f8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -161163,15 +161165,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 1836a0 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 1eb7a0 │ │ │ │ - bl 2fba30 │ │ │ │ + bl 2fb9f0 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 183830 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -161195,39 +161197,39 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add ip, r6 │ │ │ │ + add r4, pc │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf69a0027 │ │ │ │ - stc2 0, cr0, [lr], #-156 @ 0xffffff64 │ │ │ │ + @ instruction: 0xf6620027 │ │ │ │ + @ instruction: 0xfbf60027 │ │ │ │ │ │ │ │ 001eb7fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (1ebbdc ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #964] @ (1ebbe0 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (1ebbe4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ebb66 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -161404,15 +161406,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (1ebbf0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161423,27 +161425,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (1ebbfc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1eba18 │ │ │ │ ldr r3, [pc, #392] @ (1ebc00 ) │ │ │ │ ldr r2, [pc, #392] @ (1ebc04 ) │ │ │ │ ldr r1, [pc, #396] @ (1ebc08 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161454,15 +161456,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (1ebc14 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161473,15 +161475,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161492,15 +161494,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161511,15 +161513,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161528,118 +161530,118 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (1ebc40 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1eba18 │ │ │ │ ldr r3, [pc, #192] @ (1ebc44 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (1ebc48 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (1ebc4c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1eba18 │ │ │ │ ldr r3, [pc, #172] @ (1ebc50 ) │ │ │ │ ldr r2, [pc, #172] @ (1ebc54 ) │ │ │ │ ldr r1, [pc, #176] @ (1ebc58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1eba18 │ │ │ │ ldr r1, [pc, #148] @ (1ebc5c ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (1ebc60 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bics r4, r7 │ │ │ │ + bics r4, r0 │ │ │ │ movs r5, r6 │ │ │ │ - sub.w r0, r2, #10944512 @ 0xa70000 │ │ │ │ - @ instruction: 0xfb340027 │ │ │ │ - sbcs r4, r4 │ │ │ │ + sbc.w r0, sl, #10944512 @ 0xa70000 │ │ │ │ + @ instruction: 0xfafc0027 │ │ │ │ + adcs r4, r5 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r5!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - adcs r2, r6 │ │ │ │ + asrs r2, r7 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r2, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - adcs r4, r3 │ │ │ │ + asrs r4, r4 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r5 │ │ │ │ + lsrs r0, r6 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r2, r3, r7} │ │ │ │ + ldmia r0!, {r2, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r7 │ │ │ │ + lsrs r4, r0 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r6} │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r1 │ │ │ │ + lsls r4, r2 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r3, r5, r6} │ │ │ │ + ldmia r0!, {r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r6} │ │ │ │ + stmia r4!, {r1, r2, r4} │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r3 │ │ │ │ + eors r4, r4 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r2, r4, r6} │ │ │ │ + ldmia r0!, {r2, r3, r4} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r4} │ │ │ │ + stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - eors r4, r1 │ │ │ │ + ands r4, r2 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r2, r3, r6, r7} │ │ │ │ + stmia r3!, {r2, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ands r0, r6 │ │ │ │ + subs r7, #248 @ 0xf8 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r1, r3, r6} │ │ │ │ + ldmia r0!, {r1, r4} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r7!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ebc64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161648,28 +161650,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (1ebca0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (1ebca4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r2, [pc, #28] @ (1ebca8 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fcd68 │ │ │ │ + b.w 2fcd28 │ │ │ │ nop │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r3, #10] │ │ │ │ movs r0, r5 │ │ │ │ bl 2b3ca2 │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - stmia r7!, {r1, r2, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ebcac : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -161713,22 +161715,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fb974 │ │ │ │ + bl 2fb934 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (1ebd24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ - stmia r7!, {r3, r6} │ │ │ │ + stmia r7!, {r4} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ebd28 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 1ebd32 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 1ebd3c │ │ │ │ @@ -161744,25 +161746,25 @@ │ │ │ │ 001ebd44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #80] @ 1ebdac │ │ │ │ ldr r2, [pc, #80] @ (1ebdb0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (1ebdb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 1ebd86 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -161776,18 +161778,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 1ebd94 │ │ │ │ nop │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + subs r6, #60 @ 0x3c │ │ │ │ movs r5, r6 │ │ │ │ - orrs.w r0, sl, #39 @ 0x27 │ │ │ │ - @ instruction: 0xf5f00027 │ │ │ │ + bic.w r0, r2, #39 @ 0x27 │ │ │ │ + subs.w r0, r8, #10944512 @ 0xa70000 │ │ │ │ │ │ │ │ 001ebdb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, #228 @ 0xe4 │ │ │ │ @@ -161811,23 +161813,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r2, [pc, #2132] @ 1ec664 │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 1ec668 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 2933a0 │ │ │ │ ldr.w r3, [pc, #2108] @ 1ec66c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 1ebe46 │ │ │ │ @@ -161840,15 +161842,15 @@ │ │ │ │ beq.w 1ebffc │ │ │ │ ldr.w r3, [pc, #2080] @ 1ec670 │ │ │ │ ldr.w r1, [pc, #2080] @ 1ec674 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 2fb0c4 │ │ │ │ + bl 2fb084 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 1ec07c │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 1ebe84 │ │ │ │ mov r0, r4 │ │ │ │ bl 1edc28 │ │ │ │ @@ -161859,29 +161861,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ec044 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ebf38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r3, [pc, #2012] @ 1ec678 │ │ │ │ ldr.w r2, [pc, #2012] @ 1ec67c │ │ │ │ ldr.w r1, [pc, #2012] @ 1ec680 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 2f92e0 │ │ │ │ + bl 2f92a0 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1ec340 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1ec628 │ │ │ │ @@ -161889,15 +161891,15 @@ │ │ │ │ cbz r6, 1ebee8 │ │ │ │ b.n 1ec63c │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1ec4ba │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f8e78 │ │ │ │ + bl 2f8e38 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ebede │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ec4ba │ │ │ │ ldr.w r5, [pc, #1924] @ 1ec684 │ │ │ │ @@ -161906,74 +161908,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 1ec68c │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ec614 │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 1ebf38 │ │ │ │ ldr.w r0, [pc, #1892] @ 1ec690 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 1ebf8e │ │ │ │ ldr.w r0, [pc, #1876] @ 1ec694 │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 1ec698 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 1ec69c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 1ec6a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r1, [pc, #1856] @ 1ec6a4 │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 1ec6a8 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c78 │ │ │ │ + bl 2f8c38 │ │ │ │ ldr.w r1, [pc, #1840] @ 1ec6ac │ │ │ │ ldr.w r0, [pc, #1840] @ 1ec6b0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c78 │ │ │ │ + bl 2f8c38 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r1, [pc, #1820] @ 1ec6b4 │ │ │ │ ldr.w r2, [pc, #1820] @ 1ec6b8 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 1ec6bc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ bl 1b5388 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 2f5b34 │ │ │ │ + bl 2f5af4 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr.w r2, [pc, #1776] @ 1ec6c0 │ │ │ │ ldr.w r3, [pc, #1668] @ 1ec658 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -161992,17 +161994,17 @@ │ │ │ │ beq.w 1ebe6c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ebe6c │ │ │ │ bl 1ecef0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1ebe6c │ │ │ │ - bl 2fbf54 │ │ │ │ + bl 2fbf14 │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 2fa09c │ │ │ │ + bl 2fa05c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1ec552 │ │ │ │ ldr.w r3, [pc, #1688] @ 1ec6c4 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -162022,45 +162024,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 1ec6cc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 1ebfcc │ │ │ │ ldr.w r3, [pc, #1616] @ 1ec6d0 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 1ec6d4 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 1ec6d8 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ec072 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 1ec6dc │ │ │ │ blx 181b90 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r2, [pc, #1580] @ 1ec6e0 │ │ │ │ ldr.w r1, [pc, #1580] @ 1ec6e4 │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -162216,25 +162218,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 181354 │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ebe84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r3, [pc, #1144] @ 1ec70c │ │ │ │ ldr.w r2, [pc, #1144] @ 1ec710 │ │ │ │ ldr.w r1, [pc, #1144] @ 1ec714 │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 1ec708 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -162300,33 +162302,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 1ec424 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 2f8e78 │ │ │ │ + bl 2f8e38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ec356 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 18220c │ │ │ │ b.n 1ebefe │ │ │ │ ldr r1, [pc, #920] @ (1ec718 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 181e10 │ │ │ │ b.n 1ec19e │ │ │ │ ldr r0, [pc, #912] @ (1ec71c ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ ldr r0, [pc, #904] @ (1ec720 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 1ec278 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 1ec262 │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -162343,15 +162345,15 @@ │ │ │ │ beq.n 1ec3c0 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1ec3b8 │ │ │ │ ldr r0, [pc, #840] @ (1ec724 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r1, [pc, #828] @ (1ec728 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 181e10 │ │ │ │ b.n 1ec224 │ │ │ │ @@ -162384,19 +162386,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [pc, #760] @ (1ec748 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 1ec4aa │ │ │ │ ldr r7, [pc, #748] @ (1ec74c ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 1ec750 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 1ec754 │ │ │ │ @@ -162414,15 +162416,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 1ec474 │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -162440,23 +162442,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1ec582 │ │ │ │ ldr r1, [pc, #628] @ (1ec764 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1ec540 │ │ │ │ ldr.w r9, [pc, #616] @ 1ec768 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (1ec76c ) │ │ │ │ ldr.w sl, [pc, #616] @ 1ec770 │ │ │ │ @@ -162470,26 +162472,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ec510 │ │ │ │ ldr r1, [pc, #560] @ (1ec774 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ mov r0, fp │ │ │ │ blx 181788 │ │ │ │ b.n 1ec072 │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (1ec778 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -162497,29 +162499,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (1ec780 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [pc, #528] @ (1ec784 ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ b.n 1ec072 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 187798 │ │ │ │ ldr r1, [pc, #508] @ (1ec788 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ b.n 1ec54a │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -162540,23 +162542,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 1ec32a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (1ec790 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r1, [pc, #400] @ (1ec794 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (1ec798 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -162587,187 +162589,187 @@ │ │ │ │ movs r3, r7 │ │ │ │ lsrs r2, r4, #4 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #232 @ 0xe8 │ │ │ │ + subs r5, #176 @ 0xb0 │ │ │ │ movs r5, r6 │ │ │ │ - vaddl.s32 q0, d10, d23 │ │ │ │ - @ instruction: 0xf53e0027 │ │ │ │ + vhadd.s d16, d2, d23 │ │ │ │ + add.w r0, r6, #10944512 @ 0xa70000 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #86 @ 0x56 │ │ │ │ + subs r7, #30 │ │ │ │ movs r2, r5 │ │ │ │ - subs r5, #50 @ 0x32 │ │ │ │ + subs r4, #250 @ 0xfa │ │ │ │ movs r5, r6 │ │ │ │ - vhadd.s16 d0, d12, d23 │ │ │ │ - @ instruction: 0xf4b00027 │ │ │ │ - subs r4, #204 @ 0xcc │ │ │ │ + cdp 0, 14, cr0, cr4, cr7, {1} │ │ │ │ + orns r0, r8, #10944512 @ 0xa70000 │ │ │ │ + subs r4, #148 @ 0x94 │ │ │ │ movs r5, r6 │ │ │ │ - cdp 0, 12, cr0, cr10, cr7, {1} │ │ │ │ - add r7, pc, #376 @ (adr r7, 1ec808 ) │ │ │ │ + cdp 0, 9, cr0, cr2, cr7, {1} │ │ │ │ + add r7, pc, #152 @ (adr r7, 1ec728 ) │ │ │ │ movs r3, r5 │ │ │ │ - ldmia r1, {r1, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r7} │ │ │ │ movs r0, r5 │ │ │ │ - subs r4, #140 @ 0x8c │ │ │ │ + subs r4, #84 @ 0x54 │ │ │ │ movs r5, r6 │ │ │ │ - cdp 0, 7, cr0, cr6, cr7, {1} │ │ │ │ - and.w r0, sl, #10944512 @ 0xa70000 │ │ │ │ - str r3, [sp, #912] @ 0x390 │ │ │ │ + cdp 0, 3, cr0, cr14, cr7, {1} │ │ │ │ + @ instruction: 0xf3d20027 │ │ │ │ + str r3, [sp, #688] @ 0x2b0 │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r3, r5, r7} │ │ │ │ + ldmia r1!, {r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r2, r4, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r1!, {r2, r7} │ │ │ │ movs r0, r5 │ │ │ │ - subs r4, #54 @ 0x36 │ │ │ │ + subs r3, #254 @ 0xfe │ │ │ │ movs r5, r6 │ │ │ │ - ite lt │ │ │ │ - movlt r0, r5 │ │ │ │ - strge r2, [sp, #888] @ 0x378 │ │ │ │ + itt vc │ │ │ │ + movvc r0, r5 │ │ │ │ + strvc r2, [sp, #664] @ 0x298 │ │ │ │ movs r3, r5 │ │ │ │ lsls r0, r6, #28 │ │ │ │ movs r3, r7 │ │ │ │ subs r6, r6, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r4, r5} │ │ │ │ + stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x00f8 │ │ │ │ + bkpt 0x00c0 │ │ │ │ movs r0, r5 │ │ │ │ - subs r3, #74 @ 0x4a │ │ │ │ + subs r3, #18 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r2, r3, r5} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x00cc │ │ │ │ + bkpt 0x0094 │ │ │ │ movs r0, r5 │ │ │ │ - subs r3, #44 @ 0x2c │ │ │ │ + subs r2, #244 @ 0xf4 │ │ │ │ movs r5, r6 │ │ │ │ - stc 0, cr0, [r6, #-156] @ 0xffffff64 │ │ │ │ - @ instruction: 0xf29a0027 │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stcl 0, cr0, [lr], {39} @ 0x27 │ │ │ │ + @ instruction: 0xf2620027 │ │ │ │ + stmia r5!, {r1, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r3, r5, r6} │ │ │ │ + stmia r4!, {r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r4, r6} │ │ │ │ + stmia r4!, {r3, r4} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r3} │ │ │ │ movs r0, r5 │ │ │ │ - bvc.n 1ec6f8 │ │ │ │ + bvc.n 1ec688 │ │ │ │ movs r3, r5 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #60 @ 0x3c │ │ │ │ + subs r1, #4 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xeb240027 │ │ │ │ - @ instruction: 0xf0ba0027 │ │ │ │ - stmia r2!, {r1, r3, r4, r7} │ │ │ │ + @ instruction: 0xeaec0027 │ │ │ │ + eor.w r0, r2, #39 @ 0x27 │ │ │ │ + stmia r2!, {r1, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + stmia r3!, {r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r2, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r3, r4, r7} │ │ │ │ + stmia r0!, {r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r2, r3, r7} │ │ │ │ + stmia r0!, {r2, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - adds r7, #164 @ 0xa4 │ │ │ │ + adds r7, #108 @ 0x6c │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r5, r6} │ │ │ │ - movs r0, r5 │ │ │ │ - cbnz r4, 1ec790 │ │ │ │ + stmia r4!, {r1, r3, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r7} │ │ │ │ + revsh r4, r5 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r3, r6} │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #56 @ 0x38 │ │ │ │ - movs r0, r6 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + itee al │ │ │ │ + moval r0, r5 │ │ │ │ + add r7, sp, #856 @ 0x358 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r4, [r1, #4] │ │ │ │ movs r3, r5 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r6, #214 @ 0xd6 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r3!, {r4, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - hlt 0x000a │ │ │ │ + rev16 r2, r2 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - bpl.n 1ec7e0 │ │ │ │ + bpl.n 1ec770 │ │ │ │ movs r3, r5 │ │ │ │ - itt hi │ │ │ │ - movhi r0, r5 │ │ │ │ - strhi r6, [r4, #124] @ 0x7c │ │ │ │ + ite mi │ │ │ │ + movmi r0, r5 │ │ │ │ + strpl r6, [r5, #120] @ 0x78 │ │ │ │ movs r3, r5 │ │ │ │ - add r7, sp, #224 @ 0xe0 │ │ │ │ + add r7, sp, #0 │ │ │ │ movs r0, r6 │ │ │ │ - adds r6, #122 @ 0x7a │ │ │ │ + adds r6, #66 @ 0x42 │ │ │ │ movs r5, r6 │ │ │ │ - itt ls │ │ │ │ - movls r0, r5 │ │ │ │ - cbnz r0, 1ec7c2 @ unpredictable │ │ │ │ + itt vs │ │ │ │ + movvs r0, r5 │ │ │ │ + cbnz r0, 1ec7b4 @ unpredictable │ │ │ │ movs r0, r5 │ │ │ │ - itet al │ │ │ │ - moval r0, r5 │ │ │ │ - stmia r3!, {r1, r2, r5} │ │ │ │ - moval r0, r5 │ │ │ │ - stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + itee lt │ │ │ │ + movlt r0, r5 │ │ │ │ + stmiage r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + movge r0, r5 │ │ │ │ + stmia r1!, {r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r2, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1ec7ac │ │ │ │ + cbnz r4, 1ec79e │ │ │ │ movs r0, r5 │ │ │ │ - itee al │ │ │ │ - moval r0, r5 │ │ │ │ - cbnz r0, 1ec7b0 @ unpredictable > │ │ │ │ - mov r0, r5 │ │ │ │ - stmia r2!, {r1, r2, r6, r7} │ │ │ │ + itet lt │ │ │ │ + movlt r0, r5 │ │ │ │ + cbnz r0, 1ec7a2 @ unpredictable │ │ │ │ + movlt r0, r5 │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1ec7b2 │ │ │ │ + @ instruction: 0xb8f4 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r3, r5} │ │ │ │ + stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r0, 1ec7b6 │ │ │ │ + @ instruction: 0xb8e0 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r2, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ec7b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (1ec7f4 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 4440c0 │ │ │ │ + bl 444080 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f5b1c │ │ │ │ + bl 2f5adc │ │ │ │ cbz r0, 1ec7e4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -162776,15 +162778,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ asrs r0, r4, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 001ec7f8 : │ │ │ │ - b.w 4440d8 │ │ │ │ + b.w 444098 │ │ │ │ │ │ │ │ 001ec7fc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (1ec8a0 ) │ │ │ │ @@ -162808,22 +162810,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 1f082c │ │ │ │ ldr r4, [pc, #108] @ (1ec8b0 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f5b34 │ │ │ │ + bl 2f5af4 │ │ │ │ add r4, pc │ │ │ │ - bl 2f5134 │ │ │ │ + bl 2f50f4 │ │ │ │ bl 1f17c4 │ │ │ │ bl 1f0a9c │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 1ec876 │ │ │ │ ldr r3, [pc, #64] @ (1ec8a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -162859,61 +162861,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (1ec928 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1ec902 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #80] @ (1ec92c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (1ec930 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 1ec922 │ │ │ │ ldr r1, [pc, #48] @ (1ec934 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95ac │ │ │ │ + bl 2f956c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1ec910 │ │ │ │ - ldrh r2, [r3, r1] │ │ │ │ + ldrh r2, [r4, r0] │ │ │ │ movs r0, r6 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #140 @ 0x8c │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r3, {r3, r6, r7} │ │ │ │ + ldmia r3!, {r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (1ec940 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldmia r3!, {r1, r5} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 001ec944 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -162926,24 +162928,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (1ec9d8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2fb3cc │ │ │ │ + bl 2fb38c │ │ │ │ ldr r1, [pc, #104] @ (1ec9dc ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95ac │ │ │ │ + bl 2f956c │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 1ec9b2 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #84] @ (1ec9e0 ) │ │ │ │ ldr r3, [pc, #72] @ (1ec9d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -162963,31 +162965,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (1ec9ec ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ec98a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [sl, #232]! @ 0xe8 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ldc2l 0, cr0, [r6, #-232]! @ 0xffffff18 │ │ │ │ - adds r3, #230 @ 0xe6 │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r3!, {r4} │ │ │ │ + ldmia r2!, {r3, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #4] @ (1ec9f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -162995,15 +162997,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (1eca68 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (1eca6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #72] @ (1eca70 ) │ │ │ │ ldr r2, [pc, #76] @ (1eca74 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (1eca78 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -163019,24 +163021,24 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r3, #178 @ 0xb2 │ │ │ │ + adds r3, #122 @ 0x7a │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1ed1c4 │ │ │ │ + b.n 1ed154 │ │ │ │ movs r7, r4 │ │ │ │ - ldmdb lr!, {r0, r1, r2, r5} │ │ │ │ - ldmia r2, {r2, r6, r7} │ │ │ │ + stmdb r6, {r0, r1, r2, r5} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #16] │ │ │ │ + strb r0, [r7, #15] │ │ │ │ movs r6, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -163059,25 +163061,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (1ecae0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #16] @ (1ecae4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ - ldmia r2, {r1, r2, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2, {r2, r3, r5} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -163091,24 +163093,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (1ecdcc ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #688] @ (1ecdd0 ) │ │ │ │ ldr r2, [pc, #688] @ (1ecdd4 ) │ │ │ │ ldr r1, [pc, #692] @ (1ecdd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1ecc0a │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -163170,45 +163172,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ecc2a │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ecd60 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 1ecb6e │ │ │ │ ldr r0, [pc, #488] @ (1ecde8 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 1ecc2a │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 1ecb48 │ │ │ │ ldr r3, [pc, #472] @ (1ecdec ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (1ecdf0 ) │ │ │ │ ldr r1, [pc, #476] @ (1ecdf4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #460] @ (1ecdf8 ) │ │ │ │ ldr r3, [pc, #412] @ (1ecdcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -163242,36 +163244,36 @@ │ │ │ │ bne.n 1ecd2a │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 1eccc6 │ │ │ │ ldr r6, [pc, #380] @ (1ece04 ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fbfec │ │ │ │ + bl 2fbfac │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ecd7a │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr r1, [pc, #364] @ (1ece08 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2fb0c4 │ │ │ │ + bl 2fb084 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (1ece0c ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (1ece10 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (1ece14 ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -163284,15 +163286,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 1ecc2a │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 1ecc2a │ │ │ │ ldr r3, [pc, #292] @ (1ece18 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (1ece1c ) │ │ │ │ ldr r1, [pc, #292] @ (1ece20 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -163310,15 +163312,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (1ece2c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ecc2a │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1ecd10 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -163332,132 +163334,133 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1ecc7e │ │ │ │ ldr r0, [pc, #220] @ (1ece34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 1ecc7e │ │ │ │ ldr r3, [pc, #212] @ (1ece38 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (1ece3c ) │ │ │ │ ldr r1, [pc, #216] @ (1ece40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ecc2a │ │ │ │ ldr r3, [pc, #200] @ (1ece44 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (1ece48 ) │ │ │ │ ldr r1, [pc, #200] @ (1ece4c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ecc2a │ │ │ │ ldr r3, [pc, #180] @ (1ece50 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (1ece54 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (1ece58 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [pc, #164] @ (1ece5c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ b.n 1ecc2a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [r0], {58} @ 0x3a │ │ │ │ @ instruction: 0xfbf8003a │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #180 @ 0xb4 │ │ │ │ + adds r2, #124 @ 0x7c │ │ │ │ movs r5, r6 │ │ │ │ - b.n 1ed314 │ │ │ │ + b.n 1ed2a4 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xe8320027 │ │ │ │ - adds r2, #14 │ │ │ │ + b.n 1ecdd0 │ │ │ │ + movs r7, r4 │ │ │ │ + adds r1, #214 @ 0xd6 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2, {r1, r2, r3, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - adds r1, #192 @ 0xc0 │ │ │ │ + adds r1, #136 @ 0x88 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1, {r1, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r3, r4, r7} │ │ │ │ + ldmia r1!, {r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xfad6003a │ │ │ │ asrs r6, r2, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r0, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #912 @ 0x390 │ │ │ │ + add r3, sp, #688 @ 0x2b0 │ │ │ │ movs r0, r5 │ │ │ │ - adds r1, #12 │ │ │ │ + adds r0, #212 @ 0xd4 │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ movs r0, r5 │ │ │ │ - adds r1, #34 @ 0x22 │ │ │ │ + adds r0, #234 @ 0xea │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r4, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r0, #166 @ 0xa6 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r3, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, #192 @ 0xc0 │ │ │ │ + adds r0, #136 @ 0x88 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1, {r1, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r0!, {r1, r2, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r4, r6} │ │ │ │ + ldmia r2, {r2, r3, r4} │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, #112 @ 0x70 │ │ │ │ + adds r0, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r0!, {r1, r2, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3} │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + adds r0, #30 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r2, {r2, r3, r5, r6} │ │ │ │ + ldmia r2, {r2, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r0!, {r3, r5} │ │ │ │ + stmia r7!, {r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, #54 @ 0x36 │ │ │ │ + cmp r7, #254 @ 0xfe │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1!, {r2, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r0!, {r3} │ │ │ │ + stmia r7!, {r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r1!, {r2, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -163612,15 +163615,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 1ed4b0 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed0aa │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1ed3b0 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1ed3f2 │ │ │ │ @@ -163652,29 +163655,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 1ed4bc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed0aa │ │ │ │ ldr.w r3, [pc, #1080] @ 1ed4c0 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 1ed4c4 │ │ │ │ ldr.w r1, [pc, #1076] @ 1ed4c8 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr.w r2, [pc, #1056] @ 1ed4cc │ │ │ │ ldr r3, [pc, #1012] @ (1ed4a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -163694,41 +163697,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (1ed4d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed0aa │ │ │ │ ldr r3, [pc, #996] @ (1ed4dc ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (1ed4e0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (1ed4e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed0aa │ │ │ │ ldr r3, [pc, #980] @ (1ed4e8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (1ed4ec ) │ │ │ │ ldr r1, [pc, #984] @ (1ed4f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed0aa │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -163806,15 +163809,15 @@ │ │ │ │ bcs.n 1ed1ac │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -163945,27 +163948,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (1ed4fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed0aa │ │ │ │ ldr r3, [pc, #332] @ (1ed500 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (1ed504 ) │ │ │ │ ldr r1, [pc, #336] @ (1ed508 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed0aa │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 1ed222 │ │ │ │ ldr r3, [pc, #308] @ (1ed50c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -163973,27 +163976,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (1ed514 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed0aa │ │ │ │ ldr r3, [pc, #292] @ (1ed518 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (1ed51c ) │ │ │ │ ldr r1, [pc, #292] @ (1ed520 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed0aa │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (1ed524 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (1ed528 ) │ │ │ │ @@ -164001,15 +164004,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (1ed52c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed0aa │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (1ed530 ) │ │ │ │ @@ -164023,15 +164026,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (1ed534 ) │ │ │ │ ldr r1, [pc, #224] @ (1ed538 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed0aa │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (1ed53c ) │ │ │ │ @@ -164045,99 +164048,99 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (1ed540 ) │ │ │ │ ldr r1, [pc, #184] @ (1ed544 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed0aa │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf7e4003a │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #224 @ 0xe0 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1!, {r4, r6} │ │ │ │ + ldmia r1!, {r3, r4} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r5!, {r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + cmp r5, #50 @ 0x32 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r1, r2} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r5!, {r3, r4, r5} │ │ │ │ + stmia r5!, {} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r5, #68 @ 0x44 │ │ │ │ + cmp r5, #12 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r1, r4, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xf654003a │ │ │ │ - cmp r4, #246 @ 0xf6 │ │ │ │ + cmp r4, #190 @ 0xbe │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r2, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r2, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #162 @ 0xa2 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r4, r5, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r4, #192 @ 0xc0 │ │ │ │ + cmp r4, #136 @ 0x88 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r2} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r2, r4, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r2, #56 @ 0x38 │ │ │ │ + cmp r2, #0 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r1, r2, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r4} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r2, r3} │ │ │ │ + stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r2, #32 │ │ │ │ + cmp r1, #232 @ 0xe8 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r6!, {r1, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r1, #190 @ 0xbe │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #222 @ 0xde │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r6!, {r2, r4, r5} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r1, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #188 @ 0xbc │ │ │ │ + cmp r1, #132 @ 0x84 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r6!, {r1, r3, r6} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r2, r3, r7} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #144 @ 0x90 │ │ │ │ + cmp r1, #88 @ 0x58 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r6!, {r2, r5, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r3, r4, r6} │ │ │ │ + stmia r1!, {r5} │ │ │ │ movs r0, r5 │ │ │ │ - cmp r1, #94 @ 0x5e │ │ │ │ + cmp r1, #38 @ 0x26 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r1, r2, r3} │ │ │ │ + stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r1, r2, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ed548 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -164246,15 +164249,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (1ed800 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -164267,15 +164270,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -164288,15 +164291,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -164309,15 +164312,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -164334,15 +164337,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed696 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (1ed834 ) │ │ │ │ ldr r4, [pc, #176] @ (1ed838 ) │ │ │ │ ldr r1, [pc, #176] @ (1ed83c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -164352,27 +164355,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed696 │ │ │ │ ldr r3, [pc, #144] @ (1ed840 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (1ed844 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (1ed848 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed696 │ │ │ │ ldr r3, [pc, #124] @ (1ed84c ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (1ed850 ) │ │ │ │ ldr r0, [pc, #124] @ (1ed854 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -164384,67 +164387,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (1ed85c ) │ │ │ │ ldr r0, [pc, #116] @ (1ed860 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - movs r7, #82 @ 0x52 │ │ │ │ - movs r5, r6 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ - movs r0, r5 │ │ │ │ - it cs │ │ │ │ - movcs r0, r5 │ │ │ │ - movs r7, #32 │ │ │ │ + movs r7, #26 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x00f6 │ │ │ │ + bkpt 0x00f0 │ │ │ │ movs r0, r5 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r1, r3, r4} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ bkpt 0x00be │ │ │ │ movs r0, r5 │ │ │ │ - movs r6, #178 @ 0xb2 │ │ │ │ + movs r6, #176 @ 0xb0 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r4, r7} │ │ │ │ + stmia r4!, {r1, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x0088 │ │ │ │ + bkpt 0x0086 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r5!, {r2, r3, r6, r7} │ │ │ │ + movs r6, #122 @ 0x7a │ │ │ │ + movs r5, r6 │ │ │ │ + stmia r5!, {r3, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x0052 │ │ │ │ + bkpt 0x0050 │ │ │ │ movs r0, r5 │ │ │ │ - movs r6, #112 @ 0x70 │ │ │ │ + stmia r5!, {r2, r4, r7} │ │ │ │ + movs r0, r5 │ │ │ │ + bkpt 0x001a │ │ │ │ + movs r0, r5 │ │ │ │ + movs r6, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r6, #22 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x0024 │ │ │ │ + pop {r2, r3, r5, r6, r7, pc} │ │ │ │ movs r0, r5 │ │ │ │ - movs r6, #30 │ │ │ │ + movs r5, #230 @ 0xe6 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r2, r6} │ │ │ │ + stmia r5!, {r2, r3} │ │ │ │ movs r0, r5 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + pop {r2, r3, r4, r5, r7, pc} │ │ │ │ movs r0, r5 │ │ │ │ - movs r6, #2 │ │ │ │ + movs r5, #202 @ 0xca │ │ │ │ movs r5, r6 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r2, r5, r7, pc} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r4, r5, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - movs r5, #236 @ 0xec │ │ │ │ + movs r5, #180 @ 0xb4 │ │ │ │ movs r5, r6 │ │ │ │ - pop {r1, r2, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r7, pc} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r1, r2, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ed864 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -164539,15 +164542,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (1eda8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -164556,26 +164559,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (1eda94 ) │ │ │ │ ldr r1, [pc, #260] @ (1eda98 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed97a │ │ │ │ ldr r3, [pc, #244] @ (1eda9c ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (1edaa0 ) │ │ │ │ ldr r1, [pc, #244] @ (1edaa4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed97a │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 1eda00 │ │ │ │ ldr.w ip, [pc, #224] @ 1edaa8 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (1edaac ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -164584,26 +164587,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed97a │ │ │ │ ldr r3, [pc, #204] @ (1edab8 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (1edabc ) │ │ │ │ ldr r1, [pc, #208] @ (1edac0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed97a │ │ │ │ ldr.w ip, [pc, #192] @ 1edac4 │ │ │ │ add ip, pc │ │ │ │ b.n 1ed9ca │ │ │ │ ldr r3, [pc, #188] @ (1edac8 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (1edacc ) │ │ │ │ @@ -164611,112 +164614,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed97a │ │ │ │ ldr r3, [pc, #172] @ (1edad4 ) │ │ │ │ ldr r4, [pc, #172] @ (1edad8 ) │ │ │ │ ldr r1, [pc, #176] @ (1edadc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed97a │ │ │ │ ldr r3, [pc, #152] @ (1edae0 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (1edae4 ) │ │ │ │ ldr r1, [pc, #152] @ (1edae8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed97a │ │ │ │ ldr r3, [pc, #136] @ (1edaec ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (1edaf0 ) │ │ │ │ ldr r1, [pc, #140] @ (1edaf4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ed97a │ │ │ │ blx 183340 │ │ │ │ nop │ │ │ │ - movs r4, #112 @ 0x70 │ │ │ │ + movs r4, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - pop {r2, r6} │ │ │ │ + pop {r2, r3} │ │ │ │ movs r0, r5 │ │ │ │ - movs r4, #68 @ 0x44 │ │ │ │ + movs r4, #12 │ │ │ │ movs r5, r6 │ │ │ │ - pop {r1, r4, r5, r6} │ │ │ │ + pop {r1, r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - pop {r1, r3, r4} │ │ │ │ + cbnz r2, 1edb14 │ │ │ │ movs r0, r5 │ │ │ │ - movs r4, #42 @ 0x2a │ │ │ │ + movs r3, #242 @ 0xf2 │ │ │ │ movs r5, r6 │ │ │ │ - pop {r3, r4, r6} │ │ │ │ + pop {r5} │ │ │ │ movs r0, r5 │ │ │ │ - pop {} │ │ │ │ + cbnz r0, 1edb1a │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r2, #18] │ │ │ │ + strh r4, [r3, #16] │ │ │ │ movs r6, r5 │ │ │ │ - movs r4, #6 │ │ │ │ + movs r3, #206 @ 0xce │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r2, r4, r5} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r2, 1edb2e │ │ │ │ + cbnz r2, 1edb20 │ │ │ │ movs r0, r5 │ │ │ │ - movs r3, #232 @ 0xe8 │ │ │ │ + movs r3, #176 @ 0xb0 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r3, r6} │ │ │ │ + stmia r4!, {r1, r4} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r6, 1edb32 │ │ │ │ + cbnz r6, 1edb24 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, #16] │ │ │ │ + strh r4, [r5, #14] │ │ │ │ movs r6, r5 │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ + movs r3, #144 @ 0x90 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + stmia r4!, {r1, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1edb3a │ │ │ │ + cbnz r4, 1edb2c │ │ │ │ movs r0, r5 │ │ │ │ - movs r3, #172 @ 0xac │ │ │ │ + movs r3, #116 @ 0x74 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r0, 1edb40 │ │ │ │ + cbnz r0, 1edb32 │ │ │ │ movs r0, r5 │ │ │ │ - movs r3, #136 @ 0x88 │ │ │ │ + movs r3, #80 @ 0x50 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r6, 1edb42 │ │ │ │ + cbnz r6, 1edb34 │ │ │ │ movs r0, r5 │ │ │ │ - movs r3, #112 @ 0x70 │ │ │ │ + movs r3, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1edb48 │ │ │ │ + cbnz r4, 1edb3a │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (1edc04 ) │ │ │ │ @@ -164736,35 +164739,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 42b250 │ │ │ │ + bl 42b210 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 3f09e0 │ │ │ │ + bl 3f09a0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1edbf8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 1edb9a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1edbc2 │ │ │ │ - bl 3edb04 │ │ │ │ + bl 3edac4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1edbf0 │ │ │ │ ldr r2, [pc, #164] @ (1edc18 ) │ │ │ │ ldr r3, [pc, #144] @ (1edc08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -164782,20 +164785,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1edb62 │ │ │ │ ldr r1, [pc, #120] @ (1edc1c ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 438a30 │ │ │ │ + bl 4389f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1edbd0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1edb68 │ │ │ │ mov r1, r0 │ │ │ │ @@ -164811,38 +164814,38 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 1edbba │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 1edb72 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xebf4003a │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #190 @ 0xbe │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ movs r5, r6 │ │ │ │ - bhi.n 1edc88 │ │ │ │ + bhi.n 1edc18 │ │ │ │ movs r7, r4 │ │ │ │ - bcs.n 1edb40 │ │ │ │ + bcs.n 1edcd0 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xeb8e003a │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ movs r0, r6 │ │ │ │ - stmia r3!, {r1, r2, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r7} │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1edc5c │ │ │ │ + cbnz r4, 1edc4e │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001edc28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -164853,24 +164856,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (1edf68 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #788] @ (1edf6c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (1edf70 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (1edf74 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 1edca8 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 1edeac │ │ │ │ @@ -165110,38 +165113,38 @@ │ │ │ │ ble.n 1ede86 │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 1eded4 │ │ │ │ b.n 1ede86 │ │ │ │ ldr r0, [pc, #160] @ (1edf88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #148] @ (1edf8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #140] @ (1edf90 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #128] @ (1edf94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (1edf98 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r3, [pc, #100] @ (1edf9c ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (1edfa0 ) │ │ │ │ ldr r0, [pc, #100] @ (1edfa4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -165158,74 +165161,74 @@ │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ @ instruction: 0xeac4003a │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeac0003a │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r1, #70 @ 0x46 │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 1ee03c │ │ │ │ + bne.n 1edfcc │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1edf6c │ │ │ │ + bvs.n 1edefc │ │ │ │ movs r7, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r4, r3, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrd r0, r0, [sl], #-232 @ 0xe8 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r2!, {r1, r6} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r7} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r5, r6} │ │ │ │ + stmia r1!, {r3, r5} │ │ │ │ movs r0, r5 │ │ │ │ - stmia r1!, {r3} │ │ │ │ + stmia r0!, {r4, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r3, #2 │ │ │ │ + subs r2, r4, #1 │ │ │ │ movs r5, r6 │ │ │ │ - cpsid a │ │ │ │ + @ instruction: 0xb63c │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ movs r0, r5 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + subs r4, r1, #1 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb65e │ │ │ │ + @ instruction: 0xb626 │ │ │ │ movs r0, r5 │ │ │ │ - stmia r0!, {r1, r2, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001edfb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (1edfe8 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (1edfec ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r3, [pc, #28] @ (1edff0 ) │ │ │ │ ldr r1, [pc, #28] @ (1edff4 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 445f0c │ │ │ │ + b.w 445ecc │ │ │ │ b.n 1ede68 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r4, #60] @ 0x3c │ │ │ │ + strh r4, [r5, #58] @ 0x3a │ │ │ │ movs r6, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 001edff8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -165243,15 +165246,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (1ee0b4 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 2fac7c │ │ │ │ + bl 2fac3c │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 1ee084 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -165272,15 +165275,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (1ee0c0 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -165288,34 +165291,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ee03e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2fabe4 │ │ │ │ + bl 2faba4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ b.n 1ede98 │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r6} │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r7, #5 │ │ │ │ + adds r6, r0, #5 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r1!, {r1, r2, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4} │ │ │ │ movs r0, r5 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + push {r3, r4, lr} │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ee0c4 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 1ee244 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -165365,15 +165368,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 1ee0fc │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3ee2fc │ │ │ │ + bl 3ee2bc │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -165461,17 +165464,17 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 1814a0 │ │ │ │ ... │ │ │ │ - subs r4, r7, r5 │ │ │ │ + subs r4, r0, r5 │ │ │ │ movs r5, r6 │ │ │ │ - cbz r4, 1ee2cc │ │ │ │ + cbz r4, 1ee2be │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ee278 : │ │ │ │ ldr r3, [pc, #48] @ (1ee2ac ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (1ee2b0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -165681,81 +165684,81 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 1ee43c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #48] @ (1ee49c ) │ │ │ │ ldr r2, [pc, #48] @ (1ee4a0 ) │ │ │ │ ldr r1, [pc, #52] @ (1ee4a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ee448 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ee41a │ │ │ │ b.n 1ee448 │ │ │ │ nop │ │ │ │ - subs r1, #132 @ 0x84 │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ movs r4, r5 │ │ │ │ - adds r7, #44 @ 0x2c │ │ │ │ + adds r6, #244 @ 0xf4 │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, r5, r1 │ │ │ │ + subs r0, r6, r0 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1, {r1, r7} │ │ │ │ + ldmia r1, {r1, r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldrsb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r4, r3] │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 001ee4a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #60] @ 1ee4fc │ │ │ │ ldr r2, [pc, #60] @ (1ee500 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1ee504 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 1ee4f0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f92bc │ │ │ │ - subs r0, r2, r0 │ │ │ │ + b.w 2f927c │ │ │ │ + adds r0, r3, r7 │ │ │ │ movs r5, r6 │ │ │ │ - ldmia r1, {r1, r2, r5} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r2, #184 @ 0xb8 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 001ee508 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 1e32b8 │ │ │ │ @@ -165815,38 +165818,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (1ee604 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1ee5f0 │ │ │ │ ldr r2, [pc, #80] @ (1ee608 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (1ee60c ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 1ee5f0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -165854,56 +165857,56 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldmia r5, {r2, r4, r5, r7} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r3} │ │ │ │ + stmia r7!, {r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, r7, r4 │ │ │ │ + adds r4, r0, r4 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (1ee6f8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #204] @ (1ee6fc ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (1ee700 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1ee6d6 │ │ │ │ cbz r6, 1ee6ac │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 1ee678 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #168] @ (1ee704 ) │ │ │ │ ldr r1, [pc, #168] @ (1ee708 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 1ee696 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 1ee696 │ │ │ │ ldr r3, [pc, #144] @ (1ee70c ) │ │ │ │ @@ -165913,15 +165916,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (1ee714 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -165929,74 +165932,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 1ee590 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ee696 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (1ee718 ) │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [pc, #92] @ (1ee71c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ee694 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (1ee720 ) │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [pc, #68] @ (1ee724 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ee694 │ │ │ │ nop │ │ │ │ - adds r4, r1, r3 │ │ │ │ + adds r4, r2, r2 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r7} │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #132 @ 0x84 │ │ │ │ + movs r1, #76 @ 0x4c │ │ │ │ movs r2, r5 │ │ │ │ - strh r6, [r4, #50] @ 0x32 │ │ │ │ + strh r6, [r5, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r7, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #50] @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r7, r1 │ │ │ │ + adds r2, r0, r1 │ │ │ │ movs r5, r6 │ │ │ │ - cbnz r6, 1ee778 │ │ │ │ + cbnz r6, 1ee76a │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r0, 1ee76c │ │ │ │ + cbnz r0, 1ee75e │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1ee77c │ │ │ │ + cbnz r4, 1ee76e │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r4, 1ee764 │ │ │ │ + revsh r4, r3 │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r0, 1ee768 │ │ │ │ + revsh r0, r3 │ │ │ │ movs r0, r5 │ │ │ │ - revsh r4, r6 │ │ │ │ + hlt 0x003c │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001ee728 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 1ee610 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 1ee76a │ │ │ │ @@ -166008,58 +166011,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (1ee7bc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ee754 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (1ee7c0 ) │ │ │ │ ldr r5, [pc, #68] @ (1ee7c4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1ee754 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r6!, {r1, r6} │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r6, #29 │ │ │ │ + asrs r6, r7, #28 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 001ee7c8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 2f549c │ │ │ │ + bl 2f545c │ │ │ │ cbz r0, 1ee7f2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166097,26 +166100,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 001ee840 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 2f510c │ │ │ │ + b.w 2f50cc │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 2f3efc │ │ │ │ + bl 2f3ebc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 1ee8de │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -166132,15 +166135,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (1ee8fc ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166151,15 +166154,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (1ee908 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166169,25 +166172,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r5, #27 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ movs r5, r6 │ │ │ │ - cbnz r2, 1ee936 │ │ │ │ + cbnz r2, 1ee928 │ │ │ │ movs r0, r5 │ │ │ │ - rev r2, r1 │ │ │ │ + cbnz r2, 1ee934 │ │ │ │ movs r0, r5 │ │ │ │ - rev r4, r1 │ │ │ │ + cbnz r4, 1ee938 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r6, #26 │ │ │ │ + asrs r2, r7, #25 │ │ │ │ movs r5, r6 │ │ │ │ - cbnz r2, 1ee93a │ │ │ │ + cbnz r2, 1ee92c │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (1eeb18 ) │ │ │ │ @@ -166208,28 +166211,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ cbnz r0, 1ee9a0 │ │ │ │ ldr r2, [pc, #436] @ (1eeb2c ) │ │ │ │ ldr r3, [pc, #420] @ (1eeb1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -166256,117 +166259,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ee974 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 1ee9fc │ │ │ │ - bl 349e84 │ │ │ │ + bl 349e44 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 32ba9c │ │ │ │ + bl 32ba5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ee974 │ │ │ │ - bl 32cd10 │ │ │ │ + bl 32ccd0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 1eea2a │ │ │ │ ldr r5, [pc, #328] @ (1eeb30 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (1eeb34 ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ee974 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 1eea20 │ │ │ │ - bl 347414 │ │ │ │ + bl 3473d4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 1eea36 │ │ │ │ mov r1, sl │ │ │ │ - bl 347aa8 │ │ │ │ + bl 347a68 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1eeaba │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181788 │ │ │ │ b.n 1ee974 │ │ │ │ blx 181788 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 1ee974 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 347998 │ │ │ │ + bl 347958 │ │ │ │ b.n 1ee974 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 32ba9c │ │ │ │ + bl 32ba5c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 1eea86 │ │ │ │ - bl 32cd10 │ │ │ │ + bl 32ccd0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 1eeaec │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34717c │ │ │ │ + bl 34713c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 347898 │ │ │ │ + bl 347858 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1eea7e │ │ │ │ cbz r6, 1eea88 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 347aa8 │ │ │ │ + bl 347a68 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 1eeabc │ │ │ │ mov r0, r6 │ │ │ │ - bl 34a8f8 │ │ │ │ + bl 34a8b8 │ │ │ │ b.n 1eea18 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (1eeb38 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (1eeb3c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (1eeb40 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1eea7e │ │ │ │ b.n 1eea18 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 347704 │ │ │ │ + bl 3476c4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 1eeaca │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 1eeaf2 │ │ │ │ ldr r3, [pc, #120] @ (1eeb44 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (1eeb48 ) │ │ │ │ @@ -166374,69 +166377,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (1eeb4c ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1eea7e │ │ │ │ b.n 1eea18 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ b.n 1eea4c │ │ │ │ ldr r3, [pc, #92] @ (1eeb50 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (1eeb54 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (1eeb58 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 1eea7e │ │ │ │ b.n 1eea18 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ble.n 1eeadc │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #24 │ │ │ │ + asrs r2, r0, #24 │ │ │ │ movs r5, r6 │ │ │ │ - subs r2, r1, #2 │ │ │ │ + subs r2, r2, #1 │ │ │ │ movs r2, r5 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ ble.n 1eea48 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r2, 1eeb36 │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb886 │ │ │ │ + @ instruction: 0xb84e │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb890 │ │ │ │ + @ instruction: 0xb858 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r1, #19 │ │ │ │ + asrs r0, r2, #18 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb796 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r3, #18 │ │ │ │ + asrs r2, r4, #17 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb7a0 │ │ │ │ + @ instruction: 0xb768 │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r6, 1eeb50 │ │ │ │ + @ instruction: 0xb8ce │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r7, #16 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + @ instruction: 0xb740 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb852 │ │ │ │ + @ instruction: 0xb81a │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -166482,34 +166485,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 1eec4a │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 347404 │ │ │ │ + bl 3473c4 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 1eec50 │ │ │ │ mov r0, r3 │ │ │ │ blx 18366c │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #80] @ (1eec74 ) │ │ │ │ ldr r3, [pc, #72] @ (1eec70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -166526,30 +166529,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (1eec78 ) │ │ │ │ add r3, pc │ │ │ │ b.n 1eec08 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 347628 │ │ │ │ + bl 3475e8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eec08 │ │ │ │ - bl 32bc94 │ │ │ │ + bl 32bc54 │ │ │ │ mov r3, r0 │ │ │ │ b.n 1eec08 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 1eecc0 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 1eec34 │ │ │ │ movs r2, r7 │ │ │ │ - add r5, sp, #992 @ 0x3e0 │ │ │ │ + add r5, sp, #768 @ 0x300 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (1eed04 ) │ │ │ │ @@ -166559,28 +166562,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 1eecfa │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 1eecf4 │ │ │ │ blx 18366c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #60] @ (1eed0c ) │ │ │ │ ldr r3, [pc, #56] @ (1eed08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -166605,17 +166608,17 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bge.n 1eede8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 1eed78 │ │ │ │ movs r2, r7 │ │ │ │ - add r5, sp, #312 @ 0x138 │ │ │ │ + add r5, sp, #88 @ 0x58 │ │ │ │ movs r3, r5 │ │ │ │ - add r5, sp, #288 @ 0x120 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (1eed94 ) │ │ │ │ @@ -166625,25 +166628,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 1eed8a │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 18366c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #56] @ (1eed9c ) │ │ │ │ ldr r3, [pc, #48] @ (1eed98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -166665,25 +166668,25 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bls.n 1eed40 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 1eecdc │ │ │ │ movs r2, r7 │ │ │ │ - add r4, sp, #736 @ 0x2e0 │ │ │ │ + add r4, sp, #512 @ 0x200 │ │ │ │ movs r3, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 3af384 │ │ │ │ + b.w 3af344 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (1eeee8 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -166707,26 +166710,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ cbnz r0, 1eee54 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #204] @ (1eeef8 ) │ │ │ │ ldr r3, [pc, #188] @ (1eeeec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -166747,77 +166750,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 1ee848 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1eee22 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 1eeebe │ │ │ │ - bl 3b6e40 │ │ │ │ + bl 3b6e00 │ │ │ │ cbz r0, 1eee92 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3aefe8 │ │ │ │ + bl 3aefa8 │ │ │ │ cbz r0, 1eeec8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181788 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 1eee2a │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (1eeefc ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (1eef00 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (1eef04 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1eee82 │ │ │ │ blx 181788 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 1eee22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [pc, #56] @ (1eef08 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ b.n 1eee82 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 1eef3c │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 1eef14 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 1eeea8 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r1, #3 │ │ │ │ + asrs r0, r2, #2 │ │ │ │ movs r5, r6 │ │ │ │ - cbz r2, 1eef76 │ │ │ │ + cbz r2, 1eef68 │ │ │ │ movs r0, r5 │ │ │ │ - push {r2, r3, r4, r5, r6} │ │ │ │ + push {r2, r6} │ │ │ │ movs r0, r5 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, lr} │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -166829,23 +166832,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ cbz r0, 1eefb6 │ │ │ │ mov fp, r5 │ │ │ │ blx 1816f4 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -166868,15 +166871,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 1eefe4 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 437fb8 │ │ │ │ + bl 437f78 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1eeffe │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 1eeffe │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -166904,15 +166907,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1eef92 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f3ae0 │ │ │ │ + bl 2f3aa0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181788 │ │ │ │ b.n 1eefb6 │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 1eefe6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cmp r5, #16 │ │ │ │ @@ -166933,15 +166936,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -166964,15 +166967,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 182ee8 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ ldr r2, [pc, #48] @ (1ef0c8 ) │ │ │ │ ldr r3, [pc, #40] @ (1ef0c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -166986,15 +166989,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bvs.n 1ef070 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 1ef13e │ │ │ │ + cbz r4, 1ef130 │ │ │ │ movs r0, r5 │ │ │ │ bvs.n 1ef1a4 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -167016,27 +167019,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 182f7c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ cbnz r0, 1ef16e │ │ │ │ ldr r2, [pc, #284] @ (1ef258 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (1ef254 ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167104,15 +167107,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3ae0 │ │ │ │ + bl 2f3aa0 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 181788 │ │ │ │ b.n 1ef13a │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -167135,28 +167138,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (1ef264 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ef20c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bvs.n 1ef280 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 1ef1dc │ │ │ │ movs r2, r7 │ │ │ │ - sxth r0, r5 │ │ │ │ + cbz r0, 1ef29c │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #248 @ 0xf8 │ │ │ │ + add sp, #24 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r5, #20 │ │ │ │ + lsrs r2, r6, #19 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 1ef2ec │ │ │ │ sub sp, #16 │ │ │ │ @@ -167166,23 +167169,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ cbz r0, 1ef2b8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 21327c │ │ │ │ cbz r0, 1ef2b8 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -167225,24 +167228,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 2133a8 │ │ │ │ blx 18366c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #48] @ (1ef37c ) │ │ │ │ ldr r3, [pc, #44] @ (1ef378 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -167277,15 +167280,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ ldr r3, [pc, #160] @ (1ef450 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -167311,15 +167314,15 @@ │ │ │ │ blx 182ee8 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 1ef430 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ ldr r2, [pc, #80] @ (1ef458 ) │ │ │ │ ldr r3, [pc, #68] @ (1ef44c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -167344,25 +167347,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 1ef524 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 1ef456 │ │ │ │ + sub sp, #336 @ 0x150 │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + add sp, #488 @ 0x1e8 │ │ │ │ movs r0, r5 │ │ │ │ bcs.n 1ef454 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r6, #12 │ │ │ │ + lsrs r2, r7, #11 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #240 @ 0xf0 │ │ │ │ + add r6, sp, #16 │ │ │ │ movs r0, r5 │ │ │ │ - add sp, #416 @ 0x1a0 │ │ │ │ + add sp, #192 @ 0xc0 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 1ef530 │ │ │ │ sub sp, #24 │ │ │ │ @@ -167373,26 +167376,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 42dd54 │ │ │ │ + bl 42dd14 │ │ │ │ cbz r0, 1ef4c0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1ef4e8 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (1ef538 ) │ │ │ │ ldr r3, [pc, #112] @ (1ef534 ) │ │ │ │ @@ -167407,60 +167410,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r3, [pc, #76] @ (1ef53c ) │ │ │ │ ldr r2, [pc, #80] @ (1ef540 ) │ │ │ │ ldr r1, [pc, #80] @ (1ef544 ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #64] @ (1ef548 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1ef512 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 1ef4be │ │ │ │ ldr r2, [pc, #56] @ (1ef54c ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (1ef550 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ef4c0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bcs.n 1ef43c │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 1ef5bc │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + lsrs r2, r0, #9 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xb896 │ │ │ │ movs r7, r4 │ │ │ │ - bkpt 0x0062 │ │ │ │ + bkpt 0x002a │ │ │ │ movs r7, r4 │ │ │ │ - add r7, sp, #824 @ 0x338 │ │ │ │ + add r7, sp, #600 @ 0x258 │ │ │ │ movs r0, r5 │ │ │ │ - add r7, sp, #784 @ 0x310 │ │ │ │ + add r7, sp, #560 @ 0x230 │ │ │ │ movs r0, r5 │ │ │ │ - add r5, sp, #352 @ 0x160 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (1ef5e8 ) │ │ │ │ @@ -167470,23 +167473,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ vldr d7, [pc, #92] @ 1ef5e0 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ cbnz r0, 1ef5c0 │ │ │ │ ldr r2, [pc, #84] @ (1ef5f0 ) │ │ │ │ ldr r3, [pc, #80] @ (1ef5ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -167500,15 +167503,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 459018 │ │ │ │ + bl 458fd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ef598 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 1ef598 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -167532,26 +167535,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ vldr d7, [pc, #356] @ 1ef788 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ cbnz r0, 1ef670 │ │ │ │ ldr r2, [pc, #336] @ (1ef798 ) │ │ │ │ ldr r3, [pc, #332] @ (1ef794 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -167567,15 +167570,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 1ef702 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 1ef6ac │ │ │ │ ldr r3, [pc, #272] @ (1ef79c ) │ │ │ │ @@ -167584,23 +167587,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (1ef7a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181788 │ │ │ │ b.n 1ef644 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ cbnz r0, 1ef720 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 1ef68a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -167633,46 +167636,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (1ef7bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ef6a4 │ │ │ │ ldr r3, [pc, #156] @ (1ef7c0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (1ef7c4 ) │ │ │ │ ldr r1, [pc, #160] @ (1ef7c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ef6a4 │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 437e88 │ │ │ │ + bl 437e48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ef6a4 │ │ │ │ ldr r3, [pc, #120] @ (1ef7cc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (1ef7d0 ) │ │ │ │ ldr r1, [pc, #124] @ (1ef7d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ef6a4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (1ef7d8 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (1ef7dc ) │ │ │ │ ldr r0, [pc, #100] @ (1ef7e0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -167684,49 +167687,49 @@ │ │ │ │ ... │ │ │ │ beq.n 1ef780 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 1ef714 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r3, #3 │ │ │ │ + lsrs r2, r4, #2 │ │ │ │ movs r5, r6 │ │ │ │ - add r7, sp, #560 @ 0x230 │ │ │ │ + add r7, sp, #336 @ 0x150 │ │ │ │ movs r0, r5 │ │ │ │ - add r3, sp, #888 @ 0x378 │ │ │ │ + add r3, sp, #664 @ 0x298 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r6, #1 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #320 @ 0x140 │ │ │ │ movs r0, r5 │ │ │ │ - add r6, sp, #864 @ 0x360 │ │ │ │ + add r6, sp, #640 @ 0x280 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r4, #1 │ │ │ │ + lsrs r2, r5, #32 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #48 @ 0x30 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ movs r0, r5 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r0, #1 │ │ │ │ + lsrs r4, r1, #32 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ + add r5, sp, #936 @ 0x3a8 │ │ │ │ movs r0, r5 │ │ │ │ - add r3, sp, #280 @ 0x118 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r2, #32 │ │ │ │ + lsls r4, r3, #31 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #584 @ 0x248 │ │ │ │ + add r6, sp, #360 @ 0x168 │ │ │ │ movs r0, r5 │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ + add r2, sp, #888 @ 0x378 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r6, #31 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r5, sp, #816 @ 0x330 │ │ │ │ movs r0, r5 │ │ │ │ - add r6, sp, #96 @ 0x60 │ │ │ │ + add r5, sp, #896 @ 0x380 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (1ef968 ) │ │ │ │ @@ -167739,24 +167742,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 42ce48 │ │ │ │ + bl 42ce08 │ │ │ │ cbz r0, 1ef86a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1ef902 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 1ef8a0 │ │ │ │ @@ -167769,18 +167772,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42cf88 │ │ │ │ + bl 42cf48 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 181788 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #260] @ (1ef97c ) │ │ │ │ ldr r3, [pc, #240] @ (1ef96c ) │ │ │ │ add r2, pc │ │ │ │ @@ -167798,15 +167801,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ef862 │ │ │ │ ldr r1, [pc, #204] @ (1ef980 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -167841,15 +167844,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 1ef862 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42d7a4 │ │ │ │ + bl 42d764 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1ef862 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -167865,57 +167868,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (1ef994 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1ef862 │ │ │ │ ldr r5, [pc, #76] @ (1ef998 ) │ │ │ │ add r5, pc │ │ │ │ b.n 1ef846 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 2f3ae0 │ │ │ │ + bl 2f3aa0 │ │ │ │ b.n 1ef862 │ │ │ │ ldr r5, [pc, #60] @ (1ef99c ) │ │ │ │ add r5, pc │ │ │ │ b.n 1ef924 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldmia r7!, {r1, r2} │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #28 │ │ │ │ + lsls r6, r4, #27 │ │ │ │ movs r5, r6 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r5, sp, #992 @ 0x3e0 │ │ │ │ movs r0, r5 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ + add r1, sp, #936 @ 0x3a8 │ │ │ │ movs r0, r5 │ │ │ │ ldmia r6!, {r1, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - add r5, sp, #608 @ 0x260 │ │ │ │ + add r5, sp, #384 @ 0x180 │ │ │ │ movs r0, r5 │ │ │ │ - add r5, sp, #552 @ 0x228 │ │ │ │ + add r5, sp, #328 @ 0x148 │ │ │ │ movs r0, r5 │ │ │ │ - add r5, sp, #232 @ 0xe8 │ │ │ │ + add r5, sp, #8 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r7, #24 │ │ │ │ + lsls r4, r0, #24 │ │ │ │ movs r5, r6 │ │ │ │ - add r1, sp, #264 @ 0x108 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ - movs r1, #90 @ 0x5a │ │ │ │ + movs r1, #34 @ 0x22 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1ef540 │ │ │ │ + b.n 1ef4d0 │ │ │ │ movs r3, r5 │ │ │ │ - b.n 1ef518 │ │ │ │ + b.n 1ef4a8 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (1efac8 ) │ │ │ │ @@ -167926,23 +167929,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ cbnz r0, 1efa10 │ │ │ │ ldr r2, [pc, #232] @ (1efad0 ) │ │ │ │ ldr r3, [pc, #224] @ (1efacc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -167971,15 +167974,15 @@ │ │ │ │ beq.n 1efa42 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3ae0 │ │ │ │ + bl 2f3aa0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 181788 │ │ │ │ b.n 1ef9e6 │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -168056,26 +168059,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 42dd54 │ │ │ │ + bl 42dd14 │ │ │ │ cbz r0, 1efb34 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 1efb7e │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -168136,15 +168139,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 1efc2e │ │ │ │ @@ -168156,15 +168159,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 42dd54 │ │ │ │ + bl 42dd14 │ │ │ │ ldr r2, [pc, #76] @ (1efc3c ) │ │ │ │ ldr r3, [pc, #68] @ (1efc38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -168210,26 +168213,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 42dd54 │ │ │ │ + bl 42dd14 │ │ │ │ cbz r0, 1efca2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 1efcf2 │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -168294,15 +168297,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 1efdc0 │ │ │ │ @@ -168327,15 +168330,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 42dd54 │ │ │ │ + bl 42dd14 │ │ │ │ ldr r2, [pc, #76] @ (1efdcc ) │ │ │ │ ldr r3, [pc, #72] @ (1efdc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -168382,34 +168385,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ cbz r0, 1efe3a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (1efe8c ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cbz r0, 1efe64 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 446f28 │ │ │ │ + bl 446ee8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1efe6c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #84] @ (1efe90 ) │ │ │ │ ldr r3, [pc, #72] @ (1efe88 ) │ │ │ │ add r2, pc │ │ │ │ @@ -168424,31 +168427,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 446d18 │ │ │ │ + bl 446cd8 │ │ │ │ b.n 1efe34 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f3ae0 │ │ │ │ + bl 2f3aa0 │ │ │ │ b.n 1efe34 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r3, r4} │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #608 @ 0x260 │ │ │ │ + add r0, sp, #384 @ 0x180 │ │ │ │ movs r0, r5 │ │ │ │ ldmia r0!, {r1, r2, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -168460,29 +168463,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 182f7c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 446e10 │ │ │ │ + bl 446dd0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ ldr r2, [pc, #52] @ (1eff18 ) │ │ │ │ ldr r3, [pc, #44] @ (1eff14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -168502,26 +168505,26 @@ │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r2, r3, r4} │ │ │ │ movs r2, r7 │ │ │ │ ldr r1, [pc, #4] @ (1eff24 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 2fae14 │ │ │ │ - add r7, pc, #616 @ (adr r7, 1f0190 ) │ │ │ │ + b.w 2fadd4 │ │ │ │ + add r7, pc, #392 @ (adr r7, 1f00b0 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 416208 │ │ │ │ + bl 4161c8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -168540,25 +168543,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 417ad0 │ │ │ │ + bl 417a90 │ │ │ │ cbz r0, 1effb2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 416208 │ │ │ │ + bl 4161c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (1effe4 ) │ │ │ │ ldr r3, [pc, #40] @ (1effe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -168587,31 +168590,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 417ad0 │ │ │ │ + b.w 417a90 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 416244 │ │ │ │ + bl 416204 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -168630,25 +168633,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 417b60 │ │ │ │ + bl 417b20 │ │ │ │ cbz r0, 1f00a2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 416244 │ │ │ │ + bl 416204 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (1f00d4 ) │ │ │ │ ldr r3, [pc, #40] @ (1f00d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -168677,27 +168680,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 417b60 │ │ │ │ + b.w 417b20 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 1f0132 │ │ │ │ ldr r0, [pc, #52] @ (1f0158 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -168715,17 +168718,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #632 @ (adr r5, 1f03d4 ) │ │ │ │ + add r5, pc, #408 @ (adr r5, 1f02f4 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r5, pc, #528 @ (adr r5, 1f0370 ) │ │ │ │ + add r5, pc, #304 @ (adr r5, 1f0290 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 1f01cc │ │ │ │ sub sp, #16 │ │ │ │ @@ -168735,43 +168738,43 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 1f01b6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 3212a8 │ │ │ │ + bl 321268 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 34aed8 │ │ │ │ + b.w 34ae98 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [r2, #208]! @ 0xd0 │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + ldc2 0, cr0, [sl, #208]! @ 0xd0 │ │ │ │ + lsls r6, r0, #24 │ │ │ │ movs r2, r5 │ │ │ │ - add r4, sp, #448 @ 0x1c0 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (1f02b8 ) │ │ │ │ @@ -168782,15 +168785,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 182f7c │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -168827,15 +168830,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 182ee8 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ ldr r2, [pc, #88] @ (1f02d0 ) │ │ │ │ ldr r3, [pc, #64] @ (1f02bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -168859,27 +168862,27 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ stmia r5!, {r1, r4} │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [lr, #-208]! @ 0xffffff30 │ │ │ │ - add r3, pc, #256 @ (adr r3, 1f03c8 ) │ │ │ │ + ldc2l 0, cr0, [r6], #208 @ 0xd0 │ │ │ │ + add r3, pc, #32 @ (adr r3, 1f02e8 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #576 @ (adr r3, 1f050c ) │ │ │ │ + add r3, pc, #352 @ (adr r3, 1f042c ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #584 @ (adr r4, 1f0518 ) │ │ │ │ + add r4, pc, #360 @ (adr r4, 1f0438 ) │ │ │ │ movs r0, r5 │ │ │ │ stmia r4!, {r1, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stc2l 0, cr0, [r0], {52} @ 0x34 │ │ │ │ - add r2, pc, #840 @ (adr r2, 1f0624 ) │ │ │ │ + stc2 0, cr0, [r8], {52} @ 0x34 │ │ │ │ + add r2, pc, #616 @ (adr r2, 1f0544 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r2, pc, #920 @ (adr r2, 1f0678 ) │ │ │ │ + add r2, pc, #696 @ (adr r2, 1f0598 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f02e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -168928,15 +168931,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (1f03a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168947,26 +168950,26 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (1f03b0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1f036c │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r2], {52} @ 0x34 │ │ │ │ - add r3, pc, #832 @ (adr r3, 1f06e4 ) │ │ │ │ + @ instruction: 0xfbda0034 │ │ │ │ + add r3, pc, #608 @ (adr r3, 1f0604 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [sp, #96] @ 0x60 │ │ │ │ + ldr r6, [sp, #896] @ 0x380 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xfbe20034 │ │ │ │ - add r3, pc, #448 @ (adr r3, 1f0570 ) │ │ │ │ + @ instruction: 0xfbaa0034 │ │ │ │ + add r3, pc, #224 @ (adr r3, 1f0490 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f03b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -169008,15 +169011,15 @@ │ │ │ │ blx 182ee8 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (1f0460 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 2fa908 │ │ │ │ + bl 2fa8c8 │ │ │ │ ldr r2, [pc, #60] @ (1f0464 ) │ │ │ │ ldr r3, [pc, #48] @ (1f0458 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -169033,15 +169036,15 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r1, r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ stmia r3!, {r1, r2, r5} │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #208 @ (adr r0, 1f0530 ) │ │ │ │ + ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001f0468 : │ │ │ │ @@ -169052,43 +169055,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 1f049e │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 347404 │ │ │ │ + bl 3473c4 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 1f04b0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2fa908 │ │ │ │ + b.w 2fa8c8 │ │ │ │ ldr r2, [pc, #44] @ (1f04cc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2fa908 │ │ │ │ + b.w 2fa8c8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 347628 │ │ │ │ + bl 3475e8 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f0490 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 32bc94 │ │ │ │ + bl 32bc54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 1f0490 │ │ │ │ - str r5, [sp, #640] @ 0x280 │ │ │ │ + str r5, [sp, #416] @ 0x1a0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001f04d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -169096,46 +169099,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 1f050c │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 347404 │ │ │ │ + bl 3473c4 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 1f0512 │ │ │ │ ldr r3, [pc, #56] @ (1f0534 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2fa908 │ │ │ │ + b.w 2fa8c8 │ │ │ │ ldr r2, [pc, #40] @ (1f0538 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1f04fa │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 347628 │ │ │ │ + bl 3475e8 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f04fa │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 32bc94 │ │ │ │ + bl 32bc54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 1f04fa │ │ │ │ nop │ │ │ │ stmia r2!, {r5} │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ + str r4, [sp, #1016] @ 0x3f8 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001f053c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169146,15 +169149,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 1f0570 │ │ │ │ ldr r3, [pc, #48] @ (1f058c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2fa908 │ │ │ │ + b.w 2fa8c8 │ │ │ │ ldr r2, [pc, #36] @ (1f0590 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1f0558 │ │ │ │ ldr r3, [pc, #32] @ (1f0594 ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (1f0598 ) │ │ │ │ ldr r0, [pc, #32] @ (1f059c ) │ │ │ │ @@ -169163,20 +169166,20 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ stmia r1!, {r2, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #864] @ 0x360 │ │ │ │ + str r4, [sp, #640] @ 0x280 │ │ │ │ movs r3, r5 │ │ │ │ - ldr??.w r0, [r2, #52] @ 0x34 │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ + ldrsh.w r0, [sl, #52] @ 0x34 │ │ │ │ + ldr r4, [sp, #784] @ 0x310 │ │ │ │ movs r0, r5 │ │ │ │ - add r1, pc, #904 @ (adr r1, 1f0928 ) │ │ │ │ + add r1, pc, #680 @ (adr r1, 1f0848 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f05a0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169187,24 +169190,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 1f05d4 │ │ │ │ ldr r3, [pc, #28] @ (1f05dc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2fa908 │ │ │ │ + b.w 2fa8c8 │ │ │ │ ldr r2, [pc, #16] @ (1f05e0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1f05bc │ │ │ │ bl 183bf0 │ │ │ │ stmia r1!, {r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001f05e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -169223,15 +169226,15 @@ │ │ │ │ cbz r2, 1f066e │ │ │ │ ldr r3, [pc, #108] @ (1f067c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (1f0680 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2fa908 │ │ │ │ + bl 2fa8c8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 1f063c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -169241,48 +169244,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (1f0684 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fa09c │ │ │ │ + bl 2fa05c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f0624 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f3c7c │ │ │ │ + bl 2f3c3c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 183bf0 │ │ │ │ nop │ │ │ │ - add r1, pc, #520 @ (adr r1, 1f0880 ) │ │ │ │ + add r1, pc, #296 @ (adr r1, 1f07a0 ) │ │ │ │ movs r0, r5 │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #432 @ (adr r1, 1f0834 ) │ │ │ │ + add r1, pc, #208 @ (adr r1, 1f0754 ) │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r1, #42] @ 0x2a │ │ │ │ + strh r4, [r2, #40] @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1f0694 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldrh r2, [r7, #62] @ 0x3e │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -169290,57 +169293,57 @@ │ │ │ │ ldr r2, [pc, #52] @ (1f06e4 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (1f06e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #40] @ (1f06ec ) │ │ │ │ ldr r3, [pc, #44] @ (1f06f0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - vld1.8 @ instruction: 0xf9ea0034 │ │ │ │ - add r7, pc, #368 @ (adr r7, 1f0858 ) │ │ │ │ + ldrsh.w r0, [r2, #52] @ 0x34 │ │ │ │ + add r7, pc, #144 @ (adr r7, 1f0778 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r7, pc, #456 @ (adr r7, 1f08b4 ) │ │ │ │ + add r7, pc, #232 @ (adr r7, 1f07d4 ) │ │ │ │ movs r7, r4 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (1f0768 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ ldr.w ip, [pc, #88] @ 1f076c │ │ │ │ ldr r2, [pc, #88] @ (1f0770 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cbz r0, 1f0734 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 1f0748 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -169360,18 +169363,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #304 @ (adr r6, 1f089c ) │ │ │ │ + add r6, pc, #80 @ (adr r6, 1f07bc ) │ │ │ │ movs r0, r5 │ │ │ │ - vst1.8 @ instruction: 0xf9840034 │ │ │ │ - add r6, pc, #272 @ (adr r6, 1f0884 ) │ │ │ │ + vst4.8 {d16-d19}, [ip :256], r4 │ │ │ │ + add r6, pc, #48 @ (adr r6, 1f07a4 ) │ │ │ │ movs r0, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169381,27 +169384,27 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (1f07c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - vst4.8 {d0-d3}, [sl :256], r4 │ │ │ │ - add r5, pc, #816 @ (adr r5, 1f0af0 ) │ │ │ │ + ldr.w r0, [r2, #52] @ 0x34 │ │ │ │ + add r5, pc, #592 @ (adr r5, 1f0a10 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r5, pc, #744 @ (adr r5, 1f0aac ) │ │ │ │ + add r5, pc, #520 @ (adr r5, 1f09cc ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 1f0820 │ │ │ │ sub sp, #8 │ │ │ │ @@ -169410,15 +169413,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (1f0828 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 1f0802 │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -169429,143 +169432,143 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh.w r0, [lr, #52] @ 0x34 │ │ │ │ - add r5, pc, #512 @ (adr r5, 1f0a28 ) │ │ │ │ + strb.w r0, [r6, #52] @ 0x34 │ │ │ │ + add r5, pc, #288 @ (adr r5, 1f0948 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r5, pc, #440 @ (adr r5, 1f09e4 ) │ │ │ │ + add r5, pc, #216 @ (adr r5, 1f0904 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f082c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (1f08a8 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (1f08ac ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (1f08b0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (1f08b4 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 1f087c │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f5d24 │ │ │ │ + b.w 2f5ce4 │ │ │ │ ldr r1, [pc, #56] @ (1f08b8 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r2, [pc, #48] @ (1f08bc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f5d24 │ │ │ │ + b.w 2f5ce4 │ │ │ │ nop │ │ │ │ - add r5, pc, #72 @ (adr r5, 1f08f4 ) │ │ │ │ + add r4, pc, #872 @ (adr r4, 1f0c14 ) │ │ │ │ movs r0, r5 │ │ │ │ - str.w r0, [r8, r4, lsl #3] │ │ │ │ - add r5, pc, #40 @ (adr r5, 1f08dc ) │ │ │ │ + ldrb.w r0, [r0, r4, lsl #3] │ │ │ │ + add r4, pc, #840 @ (adr r4, 1f0bfc ) │ │ │ │ movs r0, r5 │ │ │ │ bvc.n 1f095c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #976 @ (adr r4, 1f0c8c ) │ │ │ │ + add r4, pc, #752 @ (adr r4, 1f0bac ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #1008 @ (adr r4, 1f0cb0 ) │ │ │ │ + add r4, pc, #784 @ (adr r4, 1f0bd0 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f08c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (1f0940 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (1f0944 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (1f0948 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (1f094c ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 1f0916 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f5d24 │ │ │ │ + b.w 2f5ce4 │ │ │ │ ldr r1, [pc, #56] @ (1f0950 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r2, [pc, #44] @ (1f0954 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f5d24 │ │ │ │ - add r4, pc, #504 @ (adr r4, 1f0b3c ) │ │ │ │ + b.w 2f5ce4 │ │ │ │ + add r4, pc, #280 @ (adr r4, 1f0a5c ) │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf7b40034 │ │ │ │ - add r4, pc, #472 @ (adr r4, 1f0b24 ) │ │ │ │ + @ instruction: 0xf77c0034 │ │ │ │ + add r4, pc, #248 @ (adr r4, 1f0a44 ) │ │ │ │ movs r0, r5 │ │ │ │ bvs.n 1f08c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #360 @ (adr r4, 1f0abc ) │ │ │ │ + add r4, pc, #136 @ (adr r4, 1f09dc ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #392 @ (adr r4, 1f0ae0 ) │ │ │ │ + add r4, pc, #168 @ (adr r4, 1f0a00 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0958 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -169582,24 +169585,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1f0a36 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (1f0a6c ) │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #224] @ (1f0a70 ) │ │ │ │ ldr r1, [pc, #224] @ (1f0a74 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (1f0a78 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -169611,28 +169614,28 @@ │ │ │ │ cbz r4, 1f09ee │ │ │ │ ldr r3, [pc, #188] @ (1f0a7c ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 1f0a16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f5d6c │ │ │ │ + bl 2f5d2c │ │ │ │ ldr r2, [pc, #176] @ (1f0a80 ) │ │ │ │ ldr r3, [pc, #148] @ (1f0a68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 1f0a5a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ ldr r2, [pc, #148] @ (1f0a84 ) │ │ │ │ ldr r3, [pc, #116] @ (1f0a68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -169647,67 +169650,67 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (1f0a88 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r2, [pc, #100] @ (1f0a8c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 1f09c8 │ │ │ │ ldr r4, [pc, #88] @ (1f0a90 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r3, [pc, #80] @ (1f0a94 ) │ │ │ │ ldr r2, [pc, #84] @ (1f0a98 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 1f0986 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 1f0b00 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r1, r4, r7, pc} │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf70a0034 │ │ │ │ - add r4, pc, #496 @ (adr r4, 1f0c64 ) │ │ │ │ + @ instruction: 0xf6d20034 │ │ │ │ + add r4, pc, #272 @ (adr r4, 1f0b84 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r4, pc, #584 @ (adr r4, 1f0cc0 ) │ │ │ │ + add r4, pc, #360 @ (adr r4, 1f0be0 ) │ │ │ │ movs r7, r4 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ bpl.n 1f0a78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r1, r4, r5, pc} │ │ │ │ movs r2, r7 │ │ │ │ pop {r1, r4, pc} │ │ │ │ movs r2, r7 │ │ │ │ - add r3, pc, #360 @ (adr r3, 1f0bf4 ) │ │ │ │ + add r3, pc, #136 @ (adr r3, 1f0b14 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #392 @ (adr r3, 1f0c18 ) │ │ │ │ + add r3, pc, #168 @ (adr r3, 1f0b38 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r3, pc, #240 @ (adr r3, 1f0b84 ) │ │ │ │ + add r3, pc, #16 @ (adr r3, 1f0aa4 ) │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf6560034 │ │ │ │ - add r3, pc, #264 @ (adr r3, 1f0ba4 ) │ │ │ │ + @ instruction: 0xf61e0034 │ │ │ │ + add r3, pc, #40 @ (adr r3, 1f0ac4 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0a9c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169716,40 +169719,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 1f0ac2 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f5d24 │ │ │ │ + b.w 2f5ce4 │ │ │ │ ldr r1, [pc, #48] @ (1f0af4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r3, [pc, #40] @ (1f0af8 ) │ │ │ │ ldr r2, [pc, #40] @ (1f0afc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f5d24 │ │ │ │ + b.w 2f5ce4 │ │ │ │ bpl.n 1f0b0c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #704 @ (adr r2, 1f0db8 ) │ │ │ │ + add r2, pc, #480 @ (adr r2, 1f0cd8 ) │ │ │ │ movs r0, r5 │ │ │ │ - rsb r0, sl, #11796480 @ 0xb40000 │ │ │ │ - add r2, pc, #720 @ (adr r2, 1f0dd0 ) │ │ │ │ + @ instruction: 0xf5920034 │ │ │ │ + add r2, pc, #496 @ (adr r2, 1f0cf0 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0b00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169758,40 +169761,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 1f0b26 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f5d6c │ │ │ │ + b.w 2f5d2c │ │ │ │ ldr r1, [pc, #48] @ (1f0b58 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r3, [pc, #40] @ (1f0b5c ) │ │ │ │ ldr r2, [pc, #40] @ (1f0b60 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f5d6c │ │ │ │ + b.w 2f5d2c │ │ │ │ bmi.n 1f0aa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #304 @ (adr r2, 1f0c8c ) │ │ │ │ + add r2, pc, #80 @ (adr r2, 1f0bac ) │ │ │ │ movs r0, r5 │ │ │ │ - sbc.w r0, r6, #11796480 @ 0xb40000 │ │ │ │ - add r2, pc, #320 @ (adr r2, 1f0ca4 ) │ │ │ │ + @ instruction: 0xf52e0034 │ │ │ │ + add r2, pc, #96 @ (adr r2, 1f0bc4 ) │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0b64 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169800,40 +169803,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 1f0b8a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f6428 │ │ │ │ + b.w 2f63e8 │ │ │ │ ldr r1, [pc, #48] @ (1f0bbc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r3, [pc, #40] @ (1f0bc0 ) │ │ │ │ ldr r2, [pc, #40] @ (1f0bc4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f6428 │ │ │ │ + b.w 2f63e8 │ │ │ │ bmi.n 1f0c44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #928 @ (adr r1, 1f0f60 ) │ │ │ │ + add r1, pc, #704 @ (adr r1, 1f0e80 ) │ │ │ │ movs r0, r5 │ │ │ │ - add.w r0, r2, #11796480 @ 0xb40000 │ │ │ │ - add r1, pc, #944 @ (adr r1, 1f0f78 ) │ │ │ │ + @ instruction: 0xf4ca0034 │ │ │ │ + add r1, pc, #720 @ (adr r1, 1f0e98 ) │ │ │ │ movs r0, r5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169842,15 +169845,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (1f0c20 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1f0c24 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #48] @ (1f0c28 ) │ │ │ │ ldr r3, [pc, #52] @ (1f0c2c ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -169860,20 +169863,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add.w r0, sl, #11796480 @ 0xb40000 │ │ │ │ - add r2, pc, #48 @ (adr r2, 1f0c54 ) │ │ │ │ + @ instruction: 0xf4d20034 │ │ │ │ + add r1, pc, #848 @ (adr r1, 1f0f74 ) │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xfbd20029 │ │ │ │ + @ instruction: 0xfb9a0029 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - add r1, pc, #704 @ (adr r1, 1f0ef0 ) │ │ │ │ + add r1, pc, #480 @ (adr r1, 1f0e10 ) │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1f0c80 │ │ │ │ sub sp, #12 │ │ │ │ @@ -169881,15 +169884,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (1f0c88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #44] @ (1f0c8c ) │ │ │ │ ldr r3, [pc, #44] @ (1f0c90 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -169897,27 +169900,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4a40034 │ │ │ │ - add r1, pc, #648 @ (adr r1, 1f0f10 ) │ │ │ │ + orn r0, ip, #11796480 @ 0xb40000 │ │ │ │ + add r1, pc, #424 @ (adr r1, 1f0e30 ) │ │ │ │ movs r7, r4 │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ + cmp r7, #8 │ │ │ │ movs r6, r5 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (1f0ca0 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c40 │ │ │ │ + b.w 2f8c00 │ │ │ │ nop │ │ │ │ ldrh r4, [r5, #16] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169930,22 +169933,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 1f0cf2 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 1f0d0c │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -169988,34 +169991,34 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (1f0d80 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1814f8 │ │ │ │ - bics.w r0, r4, #11796480 @ 0xb40000 │ │ │ │ - ldr r2, [pc, #152] @ (1f0e0c ) │ │ │ │ + @ instruction: 0xf3fc0034 │ │ │ │ + ldr r1, [pc, #952] @ (1f112c ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [pc, #224] @ (1f0e58 ) │ │ │ │ + ldr r2, [pc, #0] @ (1f0d78 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r0, pc, #640 @ (adr r0, 1f0ffc ) │ │ │ │ + add r0, pc, #416 @ (adr r0, 1f0f1c ) │ │ │ │ movs r0, r5 │ │ │ │ - add r0, pc, #536 @ (adr r0, 1f0f98 ) │ │ │ │ + add r0, pc, #312 @ (adr r0, 1f0eb8 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r0, pc, #384 @ (adr r0, 1f0f04 ) │ │ │ │ + add r0, pc, #160 @ (adr r0, 1f0e24 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (1f0dc8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1f0db8 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -170023,16 +170026,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (1f0dcc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2f95ac │ │ │ │ - ldr r1, [pc, #400] @ (1f0f5c ) │ │ │ │ + b.w 2f956c │ │ │ │ + ldr r1, [pc, #176] @ (1f0e7c ) │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -170040,30 +170043,30 @@ │ │ │ │ ldr r2, [pc, #48] @ (1f0e18 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f0e1c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3060034 │ │ │ │ - add r0, pc, #32 @ (adr r0, 1f0e3c ) │ │ │ │ + movt r0, #57396 @ 0xe034 │ │ │ │ + ldr r7, [sp, #832] @ 0x340 │ │ │ │ movs r7, r4 │ │ │ │ - vst1.8 {d16[1]}, [lr], r9 │ │ │ │ + ldrsb.w r0, [r6, #41] @ 0x29 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (1f0ea4 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r7, r0 │ │ │ │ @@ -170073,15 +170076,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (1f0eac ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 1f0e8e │ │ │ │ ldr.w sl, [pc, #88] @ 1f0eb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 1f0eb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -170095,34 +170098,34 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 1f0e66 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0xf2b20034 │ │ │ │ - ldr r0, [pc, #640] @ (1f112c ) │ │ │ │ + @ instruction: 0xf27a0034 │ │ │ │ + ldr r0, [pc, #416] @ (1f104c ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #728] @ (1f1188 ) │ │ │ │ + ldr r0, [pc, #504] @ (1f10a8 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r4, #30] │ │ │ │ + ldrh r2, [r5, #28] │ │ │ │ movs r3, r5 │ │ │ │ - ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0eb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -170134,29 +170137,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (1f0f60 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f55ac │ │ │ │ + bl 2f556c │ │ │ │ ldr r1, [pc, #124] @ (1f0f64 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1f0f38 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (1f0f68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55ac │ │ │ │ + bl 2f556c │ │ │ │ ldr r1, [pc, #108] @ (1f0f6c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 1f0f46 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (1f0f70 ) │ │ │ │ ldr r3, [pc, #72] @ (1f0f5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -170173,34 +170176,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (1f0f74 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95ac │ │ │ │ + bl 2f956c │ │ │ │ b.n 1f0ef6 │ │ │ │ ldr r1, [pc, #48] @ (1f0f78 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f95ac │ │ │ │ + bl 2f956c │ │ │ │ b.n 1f0f10 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb838 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #920] @ 0x398 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #80] @ (1f0fb8 ) │ │ │ │ + blxns fp │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ + ldr r6, [sp, #832] @ 0x340 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0x47fa │ │ │ │ + @ instruction: 0x47c2 │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xb7f0 │ │ │ │ movs r2, r7 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 001f0f7c : │ │ │ │ @@ -170215,32 +170218,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (1f0fcc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fa09c │ │ │ │ + bl 2fa05c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181788 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r6, [sp, #272] @ 0x110 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r1, r4] │ │ │ │ + ldrb r2, [r2, r3] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f0fd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170251,34 +170254,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (1f1028 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #44] @ (1f102c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 1e366c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add.w r0, r6, #52 @ 0x34 │ │ │ │ - ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ + @ instruction: 0xf0ce0034 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf7c80029 │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ + @ instruction: 0xf7900029 │ │ │ │ + ldr r5, [sp, #856] @ 0x358 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1030 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170289,59 +170292,59 @@ │ │ │ │ ldr r1, [pc, #44] @ (1f1078 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #28] @ (1f107c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1e366c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0a60034 │ │ │ │ - ldr r5, [sp, #656] @ 0x290 │ │ │ │ + orn r0, lr, #52 @ 0x34 │ │ │ │ + ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf76e0029 │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + @ instruction: 0xf7360029 │ │ │ │ + ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1080 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (1f1100 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #100] @ (1f1104 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (1f1108 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #84] @ (1f110c ) │ │ │ │ ldr r1, [pc, #84] @ (1f1110 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #68] @ (1f1114 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 1e35f4 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 1f10e8 │ │ │ │ @@ -170355,23 +170358,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - orrs.w r0, r0, #52 @ 0x34 │ │ │ │ - mov r4, r7 │ │ │ │ + ands.w r0, r8, #52 @ 0x34 │ │ │ │ + mov r4, r0 │ │ │ │ movs r0, r5 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r2 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf7000029 │ │ │ │ - ldr r5, [sp, #248] @ 0xf8 │ │ │ │ + movt r0, #34857 @ 0x8829 │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1118 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -170439,18 +170442,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1f11c4 ) │ │ │ │ ldr r0, [pc, #20] @ (1f11c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - vqadd.s64 d0, d12, d20 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + vqadd.s8 d0, d4, d20 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f11cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -170581,18 +170584,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1f1324 ) │ │ │ │ ldr r0, [pc, #20] @ (1f1328 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldcl 0, cr0, [ip, #208] @ 0xd0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + stc 0, cr0, [r4, #208]! @ 0xd0 │ │ │ │ + ldr r2, [sp, #824] @ 0x338 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f132c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170603,27 +170606,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (1f1374 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #28] @ (1f1378 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1e3480 │ │ │ │ - stc 0, cr0, [sl, #208]! @ 0xd0 │ │ │ │ - ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ + ldcl 0, cr0, [r2, #-208]! @ 0xffffff30 │ │ │ │ + ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ movs r7, r4 │ │ │ │ - orns r0, r2, #11075584 @ 0xa90000 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + bics.w r0, sl, #11075584 @ 0xa90000 │ │ │ │ + ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f137c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -170637,33 +170640,33 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #28] @ (1f13d8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1e3740 │ │ │ │ - ldcl 0, cr0, [sl, #-208] @ 0xffffff30 │ │ │ │ - ldr r2, [sp, #368] @ 0x170 │ │ │ │ + stc 0, cr0, [r2, #-208]! @ 0xffffff30 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ movs r7, r4 │ │ │ │ - bic.w r0, r4, #11075584 @ 0xa90000 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ + @ instruction: 0xf3ec0029 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f13dc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170689,18 +170692,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - ldcl 0, cr0, [r4], {52} @ 0x34 │ │ │ │ - ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ + ldc 0, cr0, [ip], {52} @ 0x34 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #168] @ 0xa8 │ │ │ │ + ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f143c : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 1f1452 │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -170718,18 +170721,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1f1478 ) │ │ │ │ ldr r0, [pc, #20] @ (1f147c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - stc 0, cr0, [r8], {52} @ 0x34 │ │ │ │ - ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ + mrrc 0, 3, r0, r0, cr4 @ │ │ │ │ + ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f1480 : │ │ │ │ cbz r2, 1f14c4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170765,18 +170768,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f14f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r6], {52} @ 0x34 │ │ │ │ - ldr r1, [sp, #256] @ 0x100 │ │ │ │ + rsbs r0, lr, r4, rrx │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f14f4 : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170794,43 +170797,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4d8c │ │ │ │ ldr r2, [pc, #288] @ (1f1658 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (1f165c ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (1f1660 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (1f1664 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (1f1668 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1f1608 │ │ │ │ ldr r3, [pc, #260] @ (1f166c ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2f50dc │ │ │ │ + bl 2f509c │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 1f15c8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -170893,15 +170896,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (1f1678 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f2884 │ │ │ │ + bl 2f2844 │ │ │ │ ldr r3, [pc, #84] @ (1f167c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 1f1564 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (1f1680 ) │ │ │ │ @@ -170911,42 +170914,42 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ cbz r6, 1f1688 │ │ │ │ movs r2, r7 │ │ │ │ - rsbs r0, sl, r4, rrx │ │ │ │ + sub.w r0, r2, r4, rrx │ │ │ │ cbz r0, 1f168c │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r5 │ │ │ │ + adcs r0, r6 │ │ │ │ movs r0, r5 │ │ │ │ - sbcs r4, r7 │ │ │ │ + sbcs r4, r0 │ │ │ │ movs r0, r5 │ │ │ │ ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf26a0029 │ │ │ │ + @ instruction: 0xf2320029 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 1f168c │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [sp, #568] @ 0x238 │ │ │ │ + ldr r0, [sp, #344] @ 0x158 │ │ │ │ movs r0, r5 │ │ │ │ - str r7, [sp, #584] @ 0x248 │ │ │ │ + str r7, [sp, #360] @ 0x168 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeab40034 │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ + orns r0, ip, r4, rrx │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ movs r0, r5 │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + str r7, [sp, #728] @ 0x2d8 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f168c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -170959,58 +170962,58 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (1f1714 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (1f1718 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 1f16d6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f501c │ │ │ │ + b.w 2f4fdc │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 181488 │ │ │ │ ldr r2, [pc, #60] @ (1f171c ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (1f1720 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f2884 │ │ │ │ + bl 2f2844 │ │ │ │ ldr r3, [pc, #48] @ (1f1724 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f501c │ │ │ │ - orr.w r0, ip, r4, rrx │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + b.w 2f4fdc │ │ │ │ + ands.w r0, r4, r4, rrx │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - adds.w r0, r0, #41 @ 0x29 │ │ │ │ + @ instruction: 0xf0d80029 │ │ │ │ add sp, #312 @ 0x138 │ │ │ │ movs r2, r7 │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #768] @ 0x300 │ │ │ │ + str r7, [sp, #544] @ 0x220 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [sp, #784] @ 0x310 │ │ │ │ + str r6, [sp, #560] @ 0x230 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #16 │ │ │ │ ... │ │ │ │ │ │ │ │ 001f1728 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -171025,58 +171028,58 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (1f17b0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (1f17b4 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 1f1772 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f50dc │ │ │ │ + b.w 2f509c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 181488 │ │ │ │ ldr r2, [pc, #60] @ (1f17b8 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (1f17bc ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f2884 │ │ │ │ + bl 2f2844 │ │ │ │ ldr r3, [pc, #48] @ (1f17c0 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f50dc │ │ │ │ - @ instruction: 0xe9b00034 │ │ │ │ - str r6, [sp, #664] @ 0x298 │ │ │ │ + b.w 2f509c │ │ │ │ + ldrd r0, r0, [r8, #-208]! @ 0xd0 │ │ │ │ + str r6, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r4 │ │ │ │ - orns r0, r4, #41 @ 0x29 │ │ │ │ + bics.w r0, ip, #41 @ 0x29 │ │ │ │ add r7, sp, #712 @ 0x2c8 │ │ │ │ movs r2, r7 │ │ │ │ ldmia r0!, {r1, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #144] @ 0x90 │ │ │ │ + str r6, [sp, #944] @ 0x3b0 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [sp, #160] @ 0xa0 │ │ │ │ + str r5, [sp, #960] @ 0x3c0 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #16 │ │ │ │ ... │ │ │ │ │ │ │ │ 001f17c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -171104,15 +171107,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (1f1838 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f2884 │ │ │ │ + bl 2f2844 │ │ │ │ ldr r2, [pc, #44] @ (1f183c ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -171122,17 +171125,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r7, sp, #168 @ 0xa8 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #656] @ 0x290 │ │ │ │ + str r6, [sp, #432] @ 0x1b0 │ │ │ │ movs r0, r5 │ │ │ │ - str r5, [sp, #672] @ 0x2a0 │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #16 │ │ │ │ ... │ │ │ │ │ │ │ │ 001f1840 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -171170,18 +171173,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (1f18a8 ) │ │ │ │ ldr r0, [pc, #20] @ (1f18ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - stmdb r0, {r2, r4, r5} │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + @ instruction: 0xe8c80034 │ │ │ │ + str r5, [sp, #1000] @ 0x3e8 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [sp, #328] @ 0x148 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f18b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -171231,15 +171234,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1f1938 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldrb r6, [r6, #26] │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -171257,23 +171260,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (1f19fc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (1f1a00 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ vldr d7, [pc, #108] @ 1f19e8 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 42d1ec │ │ │ │ + bl 42d1ac │ │ │ │ cbz r0, 1f199e │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 1f19c8 │ │ │ │ ldr r2, [pc, #100] @ (1f1a04 ) │ │ │ │ @@ -171298,32 +171301,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (1f1a08 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (1f1a0c ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1f199e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ add r5, sp, #680 @ 0x2a8 │ │ │ │ movs r2, r7 │ │ │ │ - stmia.w r8, {r2, r4, r5} │ │ │ │ + @ instruction: 0xe8500034 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #848] @ 0x350 │ │ │ │ + str r5, [sp, #624] @ 0x270 │ │ │ │ movs r0, r5 │ │ │ │ - str r5, [sp, #744] @ 0x2e8 │ │ │ │ + str r5, [sp, #520] @ 0x208 │ │ │ │ movs r0, r5 │ │ │ │ add r5, sp, #392 @ 0x188 │ │ │ │ movs r2, r7 │ │ │ │ - str r5, [sp, #480] @ 0x1e0 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ movs r0, r5 │ │ │ │ - str r5, [sp, #536] @ 0x218 │ │ │ │ + str r5, [sp, #312] @ 0x138 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 1f1a94 │ │ │ │ sub sp, #28 │ │ │ │ @@ -171332,15 +171335,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (1f1a9c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #96] @ (1f1aa0 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (1f1aa4 ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -171349,51 +171352,51 @@ │ │ │ │ ldr r3, [pc, #84] @ (1f1aa8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (1f1aac ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r1, [pc, #72] @ (1f1ab0 ) │ │ │ │ ldr r3, [pc, #76] @ (1f1ab4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (1f1ab8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - b.n 1f1a0c │ │ │ │ + b.n 1f199c │ │ │ │ movs r4, r6 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #560] @ 0x230 │ │ │ │ movs r7, r4 │ │ │ │ - stc 0, cr0, [ip, #164] @ 0xa4 │ │ │ │ + ldcl 0, cr0, [r4, #-164] @ 0xffffff5c │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - subs.w r0, sl, #11206656 @ 0xab0000 │ │ │ │ + @ instruction: 0xf582002b │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r4, [sp, #912] @ 0x390 │ │ │ │ movs r0, r5 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ + str r4, [sp, #848] @ 0x350 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 1f1b0c │ │ │ │ @@ -171401,15 +171404,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (1f1b14 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (1f1b18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #52] @ (1f1b1c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 1f1af6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -171418,19 +171421,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 1f192c │ │ │ │ + b.n 1f18bc │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [sp, #328] @ 0x148 │ │ │ │ + str r4, [sp, #104] @ 0x68 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #192] @ 0xc0 │ │ │ │ movs r0, r5 │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -171451,25 +171454,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 42d1ec │ │ │ │ + bl 42d1ac │ │ │ │ ldr r2, [pc, #60] @ (1f1bbc ) │ │ │ │ ldr r3, [pc, #44] @ (1f1bb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -171480,23 +171483,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 1f1900 │ │ │ │ + b.n 1f1890 │ │ │ │ movs r4, r6 │ │ │ │ add r3, sp, #776 @ 0x308 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #984] @ 0x3d8 │ │ │ │ + str r3, [sp, #760] @ 0x2f8 │ │ │ │ movs r0, r5 │ │ │ │ - str r3, [sp, #856] @ 0x358 │ │ │ │ + str r3, [sp, #632] @ 0x278 │ │ │ │ movs r0, r5 │ │ │ │ add r3, sp, #520 @ 0x208 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -171515,25 +171518,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 42d1ec │ │ │ │ + bl 42d1ac │ │ │ │ ldr r2, [pc, #60] @ (1f1c5c ) │ │ │ │ ldr r3, [pc, #44] @ (1f1c50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -171544,23 +171547,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 1f1860 │ │ │ │ + b.n 1f17f0 │ │ │ │ movs r4, r6 │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #344] @ 0x158 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ movs r0, r5 │ │ │ │ - str r3, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [sp, #1016] @ 0x3f8 │ │ │ │ movs r0, r5 │ │ │ │ add r2, sp, #904 @ 0x388 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -171579,23 +171582,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ vldr d7, [pc, #68] @ 1f1cf0 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d1ec │ │ │ │ + bl 42d1ac │ │ │ │ cbz r0, 1f1cc4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (1f1d0c ) │ │ │ │ ldr r3, [pc, #56] @ (1f1d00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -171610,23 +171613,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - b.n 1f17d0 │ │ │ │ + b.n 1f1760 │ │ │ │ movs r4, r6 │ │ │ │ add r2, sp, #520 @ 0x208 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #504] @ 0x1f8 │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [sp, #600] @ 0x258 │ │ │ │ + str r2, [sp, #376] @ 0x178 │ │ │ │ movs r0, r5 │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001f1d10 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -171662,29 +171665,29 @@ │ │ │ │ movs r2, #13 │ │ │ │ ldr r3, [pc, #40] @ (1f1d6c ) │ │ │ │ ldr r1, [pc, #44] @ (1f1d70 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #400] @ 0x190 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1f1774 │ │ │ │ + b.n 1f1704 │ │ │ │ movs r4, r6 │ │ │ │ - str r2, [sp, #256] @ 0x100 │ │ │ │ + str r2, [sp, #32] │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ add.w lr, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r1 │ │ │ │ ldrh.w r1, [lr, #1312] @ 0x520 │ │ │ │ @@ -171784,15 +171787,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (1f1e90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldrb r2, [r2, #6] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -171885,27 +171888,27 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #492] @ (1f2188 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #480] @ (1f218c ) │ │ │ │ ldr r1, [pc, #484] @ (1f2190 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #476] @ (1f2194 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr.w fp, [pc, #472] @ 1f2198 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #468] @ (1f219c ) │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #468] @ (1f21a0 ) │ │ │ │ add.w r6, r0, #952 @ 0x3b8 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -172046,55 +172049,55 @@ │ │ │ │ add.w r1, r4, #3136 @ 0xc40 │ │ │ │ mov r0, r9 │ │ │ │ bl 1f13dc │ │ │ │ b.n 1f20e4 │ │ │ │ ldr r0, [pc, #92] @ (1f21c0 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 1f2032 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1f2778 │ │ │ │ + b.n 1f2708 │ │ │ │ movs r4, r6 │ │ │ │ - adds r7, #72 @ 0x48 │ │ │ │ + adds r7, #16 │ │ │ │ movs r0, r5 │ │ │ │ - adds r7, #92 @ 0x5c │ │ │ │ + adds r7, #36 @ 0x24 │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ + ldrh r6, [r3, #62] @ 0x3e │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + ldrh r6, [r5, #62] @ 0x3e │ │ │ │ movs r0, r5 │ │ │ │ add r7, pc, #248 @ (adr r7, 1f2290 ) │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [sp, #72] @ 0x48 │ │ │ │ + ldrh r2, [r3, #62] @ 0x3e │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ + ldrh r0, [r3, #62] @ 0x3e │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r1, #62] @ 0x3e │ │ │ │ + ldrh r4, [r2, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r5, #60] @ 0x3c │ │ │ │ + ldrh r4, [r6, #58] @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r6, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ strb r6, [r3, #28] │ │ │ │ movs r1, r7 │ │ │ │ strb r2, [r6, #27] │ │ │ │ movs r1, r7 │ │ │ │ strb r2, [r3, #27] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r2, [r0, #56] @ 0x38 │ │ │ │ + ldrh r2, [r1, #54] @ 0x36 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r4, #50] @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ @@ -172120,39 +172123,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1f2260 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #52] @ (1f2264 ) │ │ │ │ ldr r1, [pc, #56] @ (1f2268 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (1f226c ) │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #44] @ (1f2270 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ + b.w 2f4124 │ │ │ │ nop │ │ │ │ - b.n 1f2350 │ │ │ │ + b.n 1f22e0 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r4, [r2, #30] │ │ │ │ + ldrh r4, [r3, #28] │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1f1d98 │ │ │ │ + b.n 1f1d28 │ │ │ │ movs r1, r5 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ lsrs r5, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #23] │ │ │ │ movs r1, r7 │ │ │ │ add r4, r9 │ │ │ │ @@ -172697,19 +172700,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f2874 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 1f28dc │ │ │ │ + bls.n 1f286c │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r4, #58] @ 0x3a │ │ │ │ + strh r4, [r5, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r6, #62] @ 0x3e │ │ │ │ + strh r4, [r7, #60] @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -172826,19 +172829,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f29d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 1f2980 │ │ │ │ + bhi.n 1f2910 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r1, #48] @ 0x30 │ │ │ │ + strh r0, [r2, #46] @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r3, #52] @ 0x34 │ │ │ │ + strh r0, [r4, #50] @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #472] @ (1f2bc0 ) │ │ │ │ @@ -172846,26 +172849,26 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #472] @ (1f2bc8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #460] @ (1f2bcc ) │ │ │ │ ldr r1, [pc, #464] @ (1f2bd0 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #452] @ (1f2bd4 ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #448] @ (1f2bd8 ) │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add r7, pc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #784 @ 0x310 │ │ │ │ mov.w r8, #8388608 @ 0x800000 │ │ │ │ @@ -173010,49 +173013,49 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 1f2b10 │ │ │ │ + bhi.n 1f2ca0 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r4, #244 @ 0xf4 │ │ │ │ + cmp r4, #188 @ 0xbc │ │ │ │ movs r0, r5 │ │ │ │ - cmp r5, #8 │ │ │ │ + cmp r4, #208 @ 0xd0 │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r0, #46] @ 0x2e │ │ │ │ + strh r0, [r1, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r1, #46] @ 0x2e │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #50] @ 0x32 │ │ │ │ + strh r2, [r1, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [r2, #92] @ 0x5c │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r5, #48] @ 0x30 │ │ │ │ + strh r4, [r6, #46] @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r3, #46] @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r7, #46] @ 0x2e │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, #46] @ 0x2e │ │ │ │ + strh r4, [r5, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r1, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #44] @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r4, #44] @ 0x2c │ │ │ │ + strh r6, [r5, #42] @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r1, #44] @ 0x2c │ │ │ │ + strh r4, [r2, #42] @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r6, #40] @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r3, #40] @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ @@ -173116,15 +173119,15 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #244] @ (1f2dc8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #4352 @ 0x1100 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #8 │ │ │ │ blx 182f7c │ │ │ │ add.w r0, r5, #4608 @ 0x1200 │ │ │ │ @@ -173185,19 +173188,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bpl.n 1f2d44 │ │ │ │ + bpl.n 1f2cd4 │ │ │ │ movs r4, r6 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r6, #20] │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r7, #22] │ │ │ │ + strh r6, [r0, #22] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ subw r1, r2, #2300 @ 0x8fc │ │ │ │ @@ -173278,15 +173281,15 @@ │ │ │ │ rsb r2, r1, r2, lsl #10 │ │ │ │ bl 1f1e94 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrh.w ip, [r3, #1046] @ 0x416 │ │ │ │ b.n 1f2e72 │ │ │ │ ldr r0, [pc, #4] @ (1f2ec8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldr r6, [r2, #52] @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ vldr d7, [pc, #44] @ 1f2f08 │ │ │ │ @@ -173319,27 +173322,27 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #208] @ (1f2ffc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #196] @ (1f3000 ) │ │ │ │ ldr r1, [pc, #200] @ (1f3004 ) │ │ │ │ adds r4, #16 │ │ │ │ ldr.w sl, [pc, #200] @ 1f3008 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [pc, #188] @ (1f300c ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add sl, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ bl 270e40 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ @@ -173387,37 +173390,37 @@ │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1b9844 │ │ │ │ ldr r0, [pc, #48] @ (1f301c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 1f2f84 │ │ │ │ - bcc.n 1f2f6c │ │ │ │ + bcc.n 1f2efc │ │ │ │ movs r4, r6 │ │ │ │ - movs r7, #184 @ 0xb8 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ movs r0, r5 │ │ │ │ - movs r7, #204 @ 0xcc │ │ │ │ + movs r7, #148 @ 0x94 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r0, #14] │ │ │ │ + strh r6, [r1, #12] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r3, #14] │ │ │ │ + strh r0, [r4, #12] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r2, #14] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ movs r0, r5 │ │ │ │ str r7, [sp, #640] @ 0x280 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [r2, #36] @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r4, [r2, #8] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -173563,15 +173566,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ b.n 1f309a │ │ │ │ ldrb.w r3, [r5, #1281] @ 0x501 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r5, #756] @ 0x2f4 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r5, #1281] @ 0x501 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ b.n 1f3172 │ │ │ │ str.w sl, [r5, #1276] @ 0x4fc │ │ │ │ b.n 1f316a │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -173582,39 +173585,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1f323c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #52] @ (1f3240 ) │ │ │ │ ldr r1, [pc, #56] @ (1f3244 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (1f3248 ) │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #44] @ (1f324c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ + b.w 2f4124 │ │ │ │ nop │ │ │ │ - beq.n 1f3214 │ │ │ │ + beq.n 1f31a4 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + ldrb r0, [r0, #15] │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 1f31bc │ │ │ │ + bpl.n 1f314c │ │ │ │ movs r1, r5 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r5, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #124] @ 0x7c │ │ │ │ movs r1, r7 │ │ │ │ adds r7, #40 @ 0x28 │ │ │ │ @@ -173675,27 +173678,27 @@ │ │ │ │ ldr r0, [pc, #356] @ (1f343c ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f32b8 │ │ │ │ ldrsb.w r3, [r6, #1281] @ 0x501 │ │ │ │ ldrb.w r2, [r6, #1281] @ 0x501 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 1f32b8 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ ldr.w r0, [r6, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r2, [r6, #1281] @ 0x501 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 2f673c │ │ │ │ + b.w 2f66fc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r5, [r6, #2070] @ 0x816 │ │ │ │ strb.w r3, [r6, #2071] @ 0x817 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -173785,15 +173788,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f3282 │ │ │ │ ldr r0, [pc, #60] @ (1f3444 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 1f3282 │ │ │ │ lsls r4, r4, #24 │ │ │ │ orr.w r4, r4, r5, lsr #8 │ │ │ │ lsls r5, r5, #24 │ │ │ │ b.n 1f3332 │ │ │ │ movs r2, #0 │ │ │ │ @@ -173805,19 +173808,19 @@ │ │ │ │ nop │ │ │ │ str r4, [sp, #616] @ 0x268 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #26] │ │ │ │ + ldrb r6, [r7, #25] │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #21] │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (1f3510 ) │ │ │ │ cmp r2, #32 │ │ │ │ @@ -173880,44 +173883,44 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f349e │ │ │ │ ldr r0, [pc, #68] @ (1f3520 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f349e │ │ │ │ ldrb.w r2, [r0, #1281] @ 0x501 │ │ │ │ orr.w r2, r2, #97 @ 0x61 │ │ │ │ mov r5, r2 │ │ │ │ b.n 1f3496 │ │ │ │ ldrb.w r2, [r0, #1280] @ 0x500 │ │ │ │ mov r5, r2 │ │ │ │ b.n 1f3496 │ │ │ │ ldr r0, [pc, #40] @ (1f3524 ) │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f34b8 │ │ │ │ nop │ │ │ │ str r2, [sp, #664] @ 0x298 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #20] │ │ │ │ + ldrb r6, [r7, #19] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r3, #19] │ │ │ │ + ldrb r2, [r4, #18] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #92] @ (1f3594 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -173925,15 +173928,15 @@ │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ ldr r1, [pc, #92] @ (1f359c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ add.w r0, r0, #1296 @ 0x510 │ │ │ │ blx 182f7c │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #0 │ │ │ │ @@ -173946,20 +173949,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ strb.w r1, [r4, #2071] @ 0x817 │ │ │ │ str.w r3, [r4, #1276] @ 0x4fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f673c │ │ │ │ - ldmia r5, {r2, r5, r7} │ │ │ │ + b.w 2f66fc │ │ │ │ + ldmia r5, {r2, r3, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r3, #14] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #148] @ (1f3648 ) │ │ │ │ @@ -173967,26 +173970,26 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #148] @ (1f3650 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #136] @ (1f3654 ) │ │ │ │ ldr r1, [pc, #140] @ (1f3658 ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [pc, #128] @ (1f365c ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #124] @ (1f3660 ) │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -174017,33 +174020,33 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1f13dc │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r3, r5} │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - movs r1, #40 @ 0x28 │ │ │ │ + movs r0, #240 @ 0xf0 │ │ │ │ movs r0, r5 │ │ │ │ - movs r1, #60 @ 0x3c │ │ │ │ + movs r1, #4 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r0, #13] │ │ │ │ + ldrb r6, [r1, #12] │ │ │ │ movs r0, r5 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #17] │ │ │ │ + ldrb r0, [r2, #16] │ │ │ │ movs r0, r5 │ │ │ │ str r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r6, #16] │ │ │ │ + ldrb r0, [r7, #15] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ vldr d7, [pc, #40] @ 1f36a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -174099,44 +174102,44 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f36e0 │ │ │ │ ldr r0, [pc, #36] @ (1f3730 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr.w ip, [r1, #920] @ 0x398 │ │ │ │ b.n 1f36e0 │ │ │ │ nop │ │ │ │ str r0, [sp, #208] @ 0xd0 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #13] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (1f3768 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ str r4, [r2, #56] @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -174144,37 +174147,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (1f37c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1f37c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #48] @ (1f37c8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (1f37cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3, {r1, r3, r6} │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r5, #25] │ │ │ │ + strb r4, [r6, #24] │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 1f382c │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174253,15 +174256,15 @@ │ │ │ │ bpl.n 1f385a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f3990 │ │ │ │ ldr.w r0, [r4, #948] @ 0x3b4 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f385a │ │ │ │ ldr r0, [pc, #296] @ (1f39e0 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -174274,40 +174277,40 @@ │ │ │ │ add.w r0, r1, #230 @ 0xe6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr.w r0, [r4, r0, lsl #2] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #268] @ (1f39e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f37fc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f3954 │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f387c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 1f3932 │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r2, 1f392c │ │ │ │ ldr.w r0, [r4, #944] @ 0x3b0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr.w r0, [r4, #944] @ 0x3b0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 1f3844 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 1f383c │ │ │ │ ldr r3, [pc, #184] @ (1f39ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -174317,15 +174320,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 1f3902 │ │ │ │ ldr r0, [pc, #168] @ (1f39f0 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f3902 │ │ │ │ ldr r3, [pc, #156] @ (1f39f4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f38ec │ │ │ │ @@ -174333,23 +174336,23 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1f38ec │ │ │ │ ldr r0, [pc, #140] @ (1f39f8 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f38ec │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 1f39b4 │ │ │ │ ldr.w r0, [r4, #948] @ 0x3b4 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f385a │ │ │ │ ldr r3, [pc, #104] @ (1f39fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -174358,15 +174361,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f38a2 │ │ │ │ ldr r0, [pc, #88] @ (1f3a00 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f38a2 │ │ │ │ ldr r3, [pc, #76] @ (1f3a04 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f397c │ │ │ │ @@ -174374,75 +174377,75 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f397c │ │ │ │ ldr r0, [pc, #60] @ (1f3a08 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 1f397c │ │ │ │ nop │ │ │ │ ldrh r4, [r3, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #7] │ │ │ │ + ldrb r2, [r1, #6] │ │ │ │ movs r0, r5 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #6] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #6] │ │ │ │ + ldrb r0, [r4, #5] │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ movs r0, r5 │ │ │ │ movs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #5] │ │ │ │ + ldrb r0, [r5, #4] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 1f3a50 │ │ │ │ ldr r2, [pc, #48] @ (1f3a54 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f3a58 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #36] @ (1f3a5c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r2, #14] │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5!, {r1, r4, r7} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6} │ │ │ │ movs r1, r5 │ │ │ │ lsrs r3, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174451,32 +174454,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (1f3aa8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f3aac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #36] @ (1f3ab0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r7, #13] │ │ │ │ + strb r0, [r0, #13] │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r5!, {r1, r2} │ │ │ │ movs r1, r5 │ │ │ │ lsls r7, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174485,32 +174488,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (1f3afc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f3b00 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #36] @ (1f3b04 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1} │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r4, #12] │ │ │ │ + strb r4, [r5, #11] │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ lsls r7, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174520,15 +174523,15 @@ │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #68] @ (1f3b68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2684354560 @ 0xa0000000 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #932] @ 0x3a4 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ add sp, #12 │ │ │ │ @@ -174536,19 +174539,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r3, #1] │ │ │ │ + ldrb r4, [r4, #0] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r7, #1] │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (1f3bfc ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -174559,23 +174562,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (1f3c04 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #108] @ (1f3c08 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #92] @ (1f3c0c ) │ │ │ │ ldr r3, [pc, #96] @ (1f3c10 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r0, #16 │ │ │ │ add.w r2, r2, #272 @ 0x110 │ │ │ │ add r3, pc │ │ │ │ @@ -174590,38 +174593,38 @@ │ │ │ │ ldr r1, [pc, #68] @ (1f3c18 ) │ │ │ │ mov.w r3, #1496 @ 0x5d8 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2fb6bc │ │ │ │ + bl 2fb67c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r7!, {r1, r2, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r6} │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + strb r6, [r7, #30] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r2, #0] │ │ │ │ + strb r4, [r3, #31] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r3, #0] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ movs r0, r5 │ │ │ │ ldrsh r6, [r4, r4] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r2, [r2, #0] │ │ │ │ + strb r2, [r3, #31] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r0, #0] │ │ │ │ + strb r0, [r1, #31] │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r0, #3 │ │ │ │ + lsls r2, r1, #2 │ │ │ │ movs r7, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (1f3ca8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -174632,23 +174635,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #112] @ (1f3cb0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #104] @ (1f3cb4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #88] @ (1f3cb8 ) │ │ │ │ ldr r3, [pc, #92] @ (1f3cbc ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r0, #16 │ │ │ │ add.w r2, r2, #272 @ 0x110 │ │ │ │ add r3, pc │ │ │ │ @@ -174661,36 +174664,36 @@ │ │ │ │ bl 22e5b8 │ │ │ │ ldr r1, [pc, #60] @ (1f3cc0 ) │ │ │ │ add.w r2, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r3, #9528 @ 0x2538 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2fb6bc │ │ │ │ + bl 2fb67c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r0, #29] │ │ │ │ + strb r6, [r1, #28] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r4, #29] │ │ │ │ + strb r4, [r5, #28] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r2, #30] │ │ │ │ + strb r2, [r3, #29] │ │ │ │ movs r0, r5 │ │ │ │ ldrsh r6, [r6, r1] │ │ │ │ movs r1, r7 │ │ │ │ - strb r2, [r1, #30] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r7, #29] │ │ │ │ + strb r0, [r0, #29] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (1f3d44 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -174699,70 +174702,70 @@ │ │ │ │ ldr r1, [pc, #112] @ (1f3d4c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #96] @ (1f3d50 ) │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #92] @ (1f3d54 ) │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #84] @ (1f3d58 ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #80] @ (1f3d5c ) │ │ │ │ mov r2, r7 │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #80] @ (1f3d60 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2fbafc │ │ │ │ + bl 2fbabc │ │ │ │ ldr r2, [pc, #68] @ (1f3d64 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #68] @ (1f3d68 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #56] @ (1f3d6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1f168c │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + strb r2, [r5, #25] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r7, #27] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r1, #28] │ │ │ │ + strb r4, [r2, #27] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r0, #28] │ │ │ │ + strb r0, [r1, #27] │ │ │ │ movs r0, r5 │ │ │ │ ldrh r0, [r7, #14] │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #28] │ │ │ │ + strb r0, [r4, #27] │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r7, r6 │ │ │ │ + adds r6, r0, r6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r2, r7 │ │ │ │ + adds r2, r3, r6 │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174773,25 +174776,25 @@ │ │ │ │ ldr r1, [pc, #152] @ (1f3e20 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #136] @ (1f3e24 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (1f3e28 ) │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r2, [pc, #112] @ (1f3e2c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -174804,52 +174807,52 @@ │ │ │ │ ldr r1, [pc, #92] @ (1f3e34 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #2448 @ 0x990 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r5, #1088 @ 0x440 │ │ │ │ - bl 2fb6bc │ │ │ │ + bl 2fb67c │ │ │ │ ldr r3, [pc, #76] @ (1f3e38 ) │ │ │ │ ldr r1, [pc, #76] @ (1f3e3c ) │ │ │ │ add.w r2, r5, #3536 @ 0xdd0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ - bl 2fb6bc │ │ │ │ + bl 2fb67c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r7} │ │ │ │ + stmia r5!, {r3, r6} │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + strb r6, [r7, #22] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r2, #26] │ │ │ │ + strb r2, [r3, #25] │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r0, r5 │ │ │ │ + adds r2, r1, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r2, r5 │ │ │ │ + adds r6, r3, r4 │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r5, #25] │ │ │ │ + strb r2, [r6, #24] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r4, #23] │ │ │ │ + strb r4, [r5, #22] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r4, #23] │ │ │ │ + strb r4, [r5, #22] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r6, #23] │ │ │ │ + strb r2, [r7, #22] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r6, #23] │ │ │ │ + strb r4, [r7, #22] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #148] @ (1f3ee8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -174859,25 +174862,25 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #132] @ (1f3ef4 ) │ │ │ │ ldr r1, [pc, #132] @ (1f3ef8 ) │ │ │ │ add.w r3, r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ ldr r6, [pc, #120] @ (1f3efc ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #116] @ (1f3f00 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #116] @ (1f3f04 ) │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #1396] @ 0x574 │ │ │ │ @@ -174886,57 +174889,57 @@ │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #1400] @ 0x578 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #12 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #88] @ (1f3f0c ) │ │ │ │ ldr r1, [pc, #88] @ (1f3f10 ) │ │ │ │ movs r3, #2 │ │ │ │ str.w r0, [r5, #1404] @ 0x57c │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r5, #1088] @ 0x440 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r5, #1384] @ 0x568 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #60] @ (1f3f14 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1f168c │ │ │ │ nop │ │ │ │ - strb r2, [r5, #20] │ │ │ │ + strb r2, [r6, #19] │ │ │ │ movs r0, r5 │ │ │ │ - stmia r4!, {r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r2, r4, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + strb r0, [r4, #20] │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r7, #22] │ │ │ │ + strb r2, [r0, #22] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r3, #21] │ │ │ │ + strb r6, [r4, #20] │ │ │ │ movs r0, r5 │ │ │ │ ldrh r0, [r5, #2] │ │ │ │ movs r2, r7 │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + strb r6, [r2, #19] │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r0 │ │ │ │ + asrs r0, r6, #31 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r6, r0 │ │ │ │ + asrs r6, r7, #31 │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174947,36 +174950,36 @@ │ │ │ │ ldr r1, [pc, #152] @ (1f3fcc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #136] @ (1f3fd0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #136] @ (1f3fd4 ) │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #12 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #120] @ (1f3fd8 ) │ │ │ │ ldr r1, [pc, #120] @ (1f3fdc ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #112] @ (1f3fe0 ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r1, r5, #936 @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1f132c │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1f13dc │ │ │ │ ldr r1, [pc, #88] @ (1f3fe4 ) │ │ │ │ @@ -174987,47 +174990,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (1f3fe8 ) │ │ │ │ add.w r3, r5, #940 @ 0x3ac │ │ │ │ ldr r1, [r6, r1] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (1f3fec ) │ │ │ │ add r1, pc │ │ │ │ - bl 2fb8a8 │ │ │ │ + bl 2fb868 │ │ │ │ ldr r1, [pc, #72] @ (1f3ff0 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ bl 1e3450 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r5, #944 @ 0x3b0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1e3574 │ │ │ │ - stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #104] @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r2, r7} │ │ │ │ + ldmia r0!, {r2, r3, r6} │ │ │ │ movs r1, r5 │ │ │ │ - strb r6, [r6, #16] │ │ │ │ + strb r6, [r7, #15] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r2, #17] │ │ │ │ + strb r6, [r3, #16] │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r7, #29 │ │ │ │ + asrs r6, r0, #29 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + asrs r0, r3, #29 │ │ │ │ movs r0, r5 │ │ │ │ strh r2, [r7, #58] @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #18] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r6, #18] │ │ │ │ + strb r4, [r7, #17] │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r1, #7 │ │ │ │ ... │ │ │ │ │ │ │ │ 001f3ff4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -175086,26 +175089,26 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f401e │ │ │ │ ldr r0, [pc, #28] @ (1f40b4 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w lr, [r4, #924] @ 0x39c │ │ │ │ b.n 1f401e │ │ │ │ strh r2, [r7, #54] @ 0x36 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #15] │ │ │ │ + strb r4, [r1, #14] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f40b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -175162,26 +175165,26 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f40e2 │ │ │ │ ldr r0, [pc, #28] @ (1f4178 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w lr, [r4, #924] @ 0x39c │ │ │ │ b.n 1f40e2 │ │ │ │ strh r6, [r6, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #12] │ │ │ │ + strb r0, [r7, #11] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ (1f4230 ) │ │ │ │ @@ -175217,29 +175220,29 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f41ec │ │ │ │ ldr.w r0, [r1, #936] @ 0x3a8 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f673c │ │ │ │ + b.w 2f66fc │ │ │ │ ldr r3, [pc, #72] @ (1f4238 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f41dc │ │ │ │ ldr r3, [pc, #68] @ (1f423c ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f41dc │ │ │ │ ldr r0, [pc, #60] @ (1f4240 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f41dc │ │ │ │ ldr r3, [pc, #52] @ (1f4244 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f41cc │ │ │ │ @@ -175247,30 +175250,30 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f41cc │ │ │ │ ldr r0, [pc, #36] @ (1f4248 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f41cc │ │ │ │ strh r4, [r6, #42] @ 0x2a │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #3] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + strb r6, [r4, #2] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #560] @ (1f4490 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -175280,81 +175283,81 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #544] @ (1f449c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #544] @ (1f44a0 ) │ │ │ │ ldr.w sl, [pc, #544] @ 1f44a4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ add sl, pc │ │ │ │ - bl 2fbfec │ │ │ │ + bl 2fbfac │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1f4460 │ │ │ │ ldr.w r8, [pc, #524] @ 1f44a8 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ ldr r1, [pc, #520] @ (1f44ac ) │ │ │ │ add.w r0, r7, #1088 @ 0x440 │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov fp, r1 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #500] @ (1f44b0 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [pc, #500] @ (1f44b4 ) │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ ldr r6, [pc, #500] @ (1f44b8 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [sl, r3] │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #28] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [pc, #488] @ (1f44bc ) │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 2fbafc │ │ │ │ + bl 2fbabc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #468] @ (1f44c0 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ bl 1f168c │ │ │ │ ldr r1, [pc, #460] @ (1f44c4 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 2fbd24 │ │ │ │ + bl 2fbce4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r9 │ │ │ │ bl 1e35bc │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -175375,58 +175378,58 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 1e3734 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ bl 1f143c │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 232ca4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r7, #3536 @ 0xdd0 │ │ │ │ add.w r7, r7, #920 @ 0x398 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r9, r0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 2fbafc │ │ │ │ + bl 2fbabc │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 1f168c │ │ │ │ ldr r1, [pc, #280] @ (1f44c8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 2fbd24 │ │ │ │ + bl 2fbce4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e35bc │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ @@ -175439,15 +175442,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 1e3734 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 1f143c │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -175482,58 +175485,58 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r1, [pc, #108] @ (1f44d4 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ add r6, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r3, #4] │ │ │ │ + strb r4, [r4, #3] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r6, #6] │ │ │ │ + strb r6, [r7, #5] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r0, #7] │ │ │ │ + strb r4, [r1, #6] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsb r6, [r7, r6] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ movs r3, r5 │ │ │ │ strh r2, [r7, #34] @ 0x22 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r1, #52] @ 0x34 │ │ │ │ + ldr r6, [r2, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r5!, {r1, r2, r4} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r1, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #6] │ │ │ │ + strb r0, [r3, #5] │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r3, #16 │ │ │ │ + asrs r2, r4, #15 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r4, #16 │ │ │ │ + asrs r4, r5, #15 │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 {d0[1]}, [r6], lr │ │ │ │ - strb r6, [r1, #1] │ │ │ │ + vld4.8 {d16-d19}, [lr :128], lr │ │ │ │ + strb r6, [r2, #0] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r1, #3] │ │ │ │ + strb r4, [r2, #2] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r5, #1] │ │ │ │ + strb r4, [r6, #0] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r2, #1] │ │ │ │ + strb r0, [r3, #0] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f44d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -175636,26 +175639,26 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f4502 │ │ │ │ ldr r0, [pc, #32] @ (1f4614 ) │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 1f4502 │ │ │ │ strh r6, [r2, #16] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #112] @ 0x70 │ │ │ │ + ldr r2, [r3, #108] @ 0x6c │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f4618 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -175810,15 +175813,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f4672 │ │ │ │ ldr r0, [pc, #48] @ (1f47f8 ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 1f4672 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strh r4, [r2, #6] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -175828,15 +175831,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #31] │ │ │ │ movs r2, r7 │ │ │ │ adds r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #84] @ 0x54 │ │ │ │ + ldr r4, [r6, #80] @ 0x50 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f47fc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175845,28 +175848,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (1f483c ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (1f4840 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r0, #88] @ 0x58 │ │ │ │ + ldr r6, [r1, #84] @ 0x54 │ │ │ │ movs r0, r5 │ │ │ │ - cbnz r0, 1f48a6 │ │ │ │ + cbnz r0, 1f4898 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r4, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ movs r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #284] @ 0x11c │ │ │ │ strb.w r2, [r0, #277] @ 0x115 │ │ │ │ bx r3 │ │ │ │ ldr.w r1, [r0, #264] @ 0x108 │ │ │ │ cmp r1, #15 │ │ │ │ @@ -176076,23 +176079,23 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (1f4a74 ) │ │ │ │ ldr r0, [pc, #24] @ (1f4a78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - rev16 r2, r3 │ │ │ │ + rev r2, r4 │ │ │ │ movs r4, r6 │ │ │ │ - cbnz r2, 1f4aa0 │ │ │ │ + cbnz r2, 1f4a92 │ │ │ │ movs r4, r6 │ │ │ │ - cbnz r6, 1f4a90 │ │ │ │ + cbnz r6, 1f4a82 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ + ldr r0, [r6, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r6, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -176164,15 +176167,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (1f4b5c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f4af4 │ │ │ │ ldr r0, [pc, #40] @ (1f4b60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f4af4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r5, #17] │ │ │ │ movs r2, r7 │ │ │ │ ldrb r2, [r4, #17] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -176181,15 +176184,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ + ldr r0, [r0, #40] @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f4b64 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 1f4b72 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -176206,55 +176209,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1f4bba │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 1f4baa │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181788 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 1f4bec │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 45258c │ │ │ │ + b.w 45254c │ │ │ │ movs r0, #32 │ │ │ │ blx 181488 │ │ │ │ ldr r3, [pc, #28] @ (1f4c10 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 1f4bdc │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -176638,15 +176641,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1f4f2c │ │ │ │ ldr r0, [pc, #200] @ (1f50d8 ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 1f4f2c │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 1f505e │ │ │ │ @@ -176705,29 +176708,29 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 1f4f7e │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #0] │ │ │ │ movs r2, r7 │ │ │ │ - push {r4, r7} │ │ │ │ + push {r3, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #92] @ 0x5c │ │ │ │ + str r4, [r0, #92] @ 0x5c │ │ │ │ movs r0, r5 │ │ │ │ - cbz r2, 1f512a │ │ │ │ + uxtb r2, r6 │ │ │ │ movs r4, r6 │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ + str r4, [r4, #76] @ 0x4c │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r0, #88] @ 0x58 │ │ │ │ + str r2, [r1, #84] @ 0x54 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f50e8 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 1f50fa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -176782,15 +176785,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 1f519e │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -176814,15 +176817,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 1bc2c8 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 1f51f2 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -176896,26 +176899,26 @@ │ │ │ │ movs r1, r7 │ │ │ │ ldr r1, [pc, #776] @ (1f55b0 ) │ │ │ │ movs r1, r7 │ │ │ │ ldr r1, [pc, #624] @ (1f551c ) │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #4] @ (1f52b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldr r2, [pc, #360] @ (1f5420 ) │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 001f52b8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1f52c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldr r2, [pc, #488] @ (1f54b4 ) │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #112] @ (1f534c ) │ │ │ │ @@ -176952,25 +176955,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f530a │ │ │ │ ldr.w r1, [r0, #176] @ 0xb0 │ │ │ │ ldr r0, [pc, #28] @ (1f535c ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f530a │ │ │ │ strb r4, [r3, #16] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #60] @ 0x3c │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #152] @ 1f5408 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -177015,15 +177018,15 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f53a0 │ │ │ │ ldr r0, [pc, #56] @ (1f5418 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f53a0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movw r1, #65408 @ 0xff80 │ │ │ │ movt r1, #61533 @ 0xf05d │ │ │ │ ldr.w r0, [r0, #796] @ 0x31c │ │ │ │ ands r1, r0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -177036,15 +177039,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #52] @ 0x34 │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #468] @ (1f5604 ) │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ @@ -177128,27 +177131,27 @@ │ │ │ │ ands r0, r1 │ │ │ │ ands r1, r6 │ │ │ │ bne.n 1f54fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f54fe │ │ │ │ ldr r0, [r7, #0] │ │ │ │ subs r7, #4 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ subs r4, #1 │ │ │ │ bne.n 1f5504 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r6, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, ip, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ b.n 1f549c │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ b.n 1f54fe │ │ │ │ ldr.w r3, [r6, #2116] @ 0x844 │ │ │ │ cmp fp, r4 │ │ │ │ it ne │ │ │ │ movne r7, #0 │ │ │ │ and.w r3, ip, r3 │ │ │ │ str.w r3, [r6, #2116] @ 0x844 │ │ │ │ @@ -177213,29 +177216,29 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f5452 │ │ │ │ ldr r0, [pc, #32] @ (1f561c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f5452 │ │ │ │ strb r6, [r1, #11] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + sub sp, #72 @ 0x48 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, sp, #568 @ 0x238 │ │ │ │ + add r7, sp, #344 @ 0x158 │ │ │ │ movs r4, r6 │ │ │ │ movs r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #24] │ │ │ │ + str r4, [r2, #20] │ │ │ │ movs r0, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ bl 1f541c │ │ │ │ @@ -177322,48 +177325,48 @@ │ │ │ │ bpl.n 1f5678 │ │ │ │ ldr r0, [pc, #76] @ (1f5754 ) │ │ │ │ ldrd r3, r1, [r6, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r1, [pc, #60] @ (1f5758 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1f5670 │ │ │ │ ldr r1, [pc, #36] @ (1f5748 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f5670 │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr.w r1, [r0, #176] @ 0xb0 │ │ │ │ ldr r0, [pc, #40] @ (1f575c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f5670 │ │ │ │ strb r0, [r5, #2] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r1, #20] │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #12] │ │ │ │ + str r6, [r6, #8] │ │ │ │ movs r0, r5 │ │ │ │ cmp r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #8] │ │ │ │ + str r0, [r2, #4] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #316] @ (1f58ac ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -177444,45 +177447,45 @@ │ │ │ │ bpl.n 1f57e0 │ │ │ │ ldr r0, [pc, #136] @ (1f58bc ) │ │ │ │ ldr.w r2, [r6, #796] @ 0x31c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r0, [pc, #120] @ (1f58c0 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f578a │ │ │ │ ldr r0, [pc, #104] @ (1f58b8 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f578a │ │ │ │ ldr r0, [pc, #104] @ (1f58c4 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f578a │ │ │ │ ldr r3, [pc, #92] @ (1f58c8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f57b6 │ │ │ │ ldr r3, [pc, #68] @ (1f58b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f57b6 │ │ │ │ ldr r0, [pc, #76] @ (1f58cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f57b6 │ │ │ │ ldr r3, [pc, #72] @ (1f58d0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f57e0 │ │ │ │ ldr r3, [pc, #36] @ (1f58b8 ) │ │ │ │ @@ -177491,36 +177494,36 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f57e0 │ │ │ │ ldr r0, [pc, #56] @ (1f58d4 ) │ │ │ │ ldr.w r1, [r2, #800] @ 0x320 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #12] │ │ │ │ + str r0, [r5, #8] │ │ │ │ movs r0, r5 │ │ │ │ adds r4, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #0] │ │ │ │ + ldrsh r0, [r7, r7] │ │ │ │ movs r0, r5 │ │ │ │ cmp r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r2, #0] │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (1f5948 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -177529,30 +177532,30 @@ │ │ │ │ ldr r1, [pc, #96] @ (1f5950 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #80] @ (1f5954 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (1f5958 ) │ │ │ │ movs r3, #9 │ │ │ │ add r2, pc │ │ │ │ adds r4, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #64] @ (1f595c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r3, [pc, #56] @ (1f5960 ) │ │ │ │ ldr r2, [pc, #60] @ (1f5964 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -177561,23 +177564,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #272 @ 0x110 │ │ │ │ + add r4, sp, #48 @ 0x30 │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strb r6, [r0, r3] │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #792 @ 0x318 │ │ │ │ + add r6, sp, #568 @ 0x238 │ │ │ │ movs r1, r5 │ │ │ │ - subs r2, r7, #6 │ │ │ │ + subs r2, r0, #6 │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r2, #6 │ │ │ │ + subs r2, r3, #5 │ │ │ │ movs r0, r5 │ │ │ │ lsls r7, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r2 │ │ │ │ movs r1, r7 │ │ │ │ lsls r7, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -177601,36 +177604,36 @@ │ │ │ │ ldr r6, [r7, r6] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add.w sl, sp, #28 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r1, r4, #184 @ 0xb8 │ │ │ │ ldr r2, [pc, #312] @ (1f5aec ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #312] @ (1f5af0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #300] @ (1f5af4 ) │ │ │ │ ldr r1, [pc, #300] @ (1f5af8 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ ldr.w fp, [pc, #276] @ 1f5afc │ │ │ │ blx 182f7c │ │ │ │ ldr r1, [pc, #272] @ (1f5b00 ) │ │ │ │ @@ -177717,35 +177720,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #84] @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ - add r3, sp, #688 @ 0x2b0 │ │ │ │ + add r3, sp, #464 @ 0x1d0 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, r1] │ │ │ │ + strb r0, [r5, r0] │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #160 @ 0xa0 │ │ │ │ + add r5, sp, #960 @ 0x3c0 │ │ │ │ movs r1, r5 │ │ │ │ - ldrsh r0, [r5, r7] │ │ │ │ + ldrsh r0, [r6, r6] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + ldrsh r2, [r0, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldc2 0, cr0, [r6, #-156] @ 0xffffff64 │ │ │ │ - stc2 0, cr0, [ip, #-156]! @ 0xffffff64 │ │ │ │ + ldc2l 0, cr0, [lr], {39} @ 0x27 │ │ │ │ + ldc2l 0, cr0, [r4], #156 @ 0x9c │ │ │ │ muls r6, r0 │ │ │ │ movs r1, r7 │ │ │ │ lsls r1, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r7, r6] │ │ │ │ + ldrsh r4, [r0, r6] │ │ │ │ movs r0, r5 │ │ │ │ - ldrsh r6, [r5, r6] │ │ │ │ + ldrsh r6, [r6, r5] │ │ │ │ movs r0, r5 │ │ │ │ ldr r4, [r5, #68] @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177831,15 +177834,15 @@ │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (1f5c5c ) │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr.w r1, [r2, #800] @ 0x320 │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f5b9e │ │ │ │ b.n 1f5b46 │ │ │ │ ldr r3, [pc, #84] @ (1f5c60 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -177849,15 +177852,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f5b72 │ │ │ │ ldr r0, [pc, #64] @ (1f5c64 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f5b72 │ │ │ │ mov r3, r5 │ │ │ │ add.w r1, r5, #2944 @ 0xb80 │ │ │ │ ldr.w r2, [r3, #2116] @ 0x844 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ cmp r3, r1 │ │ │ │ bic.w r2, r2, #32768 @ 0x8000 │ │ │ │ @@ -177865,25 +177868,25 @@ │ │ │ │ bne.n 1f5c32 │ │ │ │ b.n 1f5b60 │ │ │ │ nop │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r1, sp, #776 @ 0x308 │ │ │ │ movs r4, r6 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r1, r0] │ │ │ │ + ldrb r4, [r2, r7] │ │ │ │ movs r0, r5 │ │ │ │ adds r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r3, r0] │ │ │ │ + ldrb r0, [r4, r7] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 1f5cd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -177891,15 +177894,15 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #92] @ (1f5ce0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add.w r1, r0, #2944 @ 0xb80 │ │ │ │ str.w r2, [r3, #2116] @ 0x844 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ str.w r2, [r3, #1940] @ 0x794 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -177915,19 +177918,19 @@ │ │ │ │ b.w 1f541c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsrs r2, r4, #30 │ │ │ │ - add r0, sp, #712 @ 0x2c8 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r3, r4] │ │ │ │ + ldrb r4, [r4, r3] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r5, r4] │ │ │ │ + ldrb r6, [r6, r3] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #80] @ (1f5d48 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -177937,15 +177940,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #80] @ (1f5d54 ) │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -177960,23 +177963,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r8, #792] @ 0x318 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 181e0c │ │ │ │ nop │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r7, pc, #1016 @ (adr r7, 1f6144 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r3, r2] │ │ │ │ + ldrb r4, [r4, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r6, r2] │ │ │ │ + ldrb r0, [r7, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r5, r5] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r3, r5] │ │ │ │ + ldrb r6, [r4, r4] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5d5c : │ │ │ │ ldr.w ip, [pc, #68] @ 1f5da4 │ │ │ │ ldr r2, [pc, #68] @ (1f5da8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (1f5dac ) │ │ │ │ @@ -178001,27 +178004,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (1f5db4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f5d78 │ │ │ │ ldr r0, [pc, #28] @ (1f5db8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ strh r2, [r4, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r6, [r3, #24] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r6] │ │ │ │ + ldrb r0, [r1, r5] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5dbc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -178056,29 +178059,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (1f5e2c ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f5de2 │ │ │ │ ldr r0, [pc, #32] @ (1f5e30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f5de2 │ │ │ │ strh r4, [r6, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [r6, #16] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, r4] │ │ │ │ + ldrb r4, [r7, r3] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5e34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -178105,29 +178108,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (1f5e94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f5e54 │ │ │ │ ldr r0, [pc, #32] @ (1f5e98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 1f5e54 │ │ │ │ nop │ │ │ │ ldr r6, [r7, #8] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r3] │ │ │ │ + ldrb r0, [r0, r3] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5e9c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001f5ea0 : │ │ │ │ @@ -178144,21 +178147,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (1f5ec8 ) │ │ │ │ ldr r1, [pc, #24] @ (1f5ecc ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 4426b4 │ │ │ │ + b.w 442674 │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, r4] │ │ │ │ + ldrb r2, [r2, r3] │ │ │ │ movs r0, r5 │ │ │ │ - add r7, pc, #344 @ (adr r7, 1f6024 ) │ │ │ │ + add r7, pc, #120 @ (adr r7, 1f5f44 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r5, r3] │ │ │ │ + ldrb r0, [r6, r2] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5ed0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -178169,28 +178172,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (1f5f18 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r7, pc, #136 @ (adr r7, 1f5f9c ) │ │ │ │ + add r6, pc, #936 @ (adr r6, 1f62bc ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r2, r3] │ │ │ │ + ldrb r0, [r3, r2] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r6, r2] │ │ │ │ + ldrb r0, [r7, r1] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5f1c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -178201,66 +178204,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (1f5f64 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, pc, #856 @ (adr r6, 1f62b8 ) │ │ │ │ + add r6, pc, #632 @ (adr r6, 1f61d8 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r4, [r0, r2] │ │ │ │ + ldrb r4, [r1, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r4, r1] │ │ │ │ + ldrb r4, [r5, r0] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5f68 : │ │ │ │ ldr r3, [pc, #24] @ (1f5f84 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 1f5f88 │ │ │ │ ldr r1, [pc, #24] @ (1f5f8c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 4426b4 │ │ │ │ - add r6, pc, #616 @ (adr r6, 1f61f0 ) │ │ │ │ + b.w 442674 │ │ │ │ + add r6, pc, #392 @ (adr r6, 1f6110 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r2, r0] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldrh r0, [r6, r7] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5f90 : │ │ │ │ ldr r3, [pc, #24] @ (1f5fac ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 1f5fb0 │ │ │ │ ldr r1, [pc, #24] @ (1f5fb4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 4426b4 │ │ │ │ - add r6, pc, #456 @ (adr r6, 1f6178 ) │ │ │ │ + b.w 442674 │ │ │ │ + add r6, pc, #232 @ (adr r6, 1f6098 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrb r0, [r4, r0] │ │ │ │ + ldrh r0, [r5, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + ldrh r0, [r1, r7] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f5fb8 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001f5fbc : │ │ │ │ @@ -178274,15 +178277,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001f5fcc : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (1f5fd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ subs r6, #134 @ 0x86 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -178291,15 +178294,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #216] @ (1f60cc ) │ │ │ │ movs r3, #18 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrd r2, r1, [r0, #928] @ 0x3a0 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ beq.n 1f6080 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f60aa │ │ │ │ @@ -178332,28 +178335,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (1f60dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1f13dc │ │ │ │ ldr r4, [pc, #92] @ (1f60e0 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #92] @ (1f60e4 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -178362,36 +178365,36 @@ │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #56] @ (1f60ec ) │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1f6096 │ │ │ │ nop │ │ │ │ - add r6, pc, #736 @ (adr r6, 1f63a8 ) │ │ │ │ + add r6, pc, #512 @ (adr r6, 1f62c8 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r5, r7] │ │ │ │ + ldrh r6, [r6, r6] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrh r6, [r1, r7] │ │ │ │ movs r0, r5 │ │ │ │ subs r6, #18 │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #328 @ (adr r6, 1f6220 ) │ │ │ │ + add r6, pc, #104 @ (adr r6, 1f6140 ) │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf6800027 │ │ │ │ - @ instruction: 0xf6960027 │ │ │ │ - ldrh r6, [r3, r6] │ │ │ │ + movw r0, #34855 @ 0x8827 │ │ │ │ + @ instruction: 0xf65e0027 │ │ │ │ + ldrh r6, [r4, r5] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r1, r6] │ │ │ │ + ldrh r2, [r2, r5] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r3, r6] │ │ │ │ + ldrh r4, [r4, r5] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r4, r5] │ │ │ │ + ldrh r0, [r5, r4] │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 1f6134 │ │ │ │ sub sp, #12 │ │ │ │ @@ -178399,30 +178402,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f613c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #32] @ (1f6140 ) │ │ │ │ ldr r1, [pc, #36] @ (1f6144 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ + b.w 2f4124 │ │ │ │ nop │ │ │ │ - add r5, pc, #664 @ (adr r5, 1f63d0 ) │ │ │ │ + add r5, pc, #440 @ (adr r5, 1f62f0 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [pc, #912] @ (1f64cc ) │ │ │ │ + ldr r4, [pc, #688] @ (1f63ec ) │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #696 @ (adr r6, 1f63f8 ) │ │ │ │ + add r6, pc, #472 @ (adr r6, 1f6318 ) │ │ │ │ movs r1, r5 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ asrs r6, r5, #5 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -178435,15 +178438,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #92] @ (1f61c8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #88] @ (1f61cc ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 1f6192 │ │ │ │ movs r0, #0 │ │ │ │ @@ -178457,34 +178460,34 @@ │ │ │ │ ldrd r3, r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [pc, #52] @ (1f61d0 ) │ │ │ │ mov r5, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r5, pc, #320 @ (adr r5, 1f6300 ) │ │ │ │ + add r5, pc, #96 @ (adr r5, 1f6220 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r6, [r2, r2] │ │ │ │ + ldrh r6, [r3, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r7, r1] │ │ │ │ + ldrh r0, [r0, r1] │ │ │ │ movs r0, r5 │ │ │ │ str r0, [r2, #88] @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, r3] │ │ │ │ + ldrh r2, [r3, r2] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #108] @ (1f6254 ) │ │ │ │ @@ -178494,15 +178497,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #104] @ (1f6260 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #100] @ (1f6264 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 1f621e │ │ │ │ add sp, #24 │ │ │ │ @@ -178520,40 +178523,40 @@ │ │ │ │ ldr r0, [pc, #60] @ (1f6268 ) │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r4, pc, #784 @ (adr r4, 1f6568 ) │ │ │ │ + add r4, pc, #560 @ (adr r4, 1f6488 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + ldr r2, [r2, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [r5, r7] │ │ │ │ + ldr r4, [r6, r6] │ │ │ │ movs r0, r5 │ │ │ │ str r4, [r0, #80] @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r1] │ │ │ │ + ldrh r6, [r7, r0] │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (1f6278 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ subs r4, #74 @ 0x4a │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -178561,40 +178564,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (1f62d8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1f62dc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #56] @ (1f62e0 ) │ │ │ │ ldr r1, [pc, #60] @ (1f62e4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f4164 │ │ │ │ + bl 2f4124 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r4, pc, #392 @ (adr r4, 1f6460 ) │ │ │ │ + add r4, pc, #168 @ (adr r4, 1f6380 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #368] @ (1f644c ) │ │ │ │ + ldr r3, [pc, #144] @ (1f636c ) │ │ │ │ movs r7, r4 │ │ │ │ - add r5, pc, #136 @ (adr r5, 1f6368 ) │ │ │ │ + add r4, pc, #936 @ (adr r4, 1f6688 ) │ │ │ │ movs r1, r5 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #1 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -178609,15 +178612,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #116] @ (1f6384 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #108] @ (1f6388 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f6336 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -178646,32 +178649,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [pc, #52] @ (1f6394 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f6322 │ │ │ │ ... │ │ │ │ - add r3, pc, #984 @ (adr r3, 1f6754 ) │ │ │ │ + add r3, pc, #760 @ (adr r3, 1f6674 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r0, r0] │ │ │ │ + ldr r0, [r1, r7] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r4, r7] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ movs r0, r5 │ │ │ │ str r2, [r5, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, r6] │ │ │ │ + ldr r6, [r7, r5] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 1f6420 │ │ │ │ sub sp, #24 │ │ │ │ @@ -178682,15 +178685,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #108] @ (1f642c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #100] @ (1f6430 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f63e6 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ @@ -178719,31 +178722,31 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f63d2 │ │ │ │ - add r3, pc, #280 @ (adr r3, 1f653c ) │ │ │ │ + add r3, pc, #56 @ (adr r3, 1f645c ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r2, r5] │ │ │ │ + ldr r0, [r3, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r6, r4] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ movs r0, r5 │ │ │ │ str r2, [r7, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, r4] │ │ │ │ + ldr r0, [r3, r3] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 1f64e8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -178752,15 +178755,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (1f64f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w ip, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 1f64c0 │ │ │ │ vldr d7, [r3, #928] @ 0x3a0 │ │ │ │ add.w r4, r3, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #112] @ (1f64f4 ) │ │ │ │ @@ -178777,15 +178780,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (1f6500 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1f13dc │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r0, #11 │ │ │ │ blx 183830 │ │ │ │ @@ -178800,27 +178803,27 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh r1, [r4, #8] │ │ │ │ strb r2, [r4, #10] │ │ │ │ str.w r4, [r3, #920] @ 0x398 │ │ │ │ b.n 1f6478 │ │ │ │ nop │ │ │ │ - add r2, pc, #632 @ (adr r2, 1f6764 ) │ │ │ │ + add r2, pc, #408 @ (adr r2, 1f6684 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r3, r2] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r6, r1] │ │ │ │ movs r0, r5 │ │ │ │ subs r2, #50 @ 0x32 │ │ │ │ movs r1, r7 │ │ │ │ - add r2, pc, #352 @ (adr r2, 1f665c ) │ │ │ │ + add r2, pc, #128 @ (adr r2, 1f657c ) │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf23e0027 │ │ │ │ - @ instruction: 0xf2540027 │ │ │ │ - ldr r6, [r1, r2] │ │ │ │ + addw r0, r6, #39 @ 0x27 │ │ │ │ + @ instruction: 0xf21c0027 │ │ │ │ + ldr r6, [r2, r1] │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f6508 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178839,70 +178842,70 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #112] @ (1f65b0 ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4d8c │ │ │ │ ldr r1, [pc, #104] @ (1f65b4 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #96] @ (1f65b8 ) │ │ │ │ - bl 2f3cfc │ │ │ │ + bl 2f3cbc │ │ │ │ ldr r3, [pc, #96] @ (1f65bc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #96] @ (1f65c0 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r3, #28 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #76] @ (1f65c4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 1f1728 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movw r4, #55536 @ 0xd8f0 │ │ │ │ movt r4, #65535 @ 0xffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 1f1284 │ │ │ │ str r0, [r5, #28] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r4, [r1, r7] │ │ │ │ + ldrsb r4, [r2, r6] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf19c0027 │ │ │ │ - add r1, pc, #600 @ (adr r1, 1f6818 ) │ │ │ │ + sbc.w r0, r4, #39 @ 0x27 │ │ │ │ + add r1, pc, #376 @ (adr r1, 1f6738 ) │ │ │ │ movs r4, r6 │ │ │ │ - sbcs.w r0, lr, #39 @ 0x27 │ │ │ │ + adc.w r0, r6, #39 @ 0x27 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (1f65d4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c40 │ │ │ │ + b.w 2f8c00 │ │ │ │ nop │ │ │ │ subs r1, #84 @ 0x54 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -178948,15 +178951,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 3aed40 │ │ │ │ + bl 3aed00 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r5 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 1f6758 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -178984,22 +178987,22 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 1f67f2 │ │ │ │ add.w r3, r4, r2, lsl #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strh r2, [r3, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 43b7bc │ │ │ │ + bl 43b77c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f67ae │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 43ab0c │ │ │ │ + bl 43aacc │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 1f67e0 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ b.n 1f662a │ │ │ │ @@ -179019,15 +179022,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 1f6730 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 43ab74 │ │ │ │ + bl 43ab34 │ │ │ │ adds r6, #16 │ │ │ │ blx 182090 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 1f671a │ │ │ │ ldr r2, [pc, #352] @ (1f6894 ) │ │ │ │ ldr r3, [pc, #336] @ (1f6884 ) │ │ │ │ @@ -179074,15 +179077,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1f6846 │ │ │ │ cmp r7, #0 │ │ │ │ blt.n 1f67b6 │ │ │ │ ldrh.w r3, [r4, #1036] @ 0x40c │ │ │ │ b.n 1f669c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 44280c │ │ │ │ + bl 4427cc │ │ │ │ b.n 1f66c4 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 1f67da │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 1f66f0 │ │ │ │ @@ -179098,15 +179101,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 1f66f8 │ │ │ │ ldr r1, [pc, #192] @ (1f68a4 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 44ffc0 │ │ │ │ + bl 44ff80 │ │ │ │ b.n 1f66de │ │ │ │ ldr r1, [pc, #180] @ (1f68a8 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1f66b0 │ │ │ │ ldr r1, [pc, #168] @ (1f68ac ) │ │ │ │ @@ -179114,15 +179117,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1f66b0 │ │ │ │ ldr r0, [pc, #160] @ (1f68b0 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 1f66b0 │ │ │ │ ldr r1, [pc, #144] @ (1f68b4 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 1f676a │ │ │ │ @@ -179131,29 +179134,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1f676a │ │ │ │ ldr r0, [pc, #124] @ (1f68b8 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f676a │ │ │ │ ldr r3, [pc, #116] @ (1f68bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f67a4 │ │ │ │ ldr r3, [pc, #88] @ (1f68ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f67a4 │ │ │ │ ldr r0, [pc, #96] @ (1f68c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f67a4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (1f68c4 ) │ │ │ │ movs r2, #211 @ 0xd3 │ │ │ │ ldr r1, [pc, #84] @ (1f68c8 ) │ │ │ │ ldr r0, [pc, #84] @ (1f68cc ) │ │ │ │ @@ -179169,41 +179172,41 @@ │ │ │ │ movs r2, r7 │ │ │ │ str r6, [r2, #12] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r2, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r3, r6] │ │ │ │ + strb r0, [r4, r5] │ │ │ │ movs r0, r5 │ │ │ │ - strh r0, [r4, #40] @ 0x28 │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ movs r3, r5 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r1, r1] │ │ │ │ + ldrsb r0, [r2, r0] │ │ │ │ movs r0, r5 │ │ │ │ subs r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, r6] │ │ │ │ + strb r2, [r6, r5] │ │ │ │ movs r0, r5 │ │ │ │ movs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r5, r4] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ movs r4, r6 │ │ │ │ - strb r0, [r6, r3] │ │ │ │ + strb r0, [r7, r2] │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r0, r4] │ │ │ │ + strb r6, [r1, r3] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -179220,35 +179223,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3aead0 │ │ │ │ + bl 3aea90 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 1f692c │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 1f6936 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3aead0 │ │ │ │ + bl 3aea90 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 1f6914 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 1f6906 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 1f6946 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3aed40 │ │ │ │ + bl 3aed00 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (1f697c ) │ │ │ │ ldr r3, [pc, #44] @ (1f6978 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -179279,44 +179282,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (1f69f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w ip, [pc, #72] @ 1f69f8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (1f69fc ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f4164 │ │ │ │ + bl 2f4124 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #328] @ 0x148 │ │ │ │ movs r4, r6 │ │ │ │ - add r4, sl │ │ │ │ + add r4, r3 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ movs r1, r5 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #6 │ │ │ │ movs r2, r7 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -179337,31 +179340,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f6a44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r7, r4] │ │ │ │ + strh r0, [r0, r4] │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r0, r2] │ │ │ │ + strb r4, [r1, r1] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (1f6ad4 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 1f6abe │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 43acd4 │ │ │ │ + bl 43ac94 │ │ │ │ cbnz r0, 1f6a7a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -179370,33 +179373,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f6a9e │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f673c │ │ │ │ + b.w 2f66fc │ │ │ │ ldr r3, [pc, #60] @ (1f6adc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f6a86 │ │ │ │ ldr r3, [pc, #52] @ (1f6ae0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f6a86 │ │ │ │ ldr r0, [pc, #48] @ (1f6ae4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f6a86 │ │ │ │ ldr r3, [pc, #40] @ (1f6ae8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (1f6aec ) │ │ │ │ ldr r0, [pc, #40] @ (1f6af0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -179408,21 +179411,21 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, r0] │ │ │ │ + strb r6, [r0, r0] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [sp, #376] @ 0x178 │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ movs r4, r6 │ │ │ │ - strh r0, [r4, r2] │ │ │ │ + strh r0, [r5, r1] │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r3, r0] │ │ │ │ + strh r0, [r4, r7] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 1f6d14 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -179442,34 +179445,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (1f6d28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #496] @ (1f6d2c ) │ │ │ │ ldr r1, [pc, #496] @ (1f6d30 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 182f7c │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 3aefcc │ │ │ │ + bl 3aef8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1f6c40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1f68d0 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -179515,27 +179518,27 @@ │ │ │ │ ldr r1, [pc, #344] @ (1f6d40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #405 @ 0x195 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1f6c16 │ │ │ │ ldr r3, [pc, #324] @ (1f6d44 ) │ │ │ │ mov.w r2, #388 @ 0x184 │ │ │ │ ldr r4, [pc, #324] @ (1f6d48 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #324] @ (1f6d4c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #312] @ (1f6d50 ) │ │ │ │ ldr r3, [pc, #260] @ (1f6d20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -179553,39 +179556,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (1f6d58 ) │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1f6c16 │ │ │ │ ldr r3, [pc, #256] @ (1f6d5c ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r4, [pc, #252] @ (1f6d60 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #252] @ (1f6d64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1f6c16 │ │ │ │ ldr r2, [pc, #240] @ (1f6d68 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (1f6d6c ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 3af340 │ │ │ │ + bl 3af300 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (1f6d70 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -179607,87 +179610,87 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f6b9c │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (1f6d7c ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f6b9c │ │ │ │ ldr r1, [pc, #152] @ (1f6d80 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1f6bd2 │ │ │ │ ldr r1, [pc, #132] @ (1f6d78 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1f6bd2 │ │ │ │ ldr r0, [pc, #132] @ (1f6d84 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 1f6bd2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ movs r4, r6 │ │ │ │ ldrh r2, [r5, r7] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r2, r0] │ │ │ │ + strh r6, [r3, r7] │ │ │ │ movs r0, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, r0] │ │ │ │ + strh r4, [r7, r7] │ │ │ │ movs r0, r5 │ │ │ │ ldrh r2, [r3, r7] │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xeb9e0027 │ │ │ │ - subs.w r0, r4, r7, asr #32 │ │ │ │ + sbc.w r0, r6, r7, asr #32 │ │ │ │ + sbcs.w r0, ip, r7, asr #32 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r0, r3] │ │ │ │ + strb r6, [r1, r2] │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r0, r5] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #912] @ 0x390 │ │ │ │ movs r4, r6 │ │ │ │ - strh r2, [r6, r7] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r3, r5] │ │ │ │ + str r2, [r4, r4] │ │ │ │ movs r0, r5 │ │ │ │ ldrh r2, [r5, r3] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r3, r4] │ │ │ │ + strh r4, [r4, r3] │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [r3, r4] │ │ │ │ + str r0, [r4, r3] │ │ │ │ movs r0, r5 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r1, r7] │ │ │ │ + strh r4, [r2, r6] │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [r7, r3] │ │ │ │ + str r4, [r0, r3] │ │ │ │ movs r0, r5 │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - strb r4, [r0, r1] │ │ │ │ + strb r4, [r1, r0] │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, r3] │ │ │ │ + strh r2, [r3, r2] │ │ │ │ movs r0, r5 │ │ │ │ subs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, r5] │ │ │ │ + strh r2, [r6, r4] │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (1f6f84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -179745,15 +179748,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f6e3a │ │ │ │ ldr r0, [pc, #356] @ (1f6f94 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 1f6e5e │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -179765,15 +179768,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 1f6e50 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43ab7c │ │ │ │ + b.w 43ab3c │ │ │ │ ldr r0, [pc, #296] @ (1f6f98 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 1f6e80 │ │ │ │ ldr r0, [pc, #280] @ (1f6f90 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -179794,19 +179797,19 @@ │ │ │ │ bpl.n 1f6dc0 │ │ │ │ ldr r0, [pc, #256] @ (1f6fa0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r0, [pc, #244] @ (1f6fa4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 1f6f40 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f6dc0 │ │ │ │ @@ -179824,15 +179827,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f6dc0 │ │ │ │ ldr r0, [pc, #184] @ (1f6fac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 1f6e88 │ │ │ │ add r3, pc, #8 @ (adr r3, 1f6f0c ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -179872,27 +179875,27 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, r3] │ │ │ │ + strh r6, [r0, r3] │ │ │ │ movs r0, r5 │ │ │ │ cmp r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, r4] │ │ │ │ + strh r6, [r4, r3] │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + strh r2, [r2, r0] │ │ │ │ movs r0, r5 │ │ │ │ lsrs r4, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, r2] │ │ │ │ + strh r2, [r1, r1] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (1f7050 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -179901,25 +179904,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (1f7058 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #128] @ (1f705c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (1f7060 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ vldr d7, [pc, #84] @ 1f7048 │ │ │ │ ldr r2, [pc, #108] @ (1f7064 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #108] @ (1f7068 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -179948,27 +179951,27 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #368] @ 0x170 │ │ │ │ + str r7, [sp, #144] @ 0x90 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1f6e84 │ │ │ │ + b.n 1f6e14 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1f6eb0 │ │ │ │ + b.n 1f6e40 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r7, [pc, #328] @ (1f71a8 ) │ │ │ │ + ldr r7, [pc, #104] @ (1f70c8 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r7, [pc, #456] @ (1f722c ) │ │ │ │ + ldr r7, [pc, #232] @ (1f714c ) │ │ │ │ movs r0, r5 │ │ │ │ cmp r7, #34 @ 0x22 │ │ │ │ movs r1, r7 │ │ │ │ - strh r0, [r1, r0] │ │ │ │ + str r0, [r2, r7] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (1f7204 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -180041,20 +180044,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7098 │ │ │ │ ldr r0, [pc, #232] @ (1f7218 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f7098 │ │ │ │ ldr r0, [pc, #224] @ (1f721c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 1f71c2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f7098 │ │ │ │ @@ -180090,15 +180093,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (1f7210 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f7098 │ │ │ │ ldr r0, [pc, #104] @ (1f7224 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f7098 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 1f714e │ │ │ │ add r3, pc, #8 @ (adr r3, 1f71d0 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -180121,25 +180124,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, r2] │ │ │ │ + str r6, [r2, r1] │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r5, r2] │ │ │ │ movs r0, r5 │ │ │ │ lsrs r0, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, r2] │ │ │ │ + str r2, [r4, r1] │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [pc, #4] @ (1f7230 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ cmp r5, #90 @ 0x5a │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -180148,25 +180151,25 @@ │ │ │ │ movs r3, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #132] @ (1f72d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #120] @ (1f72d4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (1f72d8 ) │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r5, #1132] @ 0x46c │ │ │ │ str.w r3, [r5, #1092] @ 0x444 │ │ │ │ cbz r3, 1f728e │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -180193,27 +180196,27 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 1f13dc │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #592] @ 0x250 │ │ │ │ + str r5, [sp, #368] @ 0x170 │ │ │ │ movs r4, r6 │ │ │ │ - str r6, [r2, r1] │ │ │ │ + str r6, [r3, r0] │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r4, r1] │ │ │ │ + str r6, [r5, r0] │ │ │ │ movs r0, r5 │ │ │ │ - b.n 1f6bd8 │ │ │ │ + b.n 1f6b68 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1f6c08 │ │ │ │ + b.n 1f6b98 │ │ │ │ movs r7, r4 │ │ │ │ cmp r4, #230 @ 0xe6 │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + ldr r7, [pc, #928] @ (1f7684 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #88] @ 1f734c │ │ │ │ mov r1, r0 │ │ │ │ @@ -180245,26 +180248,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f730a │ │ │ │ ldr r0, [pc, #28] @ (1f735c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f730a │ │ │ │ strb r0, [r1, r0] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #576] @ (1f75a0 ) │ │ │ │ + ldr r7, [pc, #352] @ (1f74c0 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 1f73bc │ │ │ │ add r0, r2 │ │ │ │ @@ -180292,25 +180295,25 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f7388 │ │ │ │ ldr r0, [pc, #24] @ (1f73cc ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f7388 │ │ │ │ strh r4, [r1, r6] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #320] @ (1f7510 ) │ │ │ │ + ldr r7, [pc, #96] @ (1f7430 ) │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ ldr.w ip, [pc, #584] @ 1f762c │ │ │ │ @@ -180361,15 +180364,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f7426 │ │ │ │ ldr r0, [pc, #476] @ (1f763c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f7426 │ │ │ │ ldr r3, [pc, #448] @ (1f7630 ) │ │ │ │ ldr.w r1, [r0, #1096] @ 0x448 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180383,15 +180386,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 1f7426 │ │ │ │ ldr r0, [pc, #428] @ (1f7644 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f7426 │ │ │ │ ldr r3, [pc, #396] @ (1f7630 ) │ │ │ │ ldr.w r1, [r0, #1100] @ 0x44c │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180405,15 +180408,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7426 │ │ │ │ ldr r0, [pc, #384] @ (1f764c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f7426 │ │ │ │ ldr r3, [pc, #340] @ (1f7630 ) │ │ │ │ ldr.w r1, [r0, #1104] @ 0x450 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180427,15 +180430,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f7426 │ │ │ │ ldr r0, [pc, #336] @ (1f7654 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f7426 │ │ │ │ ldr r3, [pc, #288] @ (1f7630 ) │ │ │ │ ldr.w r1, [r0, #1108] @ 0x454 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180449,15 +180452,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f7426 │ │ │ │ ldr r0, [pc, #288] @ (1f765c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f7426 │ │ │ │ ldr r3, [pc, #228] @ (1f7630 ) │ │ │ │ ldr.w r1, [r0, #1112] @ 0x458 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180471,15 +180474,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f7426 │ │ │ │ ldr r0, [pc, #236] @ (1f7664 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f7426 │ │ │ │ ldr r3, [pc, #168] @ (1f7630 ) │ │ │ │ ldr.w r1, [r0, #1116] @ 0x45c │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180493,15 +180496,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 1f7426 │ │ │ │ ldr r0, [pc, #184] @ (1f766c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f7426 │ │ │ │ ldr r3, [pc, #108] @ (1f7630 ) │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -180515,15 +180518,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f7426 │ │ │ │ ldr r0, [pc, #132] @ (1f7674 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f7426 │ │ │ │ ldr r3, [pc, #120] @ (1f7678 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f7426 │ │ │ │ @@ -180531,61 +180534,61 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1f7426 │ │ │ │ ldr r0, [pc, #96] @ (1f767c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f7426 │ │ │ │ movs r1, #0 │ │ │ │ b.n 1f7426 │ │ │ │ nop │ │ │ │ strh r0, [r3, r4] │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #856] @ (1f7998 ) │ │ │ │ + ldr r6, [pc, #632] @ (1f78b8 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #832] @ (1f7988 ) │ │ │ │ + ldr r6, [pc, #608] @ (1f78a8 ) │ │ │ │ movs r0, r5 │ │ │ │ cmp r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #792] @ (1f7968 ) │ │ │ │ + ldr r6, [pc, #568] @ (1f7888 ) │ │ │ │ movs r0, r5 │ │ │ │ cmp r3, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #784] @ (1f7968 ) │ │ │ │ + ldr r6, [pc, #560] @ (1f7888 ) │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #760] @ (1f7958 ) │ │ │ │ + ldr r6, [pc, #536] @ (1f7878 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #744] @ (1f7950 ) │ │ │ │ + ldr r6, [pc, #520] @ (1f7870 ) │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #728] @ (1f7948 ) │ │ │ │ + ldr r6, [pc, #504] @ (1f7868 ) │ │ │ │ movs r0, r5 │ │ │ │ cmp r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #664] @ (1f7910 ) │ │ │ │ + ldr r6, [pc, #440] @ (1f7830 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r4, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #688] @ (1f7930 ) │ │ │ │ + ldr r6, [pc, #464] @ (1f7850 ) │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 1f76d8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -180593,39 +180596,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (1f76e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #52] @ (1f76e4 ) │ │ │ │ ldr r1, [pc, #56] @ (1f76e8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (1f76ec ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #44] @ (1f76f0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ + b.w 2f4124 │ │ │ │ nop │ │ │ │ - str r1, [sp, #280] @ 0x118 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ movs r4, r6 │ │ │ │ - adds r7, #84 @ 0x54 │ │ │ │ + adds r7, #28 │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ + str r0, [sp, #904] @ 0x388 │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xfb81ffff │ │ │ │ lsls r1, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #192 @ 0xc0 │ │ │ │ movs r1, r7 │ │ │ │ stc2l 0, cr0, [ip], #228 @ 0xe4 │ │ │ │ @@ -180683,15 +180686,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f774a │ │ │ │ ldr r0, [pc, #376] @ (1f78f4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r3, [pc, #348] @ (1f78e8 ) │ │ │ │ bic.w r2, r5, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r0, #1096] @ 0x448 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f774a │ │ │ │ @@ -180705,20 +180708,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f774a │ │ │ │ ldr r0, [pc, #332] @ (1f78fc ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ str.w r5, [r3, #1100] @ 0x44c │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r3, [pc, #280] @ (1f78e8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f774a │ │ │ │ ldr r3, [pc, #296] @ (1f7900 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -180730,15 +180733,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 1f774a │ │ │ │ ldr r0, [pc, #280] @ (1f7904 ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r3, [pc, #236] @ (1f78e8 ) │ │ │ │ str.w r5, [r0, #1104] @ 0x450 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f774a │ │ │ │ ldr r3, [pc, #256] @ (1f7908 ) │ │ │ │ @@ -180751,15 +180754,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f774a │ │ │ │ ldr r0, [pc, #240] @ (1f790c ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r3, [pc, #188] @ (1f78e8 ) │ │ │ │ str.w r5, [r0, #1116] @ 0x45c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f774a │ │ │ │ ldr r3, [pc, #216] @ (1f7910 ) │ │ │ │ @@ -180772,15 +180775,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 1f774a │ │ │ │ ldr r0, [pc, #196] @ (1f7914 ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r3, [pc, #140] @ (1f78e8 ) │ │ │ │ str.w r5, [r0, #1120] @ 0x460 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f774a │ │ │ │ ldr r3, [pc, #172] @ (1f7918 ) │ │ │ │ @@ -180793,15 +180796,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f774a │ │ │ │ ldr r0, [pc, #152] @ (1f791c ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ cmp.w r3, #268435456 @ 0x10000000 │ │ │ │ beq.n 1f78ac │ │ │ │ cmp.w r3, #536870912 @ 0x20000000 │ │ │ │ itttt eq │ │ │ │ movweq r3, #3071 @ 0xbff │ │ │ │ andeq r3, r5 │ │ │ │ orreq.w r3, r3, #536870912 @ 0x20000000 │ │ │ │ @@ -180822,64 +180825,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 1f774a │ │ │ │ ldr r0, [pc, #76] @ (1f7924 ) │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #984] @ (1f7cc0 ) │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #632] @ (1f7b70 ) │ │ │ │ + ldr r6, [pc, #408] @ (1f7a90 ) │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #456] @ (1f7ac8 ) │ │ │ │ + ldr r5, [pc, #232] @ (1f79e8 ) │ │ │ │ movs r0, r5 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #408] @ (1f7aa0 ) │ │ │ │ + ldr r5, [pc, #184] @ (1f79c0 ) │ │ │ │ movs r0, r5 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #440] @ (1f7ac8 ) │ │ │ │ + ldr r5, [pc, #216] @ (1f79e8 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #448] @ (1f7ad8 ) │ │ │ │ + ldr r5, [pc, #224] @ (1f79f8 ) │ │ │ │ movs r0, r5 │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #408] @ (1f7ab8 ) │ │ │ │ + ldr r5, [pc, #184] @ (1f79d8 ) │ │ │ │ movs r0, r5 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #112] @ (1f7998 ) │ │ │ │ + ldr r3, [pc, #912] @ (1f7cb8 ) │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #112] @ 1f79ac │ │ │ │ ldr r2, [pc, #112] @ (1f79b0 ) │ │ │ │ movs r3, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #112] @ (1f79b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r2, [r0, #1132] @ 0x46c │ │ │ │ ldr.w r3, [r0, #1092] @ 0x444 │ │ │ │ cbnz r2, 1f79a0 │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #32 │ │ │ │ mov.w r1, #130023424 @ 0x7c00000 │ │ │ │ @@ -180900,19 +180903,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movw r2, #3068 @ 0xbfc │ │ │ │ movt r2, #65280 @ 0xff00 │ │ │ │ ands r2, r3 │ │ │ │ b.n 1f795e │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r4, #50] @ 0x32 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r1, [pc, #384] @ (1f7b34 ) │ │ │ │ + ldr r1, [pc, #160] @ (1f7a54 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [pc, #440] @ (1f7b70 ) │ │ │ │ + ldr r1, [pc, #216] @ (1f7a90 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #108] @ (1f7a38 ) │ │ │ │ @@ -180920,25 +180923,25 @@ │ │ │ │ movs r3, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #112] @ (1f7a40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #100] @ (1f7a44 ) │ │ │ │ ldr r1, [pc, #100] @ (1f7a48 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #12 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r1, r5, #1088 @ 0x440 │ │ │ │ mov r7, r0 │ │ │ │ bl 1f132c │ │ │ │ vldr d7, [pc, #48] @ 1f7a30 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #68] @ (1f7a4c ) │ │ │ │ mov r3, r5 │ │ │ │ @@ -180956,41 +180959,41 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1f13dc │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #48] @ 0x30 │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [pc, #840] @ (1f7d88 ) │ │ │ │ + ldr r0, [pc, #616] @ (1f7ca8 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [pc, #904] @ (1f7dcc ) │ │ │ │ + ldr r0, [pc, #680] @ (1f7cec ) │ │ │ │ movs r0, r5 │ │ │ │ - ble.n 1f7a48 │ │ │ │ + bgt.n 1f79d8 │ │ │ │ movs r7, r4 │ │ │ │ - ble.n 1f7a70 │ │ │ │ + bgt.n 1f7a00 │ │ │ │ movs r7, r4 │ │ │ │ movs r5, #122 @ 0x7a │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [pc, #248] @ (1f7b4c ) │ │ │ │ + ldr r4, [pc, #24] @ (1f7a6c ) │ │ │ │ movs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1f7a7c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ movs r5, #240 @ 0xf0 │ │ │ │ movs r1, r7 │ │ │ │ ldr r2, [pc, #96] @ (1f7ae4 ) │ │ │ │ ldr r3, [pc, #100] @ (1f7ae8 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1942] @ 0x796 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -181016,15 +181019,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7af4 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181035,15 +181038,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #592] @ (1f7d48 ) │ │ │ │ + ldr r3, [pc, #368] @ (1f7c68 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [pc, #96] @ (1f7b5c ) │ │ │ │ ldr r3, [pc, #100] @ (1f7b60 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1941] @ 0x795 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -181068,15 +181071,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7b6c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181087,15 +181090,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #272] @ (1f7c80 ) │ │ │ │ + ldr r3, [pc, #48] @ (1f7ba0 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr.w ip, [pc, #116] @ 1f7be8 │ │ │ │ orrs r2, r3 │ │ │ │ ldr r2, [pc, #116] @ (1f7bec ) │ │ │ │ it ne │ │ │ │ movne r3, #0 │ │ │ │ add ip, pc │ │ │ │ @@ -181127,15 +181130,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7bf8 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181145,15 +181148,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #888] @ (1f7f74 ) │ │ │ │ + ldr r2, [pc, #664] @ (1f7e94 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 1f7c64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -181184,26 +181187,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 1f7c20 │ │ │ │ ldr r0, [pc, #32] @ (1f7c74 ) │ │ │ │ uxth r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 1f7c20 │ │ │ │ ldr r2, [pc, #960] @ (1f8028 ) │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #544] @ (1f7e98 ) │ │ │ │ + ldr r2, [pc, #320] @ (1f7db8 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr.w ip, [pc, #116] @ 1f7cf0 │ │ │ │ orrs r2, r3 │ │ │ │ ldr r2, [pc, #116] @ (1f7cf4 ) │ │ │ │ it ne │ │ │ │ movne r3, #0 │ │ │ │ add ip, pc │ │ │ │ @@ -181235,15 +181238,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7d00 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181253,15 +181256,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #264] @ (1f7e0c ) │ │ │ │ + ldr r2, [pc, #40] @ (1f7d2c ) │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #64] @ (1f7d54 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -181287,25 +181290,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7d22 │ │ │ │ ldr r0, [pc, #24] @ (1f7d64 ) │ │ │ │ uxtb r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f7d22 │ │ │ │ ldr r1, [pc, #944] @ (1f8108 ) │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #1008] @ (1f8158 ) │ │ │ │ + ldr r1, [pc, #784] @ (1f8078 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [pc, #96] @ (1f7dcc ) │ │ │ │ ldr r3, [pc, #100] @ (1f7dd0 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1944] @ 0x798 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -181330,15 +181333,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7ddc ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181349,15 +181352,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #832] @ (1f8120 ) │ │ │ │ + ldr r1, [pc, #608] @ (1f8040 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #64] @ (1f7e30 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -181383,25 +181386,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7dfe │ │ │ │ ldr r0, [pc, #24] @ (1f7e40 ) │ │ │ │ uxtb r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f7dfe │ │ │ │ ldr r1, [pc, #64] @ (1f7e74 ) │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #528] @ (1f8054 ) │ │ │ │ + ldr r1, [pc, #304] @ (1f7f74 ) │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [pc, #96] @ (1f7ea8 ) │ │ │ │ ldr r3, [pc, #100] @ (1f7eac ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1943] @ 0x797 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -181426,15 +181429,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7eb8 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181445,15 +181448,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #320] @ (1f7ffc ) │ │ │ │ + ldr r1, [pc, #96] @ (1f7f1c ) │ │ │ │ movs r0, r5 │ │ │ │ ldr r2, [pc, #96] @ (1f7f20 ) │ │ │ │ ldr r3, [pc, #100] @ (1f7f24 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r1, [r0, #1940] @ 0x794 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -181478,15 +181481,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (1f7f30 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -181497,15 +181500,15 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #0] @ (1f7f34 ) │ │ │ │ + ldr r0, [pc, #800] @ (1f8254 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (1f7f80 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -181513,39 +181516,39 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 1f7f5e │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f673c │ │ │ │ + b.w 2f66fc │ │ │ │ ldr r3, [pc, #40] @ (1f7f88 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f7f50 │ │ │ │ ldr r3, [pc, #32] @ (1f7f8c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f7f50 │ │ │ │ ldr r0, [pc, #28] @ (1f7f90 ) │ │ │ │ ldrb.w r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f7f50 │ │ │ │ blxns r7 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #720] @ (1f8264 ) │ │ │ │ + ldr r0, [pc, #496] @ (1f8184 ) │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #108] @ (1f8010 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -181558,18 +181561,18 @@ │ │ │ │ cbnz r2, 1f7fea │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 1f7fd6 │ │ │ │ ldr.w r0, [r4, #1932] @ 0x78c │ │ │ │ cbz r0, 1f7fd2 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr.w r0, [r4, #1932] @ 0x78c │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ bic.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #1941] @ 0x795 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -181586,64 +181589,64 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 1f7fb4 │ │ │ │ ldr r0, [pc, #32] @ (1f8020 ) │ │ │ │ uxtb r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1f7fb4 │ │ │ │ nop │ │ │ │ bx fp │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #352] @ (1f8184 ) │ │ │ │ + ldr r0, [pc, #128] @ (1f80a4 ) │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 1f8074 │ │ │ │ ldr r2, [pc, #60] @ (1f8078 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1f807c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #48] @ (1f8080 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (1f8084 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r6, [r1, #62] @ 0x3e │ │ │ │ + strh r6, [r2, #60] @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ - cmp r5, #180 @ 0xb4 │ │ │ │ + cmp r5, #124 @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r7, #58] @ 0x3a │ │ │ │ + strh r2, [r0, #58] @ 0x3a │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r7, #7 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181656,36 +181659,36 @@ │ │ │ │ ldr r1, [pc, #396] @ (1f8230 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r1, r6, #24 │ │ │ │ ldr r2, [pc, #376] @ (1f8234 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #376] @ (1f8238 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #364] @ (1f823c ) │ │ │ │ ldr r1, [pc, #364] @ (1f8240 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [pc, #356] @ (1f8244 ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r1, r4, #1928 @ 0x788 │ │ │ │ mov r7, r0 │ │ │ │ bl 1f132c │ │ │ │ addw r1, r4, #1932 @ 0x78c │ │ │ │ mov r0, r7 │ │ │ │ bl 1f132c │ │ │ │ ldr r3, [pc, #332] @ (1f8248 ) │ │ │ │ @@ -181794,43 +181797,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #58] @ 0x3a │ │ │ │ + strh r2, [r6, #56] @ 0x38 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r5, #76 @ 0x4c │ │ │ │ + cmp r5, #20 │ │ │ │ movs r7, r4 │ │ │ │ - strh r4, [r2, #56] @ 0x38 │ │ │ │ + strh r4, [r3, #54] @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - blx r9 │ │ │ │ + blx r2 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0x47da │ │ │ │ + @ instruction: 0x47a2 │ │ │ │ movs r0, r5 │ │ │ │ - bvs.n 1f8260 │ │ │ │ + bpl.n 1f81f0 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 1f8288 │ │ │ │ + bpl.n 1f8218 │ │ │ │ movs r7, r4 │ │ │ │ subs r6, r3, #5 │ │ │ │ movs r1, r7 │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + strb r2, [r3, #18] │ │ │ │ movs r5, r5 │ │ │ │ - bx pc │ │ │ │ + bx r8 │ │ │ │ movs r0, r5 │ │ │ │ - bx ip │ │ │ │ + bx r5 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, #246 @ 0xf6 │ │ │ │ + adds r4, #190 @ 0xbe │ │ │ │ movs r0, r5 │ │ │ │ - bx r2 │ │ │ │ + mov lr, fp │ │ │ │ movs r0, r5 │ │ │ │ - bx r0 │ │ │ │ + mov lr, r9 │ │ │ │ movs r0, r5 │ │ │ │ - mov sl, pc │ │ │ │ + mov sl, r8 │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181848,35 +181851,35 @@ │ │ │ │ lsls r3, r3, #28 │ │ │ │ bmi.n 1f82a6 │ │ │ │ cbnz r0, 1f82b8 │ │ │ │ ldr.w r0, [r2, #1928] @ 0x788 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f673c │ │ │ │ + b.w 2f66fc │ │ │ │ cbnz r0, 1f82da │ │ │ │ ldr.w r0, [r2, #1928] @ 0x788 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f673c │ │ │ │ + b.w 2f66fc │ │ │ │ ldr r3, [pc, #72] @ (1f8304 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f8296 │ │ │ │ ldr r3, [pc, #68] @ (1f8308 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f8296 │ │ │ │ ldr r0, [pc, #60] @ (1f830c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 1f8296 │ │ │ │ ldr r3, [pc, #52] @ (1f8310 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1f82a8 │ │ │ │ @@ -181884,30 +181887,30 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 1f82a8 │ │ │ │ ldr r0, [pc, #36] @ (1f8314 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 1f82a8 │ │ │ │ add lr, r0 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, fp │ │ │ │ + mov r4, r4 │ │ │ │ movs r0, r5 │ │ │ │ adds r0, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r2 │ │ │ │ + cmp sl, fp │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #108] @ 1f8394 │ │ │ │ mov r1, r2 │ │ │ │ @@ -181942,27 +181945,27 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 1f833e │ │ │ │ ldr r0, [pc, #36] @ (1f83a4 ) │ │ │ │ ldrb.w r2, [r3, #1940] @ 0x794 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 1f833e │ │ │ │ nop │ │ │ │ mvns r2, r2 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, sl │ │ │ │ + cmp sl, r3 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #60] @ (1f83f4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -181985,26 +181988,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f83c6 │ │ │ │ ldr r0, [pc, #28] @ (1f8404 ) │ │ │ │ uxtb r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f83c6 │ │ │ │ nop │ │ │ │ muls r0, r1 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp r6, ip │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #124] @ 1f8494 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182047,27 +182050,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f8430 │ │ │ │ ldr r0, [pc, #32] @ (1f84a4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 1f8430 │ │ │ │ nop │ │ │ │ cmn r4, r4 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r6 │ │ │ │ + add r8, pc │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #112] @ 1f8528 │ │ │ │ mov r4, r0 │ │ │ │ @@ -182105,28 +182108,28 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1f84ce │ │ │ │ ldr r0, [pc, #36] @ (1f8538 ) │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 1f84ce │ │ │ │ nop │ │ │ │ negs r2, r0 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add sl, r9 │ │ │ │ + add sl, r2 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #56] @ (1f8584 ) │ │ │ │ ldr r3, [pc, #56] @ (1f8588 ) │ │ │ │ @@ -182149,25 +182152,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f8556 │ │ │ │ ldr r0, [pc, #24] @ (1f8594 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f8556 │ │ │ │ sbcs r6, r6 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r3 │ │ │ │ + add r4, ip │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1f85e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182175,33 +182178,33 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (1f85f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #1944] @ 0x798 │ │ │ │ strb.w r3, [r0, #1942] @ 0x796 │ │ │ │ strh.w r3, [r0, #1940] @ 0x794 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r3, #18] │ │ │ │ + strh r2, [r4, #16] │ │ │ │ movs r4, r6 │ │ │ │ - cmn r0, r2 │ │ │ │ + cmp r0, r3 │ │ │ │ movs r0, r5 │ │ │ │ - cmn r6, r4 │ │ │ │ + cmp r6, r5 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #104] @ (1f8670 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -182211,25 +182214,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #88] @ (1f867c ) │ │ │ │ ldr r1, [pc, #88] @ (1f8680 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r1, r6, #920 @ 0x398 │ │ │ │ mov r8, r0 │ │ │ │ bl 1f132c │ │ │ │ ldr r2, [pc, #64] @ (1f8684 ) │ │ │ │ add.w r4, r6, #752 @ 0x2f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -182242,37 +182245,37 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 22e5b8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1f13dc │ │ │ │ - add r6, r6 │ │ │ │ + mvns r6, r7 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r7, #14] │ │ │ │ + strh r4, [r0, #14] │ │ │ │ movs r4, r6 │ │ │ │ - negs r0, r6 │ │ │ │ + tst r0, r7 │ │ │ │ movs r0, r5 │ │ │ │ - beq.n 1f85f8 │ │ │ │ + beq.n 1f8588 │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 1f8620 │ │ │ │ + beq.n 1f85b0 │ │ │ │ movs r7, r4 │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1f86ac ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ subs r0, r5, r7 │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182280,32 +182283,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (1f86f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f86fc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #36] @ (1f8700 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r7, #10] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ movs r4, r6 │ │ │ │ - movs r7, #40 @ 0x28 │ │ │ │ + movs r6, #240 @ 0xf0 │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r5, #6] │ │ │ │ + strh r6, [r6, #4] │ │ │ │ movs r1, r5 │ │ │ │ lsls r7, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -182318,15 +182321,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #156] @ (1f87c8 ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ lsrs r3, r5, #2 │ │ │ │ orr.w r3, r3, r6, lsl #30 │ │ │ │ and.w r2, r5, #3 │ │ │ │ adds r3, #230 @ 0xe6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r1, [r0, r3, lsl #2] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -182373,33 +182376,33 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f8778 │ │ │ │ bl 183c4c │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r5, #6] │ │ │ │ movs r4, r6 │ │ │ │ - bics r2, r7 │ │ │ │ + bics r2, r0 │ │ │ │ movs r0, r5 │ │ │ │ - bics r0, r2 │ │ │ │ + muls r0, r3 │ │ │ │ movs r0, r5 │ │ │ │ subs r7, #200 @ 0xc8 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - muls r2, r0 │ │ │ │ + orrs r2, r1 │ │ │ │ movs r0, r5 │ │ │ │ ldr r3, [pc, #40] @ (1f8808 ) │ │ │ │ ldr r2, [pc, #44] @ (1f880c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ @@ -182411,23 +182414,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #20] @ (1f8810 ) │ │ │ │ ldr r0, [pc, #24] @ (1f8814 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ subs r7, #36 @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #2] │ │ │ │ + strh r0, [r2, #0] │ │ │ │ movs r4, r6 │ │ │ │ - orrs r2, r6 │ │ │ │ + cmn r2, r7 │ │ │ │ movs r0, r5 │ │ │ │ ldr r3, [pc, #40] @ (1f8844 ) │ │ │ │ ldr r2, [pc, #44] @ (1f8848 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ @@ -182439,55 +182442,55 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #20] @ (1f884c ) │ │ │ │ ldr r0, [pc, #24] @ (1f8850 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ subs r6, #232 @ 0xe8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + ldrb r4, [r2, #31] │ │ │ │ movs r4, r6 │ │ │ │ - cmn r6, r6 │ │ │ │ + cmp r6, r7 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 1f8898 │ │ │ │ ldr r2, [pc, #48] @ (1f889c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1f88a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #36] @ (1f88a4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + ldrb r6, [r3, #30] │ │ │ │ movs r4, r6 │ │ │ │ - movs r5, #132 @ 0x84 │ │ │ │ + movs r5, #76 @ 0x4c │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r1, #29] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ movs r1, r5 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -182499,25 +182502,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #80] @ (1f8928 ) │ │ │ │ ldr r1, [pc, #80] @ (1f892c ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #64] @ (1f8930 ) │ │ │ │ add.w r4, r7, #752 @ 0x2f0 │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -182528,23 +182531,23 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 22e5b8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1f13dc │ │ │ │ - tst r2, r3 │ │ │ │ + rors r2, r4 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r0, [r0, #30] │ │ │ │ + ldrb r0, [r1, #29] │ │ │ │ movs r4, r6 │ │ │ │ - rors r0, r5 │ │ │ │ + sbcs r0, r6 │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r6!, {r3, r4} │ │ │ │ + ldmia r5, {r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r1, r6 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -182556,25 +182559,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #80] @ (1f89b4 ) │ │ │ │ ldr r1, [pc, #80] @ (1f89b8 ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #64] @ (1f89bc ) │ │ │ │ add.w r4, r7, #752 @ 0x2f0 │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -182585,23 +182588,23 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 22e5b8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1f13dc │ │ │ │ - rors r6, r6 │ │ │ │ + sbcs r6, r7 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r6, #27] │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ movs r4, r6 │ │ │ │ - adcs r4, r3 │ │ │ │ + asrs r4, r4 │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5!, {r2, r3, r7} │ │ │ │ + ldmia r5!, {r2, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ adds r0, r0, r4 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -182614,15 +182617,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ ldr r4, [pc, #156] @ (1f8a84 ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ lsrs r3, r5, #2 │ │ │ │ orr.w r3, r3, r6, lsl #30 │ │ │ │ and.w r2, r5, #3 │ │ │ │ adds r3, #230 @ 0xe6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r1, [r0, r3, lsl #2] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -182669,33 +182672,33 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1f8a34 │ │ │ │ bl 183c4c │ │ │ │ - ldrb r2, [r5, #25] │ │ │ │ + ldrb r2, [r6, #24] │ │ │ │ movs r4, r6 │ │ │ │ - adcs r6, r4 │ │ │ │ + asrs r6, r5 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r2 │ │ │ │ + lsls r4, r3 │ │ │ │ movs r0, r5 │ │ │ │ subs r5, #12 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5 │ │ │ │ + lsls r6, r6 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f8a98 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -182752,25 +182755,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (1f8b54 ) │ │ │ │ ldr r0, [pc, #32] @ (1f8b58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldrb r0, [r4, #20] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ movs r4, r6 │ │ │ │ - eors r2, r6 │ │ │ │ + ands r2, r7 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r6 │ │ │ │ + eors r2, r7 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r1, #20] │ │ │ │ + ldrb r4, [r2, #19] │ │ │ │ movs r4, r6 │ │ │ │ - eors r6, r3 │ │ │ │ + ands r6, r4 │ │ │ │ movs r0, r5 │ │ │ │ - eors r6, r6 │ │ │ │ + ands r6, r7 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001f8b5c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -182809,19 +182812,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (1f8be8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #17] │ │ │ │ + ldrb r2, [r7, #16] │ │ │ │ movs r4, r6 │ │ │ │ - subs r7, #196 @ 0xc4 │ │ │ │ + subs r7, #140 @ 0x8c │ │ │ │ movs r0, r5 │ │ │ │ - ands r4, r5 │ │ │ │ + subs r7, #244 @ 0xf4 │ │ │ │ movs r0, r5 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -182867,15 +182870,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 1f8cac │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -182900,15 +182903,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1f8c7c │ │ │ │ ldr r0, [pc, #100] @ (1f8d30 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 1f8c7c │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (1f8d24 ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -182928,31 +182931,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 1f8cf4 │ │ │ │ ldr r0, [pc, #40] @ (1f8d38 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 1f8cf4 │ │ │ │ nop │ │ │ │ subs r2, #226 @ 0xe2 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #116 @ 0x74 │ │ │ │ + subs r7, #60 @ 0x3c │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #28 │ │ │ │ + subs r6, #228 @ 0xe4 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (1f8e2c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -183022,26 +183025,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1f8d5c │ │ │ │ ldr r0, [pc, #28] @ (1f8e3c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1f8d5c │ │ │ │ subs r1, #178 @ 0xb2 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #70 @ 0x46 │ │ │ │ + subs r6, #14 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (1f8ef4 ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -183099,22 +183102,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 1f8ee6 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 1f8ea6 │ │ │ │ ldr r0, [pc, #20] @ (1f8efc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1f8ee0 │ │ │ │ subs r0, #170 @ 0xaa │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #90 @ 0x5a │ │ │ │ movs r0, r5 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 1f8f40 │ │ │ │ bls.n 1f8f38 │ │ │ │ @@ -184112,15 +184115,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 1f9a6a │ │ │ │ mov r0, r5 │ │ │ │ bl 1f8bfc │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -184138,15 +184141,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 1f9100 │ │ │ │ b.n 1f9a3c │ │ │ │ movs r0, #1 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -184157,15 +184160,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 1f9aee │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -184178,15 +184181,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 1f9ae4 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -184607,15 +184610,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 1f9f48 │ │ │ │ ldr r0, [pc, #212] @ (1fa04c ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 1f9e56 │ │ │ │ @@ -184628,15 +184631,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 1f9dda │ │ │ │ ldr r0, [pc, #160] @ (1fa054 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 1f9dda │ │ │ │ ldr r3, [pc, #148] @ (1fa058 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1f9eb8 │ │ │ │ @@ -184649,15 +184652,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1f9eb8 │ │ │ │ ldr r1, [pc, #76] @ (1fa044 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 1f9e48 │ │ │ │ ldr r1, [pc, #68] @ (1fa048 ) │ │ │ │ @@ -184665,15 +184668,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 1f9e48 │ │ │ │ ldr r0, [pc, #76] @ (1fa060 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 1f9e48 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cmp r3, #200 @ 0xc8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #190 @ 0xbe │ │ │ │ @@ -184686,25 +184689,25 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #64 @ 0x40 │ │ │ │ + cmp r5, #8 │ │ │ │ movs r0, r5 │ │ │ │ subs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #228 @ 0xe4 │ │ │ │ + cmp r4, #172 @ 0xac │ │ │ │ movs r0, r5 │ │ │ │ lsrs r4, r1, #27 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #254 @ 0xfe │ │ │ │ + cmp r4, #198 @ 0xc6 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r4, #164 @ 0xa4 │ │ │ │ + cmp r4, #108 @ 0x6c │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fa064 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -185542,21 +185545,21 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 1fa434 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #128 @ 0x80 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r6, #124] @ 0x7c │ │ │ │ + str r4, [r7, #120] @ 0x78 │ │ │ │ movs r4, r6 │ │ │ │ movs r5, #202 @ 0xca │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r1, #96] @ 0x60 │ │ │ │ + str r0, [r2, #92] @ 0x5c │ │ │ │ movs r4, r6 │ │ │ │ - str r0, [r3, #28] │ │ │ │ + str r0, [r4, #24] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 001fa9c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185947,21 +185950,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 284270 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -186000,15 +186003,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ stc 15, cr15, [sp], #-1020 @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #4] @ (1fae90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ @ instruction: 0xf4fe0038 │ │ │ │ cbnz r2, 1faea0 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -186023,25 +186026,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #172] @ (1faf70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #160] @ (1faf74 ) │ │ │ │ ldr r1, [pc, #164] @ (1faf78 ) │ │ │ │ mov r8, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ vldr d7, [pc, #120] @ 1faf60 │ │ │ │ ldr r2, [pc, #144] @ (1faf7c ) │ │ │ │ add.w r4, r0, #5216 @ 0x1460 │ │ │ │ ldr r1, [pc, #140] @ (1faf80 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ @@ -186084,26 +186087,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1fadc4 │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r5, r0] │ │ │ │ + ldrb r6, [r6, r7] │ │ │ │ movs r4, r6 │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ + add r7, pc, #928 @ (adr r7, 1fb310 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r0, sp, #208 @ 0xd0 │ │ │ │ + add r7, pc, #1008 @ (adr r7, 1fb364 ) │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + lsls r0, r7, #19 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r4, #20 │ │ │ │ + lsls r2, r5, #19 │ │ │ │ movs r0, r5 │ │ │ │ eors.w r0, r4, #12058624 @ 0xb80000 │ │ │ │ - subs r0, r6, #1 │ │ │ │ + subs r0, r7, #0 │ │ │ │ movs r0, r5 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r2, r4, #31 │ │ │ │ movs r2, r7 │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ @@ -186139,26 +186142,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1fafc0 │ │ │ │ ldr r0, [pc, #28] @ (1fb008 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1fafc0 │ │ │ │ asrs r4, r2, #29 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #6 │ │ │ │ + adds r4, r3, #5 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r1, r2 │ │ │ │ @@ -186193,26 +186196,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fb03a │ │ │ │ ldr r0, [pc, #32] @ (1fb084 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1fb03a │ │ │ │ asrs r6, r2, #27 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #5 │ │ │ │ + adds r0, r1, #4 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 1fb0f0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -186220,46 +186223,46 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (1fb0f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #68] @ (1fb0fc ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w ip, [pc, #68] @ 1fb100 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #68] @ (1fb104 ) │ │ │ │ orr.w r3, r3, #8 │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #3 │ │ │ │ ldr r3, [pc, #44] @ (1fb108 ) │ │ │ │ ldr r1, [pc, #44] @ (1fb10c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + b.w 2f4124 │ │ │ │ + ldrb r6, [r2, r0] │ │ │ │ movs r4, r6 │ │ │ │ - stc2l 0, cr0, [ip, #-152] @ 0xffffff68 │ │ │ │ - ldrsb r2, [r2, r4] │ │ │ │ + ldc2 0, cr0, [r4, #-152] @ 0xffffff68 │ │ │ │ + ldrsb r2, [r3, r3] │ │ │ │ movs r1, r5 │ │ │ │ stc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ - adds r4, r1, #4 │ │ │ │ + adds r4, r2, #3 │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ subw r0, sl, #56 @ 0x38 │ │ │ │ ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ @@ -186272,25 +186275,25 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (1fb154 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1faa50 │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, r7] │ │ │ │ + ldrh r6, [r1, r6] │ │ │ │ movs r4, r6 │ │ │ │ - lsls r0, r3, #11 │ │ │ │ + lsls r0, r4, #10 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r1, #11 │ │ │ │ + lsls r6, r2, #10 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (1fb1c0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -186299,25 +186302,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (1fb1c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #72] @ (1fb1cc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #72] @ (1fb1d0 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #56] @ (1fb1d4 ) │ │ │ │ ldr r2, [pc, #60] @ (1fb1d8 ) │ │ │ │ add.w r1, r6, #4864 @ 0x1300 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -186326,26 +186329,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r0, r6] │ │ │ │ + ldrh r0, [r1, r5] │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r2, #10 │ │ │ │ + lsls r2, r3, #9 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r1, #9 │ │ │ │ movs r0, r5 │ │ │ │ - stc2l 0, cr0, [sl], #-152 @ 0xffffff68 │ │ │ │ - ldrsb r2, [r6, r0] │ │ │ │ + ldc2 0, cr0, [r2], #-152 @ 0xffffff68 │ │ │ │ + strb r2, [r7, r7] │ │ │ │ movs r1, r5 │ │ │ │ - adds r2, r7, #0 │ │ │ │ + adds r2, r0, #0 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r1, #1 │ │ │ │ + adds r0, r2, #0 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb1dc : │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -186353,21 +186356,21 @@ │ │ │ │ 001fb1e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #20] @ (1fb208 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - adds r4, r0, #0 │ │ │ │ + subs r4, r1, r7 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb20c : │ │ │ │ mvn.w r0, #37 @ 0x25 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -186456,28 +186459,28 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (1fb2a0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (1fb2a4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r4, [r6, r2] │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ movs r4, r6 │ │ │ │ - subs r4, r0, r7 │ │ │ │ + subs r4, r1, r6 │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, r3, r6 │ │ │ │ + subs r6, r4, r5 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb2a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186489,29 +186492,29 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #44] @ (1fb2f4 ) │ │ │ │ add ip, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, r1] │ │ │ │ + ldrh r0, [r6, r0] │ │ │ │ movs r4, r6 │ │ │ │ - subs r0, r7, r5 │ │ │ │ + subs r0, r0, r5 │ │ │ │ movs r0, r5 │ │ │ │ - subs r0, r2, r5 │ │ │ │ + subs r0, r3, r4 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb2f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186523,28 +186526,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #44 @ 0x2c │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r0, [r3, r0] │ │ │ │ + ldr r0, [r4, r7] │ │ │ │ movs r4, r6 │ │ │ │ - subs r6, r5, r4 │ │ │ │ + subs r6, r6, r3 │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r1, r4 │ │ │ │ + subs r2, r2, r3 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb348 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186556,28 +186559,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #76 @ 0x4c │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r1, r7] │ │ │ │ + ldr r0, [r2, r6] │ │ │ │ movs r4, r6 │ │ │ │ - subs r6, r3, r3 │ │ │ │ + subs r6, r4, r2 │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r7, r2 │ │ │ │ + subs r2, r0, r2 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb398 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -186589,41 +186592,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (1fb43c ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 1fb260 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ cbnz r0, 1fb406 │ │ │ │ ldr r1, [pc, #100] @ (1fb440 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #92] @ (1fb444 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #80] @ (1fb448 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 41dccc │ │ │ │ + bl 41dc8c │ │ │ │ ldr r2, [pc, #68] @ (1fb44c ) │ │ │ │ ldr r3, [pc, #44] @ (1fb438 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186639,20 +186642,20 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r2, #13 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u d0, d12, d26 │ │ │ │ - subs r4, r6, r1 │ │ │ │ + vhadd.u8 d0, d4, d26 │ │ │ │ + subs r4, r7, r0 │ │ │ │ movs r0, r5 │ │ │ │ - subs r4, r6, r1 │ │ │ │ + subs r4, r7, r0 │ │ │ │ movs r0, r5 │ │ │ │ - subs r2, r6, r1 │ │ │ │ + subs r2, r7, r0 │ │ │ │ movs r0, r5 │ │ │ │ asrs r2, r7, #11 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 001fb450 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186666,15 +186669,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (1fb56c ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 1fb2a8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -186696,19 +186699,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (1fb574 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #172] @ (1fb578 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 1fb556 │ │ │ │ ldr.w r9, [pc, #164] @ 1fb57c │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 1fb580 │ │ │ │ ldr r7, [pc, #160] @ (1fb584 ) │ │ │ │ add r9, pc │ │ │ │ @@ -186722,15 +186725,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (1fb58c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (1fb590 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1fb556 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 1fb542 │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -186760,48 +186763,48 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 1fb526 │ │ │ │ ldr.w ip, [pc, #80] @ 1fb5a0 │ │ │ │ add ip, pc │ │ │ │ b.n 1fb52c │ │ │ │ mov r0, r6 │ │ │ │ - bl 41dd44 │ │ │ │ + bl 41dd04 │ │ │ │ b.n 1fb494 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r3, #10 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 8, cr0, cr2, cr10, {1} │ │ │ │ + cdp2 0, 4, cr0, cr10, cr10, {1} │ │ │ │ asrs r4, r5, #9 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, r2, r7 │ │ │ │ + adds r2, r3, r6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r5, r7 │ │ │ │ + adds r4, r6, r6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r2, r6 │ │ │ │ + adds r6, r3, r5 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r4, #24 │ │ │ │ + lsrs r4, r5, #23 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r1, #5 │ │ │ │ movs r4, r5 │ │ │ │ - asrs r6, r2, #6 │ │ │ │ + asrs r6, r3, #5 │ │ │ │ movs r0, r6 │ │ │ │ - adds r0, r3, r6 │ │ │ │ + adds r0, r4, r5 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r3, r7 │ │ │ │ + adds r4, r4, r6 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r3, r5 │ │ │ │ + adds r2, r4, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + adds r2, r3, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + adds r2, r3, r4 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r5, r4 │ │ │ │ + adds r6, r6, r3 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fb5a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -186814,22 +186817,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #956] @ (1fb994 ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -186856,15 +186859,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (1fb99c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 1fb934 │ │ │ │ ldr r3, [pc, #856] @ (1fb9a0 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 1fb9a4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -186873,15 +186876,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 1fb7c2 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1fb7ea │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1fb810 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -186898,15 +186901,15 @@ │ │ │ │ beq.w 1fb954 │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 1fb948 │ │ │ │ ldr r1, [pc, #772] @ (1fb9ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1fb6f8 │ │ │ │ ldr.w r9, [pc, #756] @ 1fb9b0 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -186919,21 +186922,21 @@ │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1fb978 │ │ │ │ ldr r1, [pc, #724] @ (1fb9b4 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 1fb6f8 │ │ │ │ ldr r1, [pc, #712] @ (1fb9b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 1fb740 │ │ │ │ ldr.w r9, [pc, #696] @ 1fb9bc │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -186946,131 +186949,131 @@ │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1fb96c │ │ │ │ ldr r1, [pc, #664] @ (1fb9c0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 1fb740 │ │ │ │ ldr r1, [pc, #652] @ (1fb9c4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1fb896 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1fb8c2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 1fb762 │ │ │ │ ldr r1, [pc, #620] @ (1fb9c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 1fb76e │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 1fb76e │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 1fb7ac │ │ │ │ ldr r1, [pc, #604] @ (1fb9cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 1fb78c │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (1fb9d0 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 1fb79c │ │ │ │ ldr r1, [pc, #576] @ (1fb9d4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 1fb7ac │ │ │ │ ldr r1, [pc, #564] @ (1fb9d8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #556] @ (1fb9dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 1fb932 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 1fb65c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb670 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb670 │ │ │ │ ldr r1, [pc, #480] @ (1fb9e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb678 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (1fb9e4 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb678 │ │ │ │ ldr r1, [pc, #444] @ (1fb9e8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb680 │ │ │ │ ldr r1, [pc, #428] @ (1fb9ec ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb680 │ │ │ │ ldr r1, [pc, #412] @ (1fb9f0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fb680 │ │ │ │ ldr r1, [pc, #404] @ (1fb9f4 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1fb726 │ │ │ │ @@ -187080,47 +187083,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1fb726 │ │ │ │ ldr r1, [pc, #372] @ (1fb9f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb74a │ │ │ │ ldr r1, [pc, #356] @ (1fb9fc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb74a │ │ │ │ ldr r1, [pc, #336] @ (1fba00 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb754 │ │ │ │ ldr r1, [pc, #320] @ (1fba04 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fb754 │ │ │ │ ldr r1, [pc, #300] @ (1fba08 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fb754 │ │ │ │ ldr r1, [pc, #292] @ (1fba0c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1fb6de │ │ │ │ @@ -187130,142 +187133,142 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 1fb6de │ │ │ │ ldr r1, [pc, #260] @ (1fba10 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fb6f8 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 1fb960 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 1fb948 │ │ │ │ ldr r1, [pc, #236] @ (1fba14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fb6b0 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 41de70 │ │ │ │ + bl 41de30 │ │ │ │ b.n 1fb608 │ │ │ │ ldr r1, [pc, #216] @ (1fba18 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fb6b0 │ │ │ │ ldr r1, [pc, #208] @ (1fba1c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fb6b0 │ │ │ │ ldr r1, [pc, #200] @ (1fba20 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fb6b0 │ │ │ │ ldr r1, [pc, #192] @ (1fba24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fb6b0 │ │ │ │ ldr r1, [pc, #184] @ (1fba28 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fb740 │ │ │ │ ldr r1, [pc, #176] @ (1fba2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fb6f8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ asrs r0, r1, #5 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [ip, #-168]! @ 0xffffff58 │ │ │ │ - adds r6, r2, r4 │ │ │ │ + ldc2l 0, cr0, [r4], #168 @ 0xa8 │ │ │ │ + adds r6, r3, r3 │ │ │ │ movs r0, r5 │ │ │ │ asrs r0, r7, #3 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r1, r3 │ │ │ │ + adds r0, r2, r2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r6, r3 │ │ │ │ + adds r0, r7, r2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r3, r2 │ │ │ │ movs r0, r5 │ │ │ │ - subs r6, r3, r4 │ │ │ │ + subs r6, r4, r3 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + adds r6, r7, r1 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r2, r3 │ │ │ │ + adds r4, r3, r2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r0, r4 │ │ │ │ + adds r4, r1, r3 │ │ │ │ movs r0, r5 │ │ │ │ - cdp2 0, 9, cr0, cr2, cr11, {1} │ │ │ │ - adds r4, r1, r2 │ │ │ │ + cdp2 0, 5, cr0, cr10, cr11, {1} │ │ │ │ + adds r4, r2, r1 │ │ │ │ movs r0, r5 │ │ │ │ - adds r0, r6, r3 │ │ │ │ + adds r0, r7, r2 │ │ │ │ movs r0, r5 │ │ │ │ - cdp2 0, 4, cr0, cr10, cr11, {1} │ │ │ │ - adds r0, r0, r3 │ │ │ │ + cdp2 0, 1, cr0, cr2, cr11, {1} │ │ │ │ + adds r0, r1, r2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r0, r3 │ │ │ │ + adds r6, r1, r2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r4, r7, r2 │ │ │ │ + adds r4, r0, r2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r7, r2 │ │ │ │ + adds r6, r0, r2 │ │ │ │ movs r0, r5 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + adds r2, r1, r2 │ │ │ │ movs r0, r5 │ │ │ │ - pop {r2, r3, r6, r7} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r1, #29 │ │ │ │ + asrs r2, r2, #28 │ │ │ │ movs r0, r5 │ │ │ │ - adds r6, r3, r4 │ │ │ │ + adds r6, r4, r3 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r3, #28 │ │ │ │ + asrs r6, r4, #27 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r2, #28 │ │ │ │ + asrs r2, r3, #27 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r6, #27 │ │ │ │ + asrs r6, r7, #26 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r3, #29 │ │ │ │ + asrs r6, r4, #28 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r0, #30 │ │ │ │ + asrs r2, r1, #29 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r0, #30 │ │ │ │ + asrs r6, r1, #29 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r3, #26 │ │ │ │ + asrs r2, r4, #25 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r4, #29 │ │ │ │ + asrs r6, r5, #28 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r6, #24 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r2, #27 │ │ │ │ + asrs r6, r3, #26 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r0, #27 │ │ │ │ + asrs r6, r1, #26 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r1, #25 │ │ │ │ + asrs r6, r2, #24 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r5, #24 │ │ │ │ + asrs r0, r6, #23 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r6, #24 │ │ │ │ + asrs r4, r7, #23 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r6, #44] @ 0x2c │ │ │ │ + ldrh r0, [r7, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r1, #24 │ │ │ │ + asrs r4, r2, #23 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r0, #26 │ │ │ │ + asrs r0, r1, #25 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r6, #23 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fba30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -187278,22 +187281,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #628] @ (1fbcd8 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -187320,27 +187323,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (1fbce0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 1fbbb2 │ │ │ │ ldr.w r8, [pc, #528] @ 1fbce4 │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (1fbce8 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fbbe4 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 1fbcc4 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -187349,51 +187352,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (1fbcec ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (1fbcf0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1fbbea │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1fbbfc │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1fbc0e │ │ │ │ ldr r1, [pc, #464] @ (1fbcf4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 1fbb3a │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1fbc90 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fbc6e │ │ │ │ ldr r1, [pc, #436] @ (1fbcf8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (1fbcfc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 1fbb66 │ │ │ │ ldr r1, [pc, #416] @ (1fbd00 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 1fbb76 │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 1fbc84 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 1fbb84 │ │ │ │ @@ -187410,20 +187413,20 @@ │ │ │ │ bne.n 1fbc1c │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1fbc30 │ │ │ │ ldr r1, [pc, #352] @ (1fbd04 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 1fbadc │ │ │ │ mov r0, r9 │ │ │ │ - bl 41dee8 │ │ │ │ + bl 41dea8 │ │ │ │ b.n 1fba94 │ │ │ │ ldr r2, [pc, #332] @ (1fbd08 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1fbb06 │ │ │ │ ldr r2, [pc, #328] @ (1fbd0c ) │ │ │ │ add r2, pc │ │ │ │ b.n 1fbb06 │ │ │ │ @@ -187445,178 +187448,178 @@ │ │ │ │ ldr r2, [pc, #316] @ (1fbd24 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1fbb06 │ │ │ │ ldr r1, [pc, #316] @ (1fbd28 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fbb1c │ │ │ │ ldr r1, [pc, #300] @ (1fbd2c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fbb22 │ │ │ │ ldr r1, [pc, #288] @ (1fbd30 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fbb22 │ │ │ │ ldr r1, [pc, #276] @ (1fbd34 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fbba2 │ │ │ │ ldr r1, [pc, #260] @ (1fbd38 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 1fbc62 │ │ │ │ ldr.w sl, [pc, #252] @ 1fbd3c │ │ │ │ add sl, pc │ │ │ │ b.n 1fbc52 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 1fbc62 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 1fbc46 │ │ │ │ ldr r1, [pc, #220] @ (1fbd40 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fbba2 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 1fbb66 │ │ │ │ ldr r1, [pc, #204] @ (1fbd44 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 1fbb5c │ │ │ │ ldr r1, [pc, #192] @ (1fbd48 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fbb76 │ │ │ │ ldr r1, [pc, #184] @ (1fbd4c ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 1fbb4e │ │ │ │ b.n 1fbb58 │ │ │ │ ldr r1, [pc, #164] @ (1fbd50 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fbb84 │ │ │ │ ldr r1, [pc, #156] @ (1fbd54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 1fbb94 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (1fbd58 ) │ │ │ │ add r2, pc │ │ │ │ b.n 1fbb06 │ │ │ │ nop │ │ │ │ lsrs r4, r7, #18 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [r0, #42] @ 0x2a │ │ │ │ - adds r0, #22 │ │ │ │ + str??.w r0, [r8, sl, lsl #2] │ │ │ │ + cmp r7, #222 @ 0xde │ │ │ │ movs r2, r5 │ │ │ │ lsrs r4, r5, #17 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r6, #23 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r6, #24 │ │ │ │ + asrs r4, r7, #23 │ │ │ │ movs r0, r5 │ │ │ │ - str r4, [sp, #552] @ 0x228 │ │ │ │ + str r4, [sp, #328] @ 0x148 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r6, #21 │ │ │ │ + asrs r4, r7, #20 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r1, #24 │ │ │ │ + asrs r2, r2, #23 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r0, #24 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ movs r0, r5 │ │ │ │ - pop {r1, r4, r5, r6, r7} │ │ │ │ + pop {r1, r3, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ - asrs r6, r2, #18 │ │ │ │ + asrs r6, r3, #17 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r7, #18 │ │ │ │ + asrs r4, r0, #18 │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xb8d6 │ │ │ │ + @ instruction: 0xb89e │ │ │ │ movs r7, r5 │ │ │ │ - asrs r0, r0, #20 │ │ │ │ + asrs r0, r1, #19 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r0, #20 │ │ │ │ + asrs r6, r1, #19 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r4, #19 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r0, #20 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r2, #18 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r0, #20 │ │ │ │ + asrs r6, r1, #19 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r6, #18 │ │ │ │ + asrs r4, r7, #17 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r3, #18 │ │ │ │ + asrs r6, r4, #17 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r1, #21 │ │ │ │ + asrs r0, r2, #20 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + asrs r2, r7, #20 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r1, #20 │ │ │ │ + asrs r4, r2, #19 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r1, #21 │ │ │ │ + asrs r6, r2, #20 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r1, #21 │ │ │ │ + asrs r4, r2, #20 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r1, #19 │ │ │ │ + asrs r2, r2, #18 │ │ │ │ movs r0, r5 │ │ │ │ - cmp r3, #134 @ 0x86 │ │ │ │ + cmp r3, #78 @ 0x4e │ │ │ │ movs r1, r5 │ │ │ │ - cbnz r6, 1fbdb6 │ │ │ │ + cbnz r6, 1fbda8 │ │ │ │ movs r1, r5 │ │ │ │ - asrs r4, r7, #18 │ │ │ │ + asrs r4, r0, #18 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r3, #18 │ │ │ │ + asrs r4, r4, #17 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r4, #18 │ │ │ │ + asrs r4, r5, #17 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r4, r5, #18 │ │ │ │ + asrs r4, r6, #17 │ │ │ │ movs r0, r5 │ │ │ │ - bcc.n 1fbcc8 │ │ │ │ + bcc.n 1fbe58 │ │ │ │ movs r6, r5 │ │ │ │ ldr r0, [pc, #4] @ (1fbd64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ b.n 1fbb04 │ │ │ │ movs r0, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ cbz r1, 1fbd90 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ @@ -187752,39 +187755,39 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (1fbed8 ) │ │ │ │ ldr r0, [pc, #28] @ (1fbedc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r6, [pc, #936] @ (1fc274 ) │ │ │ │ + ldr r6, [pc, #712] @ (1fc194 ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r0, r4, #11 │ │ │ │ + asrs r0, r5, #10 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r6, #11 │ │ │ │ + asrs r2, r7, #10 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [pc, #856] @ (1fc230 ) │ │ │ │ + ldr r6, [pc, #632] @ (1fc150 ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r1, #11 │ │ │ │ + asrs r4, r2, #10 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r2, #11 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (1fbf0c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ b.n 1fb9f0 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -187824,15 +187827,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (1fbfe4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -187842,35 +187845,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (1fbff0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #48] @ (1fc010 ) │ │ │ │ + ldr r5, [pc, #848] @ (1fc330 ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r2, r5, #9 │ │ │ │ + asrs r2, r6, #8 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r7, #7 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r5, [pc, #904] @ (1fc374 ) │ │ │ │ + ldr r5, [pc, #680] @ (1fc294 ) │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r4, #9 │ │ │ │ + asrs r4, r5, #8 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r2, #7 │ │ │ │ + asrs r0, r3, #6 │ │ │ │ movs r0, r5 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (1fc000 ) │ │ │ │ add r0, pc │ │ │ │ b.w 1f082c │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -187884,34 +187887,34 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (1fc05c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #44] @ (1fc060 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (1fc064 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (1fc068 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ - ldr r5, [pc, #472] @ (1fc230 ) │ │ │ │ + b.w 2f4124 │ │ │ │ + ldr r5, [pc, #248] @ (1fc150 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldcl 0, cr0, [r0, #152] @ 0x98 │ │ │ │ - @ instruction: 0x4796 │ │ │ │ + ldc 0, cr0, [r8, #152] @ 0x98 │ │ │ │ + bx fp │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1fb8a4 │ │ │ │ movs r0, r7 │ │ │ │ hlt 0x0006 │ │ │ │ movs r1, r7 │ │ │ │ @@ -187925,27 +187928,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 181e50 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 1fc0ce │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 1fc0ce │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 1fc0ce │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -187989,25 +187992,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ lsls r0, r1, #24 │ │ │ │ movs r2, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #4 │ │ │ │ + asrs r4, r0, #4 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r2, r4, #5 │ │ │ │ + asrs r2, r5, #4 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 3027a0 │ │ │ │ + bl 302760 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -188051,19 +188054,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1fc1e8 ) │ │ │ │ ldr r0, [pc, #20] @ (1fc1ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #752] @ (1fc4d8 ) │ │ │ │ + ldr r3, [pc, #528] @ (1fc3f8 ) │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r2, r6, #30 │ │ │ │ + lsrs r2, r7, #29 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r0, #31 │ │ │ │ + lsrs r2, r1, #30 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (1fc26c ) │ │ │ │ @@ -188104,19 +188107,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r2, r3, #2 │ │ │ │ + asrs r2, r4, #1 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ movs r0, r5 │ │ │ │ - asrs r0, r7, #1 │ │ │ │ + asrs r0, r0, #1 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 1fc328 │ │ │ │ sub sp, #16 │ │ │ │ @@ -188184,19 +188187,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #17 │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r3, #16 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [pc, #488] @ (1fc528 ) │ │ │ │ + ldr r2, [pc, #264] @ (1fc448 ) │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r0, r6, #25 │ │ │ │ + lsrs r0, r7, #24 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r6, #30 │ │ │ │ + lsrs r4, r7, #29 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -188264,25 +188267,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (1fc428 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ + lsrs r2, r5, #27 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r0, r6, #28 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ + lsrs r2, r1, #28 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r1, [pc, #568] @ (1fc65c ) │ │ │ │ + ldr r1, [pc, #344] @ (1fc57c ) │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r0, #22 │ │ │ │ + lsrs r4, r1, #21 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r4, r4, #27 │ │ │ │ + lsrs r4, r5, #26 │ │ │ │ movs r0, r5 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -188329,19 +188332,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1fc4d0 ) │ │ │ │ ldr r0, [pc, #20] @ (1fc4d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r0, [pc, #848] @ (1fc820 ) │ │ │ │ + ldr r0, [pc, #624] @ (1fc740 ) │ │ │ │ movs r4, r6 │ │ │ │ - lsls r6, r4, #22 │ │ │ │ + lsls r6, r5, #21 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r6, #24 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (1fc5b8 ) │ │ │ │ @@ -188378,15 +188381,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1fc590 │ │ │ │ ldr r0, [pc, #148] @ (1fc5cc ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1fc590 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -188430,25 +188433,25 @@ │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 1fc586 │ │ │ │ lsls r4, r2, #8 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r5} │ │ │ │ movs r6, r5 │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #23 │ │ │ │ + lsrs r2, r7, #22 │ │ │ │ movs r0, r5 │ │ │ │ udf #232 @ 0xe8 │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + ldmia r2!, {r4, r7} │ │ │ │ movs r6, r5 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 1fc5ea │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -188469,30 +188472,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1fc644 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #32] @ (1fc648 ) │ │ │ │ ldr r3, [pc, #36] @ (1fc64c ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ - @ instruction: 0x4782 │ │ │ │ + b.w 2f4124 │ │ │ │ + bx r9 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1fc5fc │ │ │ │ + b.n 1fc58c │ │ │ │ movs r6, r4 │ │ │ │ - sbcs r6, r4 │ │ │ │ + adcs r6, r5 │ │ │ │ movs r1, r5 │ │ │ │ push {r1, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -188504,30 +188507,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (1fc69c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #32] @ (1fc6a0 ) │ │ │ │ ldr r3, [pc, #36] @ (1fc6a4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ - bx r5 │ │ │ │ + b.w 2f4124 │ │ │ │ + mov sl, lr │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1fc5a4 │ │ │ │ + b.n 1fc534 │ │ │ │ movs r6, r4 │ │ │ │ - adcs r6, r1 │ │ │ │ + asrs r6, r2 │ │ │ │ movs r1, r5 │ │ │ │ push {r1, r3, r6} │ │ │ │ movs r1, r7 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -188598,15 +188601,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1fc78e │ │ │ │ ldr r0, [pc, #88] @ (1fc7c4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 1fc78e │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 1fc79e │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (1fc7b8 ) │ │ │ │ @@ -188634,21 +188637,21 @@ │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #16 │ │ │ │ + lsrs r6, r2, #15 │ │ │ │ movs r0, r5 │ │ │ │ - cmp ip, sp │ │ │ │ + cmp ip, r6 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r2, r4, #7 │ │ │ │ + lsrs r2, r5, #6 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r5, #14 │ │ │ │ + lsrs r6, r6, #13 │ │ │ │ movs r0, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 1fc80c │ │ │ │ sub sp, #12 │ │ │ │ @@ -188656,25 +188659,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (1fc814 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 1fc4d8 │ │ │ │ nop │ │ │ │ - cmp lr, r4 │ │ │ │ + cmp r6, sp │ │ │ │ movs r4, r6 │ │ │ │ - subs r0, r1, #3 │ │ │ │ + subs r0, r2, #2 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r6!, {r1, r4} │ │ │ │ + stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 1fcc3c │ │ │ │ @@ -189025,15 +189028,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 1fcaf8 │ │ │ │ ldr r0, [pc, #48] @ (1fcc58 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1fcaf8 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 1fc970 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ mrc2 0, 6, r0, cr0, cr9, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -189041,15 +189044,15 @@ │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r8], {57} @ 0x39 │ │ │ │ cmp r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #29 │ │ │ │ + lsls r4, r3, #28 │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 1fcc8a │ │ │ │ orrs r2, r3 │ │ │ │ @@ -189147,15 +189150,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 1fcd06 │ │ │ │ ldr r0, [pc, #64] @ (1fcda0 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 1fcd06 │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2e4888 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ @@ -189164,21 +189167,21 @@ │ │ │ │ b.n 1fccf4 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa260039 │ │ │ │ bvc.n 1fce7c │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r6} │ │ │ │ + stmia r3!, {r3} │ │ │ │ movs r6, r5 │ │ │ │ adds r4, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #24 │ │ │ │ + lsls r0, r0, #24 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fcda4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189230,32 +189233,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fcde4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (1fce50 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1fcde4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e4888 │ │ │ │ b.n 1fcdda │ │ │ │ nop │ │ │ │ vst4.8 {d16-d19}, [r6 :256], r9 │ │ │ │ bvs.n 1fcd60 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ movs r6, r5 │ │ │ │ cmp r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #22 │ │ │ │ + lsls r6, r5, #21 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fce54 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189333,34 +189336,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fced8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (1fcf40 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1fced8 │ │ │ │ mov r0, r1 │ │ │ │ bl 2e4888 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1fcece │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, r9, lsl #3] │ │ │ │ bpl.n 1fce68 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r4, r7} │ │ │ │ + stmia r1!, {r3, r4, r6} │ │ │ │ movs r6, r5 │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r6, #18 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fcf44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -189401,19 +189404,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1fcfc8 ) │ │ │ │ ldr r0, [pc, #20] @ (1fcfcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - subs r5, #220 @ 0xdc │ │ │ │ + subs r5, #164 @ 0xa4 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r2, r2, #7 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r2, r4, #7 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fcfd0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -189465,34 +189468,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1fd014 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (1fd07c ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1fd014 │ │ │ │ mov r0, r1 │ │ │ │ bl 2e4888 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 1fd00a │ │ │ │ nop │ │ │ │ @ instruction: 0xf7140039 │ │ │ │ bmi.n 1fd12c │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r4, r6} │ │ │ │ + stmia r0!, {r2, r3, r4} │ │ │ │ movs r6, r5 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #15 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fd080 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -189533,19 +189536,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (1fd104 ) │ │ │ │ ldr r0, [pc, #20] @ (1fd108 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r4, #104 @ 0x68 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r6, r2, #2 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r4, #2 │ │ │ │ + lsls r6, r5, #1 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fd10c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -189602,34 +189605,34 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (1fd1c8 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1fd15a │ │ │ │ mov r0, r1 │ │ │ │ bl 2e4888 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1fd150 │ │ │ │ nop │ │ │ │ rsbs r0, r2, #12124160 @ 0xb90000 │ │ │ │ bcc.n 1fd1ec │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - itee eq │ │ │ │ - moveq r6, r5 │ │ │ │ - asrne r0, r3, #15 │ │ │ │ - movne r0, r0 │ │ │ │ + bkpt 0x00d6 │ │ │ │ + movs r6, r5 │ │ │ │ + asrs r0, r3, #15 │ │ │ │ + movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #11 │ │ │ │ + lsls r0, r1, #10 │ │ │ │ movs r0, r5 │ │ │ │ │ │ │ │ 001fd1cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189672,18 +189675,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (1fd25c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r3, #78 @ 0x4e │ │ │ │ + subs r3, #22 │ │ │ │ movs r4, r6 │ │ │ │ - vhadd.u8 d16, d4, d23 │ │ │ │ - vhadd.u16 d16, d4, d23 │ │ │ │ + vhadd.u8 d0, d12, d23 │ │ │ │ + vhadd.u16 d0, d12, d23 │ │ │ │ │ │ │ │ 001fd260 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -189790,15 +189793,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 437b40 │ │ │ │ + bl 437b00 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 1fd3d6 │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 1fd3d0 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -189875,21 +189878,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (1fd4c4 ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 1fd428 │ │ │ │ ldr r0, [pc, #56] @ (1fd4c8 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r3, [pc, #44] @ (1fd4cc ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (1fd4d0 ) │ │ │ │ ldr r0, [pc, #44] @ (1fd4d4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -189900,22 +189903,21 @@ │ │ │ │ eor.w r0, r6, #12124160 @ 0xb90000 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #1 │ │ │ │ - movs r0, r5 │ │ │ │ - movs r2, r2 │ │ │ │ + movs r4, r1 │ │ │ │ movs r0, r5 │ │ │ │ - subs r0, #236 @ 0xec │ │ │ │ + vaddl.u16 q8, d10, d23 │ │ │ │ + subs r0, #180 @ 0xb4 │ │ │ │ movs r4, r6 │ │ │ │ - stc2l 0, cr0, [r2], #156 @ 0x9c │ │ │ │ - vaddl.u16 q8, d6, d23 │ │ │ │ + stc2 0, cr0, [sl], #156 @ 0x9c │ │ │ │ + vaddl.u16 q0, d14, d23 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (1fd7cc ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #736] @ (1fd7d0 ) │ │ │ │ @@ -189932,38 +189934,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r2, [pc, #700] @ (1fd7e0 ) │ │ │ │ ldr r1, [pc, #700] @ (1fd7e4 ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (1fd7e8 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (1fd7ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 2fbfec │ │ │ │ + bl 2fbfac │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 1fd72a │ │ │ │ ldr r2, [pc, #656] @ (1fd7f0 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -190138,15 +190140,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (1fd81c ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #216] @ (1fd820 ) │ │ │ │ ldr r3, [pc, #136] @ (1fd7d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -190159,85 +190161,85 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (1fd824 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 181788 │ │ │ │ mov r0, r8 │ │ │ │ blx 181788 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 1fd672 │ │ │ │ ldr r0, [pc, #156] @ (1fd828 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 1fd784 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (1fd82c ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 181cf8 │ │ │ │ b.n 1fd77e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (1fd830 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #116] @ (1fd834 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ nop │ │ │ │ @ instruction: 0xf2140039 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #7 │ │ │ │ + asrs r2, r1, #6 │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r2, 1fd7de │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, #148 @ 0x94 │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 1fd718 │ │ │ │ + bhi.n 1fd8a8 │ │ │ │ movs r6, r4 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + ble.n 1fd7d4 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r4!, {r2, r3, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ subs.w r0, r4, #57 @ 0x39 │ │ │ │ - bvc.n 1fd87c │ │ │ │ + bvc.n 1fd80c │ │ │ │ movs r2, r5 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u d16, d2, d23 │ │ │ │ + vhadd.u d0, d10, d23 │ │ │ │ movs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.u16 q0, d6, d23 │ │ │ │ - vaddl.u32 q0, d0, d23 │ │ │ │ + vhadd.u16 d16, d14, d23 │ │ │ │ + vhadd.u32 d16, d8, d23 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ bic.w r0, sl, #57 @ 0x39 │ │ │ │ - cdp2 0, 12, cr0, cr8, cr7, {1} │ │ │ │ - ldc2 0, cr0, [r8, #156]! @ 0x9c │ │ │ │ - @ instruction: 0xfa520027 │ │ │ │ + cdp2 0, 9, cr0, cr0, cr7, {1} │ │ │ │ + stc2 0, cr0, [r0, #156] @ 0x9c │ │ │ │ + @ instruction: 0xfa1a0027 │ │ │ │ vshr.s32 d0, d25, #4 │ │ │ │ - cdp2 0, 3, cr0, cr2, cr7, {1} │ │ │ │ - ldc2l 0, cr0, [r8, #156] @ 0x9c │ │ │ │ - stc2l 0, cr0, [r4, #156]! @ 0x9c │ │ │ │ - cdp2 0, 5, cr0, cr8, cr7, {1} │ │ │ │ - ldc2l 0, cr0, [r2, #-156] @ 0xffffff64 │ │ │ │ + ldc2l 0, cr0, [sl, #156]! @ 0x9c │ │ │ │ + stc2 0, cr0, [r0, #156]! @ 0x9c │ │ │ │ + stc2 0, cr0, [ip, #156]! @ 0x9c │ │ │ │ + cdp2 0, 2, cr0, cr0, cr7, {1} │ │ │ │ + ldc2 0, cr0, [sl, #-156] @ 0xffffff64 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -190267,39 +190269,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #460] @ (1fda68 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (1fda6c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r4 │ │ │ │ bl 1fbf10 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 1fd902 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #408] @ (1fda70 ) │ │ │ │ ldr r3, [pc, #376] @ (1fda54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -190315,15 +190317,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (1fda74 ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ vldr d7, [pc, #292] @ 1fda38 │ │ │ │ ldr r2, [pc, #352] @ (1fda78 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -190358,15 +190360,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #244] @ (1fda88 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -190379,34 +190381,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 1f13dc │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 1fd9d8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1fd4d8 │ │ │ │ b.n 1fd8ce │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ vldr d7, [pc, #72] @ 1fda40 │ │ │ │ ldr r2, [pc, #144] @ (1fda8c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (1fda90 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -190416,15 +190418,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 22e5b8 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 1f13dc │ │ │ │ b.n 1fd9ce │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -190437,40 +190439,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ mcr 0, 5, r0, cr12, cr9, {1} │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ mcr 0, 5, r0, cr6, cr9, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #25 │ │ │ │ + lsrs r6, r3, #24 │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #38 @ 0x26 │ │ │ │ + adds r4, #238 @ 0xee │ │ │ │ movs r4, r6 │ │ │ │ - push {r3, r4, r7, lr} │ │ │ │ + push {r5, r6, lr} │ │ │ │ movs r7, r4 │ │ │ │ - cbz r0, 1fda8a │ │ │ │ + cbz r0, 1fda7c │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r2, #25] │ │ │ │ + ldrb r4, [r3, #24] │ │ │ │ movs r7, r4 │ │ │ │ mcr 0, 1, r0, cr10, cr9, {1} │ │ │ │ ldmia r3, {r3, r6} │ │ │ │ movs r0, r7 │ │ │ │ - stc2l 0, cr0, [r2, #-156] @ 0xffffff64 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + stc2 0, cr0, [sl, #-156] @ 0xffffff64 │ │ │ │ + lsrs r0, r1, #20 │ │ │ │ movs r7, r4 │ │ │ │ - adds r4, #22 │ │ │ │ + adds r3, #222 @ 0xde │ │ │ │ movs r4, r6 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ - stc2l 0, cr0, [lr], {39} @ 0x27 │ │ │ │ + ldc2 0, cr0, [r6], {39} @ 0x27 │ │ │ │ ldmia r2, {r2, r3, r4, r6} │ │ │ │ movs r0, r7 │ │ │ │ - stc2l 0, cr0, [sl], #-156 @ 0xffffff64 │ │ │ │ + ldc2 0, cr0, [r2], #-156 @ 0xffffff64 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -190501,27 +190503,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r4 │ │ │ │ bl 1fbf10 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 1fdb3e │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #232] @ (1fdc00 ) │ │ │ │ ldr r3, [pc, #212] @ (1fdbec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -190536,15 +190538,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ vldr d7, [pc, #136] @ 1fdbd8 │ │ │ │ ldr r1, [pc, #176] @ (1fdc04 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (1fdc08 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -190555,35 +190557,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 22e5b8 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 1fdb8e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 1fd4d8 │ │ │ │ b.n 1fdb0c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (1fdc0c ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #444 @ 0x1bc │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -190599,27 +190601,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ mrrc 0, 3, r0, r0, cr9 @ │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ mcrr 0, 3, r0, sl, cr9 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #15 │ │ │ │ + lsrs r2, r0, #15 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r2, 1fdc48 │ │ │ │ + cbz r2, 1fdc3a │ │ │ │ movs r7, r4 │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r2, #136 @ 0x88 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, sp, #328 @ 0x148 │ │ │ │ + add r7, sp, #104 @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xebec0039 │ │ │ │ ldmia r1, {r1, r2} │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xfb240027 │ │ │ │ - @ instruction: 0xfaca0027 │ │ │ │ + @ instruction: 0xfaec0027 │ │ │ │ + @ instruction: 0xfa920027 │ │ │ │ │ │ │ │ 001fdc10 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -190729,22 +190731,22 @@ │ │ │ │ ldr r0, [pc, #36] @ (1fdd4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #132 @ 0x84 │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ movs r4, r6 │ │ │ │ - orns r0, sl, #10944512 @ 0xa70000 │ │ │ │ - rsbs r0, r8, #10944512 @ 0xa70000 │ │ │ │ - adds r0, #108 @ 0x6c │ │ │ │ + orr.w r0, r2, #10944512 @ 0xa70000 │ │ │ │ + sub.w r0, r0, #10944512 @ 0xa70000 │ │ │ │ + adds r0, #52 @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ - orn r0, r2, #10944512 @ 0xa70000 │ │ │ │ - ldr??.w r0, [ip, r7, lsl #2] │ │ │ │ + bic.w r0, sl, #10944512 @ 0xa70000 │ │ │ │ + vld4.8 {d0-d3}, [r4 :128], r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (1fddd4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #116] @ (1fddd8 ) │ │ │ │ @@ -190792,16 +190794,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xe99e0039 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.8 {d0-d3}, [sl :128], r7 │ │ │ │ - ldrsb.w r0, [lr, r7, lsl #2] │ │ │ │ + ldr??.w r0, [r2, #39] @ 0x27 │ │ │ │ + str??.w r0, [r6, #39] @ 0x27 │ │ │ │ ldrd r0, r0, [sl, #-228] @ 0xe4 │ │ │ │ │ │ │ │ 001fdde8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -190827,35 +190829,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 2fbd24 │ │ │ │ + bl 2fbce4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1fded6 │ │ │ │ ldr r7, [pc, #240] @ (1fdf2c ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 1fdef6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #224] @ (1fdf30 ) │ │ │ │ ldr r2, [pc, #228] @ (1fdf34 ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -190863,15 +190865,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 1fdeb4 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #172] @ (1fdf38 ) │ │ │ │ ldr r3, [pc, #144] @ (1fdf20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -190905,52 +190907,52 @@ │ │ │ │ ldr r1, [pc, #100] @ (1fdf44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1fde80 │ │ │ │ ldr r3, [pc, #80] @ (1fdf48 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (1fdf4c ) │ │ │ │ ldr r1, [pc, #80] @ (1fdf50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 1fde80 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ stmdb r4, {r0, r3, r4, r5} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [sl], #228 @ 0xe4 │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r7, #66 @ 0x42 │ │ │ │ + cmp r7, #10 │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r4, #1 │ │ │ │ + lsrs r4, r5, #32 │ │ │ │ movs r7, r4 │ │ │ │ ldrd r0, r0, [r6], #-228 @ 0xe4 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #126 @ 0x7e │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf7e80027 │ │ │ │ - subw r0, r2, #39 @ 0x27 │ │ │ │ - cmp r6, #150 @ 0x96 │ │ │ │ + @ instruction: 0xf7b00027 │ │ │ │ + @ instruction: 0xf26a0027 │ │ │ │ + cmp r6, #94 @ 0x5e │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf7e40027 │ │ │ │ - @ instruction: 0xf2840027 │ │ │ │ + @ instruction: 0xf7ac0027 │ │ │ │ + movw r0, #49191 @ 0xc027 │ │ │ │ │ │ │ │ 001fdf54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -190966,35 +190968,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (1fe064 ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4d8c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1fe022 │ │ │ │ ldr r6, [pc, #208] @ (1fe068 ) │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r4, [pc, #204] @ (1fe06c ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ ldr r2, [pc, #196] @ (1fe070 ) │ │ │ │ ldr r1, [pc, #196] @ (1fe074 ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #180] @ (1fe078 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (1fe07c ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1f1728 │ │ │ │ ldr r1, [pc, #176] @ (1fe080 ) │ │ │ │ @@ -191002,42 +191004,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 232ca4 │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1fe02e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (1fe084 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3bdc │ │ │ │ + bl 2f3b9c │ │ │ │ b.n 1fdf96 │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -191049,33 +191051,33 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r2, sp, #656 @ 0x290 │ │ │ │ + add r2, sp, #432 @ 0x1b0 │ │ │ │ movs r7, r4 │ │ │ │ b.n 1fdf5c │ │ │ │ movs r1, r7 │ │ │ │ - add r6, sp, #416 @ 0x1a0 │ │ │ │ + add r6, sp, #192 @ 0xc0 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r5, #240 @ 0xf0 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ movs r4, r6 │ │ │ │ - strb r2, [r6, #28] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r0, #29] │ │ │ │ + strb r6, [r1, #28] │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #27 │ │ │ │ + lsls r4, r6, #26 │ │ │ │ movs r7, r4 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf6e60027 │ │ │ │ + subw r0, lr, #2087 @ 0x827 │ │ │ │ │ │ │ │ 001fe088 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ @@ -191091,40 +191093,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4d8c │ │ │ │ ldr r1, [pc, #216] @ (1fe1a4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3c7c │ │ │ │ + bl 2f3c3c │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 1fe15c │ │ │ │ ldr r5, [pc, #204] @ (1fe1a8 ) │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r4, [pc, #200] @ (1fe1ac ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ ldr r2, [pc, #192] @ (1fe1b0 ) │ │ │ │ ldr r1, [pc, #192] @ (1fe1b4 ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #176] @ (1fe1b8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 1f1728 │ │ │ │ movs r1, #0 │ │ │ │ @@ -191137,15 +191139,15 @@ │ │ │ │ bl 1f1128 │ │ │ │ ldr r2, [pc, #140] @ (1fe1bc ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 1fe16a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -191153,15 +191155,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (1fe1c0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2f3bdc │ │ │ │ + bl 2f3b9c │ │ │ │ b.n 1fe0da │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -191176,30 +191178,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ b.n 1fde6c │ │ │ │ movs r1, r7 │ │ │ │ - add r1, sp, #280 @ 0x118 │ │ │ │ + add r1, sp, #56 @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - movw r0, #34855 @ 0x8827 │ │ │ │ - add r5, sp, #144 @ 0x90 │ │ │ │ + @ instruction: 0xf6100027 │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, #172 @ 0xac │ │ │ │ + cmp r4, #116 @ 0x74 │ │ │ │ movs r4, r6 │ │ │ │ - strb r6, [r5, #23] │ │ │ │ + strb r6, [r6, #22] │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r0, #24] │ │ │ │ + strb r2, [r1, #23] │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #22 │ │ │ │ + lsls r4, r1, #21 │ │ │ │ movs r7, r4 │ │ │ │ - sub.w r0, sl, #10944512 @ 0xa70000 │ │ │ │ + sbcs.w r0, r2, #10944512 @ 0xa70000 │ │ │ │ │ │ │ │ 001fe1c4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ vldr d7, [pc, #52] @ 1fe208 │ │ │ │ @@ -191229,38 +191231,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (1fe25c ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (1fe260 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2fbfec │ │ │ │ + bl 2fbfac │ │ │ │ ldr.w ip, [pc, #48] @ 1fe264 │ │ │ │ ldr r2, [pc, #48] @ (1fe268 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r3, sp, #904 @ 0x388 │ │ │ │ + add r3, sp, #680 @ 0x2a8 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb81c │ │ │ │ + @ instruction: 0xb7e4 │ │ │ │ movs r2, r5 │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ + cmp r3, #36 @ 0x24 │ │ │ │ movs r4, r6 │ │ │ │ - lsls r4, r7, #17 │ │ │ │ + lsls r4, r0, #17 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001fe26c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -191326,24 +191328,24 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 1fe2bc │ │ │ │ b.n 1fe2a4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (1fe330 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ b.n 1fdc2c │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 1fdb88 │ │ │ │ movs r1, r7 │ │ │ │ - and.w r0, ip, #10944512 @ 0xa70000 │ │ │ │ + @ instruction: 0xf3d40027 │ │ │ │ │ │ │ │ 001fe334 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -191355,15 +191357,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #196] @ (1fe418 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ strb.w r3, [r0], #4 │ │ │ │ movs r1, #12 │ │ │ │ - bl 437b40 │ │ │ │ + bl 437b00 │ │ │ │ ldr r3, [pc, #180] @ (1fe41c ) │ │ │ │ ldr.w r9, [r4, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 1fe40a │ │ │ │ ldr r3, [pc, #172] @ (1fe420 ) │ │ │ │ mov.w sl, #16 │ │ │ │ @@ -191414,43 +191416,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #36] @ (1fe424 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ movs r3, #32 │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 1fe3b8 │ │ │ │ nop │ │ │ │ b.n 1feb8c │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf5840027 │ │ │ │ + adc.w r0, ip, #10944512 @ 0xa70000 │ │ │ │ cmp r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4e60027 │ │ │ │ + @ instruction: 0xf4ae0027 │ │ │ │ │ │ │ │ 001fe428 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (1fe480 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r2, pc │ │ │ │ strb.w r3, [r0], #4 │ │ │ │ movs r1, #12 │ │ │ │ - bl 437b40 │ │ │ │ + bl 437b00 │ │ │ │ lsrs r3, r5, #4 │ │ │ │ mov r2, r4 │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r4, #2] │ │ │ │ add.w r0, r4, #15 │ │ │ │ ldrb.w r1, [r2], #1 │ │ │ │ ldrb.w r3, [r2, #1]! │ │ │ │ @@ -191464,30 +191466,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #872] @ 0x368 │ │ │ │ + ldr r7, [sp, #648] @ 0x288 │ │ │ │ movs r3, r5 │ │ │ │ │ │ │ │ 001fe484 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001fe488 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 001fe48c : │ │ │ │ ldr r1, [pc, #4] @ (1fe494 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 3ba024 │ │ │ │ - eor.w r0, lr, #10944512 @ 0xa70000 │ │ │ │ + b.w 3b9fe4 │ │ │ │ + orrs.w r0, r6, #10944512 @ 0xa70000 │ │ │ │ │ │ │ │ 001fe498 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -191496,17 +191498,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #49 @ 0x31 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - cmp r2, #98 @ 0x62 │ │ │ │ + cmp r2, #42 @ 0x2a │ │ │ │ movs r4, r6 │ │ │ │ - eor.w r0, r6, #10944512 @ 0xa70000 │ │ │ │ + orr.w r0, lr, #10944512 @ 0xa70000 │ │ │ │ │ │ │ │ 001fe4c4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (1fe4e8 ) │ │ │ │ @@ -191515,17 +191517,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - cmp r2, #54 @ 0x36 │ │ │ │ + cmp r1, #254 @ 0xfe │ │ │ │ movs r4, r6 │ │ │ │ - orrs.w r0, sl, #10944512 @ 0xa70000 │ │ │ │ + bic.w r0, r2, #10944512 @ 0xa70000 │ │ │ │ │ │ │ │ 001fe4f0 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001fe4f4 : │ │ │ │ push {lr} │ │ │ │ @@ -191538,17 +191540,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r1, #206 @ 0xce │ │ │ │ movs r4, r6 │ │ │ │ - bic.w r0, sl, #10944512 @ 0xa70000 │ │ │ │ + @ instruction: 0xf3f20027 │ │ │ │ │ │ │ │ 001fe520 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (1fe544 ) │ │ │ │ @@ -191557,17 +191559,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #71 @ 0x47 │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - cmp r1, #218 @ 0xda │ │ │ │ + cmp r1, #162 @ 0xa2 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf3fe0027 │ │ │ │ + @ instruction: 0xf3c60027 │ │ │ │ │ │ │ │ 001fe54c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (1fe570 ) │ │ │ │ @@ -191576,17 +191578,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - cmp r1, #174 @ 0xae │ │ │ │ + cmp r1, #118 @ 0x76 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf3d20027 │ │ │ │ + @ instruction: 0xf39a0027 │ │ │ │ │ │ │ │ 001fe578 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 001fe57c : │ │ │ │ push {lr} │ │ │ │ @@ -191599,17 +191601,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #86 @ 0x56 │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - cmp r1, #126 @ 0x7e │ │ │ │ + cmp r1, #70 @ 0x46 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf3a20027 │ │ │ │ + @ instruction: 0xf36a0027 │ │ │ │ │ │ │ │ 001fe5a8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (1fe5cc ) │ │ │ │ @@ -191618,26 +191620,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #91 @ 0x5b │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - cmp r1, #82 @ 0x52 │ │ │ │ + cmp r1, #26 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf3760027 │ │ │ │ + @ instruction: 0xf33e0027 │ │ │ │ ldr.w r3, [r0, #244] @ 0xf4 │ │ │ │ cbz r3, 1fe64c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ bl 243d30 │ │ │ │ ldrd r3, r2, [r4, #184] @ 0xb8 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -191661,15 +191663,15 @@ │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ lsls r2, r3, #3 │ │ │ │ lsls r1, r1, #3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ orr.w r3, r1, r3, lsr #29 │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -191691,15 +191693,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 182f7c │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr.w r3, [r4, #252] @ 0xfc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrsb.w r2, [r3, #4085] @ 0xff5 │ │ │ │ ldrsb.w r1, [r3, #4084] @ 0xff4 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 1fe710 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -191713,22 +191715,22 @@ │ │ │ │ mov.w r5, #1000 @ 0x3e8 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #264] @ (1fe7d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ adds r2, r0, r5 │ │ │ │ adc.w r3, r7, r1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 4527ec │ │ │ │ + bl 4527ac │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r2, [pc, #236] @ (1fe7d8 ) │ │ │ │ ldr r3, [pc, #224] @ (1fe7cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -191841,26 +191843,26 @@ │ │ │ │ ldr r3, [pc, #112] @ (1fe880 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r1, #112 @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ strd r1, r3, [sp, #32] │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldr r4, [pc, #92] @ (1fe884 ) │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add r4, pc │ │ │ │ add.w r6, r4, #36 @ 0x24 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sp │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ adds r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 1fe830 │ │ │ │ ldr r2, [pc, #68] @ (1fe888 ) │ │ │ │ ldr r3, [pc, #44] @ (1fe874 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -191880,15 +191882,15 @@ │ │ │ │ nop │ │ │ │ svc 18 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ite eq │ │ │ │ moveq r0, r7 │ │ │ │ - @ instruction: 0xf13c0027 │ │ │ │ + addne.w r0, r4, #39 @ 0x27 │ │ │ │ lsls r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #50 @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ udf #190 @ 0xbe │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -191901,38 +191903,38 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (1fe91c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #108] @ (1fe920 ) │ │ │ │ ldr r1, [pc, #108] @ (1fe924 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #92] @ (1fe928 ) │ │ │ │ ldr r1, [pc, #96] @ (1fe92c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r1, [pc, #84] @ (1fe930 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f4164 │ │ │ │ + bl 2f4124 │ │ │ │ ldr r3, [pc, #76] @ (1fe934 ) │ │ │ │ ldr r1, [pc, #76] @ (1fe938 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #76] @ (1fe93c ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #76] @ (1fe940 ) │ │ │ │ @@ -191945,22 +191947,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r6, #172 @ 0xac │ │ │ │ movs r4, r6 │ │ │ │ - stmia r5!, {r1, r2, r3, r6} │ │ │ │ + stmia r5!, {r1, r2, r4} │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, r2, #4 │ │ │ │ + subs r6, r3, #3 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf0a40027 │ │ │ │ - @ instruction: 0xf0bc0027 │ │ │ │ + orn r0, ip, #39 @ 0x27 │ │ │ │ + eor.w r0, r4, #39 @ 0x27 │ │ │ │ lsrs r7, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ movs r1, r7 │ │ │ │ bkpt 0x002a │ │ │ │ @@ -191982,69 +191984,69 @@ │ │ │ │ ldr r1, [pc, #60] @ (1fe99c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ add.w r3, r0, #100 @ 0x64 │ │ │ │ ldmia.w r4, {r0, r1, r2} │ │ │ │ stmia.w r3, {r0, r1, r2} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r6, #42 @ 0x2a │ │ │ │ + movs r5, #242 @ 0xf2 │ │ │ │ movs r4, r6 │ │ │ │ - ands.w r0, ip, #39 @ 0x27 │ │ │ │ - vaddl.s32 q8, d6, d23 │ │ │ │ + vaddl.s32 q8, d4, d23 │ │ │ │ + vaddl.s32 q0, d14, d23 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #188] @ (1fea70 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #188] @ (1fea74 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #184] @ (1fea78 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r4, #52 @ 0x34 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #144] @ (1fea7c ) │ │ │ │ ldr r1, [pc, #144] @ (1fea80 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r8, #104] @ 0x68 │ │ │ │ str.w r3, [r5, #1008] @ 0x3f0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #116] @ (1fea84 ) │ │ │ │ ldr.w r3, [r8, #108] @ 0x6c │ │ │ │ str.w r3, [r5, #928] @ 0x3a0 │ │ │ │ add r4, pc │ │ │ │ @@ -192076,26 +192078,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - vaddl.s8 q0, d14, d23 │ │ │ │ - movs r5, #200 @ 0xc8 │ │ │ │ + vhadd.s16 d16, d6, d23 │ │ │ │ + movs r5, #144 @ 0x90 │ │ │ │ movs r4, r6 │ │ │ │ - vext.8 d0, d14, d23, #0 │ │ │ │ - ldr r4, [r6, #76] @ 0x4c │ │ │ │ + vaddl.s8 q0, d6, d23 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r0, #80] @ 0x50 │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ movs r7, r4 │ │ │ │ pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - vhadd.s32 d16, d2, d23 │ │ │ │ - vhadd.s16 d16, d6, d23 │ │ │ │ + vhadd.s32 d0, d10, d23 │ │ │ │ + vhadd.s16 d0, d14, d23 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #4080] @ 0xff0 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ @@ -192107,21 +192109,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f673c │ │ │ │ + b.w 2f66fc │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r3, #4087] @ 0xff7 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #4092] @ 0xffc │ │ │ │ bic.w r2, r2, #64 @ 0x40 │ │ │ │ strb.w r2, [r3, #4092] @ 0xffc │ │ │ │ @@ -192138,15 +192140,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbnz r3, 1feb5a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -192188,15 +192190,15 @@ │ │ │ │ orr.w r1, r1, ip, lsr #29 │ │ │ │ orr.w r2, r2, r3, lsl #28 │ │ │ │ mov.w ip, ip, lsl #3 │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, r1, r3, lsr #4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 1fec20 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -192204,74 +192206,74 @@ │ │ │ │ ldr r1, [pc, #60] @ (1fec28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #1 │ │ │ │ ldrb.w r1, [r0, #1014] @ 0x3f6 │ │ │ │ lsls r3, r4 │ │ │ │ eors r1, r3 │ │ │ │ strb.w r1, [r0, #1014] @ 0x3f6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r3, #158 @ 0x9e │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ movs r4, r6 │ │ │ │ - ldc 0, cr0, [r0, #156] @ 0x9c │ │ │ │ - ldcl 0, cr0, [sl, #-156] @ 0xffffff64 │ │ │ │ + ldcl 0, cr0, [r8, #-156] @ 0xffffff64 │ │ │ │ + stc 0, cr0, [r2, #-156]! @ 0xffffff64 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 1fec98 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #88] @ (1fec9c ) │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #88] @ (1feca0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #996] @ 0x3e4 │ │ │ │ movs r2, #0 │ │ │ │ strh.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ strb.w r2, [r3, #1014] @ 0x3f6 │ │ │ │ cbz r0, 1fec72 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r0, [r3, #1000] @ 0x3e8 │ │ │ │ cbz r0, 1fec82 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 452504 │ │ │ │ + b.w 4524c4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r3, #66 @ 0x42 │ │ │ │ + movs r3, #10 │ │ │ │ movs r4, r6 │ │ │ │ - ldc 0, cr0, [r8, #-156]! @ 0xffffff64 │ │ │ │ - ldcl 0, cr0, [lr], #156 @ 0x9c │ │ │ │ + stc 0, cr0, [r0, #-156] @ 0xffffff64 │ │ │ │ + stcl 0, cr0, [r6], {39} @ 0x27 │ │ │ │ │ │ │ │ 001feca4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -192406,15 +192408,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 1fece4 │ │ │ │ ldr r0, [pc, #716] @ (1ff0c8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1fece4 │ │ │ │ sbfx r4, r5, #4, #1 │ │ │ │ and.w r5, r5, #15 │ │ │ │ and.w r4, r4, #10 │ │ │ │ add r4, r5 │ │ │ │ subs r4, #1 │ │ │ │ cmp r4, #11 │ │ │ │ @@ -192635,15 +192637,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bls.n 1fefc8 │ │ │ │ movs r1, r7 │ │ │ │ adds r7, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r8, r7, asr #32 │ │ │ │ + sbcs.w r0, r0, r7, asr #32 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #192] @ (1ff1a0 ) │ │ │ │ ldr.w ip, [pc, #196] @ 1ff1a4 │ │ │ │ @@ -192709,27 +192711,27 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 1ff0fc │ │ │ │ ldr r0, [pc, #32] @ (1ff1b0 ) │ │ │ │ strd r7, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 1ff0fc │ │ │ │ nop │ │ │ │ bvs.n 1ff1e4 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8520027 │ │ │ │ + @ instruction: 0xe81a0027 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #48] @ 1ff1f4 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -192738,26 +192740,26 @@ │ │ │ │ ldr r1, [pc, #40] @ (1ff1f8 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (1ff1fc ) │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 1feca4 │ │ │ │ - adds r4, r7, #6 │ │ │ │ + adds r4, r0, #6 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1ff0e0 │ │ │ │ + b.n 1ff070 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1ff148 │ │ │ │ + b.n 1ff0d8 │ │ │ │ movs r7, r4 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.w 1feca4 │ │ │ │ │ │ │ │ 001ff208 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -192900,15 +192902,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1ff2de │ │ │ │ ldr r0, [pc, #320] @ (1ff4a8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 1ff2de │ │ │ │ ldrd r2, r3, [r5, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ bl 243c18 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r5, #180] @ 0xb4 │ │ │ │ movw r2, #34079 @ 0x851f │ │ │ │ @@ -193006,15 +193008,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 1ff4e4 │ │ │ │ movs r1, r7 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1ff220 │ │ │ │ + b.n 1ff1b0 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r3 │ │ │ │ subs r1, r2, #3 │ │ │ │ @@ -193060,26 +193062,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 1ff4dc │ │ │ │ ldr r0, [pc, #32] @ (1ff544 ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 1ff4dc │ │ │ │ bcs.n 1ff5ac │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1fefb4 │ │ │ │ + b.n 1fef44 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 1ff588 │ │ │ │ sub sp, #8 │ │ │ │ @@ -193088,26 +193090,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (1ff590 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1ff208 │ │ │ │ nop │ │ │ │ - subs r6, r4, r0 │ │ │ │ + adds r6, r5, r7 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1fedc0 │ │ │ │ + b.n 1ffd50 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1ffd58 │ │ │ │ + b.n 1ffce8 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ bl 1ff208 │ │ │ │ @@ -193127,31 +193129,31 @@ │ │ │ │ cbz r0, 1ff604 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #248] @ 0xf8 │ │ │ │ cbz r0, 1ff5f2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 452504 │ │ │ │ + b.w 4524c4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #248] @ 0xf8 │ │ │ │ cbz r0, 1ff60e │ │ │ │ - b.w 452504 │ │ │ │ + b.w 4524c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -193187,27 +193189,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ movs r0, #32 │ │ │ │ str.w r5, [r4, #244] @ 0xf4 │ │ │ │ blx 181488 │ │ │ │ ldr r3, [pc, #40] @ (1ff6b4 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #248] @ 0xf8 │ │ │ │ b.n 1ff648 │ │ │ │ nop │ │ │ │ beq.n 1ff64c │ │ │ │ movs r1, r7 │ │ │ │ cmp r7, #80 @ 0x50 │ │ │ │ @@ -193226,46 +193228,46 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #68] @ (1ff72c ) │ │ │ │ ldr r1, [pc, #72] @ (1ff730 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r1, r5, #760 @ 0x2f8 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 1f13dc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add.w r1, r5, #1016 @ 0x3f8 │ │ │ │ bl 1f13dc │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1ff61c │ │ │ │ nop │ │ │ │ - adds r0, r7, r2 │ │ │ │ + adds r0, r0, r2 │ │ │ │ movs r4, r6 │ │ │ │ - b.n 1ffc7c │ │ │ │ + b.n 1ffc0c │ │ │ │ movs r7, r4 │ │ │ │ - b.n 1ffc10 │ │ │ │ + b.n 1ffba0 │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + ldrsh r2, [r0, r7] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r1, #0] │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 001ff734 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -193384,15 +193386,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldmia r6, {r3, r4, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 1ff8be │ │ │ │ + cbnz r6, 1ff8b0 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (1ff8b8 ) │ │ │ │ @@ -193400,25 +193402,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (1ff8c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #80] @ (1ff8c4 ) │ │ │ │ ldr r1, [pc, #84] @ (1ff8c8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #68] @ (1ff8cc ) │ │ │ │ ldr r5, [pc, #68] @ (1ff8d0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (1ff8d4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (1ff8d8 ) │ │ │ │ @@ -193434,23 +193436,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + asrs r6, r3, #29 │ │ │ │ movs r4, r6 │ │ │ │ - push {r4, r7, lr} │ │ │ │ + push {r3, r4, r6, lr} │ │ │ │ movs r6, r4 │ │ │ │ - orrs r4, r5 │ │ │ │ + cmn r4, r6 │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r2, #17] │ │ │ │ + strb r0, [r3, #16] │ │ │ │ movs r7, r4 │ │ │ │ - strb r2, [r4, #17] │ │ │ │ + strb r2, [r5, #16] │ │ │ │ movs r7, r4 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r2, r4, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -193459,17 +193461,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 181784 │ │ │ │ ldr r1, [pc, #8] @ (1ff8f4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ - cbnz r0, 1ff942 │ │ │ │ + revsh r0, r6 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -193478,42 +193480,42 @@ │ │ │ │ blx 183830 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 348250 │ │ │ │ + bl 348210 │ │ │ │ ldr r3, [pc, #20] @ (1ff944 ) │ │ │ │ ldr r1, [pc, #20] @ (1ff948 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 44f06c │ │ │ │ - b.n 1ffc90 │ │ │ │ + b.w 44f02c │ │ │ │ + b.n 1ffc20 │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #121 @ 0x79 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (1ff970 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ add r6, sp, #800 @ 0x320 │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 1ff9d0 │ │ │ │ @@ -193522,15 +193524,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (1ff9d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #56] @ (1ff9dc ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 1ff9e0 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (1ff9e4 ) │ │ │ │ @@ -193540,40 +193542,40 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ + b.w 2f4124 │ │ │ │ nop │ │ │ │ - asrs r2, r5, #25 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ movs r4, r6 │ │ │ │ - push {r5, r6} │ │ │ │ + push {r3, r5} │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r4, #24 │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ movs r1, r5 │ │ │ │ lsrs r5, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 1ffc78 │ │ │ │ + b.n 1ffc08 │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #47 @ 0x2f │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r6, #42] @ 0x2a │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 340998 │ │ │ │ + bl 340958 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 1ffb80 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 1ffb94 │ │ │ │ @@ -193989,15 +193991,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 1ffe0e │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 1ffdd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 1ffdd8 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -194037,19 +194039,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 1ffe12 │ │ │ │ nop │ │ │ │ - asrs r4, r6, #8 │ │ │ │ + asrs r4, r7, #7 │ │ │ │ movs r4, r6 │ │ │ │ - ble.n 1fff54 │ │ │ │ + ble.n 1ffee4 │ │ │ │ movs r7, r4 │ │ │ │ - ble.n 1ffd8c │ │ │ │ + ble.n 1fff1c │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 1ffec8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -194058,15 +194060,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (1ffed0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #48] @ (1ffed4 ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 225208 │ │ │ │ @@ -194074,21 +194076,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r2, r5, #5 │ │ │ │ + asrs r2, r6, #4 │ │ │ │ movs r4, r6 │ │ │ │ - bgt.n 1ffe20 │ │ │ │ + bgt.n 1fffb0 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 1ffe50 │ │ │ │ + bgt.n 1ffde0 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7!, {r6} │ │ │ │ + ldmia r7!, {r3} │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 1fff38 │ │ │ │ sub sp, #20 │ │ │ │ @@ -194097,15 +194099,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (1fff40 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1ee4a8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (1fff44 ) │ │ │ │ @@ -194118,21 +194120,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ movs r4, r6 │ │ │ │ - bgt.n 1fffc8 │ │ │ │ + bgt.n 1fff58 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 1ffffc │ │ │ │ + bgt.n 1fff8c │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 1fffd8 │ │ │ │ + bgt.n 1fff68 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 1fffe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -194141,19 +194143,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (1fffe8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 2f5354 │ │ │ │ + bl 2f5314 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 1fffb8 │ │ │ │ ldr r0, [pc, #92] @ (1fffec ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -194185,23 +194187,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r3, #1 │ │ │ │ movs r4, r6 │ │ │ │ - blt.n 1fff90 │ │ │ │ + blt.n 1fff20 │ │ │ │ movs r7, r4 │ │ │ │ - blt.n 1fffc8 │ │ │ │ + blt.n 1fff58 │ │ │ │ movs r7, r4 │ │ │ │ - blt.n 1fffb8 │ │ │ │ + blt.n 1fff48 │ │ │ │ movs r7, r4 │ │ │ │ - blt.n 1fff84 │ │ │ │ + blt.n 1fff14 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (2001a8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -194216,24 +194218,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #392] @ (2001b8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 200100 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -194244,15 +194246,15 @@ │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 2000be │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 2000e2 │ │ │ │ mov r8, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20014c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -194264,15 +194266,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 200098 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 200192 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2000ba │ │ │ │ dmb ish │ │ │ │ @@ -194304,25 +194306,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (2001c4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 20011a │ │ │ │ ldr r4, [pc, #196] @ (2001c8 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (2001cc ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -194331,15 +194333,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (2001d4 ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 20011a │ │ │ │ ldr r3, [pc, #136] @ (2001d8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 200078 │ │ │ │ @@ -194350,74 +194352,74 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 20011a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (2001e8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2000be │ │ │ │ b.n 20015c │ │ │ │ ldr r3, [pc, #88] @ (2001ec ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (2001f0 ) │ │ │ │ ldr r0, [pc, #88] @ (2001f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #31 │ │ │ │ + lsrs r2, r5, #30 │ │ │ │ movs r4, r6 │ │ │ │ stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - blt.n 200204 │ │ │ │ + bge.n 200194 │ │ │ │ movs r7, r4 │ │ │ │ - blt.n 200238 │ │ │ │ + blt.n 2001c8 │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 200140 │ │ │ │ + bge.n 2000d0 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r1, #28 │ │ │ │ + lsrs r2, r2, #27 │ │ │ │ movs r4, r6 │ │ │ │ - bge.n 200164 │ │ │ │ + bge.n 2000f4 │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 2001e8 │ │ │ │ + bls.n 200178 │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 2000d4 │ │ │ │ + bge.n 200264 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 2001b8 │ │ │ │ + bls.n 200148 │ │ │ │ movs r7, r4 │ │ │ │ - bge.n 2002ac │ │ │ │ + bge.n 20023c │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 200160 │ │ │ │ + bls.n 2000f0 │ │ │ │ movs r7, r4 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #26 │ │ │ │ + lsrs r4, r3, #25 │ │ │ │ movs r4, r6 │ │ │ │ - bge.n 2002c4 │ │ │ │ + bge.n 200254 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 20011c │ │ │ │ + bls.n 2002ac │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #25 │ │ │ │ + lsrs r6, r4, #24 │ │ │ │ movs r4, r6 │ │ │ │ - strb r4, [r4, #10] │ │ │ │ + strb r4, [r5, #9] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r7, #10] │ │ │ │ + strb r0, [r0, #10] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (200334 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -194454,25 +194456,25 @@ │ │ │ │ bne.n 2002f2 │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2002dc │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 200298 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -194484,15 +194486,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 20023a │ │ │ │ mov r0, r7 │ │ │ │ bl 1ff8e8 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -194542,45 +194544,45 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 200378 │ │ │ │ + cbz r6, 20036a │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r5, #20 │ │ │ │ + lsrs r0, r6, #19 │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 2003ac │ │ │ │ + bvc.n 20033c │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 200388 │ │ │ │ + bhi.n 200318 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r2, #20 │ │ │ │ + lsrs r2, r3, #19 │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 20038c │ │ │ │ + bvc.n 20031c │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 200448 │ │ │ │ + bls.n 2003d8 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r4, r7, #19 │ │ │ │ + lsrs r4, r0, #19 │ │ │ │ movs r4, r6 │ │ │ │ - bhi.n 20036c │ │ │ │ + bvc.n 2002fc │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 2003d0 │ │ │ │ + bhi.n 200360 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + lsrs r6, r5, #18 │ │ │ │ movs r4, r6 │ │ │ │ - bvc.n 20034c │ │ │ │ + bvc.n 2002dc │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 200388 │ │ │ │ + bhi.n 200318 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r2, #19 │ │ │ │ + lsrs r2, r3, #18 │ │ │ │ movs r4, r6 │ │ │ │ - bvc.n 200330 │ │ │ │ + bvc.n 2002c0 │ │ │ │ movs r7, r4 │ │ │ │ - bhi.n 20033c │ │ │ │ + bhi.n 2002cc │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (200448 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -194663,24 +194665,24 @@ │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r3, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #304 @ 0x130 │ │ │ │ + add sp, #80 @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ bl fff0845e <__bss_end__@@Base+0xff876632> │ │ │ │ stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r6, r7, #14 │ │ │ │ + lsrs r6, r0, #14 │ │ │ │ movs r4, r6 │ │ │ │ - bvs.n 2003fc │ │ │ │ + bvs.n 20038c │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 200408 │ │ │ │ + bvc.n 200398 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -194711,19 +194713,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #12 │ │ │ │ + lsrs r6, r0, #12 │ │ │ │ movs r4, r6 │ │ │ │ - bvs.n 200564 │ │ │ │ + bvs.n 2004f4 │ │ │ │ movs r7, r4 │ │ │ │ - bvc.n 200570 │ │ │ │ + bvc.n 200500 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -194788,21 +194790,21 @@ │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ stmia r2!, {r1, r2, r4} │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #840 @ 0x348 │ │ │ │ + add r6, sp, #616 @ 0x268 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r7, #9 │ │ │ │ + lsrs r0, r0, #9 │ │ │ │ movs r4, r6 │ │ │ │ - bpl.n 2004a4 │ │ │ │ + bpl.n 200634 │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 200580 │ │ │ │ + bvs.n 200510 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (200818 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -194820,52 +194822,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 20082c │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #492] @ 0x1ec │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 20070e │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 200698 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #480 @ 0x1e0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #480] @ 0x1e0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #536] @ (200830 ) │ │ │ │ ldr r2, [pc, #540] @ (200834 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (200838 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 200636 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 20066e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #504] @ (20083c ) │ │ │ │ ldr r3, [pc, #476] @ (200824 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -194885,25 +194887,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (200848 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #448] @ (20084c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 1f1840 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 200642 │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2006bc │ │ │ │ ldr r3, [pc, #416] @ (200850 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -194918,15 +194920,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 1ffd9c │ │ │ │ cbz r0, 2006da │ │ │ │ ldr.w r5, [r0, #492] @ 0x1ec │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 200802 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2006fe │ │ │ │ dmb ish │ │ │ │ @@ -194948,15 +194950,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #492] @ 0x1ec │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 200742 │ │ │ │ ldr r3, [pc, #280] @ (200850 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -194970,15 +194972,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 1ffd9c │ │ │ │ cbz r0, 20078e │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 200802 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 20077e │ │ │ │ dmb ish │ │ │ │ @@ -194999,109 +195001,109 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 2005fc │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (200854 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 20077e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (200854 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 200702 │ │ │ │ str.w r7, [r4, #492] @ 0x1ec │ │ │ │ b.n 2005fc │ │ │ │ ldr r3, [pc, #148] @ (200858 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (20085c ) │ │ │ │ ldr r1, [pc, #148] @ (200860 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 200642 │ │ │ │ ldr r3, [pc, #128] @ (200864 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (200868 ) │ │ │ │ ldr r1, [pc, #132] @ (20086c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 200642 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (200870 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (200874 ) │ │ │ │ ldr r0, [pc, #108] @ (200878 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r7, #8 │ │ │ │ + lsrs r4, r0, #8 │ │ │ │ movs r4, r6 │ │ │ │ stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ - bpl.n 200904 │ │ │ │ + bpl.n 200894 │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 200738 │ │ │ │ + bpl.n 2008c8 │ │ │ │ movs r7, r4 │ │ │ │ stmia r1!, {r1, r2, r3, r5} │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r6, r3, #7 │ │ │ │ + lsrs r6, r4, #6 │ │ │ │ movs r4, r6 │ │ │ │ - bpl.n 200868 │ │ │ │ + bmi.n 2007f8 │ │ │ │ movs r7, r4 │ │ │ │ - bpl.n 2008a0 │ │ │ │ + bmi.n 200830 │ │ │ │ movs r7, r4 │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r2, r0, #6 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, pc, #496 @ (adr r7, 200a38 ) │ │ │ │ + add r7, pc, #272 @ (adr r7, 200958 ) │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r0, #5 │ │ │ │ + lsls r2, r1, #4 │ │ │ │ movs r1, r5 │ │ │ │ ldc2l 15, cr15, [pc, #1020] @ 200c4c │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #32 │ │ │ │ + lsls r6, r6, #31 │ │ │ │ movs r4, r6 │ │ │ │ - bmi.n 2007d0 │ │ │ │ + bmi.n 200760 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 2008c4 │ │ │ │ + bcs.n 200854 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r0, r2, #32 │ │ │ │ + lsls r0, r3, #31 │ │ │ │ movs r4, r6 │ │ │ │ - bmi.n 2007c0 │ │ │ │ + bmi.n 200950 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 200894 │ │ │ │ + bcs.n 200824 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r6, r5, #31 │ │ │ │ + lsls r6, r6, #30 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r4, [r6, #64] @ 0x40 │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r1, #68] @ 0x44 │ │ │ │ + ldr r0, [r2, #64] @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ @@ -195135,15 +195137,15 @@ │ │ │ │ cbnz r2, 200910 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 340bac │ │ │ │ + bl 340b6c │ │ │ │ ldr r3, [pc, #88] @ (200944 ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -195168,41 +195170,41 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (200950 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2008d2 │ │ │ │ bkpt 0x006e │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 200a2c │ │ │ │ + bcc.n 2009bc │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200954 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (200a08 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2009a0 │ │ │ │ @@ -195212,15 +195214,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 1ffd9c │ │ │ │ mov r5, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 2009f4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2009d2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -195238,15 +195240,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2009be │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (200a10 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 2009be │ │ │ │ ldr r3, [pc, #28] @ (200a14 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (200a18 ) │ │ │ │ ldr r0, [pc, #32] @ (200a1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -195255,33 +195257,33 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ pop {r2, r3, r4, r7, pc} │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #23 │ │ │ │ + lsls r4, r0, #23 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r1, #32] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r2, #36] @ 0x24 │ │ │ │ + ldr r6, [r3, #32] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200a20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (200ac8 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 200a5e │ │ │ │ ldr r4, [pc, #120] @ (200acc ) │ │ │ │ @@ -195291,16 +195293,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 1ffd9c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 200a70 │ │ │ │ - bl 2f9708 │ │ │ │ - bl 447430 │ │ │ │ + bl 2f96c8 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 200ab4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 200a92 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -195318,15 +195320,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 200a7e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (200ad0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 200a7e │ │ │ │ ldr r3, [pc, #28] @ (200ad4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (200ad8 ) │ │ │ │ ldr r0, [pc, #32] @ (200adc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -195335,58 +195337,58 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ pop {r2, r3, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #20 │ │ │ │ + lsls r4, r0, #20 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [r0, #24] │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r2, #24] │ │ │ │ + ldr r6, [r3, #20] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200ae0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #60] @ 200b34 │ │ │ │ ldr r2, [pc, #60] @ (200b38 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #60] @ (200b3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 200b20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r0, r7, #19 │ │ │ │ + lsls r0, r0, #19 │ │ │ │ movs r4, r6 │ │ │ │ - beq.n 200ba8 │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 200be0 │ │ │ │ + beq.n 200b70 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200b40 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -195396,15 +195398,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (200ba8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f2884 │ │ │ │ + bl 2f2844 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 200bac │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (200bb0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (200bb4 ) │ │ │ │ @@ -195412,28 +195414,28 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f2708 │ │ │ │ + b.w 2f26c8 │ │ │ │ nop │ │ │ │ bmi.n 200c90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r7} │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ - lsls r2, r0, #18 │ │ │ │ + lsls r2, r1, #17 │ │ │ │ movs r4, r6 │ │ │ │ - add r2, pc, #464 @ (adr r2, 200d84 ) │ │ │ │ + add r2, pc, #240 @ (adr r2, 200ca4 ) │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #14 │ │ │ │ + cmp r7, #214 @ 0xd6 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00200bb8 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -195459,43 +195461,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 348ec0 │ │ │ │ + bl 348e80 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 200cec │ │ │ │ ldr r0, [pc, #296] @ (200d30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4d8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (200d34 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ ldr r3, [pc, #264] @ (200d38 ) │ │ │ │ ldr r2, [pc, #268] @ (200d3c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (200d40 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 182118 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -195508,46 +195510,46 @@ │ │ │ │ bl 224efc │ │ │ │ ldr r6, [pc, #220] @ (200d44 ) │ │ │ │ ldr r1, [pc, #220] @ (200d48 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f3c7c │ │ │ │ + bl 2f3c3c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fa09c │ │ │ │ + bl 2fa05c │ │ │ │ cbz r0, 200c8a │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3bdc │ │ │ │ + bl 2f3b9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 200ca6 │ │ │ │ ldr r6, [pc, #188] @ (200d4c ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fa09c │ │ │ │ + bl 2fa05c │ │ │ │ cbz r0, 200ca6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f3d38 │ │ │ │ + bl 2f3cf8 │ │ │ │ ldr r1, [pc, #168] @ (200d50 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 1f0468 │ │ │ │ cbz r0, 200d16 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f50dc │ │ │ │ + bl 2f509c │ │ │ │ cbz r0, 200d16 │ │ │ │ ldr r2, [pc, #144] @ (200d54 ) │ │ │ │ ldr r3, [pc, #100] @ (200d2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -195559,67 +195561,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 347704 │ │ │ │ + bl 3476c4 │ │ │ │ cbz r0, 200d1e │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 200d10 │ │ │ │ ldr r0, [pc, #92] @ (200d58 ) │ │ │ │ add r0, pc │ │ │ │ b.n 200c0a │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ movs r5, #0 │ │ │ │ b.n 200cc2 │ │ │ │ ldr r0, [pc, #72] @ (200d5c ) │ │ │ │ add r0, pc │ │ │ │ b.n 200c0a │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ b.n 200d0c │ │ │ │ ldr r0, [pc, #64] @ (200d60 ) │ │ │ │ add r0, pc │ │ │ │ b.n 200c0a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cbnz r0, 200d76 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 200d04 │ │ │ │ + beq.n 200c94 │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 200d10 │ │ │ │ + beq.n 200ca0 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r4, r0, #15 │ │ │ │ + lsls r4, r1, #14 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r7!, {r2} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4} │ │ │ │ + ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 200c94 │ │ │ │ + beq.n 200e24 │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 200c84 │ │ │ │ + beq.n 200e14 │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 200ccc │ │ │ │ + beq.n 200c5c │ │ │ │ movs r0, r5 │ │ │ │ - add r2, fp │ │ │ │ + add r2, r4 │ │ │ │ movs r3, r5 │ │ │ │ rev r6, r7 │ │ │ │ movs r1, r7 │ │ │ │ - strh r2, [r3, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r3, #44] @ 0x2c │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - strh r4, [r1, #44] @ 0x2c │ │ │ │ + strh r4, [r2, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200d64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -195644,46 +195646,46 @@ │ │ │ │ blx 182f7c │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 442e70 │ │ │ │ + bl 442e30 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 200dfe │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 3213f0 │ │ │ │ + bl 3213b0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 200df4 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 4458ac │ │ │ │ + bl 44586c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (200e40 ) │ │ │ │ - bl 3477d0 │ │ │ │ + bl 347790 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 200bc4 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 200dc2 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 442e88 │ │ │ │ + bl 442e48 │ │ │ │ ldr r2, [pc, #60] @ (200e44 ) │ │ │ │ ldr r3, [pc, #48] @ (200e38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -195740,15 +195742,15 @@ │ │ │ │ str r3, [r4, #24] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [r4, #20] │ │ │ │ strd r3, r2, [r4, #28] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [r4, #8] │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 4440b4 │ │ │ │ + bl 444074 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 200eb0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #68] @ (200ef8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -195772,25 +195774,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 200eb8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #28] @ (200f04 ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 200eb8 │ │ │ │ @ instruction: 0xb89c │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200f08 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -195816,15 +195818,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 340c4c │ │ │ │ + bl 340c0c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #195] @ 0xc3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 200f2e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -195848,34 +195850,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (200fa8 ) │ │ │ │ ldr r0, [pc, #20] @ (200fac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - lsls r2, r4, #1 │ │ │ │ + movs r2, r5 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r3, {r2, r3, r5, r6} │ │ │ │ + ldmia r3!, {r2, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r5, {r1, r3, r5, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00200fb0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 340c4c │ │ │ │ + bl 340c0c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -195893,15 +195895,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 20102a │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 340bac │ │ │ │ + bl 340b6c │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -195923,41 +195925,41 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (201074 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 201008 │ │ │ │ nop │ │ │ │ @ instruction: 0xb706 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00201078 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #792] @ 2013a0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 340a34 │ │ │ │ + bl 3409f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 20140a │ │ │ │ @@ -196035,15 +196037,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3409e4 │ │ │ │ + bl 3409a4 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -196322,18 +196324,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (201494 ) │ │ │ │ ldr r0, [pc, #20] @ (201498 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfb760033 │ │ │ │ - stmia r6!, {r7} │ │ │ │ + @ instruction: 0xfb3e0033 │ │ │ │ + stmia r6!, {r3, r6} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020149c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -196349,26 +196351,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 201904 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r3, [pc, #1064] @ 201908 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 20190c │ │ │ │ ldr.w r1, [pc, #1064] @ 201910 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 182f7c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -196409,15 +196411,15 @@ │ │ │ │ beq.w 20176e │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 200e48 │ │ │ │ mov sl, r0 │ │ │ │ - bl 44f60c │ │ │ │ + bl 44f5cc │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -196518,15 +196520,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2015ca │ │ │ │ ldr r0, [pc, #664] @ (201930 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2015ca │ │ │ │ ldr r3, [pc, #624] @ (201918 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 201632 │ │ │ │ ldr r3, [pc, #636] @ (201934 ) │ │ │ │ @@ -196542,15 +196544,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (201938 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 201632 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2015ca │ │ │ │ ldr r3, [pc, #592] @ (20193c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -196566,15 +196568,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (201940 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2015ca │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2015ca │ │ │ │ ldr r3, [pc, #532] @ (201944 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -196586,38 +196588,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2015ca │ │ │ │ ldr r0, [pc, #508] @ (201948 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2015ca │ │ │ │ ldr r3, [pc, #496] @ (20194c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 201534 │ │ │ │ ldr r0, [pc, #492] @ (201950 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 201570 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #476] @ (201954 ) │ │ │ │ ldr r2, [pc, #480] @ (201958 ) │ │ │ │ ldr r1, [pc, #480] @ (20195c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2018da │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -196665,15 +196667,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (20196c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2017f4 │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -196692,15 +196694,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2015ca │ │ │ │ ldr r0, [pc, #284] @ (201974 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2015ca │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 201534 │ │ │ │ ldrb.w r3, [r5, #195] @ 0xc3 │ │ │ │ cbnz r3, 2018ac │ │ │ │ ldr r3, [pc, #260] @ (201978 ) │ │ │ │ add r3, pc │ │ │ │ @@ -196720,15 +196722,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (20197c ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 201632 │ │ │ │ ldr.w r3, [r5, #492] @ 0x1ec │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 2017a8 │ │ │ │ ldr r3, [pc, #200] @ (201980 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -196736,18 +196738,18 @@ │ │ │ │ b.n 201534 │ │ │ │ ldr r0, [pc, #192] @ (201984 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2017f4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - bl 44f60c │ │ │ │ + bl 44f5cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (201988 ) │ │ │ │ movw r2, #897 @ 0x381 │ │ │ │ ldr r1, [pc, #160] @ (20198c ) │ │ │ │ ldr r0, [pc, #160] @ (201990 ) │ │ │ │ @@ -196758,18 +196760,18 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ sxtb r0, r1 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ sxth r4, r4 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xfb0e0033 │ │ │ │ - stmia r6!, {r2, r3, r6} │ │ │ │ + @ instruction: 0xfad60033 │ │ │ │ + stmia r6!, {r2, r4} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r6!, {r1, r2, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r5} │ │ │ │ movs r7, r4 │ │ │ │ str r2, [sp, #984] @ 0x3d8 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 20192c │ │ │ │ movs r1, r7 │ │ │ │ @@ -196777,61 +196779,61 @@ │ │ │ │ movs r0, r7 │ │ │ │ str r1, [sp, #744] @ 0x2e8 │ │ │ │ movs r0, r7 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r7} │ │ │ │ + stmia r6!, {r2, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r5} │ │ │ │ + stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ str r0, [sp, #808] @ 0x328 │ │ │ │ movs r0, r7 │ │ │ │ str r0, [sp, #752] @ 0x2f0 │ │ │ │ movs r0, r7 │ │ │ │ - ldr??.w r0, [lr, r3, lsl #3] │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ + str.w r0, [r6, r3, lsl #3] │ │ │ │ + stmia r3!, {r2, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r3!, {r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r7} │ │ │ │ movs r7, r4 │ │ │ │ str r0, [sp, #448] @ 0x1c0 │ │ │ │ movs r0, r7 │ │ │ │ movs r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r5} │ │ │ │ movs r7, r4 │ │ │ │ ldrh r0, [r6, #60] @ 0x3c │ │ │ │ movs r0, r7 │ │ │ │ - stmia r4!, {r6, r7} │ │ │ │ + stmia r4!, {r3, r7} │ │ │ │ movs r7, r4 │ │ │ │ ldrh r4, [r5, #58] @ 0x3a │ │ │ │ movs r0, r7 │ │ │ │ - stmia r5!, {r1, r3, r5} │ │ │ │ + stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf70a0033 │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + @ instruction: 0xf6d20033 │ │ │ │ + stmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - stmia r4!, {r1, r2, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00201994 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -196896,25 +196898,25 @@ │ │ │ │ bpl.n 2019d8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #492] @ 0x1ec │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (201a58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2019d8 │ │ │ │ add r5, sp, #368 @ 0x170 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r7} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00201a5c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -196986,23 +196988,23 @@ │ │ │ │ ldr r1, [pc, #20] @ (201b24 ) │ │ │ │ ldr r0, [pc, #20] @ (201b28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf4e60033 │ │ │ │ - nop {15} │ │ │ │ - movs r7, r4 │ │ │ │ - ittt │ │ │ │ - mov r7, r4 │ │ │ │ + @ instruction: 0xf4ae0033 │ │ │ │ + it lt │ │ │ │ + movlt r7, r4 │ │ │ │ + itte gt │ │ │ │ + movgt r7, r4 │ │ │ │ │ │ │ │ 00201b2c : │ │ │ │ - push {r3, r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + pushgt {r3, r4, r5, lr} │ │ │ │ + movle.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #350] @ 0x15e │ │ │ │ cbnz r3, 201b8a │ │ │ │ mov r4, r0 │ │ │ │ bl 2004d8 │ │ │ │ add.w r3, r4, #16 │ │ │ │ @@ -197037,19 +197039,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ bl 183c7c │ │ │ │ nop │ │ │ │ - orn r0, r4, #11730944 @ 0xb30000 │ │ │ │ - itee vs │ │ │ │ - movvs r7, r4 │ │ │ │ - stmiavc r3!, {r3, r5, r7} │ │ │ │ - movvc r7, r4 │ │ │ │ + bic.w r0, ip, #11730944 @ 0xb30000 │ │ │ │ + itet cc │ │ │ │ + movcc r7, r4 │ │ │ │ + stmiacs r3!, {r4, r5, r6} │ │ │ │ + movcc r7, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #172] @ (201c74 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #172] @ (201c78 ) │ │ │ │ @@ -197058,15 +197060,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #168] @ (201c7c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #452 @ 0x1c4 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 44f60c │ │ │ │ + bl 44f5cc │ │ │ │ ldr.w r4, [r7, #480] @ 0x1e0 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 201bfe │ │ │ │ mov r8, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -197086,17 +197088,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 201a98 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 201c10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 348274 │ │ │ │ + bl 348234 │ │ │ │ cbz r6, 201c38 │ │ │ │ mov r0, r6 │ │ │ │ blx 1820cc │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 181784 │ │ │ │ add.w r3, r1, #16 │ │ │ │ @@ -197117,15 +197119,15 @@ │ │ │ │ b.n 201bfe │ │ │ │ bl 183c7c │ │ │ │ nop │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #232] @ 0xe8 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (201d58 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -197144,21 +197146,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 20149c │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -197177,15 +197179,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 2004d8 │ │ │ │ mov r0, fp │ │ │ │ bl 201a98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 201cb2 │ │ │ │ ldr r2, [pc, #52] @ (201d60 ) │ │ │ │ ldr r3, [pc, #44] @ (201d5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -197269,33 +197271,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 201d82 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (201e2c ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 201d82 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #484] @ 0x1e4 │ │ │ │ b.n 201dc0 │ │ │ │ nop │ │ │ │ add r1, sp, #552 @ 0x228 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #400] @ 0x190 │ │ │ │ + str r6, [sp, #176] @ 0xb0 │ │ │ │ movs r6, r4 │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r6} │ │ │ │ + stmia r1!, {r1, r2, r4} │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00201e30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -197339,15 +197341,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 201e5e │ │ │ │ ldr r0, [pc, #64] @ (201ee4 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 201e5e │ │ │ │ ldr r3, [pc, #56] @ (201ee8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 201e7c │ │ │ │ ldr r3, [pc, #36] @ (201ee0 ) │ │ │ │ @@ -197355,28 +197357,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 201e7c │ │ │ │ ldr r0, [pc, #36] @ (201eec ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ add r0, sp, #768 @ 0x300 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r4, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ @@ -197524,15 +197526,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 201fa2 │ │ │ │ ldr r0, [pc, #112] @ (2020f4 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 201fa2 │ │ │ │ ldr r3, [pc, #100] @ (2020f8 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20200e │ │ │ │ ldr r3, [pc, #84] @ (2020f0 ) │ │ │ │ @@ -197541,15 +197543,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 20200e │ │ │ │ ldr r0, [pc, #84] @ (2020fc ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20200e │ │ │ │ ldr r3, [pc, #72] @ (202100 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #72] @ (202104 ) │ │ │ │ ldr r0, [pc, #72] @ (202108 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -197569,49 +197571,49 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ite hi │ │ │ │ - movhi r7, r4 │ │ │ │ - asrls r0, r4, #29 │ │ │ │ + ite pl │ │ │ │ + movpl r7, r4 │ │ │ │ + asrmi r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - wfi │ │ │ │ - movs r7, r4 │ │ │ │ - vqadd.s64 d0, d10, d19 │ │ │ │ - rev16 r4, r0 │ │ │ │ + bkpt 0x00f8 │ │ │ │ movs r7, r4 │ │ │ │ - ittt ls │ │ │ │ - movls r7, r4 │ │ │ │ - vqaddls.s32 d0, d2, d19 │ │ │ │ - revls r4, r5 │ │ │ │ + vqadd.s8 d0, d2, d19 │ │ │ │ + rev r4, r1 │ │ │ │ movs r7, r4 │ │ │ │ itte vs │ │ │ │ movvs r7, r4 │ │ │ │ + mcrvs 0, 7, r0, cr10, cr3, {1} │ │ │ │ + cbnz r4, 202150 @ unpredictable │ │ │ │ + movs r7, r4 │ │ │ │ + itee cs │ │ │ │ + movcs r7, r4 │ │ │ │ │ │ │ │ 00202118 : │ │ │ │ - stmdbvs sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - movvc.w ip, #4096 @ 0x1000 │ │ │ │ + stmdbcc sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ + movcc.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ (2021d0 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #164] @ (2021d4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 340f78 │ │ │ │ + bl 340f38 │ │ │ │ ldr r2, [pc, #144] @ (2021d8 ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -197665,25 +197667,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 1832a0 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ add r5, pc, #840 @ (adr r5, 20251c ) │ │ │ │ movs r1, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - itet cs │ │ │ │ - movcs r7, r4 │ │ │ │ - ittt cs @ unpredictable │ │ │ │ - movcs r7, r4 │ │ │ │ - nopcs │ │ │ │ - movcs r7, r4 │ │ │ │ - itt cs │ │ │ │ - movcs r7, r4 │ │ │ │ - itt eq @ unpredictable │ │ │ │ - moveq r7, r4 │ │ │ │ - bkpt 0x00da │ │ │ │ + bkpt 0x00f2 │ │ │ │ + movs r7, r4 │ │ │ │ + bkpt 0x00ea │ │ │ │ + movs r7, r4 │ │ │ │ + bkpt 0x00c8 │ │ │ │ + movs r7, r4 │ │ │ │ + bkpt 0x00ec │ │ │ │ + movs r7, r4 │ │ │ │ + bkpt 0x00cc │ │ │ │ + movs r7, r4 │ │ │ │ + bkpt 0x00a2 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 002021f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -197723,15 +197725,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 201a98 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 202226 │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ @@ -197766,23 +197768,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r2, #44] @ 0x2c │ │ │ │ movs r0, r7 │ │ │ │ - stcl 0, cr0, [r4, #-204] @ 0xffffff34 │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + stc 0, cr0, [ip, #-204] @ 0xffffff34 │ │ │ │ + @ instruction: 0xb816 │ │ │ │ movs r7, r4 │ │ │ │ - bkpt 0x0018 │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ - stc 0, cr0, [ip, #-204]! @ 0xffffff34 │ │ │ │ - @ instruction: 0xb836 │ │ │ │ + ldcl 0, cr0, [r4], #204 @ 0xcc │ │ │ │ + @ instruction: 0xb7fe │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r4, 202310 │ │ │ │ + cbnz r4, 202302 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (202384 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -197796,15 +197798,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 202352 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 340bac │ │ │ │ + bl 340b6c │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 2021f0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -197829,28 +197831,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (202398 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20231e │ │ │ │ nop │ │ │ │ add r3, pc, #984 @ (adr r3, 202760 ) │ │ │ │ movs r1, r7 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2023a4 │ │ │ │ + @ instruction: 0xb8ee │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (202428 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -197864,15 +197866,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2023f6 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 340bac │ │ │ │ + bl 340b6c │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 2021f0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -197897,28 +197899,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (20243c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2023c2 │ │ │ │ nop │ │ │ │ add r3, pc, #328 @ (adr r3, 202574 ) │ │ │ │ movs r1, r7 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb882 │ │ │ │ + @ instruction: 0xb84a │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 202450 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 201f6c │ │ │ │ b.w 2021f0 │ │ │ │ @@ -197972,15 +197974,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #196 @ 0xc4 │ │ │ │ ldr.w r1, [r1, #448] @ 0x1c0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 340c4c │ │ │ │ + bl 340c0c │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #195] @ 0xc3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 202630 │ │ │ │ bl 200ae0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -198033,15 +198035,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 1822f8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 1822f8 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2027ce │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -198064,15 +198066,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 20270a │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2025cc │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2025cc │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -198168,25 +198170,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 340b00 │ │ │ │ + bl 340ac0 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 2024ee │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 202790 │ │ │ │ ldr r3, [pc, #404] @ (20289c ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 20264a │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 202832 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2027ac │ │ │ │ @@ -198253,15 +198255,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 202722 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (2028a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 202722 │ │ │ │ ldr r3, [pc, #220] @ (2028ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 2025a2 │ │ │ │ @@ -198287,19 +198289,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 4378f4 │ │ │ │ + bl 4378b4 │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 437b40 │ │ │ │ + bl 437b00 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 202510 │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 20270e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (2028b8 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -198333,18 +198335,18 @@ │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #568 @ (adr r2, 202abc ) │ │ │ │ movs r1, r7 │ │ │ │ add r1, pc, #936 @ (adr r1, 202c30 ) │ │ │ │ movs r1, r7 │ │ │ │ - orr.w r0, r0, r3, rrx │ │ │ │ - push {r7, lr} │ │ │ │ + and.w r0, r8, r3, rrx │ │ │ │ + push {r3, r6, lr} │ │ │ │ movs r7, r4 │ │ │ │ - push {r1, r2, r4, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ movs r7, r4 │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ @@ -198352,35 +198354,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2028c4 │ │ │ │ + cbnz r0, 2028b6 │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r0, 2028ca │ │ │ │ + cbnz r0, 2028bc │ │ │ │ movs r7, r4 │ │ │ │ - b.n 202838 │ │ │ │ + b.n 2027c8 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [pc, #16] @ (2028d0 ) │ │ │ │ + ldr r3, [pc, #816] @ (202bf0 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [pc, #96] @ (202924 ) │ │ │ │ + ldr r3, [pc, #896] @ (202c44 ) │ │ │ │ movs r7, r4 │ │ │ │ - b.n 202818 │ │ │ │ + b.n 2027a8 │ │ │ │ movs r3, r6 │ │ │ │ - uxth r2, r6 │ │ │ │ + sxtb r2, r7 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb8a4 │ │ │ │ + @ instruction: 0xb86c │ │ │ │ movs r7, r4 │ │ │ │ - b.n 2027f4 │ │ │ │ + b.n 202784 │ │ │ │ movs r3, r6 │ │ │ │ - uxth r2, r3 │ │ │ │ + sxtb r2, r4 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb8ac │ │ │ │ + @ instruction: 0xb874 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 2021f0 │ │ │ │ @@ -198441,15 +198443,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 201a98 │ │ │ │ ldr r2, [pc, #144] @ (202a30 ) │ │ │ │ ldr r3, [pc, #136] @ (202a28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -198463,15 +198465,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 3410c0 │ │ │ │ + bl 341080 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2029dc │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2021f0 │ │ │ │ b.n 20299c │ │ │ │ @@ -198506,25 +198508,25 @@ │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r3, #27] │ │ │ │ movs r0, r7 │ │ │ │ ldr r5, [sp, #400] @ 0x190 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 202630 │ │ │ │ + b.n 2025c0 │ │ │ │ movs r3, r6 │ │ │ │ - cbz r6, 202a3c │ │ │ │ + sub sp, #312 @ 0x138 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb74c │ │ │ │ + @ instruction: 0xb714 │ │ │ │ movs r7, r4 │ │ │ │ - b.n 20260c │ │ │ │ + b.n 20259c │ │ │ │ movs r3, r6 │ │ │ │ - sub sp, #440 @ 0x1b8 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ movs r7, r4 │ │ │ │ - sxth r4, r3 │ │ │ │ + cbz r4, 202a84 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00202a4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -198534,32 +198536,32 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 202a6c │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 201a98 │ │ │ │ ldr r3, [pc, #20] @ (202a98 ) │ │ │ │ mov.w r2, #1656 @ 0x678 │ │ │ │ ldr r1, [pc, #20] @ (202a9c ) │ │ │ │ ldr r0, [pc, #20] @ (202aa0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - b.n 202578 │ │ │ │ + b.n 202508 │ │ │ │ movs r3, r6 │ │ │ │ - add sp, #480 @ 0x1e0 │ │ │ │ + add sp, #256 @ 0x100 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb6e2 │ │ │ │ + @ instruction: 0xb6aa │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00202aa4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -198570,15 +198572,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 202b24 │ │ │ │ cbz r5, 202ace │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 4440c0 │ │ │ │ + bl 444080 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r3, 202aea │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 202b6e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -198600,15 +198602,15 @@ │ │ │ │ dmb ish │ │ │ │ bl 201d64 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 202b4a │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 348558 │ │ │ │ + b.w 348518 │ │ │ │ ldr r3, [pc, #104] @ (202b90 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 202ac2 │ │ │ │ ldr r3, [pc, #100] @ (202b94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -198616,25 +198618,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 202ac2 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #88] @ (202b98 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 202ac2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 202b56 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 201a98 │ │ │ │ bl 183c7c │ │ │ │ ldr r3, [pc, #44] @ (202b9c ) │ │ │ │ movw r2, #1679 @ 0x68f │ │ │ │ ldr r1, [pc, #40] @ (202ba0 ) │ │ │ │ @@ -198649,21 +198651,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb646 │ │ │ │ + @ instruction: 0xb60e │ │ │ │ movs r7, r4 │ │ │ │ - b.n 2024a0 │ │ │ │ + b.n 202430 │ │ │ │ movs r3, r6 │ │ │ │ - add r7, sp, #552 @ 0x228 │ │ │ │ + add r7, sp, #328 @ 0x148 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb634 │ │ │ │ + push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ movs r7, r4 │ │ │ │ movs r1, #0 │ │ │ │ b.w 202aa4 │ │ │ │ nop │ │ │ │ │ │ │ │ 00202bb0 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -198697,30 +198699,30 @@ │ │ │ │ dmb ish │ │ │ │ bl 201d64 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 202c24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 348514 │ │ │ │ + b.w 3484d4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 202c30 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 201a98 │ │ │ │ ldr r3, [pc, #72] @ (202c90 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -198731,15 +198733,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 202bce │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (202c98 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 202bce │ │ │ │ ldr r3, [pc, #48] @ (202c9c ) │ │ │ │ movw r2, #1699 @ 0x6a3 │ │ │ │ ldr r1, [pc, #44] @ (202ca0 ) │ │ │ │ ldr r0, [pc, #48] @ (202ca4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -198752,21 +198754,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r5, lr} │ │ │ │ + push {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - b.n 2033a8 │ │ │ │ + b.n 203338 │ │ │ │ movs r3, r6 │ │ │ │ - add r6, sp, #568 @ 0x238 │ │ │ │ + add r6, sp, #344 @ 0x158 │ │ │ │ movs r7, r4 │ │ │ │ - add r7, sp, #672 @ 0x2a0 │ │ │ │ + add r7, sp, #448 @ 0x1c0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00202ca8 : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -199004,25 +199006,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (202ee4 ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 202e6e │ │ │ │ ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + add r7, sp, #992 @ 0x3e0 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (202f80 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -199030,15 +199032,15 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ (202f88 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (202f8c ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 202f1c │ │ │ │ bl 2447d4 │ │ │ │ ldr r3, [pc, #112] @ (202f90 ) │ │ │ │ @@ -199048,71 +199050,71 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 20037c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 348ac0 │ │ │ │ + bl 348a80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 202e38 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 43c928 │ │ │ │ + bl 43c8e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #68] @ 202f98 │ │ │ │ ldr r2, [pc, #68] @ (202f9c ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #68] @ (202fa0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 202f74 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3211c8 │ │ │ │ - b.n 203174 │ │ │ │ + b.w 321188 │ │ │ │ + b.n 203104 │ │ │ │ movs r3, r6 │ │ │ │ - add r4, sp, #224 @ 0xe0 │ │ │ │ + add r4, sp, #0 │ │ │ │ movs r7, r4 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + add r4, sp, #96 @ 0x60 │ │ │ │ movs r7, r4 │ │ │ │ str r7, [sp, #960] @ 0x3c0 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ - b.n 2030d4 │ │ │ │ + b.n 203064 │ │ │ │ movs r3, r6 │ │ │ │ - add r3, sp, #872 @ 0x368 │ │ │ │ + add r3, sp, #648 @ 0x288 │ │ │ │ movs r7, r4 │ │ │ │ - add r3, sp, #976 @ 0x3d0 │ │ │ │ + add r3, sp, #752 @ 0x2f0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00202fa4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (202fd4 ) │ │ │ │ add r1, pc │ │ │ │ bl 20037c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 348ac0 │ │ │ │ + bl 348a80 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 202e38 │ │ │ │ @ instruction: 0xfbebffff │ │ │ │ │ │ │ │ @@ -199125,17 +199127,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 44f60c │ │ │ │ + bl 44f5cc │ │ │ │ mov r4, r0 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 203092 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 20307a │ │ │ │ @@ -199178,15 +199180,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 203036 │ │ │ │ ldr r0, [pc, #80] @ (2030bc ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 203036 │ │ │ │ ldr r3, [pc, #68] @ (2030c0 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ ldr r1, [pc, #64] @ (2030c4 ) │ │ │ │ ldr r0, [pc, #68] @ (2030c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -199208,27 +199210,27 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2030ea │ │ │ │ + cbz r0, 2030dc │ │ │ │ movs r7, r4 │ │ │ │ - svc 116 @ 0x74 │ │ │ │ + svc 60 @ 0x3c │ │ │ │ movs r3, r6 │ │ │ │ - add r2, sp, #504 @ 0x1f8 │ │ │ │ + add r2, sp, #280 @ 0x118 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r0, 2030e8 │ │ │ │ + cbz r0, 2030da │ │ │ │ movs r7, r4 │ │ │ │ - svc 92 @ 0x5c │ │ │ │ + svc 36 @ 0x24 │ │ │ │ movs r3, r6 │ │ │ │ - add r2, sp, #408 @ 0x198 │ │ │ │ + add r2, sp, #184 @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ - cbz r4, 2030de │ │ │ │ + sub sp, #400 @ 0x190 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 002030d8 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (2031a4 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 203128 │ │ │ │ @@ -199236,17 +199238,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 44f60c │ │ │ │ + bl 44f5cc │ │ │ │ mov r4, r0 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 20318c │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 203174 │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -199289,15 +199291,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20313e │ │ │ │ ldr r0, [pc, #76] @ (2031b4 ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 20313e │ │ │ │ ldr r3, [pc, #64] @ (2031b8 ) │ │ │ │ movw r2, #1830 @ 0x726 │ │ │ │ ldr r1, [pc, #64] @ (2031bc ) │ │ │ │ ldr r0, [pc, #64] @ (2031c0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -199318,27 +199320,27 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #440 @ 0x1b8 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ movs r7, r4 │ │ │ │ - udf #122 @ 0x7a │ │ │ │ + udf #66 @ 0x42 │ │ │ │ movs r3, r6 │ │ │ │ - add r1, sp, #528 @ 0x210 │ │ │ │ + add r1, sp, #304 @ 0x130 │ │ │ │ movs r7, r4 │ │ │ │ - sub sp, #232 @ 0xe8 │ │ │ │ + sub sp, #8 │ │ │ │ movs r7, r4 │ │ │ │ - udf #98 @ 0x62 │ │ │ │ + udf #42 @ 0x2a │ │ │ │ movs r3, r6 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ movs r7, r4 │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + add r7, sp, #936 @ 0x3a8 │ │ │ │ movs r7, r4 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 203216 │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 20320c │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -199541,22 +199543,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (203418 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ strb r4, [r0, #23] │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ @@ -199568,20 +199570,20 @@ │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 203672 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 20364a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -199598,20 +199600,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #496] @ 0x1f0 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 2034dc │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 2035a0 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -199671,15 +199673,15 @@ │ │ │ │ bne.n 20360e │ │ │ │ ldr r3, [pc, #280] @ (203690 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 34855c │ │ │ │ + bl 34851c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20365e │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -199728,15 +199730,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 203574 │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (20369c ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 203574 │ │ │ │ ldr r3, [pc, #104] @ (2036a0 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (2036a4 ) │ │ │ │ ldr r0, [pc, #104] @ (2036a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -199772,39 +199774,39 @@ │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ subs r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #328 @ 0x148 │ │ │ │ + add r5, sp, #104 @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 2036ec │ │ │ │ + blt.n 20367c │ │ │ │ movs r3, r6 │ │ │ │ - add r4, sp, #776 @ 0x308 │ │ │ │ + add r4, sp, #552 @ 0x228 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, sp, #96 @ 0x60 │ │ │ │ + add r4, sp, #896 @ 0x380 │ │ │ │ movs r7, r4 │ │ │ │ - bgt.n 2036d0 │ │ │ │ + blt.n 203660 │ │ │ │ movs r3, r6 │ │ │ │ - add r4, sp, #696 @ 0x2b8 │ │ │ │ + add r4, sp, #472 @ 0x1d8 │ │ │ │ movs r7, r4 │ │ │ │ - add r4, sp, #896 @ 0x380 │ │ │ │ + add r4, sp, #672 @ 0x2a0 │ │ │ │ movs r7, r4 │ │ │ │ - blt.n 2036b4 │ │ │ │ + blt.n 203644 │ │ │ │ movs r3, r6 │ │ │ │ - add r4, sp, #616 @ 0x268 │ │ │ │ + add r4, sp, #392 @ 0x188 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, sp, #464 @ 0x1d0 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ movs r7, r4 │ │ │ │ - blt.n 203698 │ │ │ │ + blt.n 203628 │ │ │ │ movs r3, r6 │ │ │ │ - add r4, sp, #536 @ 0x218 │ │ │ │ + add r4, sp, #312 @ 0x138 │ │ │ │ movs r7, r4 │ │ │ │ - add r4, sp, #608 @ 0x260 │ │ │ │ + add r4, sp, #384 @ 0x180 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -199909,25 +199911,25 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (20380c ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2037b8 │ │ │ │ ldrh r6, [r2, #58] @ 0x3a │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #1008 @ 0x3f0 │ │ │ │ + add r3, sp, #784 @ 0x310 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (2039a8 ) │ │ │ │ @@ -199942,15 +199944,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #360] @ (2039b4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -199962,29 +199964,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 203994 │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 340fa8 │ │ │ │ + bl 340f68 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 348d58 │ │ │ │ + bl 348d18 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 348dc0 │ │ │ │ + bl 348d80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2038ca │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 20396c │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 2038f2 │ │ │ │ @@ -200026,17 +200028,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 3423b4 │ │ │ │ + bl 342374 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 2038d4 │ │ │ │ b.n 2038e8 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 203872 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 203946 │ │ │ │ @@ -200046,15 +200048,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 203882 │ │ │ │ b.n 2038de │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 340dd4 │ │ │ │ + bl 340d94 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 20397e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -200067,15 +200069,15 @@ │ │ │ │ b.n 2038f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 200fe8 │ │ │ │ b.n 2038de │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 340e4c │ │ │ │ + bl 340e0c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 20395a │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 203882 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (2039c4 ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -200090,36 +200092,36 @@ │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r2, #54] @ 0x36 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 203908 │ │ │ │ + bls.n 203a98 │ │ │ │ movs r3, r6 │ │ │ │ - add r2, sp, #264 @ 0x108 │ │ │ │ + add r2, sp, #40 @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ ldrh r6, [r1, #48] @ 0x30 │ │ │ │ movs r1, r7 │ │ │ │ - bhi.n 203958 │ │ │ │ + bhi.n 2038e8 │ │ │ │ movs r3, r6 │ │ │ │ - add r1, sp, #408 @ 0x198 │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ + add r2, sp, #360 @ 0x168 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 203b24 │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 203a72 │ │ │ │ @@ -200183,23 +200185,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 458650 │ │ │ │ + bl 458610 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 342228 │ │ │ │ + bl 3421e8 │ │ │ │ ldr r3, [pc, #112] @ (203b40 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -200219,15 +200221,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 201a98 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 349e78 │ │ │ │ + bl 349e38 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 203a8c │ │ │ │ ldr r3, [pc, #28] @ (203b44 ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (203b48 ) │ │ │ │ ldr r0, [pc, #28] @ (203b4c ) │ │ │ │ add r3, pc │ │ │ │ @@ -200236,19 +200238,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 203bb4 │ │ │ │ + bvs.n 203b44 │ │ │ │ movs r3, r6 │ │ │ │ - add r7, pc, #848 @ (adr r7, 203e9c ) │ │ │ │ + add r7, pc, #624 @ (adr r7, 203dbc ) │ │ │ │ movs r7, r4 │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ + add r0, sp, #864 @ 0x360 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -200256,65 +200258,65 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 203b8c │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3423b0 │ │ │ │ + bl 342370 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 2039d0 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3423b4 │ │ │ │ + bl 342374 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 2039d0 │ │ │ │ ldr r3, [pc, #20] @ (203bb8 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (203bbc ) │ │ │ │ ldr r0, [pc, #20] @ (203bc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - bvs.n 203b2c │ │ │ │ + bvs.n 203abc │ │ │ │ movs r3, r6 │ │ │ │ - add r7, pc, #344 @ (adr r7, 203d18 ) │ │ │ │ + add r7, pc, #120 @ (adr r7, 203c38 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r0, sp, #456 @ 0x1c8 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (203ee8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 3ac950 │ │ │ │ + bl 3ac910 │ │ │ │ ldr r2, [pc, #760] @ (203eec ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 203e20 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 34094c │ │ │ │ + bl 34090c │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 203c74 │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 203ecc │ │ │ │ @@ -200405,15 +200407,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 348eb4 │ │ │ │ + bl 348e74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 203e1e │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 203e48 │ │ │ │ ldr r1, [pc, #512] @ (203ef0 ) │ │ │ │ add r1, pc │ │ │ │ @@ -200565,15 +200567,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 203dc0 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (203f10 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 203dc0 │ │ │ │ ldr r3, [pc, #120] @ (203f14 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 203cfe │ │ │ │ ldr r3, [pc, #100] @ (203f0c ) │ │ │ │ @@ -200581,15 +200583,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 203cfe │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (203f18 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 203cfe │ │ │ │ mov r0, r4 │ │ │ │ bl 2021f0 │ │ │ │ b.n 203d8a │ │ │ │ blx 183340 │ │ │ │ ldr r3, [pc, #72] @ (203f1c ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -200601,41 +200603,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r3, #24] │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r5] │ │ │ │ + ldrb r4, [r3, r4] │ │ │ │ movs r2, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #168 @ (adr r6, 203fb0 ) │ │ │ │ + add r5, pc, #968 @ (adr r5, 2042d0 ) │ │ │ │ movs r7, r4 │ │ │ │ movs r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #952 @ (adr r5, 2042cc ) │ │ │ │ + add r5, pc, #728 @ (adr r5, 2041ec ) │ │ │ │ movs r7, r4 │ │ │ │ adds r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #0 @ (adr r6, 203f1c ) │ │ │ │ + add r5, pc, #800 @ (adr r5, 20423c ) │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 203e34 │ │ │ │ + bcc.n 203fc4 │ │ │ │ movs r3, r6 │ │ │ │ - add r4, pc, #160 @ (adr r4, 203fc4 ) │ │ │ │ + add r3, pc, #960 @ (adr r3, 2042e4 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #112 @ (adr r6, 203f98 ) │ │ │ │ + add r5, pc, #912 @ (adr r5, 2042b8 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (203fd8 ) │ │ │ │ @@ -200691,15 +200693,15 @@ │ │ │ │ pop {r3, pc} │ │ │ │ blx 183340 │ │ │ │ strh r2, [r0, #62] @ 0x3e │ │ │ │ movs r1, r7 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 44ce70 │ │ │ │ + b.w 44ce30 │ │ │ │ b.w 2030d8 │ │ │ │ b.w 202fd8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (204048 ) │ │ │ │ @@ -200741,15 +200743,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2041ba │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 20407e │ │ │ │ - bl 3ac7d8 │ │ │ │ + bl 3ac798 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20419e │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 1dceec │ │ │ │ cbnz r0, 2040a2 │ │ │ │ @@ -200758,17 +200760,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 349e84 │ │ │ │ + bl 349e44 │ │ │ │ mov r6, r0 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 2040bc │ │ │ │ ldrb.w r3, [r4, #541] @ 0x21d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2041e6 │ │ │ │ ldr.w r1, [r4, #500] @ 0x1f4 │ │ │ │ cbnz r1, 2040d6 │ │ │ │ @@ -200776,15 +200778,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 1dd214 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20408e │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 348e2c │ │ │ │ + bl 348dec │ │ │ │ ldr.w r2, [r4, #500] @ 0x1f4 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -200816,29 +200818,29 @@ │ │ │ │ blx 182874 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 204288 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2041d6 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 348ec0 │ │ │ │ + bl 348e80 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 20426c │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2042a8 │ │ │ │ ldr r1, [pc, #336] @ (2042b8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 347c50 │ │ │ │ + bl 347c10 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 347f4c │ │ │ │ + bl 347f0c │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 22527c │ │ │ │ add sp, #20 │ │ │ │ @@ -200855,27 +200857,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (2042c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 20408e │ │ │ │ ldr r3, [pc, #268] @ (2042c8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (2042cc ) │ │ │ │ ldr r1, [pc, #268] @ (2042d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 20408e │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 204224 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 18366c │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ b.n 20414a │ │ │ │ @@ -200885,21 +200887,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (2042dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 20408e │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20414a │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 347404 │ │ │ │ + bl 3473c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20414a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20414a │ │ │ │ blx 18366c │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ @@ -200911,17 +200913,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (2042e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 20408e │ │ │ │ - bl 4378f4 │ │ │ │ + bl 4378b4 │ │ │ │ blx 18366c │ │ │ │ str.w r0, [r4, #580] @ 0x244 │ │ │ │ b.n 204122 │ │ │ │ movs r0, #5 │ │ │ │ blx 183830 │ │ │ │ ldr r3, [pc, #144] @ (2042ec ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -200938,75 +200940,75 @@ │ │ │ │ ldr r1, [pc, #132] @ (2042f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 20408e │ │ │ │ ldr r3, [pc, #112] @ (2042fc ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (204300 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (204304 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 20408e │ │ │ │ ldr r1, [pc, #92] @ (204308 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 347c50 │ │ │ │ + bl 347c10 │ │ │ │ b.n 204172 │ │ │ │ nop │ │ │ │ ldr r6, [r1, #4] │ │ │ │ movs r0, r7 │ │ │ │ - beq.n 20423c │ │ │ │ + beq.n 2041cc │ │ │ │ movs r3, r6 │ │ │ │ - add r3, pc, #512 @ (adr r3, 2044c4 ) │ │ │ │ + add r3, pc, #288 @ (adr r3, 2043e4 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #344 @ (adr r1, 204420 ) │ │ │ │ + add r1, pc, #120 @ (adr r1, 204340 ) │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 204210 │ │ │ │ + beq.n 2043a0 │ │ │ │ movs r3, r6 │ │ │ │ - add r3, pc, #304 @ (adr r3, 204400 ) │ │ │ │ + add r3, pc, #80 @ (adr r3, 204320 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #232 @ (adr r1, 2043bc ) │ │ │ │ + add r1, pc, #8 @ (adr r1, 2042dc ) │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 2043c4 │ │ │ │ + beq.n 204354 │ │ │ │ movs r3, r6 │ │ │ │ - add r3, pc, #384 @ (adr r3, 20445c ) │ │ │ │ + add r3, pc, #160 @ (adr r3, 20437c ) │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #56 @ (adr r1, 204318 ) │ │ │ │ + add r0, pc, #856 @ (adr r0, 204638 ) │ │ │ │ movs r7, r4 │ │ │ │ - beq.n 204350 │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ - add r3, pc, #480 @ (adr r3, 2044c8 ) │ │ │ │ + add r3, pc, #256 @ (adr r3, 2043e8 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r0, pc, #816 @ (adr r0, 20461c ) │ │ │ │ + add r0, pc, #592 @ (adr r0, 20453c ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r1, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #32] │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r7, {r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r7} │ │ │ │ movs r3, r6 │ │ │ │ - add r3, pc, #616 @ (adr r3, 204560 ) │ │ │ │ + add r3, pc, #392 @ (adr r3, 204480 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r0, pc, #544 @ (adr r0, 20451c ) │ │ │ │ + add r0, pc, #320 @ (adr r0, 20443c ) │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r7, {r1, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r7} │ │ │ │ movs r3, r6 │ │ │ │ - add r2, pc, #880 @ (adr r2, 204674 ) │ │ │ │ + add r2, pc, #656 @ (adr r2, 204594 ) │ │ │ │ movs r7, r4 │ │ │ │ - add r0, pc, #416 @ (adr r0, 2044a8 ) │ │ │ │ + add r0, pc, #192 @ (adr r0, 2043c8 ) │ │ │ │ movs r7, r4 │ │ │ │ str r4, [r1, #112] @ 0x70 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -201053,15 +201055,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 204050 │ │ │ │ - add r2, pc, #728 @ (adr r2, 204674 ) │ │ │ │ + add r2, pc, #504 @ (adr r2, 204594 ) │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (2046d0 ) │ │ │ │ ldr.w ip, [r0, #500] @ 0x1f4 │ │ │ │ @@ -201272,15 +201274,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 204492 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2045e2 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 348f2c │ │ │ │ + bl 348eec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20465c │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -201363,17 +201365,17 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 204492 │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ movs r3, r6 │ │ │ │ - add r1, pc, #856 @ (adr r1, 204a30 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 204950 ) │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (2047f8 ) │ │ │ │ @@ -201479,19 +201481,19 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ strh r4, [r2, #0] │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #29] │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r6} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #896] @ 0x380 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [sp, #360] @ 0x168 │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ @@ -201502,15 +201504,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 3484c8 │ │ │ │ + bl 348488 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -201535,24 +201537,24 @@ │ │ │ │ str.w r3, [r4, #496] @ 0x1f0 │ │ │ │ cbz r1, 2048d4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 204050 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 34717c │ │ │ │ + bl 34713c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 347aa8 │ │ │ │ + bl 347a68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 204868 │ │ │ │ ldr r3, [pc, #64] @ (204900 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (204904 ) │ │ │ │ ldr r0, [pc, #64] @ (204908 ) │ │ │ │ add r3, pc │ │ │ │ @@ -201571,34 +201573,34 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 204050 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r6} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [sp, #240] @ 0xf0 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r4, #10 │ │ │ │ + asrs r6, r5, #9 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [sp, #520] @ 0x208 │ │ │ │ + ldr r5, [sp, #296] @ 0x128 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (2049bc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2fac7c │ │ │ │ + bl 2fac3c │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 20498c │ │ │ │ mov r0, r4 │ │ │ │ blx 182874 │ │ │ │ adds r0, #1 │ │ │ │ blx 181488 │ │ │ │ mov r2, r5 │ │ │ │ @@ -201612,15 +201614,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2049c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str.w r7, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -201636,36 +201638,36 @@ │ │ │ │ ldr r1, [pc, #64] @ (2049d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r1!, {r2, r3} │ │ │ │ + ldmia r0!, {r2, r4, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r1, [sp, #664] @ 0x298 │ │ │ │ + ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r5, [sp, #240] @ 0xf0 │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r0!, {r4, r6, r7} │ │ │ │ + ldmia r0!, {r3, r4, r7} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [sp, #872] @ 0x368 │ │ │ │ + ldr r4, [sp, #648] @ 0x288 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #408] @ 0x198 │ │ │ │ + ldr r1, [sp, #184] @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ movs r1, #0 │ │ │ │ b.w 22530c │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -201678,15 +201680,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 34847c │ │ │ │ + bl 34843c │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @@ -201714,25 +201716,25 @@ │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r5, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 202fa4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ ldr.w r2, [r4, #496] @ 0x1f0 │ │ │ │ ldrd r6, r5, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r6, r2 │ │ │ │ sbcs.w r3, r5, r3 │ │ │ │ it cc │ │ │ │ movcc ip, r1 │ │ │ │ bcc.n 204aa0 │ │ │ │ @@ -201812,21 +201814,21 @@ │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r1, #368] @ 0x170 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ cbz r3, 204b90 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 204bac │ │ │ │ ldrb.w r3, [r4, #350] @ 0x15e │ │ │ │ cbz r3, 204ba2 │ │ │ │ @@ -201835,19 +201837,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 301ca8 │ │ │ │ + b.w 301c68 │ │ │ │ nop │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #608] @ 0x260 │ │ │ │ cbnz r3, 204bd0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -201888,26 +201890,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 204bfc │ │ │ │ ldr r0, [pc, #32] @ (204c4c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 204bfc │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #280] @ 0x118 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #400] @ (204df4 ) │ │ │ │ @@ -201925,15 +201927,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 204db4 │ │ │ │ ldrh.w r3, [r4, #606] @ 0x25e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 204d48 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 3ae428 │ │ │ │ + bl 3ae3e8 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 204d64 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 204d96 │ │ │ │ movs r1, #0 │ │ │ │ @@ -201995,19 +201997,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #180] @ (204e00 ) │ │ │ │ ldr r0, [pc, #184] @ (204e04 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443288 │ │ │ │ + bl 443248 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 3ae428 │ │ │ │ + bl 3ae3e8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 204c96 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #160] @ (204e08 ) │ │ │ │ negs r1, r4 │ │ │ │ ldr r2, [pc, #160] @ (204e0c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -202015,94 +202017,94 @@ │ │ │ │ ldr r1, [pc, #156] @ (204e10 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ adds r4, #1 │ │ │ │ beq.n 204d20 │ │ │ │ ldr r1, [pc, #136] @ (204e14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ b.n 204d20 │ │ │ │ ldr r3, [pc, #128] @ (204e18 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #128] @ (204e1c ) │ │ │ │ ldr r1, [pc, #128] @ (204e20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2790 @ 0xae6 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 204d20 │ │ │ │ ldr r3, [pc, #108] @ (204e24 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #108] @ (204e28 ) │ │ │ │ ldr r1, [pc, #112] @ (204e2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2770 @ 0xad2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 204d20 │ │ │ │ ldr r3, [pc, #92] @ (204e30 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (204e34 ) │ │ │ │ ldr r1, [pc, #92] @ (204e38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2797 @ 0xaed │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 204d20 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r3, #10] │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #7] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [sp, #576] @ 0x240 │ │ │ │ + ldr r1, [sp, #352] @ 0x160 │ │ │ │ movs r7, r4 │ │ │ │ str r2, [sp, #520] @ 0x208 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #552] @ 0x228 │ │ │ │ + str r5, [sp, #328] @ 0x148 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r4!, {r1, r2, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r7} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r1, [sp, #768] @ 0x300 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #368] @ 0x170 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r4!, {r3, r5, r7} │ │ │ │ + stmia r4!, {r4, r5, r6} │ │ │ │ movs r3, r6 │ │ │ │ - str r7, [sp, #328] @ 0x148 │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #248] @ 0xf8 │ │ │ │ + str r5, [sp, #24] │ │ │ │ movs r7, r4 │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + stmia r4!, {r1, r4, r6} │ │ │ │ movs r3, r6 │ │ │ │ - ldr r1, [sp, #880] @ 0x370 │ │ │ │ + ldr r1, [sp, #656] @ 0x290 │ │ │ │ movs r7, r4 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r4, [sp, #928] @ 0x3a0 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r1, [r0, #500] @ 0x1f4 │ │ │ │ ldr r3, [pc, #48] @ (204e74 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 204e54 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -202193,17 +202195,17 @@ │ │ │ │ adds.w r3, r0, lr │ │ │ │ adcs.w ip, ip, #0 │ │ │ │ it cs │ │ │ │ movcs.w r8, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 204f84 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ movs r1, #5 │ │ │ │ - bl 3423b8 │ │ │ │ + bl 342378 │ │ │ │ ldr r3, [pc, #200] @ (205024 ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -202218,37 +202220,37 @@ │ │ │ │ ldr.w r1, [r6, #504] @ 0x1f8 │ │ │ │ ldr.w r2, [r6, #508] @ 0x1fc │ │ │ │ adds r1, #1 │ │ │ │ adc.w lr, r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ sbcs.w lr, lr, ip │ │ │ │ bcc.n 204f50 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ ldr.w r3, [r4, #376] @ 0x178 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 342228 │ │ │ │ + bl 3421e8 │ │ │ │ ldr r1, [pc, #116] @ (205028 ) │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ lsls r1, r1, #9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 3485ac │ │ │ │ + bl 34856c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ldrd r3, r2, [r5, #4] │ │ │ │ subs r2, #1 │ │ │ │ adds r3, #16 │ │ │ │ strd r3, r2, [r5, #4] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -202273,19 +202275,19 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #0] │ │ │ │ movs r1, r7 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r4, r6} │ │ │ │ + stmia r2!, {r2, r3, r4} │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #744] @ 0x2e8 │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #976] @ 0x3d0 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r5, [r0, #392] @ 0x188 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -202411,15 +202413,15 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ cmp.w r8, #1 │ │ │ │ bne.w 205444 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, sl │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 348f2c │ │ │ │ + bl 348eec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2054ba │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 20507c │ │ │ │ ldr.w r3, [pc, #1132] @ 205624 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -202437,24 +202439,24 @@ │ │ │ │ beq.w 205320 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.w 20535a │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r8, r3 │ │ │ │ - bl 34094c │ │ │ │ + bl 34090c │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 205352 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ands.w r3, r3, #22 │ │ │ │ bne.w 205352 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 348eb4 │ │ │ │ + bl 348e74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 205414 │ │ │ │ ldrd r2, r1, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r2, r2, r0 │ │ │ │ adcs.w r1, r1, #0 │ │ │ │ @@ -202470,31 +202472,31 @@ │ │ │ │ sbcs r0, r1 │ │ │ │ bcc.w 20544e │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ lsls r3, r7, #31 │ │ │ │ bmi.n 205260 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 455c08 │ │ │ │ + bl 455bc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 205500 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ bl 201a5c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 342228 │ │ │ │ + bl 3421e8 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ asrs r2, r7, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r2, r2, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ asrs r5, r1, #31 │ │ │ │ @@ -202507,15 +202509,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mla r3, r5, r2, r3 │ │ │ │ umull r2, r1, r2, r1 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [pc, #880] @ (205628 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 348308 │ │ │ │ + bl 3482c8 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 205328 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 20548c │ │ │ │ @@ -202531,17 +202533,17 @@ │ │ │ │ blt.n 2052f4 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ rev16 r3, r1 │ │ │ │ uxth r3, r3 │ │ │ │ adds r3, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bge.n 2053a6 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ movs r1, #5 │ │ │ │ - bl 3423b8 │ │ │ │ + bl 342378 │ │ │ │ ldr r3, [pc, #812] @ (20562c ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ @@ -202586,28 +202588,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 205174 │ │ │ │ ldr r0, [pc, #704] @ (20563c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 20517c │ │ │ │ cmp r1, #8 │ │ │ │ bne.w 20518c │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 348f34 │ │ │ │ + bl 348ef4 │ │ │ │ b.n 20518c │ │ │ │ tst.w r1, #3840 @ 0xf00 │ │ │ │ bne.n 2052f4 │ │ │ │ - bl 348eb4 │ │ │ │ + bl 348e74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2054e8 │ │ │ │ movs r0, #12 │ │ │ │ blx 181488 │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -202637,15 +202639,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2051c4 │ │ │ │ ldr r0, [pc, #568] @ (205644 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2051c4 │ │ │ │ ldr r2, [pc, #560] @ (205648 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -202686,17 +202688,17 @@ │ │ │ │ ldr r1, [pc, #476] @ (205658 ) │ │ │ │ ldr r0, [pc, #476] @ (20565c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ movs r1, #5 │ │ │ │ - bl 3423b8 │ │ │ │ + bl 342378 │ │ │ │ ldr r3, [pc, #408] @ (205630 ) │ │ │ │ mov r0, r4 │ │ │ │ and.w r1, r5, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -202707,33 +202709,33 @@ │ │ │ │ ldr r3, [pc, #408] @ (20564c ) │ │ │ │ mov r7, r9 │ │ │ │ mov r0, sl │ │ │ │ b.n 205458 │ │ │ │ mov r0, r4 │ │ │ │ bl 201a5c │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 342228 │ │ │ │ + bl 3421e8 │ │ │ │ ldr r1, [pc, #392] @ (205660 ) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3485f4 │ │ │ │ + bl 3485b4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 205328 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ movs r1, #5 │ │ │ │ - bl 3423b8 │ │ │ │ + bl 342378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [pc, #332] @ (205648 ) │ │ │ │ and.w r3, r3, #4278190080 @ 0xff000000 │ │ │ │ b.n 20541a │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 181488 │ │ │ │ str r4, [r0, #0] │ │ │ │ @@ -202767,21 +202769,21 @@ │ │ │ │ mov.w r2, r2, lsl #9 │ │ │ │ orr.w r2, r2, r3, lsr #23 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ it cs │ │ │ │ movcs.w r1, #524288 @ 0x80000 │ │ │ │ str r1, [r7, #44] @ 0x2c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 349e78 │ │ │ │ + bl 349e38 │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add.w r0, r7, #20 │ │ │ │ - bl 458650 │ │ │ │ + bl 458610 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ cbz r2, 2055ae │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ mov r5, r2 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ @@ -202798,34 +202800,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 20558c │ │ │ │ mov r4, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 201a5c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 342228 │ │ │ │ + bl 3421e8 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #148] @ (205664 ) │ │ │ │ lsls r3, r2, #9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strd sl, r2, [sp] │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 3484c8 │ │ │ │ + bl 348488 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 205328 │ │ │ │ ldr r0, [pc, #116] @ (205668 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 205116 │ │ │ │ @@ -202833,15 +202835,15 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 205116 │ │ │ │ ldr r0, [pc, #96] @ (20566c ) │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ b.n 205118 │ │ │ │ nop │ │ │ │ strb r0, [r6, #26] │ │ │ │ movs r1, r7 │ │ │ │ @@ -202853,39 +202855,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #712] @ 0x2c8 │ │ │ │ + str r4, [sp, #488] @ 0x1e8 │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #528] @ 0x210 │ │ │ │ movs r7, r4 │ │ │ │ movs r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r5, r7, pc} │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r0, #52] @ 0x34 │ │ │ │ + ldrh r4, [r1, #50] @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [sp, #24] │ │ │ │ + str r3, [sp, #824] @ 0x338 │ │ │ │ movs r7, r4 │ │ │ │ adds r1, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #936] @ 0x3a8 │ │ │ │ + str r1, [sp, #712] @ 0x2c8 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -202925,24 +202927,24 @@ │ │ │ │ ldr r3, [pc, #124] @ (205754 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2056b8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 340a34 │ │ │ │ + bl 3409f4 │ │ │ │ subs r3, r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 20572e │ │ │ │ mov r1, r8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 457c9c │ │ │ │ + bl 457c5c │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r3, 20570c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 181354 │ │ │ │ b.n 2056b8 │ │ │ │ @@ -202956,15 +202958,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 205702 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #56] @ (20575c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 205702 │ │ │ │ ldr r3, [pc, #48] @ (205760 ) │ │ │ │ movw r2, #2712 @ 0xa98 │ │ │ │ ldr r1, [pc, #44] @ (205764 ) │ │ │ │ ldr r0, [pc, #48] @ (205768 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -202978,21 +202980,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #552] @ 0x228 │ │ │ │ + str r1, [sp, #328] @ 0x148 │ │ │ │ movs r7, r4 │ │ │ │ - cbnz r4, 2057ae │ │ │ │ + revsh r4, r6 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r2, [r1, #30] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ movs r7, r4 │ │ │ │ - str r1, [sp, #352] @ 0x160 │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2057a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -203000,25 +203002,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (2057b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ nop │ │ │ │ - revsh r6, r3 │ │ │ │ + hlt 0x0026 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r7, #26] │ │ │ │ + ldrh r0, [r0, #26] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + ldrh r6, [r2, #54] @ 0x36 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (205870 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -203027,25 +203029,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (205878 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #156] @ (20587c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (205880 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #140] @ (205884 ) │ │ │ │ ldr r3, [pc, #140] @ (205888 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #140] @ (20588c ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #136] @ (205890 ) │ │ │ │ @@ -203055,21 +203057,21 @@ │ │ │ │ strd r1, r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (205898 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ - bl 2f4164 │ │ │ │ + bl 2f4124 │ │ │ │ ldr r3, [pc, #120] @ (20589c ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cbnz r0, 205848 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -203079,48 +203081,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #84] @ (2058a4 ) │ │ │ │ ldr r2, [pc, #88] @ (2058a8 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r2, [pc, #76] @ (2058ac ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2fcd68 │ │ │ │ + b.w 2fcd28 │ │ │ │ nop │ │ │ │ - hlt 0x0018 │ │ │ │ + rev16 r0, r4 │ │ │ │ movs r3, r6 │ │ │ │ - ldrsb r2, [r4, r0] │ │ │ │ + strb r2, [r5, r7] │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #944 @ 0x3b0 │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r2, #26] │ │ │ │ + strh r6, [r3, #24] │ │ │ │ movs r7, r4 │ │ │ │ - strh r4, [r5, #26] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xeb0fffff │ │ │ │ - bl 3dd88a │ │ │ │ + bl 3dd88a │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ bl 75892 │ │ │ │ - str r0, [sp, #856] @ 0x358 │ │ │ │ + str r0, [sp, #632] @ 0x278 │ │ │ │ movs r7, r4 │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ movs r1, r7 │ │ │ │ str r2, [r2, r6] │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [sp, #688] @ 0x2b0 │ │ │ │ + str r0, [sp, #464] @ 0x1d0 │ │ │ │ movs r7, r4 │ │ │ │ bl 2bf8a6 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + str r0, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (20592c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -203129,33 +203131,33 @@ │ │ │ │ ldr r1, [pc, #108] @ (205934 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #92] @ (205938 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (20593c ) │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #76] @ (205940 ) │ │ │ │ ldr r1, [pc, #76] @ (205944 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r1, [pc, #64] @ (205948 ) │ │ │ │ ldr r2, [pc, #68] @ (20594c ) │ │ │ │ ldr r3, [pc, #68] @ (205950 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -203165,27 +203167,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cbnz r4, 205956 │ │ │ │ + cbnz r4, 205948 │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r5, r3] │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #728 @ 0x2d8 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r4, #16] │ │ │ │ + ldrh r0, [r5, #14] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r6, #44] @ 0x2c │ │ │ │ + ldrh r4, [r7, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - cmp r0, #116 @ 0x74 │ │ │ │ + cmp r0, #60 @ 0x3c │ │ │ │ movs r4, r5 │ │ │ │ - bl 325946 │ │ │ │ + bl 325946 │ │ │ │ bl 2d994a │ │ │ │ vrecps.f32 , , │ │ │ │ bhi.n 2058ca │ │ │ │ vsli.64 , q8, #63 @ 0x3f │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -203196,35 +203198,35 @@ │ │ │ │ ldr r1, [pc, #168] @ (205a14 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ add.w r1, r4, #604 @ 0x25c │ │ │ │ ldr r2, [pc, #148] @ (205a18 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #144] @ (205a1c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #132] @ (205a20 ) │ │ │ │ ldr r1, [pc, #132] @ (205a24 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #120] @ (205a28 ) │ │ │ │ ldr r2, [pc, #120] @ (205a2c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #120] @ (205a30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #120] @ (205a34 ) │ │ │ │ @@ -203244,51 +203246,51 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #100] @ (205a48 ) │ │ │ │ movs r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 2f4164 │ │ │ │ + bl 2f4124 │ │ │ │ ldr r3, [pc, #92] @ (205a4c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xb8f8 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r0, r2] │ │ │ │ + strb r2, [r1, r1] │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #296 @ 0x128 │ │ │ │ + add r6, sp, #72 @ 0x48 │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r1, #14] │ │ │ │ + strh r0, [r2, #12] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r4, #10] │ │ │ │ + ldrh r4, [r5, #8] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r6, #38] @ 0x26 │ │ │ │ + ldrh r6, [r7, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ - bl 4a1a2a <_IO_stdin_used@@Base+0x36d52> │ │ │ │ + bl 4a1a2a <_IO_stdin_used@@Base+0x36d8a> │ │ │ │ ble.n 205ae2 │ │ │ │ vsra.u32 d31, d21, #1 │ │ │ │ vtbl.8 d18, {d15}, d26 │ │ │ │ movs r1, r7 │ │ │ │ ble.n 205956 │ │ │ │ @ instruction: 0xffffdcff │ │ │ │ @ instruction: 0xffffd9f5 │ │ │ │ vtbx.8 d29, {d31}, d3 │ │ │ │ - vcvt.u32.f32 d24, d30, #1 │ │ │ │ + @ instruction: 0xffff8f06 │ │ │ │ movs r7, r4 │ │ │ │ ldr r7, [pc, #800] @ (205d70 ) │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203299,25 +203301,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (205b10 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #152] @ (205b14 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (205b18 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #136] @ (205b1c ) │ │ │ │ ldr r3, [pc, #136] @ (205b20 ) │ │ │ │ ldr r1, [pc, #140] @ (205b24 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -203327,21 +203329,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (205b2c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #29 │ │ │ │ - bl 2f4164 │ │ │ │ + bl 2f4124 │ │ │ │ ldr r3, [pc, #116] @ (205b30 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cbnz r0, 205ae2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -203351,46 +203353,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #80] @ (205b38 ) │ │ │ │ ldr r2, [pc, #80] @ (205b3c ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r2, [pc, #72] @ (205b40 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2fcd68 │ │ │ │ - @ instruction: 0xb7fc │ │ │ │ + b.w 2fcd28 │ │ │ │ + @ instruction: 0xb7c4 │ │ │ │ movs r3, r6 │ │ │ │ - strh r6, [r0, r6] │ │ │ │ + strh r6, [r1, r5] │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #320 @ 0x140 │ │ │ │ + add r5, sp, #96 @ 0x60 │ │ │ │ movs r0, r5 │ │ │ │ - strh r2, [r7, #4] │ │ │ │ + strh r2, [r0, #4] │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r3, #4] │ │ │ │ movs r7, r4 │ │ │ │ ldc 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xfbd3ffff │ │ │ │ movs r7, #76 @ 0x4c │ │ │ │ movs r1, r7 │ │ │ │ bl 5d5b2a │ │ │ │ - ldrh r6, [r2, #52] @ 0x34 │ │ │ │ + ldrh r6, [r3, #50] @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ ldr r6, [pc, #992] @ (205f14 ) │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r3, #46] @ 0x2e │ │ │ │ movs r7, r4 │ │ │ │ mrc 15, 0, APSR_nzcv, cr15, cr15, {7} │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ - ldrh r4, [r1, #48] @ 0x30 │ │ │ │ + ldrh r4, [r2, #46] @ 0x2e │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r2, [pc, #2920] @ 2066c0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -203634,15 +203636,15 @@ │ │ │ │ movs r2, #17 │ │ │ │ movt r2, #19 │ │ │ │ uxtb r3, r3 │ │ │ │ lsrs r2, r3 │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.w 205ba8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3ac950 │ │ │ │ + bl 3ac910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 205ba8 │ │ │ │ ldr.w r2, [pc, #2380] @ 2066cc │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -203674,21 +203676,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #189 @ 0xbd │ │ │ │ beq.w 205ba8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3ac950 │ │ │ │ + bl 3ac910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 205ba8 │ │ │ │ b.n 205d7e │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 349e78 │ │ │ │ + bl 349e38 │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ mov r7, r0 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 205bca │ │ │ │ ldr.w r3, [pc, #2252] @ 2066d4 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ @@ -203697,15 +203699,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 203798 │ │ │ │ b.n 205db0 │ │ │ │ ldrb.w r6, [sl] │ │ │ │ mov r0, r6 │ │ │ │ - bl 340f78 │ │ │ │ + bl 340f38 │ │ │ │ ldr.w r3, [pc, #2220] @ 2066d8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20696a │ │ │ │ ldr.w r3, [pc, #2208] @ 2066dc │ │ │ │ @@ -203794,15 +203796,15 @@ │ │ │ │ add.w r6, r7, #8 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r7, #2] │ │ │ │ strh r3, [r7, #6] │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.n 205fb0 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.n 205fb0 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #26 │ │ │ │ @@ -203811,15 +203813,15 @@ │ │ │ │ strbeq r3, [r7, #3] │ │ │ │ strbne r3, [r7, #7] │ │ │ │ ldr.w r2, [r9, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ cmp.w r0, #16777216 @ 0x1000000 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ mov.w r3, #0 │ │ │ │ itt cs │ │ │ │ movcs r0, #0 │ │ │ │ movcs r1, r0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -203886,18 +203888,18 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 205e58 │ │ │ │ ldr.w r0, [pc, #1732] @ 2066f8 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 205e58 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3ac950 │ │ │ │ + bl 3ac910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 205e58 │ │ │ │ ldr.w r3, [pc, #1708] @ 2066fc │ │ │ │ movw r2, #2063 @ 0x80f │ │ │ │ ldr.w r1, [pc, #1704] @ 206700 │ │ │ │ ldr.w r0, [pc, #1704] @ 206704 │ │ │ │ add r3, pc │ │ │ │ @@ -203909,15 +203911,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ mov r2, r7 │ │ │ │ mvns r0, r0 │ │ │ │ and.w r0, r0, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 340c4c │ │ │ │ + bl 340c0c │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 205e58 │ │ │ │ b.n 205da8 │ │ │ │ ldr.w r3, [pc, #1608] @ 2066d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203931,15 +203933,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 205e58 │ │ │ │ ldr.w r0, [pc, #1620] @ 20670c │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 205e58 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ands.w r3, r3, #1 │ │ │ │ bne.w 2067f2 │ │ │ │ ldrb.w r8, [r4, #50] @ 0x32 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -203956,20 +203958,20 @@ │ │ │ │ mov.w r2, r2, lsl #7 │ │ │ │ strb r2, [r7, #1] │ │ │ │ mov r2, r9 │ │ │ │ it ge │ │ │ │ movge.w r2, #256 @ 0x100 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r2, [r6, #592] @ 0x250 │ │ │ │ - bl 437af0 │ │ │ │ + bl 437ab0 │ │ │ │ movs r1, #8 │ │ │ │ ldr.w r2, [r6, #588] @ 0x24c │ │ │ │ adds r0, r7, r1 │ │ │ │ movs r3, #32 │ │ │ │ - bl 437af0 │ │ │ │ + bl 437ab0 │ │ │ │ str.w r8, [r7, #32] │ │ │ │ add.w r3, r7, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r6, #580] @ 0x244 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r1 │ │ │ │ blx 182874 │ │ │ │ @@ -203997,15 +203999,15 @@ │ │ │ │ b.n 205e58 │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r6, #605] @ 0x25d │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 3acac8 │ │ │ │ + bl 3aca88 │ │ │ │ b.n 205e58 │ │ │ │ ldrb.w r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 205e58 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r7, #544] @ 0x220 │ │ │ │ and.w r3, r3, r2, lsr #1 │ │ │ │ @@ -204017,15 +204019,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 205e58 │ │ │ │ ldrb.w r3, [r7, #605] @ 0x25d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 206d50 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3acc44 │ │ │ │ + bl 3acc04 │ │ │ │ strb.w r6, [r7, #604] @ 0x25c │ │ │ │ b.n 205e58 │ │ │ │ ldr.w r3, [pc, #1280] @ 2066d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 205e58 │ │ │ │ @@ -204038,37 +204040,37 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 205e58 │ │ │ │ ldr.w r0, [pc, #1300] @ 206714 │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 205e58 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ str r3, [r7, #4] │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 2067c8 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 206238 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 205da8 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #504] @ 0x1f8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20679a │ │ │ │ lsrs r0, r0, #24 │ │ │ │ @@ -204087,34 +204089,34 @@ │ │ │ │ strb r2, [r7, #7] │ │ │ │ asrs r3, r3, #8 │ │ │ │ strb r3, [r7, #6] │ │ │ │ b.n 205e58 │ │ │ │ mov r0, r4 │ │ │ │ bl 201a5c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 342228 │ │ │ │ + bl 3421e8 │ │ │ │ ldr.w r1, [pc, #1136] @ 206718 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3485f4 │ │ │ │ + bl 3485b4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 205db0 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 205da8 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3ac950 │ │ │ │ + bl 3ac910 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 206740 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ beq.w 206900 │ │ │ │ movs r6, #0 │ │ │ │ @@ -204196,15 +204198,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 205e58 │ │ │ │ ldr r0, [pc, #872] @ (206720 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 205e58 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 205da8 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 206be8 │ │ │ │ @@ -204212,15 +204214,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ beq.w 20667e │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ - bl 3ac950 │ │ │ │ + bl 3ac910 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 206c88 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r6, #500] @ 0x1f4 │ │ │ │ cmp r2, #5 │ │ │ │ beq.w 206868 │ │ │ │ @@ -204245,15 +204247,15 @@ │ │ │ │ bne.w 205da8 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 205da8 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ movw r3, #3841 @ 0xf01 │ │ │ │ movt r3, #1 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ lsrs r3, r3, #2 │ │ │ │ @@ -204288,30 +204290,30 @@ │ │ │ │ bne.w 206a34 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 182f7c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 2067c8 │ │ │ │ ldrb.w r3, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2064d8 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 205da8 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #504] @ 0x1f8 │ │ │ │ movs r2, #0 │ │ │ │ lsrs r3, r3, #24 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -204394,39 +204396,39 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 205e58 │ │ │ │ ldr r0, [pc, #348] @ (206730 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 205e58 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr.w r9, [r4, #4] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldrb.w r8, [r4, #49] @ 0x31 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ ldrb.w r6, [r4, #50] @ 0x32 │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ ldr r3, [pc, #216] @ (2066d8 ) │ │ │ │ and.w r8, r8, #2 │ │ │ │ and.w r6, r6, #15 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2069c0 │ │ │ │ ldr.w r2, [r9, #496] @ 0x1f0 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ cmp r6, #1 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ beq.w 2067dc │ │ │ │ cmp r6, #2 │ │ │ │ beq.w 2067d0 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 205da8 │ │ │ │ @@ -204449,15 +204451,15 @@ │ │ │ │ ldr r3, [pc, #140] @ (2066f4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 205da8 │ │ │ │ ldr r0, [pc, #196] @ (206738 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.w 205da8 │ │ │ │ ldr r0, [pc, #188] @ (20673c ) │ │ │ │ movs r2, #4 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #704 @ 0x2c0 │ │ │ │ ldr.w r1, [r0], #4 │ │ │ │ @@ -204493,65 +204495,65 @@ │ │ │ │ movs r1, r7 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 206756 │ │ │ │ + cbz r0, 206748 │ │ │ │ movs r3, r6 │ │ │ │ - strh r6, [r4, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #32] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r7, #60] @ 0x3c │ │ │ │ + ldrh r4, [r0, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ lsrs r0, r0, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #42] @ 0x2a │ │ │ │ + ldrh r0, [r3, #40] @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - sxth r0, r1 │ │ │ │ + cbz r0, 206734 │ │ │ │ movs r3, r6 │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r5, #18] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r6, #6] │ │ │ │ + ldrh r4, [r7, #4] │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #40] @ 0x28 │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #20] │ │ │ │ + ldrh r4, [r3, #18] │ │ │ │ movs r7, r4 │ │ │ │ lsrs r1, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ movs r7, r4 │ │ │ │ - add r6, sp, #320 @ 0x140 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ movs r3, r6 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #56] @ 0x38 │ │ │ │ + strh r4, [r1, #54] @ 0x36 │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r4, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - add r3, sp, #888 @ 0x378 │ │ │ │ + add r3, sp, #664 @ 0x298 │ │ │ │ movs r3, r6 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ mov.w r2, #63744 @ 0xf900 │ │ │ │ movt r2, #21 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r3, r0, r3 │ │ │ │ ittt cc │ │ │ │ @@ -204585,15 +204587,15 @@ │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ b.n 206264 │ │ │ │ ldr.w r3, [r9, #544] @ 0x220 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r6, r3, #16 │ │ │ │ - bl 348eb4 │ │ │ │ + bl 348e74 │ │ │ │ orr.w r3, r6, #128 @ 0x80 │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r6, r3 │ │ │ │ b.w 205f20 │ │ │ │ ldr.w r3, [pc, #1476] @ 206d90 │ │ │ │ b.w 205e08 │ │ │ │ @@ -204650,20 +204652,20 @@ │ │ │ │ adds r2, r7, r3 │ │ │ │ movs r1, #178 @ 0xb2 │ │ │ │ strb r1, [r2, #3] │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 205e58 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3ac950 │ │ │ │ + bl 3ac910 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 206406 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ mov.w r0, #63744 @ 0xf900 │ │ │ │ movt r0, #21 │ │ │ │ cmp r0, r1 │ │ │ │ sbcs r3, r2 │ │ │ │ bcc.w 206406 │ │ │ │ @@ -204674,15 +204676,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 203798 │ │ │ │ b.w 205da8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3ac7d8 │ │ │ │ + bl 3ac798 │ │ │ │ ldrb.w r3, [r6, #549] @ 0x225 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 206a1e │ │ │ │ mov.w r8, r0, lsl #1 │ │ │ │ movs r3, #2 │ │ │ │ strb.w r5, [r6, #549] @ 0x225 │ │ │ │ b.n 20637e │ │ │ │ @@ -204695,24 +204697,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 205e52 │ │ │ │ ldr.w r0, [pc, #1208] @ 206da4 │ │ │ │ ubfx r1, r1, #1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrb.w r1, [r4, #49] @ 0x31 │ │ │ │ b.w 205e52 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 3ac950 │ │ │ │ + bl 3ac910 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2062e0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 34842c │ │ │ │ + bl 3483ec │ │ │ │ movw r2, #63745 @ 0xf901 │ │ │ │ movt r2, #21 │ │ │ │ mov.w r8, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ ite cc │ │ │ │ @@ -204732,15 +204734,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 205eec │ │ │ │ ldr.w r0, [pc, #1112] @ 206dac │ │ │ │ mov r3, r2 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ b.w 205eec │ │ │ │ ldr.w r3, [pc, #1092] @ 206db0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 205e3a │ │ │ │ @@ -204748,29 +204750,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 205e3a │ │ │ │ ldr.w r0, [pc, #1068] @ 206db4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.w 205e3a │ │ │ │ ldr.w r1, [pc, #1056] @ 206db8 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 206564 │ │ │ │ ldr r1, [pc, #1016] @ (206da0 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 206564 │ │ │ │ ldr.w r0, [pc, #1032] @ 206dbc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ b.n 206564 │ │ │ │ ldr r3, [pc, #1020] @ (206dc0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 206610 │ │ │ │ @@ -204780,15 +204782,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 206610 │ │ │ │ ldr r0, [pc, #1000] @ (206dc4 ) │ │ │ │ mov.w r3, r8, lsr #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 206610 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 205e58 │ │ │ │ movs r6, #0 │ │ │ │ b.w 2061c6 │ │ │ │ cmp r2, #177 @ 0xb1 │ │ │ │ beq.w 206bc4 │ │ │ │ @@ -204820,47 +204822,47 @@ │ │ │ │ ldr r3, [pc, #860] @ (206da0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2064a8 │ │ │ │ ldr r0, [pc, #892] @ (206dcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2064a8 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ strd r1, r1, [sp, #48] @ 0x30 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r6, #500] @ 0x1f4 │ │ │ │ cmp.w r9, #5 │ │ │ │ beq.w 206cf6 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ ldr.w r0, [r6, #132] @ 0x84 │ │ │ │ mov r1, r8 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #120] @ 0x78 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ strh.w r0, [sp, #42] @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #124] @ 0x7c │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #560] @ 0x230 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #568] @ 0x238 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 206c1a │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ adds r0, r7, #4 │ │ │ │ @@ -204986,17 +204988,17 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ subs r3, #3 │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 205e58 │ │ │ │ movs r3, #5 │ │ │ │ b.n 206846 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 349e00 │ │ │ │ + bl 349dc0 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ - bl 46a100 │ │ │ │ + bl 46a0c0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cbz r0, 206c34 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r0, r2 │ │ │ │ it ls │ │ │ │ movls r3, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -205025,15 +205027,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 206b06 │ │ │ │ ldr r0, [pc, #356] @ (206de4 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 206b06 │ │ │ │ ldr r2, [pc, #348] @ (206de8 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -205052,30 +205054,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 206832 │ │ │ │ ldr r0, [pc, #300] @ (206df0 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 206832 │ │ │ │ ldr r3, [pc, #292] @ (206df4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 206bb2 │ │ │ │ ldr r3, [pc, #196] @ (206da0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 206bb2 │ │ │ │ ldr r0, [pc, #272] @ (206df8 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r9, [r6, #584] @ 0x248 │ │ │ │ b.n 206bb2 │ │ │ │ ldr r3, [pc, #156] @ (206d94 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 205da8 │ │ │ │ @@ -205087,15 +205089,15 @@ │ │ │ │ ldr r3, [pc, #144] @ (206da0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 205da8 │ │ │ │ ldr r0, [pc, #228] @ (206e00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.w 205da8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 205da8 │ │ │ │ ldr r3, [pc, #212] @ (206e04 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -205103,18 +205105,18 @@ │ │ │ │ ldr r3, [pc, #100] @ (206da0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 205da8 │ │ │ │ ldr r0, [pc, #192] @ (206e08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.w 205da8 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 3ac7d8 │ │ │ │ + bl 3ac798 │ │ │ │ cbz r0, 206d74 │ │ │ │ ldr r3, [pc, #176] @ (206e0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #40] @ 0x28 │ │ │ │ @@ -205139,75 +205141,75 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r4, #32] │ │ │ │ movs r7, r4 │ │ │ │ subs r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #14] │ │ │ │ + strh r2, [r5, #12] │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #34] @ 0x22 │ │ │ │ + strh r4, [r0, #34] @ 0x22 │ │ │ │ movs r7, r4 │ │ │ │ adds r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r6, #18] │ │ │ │ movs r7, r4 │ │ │ │ movs r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ movs r7, r4 │ │ │ │ lsrs r0, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #12] │ │ │ │ + strh r2, [r2, #10] │ │ │ │ movs r7, r4 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #400 @ (adr r6, 206f68 ) │ │ │ │ + add r6, pc, #176 @ (adr r6, 206e88 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r0, #28] │ │ │ │ + strb r2, [r1, #27] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r0, [r4, #28] │ │ │ │ + ldrb r0, [r5, #27] │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #23] │ │ │ │ + ldrb r0, [r7, #22] │ │ │ │ movs r7, r4 │ │ │ │ subs r0, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #18] │ │ │ │ + ldrb r6, [r7, #17] │ │ │ │ movs r7, r4 │ │ │ │ adds r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + ldrb r2, [r0, #20] │ │ │ │ movs r7, r4 │ │ │ │ subs r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #22] │ │ │ │ + ldrb r0, [r6, #21] │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #18] │ │ │ │ + ldrb r6, [r1, #17] │ │ │ │ movs r7, r4 │ │ │ │ adds r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #904 @ (adr r4, 2071a0 ) │ │ │ │ + add r4, pc, #680 @ (adr r4, 2070c0 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r0, #22] │ │ │ │ + strb r0, [r1, #21] │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r6, [r1, #4] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -205217,17 +205219,17 @@ │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 206e62 │ │ │ │ cbnz r1, 206e78 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3423b0 │ │ │ │ + bl 342370 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 204ebc │ │ │ │ mov r0, r4 │ │ │ │ bl 202a4c │ │ │ │ mov r0, r4 │ │ │ │ bl 201a98 │ │ │ │ @@ -205249,46 +205251,46 @@ │ │ │ │ ldr r1, [pc, #20] @ (206eb0 ) │ │ │ │ ldr r0, [pc, #20] @ (206eb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #724 @ 0x2d4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - add r3, pc, #792 @ (adr r3, 2071c8 ) │ │ │ │ + add r3, pc, #568 @ (adr r3, 2070e8 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r4, [r4, #17] │ │ │ │ + strb r4, [r5, #16] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r6, #22] │ │ │ │ + strb r6, [r7, #21] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 44f60c │ │ │ │ + bl 44f5cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.n 206f3e │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 206f56 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 206f14 │ │ │ │ cbnz r1, 206f26 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3423b0 │ │ │ │ + bl 342370 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2021f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 201a98 │ │ │ │ @@ -205322,35 +205324,35 @@ │ │ │ │ ldr r0, [pc, #36] @ (206f84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #112 @ (adr r3, 206fe4 ) │ │ │ │ + add r2, pc, #912 @ (adr r2, 207304 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r7, #14] │ │ │ │ + strb r2, [r0, #14] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r0, [r6, #28] │ │ │ │ + ldrb r0, [r7, #27] │ │ │ │ movs r7, r4 │ │ │ │ - add r3, pc, #16 @ (adr r3, 206f90 ) │ │ │ │ + add r2, pc, #816 @ (adr r2, 2072b0 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r4, #14] │ │ │ │ + strb r2, [r5, #13] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r6, #19] │ │ │ │ + strb r4, [r7, #18] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 44f60c │ │ │ │ + bl 44f5cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.n 207022 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20703a │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ @@ -205405,25 +205407,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (207068 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #224 @ (adr r2, 207138 ) │ │ │ │ + add r2, pc, #0 @ (adr r2, 207058 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r2, #11] │ │ │ │ + strb r6, [r3, #10] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + ldrb r4, [r2, #24] │ │ │ │ movs r7, r4 │ │ │ │ - add r2, pc, #128 @ (adr r2, 2070e4 ) │ │ │ │ + add r1, pc, #928 @ (adr r1, 207404 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r7, #10] │ │ │ │ + strb r6, [r0, #10] │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r7, #15] │ │ │ │ + strb r0, [r0, #15] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #292] @ (2071a0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -205446,15 +205448,15 @@ │ │ │ │ bl 201a5c │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 20710e │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 3ac950 │ │ │ │ + bl 3ac910 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 207120 │ │ │ │ ldrb.w r3, [r4, #384] @ 0x180 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #384] @ 0x180 │ │ │ │ cbnz r3, 2070ce │ │ │ │ ldrb.w r3, [r4, #385] @ 0x181 │ │ │ │ @@ -205478,15 +205480,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 207094 │ │ │ │ ldr r0, [pc, #176] @ (2071b0 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 207094 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 207168 │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ @@ -205495,26 +205497,26 @@ │ │ │ │ b.n 206f88 │ │ │ │ mvn.w r1, #122 @ 0x7a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 206f88 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 342228 │ │ │ │ + bl 3421e8 │ │ │ │ ldr r1, [pc, #108] @ (2071b4 ) │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3485f4 │ │ │ │ + bl 3485b4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -205528,15 +205530,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (2071ac ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 207112 │ │ │ │ ldr r0, [pc, #60] @ (2071bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 207112 │ │ │ │ ldr r3, [pc, #56] @ (2071c0 ) │ │ │ │ movw r2, #527 @ 0x20f │ │ │ │ ldr r1, [pc, #52] @ (2071c4 ) │ │ │ │ ldr r0, [pc, #56] @ (2071c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -205548,26 +205550,26 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #22] │ │ │ │ + ldrb r0, [r7, #21] │ │ │ │ movs r7, r4 │ │ │ │ ldmia r2!, {r0, r1} │ │ │ │ vcvt.f32.u32 , q4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r5, #20] │ │ │ │ movs r7, r4 │ │ │ │ - add r0, pc, #848 @ (adr r0, 207514 ) │ │ │ │ + add r0, pc, #624 @ (adr r0, 207434 ) │ │ │ │ movs r3, r6 │ │ │ │ - strb r2, [r6, #5] │ │ │ │ + strb r2, [r7, #4] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r6, #9] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r0, #352] @ 0x160 │ │ │ │ @@ -205586,17 +205588,17 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 206f88 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3423b0 │ │ │ │ + bl 342370 │ │ │ │ ldr r1, [pc, #108] @ (207288 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2071fa │ │ │ │ @@ -205611,22 +205613,22 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2071fa │ │ │ │ ldr r0, [pc, #88] @ (207294 ) │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2071fa │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3423b4 │ │ │ │ + bl 342374 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 206f88 │ │ │ │ ldr r3, [pc, #40] @ (207298 ) │ │ │ │ @@ -205642,21 +205644,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #19] │ │ │ │ + ldrb r6, [r4, #18] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ movs r3, r6 │ │ │ │ - strb r4, [r1, #2] │ │ │ │ + strb r4, [r2, #1] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r3, #7] │ │ │ │ + strb r6, [r4, #6] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r3, r1 │ │ │ │ @@ -205687,33 +205689,33 @@ │ │ │ │ strd r3, r2, [r4, #368] @ 0x170 │ │ │ │ bl 2021f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 201a98 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3423b0 │ │ │ │ + bl 342370 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 20735a │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2072e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 202a4c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 201a98 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3423b4 │ │ │ │ + bl 342374 │ │ │ │ ldr.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r2, 20735a │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2072d6 │ │ │ │ b.n 207326 │ │ │ │ @@ -205732,43 +205734,43 @@ │ │ │ │ ldr r0, [pc, #36] @ (2073a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #824 @ 0x338 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ + ldr r6, [sp, #800] @ 0x320 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r3, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #116] @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r3, #3] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #116] @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ - strb r0, [r3, #3] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r3, [r4, #368] @ 0x170 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #376] @ 0x178 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ add.w r6, r4, #388 @ 0x184 │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ str.w r0, [r4, #380] @ 0x17c │ │ │ │ cbz r0, 207424 │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 207466 │ │ │ │ @@ -205783,68 +205785,68 @@ │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 458650 │ │ │ │ + bl 458610 │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 207458 │ │ │ │ ldrb.w r2, [r4, #350] @ 0x15e │ │ │ │ cbz r2, 207434 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 458650 │ │ │ │ + b.w 458610 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r2, r0 │ │ │ │ str.w r0, [r4, #392] @ 0x188 │ │ │ │ cmp r1, r0 │ │ │ │ bcc.n 20747c │ │ │ │ ldr.w r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 207424 │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 207424 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 349e78 │ │ │ │ + bl 349e38 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ str.w r3, [r4, #388] @ 0x184 │ │ │ │ b.n 2073ec │ │ │ │ ldr r3, [pc, #20] @ (207494 ) │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ ldr r1, [pc, #20] @ (207498 ) │ │ │ │ ldr r0, [pc, #24] @ (20749c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #868 @ 0x364 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #896] @ 0x380 │ │ │ │ + ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r7, #100] @ 0x64 │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r1, #11] │ │ │ │ + ldrb r4, [r2, #10] │ │ │ │ movs r7, r4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #608] @ 0x260 │ │ │ │ cbnz r3, 2074b4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -205868,17 +205870,17 @@ │ │ │ │ str.w r2, [r5, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 207554 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2075bc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add.w r7, r5, #416 @ 0x1a0 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 3423b0 │ │ │ │ + bl 342370 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ mov.w lr, r0, lsr #9 │ │ │ │ sub.w r1, r1, lr │ │ │ │ adds.w r3, r3, lr │ │ │ │ @@ -205896,50 +205898,50 @@ │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ cbnz r1, 20755c │ │ │ │ mov r0, r5 │ │ │ │ bl 2021f0 │ │ │ │ mov r0, r5 │ │ │ │ bl 201a98 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ - bl 44ce70 │ │ │ │ + bl 44ce30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 181784 │ │ │ │ mov r0, r5 │ │ │ │ bl 202a4c │ │ │ │ b.n 20753c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ - bl 342228 │ │ │ │ + bl 3421e8 │ │ │ │ add.w r3, r4, #20 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 458650 │ │ │ │ + bl 458610 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2075e4 ) │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ - bl 3484c8 │ │ │ │ + bl 348488 │ │ │ │ str.w r0, [r5, #352] @ 0x160 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -205958,32 +205960,32 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #892 @ 0x37c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - ldr r4, [sp, #576] @ 0x240 │ │ │ │ + ldr r4, [sp, #352] @ 0x160 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r0, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #100] @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (207754 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ - bl 44f60c │ │ │ │ + bl 44f5cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.w 20773a │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 207722 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ @@ -206013,15 +206015,15 @@ │ │ │ │ sbcs r2, r0 │ │ │ │ mov.w r2, #1 │ │ │ │ it cc │ │ │ │ movcc r3, r1 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r3, [r4, #392] @ 0x188 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ - bl 458650 │ │ │ │ + bl 458610 │ │ │ │ ldr r3, [pc, #212] @ (207758 ) │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2076fe │ │ │ │ mov r0, r4 │ │ │ │ @@ -206054,15 +206056,15 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 201a98 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 349e78 │ │ │ │ + bl 349e38 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 20765c │ │ │ │ ldr r3, [pc, #92] @ (20775c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -206071,15 +206073,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 207690 │ │ │ │ ldr r0, [pc, #80] @ (207764 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ b.n 207690 │ │ │ │ ldr r3, [pc, #68] @ (207768 ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr r1, [pc, #64] @ (20776c ) │ │ │ │ ldr r0, [pc, #68] @ (207770 ) │ │ │ │ add r3, pc │ │ │ │ @@ -206101,55 +206103,55 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r4, #0] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r2, #60] @ 0x3c │ │ │ │ + ldr r6, [r3, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + ldr r0, [r3, #76] @ 0x4c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r7, #56] @ 0x38 │ │ │ │ + ldr r6, [r0, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r6, #28] │ │ │ │ + strb r4, [r7, #27] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #420] @ (207934 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20791c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 201a5c │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 207864 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 207852 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 3ac950 │ │ │ │ + bl 3ac910 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20787c │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ and.w r2, r3, #127 @ 0x7f │ │ │ │ cmp r3, #143 @ 0x8f │ │ │ │ it ne │ │ │ │ @@ -206214,44 +206216,44 @@ │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 2075f4 │ │ │ │ mvn.w r1, #122 @ 0x7a │ │ │ │ b.n 207872 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 342228 │ │ │ │ + bl 3421e8 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ cbz r3, 2078f8 │ │ │ │ ldr r1, [pc, #160] @ (207940 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ - bl 3485f4 │ │ │ │ + bl 3485b4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 342228 │ │ │ │ + bl 3421e8 │ │ │ │ ldr r3, [pc, #108] @ (207944 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add r3, pc │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -206271,15 +206273,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (207950 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20786e │ │ │ │ ldr r0, [pc, #64] @ (207954 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20786e │ │ │ │ ldr r3, [pc, #56] @ (207958 ) │ │ │ │ movw r2, #605 @ 0x25d │ │ │ │ ldr r1, [pc, #56] @ (20795c ) │ │ │ │ ldr r0, [pc, #56] @ (207960 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -206296,21 +206298,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #26] │ │ │ │ + strb r0, [r5, #25] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #248] @ 0xf8 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r3, #28] │ │ │ │ + ldr r4, [r4, #24] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r3, r1 │ │ │ │ @@ -206326,28 +206328,28 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2075f4 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3423b0 │ │ │ │ + bl 342370 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2075f4 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 3423b4 │ │ │ │ + bl 342374 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2075f4 │ │ │ │ ldr r3, [pc, #20] @ (2079ec ) │ │ │ │ @@ -206355,19 +206357,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2079f0 ) │ │ │ │ ldr r0, [pc, #20] @ (2079f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #964 @ 0x3c4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #536] @ 0x218 │ │ │ │ + ldr r0, [sp, #312] @ 0x138 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [r4, #16] │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [r7, #32] │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r0, [r0, #368] @ 0x170 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -206495,15 +206497,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 207b88 │ │ │ │ mov r3, r6 │ │ │ │ add.w r2, r4, #380 @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ - bl 34855c │ │ │ │ + bl 34851c │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ite eq │ │ │ │ mvneq.w r0, #4 │ │ │ │ movne r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -206522,25 +206524,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 207b56 │ │ │ │ ldr r0, [pc, #28] @ (207bbc ) │ │ │ │ ldrb.w r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 207b56 │ │ │ │ ldr r3, [pc, #776] @ (207eb8 ) │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #23] │ │ │ │ + strb r4, [r2, #22] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r1 │ │ │ │ @@ -206603,15 +206605,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ rsb r0, lr, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 340fa8 │ │ │ │ + bl 340f68 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ bne.n 207c2c │ │ │ │ strd r0, r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -206633,15 +206635,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 207c34 │ │ │ │ ldr r0, [pc, #64] @ (207cf4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 207c34 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #48] @ (207cf8 ) │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #48] @ (207cfc ) │ │ │ │ ldr r0, [pc, #48] @ (207d00 ) │ │ │ │ @@ -206659,21 +206661,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #760] @ (207fe4 ) │ │ │ │ movs r1, r7 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #20] │ │ │ │ + strb r2, [r5, #19] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r6, #19] │ │ │ │ + strb r0, [r7, #18] │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (207df0 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -206734,15 +206736,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 207d48 │ │ │ │ ldr r0, [pc, #88] @ (207e00 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 207d48 │ │ │ │ ldr r0, [pc, #80] @ (207e04 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 207d2a │ │ │ │ @@ -206750,15 +206752,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 207d2a │ │ │ │ ldr r0, [pc, #64] @ (207e08 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 207d2a │ │ │ │ ldr r3, [pc, #48] @ (207e0c ) │ │ │ │ movw r2, #385 @ 0x181 │ │ │ │ ldr r1, [pc, #48] @ (207e10 ) │ │ │ │ ldr r0, [pc, #48] @ (207e14 ) │ │ │ │ add r3, pc │ │ │ │ @@ -206771,25 +206773,25 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #18] │ │ │ │ + strb r0, [r0, #18] │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #17] │ │ │ │ + strb r0, [r4, #16] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ movs r3, r6 │ │ │ │ - strb r4, [r3, #15] │ │ │ │ + strb r4, [r4, #14] │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [r6, #100] @ 0x64 │ │ │ │ + str r4, [r7, #96] @ 0x60 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r0, [r0, #368] @ 0x170 │ │ │ │ b.w 181784 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -206909,34 +206911,34 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 207f3c │ │ │ │ ldr r0, [pc, #36] @ (207f7c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 207f3c │ │ │ │ nop │ │ │ │ ldr r0, [pc, #816] @ (208298 ) │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #20] │ │ │ │ + str r0, [r0, #20] │ │ │ │ movs r7, r4 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #12] │ │ │ │ + strb r6, [r0, #12] │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (207f88 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ cmp r7, #242 @ 0xf2 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 207fe0 │ │ │ │ @@ -206946,34 +206948,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (207fe8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #56] @ (207fec ) │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #52] @ (207ff0 ) │ │ │ │ ldr.w r2, [r0, #532] @ 0x214 │ │ │ │ add r4, pc │ │ │ │ str.w r2, [r0, #528] @ 0x210 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 202fa4 │ │ │ │ nop │ │ │ │ - str r6, [sp, #600] @ 0x258 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r2, r6] │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r5, r6] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ movs r7, r4 │ │ │ │ bx r8 │ │ │ │ movs r1, r7 │ │ │ │ cmp r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ b.w 201428 │ │ │ │ ldr.w ip, [pc, #16] @ 20800c │ │ │ │ @@ -206996,25 +206998,25 @@ │ │ │ │ ldr r1, [pc, #132] @ (2080ac ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #116] @ (2080b0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2080b4 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #100] @ (2080b8 ) │ │ │ │ ldr r2, [pc, #104] @ (2080bc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #100] @ (2080c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (2080c4 ) │ │ │ │ @@ -207025,66 +207027,66 @@ │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #96] @ (2080cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #96] @ (2080d0 ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r5, #52] @ 0x34 │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r1, [pc, #88] @ (2080d4 ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 2f4164 │ │ │ │ + bl 2f4124 │ │ │ │ ldr r3, [pc, #76] @ (2080d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ + str r5, [sp, #880] @ 0x370 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r5, #142 @ 0x8e │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r7, r3] │ │ │ │ + ldrh r2, [r0, r3] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r2, r4] │ │ │ │ + ldrh r0, [r3, r3] │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xffa1ffff │ │ │ │ lsrs r3, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ vminnm.f32 , , │ │ │ │ - lsls r0, r0, #4 │ │ │ │ + lsls r0, r1, #3 │ │ │ │ movs r4, r5 │ │ │ │ - strb r4, [r2, #9] │ │ │ │ + strb r4, [r3, #8] │ │ │ │ movs r7, r4 │ │ │ │ mov sl, r0 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r2, #3 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #372] @ 0x174 │ │ │ │ cbz r0, 208102 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 208116 │ │ │ │ add sp, #8 │ │ │ │ @@ -207098,39 +207100,39 @@ │ │ │ │ ldr.w r3, [r1, #356] @ 0x164 │ │ │ │ cbnz r3, 20812e │ │ │ │ ldr r2, [r1, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r1, #368] @ 0x170 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 302220 │ │ │ │ + b.w 3021e0 │ │ │ │ ldr r3, [pc, #20] @ (208144 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #20] @ (208148 ) │ │ │ │ ldr r0, [pc, #20] @ (20814c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #24] │ │ │ │ + str r4, [sp, #824] @ 0x338 │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r1, #2] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r6, #6] │ │ │ │ + strb r4, [r7, #5] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r1, [r1, #372] @ 0x174 │ │ │ │ mov r5, r0 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldr.w r3, [r4, #372] @ 0x174 │ │ │ │ cbz r3, 208176 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 208188 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -207141,30 +207143,30 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ cbnz r3, 20819e │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #368] @ 0x170 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 301ca8 │ │ │ │ + b.w 301c68 │ │ │ │ ldr r3, [pc, #20] @ (2081b4 ) │ │ │ │ movs r2, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #20] @ (2081b8 ) │ │ │ │ ldr r0, [pc, #20] @ (2081bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [sp, #600] @ 0x258 │ │ │ │ + str r4, [sp, #376] @ 0x178 │ │ │ │ movs r3, r6 │ │ │ │ - strb r0, [r3, #0] │ │ │ │ + ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r0, #5] │ │ │ │ + strb r4, [r1, #4] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #128] @ (208250 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -207211,27 +207213,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2081e0 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (208264 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2081e0 │ │ │ │ nop │ │ │ │ cmp r0, r6 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb0dffff │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r7, #1] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #120] @ (2082f0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -207278,27 +207280,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 208288 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (208304 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 208288 │ │ │ │ add r8, r1 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #1] │ │ │ │ + strb r0, [r2, #0] │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ cbz r2, 208316 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ b.n 207bc0 │ │ │ │ push {r3, lr} │ │ │ │ @@ -207310,31 +207312,31 @@ │ │ │ │ ldr r1, [pc, #16] @ (20833c ) │ │ │ │ ldr r0, [pc, #20] @ (208340 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #864] @ 0x360 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r2, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #100] @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r2, [r6, #12] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 349d98 │ │ │ │ + bl 349d58 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 349e30 │ │ │ │ + bl 349df0 │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ beq.n 20839e │ │ │ │ mov r7, r0 │ │ │ │ blx 181e50 │ │ │ │ movs r1, #0 │ │ │ │ mul.w r0, r7, r0 │ │ │ │ subs r2, r0, #1 │ │ │ │ @@ -207342,15 +207344,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ ldr.w r2, [r4, #496] @ 0x1f0 │ │ │ │ sbcs r3, r5 │ │ │ │ itt cs │ │ │ │ movcs r0, r6 │ │ │ │ movcs r1, r5 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #20] @ (2083b4 ) │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ @@ -207358,19 +207360,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2083bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #600] @ 0x258 │ │ │ │ + str r2, [sp, #376] @ 0x178 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [r3, #96] @ 0x60 │ │ │ │ + ldr r0, [r4, #92] @ 0x5c │ │ │ │ movs r7, r4 │ │ │ │ - strh r0, [r4, r4] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w ip, [pc, #1136] @ 208844 │ │ │ │ mov r3, r0 │ │ │ │ @@ -207541,15 +207543,15 @@ │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ beq.w 208424 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrb.w r1, [r3, #427] @ 0x1ab │ │ │ │ add.w r0, r3, #92 @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 340a5c │ │ │ │ + bl 340a1c │ │ │ │ ubfx r2, r0, #8, #8 │ │ │ │ strb.w r0, [sp, #8] │ │ │ │ strb.w r2, [sp, #9] │ │ │ │ ubfx r2, r0, #16, #8 │ │ │ │ uxtb r0, r0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #5 │ │ │ │ @@ -207565,15 +207567,15 @@ │ │ │ │ ldr.w r2, [r4, #500] @ 0x1f4 │ │ │ │ cmp r2, #20 │ │ │ │ it ne │ │ │ │ cmpne r2, #1 │ │ │ │ bhi.n 20855c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 348eb4 │ │ │ │ + bl 348e74 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2084aa │ │ │ │ and.w r1, r2, #191 @ 0xbf │ │ │ │ cmp r1, #26 │ │ │ │ bne.w 2084aa │ │ │ │ @@ -207669,15 +207671,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 208448 │ │ │ │ ldr r0, [pc, #332] @ (208868 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 208448 │ │ │ │ ldr.w r2, [r3, #368] @ 0x170 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ adds r1, #1 │ │ │ │ beq.n 208752 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -207795,27 +207797,27 @@ │ │ │ │ movs r1, r7 │ │ │ │ adcs r2, r7 │ │ │ │ movs r1, r7 │ │ │ │ lsrs r0, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #68] @ 0x44 │ │ │ │ + ldr r0, [r1, #64] @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r3, #48] @ 0x30 │ │ │ │ + ldrh r0, [r4, #46] @ 0x2e │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r4, #20] │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r2, [r6, r0] │ │ │ │ + ldrh r2, [r7, r7] │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r0, #48] @ 0x30 │ │ │ │ + ldrh r4, [r1, #46] @ 0x2e │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ + ldr r6, [r1, #20] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 00208884 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -207859,15 +207861,15 @@ │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 20893c │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r9 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ - bl 3ae428 │ │ │ │ + bl 3ae3e8 │ │ │ │ ldrb.w r3, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 20895c │ │ │ │ cbnz r3, 20895c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cbnz r0, 20895c │ │ │ │ ldr r2, [pc, #136] @ (2089a0 ) │ │ │ │ @@ -207895,15 +207897,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2088fa │ │ │ │ ldr r0, [pc, #88] @ (2089ac ) │ │ │ │ ldrb r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2088fa │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbnz r1, 208966 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 208914 │ │ │ │ ldr r1, [pc, #72] @ (2089b0 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -207916,15 +207918,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 208960 │ │ │ │ ldr r0, [pc, #56] @ (2089b4 ) │ │ │ │ ldrb.w r4, [sp, #64] @ 0x40 │ │ │ │ ldrb r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 208960 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ subs r6, #100 @ 0x64 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #80 @ 0x50 │ │ │ │ @@ -207933,19 +207935,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #236 @ 0xec │ │ │ │ movs r1, r7 │ │ │ │ asrs r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [r4, #32] │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [r0, #36] @ 0x24 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3784] @ 0xec8 │ │ │ │ ldr r2, [pc, #220] @ (208aa8 ) │ │ │ │ sub sp, #280 @ 0x118 │ │ │ │ @@ -208159,47 +208161,47 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 182f7c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 208d10 │ │ │ │ mov r1, r5 │ │ │ │ - bl 348d48 │ │ │ │ + bl 348d08 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 208bf0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ - bl 348d48 │ │ │ │ + bl 348d08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 208cd4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ movs r1, #1 │ │ │ │ - bl 348d48 │ │ │ │ + bl 348d08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 208c8c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 3ae428 │ │ │ │ + bl 3ae3e8 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 208d4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.w 208d2e │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #16 │ │ │ │ movw r1, #8822 @ 0x2276 │ │ │ │ - bl 3ae428 │ │ │ │ + bl 3ae3e8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 208cf2 │ │ │ │ mov r6, r4 │ │ │ │ ldr.w r0, [r6, #104]! │ │ │ │ - bl 348e2c │ │ │ │ + bl 348dec │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #1 │ │ │ │ bl 1dd130 │ │ │ │ cbz r0, 208ca8 │ │ │ │ @@ -208232,15 +208234,15 @@ │ │ │ │ ldr r1, [pc, #416] @ (208e34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #697 @ 0x2b9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #396] @ (208e38 ) │ │ │ │ ldr r3, [pc, #376] @ (208e24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -208260,71 +208262,71 @@ │ │ │ │ ldr r1, [pc, #360] @ (208e44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #693 @ 0x2b5 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 208ca8 │ │ │ │ ldr r3, [pc, #340] @ (208e48 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #340] @ (208e4c ) │ │ │ │ ldr r1, [pc, #340] @ (208e50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #717 @ 0x2cd │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 208ca8 │ │ │ │ ldr r3, [pc, #320] @ (208e54 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #320] @ (208e58 ) │ │ │ │ ldr r1, [pc, #324] @ (208e5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #687 @ 0x2af │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 208ca8 │ │ │ │ ldr r3, [pc, #304] @ (208e60 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #304] @ (208e64 ) │ │ │ │ ldr r1, [pc, #304] @ (208e68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #711 @ 0x2c7 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 208ca8 │ │ │ │ ldr r3, [pc, #284] @ (208e6c ) │ │ │ │ negs r1, r5 │ │ │ │ ldr r2, [pc, #284] @ (208e70 ) │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (208e74 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #704 @ 0x2c0 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ adds r5, #1 │ │ │ │ beq.n 208ca8 │ │ │ │ ldr r1, [pc, #260] @ (208e78 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ b.n 208ca8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #6 │ │ │ │ str.w r3, [sp, #49] @ 0x31 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ strb.w r3, [sp, #53] @ 0x35 │ │ │ │ strd r3, r3, [sp, #56] @ 0x38 │ │ │ │ @@ -208356,90 +208358,90 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 208c7c │ │ │ │ ldr r0, [pc, #160] @ (208e84 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 208c7c │ │ │ │ ldr r3, [pc, #152] @ (208e88 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 208c5c │ │ │ │ ldr r3, [pc, #132] @ (208e80 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 208c5c │ │ │ │ ldr r0, [pc, #128] @ (208e8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r1, [r4, #500] @ 0x1f4 │ │ │ │ b.n 208c5c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ movs r1, r7 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #12] │ │ │ │ + ldrh r0, [r6, #10] │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [r6, #124] @ 0x7c │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r4, #80] @ 0x50 │ │ │ │ + str r2, [r5, #76] @ 0x4c │ │ │ │ movs r7, r4 │ │ │ │ subs r2, #88 @ 0x58 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r0, [r4, #10] │ │ │ │ + ldrh r0, [r5, #8] │ │ │ │ movs r3, r6 │ │ │ │ - str r6, [r7, #116] @ 0x74 │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r3, #76] @ 0x4c │ │ │ │ + str r2, [r4, #72] @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r0, #10] │ │ │ │ + ldrh r2, [r1, #8] │ │ │ │ movs r3, r6 │ │ │ │ - str r0, [r7, #120] @ 0x78 │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ movs r7, r4 │ │ │ │ - str r4, [r7, #72] @ 0x48 │ │ │ │ + str r4, [r0, #72] @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r4, #8] │ │ │ │ + ldrh r4, [r5, #6] │ │ │ │ movs r3, r6 │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r4, #68] @ 0x44 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r0, [r4, r1] │ │ │ │ + ldrh r0, [r5, r0] │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r0, #72] @ 0x48 │ │ │ │ + str r0, [r1, #68] @ 0x44 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r4, #6] │ │ │ │ + ldrh r6, [r5, #4] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r6, [r0, r0] │ │ │ │ + ldr r6, [r1, r7] │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r3, #68] @ 0x44 │ │ │ │ + str r6, [r4, #64] @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r1, r0] │ │ │ │ + ldr r4, [r2, r7] │ │ │ │ movs r7, r4 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #112] @ 0x70 │ │ │ │ + str r0, [r4, #108] @ 0x6c │ │ │ │ movs r7, r4 │ │ │ │ lsrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #108] @ 0x6c │ │ │ │ + str r6, [r1, #104] @ 0x68 │ │ │ │ movs r7, r4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r0, [sp, #4] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 208ea8 │ │ │ │ cmp r3, #4 │ │ │ │ ite ne │ │ │ │ @@ -208500,15 +208502,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ sub sp, #12 │ │ │ │ orn ip, r1, #127 @ 0x7f │ │ │ │ ldr.w r0, [r0, #128] @ 0x80 │ │ │ │ movs r1, #1 │ │ │ │ strb.w ip, [r3, #100] @ 0x64 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r3, [pc, #64] @ (208f84 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 208f5e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -208528,24 +208530,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 208f4a │ │ │ │ ldr r0, [pc, #28] @ (208f90 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ subs r0, #2 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #88] @ 0x58 │ │ │ │ + str r0, [r0, #88] @ 0x58 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #132] @ (209028 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -208555,23 +208557,23 @@ │ │ │ │ add.w r0, r0, #260 @ 0x104 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [r4, #276] @ 0x114 │ │ │ │ mov r6, r3 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ movs r3, #0 │ │ │ │ subs r1, r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ble.n 208fe0 │ │ │ │ add r2, sp, #8 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 441ff0 │ │ │ │ + bl 441fb0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ adds r3, r6, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 209008 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #76] @ (209030 ) │ │ │ │ ldr r3, [pc, #68] @ (20902c ) │ │ │ │ @@ -208587,15 +208589,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r3, [r4, #276] @ 0x114 │ │ │ │ add r0, r3 │ │ │ │ - bl 340a34 │ │ │ │ + bl 3409f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ it ge │ │ │ │ cmpge r1, r0 │ │ │ │ ite ge │ │ │ │ movge r0, #1 │ │ │ │ movlt r0, #0 │ │ │ │ @@ -208607,15 +208609,15 @@ │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #30 │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #8] @ (209040 ) │ │ │ │ movs r1, #2 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c40 │ │ │ │ + b.w 2f8c00 │ │ │ │ nop │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -208624,22 +208626,22 @@ │ │ │ │ ldr r2, [pc, #76] @ (2090a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2090ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #64] @ (2090b0 ) │ │ │ │ ldr r1, [pc, #68] @ (2090b4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (2090b8 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ @@ -208649,19 +208651,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r6, #54] @ 0x36 │ │ │ │ + strh r6, [r7, #52] @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r2, #6 │ │ │ │ + adds r4, r3, #5 │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r3, #29] │ │ │ │ + strb r2, [r4, #28] │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r1, #5 │ │ │ │ movs r0, r7 │ │ │ │ @@ -208694,47 +208696,47 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #320] @ (20925c ) │ │ │ │ ldr r1, [pc, #320] @ (209260 ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r8, r2 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #300] @ (209264 ) │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #280] @ (209268 ) │ │ │ │ ldr r1, [pc, #284] @ (20926c ) │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f501c │ │ │ │ + bl 2f4fdc │ │ │ │ cbnz r0, 209182 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -208812,41 +208814,41 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #48] @ 0x30 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r2, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - movs r3, #14 │ │ │ │ + movs r2, #214 @ 0xd6 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #178 @ 0xb2 │ │ │ │ + movs r2, #122 @ 0x7a │ │ │ │ movs r7, r4 │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ movs r5, r5 │ │ │ │ - adds r0, r4, #2 │ │ │ │ + adds r0, r5, #1 │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r5, #25] │ │ │ │ + strb r0, [r6, #24] │ │ │ │ movs r0, r5 │ │ │ │ subs r4, r3, #0 │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r5, #56] @ 0x38 │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ - str r2, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #217 @ 0xd9 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #48] @ 0x30 │ │ │ │ + str r0, [r2, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r2, #48] @ 0x30 │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ ldrb.w r3, [r0, #110] @ 0x6e │ │ │ │ ldrb.w r1, [r0, #97] @ 0x61 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ lsls r3, r3, #16 │ │ │ │ orr.w r3, r3, r1, lsl #8 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -208861,15 +208863,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #1 │ │ │ │ bls.n 2092e0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -208923,61 +208925,61 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 20931c │ │ │ │ ldr r0, [pc, #28] @ (209374 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 20931c │ │ │ │ nop │ │ │ │ adds r3, #246 @ 0xf6 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r7, #28] │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #56] @ 2093c4 │ │ │ │ ldr r2, [pc, #56] @ (2093c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2093cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + strh r2, [r1, #28] │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r5, r0 │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r4, #16] │ │ │ │ + strb r6, [r5, #15] │ │ │ │ movs r0, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 209428 │ │ │ │ sub sp, #8 │ │ │ │ @@ -208986,38 +208988,38 @@ │ │ │ │ ldr r1, [pc, #68] @ (209430 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #52] @ (209434 ) │ │ │ │ add.w r2, r0, #1096 @ 0x448 │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2fb6bc │ │ │ │ + bl 2fb67c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r5, #26] │ │ │ │ + strh r2, [r6, #24] │ │ │ │ movs r3, r6 │ │ │ │ - movs r0, #64 @ 0x40 │ │ │ │ + movs r0, #8 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r4, #7 │ │ │ │ + subs r2, r5, #6 │ │ │ │ movs r7, r4 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + add r0, sp, #376 @ 0x178 │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #292] @ (20956c ) │ │ │ │ movs r1, #1 │ │ │ │ @@ -209033,24 +209035,24 @@ │ │ │ │ tst.w r3, #69 @ 0x45 │ │ │ │ beq.n 2094a8 │ │ │ │ ldr.w r3, [r2, #148] @ 0x94 │ │ │ │ cbz r3, 2094be │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r2, #152 @ 0x98 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #1 │ │ │ │ mov.w r1, #1 │ │ │ │ ldrb.w r3, [r2, #136] @ 0x88 │ │ │ │ bls.n 20951a │ │ │ │ cbnz r3, 2094a8 │ │ │ │ ldr.w r0, [r2, #132] @ 0x84 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r3, [pc, #216] @ (209570 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 209548 │ │ │ │ movs r3, #1 │ │ │ │ @@ -209066,15 +209068,15 @@ │ │ │ │ cbnz r3, 2094f6 │ │ │ │ ldrb.w r3, [r2, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2094a8 │ │ │ │ ldr.w r0, [r2, #132] @ 0x84 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r3, [pc, #156] @ (209570 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 209526 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #136] @ 0x88 │ │ │ │ @@ -209084,15 +209086,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r2, #152 @ 0x98 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #1 │ │ │ │ mov.w r1, #1 │ │ │ │ ldrb.w r3, [r2, #136] @ 0x88 │ │ │ │ bhi.n 20948a │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2094a8 │ │ │ │ @@ -209113,15 +209115,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2094dc │ │ │ │ ldr r0, [pc, #64] @ (20957c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2094dc │ │ │ │ ldr r3, [pc, #52] @ (209580 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2094a2 │ │ │ │ @@ -209129,49 +209131,49 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2094a2 │ │ │ │ ldr r0, [pc, #36] @ (209584 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2094a2 │ │ │ │ nop │ │ │ │ adds r2, #182 @ 0xb6 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r2, [r6, #0] │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #4] │ │ │ │ + str r4, [r5, #0] │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #80] @ (2095e8 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 2095c0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 441e44 │ │ │ │ + bl 441e04 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.n 209438 │ │ │ │ ldr r3, [pc, #40] @ (2095ec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209184,25 +209186,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2095f4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2095b8 │ │ │ │ ldr r0, [pc, #24] @ (2095f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2095b8 │ │ │ │ adds r1, #102 @ 0x66 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #0] │ │ │ │ + ldrsh r0, [r1, r7] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 209650 │ │ │ │ sub sp, #8 │ │ │ │ @@ -209211,15 +209213,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (209658 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ cmp r1, r4 │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp r1, #7 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -209228,19 +209230,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + strh r6, [r0, #8] │ │ │ │ movs r3, r6 │ │ │ │ - subs r4, r2, #0 │ │ │ │ + adds r4, r3, #7 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #520 @ (adr r6, 209864 ) │ │ │ │ + add r6, pc, #296 @ (adr r6, 209784 ) │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2096b0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -209249,15 +209251,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (2096b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ cmp r1, r4 │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp r1, #5 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -209266,19 +209268,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r3, #6] │ │ │ │ + strh r6, [r4, #4] │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r6, #6 │ │ │ │ + adds r4, r7, #5 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #136 @ (adr r6, 209744 ) │ │ │ │ + add r5, pc, #936 @ (adr r5, 209a64 ) │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 209710 │ │ │ │ sub sp, #8 │ │ │ │ @@ -209287,15 +209289,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (209718 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ cmp r1, r4 │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp r1, #4 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -209304,19 +209306,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r7, #2] │ │ │ │ + strh r6, [r0, #2] │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r2, #5 │ │ │ │ + adds r4, r3, #4 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, pc, #776 @ (adr r5, 209a24 ) │ │ │ │ + add r5, pc, #552 @ (adr r5, 209944 ) │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 209770 │ │ │ │ sub sp, #8 │ │ │ │ @@ -209325,15 +209327,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (209778 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ cmp r1, r4 │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp r1, #4 │ │ │ │ ite gt │ │ │ │ movgt r0, #0 │ │ │ │ @@ -209342,19 +209344,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + ldrb r6, [r4, #31] │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r6, #3 │ │ │ │ + adds r4, r7, #2 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, pc, #392 @ (adr r5, 209904 ) │ │ │ │ + add r5, pc, #168 @ (adr r5, 209824 ) │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2097d4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -209363,15 +209365,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2097dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #316] @ 0x13c │ │ │ │ mov r1, r4 │ │ │ │ cmp r4, r0 │ │ │ │ it ge │ │ │ │ movge r1, r0 │ │ │ │ subs r0, r1, #5 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -209382,19 +209384,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #30] │ │ │ │ + ldrb r6, [r0, #30] │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r2, #2 │ │ │ │ + adds r4, r3, #1 │ │ │ │ movs r7, r4 │ │ │ │ - add r5, pc, #8 @ (adr r5, 2097e8 ) │ │ │ │ + add r4, pc, #808 @ (adr r4, 209b08 ) │ │ │ │ movs r5, r5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 209820 │ │ │ │ sub sp, #8 │ │ │ │ @@ -209402,64 +209404,64 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (209828 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 441e3c │ │ │ │ + bl 441dfc │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 441e3c │ │ │ │ - ldrb r2, [r3, #29] │ │ │ │ + b.w 441dfc │ │ │ │ + ldrb r2, [r4, #28] │ │ │ │ movs r3, r6 │ │ │ │ - adds r0, r6, #0 │ │ │ │ + subs r0, r7, r7 │ │ │ │ movs r7, r4 │ │ │ │ - add r4, pc, #632 @ (adr r4, 209aa4 ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 2099c4 ) │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0020982c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (20987c ) │ │ │ │ sub sp, #20 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2fbd24 │ │ │ │ + bl 2fbce4 │ │ │ │ ldr.w ip, [pc, #56] @ 209880 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #52] @ (209884 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #8 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r2, [r3, #316] @ 0x13c │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r4, pc, #392 @ (adr r4, 209a08 ) │ │ │ │ + add r4, pc, #168 @ (adr r4, 209928 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r0, #28] │ │ │ │ + ldrb r6, [r1, #27] │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r3, r7 │ │ │ │ + subs r2, r4, r6 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2098cc │ │ │ │ sub sp, #8 │ │ │ │ @@ -209467,29 +209469,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2098d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 441e04 │ │ │ │ + bl 441dc4 │ │ │ │ movs r1, #32 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 441e04 │ │ │ │ - ldrb r2, [r6, #26] │ │ │ │ + b.w 441dc4 │ │ │ │ + ldrb r2, [r7, #25] │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r1, r6 │ │ │ │ + subs r0, r2, r5 │ │ │ │ movs r7, r4 │ │ │ │ - add r3, pc, #976 @ (adr r3, 209ca8 ) │ │ │ │ + add r3, pc, #752 @ (adr r3, 209bc8 ) │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 002098d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -209580,15 +209582,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 209930 │ │ │ │ ldr r0, [pc, #176] @ (209a84 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrsh.w r0, [r5, #28] │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 209930 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 209a40 │ │ │ │ str.w r1, [r4, #292] @ 0x124 │ │ │ │ @@ -209604,30 +209606,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 209970 │ │ │ │ ldr r1, [pc, #132] @ (209a8c ) │ │ │ │ ldr r0, [pc, #132] @ (209a90 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 209970 │ │ │ │ ldr r0, [pc, #124] @ (209a94 ) │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 209906 │ │ │ │ ldr r0, [pc, #92] @ (209a80 ) │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 209906 │ │ │ │ ldr r0, [pc, #104] @ (209a98 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 209906 │ │ │ │ ldr r3, [pc, #88] @ (209a9c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 209a54 │ │ │ │ @@ -209640,41 +209642,41 @@ │ │ │ │ ldrsh.w r0, [r5, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 209930 │ │ │ │ b.n 2099bc │ │ │ │ ldr r0, [pc, #56] @ (209aa0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 209922 │ │ │ │ cmp r6, #22 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, r2] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r3, r2] │ │ │ │ + ldrb r4, [r4, r1] │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r7] │ │ │ │ + ldrh r6, [r3, r6] │ │ │ │ movs r7, r4 │ │ │ │ subs r4, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, r7] │ │ │ │ + ldrh r4, [r2, r6] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #216] @ (209b8c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -209683,15 +209685,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (209b94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r1, [r0, #316] @ 0x13c │ │ │ │ mov r5, r0 │ │ │ │ cmp r1, r6 │ │ │ │ it ge │ │ │ │ movge r1, r6 │ │ │ │ cmp r1, #4 │ │ │ │ ble.n 209afa │ │ │ │ @@ -209732,37 +209734,37 @@ │ │ │ │ cmp r6, #0 │ │ │ │ ble.n 209b5e │ │ │ │ addw r4, r5, #339 @ 0x153 │ │ │ │ add.w r7, r5, #152 @ 0x98 │ │ │ │ add r6, r4 │ │ │ │ ldrb.w r1, [r4, #1]! │ │ │ │ mov r0, r7 │ │ │ │ - bl 441e44 │ │ │ │ + bl 441e04 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 209b50 │ │ │ │ ldr.w r3, [r5, #388] @ 0x184 │ │ │ │ addw r6, r5, #355 @ 0x163 │ │ │ │ add.w r7, r5, #260 @ 0x104 │ │ │ │ cbz r3, 209b84 │ │ │ │ sub.w r4, r6, #354 @ 0x162 │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r1, [r6, #1]! │ │ │ │ subs r4, r4, r5 │ │ │ │ - bl 441e44 │ │ │ │ + bl 441e04 │ │ │ │ ldr.w r3, [r5, #388] @ 0x184 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 209b6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #284] @ 0x11c │ │ │ │ b.n 209ae0 │ │ │ │ - ldrb r0, [r3, #18] │ │ │ │ + ldrb r0, [r4, #17] │ │ │ │ movs r3, r6 │ │ │ │ - adds r2, r6, r5 │ │ │ │ + adds r2, r7, r4 │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #888 @ (adr r1, 209f10 ) │ │ │ │ + add r1, pc, #664 @ (adr r1, 209e30 ) │ │ │ │ movs r5, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #548] @ (209dd0 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -209786,23 +209788,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 182f7c │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 209cf4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 209c4a │ │ │ │ ldr.w r3, [r4, #252] @ 0xfc │ │ │ │ cbz r3, 209c4a │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4420dc │ │ │ │ + bl 44209c │ │ │ │ ldr.w r3, [r4, #252] @ 0xfc │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #168 @ 0xa8 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r4, #277] @ 0x115 │ │ │ │ bl 200954 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -209814,15 +209816,15 @@ │ │ │ │ ldrb.w r2, [r4, #277] @ 0x115 │ │ │ │ bl 20149c │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ bl 201b2c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r7, [r4, #140] @ 0x8c │ │ │ │ - bl 441df8 │ │ │ │ + bl 441db8 │ │ │ │ movs r3, #0 │ │ │ │ cmp r7, r3 │ │ │ │ strb.w r3, [r4, #285] @ 0x11d │ │ │ │ bne.n 209cc4 │ │ │ │ ldr r2, [pc, #404] @ (209de0 ) │ │ │ │ ldr r3, [pc, #388] @ (209dd4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -209838,15 +209840,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r5, r0, #260 @ 0x104 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442190 │ │ │ │ + bl 442150 │ │ │ │ cbz r0, 209ce8 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #340] @ (209ddc ) │ │ │ │ ldr.w r9, [r6, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209855,21 +209857,21 @@ │ │ │ │ ldrb.w r7, [r4, #276] @ 0x114 │ │ │ │ subs r7, #1 │ │ │ │ uxtb r7, r7 │ │ │ │ strb.w r7, [r4, #276] @ 0x114 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 209bd2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ cmp r7, r0 │ │ │ │ mov r1, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4420e4 │ │ │ │ + bl 4420a4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ b.n 209bd2 │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r9] │ │ │ │ and.w r3, r3, #248 @ 0xf8 │ │ │ │ ble.n 209d5c │ │ │ │ @@ -209877,15 +209879,15 @@ │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 209da8 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ bl 201e30 │ │ │ │ b.n 209c4a │ │ │ │ mov r0, r5 │ │ │ │ - bl 441f50 │ │ │ │ + bl 441f10 │ │ │ │ and.w r7, r0, #7 │ │ │ │ b.n 209c86 │ │ │ │ ldr r3, [pc, #236] @ (209de4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 209be8 │ │ │ │ @@ -209893,23 +209895,23 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 209be8 │ │ │ │ ldr r0, [pc, #220] @ (209dec ) │ │ │ │ ldrb.w r1, [r4, #277] @ 0x115 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 209be8 │ │ │ │ mov.w r3, #8320 @ 0x2080 │ │ │ │ strb.w r0, [r4, #284] @ 0x11c │ │ │ │ strb.w r0, [r4, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209c4a │ │ │ │ ldr r3, [pc, #176] @ (209df0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209917,15 +209919,15 @@ │ │ │ │ ldr r3, [pc, #160] @ (209de8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 209c4a │ │ │ │ ldr r0, [pc, #160] @ (209df4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 209c4a │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 209cde │ │ │ │ ldr r3, [pc, #144] @ (209df8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -209936,30 +209938,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 209cde │ │ │ │ ldr r1, [pc, #128] @ (209dfc ) │ │ │ │ ldr r0, [pc, #132] @ (209e00 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 209cde │ │ │ │ ldr r3, [pc, #124] @ (209e04 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209c94 │ │ │ │ ldr r3, [pc, #84] @ (209de8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 209c94 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ (209e08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 209c94 │ │ │ │ ldr r3, [pc, #76] @ (209df8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209cde │ │ │ │ ldr r3, [pc, #52] @ (209de8 ) │ │ │ │ @@ -209967,15 +209969,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 209cde │ │ │ │ ldr r1, [pc, #76] @ (209e0c ) │ │ │ │ ldr r0, [pc, #80] @ (209e10 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 209cde │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -209985,33 +209987,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #182 @ 0xb6 │ │ │ │ movs r1, r7 │ │ │ │ asrs r0, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r7] │ │ │ │ + ldr r6, [r3, r6] │ │ │ │ movs r7, r4 │ │ │ │ movs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r3, r7] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r5, r4] │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, r4] │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r1, r5] │ │ │ │ + ldr r4, [r2, r4] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r5, r2] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r3, [pc, #1116] @ 20a280 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -210062,15 +210064,15 @@ │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209e72 │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 209e72 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 442190 │ │ │ │ + bl 442150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 20a092 │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a1e2 │ │ │ │ ldrb.w r3, [r4, #99] @ 0x63 │ │ │ │ cmp r3, #16 │ │ │ │ @@ -210088,33 +210090,33 @@ │ │ │ │ bhi.w 20a126 │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 209e72 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ - bl 4420dc │ │ │ │ + bl 44209c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ mov r6, r2 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ ldr r3, [pc, #852] @ (20a290 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20a1ec │ │ │ │ mov r0, r4 │ │ │ │ @@ -210148,32 +210150,32 @@ │ │ │ │ beq.w 20a0ba │ │ │ │ cmp r3, #16 │ │ │ │ bne.w 209e72 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ - bl 4420dc │ │ │ │ + bl 44209c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #680] @ (20a290 ) │ │ │ │ bic.w r3, r3, #7 │ │ │ │ strb.w r0, [r4, #276] @ 0x114 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r7, r2] │ │ │ │ @@ -210192,31 +210194,31 @@ │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 209e72 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ - bl 4420dc │ │ │ │ + bl 44209c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ add.w r3, r4, #260 @ 0x104 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ mov r0, r4 │ │ │ │ bl 208f94 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 209e72 │ │ │ │ mov r0, r4 │ │ │ │ bl 209b98 │ │ │ │ b.n 209e72 │ │ │ │ @@ -210242,35 +210244,35 @@ │ │ │ │ str.w r1, [r4, #296] @ 0x128 │ │ │ │ str.w r3, [r4, #292] @ 0x124 │ │ │ │ b.n 209ebe │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ cmp r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, #1 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ - bl 4420dc │ │ │ │ + bl 44209c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 209e72 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #102] @ 0x66 │ │ │ │ orr.w r3, r3, #24 │ │ │ │ @@ -210278,54 +210280,54 @@ │ │ │ │ strb.w r3, [r4, #101] @ 0x65 │ │ │ │ bl 208efc │ │ │ │ b.n 209e72 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ - bl 4420dc │ │ │ │ + bl 44209c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ add.w r3, r4, #260 @ 0x104 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ b.n 20a06e │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ - bl 4420dc │ │ │ │ + bl 44209c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 209e72 │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #208] @ (20a290 ) │ │ │ │ @@ -210334,15 +210336,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20a25a │ │ │ │ movs r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ strb.w r2, [r4, #102] @ 0x66 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ cmp r0, #1 │ │ │ │ bls.w 209e72 │ │ │ │ b.n 209f82 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ bl 201e30 │ │ │ │ b.n 209e72 │ │ │ │ ldr r3, [pc, #164] @ (20a294 ) │ │ │ │ @@ -210353,15 +210355,15 @@ │ │ │ │ ldr r3, [pc, #156] @ (20a298 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 209f46 │ │ │ │ ldr r0, [pc, #148] @ (20a29c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 209f46 │ │ │ │ ldr r3, [pc, #144] @ (20a2a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a002 │ │ │ │ ldr r3, [pc, #124] @ (20a298 ) │ │ │ │ @@ -210369,15 +210371,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20a002 │ │ │ │ ldr r1, [pc, #124] @ (20a2a4 ) │ │ │ │ ldr r0, [pc, #124] @ (20a2a8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20a002 │ │ │ │ ldr r3, [pc, #104] @ (20a2a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 209f82 │ │ │ │ ldr r3, [pc, #84] @ (20a298 ) │ │ │ │ @@ -210385,15 +210387,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 209f82 │ │ │ │ ldr r1, [pc, #92] @ (20a2ac ) │ │ │ │ ldr r0, [pc, #96] @ (20a2b0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 209f82 │ │ │ │ ldr r3, [pc, #68] @ (20a2a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20a1c6 │ │ │ │ ldr r3, [pc, #48] @ (20a298 ) │ │ │ │ @@ -210401,15 +210403,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 20a1c6 │ │ │ │ ldr r1, [pc, #68] @ (20a2b4 ) │ │ │ │ ldr r0, [pc, #68] @ (20a2b8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20a1c6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cmp r0, #214 @ 0xd6 │ │ │ │ movs r1, r7 │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ movs r1, r7 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -210418,29 +210420,29 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r4, r3] │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5, r7} │ │ │ │ + pop {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r7, r1] │ │ │ │ + strb r4, [r0, r1] │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r6, r3] │ │ │ │ + strb r4, [r7, r2] │ │ │ │ movs r7, r4 │ │ │ │ - strb r6, [r2, r1] │ │ │ │ + strb r6, [r3, r0] │ │ │ │ movs r7, r4 │ │ │ │ - pop {r1, r2, r3, r4, r6} │ │ │ │ + pop {r1, r2, r5} │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r6, r0] │ │ │ │ + strh r4, [r7, r7] │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #152] @ (20a364 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -210475,15 +210477,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov.w r2, #8320 @ 0x2080 │ │ │ │ strb.w r3, [r4, #284] @ 0x11c │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #100] @ 0x64 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r3, [pc, #44] @ (20a368 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 20a346 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 20a310 │ │ │ │ ldr r3, [pc, #36] @ (20a36c ) │ │ │ │ @@ -210494,25 +210496,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (20a370 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20a340 │ │ │ │ ldr r0, [pc, #24] @ (20a374 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20a340 │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, r7] │ │ │ │ + str r0, [r3, r6] │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w ip, [pc, #2044] @ 20ab88 │ │ │ │ mov r4, r0 │ │ │ │ @@ -210586,15 +210588,15 @@ │ │ │ │ add r1, r2 │ │ │ │ str.w r5, [r4, #292] @ 0x124 │ │ │ │ add r3, r2 │ │ │ │ str.w r1, [r4, #296] @ 0x128 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ cbnz r5, 20a46c │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ cmp r0, #1 │ │ │ │ bls.w 20a632 │ │ │ │ mov r0, r4 │ │ │ │ bl 209288 │ │ │ │ ldr.w r2, [pc, #1824] @ 20ab94 │ │ │ │ ldr.w r3, [pc, #1812] @ 20ab8c │ │ │ │ add r2, pc │ │ │ │ @@ -210801,44 +210803,44 @@ │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 20a472 │ │ │ │ mov r0, r4 │ │ │ │ bl 20a378 │ │ │ │ b.n 20a472 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ ldr.w r3, [pc, #1188] @ 20ab98 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add.w r6, r4, #260 @ 0x104 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20aa24 │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a8c0 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ cbz r2, 20a772 │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [r4, #308] @ 0x134 │ │ │ │ str r2, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ ldrb.w r3, [r4, #110] @ 0x6e │ │ │ │ ldrb.w r1, [r4, #97] @ 0x61 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ lsls r3, r3, #16 │ │ │ │ orr.w r3, r3, r1, lsl #8 │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ orrs r3, r1 │ │ │ │ @@ -210870,15 +210872,15 @@ │ │ │ │ bl 209b98 │ │ │ │ b.n 20a472 │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a8f6 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add.w r7, r4, #260 @ 0x104 │ │ │ │ cmp r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov r3, r2 │ │ │ │ cbz r2, 20a808 │ │ │ │ @@ -210906,15 +210908,15 @@ │ │ │ │ lsrs r0, r0, #16 │ │ │ │ strb.w r0, [r4, #110] @ 0x6e │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 20a8a4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r2, [r4, #99] @ 0x63 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ cmp r2, #194 @ 0xc2 │ │ │ │ beq.w 20a956 │ │ │ │ @@ -210943,15 +210945,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #101] @ 0x65 │ │ │ │ bl 208efc │ │ │ │ b.n 20a472 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ cmp r0, #1 │ │ │ │ bhi.w 20a472 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #101] @ 0x65 │ │ │ │ bl 208efc │ │ │ │ @@ -210963,67 +210965,67 @@ │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ b.n 20a772 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 4420dc │ │ │ │ + bl 44209c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ cmp r7, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ b.n 20a772 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add.w r7, r4, #260 @ 0x104 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 4420dc │ │ │ │ + bl 44209c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov r3, r2 │ │ │ │ b.n 20a808 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #1 │ │ │ │ bne.w 20a472 │ │ │ │ ldrb.w r2, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r3, [r4, #102] @ 0x66 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ orr.w r3, r2, #24 │ │ │ │ strb.w r3, [r4, #101] @ 0x65 │ │ │ │ bl 208efc │ │ │ │ b.n 20a472 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20a472 │ │ │ │ ldrb.w r3, [r4, #100] @ 0x64 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #548] @ (20ab98 ) │ │ │ │ @@ -211032,15 +211034,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20ab3e │ │ │ │ movs r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r2, [r4, #102] @ 0x66 │ │ │ │ strb.w r3, [r4, #276] @ 0x114 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ cmp r0, #1 │ │ │ │ bls.w 20a472 │ │ │ │ b.n 20a6de │ │ │ │ ldr.w r3, [r4, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20aada │ │ │ │ cmp r5, #0 │ │ │ │ @@ -211082,70 +211084,70 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20a77c │ │ │ │ ldr r0, [pc, #396] @ (20aba8 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20a77c │ │ │ │ ldr r3, [pc, #388] @ (20abac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a70a │ │ │ │ ldr r3, [pc, #364] @ (20aba0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20a70a │ │ │ │ ldr r0, [pc, #364] @ (20abb0 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 20a70a │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ b.n 20a668 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ cmp r5, #16 │ │ │ │ mov r2, r5 │ │ │ │ it cs │ │ │ │ movcs r2, #16 │ │ │ │ cmp r2, r0 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 4420dc │ │ │ │ + bl 44209c │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ ldr.w r5, [r4, #292] @ 0x124 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ subs r5, r5, r2 │ │ │ │ b.n 20a444 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ cmp r5, #16 │ │ │ │ it cs │ │ │ │ movcs r5, #16 │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ b.n 20a558 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ ldrb.w r3, [r4, #110] @ 0x6e │ │ │ │ ldrb.w r2, [r4, #97] @ 0x61 │ │ │ │ cmp r5, r0 │ │ │ │ it cs │ │ │ │ movcs r5, r0 │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ lsls r3, r3, #16 │ │ │ │ @@ -211155,29 +211157,29 @@ │ │ │ │ ite ne │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ b.n 20a5cc │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ cmp r5, r0 │ │ │ │ it cs │ │ │ │ movcs r5, r0 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ b.n 20a9b6 │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ b.n 20a4d6 │ │ │ │ ldr r3, [pc, #132] @ (20ab9c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211187,15 +211189,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20a868 │ │ │ │ ldr r1, [pc, #128] @ (20abb4 ) │ │ │ │ ldr r0, [pc, #132] @ (20abb8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20a868 │ │ │ │ ldr r3, [pc, #92] @ (20ab9c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20a980 │ │ │ │ ldr r3, [pc, #80] @ (20aba0 ) │ │ │ │ @@ -211203,21 +211205,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 20a980 │ │ │ │ ldr r1, [pc, #96] @ (20abbc ) │ │ │ │ ldr r0, [pc, #96] @ (20abc0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20a980 │ │ │ │ ldr r1, [pc, #88] @ (20abc4 ) │ │ │ │ ldr r0, [pc, #92] @ (20abc8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrb.w r1, [r4, #110] @ 0x6e │ │ │ │ ldrb.w r5, [r4, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r4, #97] @ 0x61 │ │ │ │ b.n 20a6d2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ @@ -211232,31 +211234,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #16] @ (20abbc ) │ │ │ │ + ldr r4, [pc, #816] @ (20aedc ) │ │ │ │ movs r7, r4 │ │ │ │ adds r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #48] @ (20abe4 ) │ │ │ │ + ldr r4, [pc, #848] @ (20af04 ) │ │ │ │ movs r7, r4 │ │ │ │ - cbz r4, 20ac1e │ │ │ │ + cbz r4, 20ac10 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [pc, #456] @ (20ad84 ) │ │ │ │ + ldr r3, [pc, #232] @ (20aca4 ) │ │ │ │ movs r7, r4 │ │ │ │ - cbz r2, 20ac1c │ │ │ │ + cbz r2, 20ac0e │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [pc, #288] @ (20ace4 ) │ │ │ │ + ldr r3, [pc, #64] @ (20ac04 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [pc, #864] @ (20af28 ) │ │ │ │ + ldr r3, [pc, #640] @ (20ae48 ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r3, [pc, #232] @ (20acb4 ) │ │ │ │ + ldr r3, [pc, #8] @ (20abd4 ) │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020abcc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -211354,15 +211356,15 @@ │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [pc, #60] @ (20ad14 ) │ │ │ │ lsls r3, r3, #16 │ │ │ │ orr.w r3, r3, r2, lsl #8 │ │ │ │ ldr.w r2, [r4, #140] @ 0x8c │ │ │ │ orrs r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20abee │ │ │ │ cmp r3, #195 @ 0xc3 │ │ │ │ beq.n 20ac72 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -211374,15 +211376,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #560] @ (20af48 ) │ │ │ │ + ldr r2, [pc, #336] @ (20ae68 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ sub sp, #8 │ │ │ │ @@ -211436,27 +211438,27 @@ │ │ │ │ beq.n 20ad50 │ │ │ │ ldr.w r2, [r3, #292] @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 20ad50 │ │ │ │ add.w r4, r3, #152 @ 0x98 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #16 │ │ │ │ it cs │ │ │ │ movcs r2, #16 │ │ │ │ cmp r2, r0 │ │ │ │ ldr.w r1, [r3, #296] @ 0x128 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 4420dc │ │ │ │ + bl 44209c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ bl 209438 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #296] @ 0x128 │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ add r1, r2 │ │ │ │ @@ -211484,15 +211486,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 20ad3e │ │ │ │ ldr.w r1, [r0, #140] @ 0x8c │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (20ae90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20ad3e │ │ │ │ ldr.w r0, [r3, #256] @ 0x100 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 201e30 │ │ │ │ ldr r1, [pc, #64] @ (20ae88 ) │ │ │ │ @@ -211510,29 +211512,29 @@ │ │ │ │ ldrb.w r1, [r3, #96] @ 0x60 │ │ │ │ ldr r0, [pc, #44] @ (20ae94 ) │ │ │ │ lsls r2, r2, #16 │ │ │ │ orr.w r2, r2, ip, lsl #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ orrs r1, r2 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20ad74 │ │ │ │ adds r4, r2, r7 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff93ffff │ │ │ │ subs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #408] @ (20b02c ) │ │ │ │ + ldr r1, [pc, #184] @ (20af4c ) │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [pc, #144] @ (20af28 ) │ │ │ │ + ldr r0, [pc, #944] @ (20b248 ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #352] @ (20b008 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -211545,15 +211547,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #332] @ (20b018 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20afe4 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -211657,31 +211659,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 20aed8 │ │ │ │ ldr r0, [pc, #36] @ (20b024 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20aed8 │ │ │ │ - ldr r4, [r4, #8] │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ movs r3, r6 │ │ │ │ - lsls r0, r7, #21 │ │ │ │ + lsls r0, r0, #21 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r4, #46] @ 0x2e │ │ │ │ + ldrh r6, [r5, #44] @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ adds r2, r0, r1 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - blx r8 │ │ │ │ + blx r1 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #212] @ 20b10c │ │ │ │ sub sp, #20 │ │ │ │ @@ -211691,15 +211693,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (20b118 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #192] @ (20b11c ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20b0ec │ │ │ │ @@ -211711,20 +211713,20 @@ │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ bne.n 20b09c │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ movs r5, #0 │ │ │ │ add.w r7, r4, #152 @ 0x98 │ │ │ │ mov r6, r5 │ │ │ │ - bl 442190 │ │ │ │ + bl 442150 │ │ │ │ cbz r0, 20b0e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ mov r0, r7 │ │ │ │ - bl 442190 │ │ │ │ + bl 442150 │ │ │ │ cbz r0, 20b0d6 │ │ │ │ mov r0, r4 │ │ │ │ bl 209438 │ │ │ │ mov r0, r4 │ │ │ │ bl 20a378 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ @@ -211733,29 +211735,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ - bl 442190 │ │ │ │ + bl 442150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 20b096 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r4, #152 @ 0x98 │ │ │ │ - bl 441f50 │ │ │ │ + bl 441f10 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ b.n 20b096 │ │ │ │ mov r0, r7 │ │ │ │ - bl 441f50 │ │ │ │ + bl 441f10 │ │ │ │ orrs r5, r0 │ │ │ │ b.n 20b096 │ │ │ │ mov r0, r7 │ │ │ │ - bl 441f50 │ │ │ │ + bl 441f10 │ │ │ │ lsrs r6, r0, #24 │ │ │ │ lsls r5, r0, #8 │ │ │ │ b.n 20b088 │ │ │ │ ldr r3, [pc, #48] @ (20b120 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211764,31 +211766,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20b066 │ │ │ │ ldr r0, [pc, #36] @ (20b128 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20b066 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ movs r3, r6 │ │ │ │ - lsls r4, r4, #15 │ │ │ │ + lsls r4, r5, #14 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r3, #32] │ │ │ │ movs r5, r5 │ │ │ │ asrs r2, r5, #26 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, ip │ │ │ │ + mov r8, r5 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r3, [r0, #148] @ 0x94 │ │ │ │ ldr r1, [pc, #176] @ (20b1e4 ) │ │ │ │ add r1, pc │ │ │ │ cbz r3, 20b13c │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ cbz r3, 20b196 │ │ │ │ @@ -211850,29 +211852,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 20b174 │ │ │ │ ldr r1, [pc, #32] @ (20b1f8 ) │ │ │ │ ldr r0, [pc, #36] @ (20b1fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20b174 │ │ │ │ asrs r2, r2, #23 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #992 @ 0x3e0 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ movs r6, r4 │ │ │ │ - add lr, r9 │ │ │ │ + add lr, r2 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r3, [r0, #148] @ 0x94 │ │ │ │ ldr r1, [pc, #172] @ (20b2b4 ) │ │ │ │ add r1, pc │ │ │ │ cbz r3, 20b210 │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ cbz r3, 20b264 │ │ │ │ @@ -211932,30 +211934,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 20b248 │ │ │ │ ldr r1, [pc, #36] @ (20b2c8 ) │ │ │ │ ldr r0, [pc, #36] @ (20b2cc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20b248 │ │ │ │ nop │ │ │ │ asrs r6, r7, #19 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff97ffff │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, ip │ │ │ │ + cmp r2, r5 │ │ │ │ movs r7, r4 │ │ │ │ - add r0, r0 │ │ │ │ + mvns r0, r1 │ │ │ │ movs r7, r4 │ │ │ │ ldr.w r3, [r0, #148] @ 0x94 │ │ │ │ ldr r1, [pc, #176] @ (20b388 ) │ │ │ │ add r1, pc │ │ │ │ cbz r3, 20b2e0 │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ cbz r3, 20b33a │ │ │ │ @@ -212017,29 +212019,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 20b318 │ │ │ │ ldr r1, [pc, #32] @ (20b39c ) │ │ │ │ ldr r0, [pc, #36] @ (20b3a0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20b318 │ │ │ │ asrs r6, r5, #16 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r1 │ │ │ │ + add r4, sl │ │ │ │ movs r7, r4 │ │ │ │ - orrs r2, r5 │ │ │ │ + cmn r2, r6 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020b3a4 : │ │ │ │ ldr r3, [pc, #112] @ (20b418 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 20b3ae │ │ │ │ b.w 2092f8 │ │ │ │ @@ -212070,15 +212072,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #52] @ (20b428 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r2, #288] @ 0x120 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -212091,15 +212093,15 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r0, r4 │ │ │ │ + mvns r0, r5 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020b42c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -212113,17 +212115,17 @@ │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ str r5, [r4, #120] @ 0x78 │ │ │ │ str r5, [r4, #124] @ 0x7c │ │ │ │ strb.w r5, [r4, #138] @ 0x8a │ │ │ │ str.w r5, [r4, #140] @ 0x8c │ │ │ │ str.w r5, [r4, #292] @ 0x124 │ │ │ │ - bl 441df8 │ │ │ │ + bl 441db8 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 441df8 │ │ │ │ + bl 441db8 │ │ │ │ movs r3, #7 │ │ │ │ str.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r5, [r4, #312] @ 0x138 │ │ │ │ strb.w r5, [r4, #284] @ 0x11c │ │ │ │ strb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -212142,30 +212144,30 @@ │ │ │ │ add.w r1, r4, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (20b4d8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #36] @ (20b4dc ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 20b42c │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r7, #36] @ 0x24 │ │ │ │ movs r3, r6 │ │ │ │ - vaddl.u8 q0, d8, d22 │ │ │ │ - vhadd.u32 d0, d10, d22 │ │ │ │ - strh r6, [r4, #62] @ 0x3e │ │ │ │ + vhadd.u16 d16, d0, d22 │ │ │ │ + cdp2 0, 15, cr0, cr2, cr6, {1} │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ movs r5, r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #196] @ (20b5b4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -212179,23 +212181,23 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ add.w r3, r4, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #172] @ (20b5c4 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 20b568 │ │ │ │ cmp r5, #1 │ │ │ │ beq.n 20b544 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -212219,18 +212221,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 20b530 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [r0, #128] @ 0x80 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 20b42c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2092f8 │ │ │ │ @@ -212242,31 +212244,31 @@ │ │ │ │ ldr r3, [pc, #44] @ (20b5d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20b54e │ │ │ │ ldr r0, [pc, #40] @ (20b5d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20b54e │ │ │ │ - str r6, [r2, #36] @ 0x24 │ │ │ │ + str r6, [r3, #32] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r1, r7 │ │ │ │ - cdp2 0, 13, cr0, cr8, cr6, {1} │ │ │ │ - vhadd.u32 d0, d14, d22 │ │ │ │ - strh r0, [r0, #60] @ 0x3c │ │ │ │ + cdp2 0, 10, cr0, cr0, cr6, {1} │ │ │ │ + cdp2 0, 15, cr0, cr6, cr6, {1} │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ movs r5, r5 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r5 │ │ │ │ + tst r0, r6 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020b5d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -212308,15 +212310,15 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 20b6b4 │ │ │ │ ldrb.w r3, [r2, #137] @ 0x89 │ │ │ │ mov r6, r3 │ │ │ │ b.n 20b618 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ ldr r2, [pc, #276] @ (20b760 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 20b618 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ @@ -212334,15 +212336,15 @@ │ │ │ │ strb.w r3, [r2, #100] @ 0x64 │ │ │ │ mov r3, r6 │ │ │ │ b.n 20b618 │ │ │ │ add.w r3, r0, #152 @ 0x98 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 442190 │ │ │ │ + bl 442150 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r1, r3 │ │ │ │ cbz r0, 20b6bc │ │ │ │ mov r0, r2 │ │ │ │ strd r1, r3, [sp, #8] │ │ │ │ @@ -212356,25 +212358,25 @@ │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 20b618 │ │ │ │ ldrb.w r3, [r2, #110] @ 0x6e │ │ │ │ mov r6, r3 │ │ │ │ b.n 20b618 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 441f50 │ │ │ │ + bl 441f10 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r0 │ │ │ │ b.n 20b696 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ ldr.w r0, [r2, #128] @ 0x80 │ │ │ │ strb.w r3, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r3, [pc, #124] @ (20b760 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbnz r1, 20b6fa │ │ │ │ ldrb.w r1, [r2, #100] @ 0x64 │ │ │ │ mov r3, r6 │ │ │ │ @@ -212405,21 +212407,21 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 20b61c │ │ │ │ ldr r0, [pc, #60] @ (20b770 ) │ │ │ │ uxtb r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 20b61c │ │ │ │ ldr r0, [pc, #44] @ (20b774 ) │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r3, [r2, #100] @ 0x64 │ │ │ │ b.n 20b672 │ │ │ │ asrs r6, r2, #4 │ │ │ │ movs r1, r7 │ │ │ │ @@ -212427,17 +212429,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2 │ │ │ │ + lsrs r6, r3 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r5 │ │ │ │ + lsls r2, r6 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #68] @ (20b7cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212449,30 +212451,30 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (20b7d4 ) │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r5, #1088] @ 0x440 │ │ │ │ rsb r2, r3, #32 │ │ │ │ lsr.w r1, r6, r3 │ │ │ │ subs r3, #32 │ │ │ │ lsl.w r2, r4, r2 │ │ │ │ orrs r1, r2 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ orrs r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 20b5d8 │ │ │ │ - ldrsh r6, [r0, r7] │ │ │ │ + ldrsh r6, [r1, r6] │ │ │ │ movs r3, r6 │ │ │ │ - ldc2 0, cr0, [r6], {38} @ 0x26 │ │ │ │ - strh r2, [r0, #40] @ 0x28 │ │ │ │ + mrrc2 0, 2, r0, lr, cr6 │ │ │ │ + strh r2, [r1, #38] @ 0x26 │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0020b7d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -212538,15 +212540,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #152 @ 0x98 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 44219c │ │ │ │ + bl 44215c │ │ │ │ ldrb.w r7, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20bc16 │ │ │ │ mov r0, r5 │ │ │ │ bl 209e14 │ │ │ │ b.n 20b87c │ │ │ │ adds r2, r5, r4 │ │ │ │ @@ -212588,15 +212590,15 @@ │ │ │ │ bpl.n 20b882 │ │ │ │ ldr.w r0, [pc, #1316] @ 20be30 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ cmp r1, #4 │ │ │ │ bne.n 20b836 │ │ │ │ lsls r1, r3, #24 │ │ │ │ itt pl │ │ │ │ movpl r3, #0 │ │ │ │ strpl.w r3, [r5, #148] @ 0x94 │ │ │ │ bmi.n 20b9fa │ │ │ │ @@ -212686,15 +212688,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20b87c │ │ │ │ ldr.w r0, [pc, #1096] @ 20be38 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20b87c │ │ │ │ ldrb.w r3, [r5, #126] @ 0x7e │ │ │ │ movs r1, #1 │ │ │ │ ldrb.w r2, [r5, #113] @ 0x71 │ │ │ │ str.w r1, [r5, #148] @ 0x94 │ │ │ │ lsls r3, r3, #16 │ │ │ │ orr.w r3, r3, r2, lsl #8 │ │ │ │ @@ -212707,15 +212709,15 @@ │ │ │ │ strbne.w r3, [r5, #110] @ 0x6e │ │ │ │ b.n 20b92e │ │ │ │ adds r2, r0, r1 │ │ │ │ ldr.w r0, [pc, #1040] @ 20be3c │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [r2, #112] @ 0x70 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r4, #15 │ │ │ │ bhi.n 20ba5e │ │ │ │ cmp r4, #3 │ │ │ │ bls.w 20b80e │ │ │ │ movs r2, #1 │ │ │ │ lsls r2, r4 │ │ │ │ @@ -212755,15 +212757,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 20b87c │ │ │ │ ldr r0, [pc, #912] @ (20be44 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20b87c │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 20bdc8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ bl 208efc │ │ │ │ @@ -212789,15 +212791,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20b87c │ │ │ │ ldr r0, [pc, #828] @ (20be4c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20b87c │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 20bc84 │ │ │ │ ldrb.w r3, [r5, #101] @ 0x65 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r5, #284] @ 0x11c │ │ │ │ @@ -212825,46 +212827,46 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20bb42 │ │ │ │ ldr r0, [pc, #744] @ (20be54 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20bb42 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 20bd5c │ │ │ │ ldr.w r0, [r5, #128] @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr.w r0, [r5, #132] @ 0x84 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ mov r0, r5 │ │ │ │ bl 20b42c │ │ │ │ b.n 20b87c │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 20bcf0 │ │ │ │ add.w r0, r5, #152 @ 0x98 │ │ │ │ - bl 441df8 │ │ │ │ + bl 441db8 │ │ │ │ b.n 20b87c │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 20bd80 │ │ │ │ ldr r1, [pc, #680] @ (20be58 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r2, [pc, #676] @ (20be5c ) │ │ │ │ add.w r0, r5, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #668] @ (20be60 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ - bl 2f2878 │ │ │ │ + bl 2f9024 │ │ │ │ + bl 2f2838 │ │ │ │ ldrb.w r3, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r3, #25 │ │ │ │ bmi.w 20b87c │ │ │ │ ldrb.w r3, [r5, #101] @ 0x65 │ │ │ │ mov r0, r5 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ @@ -212881,15 +212883,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20b87c │ │ │ │ ldr r0, [pc, #604] @ (20be68 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20b87c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 209588 │ │ │ │ b.n 20b8a8 │ │ │ │ ldr r3, [pc, #584] @ (20be6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -212900,15 +212902,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20b840 │ │ │ │ ldr r0, [pc, #564] @ (20be70 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20b840 │ │ │ │ bl 209e14 │ │ │ │ b.n 20b87c │ │ │ │ ldr r3, [pc, #552] @ (20be74 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 20bc5e │ │ │ │ @@ -212926,170 +212928,170 @@ │ │ │ │ ldr r3, [pc, #440] @ (20be28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20bb42 │ │ │ │ ldr r0, [pc, #512] @ (20be7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20bb42 │ │ │ │ ldr r3, [pc, #504] @ (20be80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bb1e │ │ │ │ ldr r3, [pc, #404] @ (20be28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20bb1e │ │ │ │ ldr r0, [pc, #484] @ (20be84 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20bb1e │ │ │ │ ldr r3, [pc, #476] @ (20be88 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20ba8c │ │ │ │ ldr r3, [pc, #368] @ (20be28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20ba8c │ │ │ │ ldr r0, [pc, #456] @ (20be8c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20ba8c │ │ │ │ ldr r3, [pc, #448] @ (20be90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bad8 │ │ │ │ ldr r3, [pc, #332] @ (20be28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 20bad8 │ │ │ │ ldr r0, [pc, #428] @ (20be94 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20bad8 │ │ │ │ ldr r3, [pc, #420] @ (20be98 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bb9e │ │ │ │ ldr r3, [pc, #296] @ (20be28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 20bb9e │ │ │ │ ldr r0, [pc, #400] @ (20be9c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20bb9e │ │ │ │ ldr r3, [pc, #392] @ (20bea0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20ba7e │ │ │ │ ldr r3, [pc, #260] @ (20be28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20ba7e │ │ │ │ ldr r0, [pc, #372] @ (20bea4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20ba7e │ │ │ │ ldr r3, [pc, #364] @ (20bea8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bae6 │ │ │ │ ldr r3, [pc, #224] @ (20be28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20bae6 │ │ │ │ ldr r0, [pc, #344] @ (20beac ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20bae6 │ │ │ │ ldr r3, [pc, #336] @ (20beb0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bb7c │ │ │ │ ldr r3, [pc, #188] @ (20be28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 20bb7c │ │ │ │ ldr r0, [pc, #316] @ (20beb4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20bb7c │ │ │ │ ldr r3, [pc, #308] @ (20beb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bbae │ │ │ │ ldr r3, [pc, #152] @ (20be28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20bbae │ │ │ │ ldr r0, [pc, #288] @ (20bebc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20bbae │ │ │ │ ldr r3, [pc, #280] @ (20bec0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20ba70 │ │ │ │ ldr r3, [pc, #116] @ (20be28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 20ba70 │ │ │ │ ldr r0, [pc, #260] @ (20bec4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20ba70 │ │ │ │ ldr r3, [pc, #252] @ (20bec8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20bac4 │ │ │ │ ldr r3, [pc, #80] @ (20be28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20bac4 │ │ │ │ ldr r0, [pc, #232] @ (20becc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20bac4 │ │ │ │ ldr r0, [pc, #224] @ (20bed0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r1, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20bc62 │ │ │ │ b.n 20bb42 │ │ │ │ ldr r3, [pc, #204] @ (20bed4 ) │ │ │ │ movs r0, #0 │ │ │ │ @@ -213106,98 +213108,98 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - muls r6, r0 │ │ │ │ + orrs r6, r1 │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - tst r2, r5 │ │ │ │ + rors r2, r6 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + subs r6, #10 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #234 @ 0xea │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #188 @ 0xbc │ │ │ │ + subs r7, #132 @ 0x84 │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #254 @ 0xfe │ │ │ │ + subs r6, #198 @ 0xc6 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r3, r6] │ │ │ │ + ldrh r2, [r4, r5] │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xf2320025 │ │ │ │ - ldrb r0, [r2, #31] │ │ │ │ + @ instruction: 0xf1fa0025 │ │ │ │ + ldrb r0, [r3, #30] │ │ │ │ movs r4, r5 │ │ │ │ cmp r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #186 @ 0xba │ │ │ │ + subs r4, #130 @ 0x82 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #96 @ 0x60 │ │ │ │ + subs r4, #40 @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #136 @ 0x88 │ │ │ │ + subs r5, #80 @ 0x50 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #148 @ 0x94 │ │ │ │ + subs r5, #92 @ 0x5c │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #56 @ 0x38 │ │ │ │ + subs r6, #0 │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #196 @ 0xc4 │ │ │ │ + subs r6, #140 @ 0x8c │ │ │ │ movs r7, r4 │ │ │ │ adds r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #228 @ 0xe4 │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ movs r7, r4 │ │ │ │ cmp r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #4 │ │ │ │ + subs r5, #204 @ 0xcc │ │ │ │ movs r7, r4 │ │ │ │ adds r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #48 @ 0x30 │ │ │ │ + subs r3, #248 @ 0xf8 │ │ │ │ movs r7, r4 │ │ │ │ cmp r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #168 @ 0xa8 │ │ │ │ + subs r3, #112 @ 0x70 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #180 @ 0xb4 │ │ │ │ + subs r3, #124 @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ cmp r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #172 @ 0xac │ │ │ │ + subs r5, #116 @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #0 │ │ │ │ + subs r5, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #204 @ 0xcc │ │ │ │ + subs r3, #148 @ 0x94 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r0, r5] │ │ │ │ + ldr r4, [r1, r4] │ │ │ │ movs r3, r6 │ │ │ │ - adds r7, #52 @ 0x34 │ │ │ │ + adds r6, #252 @ 0xfc │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -213210,34 +213212,34 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w r0, r0, #1096 @ 0x448 │ │ │ │ ldrd r6, r7, [sp, #32] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r1, [r5, #1088] @ 0x440 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ rsb lr, r1, #32 │ │ │ │ lsr.w ip, r8, r1 │ │ │ │ subs r1, #32 │ │ │ │ lsl.w lr, r4, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsr.w r1, r4, r1 │ │ │ │ orr.w r1, ip, r1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 20b7d8 │ │ │ │ nop │ │ │ │ - ldr r2, [r3, r1] │ │ │ │ + ldr r2, [r4, r0] │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf52e0026 │ │ │ │ + @ instruction: 0xf4f60026 │ │ │ │ │ │ │ │ 0020bf4c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -213246,21 +213248,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #28 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - ldr r6, [r2, r1] │ │ │ │ + ldr r6, [r3, r0] │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, #38 @ 0x26 │ │ │ │ + subs r5, #238 @ 0xee │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (20bf80 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ rsbs r0, sl, #55 @ 0x37 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #256] @ (20c098 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -213269,25 +213271,25 @@ │ │ │ │ ldr r1, [pc, #256] @ (20c0a0 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #244] @ (20c0a4 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #244] @ (20c0a8 ) │ │ │ │ add.w r3, r4, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20c072 │ │ │ │ cmp r0, #8 │ │ │ │ bhi.n 20c084 │ │ │ │ mov.w sl, #28 │ │ │ │ @@ -213357,32 +213359,32 @@ │ │ │ │ ldr r0, [pc, #52] @ (20c0bc ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #6 │ │ │ │ + subs r5, #206 @ 0xce │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r5, r0] │ │ │ │ + ldrsb r4, [r6, r7] │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, #28 │ │ │ │ + subs r5, #228 @ 0xe4 │ │ │ │ movs r7, r4 │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + str r6, [sp, #960] @ 0x3c0 │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #240] @ 0xf0 │ │ │ │ + str r7, [sp, #16] │ │ │ │ movs r6, r4 │ │ │ │ lsls r5, r2, #10 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r6, #55 @ 0x37 │ │ │ │ - subs r5, #186 @ 0xba │ │ │ │ + subs r5, #130 @ 0x82 │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #82 @ 0x52 │ │ │ │ + subs r5, #26 │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #84 @ 0x54 │ │ │ │ + subs r5, #28 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 20c110 │ │ │ │ sub sp, #20 │ │ │ │ @@ -213390,34 +213392,34 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (20c118 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #44] @ (20c11c ) │ │ │ │ ldr r1, [pc, #48] @ (20c120 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r1, [pc, #36] @ (20c124 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ + b.w 2f4124 │ │ │ │ nop │ │ │ │ - ldrsb r2, [r6, r3] │ │ │ │ + ldrsb r2, [r7, r2] │ │ │ │ movs r3, r6 │ │ │ │ - ldc 0, cr0, [r4, #-148] @ 0xffffff6c │ │ │ │ - mov sl, fp │ │ │ │ + ldcl 0, cr0, [ip], {37} @ 0x25 │ │ │ │ + mov sl, r4 │ │ │ │ movs r0, r5 │ │ │ │ mrc2 15, 4, pc, cr1, cr15, {7} │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 20c0bc │ │ │ │ movs r0, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ @@ -213465,15 +213467,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (20c1e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20c158 │ │ │ │ ldr r0, [pc, #76] @ (20c1ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ b.n 20c158 │ │ │ │ ldr r3, [pc, #68] @ (20c1f0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20c176 │ │ │ │ @@ -213481,15 +213483,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 20c176 │ │ │ │ ldr r0, [pc, #52] @ (20c1f4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r3, [pc, #44] @ (20c1f8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #44] @ (20c1fc ) │ │ │ │ ldr r0, [pc, #48] @ (20c200 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ @@ -213499,25 +213501,25 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ movs r7, r4 │ │ │ │ movs r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #98 @ 0x62 │ │ │ │ + subs r4, #42 @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + strb r4, [r0, r7] │ │ │ │ movs r3, r6 │ │ │ │ - subs r3, #210 @ 0xd2 │ │ │ │ + subs r3, #154 @ 0x9a │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #62 @ 0x3e │ │ │ │ + subs r4, #6 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #84] @ (20c26c ) │ │ │ │ @@ -213544,15 +213546,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 20c226 │ │ │ │ ldr r0, [pc, #52] @ (20c27c ) │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ b.n 20c226 │ │ │ │ ldr r3, [pc, #36] @ (20c280 ) │ │ │ │ movs r2, #131 @ 0x83 │ │ │ │ ldr r1, [pc, #36] @ (20c284 ) │ │ │ │ ldr r0, [pc, #40] @ (20c288 ) │ │ │ │ @@ -213565,21 +213567,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #78 @ 0x4e │ │ │ │ + subs r4, #22 │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r5, r5] │ │ │ │ + strb r4, [r6, r4] │ │ │ │ movs r3, r6 │ │ │ │ - subs r3, #66 @ 0x42 │ │ │ │ + subs r3, #10 │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #174 @ 0xae │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #144] @ (20c32c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -213604,18 +213606,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [r3, #4] │ │ │ │ orr.w r2, r2, #16 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [r3, #24] │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #24] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 20c2b8 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ @@ -213630,15 +213632,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 20c2ae │ │ │ │ ldr r0, [pc, #48] @ (20c33c ) │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 20c2ae │ │ │ │ ldr r3, [pc, #36] @ (20c340 ) │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ ldr r1, [pc, #36] @ (20c344 ) │ │ │ │ ldr r0, [pc, #40] @ (20c348 ) │ │ │ │ add r3, pc │ │ │ │ @@ -213650,21 +213652,21 @@ │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #192 @ 0xc0 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r5, r2] │ │ │ │ + strb r4, [r6, r1] │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #74 @ 0x4a │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #238 @ 0xee │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (20c408 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213672,15 +213674,15 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #168] @ (20c410 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20c3f4 │ │ │ │ ldr.w r2, [r0, #920] @ 0x398 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -213725,21 +213727,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (20c414 ) │ │ │ │ add.w r3, r5, #140 @ 0x8c │ │ │ │ mov r1, r4 │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #62 @ 0x3e │ │ │ │ + subs r2, #6 │ │ │ │ movs r7, r4 │ │ │ │ - strb r4, [r4, r1] │ │ │ │ + strb r4, [r5, r0] │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, #84 @ 0x54 │ │ │ │ + subs r2, #28 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #236 @ 0xec │ │ │ │ + subs r2, #180 @ 0xb4 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #552] @ (20c654 ) │ │ │ │ @@ -213784,15 +213786,15 @@ │ │ │ │ bpl.n 20c44e │ │ │ │ ldr r0, [pc, #480] @ (20c664 ) │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ b.n 20c44e │ │ │ │ ldr r3, [pc, #444] @ (20c658 ) │ │ │ │ ldr.w r1, [r0, #940] @ 0x3ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -213809,15 +213811,15 @@ │ │ │ │ bpl.n 20c44e │ │ │ │ ldr r0, [pc, #428] @ (20c668 ) │ │ │ │ movs r2, #4 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r1, [r4, #940] @ 0x3ac │ │ │ │ b.n 20c44e │ │ │ │ subs.w r0, r3, #16 │ │ │ │ sbc.w ip, ip, ip │ │ │ │ lsrs r0, r0, #4 │ │ │ │ orr.w r5, r0, ip, lsl #28 │ │ │ │ adds r0, r5, #1 │ │ │ │ @@ -213871,15 +213873,15 @@ │ │ │ │ bpl.w 20c44e │ │ │ │ ldr r0, [pc, #276] @ (20c66c ) │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r1, [r4, #936] @ 0x3a8 │ │ │ │ b.n 20c44e │ │ │ │ movs r1, #28 │ │ │ │ mul.w r0, r1, r5 │ │ │ │ ldr r1, [pc, #228] @ (20c658 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -213901,15 +213903,15 @@ │ │ │ │ bpl.w 20c450 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #196] @ (20c670 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add r3, r6 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 20c450 │ │ │ │ ldr r1, [pc, #156] @ (20c65c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -213922,15 +213924,15 @@ │ │ │ │ bpl.n 20c520 │ │ │ │ ldr r0, [pc, #160] @ (20c674 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ mov r0, r4 │ │ │ │ b.n 20c450 │ │ │ │ ldr r0, [pc, #112] @ (20c658 ) │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ movs r4, #28 │ │ │ │ ldr r0, [r2, r0] │ │ │ │ mla r1, r4, r5, r1 │ │ │ │ @@ -213950,15 +213952,15 @@ │ │ │ │ bpl.n 20c520 │ │ │ │ ldr r0, [pc, #100] @ (20c678 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ mov r0, r4 │ │ │ │ b.n 20c450 │ │ │ │ ldr r1, [pc, #52] @ (20c65c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 20c52e │ │ │ │ @@ -213970,38 +213972,38 @@ │ │ │ │ ldr r0, [pc, #60] @ (20c67c ) │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20c52e │ │ │ │ nop │ │ │ │ lsls r4, r2, #11 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #112 @ 0x70 │ │ │ │ + subs r2, #56 @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #54 @ 0x36 │ │ │ │ + subs r1, #254 @ 0xfe │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #156 @ 0x9c │ │ │ │ + subs r1, #100 @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #78 @ 0x4e │ │ │ │ + subs r1, #22 │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + subs r0, #234 @ 0xea │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, #228 @ 0xe4 │ │ │ │ + subs r0, #172 @ 0xac │ │ │ │ movs r7, r4 │ │ │ │ - subs r0, #182 @ 0xb6 │ │ │ │ + subs r0, #126 @ 0x7e │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #748] @ (20c97c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -214047,22 +214049,22 @@ │ │ │ │ movs r2, #8 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #40] @ 0x28 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ uxth r4, r1 │ │ │ │ str.w r4, [r5, #940] @ 0x3ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 20c854 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r5, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20c6c0 │ │ │ │ movs r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ @@ -214178,15 +214180,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (20c984 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20c8b8 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [pc, #296] @ (20c994 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20c71a │ │ │ │ ldr r3, [pc, #272] @ (20c988 ) │ │ │ │ @@ -214194,15 +214196,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20c71a │ │ │ │ ldr r0, [pc, #276] @ (20c998 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20c71a │ │ │ │ ldr r3, [pc, #240] @ (20c984 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20c6c0 │ │ │ │ ldr r3, [pc, #232] @ (20c988 ) │ │ │ │ @@ -214224,18 +214226,18 @@ │ │ │ │ bpl.n 20c85e │ │ │ │ ldr r0, [pc, #220] @ (20c9a0 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20c86a │ │ │ │ b.n 20c71a │ │ │ │ bl 20c204 │ │ │ │ @@ -214255,15 +214257,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 20c846 │ │ │ │ ldr r0, [pc, #144] @ (20c9a4 ) │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 20c846 │ │ │ │ ldr r3, [pc, #92] @ (20c984 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20c794 │ │ │ │ @@ -214274,15 +214276,15 @@ │ │ │ │ bpl.w 20c794 │ │ │ │ ldr r0, [pc, #104] @ (20c9a8 ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 20c794 │ │ │ │ ldr r3, [pc, #48] @ (20c984 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20c7fa │ │ │ │ @@ -214293,81 +214295,81 @@ │ │ │ │ bpl.w 20c7fa │ │ │ │ ldr r0, [pc, #64] @ (20c9ac ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 20c7fa │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #58 @ 0x3a │ │ │ │ + subs r0, #2 │ │ │ │ movs r7, r4 │ │ │ │ - adds r7, #62 @ 0x3e │ │ │ │ + adds r7, #6 │ │ │ │ movs r7, r4 │ │ │ │ subs r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r6, #156 @ 0x9c │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #122 @ 0x7a │ │ │ │ + adds r6, #66 @ 0x42 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #96 @ 0x60 │ │ │ │ + adds r6, #40 @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, #20 │ │ │ │ + adds r5, #220 @ 0xdc │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #232 @ 0xe8 │ │ │ │ + adds r5, #176 @ 0xb0 │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #188 @ 0xbc │ │ │ │ + adds r5, #132 @ 0x84 │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (20c9b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ @ instruction: 0xe8060037 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #56] @ 20ca08 │ │ │ │ ldr r2, [pc, #56] @ (20ca0c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (20ca10 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #44] @ (20ca14 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 2f54d4 │ │ │ │ + bl 2f5494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (20ca18 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (20ca1c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f4164 │ │ │ │ - ldr r6, [pc, #600] @ (20cc64 ) │ │ │ │ + b.w 2f4124 │ │ │ │ + ldr r6, [pc, #376] @ (20cb84 ) │ │ │ │ movs r3, r6 │ │ │ │ - b.n 20c248 │ │ │ │ + b.n 20d1d8 │ │ │ │ movs r5, r4 │ │ │ │ - subs r5, #226 @ 0xe2 │ │ │ │ + subs r5, #170 @ 0xaa │ │ │ │ movs r0, r5 │ │ │ │ lsls r1, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ b.n 20c9a0 │ │ │ │ movs r7, r6 │ │ │ │ ldmia r6, {r1, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ @@ -214420,26 +214422,26 @@ │ │ │ │ bpl.n 20ca6c │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #32] @ (20cac8 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 20ca6c │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r4], #224 @ 0xe0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #250 @ 0xfa │ │ │ │ + adds r4, #194 @ 0xc2 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -214536,20 +214538,20 @@ │ │ │ │ ldr r4, [r3, #0] │ │ │ │ ands.w r4, r4, #32768 @ 0x8000 │ │ │ │ beq.n 20cb20 │ │ │ │ ldr r0, [pc, #144] @ (20cc64 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20cb3a │ │ │ │ add r6, r3 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #776] @ 0x308 │ │ │ │ ldr r3, [pc, #100] @ (20cc58 ) │ │ │ │ ldr.w r1, [r6, #784] @ 0x310 │ │ │ │ bic.w r1, r1, #2147483648 @ 0x80000000 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ mov r4, r1 │ │ │ │ @@ -214582,28 +214584,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 20cb20 │ │ │ │ ldr r0, [pc, #36] @ (20cc6c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20cb20 │ │ │ │ ldc2 0, cr0, [r0], {56} @ 0x38 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #0 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #200 @ 0xc8 │ │ │ │ + adds r3, #144 @ 0x90 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r5, r4, [r0, #168] @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -214639,40 +214641,40 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ add r5, r4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f673c │ │ │ │ + b.w 2f66fc │ │ │ │ ldr r3, [pc, #44] @ (20cd18 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20cc9c │ │ │ │ ldr r3, [pc, #36] @ (20cd1c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20cc9c │ │ │ │ adds r3, r5, r4 │ │ │ │ ldr r0, [pc, #28] @ (20cd20 ) │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r1, [r3, #768] @ 0x300 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20cc9c │ │ │ │ nop │ │ │ │ @ instruction: 0xfa7c0038 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #66 @ 0x42 │ │ │ │ + adds r3, #10 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #336] @ (20ce88 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -214692,24 +214694,24 @@ │ │ │ │ ldr.w fp, [pc, #324] @ 20ce9c │ │ │ │ ldr r5, [r6, r5] │ │ │ │ movs r7, #0 │ │ │ │ add fp, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #308] @ (20cea0 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [pc, #308] @ (20cea4 ) │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #296] @ (20cea8 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r6, r9, #760 @ 0x2f8 │ │ │ │ add r3, pc │ │ │ │ add r4, sp, #32 │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -214809,35 +214811,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #192] @ (20cf4c ) │ │ │ │ + ldr r2, [pc, #992] @ (20d26c ) │ │ │ │ movs r3, r6 │ │ │ │ ldrsh.w r0, [ip, #56] @ 0x38 │ │ │ │ - adds r3, #40 @ 0x28 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #58 @ 0x3a │ │ │ │ + adds r3, #2 │ │ │ │ movs r7, r4 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - ldrh r0, [r6, #10] │ │ │ │ + ldrh r0, [r7, #8] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r0, #12] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ movs r6, r4 │ │ │ │ b.n 20c710 │ │ │ │ movs r7, r6 │ │ │ │ b.n 20c700 │ │ │ │ movs r7, r6 │ │ │ │ - adds r3, #4 │ │ │ │ + adds r2, #204 @ 0xcc │ │ │ │ movs r7, r4 │ │ │ │ - adds r2, #246 @ 0xf6 │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ movs r7, r4 │ │ │ │ strh.w r0, [r6, #56] @ 0x38 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (20cf70 ) │ │ │ │ @@ -214847,15 +214849,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (20cf78 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r6, r5 │ │ │ │ b.n 20cefe │ │ │ │ adds r5, #1 │ │ │ │ @@ -214894,19 +214896,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #600] @ (20d1cc ) │ │ │ │ + ldr r1, [pc, #376] @ (20d0ec ) │ │ │ │ movs r3, r6 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r1, #98 @ 0x62 │ │ │ │ movs r7, r4 │ │ │ │ - adds r1, #174 @ 0xae │ │ │ │ + adds r1, #118 @ 0x76 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r8, [pc, #1144] @ 20d408 │ │ │ │ mov r6, r0 │ │ │ │ @@ -214946,15 +214948,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20cfd6 │ │ │ │ mov fp, r8 │ │ │ │ mov r6, r4 │ │ │ │ mov r8, sl │ │ │ │ b.n 20d05c │ │ │ │ ldr.w r0, [r6, #792] @ 0x318 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr.w r3, [r6, #812] @ 0x32c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20d28c │ │ │ │ ldr.w r0, [r6, #796] @ 0x31c │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ mov.w r2, #65024 @ 0xfe00 │ │ │ │ movt r2, #65535 @ 0xffff │ │ │ │ @@ -215011,15 +215013,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 20d04a │ │ │ │ ldr r0, [pc, #856] @ (20d418 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20d04a │ │ │ │ lsls r7, r5, #5 │ │ │ │ adds r1, r4, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr.w r0, [r1, #764] @ 0x2fc │ │ │ │ bl 1e2b68 │ │ │ │ ldr.w r3, [r6, #172] @ 0xac │ │ │ │ @@ -215082,15 +215084,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20cfd6 │ │ │ │ ldr r0, [pc, #652] @ (20d420 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ lsls r7, r5, #5 │ │ │ │ mov.w r3, #65024 @ 0xfe00 │ │ │ │ movt r3, #32767 @ 0x7fff │ │ │ │ adds r5, r4, r7 │ │ │ │ and.w r3, r9, r3 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r0, [r5, #764] @ 0x2fc │ │ │ │ @@ -215120,15 +215122,15 @@ │ │ │ │ str.w r6, [r7, #780] @ 0x30c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 1e2b90 │ │ │ │ adds r5, r4, r7 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ mov.w r2, #65024 @ 0xfe00 │ │ │ │ movt r2, #32767 @ 0x7fff │ │ │ │ movs r3, #0 │ │ │ │ and.w r2, r9, r2 │ │ │ │ ldr.w r0, [r5, #764] @ 0x2fc │ │ │ │ str.w r3, [r5, #788] @ 0x314 │ │ │ │ str.w r2, [r5, #784] @ 0x310 │ │ │ │ @@ -215231,15 +215233,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 20d158 │ │ │ │ b.n 20d176 │ │ │ │ ldr r0, [pc, #204] @ (20d428 ) │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #4 │ │ │ │ bhi.w 20d4e2 │ │ │ │ add r3, pc, #8 @ (adr r3, 20d37c ) │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -215278,15 +215280,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 20d04a │ │ │ │ ldr r0, [pc, #84] @ (20d438 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20d04a │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20d4be │ │ │ │ adds r3, r4, r7 │ │ │ │ ldr.w r0, [r3, #764] @ 0x2fc │ │ │ │ bl 1e290c │ │ │ │ b.n 20d1fa │ │ │ │ @@ -215296,31 +215298,31 @@ │ │ │ │ @ instruction: 0xf76c0038 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #124 @ 0x7c │ │ │ │ + adds r1, #68 @ 0x44 │ │ │ │ movs r7, r4 │ │ │ │ movs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #140 @ 0x8c │ │ │ │ + cmp r7, #84 @ 0x54 │ │ │ │ movs r7, r4 │ │ │ │ cmp r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #72 @ 0x48 │ │ │ │ + cmp r5, #16 │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #230 @ 0xe6 │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ movs r7, r4 │ │ │ │ asrs r4, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #2 │ │ │ │ + cmp r5, #202 @ 0xca │ │ │ │ movs r7, r4 │ │ │ │ ldr r3, [pc, #220] @ (20d51c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20d324 │ │ │ │ ldr r3, [pc, #212] @ (20d520 ) │ │ │ │ @@ -215329,15 +215331,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 20d324 │ │ │ │ ldr r0, [pc, #200] @ (20d524 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20d324 │ │ │ │ ldr r3, [pc, #176] @ (20d51c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20d11c │ │ │ │ ldr r3, [pc, #168] @ (20d520 ) │ │ │ │ @@ -215346,15 +215348,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 20d11c │ │ │ │ ldr r0, [pc, #160] @ (20d528 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 20d11c │ │ │ │ ldr r3, [pc, #148] @ (20d52c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20d2d6 │ │ │ │ @@ -215362,30 +215364,30 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 20d2d6 │ │ │ │ ldr r0, [pc, #124] @ (20d530 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20d2d6 │ │ │ │ ldr r3, [pc, #116] @ (20d534 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20d3f2 │ │ │ │ ldr r3, [pc, #84] @ (20d520 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20d3f2 │ │ │ │ ldr r0, [pc, #96] @ (20d538 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 20d3f2 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20cfd6 │ │ │ │ ldr r3, [pc, #76] @ (20d53c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -215398,35 +215400,35 @@ │ │ │ │ bpl.w 20cfd6 │ │ │ │ ldr r0, [pc, #52] @ (20d540 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ asrs r4, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #120 @ 0x78 │ │ │ │ + cmp r4, #64 @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, #76 @ 0x4c │ │ │ │ + cmp r4, #20 │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #162 @ 0xa2 │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ movs r7, r4 │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #198 @ 0xc6 │ │ │ │ + cmp r4, #142 @ 0x8e │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #190 @ 0xbe │ │ │ │ + cmp r5, #134 @ 0x86 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020d544 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -215491,15 +215493,15 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r7, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xf19c0038 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf1380038 │ │ │ │ - cmp r5, #78 @ 0x4e │ │ │ │ + cmp r5, #22 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -215671,23 +215673,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 4426b4 │ │ │ │ + b.w 442674 │ │ │ │ vshr.s32 d0, d24, #32 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7 │ │ │ │ + lsls r0, r0 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #34 @ 0x22 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020d80c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3784] @ 0xec8 │ │ │ │ @@ -215711,23 +215713,23 @@ │ │ │ │ blx 182f7c │ │ │ │ ldr r0, [pc, #928] @ (20dbec ) │ │ │ │ add sl, pc │ │ │ │ ldr.w r9, [pc, #928] @ 20dbf0 │ │ │ │ add r0, pc │ │ │ │ blx 181b90 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r2, [pc, #916] @ (20dbf4 ) │ │ │ │ ldr r1, [pc, #920] @ (20dbf8 ) │ │ │ │ add.w ip, sl, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add r9, pc │ │ │ │ mov fp, r0 │ │ │ │ bl 1891fc │ │ │ │ cmp r0, #26 │ │ │ │ beq.w 20da76 │ │ │ │ bl 1891fc │ │ │ │ cbz r0, 20d8cc │ │ │ │ @@ -215737,15 +215739,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #884] @ (20dc04 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 20da68 │ │ │ │ ldr r2, [pc, #864] @ (20dc08 ) │ │ │ │ ldr r3, [pc, #828] @ (20dbe4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -215760,27 +215762,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w sl, [pc, #828] @ 20dc0c │ │ │ │ mov r0, fp │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20d886 │ │ │ │ ldr r3, [pc, #816] @ (20dc10 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [pc, #816] @ (20dc14 ) │ │ │ │ mov r0, fp │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #188 @ 0xbc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #512] @ 0x200 │ │ │ │ ldrd r0, r1, [r3, #16] │ │ │ │ adds.w r2, r0, #134217728 @ 0x8000000 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ bl 20d608 │ │ │ │ mov r2, r0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -215902,25 +215904,25 @@ │ │ │ │ mov r4, r5 │ │ │ │ blx 181354 │ │ │ │ b.n 20d8a4 │ │ │ │ ldr r1, [pc, #420] @ (20dc1c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 20d880 │ │ │ │ ldr r2, [pc, #404] @ (20dc20 ) │ │ │ │ add.w r3, sl, #48 @ 0x30 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #109 @ 0x6d │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov.w r2, #9437184 @ 0x900000 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r0, #8388608 @ 0x800000 │ │ │ │ movs r1, #0 │ │ │ │ bl 20d608 │ │ │ │ mov r2, r0 │ │ │ │ @@ -215989,15 +215991,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #208] @ (20dc2c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 20d8a4 │ │ │ │ b.n 20da68 │ │ │ │ subs r1, r0, r5 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ sbc.w ip, r9, r6 │ │ │ │ str.w ip, [sp, #116] @ 0x74 │ │ │ │ @@ -216015,15 +216017,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #156] @ (20dc38 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 20d8a4 │ │ │ │ b.n 20da68 │ │ │ │ mov r1, r0 │ │ │ │ mov ip, r5 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ @@ -216034,67 +216036,67 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #124] @ (20dc44 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 20d8a4 │ │ │ │ b.n 20da68 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ mrc 0, 6, r0, cr10, cr8, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r2 │ │ │ │ + ands r2, r3 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ movs r1, r5 │ │ │ │ mrc 0, 4, r0, cr2, cr8, {1} │ │ │ │ - bpl.n 20dcb8 │ │ │ │ + bpl.n 20dc48 │ │ │ │ movs r5, r4 │ │ │ │ - bge.n 20dbe4 │ │ │ │ + bge.n 20db74 │ │ │ │ movs r5, r4 │ │ │ │ - ands r4, r1 │ │ │ │ + subs r7, #212 @ 0xd4 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r3, #10 │ │ │ │ + cmp r2, #210 @ 0xd2 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r2, #174 @ 0xae │ │ │ │ + cmp r2, #118 @ 0x76 │ │ │ │ movs r7, r4 │ │ │ │ mrc 0, 2, r0, cr12, cr8, {1} │ │ │ │ - cmp r2, #234 @ 0xea │ │ │ │ + cmp r2, #178 @ 0xb2 │ │ │ │ movs r7, r4 │ │ │ │ - subs r7, #182 @ 0xb6 │ │ │ │ + subs r7, #126 @ 0x7e │ │ │ │ movs r3, r6 │ │ │ │ - cmp r2, #226 @ 0xe2 │ │ │ │ + cmp r2, #170 @ 0xaa │ │ │ │ movs r7, r4 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6} │ │ │ │ + ldmia r2!, {r1, r5} │ │ │ │ movs r6, r4 │ │ │ │ - cmp r0, #242 @ 0xf2 │ │ │ │ + cmp r0, #186 @ 0xba │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #64 @ 0x40 │ │ │ │ + subs r5, #8 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, #174 @ 0xae │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #226 @ 0xe2 │ │ │ │ + movs r7, #170 @ 0xaa │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #0 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, #70 @ 0x46 │ │ │ │ + cmp r0, #14 │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #162 @ 0xa2 │ │ │ │ + movs r7, #106 @ 0x6a │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, #214 @ 0xd6 │ │ │ │ + subs r4, #158 @ 0x9e │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #52 @ 0x34 │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #120 @ 0x78 │ │ │ │ + movs r7, #64 @ 0x40 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020dc48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -216110,15 +216112,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #28] │ │ │ │ mov.w ip, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -216141,32 +216143,32 @@ │ │ │ │ mov r0, r3 │ │ │ │ blx 183120 │ │ │ │ ldr r1, [pc, #200] @ (20dd90 ) │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, sp, #24 │ │ │ │ blx 183310 │ │ │ │ ldr r1, [pc, #176] @ (20dd94 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ blx 183120 │ │ │ │ ldr r1, [pc, #168] @ (20dd98 ) │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ee3ec │ │ │ │ + bl 3ee3ac │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #140] @ (20dd9c ) │ │ │ │ ldr r3, [pc, #120] @ (20dd88 ) │ │ │ │ add r2, pc │ │ │ │ @@ -216184,15 +216186,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ cbz r4, 20dd42 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ee3ec │ │ │ │ + bl 3ee3ac │ │ │ │ movs r0, #0 │ │ │ │ blx 181788 │ │ │ │ movs r0, #0 │ │ │ │ blx 181788 │ │ │ │ b.n 20dd0c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (20dda0 ) │ │ │ │ @@ -216214,50 +216216,50 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ blx 1814a0 │ │ │ │ @ instruction: 0xeaa20038 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #226 @ 0xe2 │ │ │ │ + movs r7, #170 @ 0xaa │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #184 @ 0xb8 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ movs r7, r4 │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + movs r7, #130 @ 0x82 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ + cmp r5, #246 @ 0xf6 │ │ │ │ movs r7, r4 │ │ │ │ ldrd r0, r0, [r4, #224]! @ 0xe0 │ │ │ │ - subs r3, #62 @ 0x3e │ │ │ │ + subs r3, #6 │ │ │ │ movs r3, r6 │ │ │ │ - movs r7, #16 │ │ │ │ + movs r6, #216 @ 0xd8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r5, #224 @ 0xe0 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #42 @ 0x2a │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #240 @ 0xf0 │ │ │ │ + movs r6, #184 @ 0xb8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r5, #202 @ 0xca │ │ │ │ + movs r5, #146 @ 0x92 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020ddb8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #20] @ (20dddc ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - movs r6, #220 @ 0xdc │ │ │ │ + movs r6, #164 @ 0xa4 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020dde0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216266,28 +216268,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (20de20 ) │ │ │ │ movs r2, #26 │ │ │ │ ldr r1, [pc, #40] @ (20de24 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r6, #170 @ 0xaa │ │ │ │ + movs r6, #114 @ 0x72 │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #28 │ │ │ │ + subs r2, #228 @ 0xe4 │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r6, #146 @ 0x92 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020de28 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -216318,28 +216320,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (20de84 ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #40] @ (20de88 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r6, #178 @ 0xb2 │ │ │ │ + movs r6, #122 @ 0x7a │ │ │ │ movs r7, r4 │ │ │ │ - subs r3, #0 │ │ │ │ + subs r2, #200 @ 0xc8 │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #146 @ 0x92 │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020de8c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216349,29 +216351,29 @@ │ │ │ │ movs r2, #7 │ │ │ │ ldr r3, [pc, #40] @ (20ded0 ) │ │ │ │ ldr r1, [pc, #44] @ (20ded4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r6, #104 @ 0x68 │ │ │ │ + movs r6, #48 @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #182 @ 0xb6 │ │ │ │ + subs r2, #126 @ 0x7e │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #72 @ 0x48 │ │ │ │ + movs r6, #16 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020ded8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216381,29 +216383,29 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (20df20 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r6, #30 │ │ │ │ + movs r5, #230 @ 0xe6 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #52 @ 0x34 │ │ │ │ movs r3, r6 │ │ │ │ - movs r6, #0 │ │ │ │ + movs r5, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020df24 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216413,29 +216415,29 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (20df6c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #210 @ 0xd2 │ │ │ │ + movs r5, #154 @ 0x9a │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, #32 │ │ │ │ + subs r1, #232 @ 0xe8 │ │ │ │ movs r3, r6 │ │ │ │ - movs r5, #180 @ 0xb4 │ │ │ │ + movs r5, #124 @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020df70 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216445,29 +216447,29 @@ │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #44] @ (20dfb8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #134 @ 0x86 │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #210 @ 0xd2 │ │ │ │ + subs r1, #154 @ 0x9a │ │ │ │ movs r3, r6 │ │ │ │ - movs r5, #104 @ 0x68 │ │ │ │ + movs r5, #48 @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020dfbc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216477,29 +216479,29 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (20e004 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #106 @ 0x6a │ │ │ │ + movs r5, #50 @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ - subs r1, #160 @ 0xa0 │ │ │ │ + subs r1, #104 @ 0x68 │ │ │ │ movs r3, r6 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #16 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e008 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216510,28 +216512,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (20e050 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #12 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r1, #86 @ 0x56 │ │ │ │ + subs r1, #30 │ │ │ │ movs r3, r6 │ │ │ │ - movs r5, #28 │ │ │ │ + movs r4, #228 @ 0xe4 │ │ │ │ movs r7, r4 │ │ │ │ - movs r4, #252 @ 0xfc │ │ │ │ + movs r4, #196 @ 0xc4 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e054 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216542,28 +216544,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (20e09c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r1, #10 │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ movs r3, r6 │ │ │ │ - movs r4, #208 @ 0xd0 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ movs r7, r4 │ │ │ │ - movs r4, #176 @ 0xb0 │ │ │ │ + movs r4, #120 @ 0x78 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e0a0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216574,28 +216576,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (20e0e8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ movs r2, #23 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r0, #190 @ 0xbe │ │ │ │ + subs r0, #134 @ 0x86 │ │ │ │ movs r3, r6 │ │ │ │ - movs r4, #132 @ 0x84 │ │ │ │ + movs r4, #76 @ 0x4c │ │ │ │ movs r7, r4 │ │ │ │ - movs r4, #100 @ 0x64 │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -216603,49 +216605,49 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 20e128 │ │ │ │ ldr r7, [pc, #164] @ (20e1ac ) │ │ │ │ ldr r6, [pc, #164] @ (20e1b0 ) │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ b.n 20e114 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20e110 │ │ │ │ ldr r1, [pc, #136] @ (20e1b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r4, [r8, #8] │ │ │ │ cbz r4, 20e164 │ │ │ │ ldr r7, [pc, #124] @ (20e1b8 ) │ │ │ │ ldr r6, [pc, #128] @ (20e1bc ) │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ b.n 20e146 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20e142 │ │ │ │ ldr r1, [pc, #100] @ (20e1c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r8, #12] │ │ │ │ cbnz r3, 20e180 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -216654,36 +216656,36 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #64] @ (20e1c4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r6, r7, [r8, #16] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r8, #32] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - movs r4, #98 @ 0x62 │ │ │ │ + movs r4, #42 @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ - sev │ │ │ │ - movs r0, r5 │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ + it eq │ │ │ │ + moveq r0, r5 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ movs r6, r5 │ │ │ │ - movs r4, #48 @ 0x30 │ │ │ │ + movs r3, #248 @ 0xf8 │ │ │ │ movs r7, r4 │ │ │ │ - itee eq │ │ │ │ - moveq r0, r5 │ │ │ │ - strne r3, [sp, #120] @ 0x78 │ │ │ │ - movne r6, r5 │ │ │ │ - movs r3, #232 @ 0xe8 │ │ │ │ + bkpt 0x00d6 │ │ │ │ + movs r0, r5 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ + movs r6, r5 │ │ │ │ + movs r3, #176 @ 0xb0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e1c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -216707,20 +216709,20 @@ │ │ │ │ ldr r6, [pc, #100] @ (20e264 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 20e202 │ │ │ │ mov r0, r7 │ │ │ │ - bl 415e84 │ │ │ │ + bl 415e44 │ │ │ │ ldr r2, [pc, #72] @ (20e268 ) │ │ │ │ ldr r3, [pc, #64] @ (20e260 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -216736,26 +216738,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 27a5b0 │ │ │ │ b.n 20e21c │ │ │ │ ldr r1, [pc, #28] @ (20e26c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 20e21c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ b.n 20dcac │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #172 @ 0xac │ │ │ │ + movs r3, #116 @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ b.n 20dc34 │ │ │ │ movs r0, r7 │ │ │ │ - movs r3, #72 @ 0x48 │ │ │ │ + movs r3, #16 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e270 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -216769,15 +216771,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ bl 20de8c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 20e2e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ @@ -216799,307 +216801,307 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #860] @ (20e640 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e626 │ │ │ │ ldr r3, [pc, #840] @ (20e644 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #840] @ (20e648 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #836] @ (20e64c ) │ │ │ │ ldrh r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e60a │ │ │ │ ldr r2, [pc, #820] @ (20e650 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #820] @ (20e654 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #812] @ (20e658 ) │ │ │ │ ldr r2, [r6, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #41] @ 0x29 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e604 │ │ │ │ ldr r2, [pc, #796] @ (20e65c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #796] @ (20e660 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e5fe │ │ │ │ ldr r2, [pc, #780] @ (20e664 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #780] @ (20e668 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e5f8 │ │ │ │ ldr r2, [pc, #764] @ (20e66c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #764] @ (20e670 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e5f2 │ │ │ │ ldr r2, [pc, #748] @ (20e674 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #748] @ (20e678 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #43] @ 0x2b │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e5ec │ │ │ │ ldr r2, [pc, #732] @ (20e67c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #732] @ (20e680 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e5e6 │ │ │ │ ldr r2, [pc, #716] @ (20e684 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #716] @ (20e688 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e5e0 │ │ │ │ ldr r2, [pc, #700] @ (20e68c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #700] @ (20e690 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e5da │ │ │ │ ldr r2, [pc, #684] @ (20e694 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #684] @ (20e698 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #676] @ (20e69c ) │ │ │ │ ldrd r2, r3, [r6, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #668] @ (20e6a0 ) │ │ │ │ ldrh r2, [r6, #38] @ 0x26 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #660] @ (20e6a4 ) │ │ │ │ ldrb.w r2, [r6, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #648] @ (20e6a8 ) │ │ │ │ ldr r2, [r6, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #640] @ (20e6ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #32] │ │ │ │ mov r9, r3 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cbz r5, 20e45e │ │ │ │ ldr r7, [pc, #628] @ (20e6b0 ) │ │ │ │ ldr.w r8, [pc, #628] @ 20e6b4 │ │ │ │ add r7, pc │ │ │ │ add r8, pc │ │ │ │ b.n 20e44e │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 20e446 │ │ │ │ ldr r1, [pc, #600] @ (20e6b8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r9, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 20e616 │ │ │ │ ldr r1, [pc, #584] @ (20e6bc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 20e0ec │ │ │ │ ldr r1, [pc, #568] @ (20e6c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 20e0ec │ │ │ │ ldr r1, [pc, #556] @ (20e6c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 20e0ec │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 20e5d2 │ │ │ │ ldr r1, [pc, #532] @ (20e6c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #524] @ (20e6cc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #516] @ (20e6d0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #504] @ (20e6d4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #492] @ (20e6d8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #480] @ (20e6dc ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #468] @ (20e6e0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldrb.w r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20e610 │ │ │ │ ldr r2, [pc, #448] @ (20e6e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #448] @ (20e6e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #440] @ (20e6ec ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #428] @ (20e6f0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #32] │ │ │ │ bl 20e0ec │ │ │ │ ldr r1, [pc, #412] @ (20e6f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #36] @ 0x24 │ │ │ │ bl 20e0ec │ │ │ │ ldr r1, [pc, #396] @ (20e6f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #40] @ 0x28 │ │ │ │ bl 20e0ec │ │ │ │ ldr r1, [pc, #380] @ (20e6fc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cbz r5, 20e5b4 │ │ │ │ ldr r7, [pc, #364] @ (20e700 ) │ │ │ │ ldr.w r8, [pc, #368] @ 20e704 │ │ │ │ add r7, pc │ │ │ │ add r8, pc │ │ │ │ b.n 20e5a4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 20e59c │ │ │ │ ldr r1, [pc, #336] @ (20e708 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r9, #4] │ │ │ │ cbz r3, 20e5d2 │ │ │ │ ldr r1, [pc, #324] @ (20e70c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r9, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 415efc │ │ │ │ + bl 415ebc │ │ │ │ b.n 20e2b4 │ │ │ │ ldr r2, [pc, #308] @ (20e710 ) │ │ │ │ add r2, pc │ │ │ │ b.n 20e3ea │ │ │ │ ldr r2, [pc, #304] @ (20e714 ) │ │ │ │ add r2, pc │ │ │ │ b.n 20e3d2 │ │ │ │ @@ -217127,145 +217129,145 @@ │ │ │ │ ldr r2, [pc, #288] @ (20e734 ) │ │ │ │ add r2, pc │ │ │ │ b.n 20e526 │ │ │ │ ldr r1, [pc, #288] @ (20e738 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrb.w r2, [r9, #5] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 20e472 │ │ │ │ ldr r3, [pc, #276] @ (20e73c ) │ │ │ │ add r3, pc │ │ │ │ b.n 20e2fc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ b.n 20df2c │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2} │ │ │ │ movs r0, r5 │ │ │ │ b.n 20ded8 │ │ │ │ movs r0, r7 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r2, #228 @ 0xe4 │ │ │ │ movs r6, r4 │ │ │ │ - movs r2, #190 @ 0xbe │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #192 @ 0xc0 │ │ │ │ + movs r2, #136 @ 0x88 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #216 @ 0xd8 │ │ │ │ + movs r2, #160 @ 0xa0 │ │ │ │ movs r7, r4 │ │ │ │ - stc2l 0, cr0, [ip, #168]! @ 0xa8 │ │ │ │ - movs r2, #226 @ 0xe2 │ │ │ │ + ldc2 0, cr0, [r4, #168]! @ 0xa8 │ │ │ │ + movs r2, #170 @ 0xaa │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #246 @ 0xf6 │ │ │ │ + movs r2, #190 @ 0xbe │ │ │ │ movs r7, r4 │ │ │ │ - stc2l 0, cr0, [r8, #168] @ 0xa8 │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + ldc2 0, cr0, [r0, #168] @ 0xa8 │ │ │ │ + movs r2, #198 @ 0xc6 │ │ │ │ movs r7, r4 │ │ │ │ - ldc2 0, cr0, [r0, #168]! @ 0xa8 │ │ │ │ - movs r3, #6 │ │ │ │ + ldc2l 0, cr0, [r8, #-168]! @ 0xffffff58 │ │ │ │ + movs r2, #206 @ 0xce │ │ │ │ movs r7, r4 │ │ │ │ - ldc2 0, cr0, [r8, #168] @ 0xa8 │ │ │ │ - movs r3, #14 │ │ │ │ + stc2l 0, cr0, [r0, #-168]! @ 0xffffff58 │ │ │ │ + movs r2, #214 @ 0xd6 │ │ │ │ movs r7, r4 │ │ │ │ - stc2 0, cr0, [r0, #168] @ 0xa8 │ │ │ │ - movs r3, #22 │ │ │ │ + stc2l 0, cr0, [r8, #-168] @ 0xffffff58 │ │ │ │ + movs r2, #222 @ 0xde │ │ │ │ movs r7, r4 │ │ │ │ - stc2l 0, cr0, [r8, #-168]! @ 0xffffff58 │ │ │ │ - movs r3, #30 │ │ │ │ + ldc2 0, cr0, [r0, #-168]! @ 0xffffff58 │ │ │ │ + movs r2, #230 @ 0xe6 │ │ │ │ movs r7, r4 │ │ │ │ - ldc2l 0, cr0, [r0, #-168] @ 0xffffff58 │ │ │ │ - movs r3, #38 @ 0x26 │ │ │ │ + ldc2 0, cr0, [r8, #-168] @ 0xffffff58 │ │ │ │ + movs r2, #238 @ 0xee │ │ │ │ movs r7, r4 │ │ │ │ - ldc2 0, cr0, [r8, #-168]! @ 0xffffff58 │ │ │ │ - movs r3, #46 @ 0x2e │ │ │ │ + stc2 0, cr0, [r0, #-168] @ 0xffffff58 │ │ │ │ + movs r2, #246 @ 0xf6 │ │ │ │ movs r7, r4 │ │ │ │ - stc2 0, cr0, [r0, #-168]! @ 0xffffff58 │ │ │ │ - movs r3, #54 @ 0x36 │ │ │ │ + stc2l 0, cr0, [r8], #168 @ 0xa8 │ │ │ │ + movs r2, #254 @ 0xfe │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #74 @ 0x4a │ │ │ │ + movs r3, #18 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #96 @ 0x60 │ │ │ │ + movs r3, #40 @ 0x28 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #114 @ 0x72 │ │ │ │ + movs r3, #58 @ 0x3a │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #134 @ 0x86 │ │ │ │ + movs r3, #78 @ 0x4e │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #156 @ 0x9c │ │ │ │ + movs r3, #100 @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ movs r7, r4 │ │ │ │ - pop {r1, r3} │ │ │ │ + cbnz r2, 20e72c │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ + ldrh r2, [r4, #62] @ 0x3e │ │ │ │ movs r6, r5 │ │ │ │ - movs r3, #126 @ 0x7e │ │ │ │ + movs r3, #70 @ 0x46 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #128 @ 0x80 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #130 @ 0x82 │ │ │ │ + movs r3, #74 @ 0x4a │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #128 @ 0x80 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #126 @ 0x7e │ │ │ │ + movs r3, #70 @ 0x46 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #134 @ 0x86 │ │ │ │ + movs r3, #78 @ 0x4e │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #146 @ 0x92 │ │ │ │ + movs r3, #90 @ 0x5a │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #158 @ 0x9e │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #170 @ 0xaa │ │ │ │ + movs r3, #114 @ 0x72 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #182 @ 0xb6 │ │ │ │ + movs r3, #126 @ 0x7e │ │ │ │ movs r7, r4 │ │ │ │ - adds r1, #96 @ 0x60 │ │ │ │ + adds r1, #40 @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - movs r3, #186 @ 0xba │ │ │ │ + movs r3, #130 @ 0x82 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #194 @ 0xc2 │ │ │ │ + movs r3, #138 @ 0x8a │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r3, #156 @ 0x9c │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r3, #152 @ 0x98 │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r3, #156 @ 0x9c │ │ │ │ movs r7, r4 │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r3, #160 @ 0xa0 │ │ │ │ movs r7, r4 │ │ │ │ - subs r6, r2, #7 │ │ │ │ + subs r6, r3, #6 │ │ │ │ movs r7, r4 │ │ │ │ - hlt 0x0034 │ │ │ │ + rev16 r4, r7 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r1, #52] @ 0x34 │ │ │ │ movs r6, r5 │ │ │ │ - movs r3, #164 @ 0xa4 │ │ │ │ + movs r3, #108 @ 0x6c │ │ │ │ movs r7, r4 │ │ │ │ - adds r0, #168 @ 0xa8 │ │ │ │ + adds r0, #112 @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + adds r0, #106 @ 0x6a │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #156 @ 0x9c │ │ │ │ + adds r0, #100 @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + adds r0, #94 @ 0x5e │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #144 @ 0x90 │ │ │ │ + adds r0, #88 @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #82 @ 0x52 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #132 @ 0x84 │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #126 @ 0x7e │ │ │ │ + adds r0, #70 @ 0x46 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xfaf6002a │ │ │ │ - movs r1, #182 @ 0xb6 │ │ │ │ + @ instruction: 0xfabe002a │ │ │ │ + movs r1, #126 @ 0x7e │ │ │ │ movs r7, r4 │ │ │ │ - push {r2, r3, r4} │ │ │ │ + cbz r4, 20e7b8 │ │ │ │ movs r1, r5 │ │ │ │ │ │ │ │ 0020e740 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -217280,20 +217282,20 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r1, [pc, #292] @ (20e898 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ mov r2, sp │ │ │ │ uxth r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 20ded8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 20e7ba │ │ │ │ mov r0, r4 │ │ │ │ @@ -217316,127 +217318,127 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #228] @ (20e8a0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #216] @ (20e8a4 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #208] @ (20e8a8 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #200] @ (20e8ac ) │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #188] @ (20e8b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #184] @ (20e8b4 ) │ │ │ │ ldrd r2, r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #172] @ (20e8b8 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #164] @ (20e8bc ) │ │ │ │ ldrd r2, r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #152] @ (20e8c0 ) │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #144] @ (20e8c4 ) │ │ │ │ ldrd r2, r3, [r5, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #136] @ (20e8c8 ) │ │ │ │ ldrd r2, r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #124] @ (20e8cc ) │ │ │ │ ldr r2, [r5, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #116] @ (20e8d0 ) │ │ │ │ ldrd r2, r3, [r5, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #108] @ (20e8d4 ) │ │ │ │ ldrd r2, r3, [r5, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #96] @ (20e8d8 ) │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 416028 │ │ │ │ + bl 415fe8 │ │ │ │ b.n 20e792 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ svc 174 @ 0xae │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ movs r0, r5 │ │ │ │ - lsls r0, r5, #21 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ movs r4, r5 │ │ │ │ svc 110 @ 0x6e │ │ │ │ movs r0, r7 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + cmp r6, #10 │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #194 @ 0xc2 │ │ │ │ + movs r1, #138 @ 0x8a │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #218 @ 0xda │ │ │ │ + movs r1, #162 @ 0xa2 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #236 @ 0xec │ │ │ │ + movs r1, #180 @ 0xb4 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #0 │ │ │ │ + movs r1, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #0 │ │ │ │ + movs r1, #200 @ 0xc8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #10 │ │ │ │ + movs r1, #210 @ 0xd2 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #24 │ │ │ │ + movs r1, #224 @ 0xe0 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #38 @ 0x26 │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #50 @ 0x32 │ │ │ │ + movs r1, #250 @ 0xfa │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #64 @ 0x40 │ │ │ │ + movs r2, #8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #78 @ 0x4e │ │ │ │ + movs r2, #22 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + movs r2, #34 @ 0x22 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #104 @ 0x68 │ │ │ │ + movs r2, #48 @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r2, #62 @ 0x3e │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020e8dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -217451,20 +217453,20 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r1, [pc, #336] @ (20ea60 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ mov r2, sp │ │ │ │ uxth r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 20df24 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 20e958 │ │ │ │ mov r0, r4 │ │ │ │ @@ -217487,154 +217489,154 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #268] @ (20ea68 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #260] @ (20ea6c ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #252] @ (20ea70 ) │ │ │ │ ldrh r2, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #244] @ (20ea74 ) │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #236] @ (20ea78 ) │ │ │ │ ldrh r2, [r5, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #228] @ (20ea7c ) │ │ │ │ ldrh r2, [r5, #58] @ 0x3a │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20ea28 │ │ │ │ ldr r2, [pc, #212] @ (20ea80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #212] @ (20ea84 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20ea2e │ │ │ │ ldrb.w r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20ea42 │ │ │ │ ldr r1, [pc, #188] @ (20ea88 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #184] @ (20ea8c ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #176] @ (20ea90 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #168] @ (20ea94 ) │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #160] @ (20ea98 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #148] @ (20ea9c ) │ │ │ │ ldrd r2, r3, [r5, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #140] @ (20eaa0 ) │ │ │ │ ldrd r2, r3, [r5, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 415fec │ │ │ │ + bl 415fac │ │ │ │ b.n 20e92e │ │ │ │ ldr r2, [pc, #120] @ (20eaa4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 20e9ae │ │ │ │ ldr r1, [pc, #120] @ (20eaa8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r5, #50] @ 0x32 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20e9c8 │ │ │ │ ldr r1, [pc, #104] @ (20eaac ) │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r5, #54] @ 0x36 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 20e9c8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ udf #18 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ movs r0, r5 │ │ │ │ - lsls r4, r1, #15 │ │ │ │ + lsls r4, r2, #14 │ │ │ │ movs r4, r5 │ │ │ │ ble.n 20ea0c │ │ │ │ movs r0, r7 │ │ │ │ - cmp r4, #164 @ 0xa4 │ │ │ │ + cmp r4, #108 @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #156 @ 0x9c │ │ │ │ + movs r1, #100 @ 0x64 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ + movs r1, #116 @ 0x74 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #188 @ 0xbc │ │ │ │ + movs r1, #132 @ 0x84 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #204 @ 0xcc │ │ │ │ + movs r1, #148 @ 0x94 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #220 @ 0xdc │ │ │ │ + movs r1, #164 @ 0xa4 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf75c002a │ │ │ │ - movs r1, #226 @ 0xe2 │ │ │ │ + @ instruction: 0xf724002a │ │ │ │ + movs r1, #170 @ 0xaa │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #40 @ 0x28 │ │ │ │ + subs r0, r6, #7 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #16 │ │ │ │ + movs r1, #216 @ 0xd8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #28 │ │ │ │ + movs r1, #228 @ 0xe4 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + movs r1, #240 @ 0xf0 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #52 @ 0x34 │ │ │ │ + movs r1, #252 @ 0xfc │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #70 @ 0x46 │ │ │ │ + movs r2, #14 │ │ │ │ movs r7, r4 │ │ │ │ - movs r2, #88 @ 0x58 │ │ │ │ + movs r2, #32 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r4, #90 @ 0x5a │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + movs r1, #68 @ 0x44 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #132 @ 0x84 │ │ │ │ + movs r1, #76 @ 0x4c │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020eab0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -217649,27 +217651,27 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r1, [pc, #436] @ (20ec9c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ ldr r1, [pc, #428] @ (20eca0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ uxth r3, r2 │ │ │ │ adds r2, #1 │ │ │ │ uxth r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -217698,174 +217700,174 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #340] @ (20eca8 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #332] @ (20ecac ) │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #320] @ (20ecb0 ) │ │ │ │ ldr.w r2, [fp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #312] @ (20ecb4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #304] @ (20ecb8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r5, [fp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 20ec14 │ │ │ │ ldr.w r8, [pc, #292] @ 20ecbc │ │ │ │ ldr r6, [pc, #292] @ (20ecc0 ) │ │ │ │ add r8, pc │ │ │ │ add r6, pc │ │ │ │ b.n 20ebb2 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 20ec14 │ │ │ │ ldr r1, [pc, #280] @ (20ecc4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w ip, [r5, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r7, [ip, #8] │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr.w r9, [r3, #12] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 20eba2 │ │ │ │ ldr r1, [pc, #240] @ (20ecc8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w sl, [pc, #240] @ 20eccc │ │ │ │ add r1, pc │ │ │ │ add sl, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 20ebee │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r9, [r9] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 20ebe6 │ │ │ │ ldr r1, [pc, #200] @ (20ecd0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 20eba8 │ │ │ │ ldr r1, [pc, #188] @ (20ecd4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #188] @ (20ecd8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #188] @ (20ecdc ) │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #188] @ (20ece0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r3, [fp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r3, [fp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #2] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r3, [fp, #12] │ │ │ │ ldr r1, [pc, #144] @ (20ece4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #136] @ (20ece8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r3, [fp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r3, [fp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #2] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, fp │ │ │ │ - bl 416154 │ │ │ │ + bl 416114 │ │ │ │ b.n 20eb24 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 20ed0c │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {} │ │ │ │ + stmia r3!, {r3, r6, r7} │ │ │ │ movs r0, r5 │ │ │ │ - lsls r6, r6, #7 │ │ │ │ + lsls r6, r7, #6 │ │ │ │ movs r4, r5 │ │ │ │ - ldr r7, [sp, #776] @ 0x308 │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ movs r1, r5 │ │ │ │ blt.n 20ec60 │ │ │ │ movs r0, r7 │ │ │ │ - cmp r2, #172 @ 0xac │ │ │ │ + cmp r2, #116 @ 0x74 │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + movs r0, #242 @ 0xf2 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r0, #248 @ 0xf8 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #54 @ 0x36 │ │ │ │ + movs r0, #254 @ 0xfe │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #56 @ 0x38 │ │ │ │ + movs r1, #0 │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r0, #248 @ 0xf8 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ movs r6, r4 │ │ │ │ - push {r5, r7} │ │ │ │ + push {r3, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - movs r1, #12 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ movs r7, r4 │ │ │ │ - adds r1, #202 @ 0xca │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ movs r2, r5 │ │ │ │ - ands.w r0, r8, #38 @ 0x26 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + vaddl.s32 q8, d0, d22 │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ movs r6, r5 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r0, #154 @ 0x9a │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #222 @ 0xde │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #196 @ 0xc4 │ │ │ │ + movs r0, #140 @ 0x8c │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #194 @ 0xc2 │ │ │ │ + movs r0, #138 @ 0x8a │ │ │ │ movs r7, r4 │ │ │ │ - movs r0, #200 @ 0xc8 │ │ │ │ + movs r0, #144 @ 0x90 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020ecec : │ │ │ │ ldr r3, [pc, #8] @ (20ecf8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -217893,72 +217895,72 @@ │ │ │ │ bhi.n 20edd6 │ │ │ │ tbb [pc, r1] │ │ │ │ asrs r6, r1, #28 │ │ │ │ movs r5, #31 │ │ │ │ subs r7, #48 @ 0x30 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, #6 │ │ │ │ - bl 410770 │ │ │ │ + bl 410730 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1ec944 │ │ │ │ movs r0, #0 │ │ │ │ - bl 410770 │ │ │ │ + bl 410730 │ │ │ │ movs r0, #7 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 244ac0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 410770 │ │ │ │ + bl 410730 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 244fe8 │ │ │ │ movs r0, #2 │ │ │ │ - bl 410770 │ │ │ │ + bl 410730 │ │ │ │ movs r0, #0 │ │ │ │ blx 1834d8 │ │ │ │ bl 244674 │ │ │ │ movs r0, #3 │ │ │ │ - bl 410770 │ │ │ │ + bl 410730 │ │ │ │ movs r0, #13 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2446a0 │ │ │ │ movs r0, #4 │ │ │ │ - bl 410770 │ │ │ │ + bl 410730 │ │ │ │ ldr r3, [pc, #100] @ (20edf4 ) │ │ │ │ ldr r0, [pc, #100] @ (20edf8 ) │ │ │ │ movs r2, #22 │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1811d8 │ │ │ │ movs r0, #5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 410770 │ │ │ │ + b.w 410730 │ │ │ │ ldr r3, [pc, #72] @ (20edfc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20ed20 │ │ │ │ ldr r3, [pc, #64] @ (20ee00 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20ed20 │ │ │ │ ldr r0, [pc, #60] @ (20ee04 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 20ed20 │ │ │ │ ldr r3, [pc, #48] @ (20ee08 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #48] @ (20ee0c ) │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ @@ -217969,25 +217971,25 @@ │ │ │ │ bls.n 20edd4 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movt r0, #49221 @ 0xc045 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + subs r2, r1, #6 │ │ │ │ movs r7, r4 │ │ │ │ movs r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, #5 │ │ │ │ + subs r2, r6, #4 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r3, #254 @ 0xfe │ │ │ │ + cmp r3, #198 @ 0xc6 │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, r1, #6 │ │ │ │ + subs r6, r2, #5 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020ee10 : │ │ │ │ ldr r2, [pc, #68] @ (20ee58 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr.w ip, [pc, #68] @ 20ee5c │ │ │ │ add r2, pc │ │ │ │ @@ -218011,26 +218013,26 @@ │ │ │ │ ldr r3, [pc, #36] @ (20ee68 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20ee28 │ │ │ │ ldr r0, [pc, #28] @ (20ee6c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ rsb r0, r8, #69 @ 0x45 │ │ │ │ bhi.n 20ee30 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, #4 │ │ │ │ + subs r0, r0, #4 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020ee70 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218040,17 +218042,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #18 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - cmp r3, #110 @ 0x6e │ │ │ │ + cmp r3, #54 @ 0x36 │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, r3, #4 │ │ │ │ + subs r6, r4, #3 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020ee9c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218060,17 +218062,17 @@ │ │ │ │ movs r2, #24 │ │ │ │ add r3, pc │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ add r3, r2 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - cmp r3, #66 @ 0x42 │ │ │ │ + cmp r3, #10 │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r6, #3 │ │ │ │ + subs r2, r7, #2 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020eec8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218080,17 +218082,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #29 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - cmp r3, #22 │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, r0, #3 │ │ │ │ + subs r6, r1, #2 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020eef4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218100,17 +218102,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - cmp r2, #234 @ 0xea │ │ │ │ + cmp r2, #178 @ 0xb2 │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r3, #2 │ │ │ │ + subs r2, r4, #1 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020ef20 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218120,17 +218122,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + cmp r2, #134 @ 0x86 │ │ │ │ movs r3, r6 │ │ │ │ - subs r6, r5, #1 │ │ │ │ + subs r6, r6, #0 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020ef4c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218140,17 +218142,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - cmp r2, #146 @ 0x92 │ │ │ │ + cmp r2, #90 @ 0x5a │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r0, #1 │ │ │ │ + subs r2, r1, #0 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218197,15 +218199,15 @@ │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 183340 │ │ │ │ - cmp r2, #200 @ 0xc8 │ │ │ │ + cmp r2, #144 @ 0x90 │ │ │ │ movs r3, r6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r3, #88] @ 0x58 │ │ │ │ cbz r2, 20f014 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -218321,15 +218323,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ ldrd r0, r4, [r7, #56] @ 0x38 │ │ │ │ add r0, r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ ldr r2, [r7, #64] @ 0x40 │ │ │ │ subs r4, r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ cmp r4, r9 │ │ │ │ add r3, sp, #20 │ │ │ │ it cs │ │ │ │ movcs r4, r9 │ │ │ │ @@ -218439,15 +218441,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #76] @ (20f2a4 ) │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 43ea60 │ │ │ │ + bl 43ea20 │ │ │ │ cmp r0, r4 │ │ │ │ ble.n 20f280 │ │ │ │ ldr r3, [pc, #64] @ (20f2a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbnz r4, 20f272 │ │ │ │ b.n 20f282 │ │ │ │ @@ -218459,26 +218461,26 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 20f26e │ │ │ │ b.n 20f22c │ │ │ │ bne.n 20f286 │ │ │ │ movs r4, #0 │ │ │ │ b.n 20f22c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 20f282 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stcl 0, cr0, [r2, #276]! @ 0x114 │ │ │ │ bmi.n 20f294 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 20f24c │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, r4, r5 │ │ │ │ + subs r2, r5, r4 │ │ │ │ movs r7, r4 │ │ │ │ ldcl 0, cr0, [lr, #-276]! @ 0xfffffeec │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -218556,15 +218558,15 @@ │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #160] @ (20f404 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -218585,15 +218587,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (20f410 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2053 @ 0x805 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 20f316 │ │ │ │ movs r1, #1 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ strb r1, [r0, #4] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbz r3, 20f3e4 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ @@ -218616,29 +218618,29 @@ │ │ │ │ str.w ip, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20f312 │ │ │ │ strb r1, [r0, #20] │ │ │ │ b.n 20f350 │ │ │ │ mov r2, r3 │ │ │ │ b.n 20f350 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r6, #226 @ 0xe2 │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r6, r1 │ │ │ │ + subs r0, r7, r0 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, r3, r1 │ │ │ │ + subs r4, r4, r0 │ │ │ │ movs r7, r4 │ │ │ │ - movs r6, #218 @ 0xda │ │ │ │ + movs r6, #162 @ 0xa2 │ │ │ │ movs r3, r6 │ │ │ │ - subs r4, r6, r1 │ │ │ │ + subs r4, r7, r0 │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r3, r0 │ │ │ │ + adds r2, r4, r7 │ │ │ │ movs r7, r4 │ │ │ │ ldr r0, [pc, #4] @ (20f41c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ itet cc │ │ │ │ movcc r7, r6 │ │ │ │ stmdbcs sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ movcc.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ (20f534 ) │ │ │ │ @@ -218647,15 +218649,15 @@ │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ ldr r1, [pc, #256] @ (20f53c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r8, [r0, #40] @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 20f4aa │ │ │ │ mov.w r9, #0 │ │ │ │ mov r6, r8 │ │ │ │ ldr.w r8, [r8, #100] @ 0x64 │ │ │ │ @@ -218726,21 +218728,21 @@ │ │ │ │ cbz r3, 20f4f4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ blx r3 │ │ │ │ str r5, [r7, #20] │ │ │ │ ldr r0, [r7, #24] │ │ │ │ cbz r0, 20f500 │ │ │ │ - bl 41a098 │ │ │ │ + bl 41a058 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #24] │ │ │ │ ldr r4, [r7, #32] │ │ │ │ cbz r4, 20f514 │ │ │ │ mov r0, r4 │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r0, [r7, #88] @ 0x58 │ │ │ │ cbz r0, 20f520 │ │ │ │ bl 2447d4 │ │ │ │ @@ -218750,19 +218752,19 @@ │ │ │ │ mov r2, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 26d174 │ │ │ │ - movs r6, #66 @ 0x42 │ │ │ │ + movs r6, #10 │ │ │ │ movs r3, r6 │ │ │ │ - subs r0, r1, r0 │ │ │ │ + adds r0, r2, r7 │ │ │ │ movs r7, r4 │ │ │ │ - subs r4, r3, r0 │ │ │ │ + adds r4, r4, r7 │ │ │ │ movs r7, r4 │ │ │ │ bkpt 0x0026 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218783,15 +218785,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20f616 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20f56c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldrb.w r2, [r4, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20f61e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -218802,28 +218804,28 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20f562 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ movs r0, #1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 4526ac │ │ │ │ + bl 45266c │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 20f58a │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #72] @ 0x48 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldr r3, [pc, #128] @ (20f654 ) │ │ │ │ strd r0, r1, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 20f58a │ │ │ │ ldr r3, [pc, #116] @ (20f658 ) │ │ │ │ @@ -218836,21 +218838,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 20f58a │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (20f660 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 20f572 │ │ │ │ b.n 20f5a4 │ │ │ │ strb.w r3, [r4, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #48] @ (20f654 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -218867,29 +218869,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 20f58a │ │ │ │ ldr r0, [pc, #36] @ (20f668 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ bne.n 20f5a8 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, r1 │ │ │ │ + adds r2, r5, r0 │ │ │ │ movs r7, r4 │ │ │ │ asrs r0, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, r1 │ │ │ │ + adds r6, r2, r0 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ @@ -218964,19 +218966,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (20f728 ) │ │ │ │ ldr r0, [pc, #20] @ (20f72c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - movs r3, #100 @ 0x64 │ │ │ │ + movs r3, #44 @ 0x2c │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r5, #26 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r0, #30 │ │ │ │ + asrs r6, r1, #29 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020f730 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218996,19 +218998,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (20f770 ) │ │ │ │ ldr r0, [pc, #20] @ (20f774 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - movs r3, #28 │ │ │ │ + movs r2, #228 @ 0xe4 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r5, #24 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r3, #28 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020f778 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219022,15 +219024,15 @@ │ │ │ │ ldrd r3, r1, [r4, #76] @ 0x4c │ │ │ │ add r3, r2 │ │ │ │ cmp r3, r1 │ │ │ │ bhi.n 20f7be │ │ │ │ add r0, r2 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r1, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -219041,19 +219043,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (20f7d8 ) │ │ │ │ ldr r0, [pc, #20] @ (20f7dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - movs r2, #180 @ 0xb4 │ │ │ │ + movs r2, #124 @ 0x7c │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r7, #23 │ │ │ │ + asrs r2, r0, #23 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r2, r1, #28 │ │ │ │ + asrs r2, r2, #27 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ cbnz r3, 20f7f8 │ │ │ │ @@ -219223,15 +219225,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r1, #70 @ 0x46 │ │ │ │ movs r3, r6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r3, #88] @ 0x58 │ │ │ │ cbz r2, 20f9c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -219299,15 +219301,15 @@ │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ ldr r1, [pc, #144] @ (20fae8 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r6, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ movs r4, #0 │ │ │ │ movs r0, #32 │ │ │ │ strd r4, r4, [r5, #36] @ 0x24 │ │ │ │ str r4, [r5, #44] @ 0x2c │ │ │ │ blx 181488 │ │ │ │ ldr r3, [pc, #112] @ (20faec ) │ │ │ │ @@ -219315,15 +219317,15 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ ldr r0, [pc, #96] @ (20faf0 ) │ │ │ │ mov r1, r5 │ │ │ │ str r7, [r5, #32] │ │ │ │ add r0, pc │ │ │ │ bl 2447a4 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ cbz r0, 20faca │ │ │ │ @@ -219348,28 +219350,28 @@ │ │ │ │ add.w r3, r6, #208 @ 0xd0 │ │ │ │ ldr r0, [pc, #40] @ (20fafc ) │ │ │ │ movw r2, #1626 @ 0x65a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r0, #36 @ 0x24 │ │ │ │ + subs r4, r5, #7 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r5, #15 │ │ │ │ + asrs r2, r6, #14 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ movs r7, r4 │ │ │ │ subs r7, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbd5ffff │ │ │ │ @ instruction: 0xb8a4 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r6, r5, #11 │ │ │ │ + asrs r6, r6, #10 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r2, #17 │ │ │ │ + asrs r0, r3, #16 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020fb00 : │ │ │ │ ldr r3, [pc, #28] @ (20fb20 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ @@ -219416,15 +219418,15 @@ │ │ │ │ ldr r3, [pc, #8] @ (20fb6c ) │ │ │ │ ldr r4, [r2, r3] │ │ │ │ b.n 20fb52 │ │ │ │ ldmia r3, {r3, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r3, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0020fb74 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -219483,15 +219485,15 @@ │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r2, r4, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #76] @ 0x4c │ │ │ │ + ldr r2, [r6, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ ldmia r3, {r2, r3, r4, r5} │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219519,23 +219521,23 @@ │ │ │ │ bl 20fb74 │ │ │ │ ldr r1, [pc, #28] @ (20fc70 ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 20fb74 │ │ │ │ b.n 20fc34 │ │ │ │ nop │ │ │ │ - asrs r2, r2, #12 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ movs r7, r4 │ │ │ │ b.n 2103d4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r2, #11 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r2, r6, #12 │ │ │ │ + asrs r2, r7, #11 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0020fc74 : │ │ │ │ cbnz r1, 20fc80 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -219636,42 +219638,42 @@ │ │ │ │ b.n 20fd02 │ │ │ │ ldr r1, [pc, #68] @ (20fdb4 ) │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ bl 20fb74 │ │ │ │ b.n 20fce4 │ │ │ │ nop │ │ │ │ - asrs r4, r4, #11 │ │ │ │ + asrs r4, r5, #10 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r0, #56] @ 0x38 │ │ │ │ + ldrh r6, [r1, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r0, #13 │ │ │ │ + lsrs r2, r1, #12 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r7, #11 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ movs r7, r4 │ │ │ │ - ldrsh.w r0, [r4, #40] @ 0x28 │ │ │ │ - strb r2, [r6, #29] │ │ │ │ + ldr??.w r0, [ip, r8, lsl #2] │ │ │ │ + strb r2, [r7, #28] │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r7, #9 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r4, #10 │ │ │ │ + asrs r0, r5, #9 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r4, #10 │ │ │ │ + asrs r0, r5, #9 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r3, #9 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r3, #9 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r0, #10 │ │ │ │ + asrs r0, r1, #9 │ │ │ │ movs r7, r4 │ │ │ │ - add r6, pc, #384 @ (adr r6, 20ff30 ) │ │ │ │ + add r6, pc, #160 @ (adr r6, 20fe50 ) │ │ │ │ movs r3, r5 │ │ │ │ - asrs r6, r1, #10 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r4, #9 │ │ │ │ + asrs r6, r5, #8 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ sub sp, #8 │ │ │ │ @@ -219727,19 +219729,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 20fe34 │ │ │ │ str r3, [r1, #0] │ │ │ │ b.n 20fe34 │ │ │ │ nop │ │ │ │ - adds r2, r4, #1 │ │ │ │ + adds r2, r5, #0 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r0, r2, #7 │ │ │ │ + asrs r0, r3, #6 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r4, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -219794,19 +219796,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (20fefc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 20fb74 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 20fe90 │ │ │ │ blx 183340 │ │ │ │ - subs r6, r4, r6 │ │ │ │ + subs r6, r5, r5 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r2, r7, #4 │ │ │ │ + asrs r2, r0, #4 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r4, #38] @ 0x26 │ │ │ │ + ldrh r4, [r5, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 20fffa │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -219853,15 +219855,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 20ff6a │ │ │ │ ldr r7, [r4, #60] @ 0x3c │ │ │ │ add.w r0, r5, sl │ │ │ │ mov r1, r7 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ subs r6, r6, r5 │ │ │ │ mov sl, r1 │ │ │ │ bne.n 20ff42 │ │ │ │ ldr r5, [r4, #88] @ 0x58 │ │ │ │ mov r6, fp │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str.w sl, [r4, #56] @ 0x38 │ │ │ │ @@ -219907,19 +219909,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - subs r2, r3, r5 │ │ │ │ + subs r2, r4, r4 │ │ │ │ movs r3, r6 │ │ │ │ - asrs r4, r3, #4 │ │ │ │ + asrs r4, r4, #3 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #376] @ (2101a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -220074,37 +220076,37 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ adds r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r6 │ │ │ │ + adds r0, r6, r5 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r4, #22] │ │ │ │ + ldrh r4, [r5, #20] │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, r7, r5 │ │ │ │ + adds r4, r0, r5 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r2, r7, #29 │ │ │ │ + lsrs r2, r0, #29 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r0, [r7, #20] │ │ │ │ + ldrh r0, [r0, #20] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r1, #30 │ │ │ │ + lsrs r2, r2, #29 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r2, #29 │ │ │ │ movs r7, r4 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, r4 │ │ │ │ + adds r2, r3, r3 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r2, r6, #28 │ │ │ │ + lsrs r2, r7, #27 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r1, #18] │ │ │ │ + ldrh r4, [r2, #16] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002101d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -220143,21 +220145,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 183340 │ │ │ │ - adds r2, r1, r2 │ │ │ │ + adds r2, r2, r1 │ │ │ │ movs r3, r6 │ │ │ │ - adds r4, r2, r2 │ │ │ │ + adds r4, r3, r1 │ │ │ │ movs r3, r6 │ │ │ │ - adds r0, r7, r1 │ │ │ │ + adds r0, r0, r1 │ │ │ │ movs r3, r6 │ │ │ │ - adds r0, r7, r1 │ │ │ │ + adds r0, r0, r1 │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00210258 : │ │ │ │ cbz r2, 21029c │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ mov ip, r1 │ │ │ │ cbnz r3, 21028e │ │ │ │ @@ -220237,15 +220239,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #23 │ │ │ │ + lsrs r2, r7, #22 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0021033c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -220314,21 +220316,21 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ umull r6, r0, r0, r7 │ │ │ │ mov r2, r3 │ │ │ │ mov fp, r3 │ │ │ │ mov r3, r5 │ │ │ │ umlal r0, ip, r7, r5 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, fp │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs.w r3, r0, sl │ │ │ │ beq.n 2104ae │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r1, #16 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r5, r5, sl │ │ │ │ it cc │ │ │ │ @@ -220404,37 +220406,37 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #12] │ │ │ │ subs r3, r2, #1 │ │ │ │ adc.w r1, r5, #4294967295 @ 0xffffffff │ │ │ │ adds.w r0, r3, fp │ │ │ │ adc.w r1, r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r0, [pc, #40] @ (210520 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ b.n 2104ba │ │ │ │ stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #17 │ │ │ │ + lsrs r0, r2, #16 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r2, r1, #17 │ │ │ │ + lsrs r2, r2, #16 │ │ │ │ movs r7, r4 │ │ │ │ adds r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #16 │ │ │ │ + lsrs r4, r3, #15 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r3, [pc, #1064] @ 210960 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -220483,15 +220485,15 @@ │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cbz r3, 2105b2 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 21033c │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldr r5, [r4, #88] @ 0x58 │ │ │ │ @@ -220618,15 +220620,15 @@ │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 210790 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ cmp r0, r9 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ it cs │ │ │ │ movcs r0, r9 │ │ │ │ mov fp, r0 │ │ │ │ cbz r5, 21074c │ │ │ │ cbz r0, 21074c │ │ │ │ @@ -220647,15 +220649,15 @@ │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r9, [r4, #60] @ 0x3c │ │ │ │ adds r0, r6, r7 │ │ │ │ add sl, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r6, r1 │ │ │ │ subs.w r8, r8, r7 │ │ │ │ bne.n 210712 │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ @@ -220663,23 +220665,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ add r3, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, r7 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp fp, r7 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ cmp r5, r6 │ │ │ │ it cc │ │ │ │ orrcc.w r3, r3, #1 │ │ │ │ @@ -220812,15 +220814,15 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 210948 │ │ │ │ adds r0, r7, r6 │ │ │ │ subs r4, r4, r6 │ │ │ │ ldr.w r6, [fp, #60] @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ mov r7, r1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21087a │ │ │ │ mov r4, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r5, [r5, #116] @ 0x74 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -220867,47 +220869,47 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r4, fp │ │ │ │ bl 20fb74 │ │ │ │ ldr.w sl, [fp, #60] @ 0x3c │ │ │ │ b.n 2108e0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r7, #20 │ │ │ │ + asrs r4, r0, #20 │ │ │ │ movs r3, r6 │ │ │ │ stmia r1!, {r2, r4, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r5, #16 │ │ │ │ + lsrs r2, r6, #15 │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #50] @ 0x32 │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ stmia r1!, {r3, r7} │ │ │ │ movs r0, r7 │ │ │ │ - asrs r6, r6, #10 │ │ │ │ + asrs r6, r7, #9 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r4, r1, #9 │ │ │ │ + lsrs r4, r2, #8 │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r0, #30] │ │ │ │ + strh r6, [r1, #28] │ │ │ │ movs r6, r4 │ │ │ │ - asrs r2, r4, #9 │ │ │ │ + asrs r2, r5, #8 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsls r0, r3, #30 │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r3, #28] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r0, #6 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ movs r7, r4 │ │ │ │ - strh r6, [r4, #26] │ │ │ │ + strh r6, [r5, #24] │ │ │ │ movs r6, r4 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r2, #5 │ │ │ │ movs r3, r6 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r1, #20] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r3, #2 │ │ │ │ + lsrs r4, r4, #1 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 002109a4 : │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 210a2a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -220960,19 +220962,19 @@ │ │ │ │ b.w 20fb74 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - asrs r0, r6, #1 │ │ │ │ + asrs r0, r7, #32 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r0, r5, #32 │ │ │ │ + lsls r0, r6, #31 │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r5, #12] │ │ │ │ + strh r2, [r6, #10] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00210a44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -221266,43 +221268,43 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ blx 183340 │ │ │ │ nop │ │ │ │ pop {r3, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #31 │ │ │ │ + lsrs r0, r5, #30 │ │ │ │ movs r3, r6 │ │ │ │ pop {r1, r3, r6} │ │ │ │ movs r0, r7 │ │ │ │ - lsls r0, r6, #28 │ │ │ │ + lsls r0, r7, #27 │ │ │ │ movs r7, r4 │ │ │ │ - strh r2, [r3, #0] │ │ │ │ + ldrb r2, [r4, #31] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r7, #26 │ │ │ │ + lsrs r6, r0, #26 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r2, r0, #26 │ │ │ │ + lsls r2, r1, #25 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r6, [r6, #31] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r2, #26 │ │ │ │ + lsrs r0, r3, #25 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r4, r6, #24 │ │ │ │ + lsrs r4, r7, #23 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r4, r3, #24 │ │ │ │ + lsrs r4, r4, #23 │ │ │ │ movs r3, r6 │ │ │ │ - lsls r4, r1, #24 │ │ │ │ + lsls r4, r2, #23 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r6, [r2, #29] │ │ │ │ + ldrb r6, [r3, #28] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r4, #22 │ │ │ │ + lsls r6, r5, #21 │ │ │ │ movs r7, r4 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r1, #26] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r5, #26] │ │ │ │ + strh r6, [r6, #24] │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00210d60 : │ │ │ │ cbz r0, 210d66 │ │ │ │ ldrb.w r0, [r0, #56] @ 0x38 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -221337,23 +221339,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ umull r4, r0, r3, r0 │ │ │ │ umlal r0, r2, r3, r1 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r3, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r1, r1, #0 │ │ │ │ @@ -221433,21 +221435,21 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ umull r6, r0, r0, r7 │ │ │ │ mov r2, r3 │ │ │ │ mov fp, r3 │ │ │ │ mov r3, r5 │ │ │ │ umlal r0, ip, r7, r5 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, fp │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs.w r3, r0, sl │ │ │ │ beq.n 210f6c │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r1, #16 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r5, r5, sl │ │ │ │ it cc │ │ │ │ @@ -221523,38 +221525,38 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #12] │ │ │ │ subs r3, r2, #1 │ │ │ │ adc.w r1, r5, #4294967295 @ 0xffffffff │ │ │ │ adds.w r0, r3, fp │ │ │ │ adc.w r1, r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r0, [pc, #40] @ (210fe0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ b.n 210f78 │ │ │ │ nop │ │ │ │ @ instruction: 0xb89c │ │ │ │ movs r0, r7 │ │ │ │ adds r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #6 │ │ │ │ + lsls r2, r2, #5 │ │ │ │ movs r7, r4 │ │ │ │ - lsls r4, r1, #6 │ │ │ │ + lsls r4, r2, #5 │ │ │ │ movs r7, r4 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #13 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #448] @ (2111b8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -221742,37 +221744,37 @@ │ │ │ │ blx 181788 │ │ │ │ b.n 2110d6 │ │ │ │ nop │ │ │ │ @ instruction: 0xb70c │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #6 │ │ │ │ + lsrs r4, r0, #6 │ │ │ │ movs r3, r6 │ │ │ │ - vaddl.u32 q0, d2, d22 │ │ │ │ - ldrb r0, [r7, #11] │ │ │ │ + vhadd.u32 d16, d10, d22 │ │ │ │ + ldrb r0, [r0, #11] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r0, r2, #6 │ │ │ │ + lsrs r0, r3, #5 │ │ │ │ movs r3, r6 │ │ │ │ - vaddl.u8 q0, d14, d22 │ │ │ │ - ldrb r4, [r1, #11] │ │ │ │ + vhadd.u16 d16, d6, d22 │ │ │ │ + ldrb r4, [r2, #10] │ │ │ │ movs r6, r4 │ │ │ │ - vaddl.u16 q0, d14, d22 │ │ │ │ - vaddl.u32 q0, d0, d22 │ │ │ │ + vhadd.u32 d16, d6, d22 │ │ │ │ + vhadd.u32 d16, d8, d22 │ │ │ │ adds r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #4 │ │ │ │ + lsrs r2, r3, #3 │ │ │ │ movs r3, r6 │ │ │ │ - cdp2 0, 10, cr0, cr4, cr6, {1} │ │ │ │ - ldrb r6, [r1, #9] │ │ │ │ + cdp2 0, 6, cr0, cr12, cr6, {1} │ │ │ │ + ldrb r6, [r2, #8] │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r5, #3 │ │ │ │ + lsrs r6, r6, #2 │ │ │ │ movs r3, r6 │ │ │ │ - vhadd.u8 d0, d14, d22 │ │ │ │ - ldrb r0, [r5, #8] │ │ │ │ + cdp2 0, 13, cr0, cr6, cr6, {1} │ │ │ │ + ldrb r0, [r6, #7] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #632] @ (211488 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -221867,15 +221869,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ blx r2 │ │ │ │ ldr.w r9, [sp, #16] │ │ │ │ ldr r7, [r4, #28] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ mov r8, r1 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 21146e │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 21135a │ │ │ │ cmp r9, r7 │ │ │ │ bcc.w 211428 │ │ │ │ @@ -221894,15 +221896,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r7 │ │ │ │ blx r3 │ │ │ │ add r8, sl │ │ │ │ ldrd r0, r7, [r4, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ subs.w r9, r9, sl │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ bne.n 21130c │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #0] │ │ │ │ @@ -222047,38 +222049,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ push {r1, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #27 │ │ │ │ + lsls r4, r5, #26 │ │ │ │ movs r3, r6 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + strb r6, [r5, #30] │ │ │ │ movs r6, r4 │ │ │ │ - vaddl.u16 q8, d12, d22 │ │ │ │ - lsls r4, r0, #25 │ │ │ │ + vaddl.u32 q0, d4, d22 │ │ │ │ + lsls r4, r1, #24 │ │ │ │ movs r3, r6 │ │ │ │ - vhadd.u32 d0, d14, d22 │ │ │ │ - strb r4, [r7, #29] │ │ │ │ + cdp2 0, 15, cr0, cr6, cr6, {1} │ │ │ │ + strb r4, [r0, #29] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r0, #24 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ movs r3, r6 │ │ │ │ - vst4.8 {d16-d19}, [sl :128], r6 │ │ │ │ - vhadd.u16 d0, d8, d22 │ │ │ │ + ldrsb.w r0, [r2, r6, lsl #2] │ │ │ │ + cdp2 0, 14, cr0, cr0, cr6, {1} │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (211570 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [r4, #64] @ 0x40 │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ @@ -222120,30 +222122,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 211516 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (211580 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 211516 │ │ │ │ nop │ │ │ │ sxth r0, r6 │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 7, cr0, cr14, cr6, {1} │ │ │ │ + cdp2 0, 4, cr0, cr6, cr6, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ @@ -222349,48 +222351,48 @@ │ │ │ │ ldr r3, [pc, #112] @ (2117e4 ) │ │ │ │ ldr r2, [r4, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [r2, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ b.n 2115b4 │ │ │ │ nop │ │ │ │ - cdp2 0, 2, cr0, cr14, cr6, {1} │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + ldc2l 0, cr0, [r6, #152]! @ 0x98 │ │ │ │ + strb r4, [r6, #22] │ │ │ │ movs r6, r4 │ │ │ │ - cdp2 0, 7, cr0, cr14, cr6, {1} │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + cdp2 0, 4, cr0, cr6, cr6, {1} │ │ │ │ + strb r0, [r4, #22] │ │ │ │ movs r6, r4 │ │ │ │ - ldc2 0, cr0, [ip, #152]! @ 0x98 │ │ │ │ - strb r0, [r2, #21] │ │ │ │ + stc2 0, cr0, [r4, #152] @ 0x98 │ │ │ │ + strb r0, [r3, #20] │ │ │ │ movs r6, r4 │ │ │ │ - cdp2 0, 5, cr0, cr14, cr6, {1} │ │ │ │ - strb r4, [r6, #20] │ │ │ │ + cdp2 0, 2, cr0, cr6, cr6, {1} │ │ │ │ + strb r4, [r7, #19] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r0, #15 │ │ │ │ + lsls r6, r1, #14 │ │ │ │ movs r3, r6 │ │ │ │ - ldc2l 0, cr0, [r8, #152] @ 0x98 │ │ │ │ - strb r6, [r7, #19] │ │ │ │ + stc2 0, cr0, [r0, #152]! @ 0x98 │ │ │ │ + strb r6, [r0, #19] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r4, r2, #14 │ │ │ │ + lsls r4, r3, #13 │ │ │ │ movs r3, r6 │ │ │ │ - stc2l 0, cr0, [lr, #152] @ 0x98 │ │ │ │ - strb r4, [r1, #19] │ │ │ │ + ldc2 0, cr0, [r6, #152] @ 0x98 │ │ │ │ + strb r4, [r2, #18] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r6, r5, #13 │ │ │ │ + lsls r6, r6, #12 │ │ │ │ movs r3, r6 │ │ │ │ - stc2 0, cr0, [r8, #152]! @ 0x98 │ │ │ │ - strb r6, [r4, #18] │ │ │ │ + ldc2l 0, cr0, [r0, #-152]! @ 0xffffff68 │ │ │ │ + strb r6, [r5, #17] │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r2, #13 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ movs r3, r6 │ │ │ │ - stc2l 0, cr0, [r2, #-152]! @ 0xffffff68 │ │ │ │ - strb r0, [r1, #18] │ │ │ │ + stc2 0, cr0, [sl, #-152]! @ 0xffffff68 │ │ │ │ + strb r0, [r2, #17] │ │ │ │ movs r6, r4 │ │ │ │ - ldc2l 0, cr0, [r6, #152] @ 0x98 │ │ │ │ - strb r4, [r6, #17] │ │ │ │ + ldc2 0, cr0, [lr, #152] @ 0x98 │ │ │ │ + strb r4, [r7, #16] │ │ │ │ movs r6, r4 │ │ │ │ bls.n 21182a │ │ │ │ vaddl.u q15, d15, d15 │ │ │ │ vcvt.u32.f32 , , #1 │ │ │ │ @ instruction: 0xffffdfb7 │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (211bac ) │ │ │ │ @@ -222401,55 +222403,55 @@ │ │ │ │ sub sp, #28 │ │ │ │ ldr r6, [pc, #396] @ (21198c ) │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r1 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r2, [pc, #384] @ (211990 ) │ │ │ │ ldr.w r8, [pc, #388] @ 211994 │ │ │ │ add r6, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r6, #80 @ 0x50 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r8, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2118c0 │ │ │ │ ldr r3, [pc, #360] @ (211998 ) │ │ │ │ str r4, [r0, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r6, r0 │ │ │ │ bl 20f1ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 211928 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 211584 │ │ │ │ cbz r0, 2118a2 │ │ │ │ ldr r0, [pc, #324] @ (21199c ) │ │ │ │ add r0, pc │ │ │ │ - bl 2fbd6c │ │ │ │ + bl 2fbd2c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 2fb48c │ │ │ │ + bl 2fb44c │ │ │ │ cbz r0, 2118a2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -222460,18 +222462,18 @@ │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [pc, #276] @ (2119a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #600 @ 0x258 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -222491,26 +222493,26 @@ │ │ │ │ add r9, pc │ │ │ │ ldr.w r8, [r8, r3] │ │ │ │ b.n 211918 │ │ │ │ str r7, [r0, #4] │ │ │ │ blx 181788 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ bl 20f1ec │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 211584 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 211856 │ │ │ │ mov r0, r4 │ │ │ │ - bl 41a098 │ │ │ │ + bl 41a058 │ │ │ │ ldr.w r0, [r9] │ │ │ │ str.w sl, [r5, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 211886 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ str r4, [r5, #24] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -222541,59 +222543,59 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #120] @ (2119d0 ) │ │ │ │ add.w r3, r3, #600 @ 0x258 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ movw r2, #1762 @ 0x6e2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2118a2 │ │ │ │ ldr r2, [pc, #100] @ (2119d4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 21194a │ │ │ │ ldr r1, [pc, #100] @ (2119d8 ) │ │ │ │ add.w r3, r6, #612 @ 0x264 │ │ │ │ ldr r0, [pc, #96] @ (2119dc ) │ │ │ │ movw r2, #1772 @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf65c0026 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + @ instruction: 0xf6240026 │ │ │ │ + lsls r2, r6, #8 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xf62e0026 │ │ │ │ + @ instruction: 0xf5f60026 │ │ │ │ add r6, sp, #912 @ 0x390 │ │ │ │ movs r0, r7 │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + subs r4, r1, #2 │ │ │ │ movs r6, r5 │ │ │ │ - lsls r2, r5, #7 │ │ │ │ + lsls r2, r6, #6 │ │ │ │ movs r3, r6 │ │ │ │ - ldc2 0, cr0, [ip, #-152]! @ 0xffffff68 │ │ │ │ - @ instruction: 0xf52a0026 │ │ │ │ + stc2 0, cr0, [r4, #-152] @ 0xffffff68 │ │ │ │ + @ instruction: 0xf4f20026 │ │ │ │ stmia r7!, {r1, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs.w r0, r4, #12058624 @ 0xb80000 │ │ │ │ sub.w r0, r6, #12058624 @ 0xb80000 │ │ │ │ - mcrr2 0, 2, r0, r4, cr6 │ │ │ │ - lsls r4, r6, #7 │ │ │ │ + stc2 0, cr0, [ip], {38} @ 0x26 │ │ │ │ + lsls r4, r7, #6 │ │ │ │ movs r4, r5 │ │ │ │ - bmi.n 2118e8 │ │ │ │ + bmi.n 211a78 │ │ │ │ movs r5, r4 │ │ │ │ - ldc2 0, cr0, [r4], {38} @ 0x26 │ │ │ │ - lsls r2, r5, #4 │ │ │ │ + @ instruction: 0xfbdc0026 │ │ │ │ + lsls r2, r6, #3 │ │ │ │ movs r3, r6 │ │ │ │ - orn r0, sl, #10878976 @ 0xa60000 │ │ │ │ - ldc2 0, cr0, [ip], {38} @ 0x26 │ │ │ │ - bmi.n 2118dc │ │ │ │ + bics.w r0, r2, #10878976 @ 0xa60000 │ │ │ │ + @ instruction: 0xfbe40026 │ │ │ │ + bmi.n 211a6c │ │ │ │ movs r5, r4 │ │ │ │ - orr.w r0, r6, #10878976 @ 0xa60000 │ │ │ │ - ldc2 0, cr0, [ip], #-152 @ 0xffffff68 │ │ │ │ + and.w r0, lr, #10878976 @ 0xa60000 │ │ │ │ + stc2 0, cr0, [r4], {38} @ 0x26 │ │ │ │ │ │ │ │ 002119e0 : │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 211a66 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -222645,18 +222647,17 @@ │ │ │ │ b.w 20fb74 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - movs r4, r6 │ │ │ │ - movs r3, r6 │ │ │ │ - @ instruction: 0xf7ec0026 │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + vshr.u32 d16, d18, #4 │ │ │ │ + @ instruction: 0xf7b40026 │ │ │ │ + strb r6, [r6, #4] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00211a80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -222949,34 +222950,34 @@ │ │ │ │ b.n 211d3c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ blx 183340 │ │ │ │ add r4, sp, #432 @ 0x1b0 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 d0, d18, #28 │ │ │ │ + vqadd.u32 d16, d12, d18 │ │ │ │ add r4, sp, #56 @ 0x38 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf6f20026 │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + @ instruction: 0xf6ba0026 │ │ │ │ + ldr r4, [r4, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ - mcr2 0, 4, r0, cr0, cr2, {1} │ │ │ │ - movw r0, #18470 @ 0x4826 │ │ │ │ - ldr r0, [r7, #120] @ 0x78 │ │ │ │ + mcr2 0, 2, r0, cr8, cr2, {1} │ │ │ │ + addw r0, ip, #2086 @ 0x826 │ │ │ │ + ldr r0, [r0, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ - mrc2 0, 2, r0, cr2, cr2, {1} │ │ │ │ - ldc2l 0, cr0, [r6, #200]! @ 0xc8 │ │ │ │ - ldc2l 0, cr0, [lr, #200] @ 0xc8 │ │ │ │ - rsb r0, lr, #10878976 @ 0xa60000 │ │ │ │ - ldr r0, [r3, #112] @ 0x70 │ │ │ │ + mrc2 0, 0, r0, cr10, cr2, {1} │ │ │ │ + ldc2 0, cr0, [lr, #200]! @ 0xc8 │ │ │ │ + stc2 0, cr0, [r6, #200]! @ 0xc8 │ │ │ │ + @ instruction: 0xf5960026 │ │ │ │ + ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - sbc.w r0, r8, #10878976 @ 0xa60000 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + @ instruction: 0xf5300026 │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r6, #12] │ │ │ │ + strb r0, [r7, #11] │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 00211d9c : │ │ │ │ cbz r0, 211da0 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -223012,23 +223013,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ umull r4, r0, r3, r0 │ │ │ │ umlal r0, r2, r3, r1 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r3, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r1, r1, #0 │ │ │ │ @@ -223126,15 +223127,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ blx r1 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ cmp r5, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ it cs │ │ │ │ movcs r7, #0 │ │ │ │ bcs.n 211f2a │ │ │ │ subs r3, r7, r5 │ │ │ │ subs r0, r0, r5 │ │ │ │ @@ -223147,15 +223148,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 214f88 │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r0, r2 │ │ │ │ cmp r0, r3 │ │ │ │ it cs │ │ │ │ movcs r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ @@ -223240,26 +223241,26 @@ │ │ │ │ bl 214ffc │ │ │ │ b.n 211f78 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ add r0, sp, #712 @ 0x2c8 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf77e0026 │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + @ instruction: 0xf7460026 │ │ │ │ + ldr r0, [r3, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ add r0, sp, #512 @ 0x200 │ │ │ │ movs r0, r7 │ │ │ │ add r0, sp, #288 @ 0x120 │ │ │ │ movs r0, r7 │ │ │ │ - strb r6, [r7, #2] │ │ │ │ + strb r6, [r0, #2] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xfab60032 │ │ │ │ - bic.w r0, r2, #38 @ 0x26 │ │ │ │ - ldr r4, [r5, #60] @ 0x3c │ │ │ │ + @ instruction: 0xfa7e0032 │ │ │ │ + vaddl.s32 q8, d10, d22 │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00212044 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -223336,15 +223337,15 @@ │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov sl, r1 │ │ │ │ cmp r6, r1 │ │ │ │ bhi.n 2121be │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, r2 │ │ │ │ it cs │ │ │ │ movcs r0, r2 │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ mov fp, r0 │ │ │ │ @@ -223432,26 +223433,26 @@ │ │ │ │ bl 20fb74 │ │ │ │ b.n 212088 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #672 @ (adr r6, 212484 ) │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5940026 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + adcs.w r0, ip, #10878976 @ 0xa60000 │ │ │ │ + ldr r6, [r1, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ add r6, pc, #472 @ (adr r6, 2123cc ) │ │ │ │ movs r0, r7 │ │ │ │ add r6, pc, #256 @ (adr r6, 2122f8 ) │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh.w r0, [ip, #50] @ 0x32 │ │ │ │ - orn r0, r2, #10878976 @ 0xa60000 │ │ │ │ - ldr r4, [r6, #28] │ │ │ │ + strb.w r0, [r4, #50] @ 0x32 │ │ │ │ + bic.w r0, sl, #10878976 @ 0xa60000 │ │ │ │ + ldr r4, [r7, #24] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00212208 : │ │ │ │ cbz r0, 212260 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -223692,15 +223693,15 @@ │ │ │ │ ldrd r6, r5, [r4, #76] @ 0x4c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add r6, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r7 │ │ │ │ str r6, [r4, #76] @ 0x4c │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp r8, r7 │ │ │ │ str r1, [r4, #72] @ 0x48 │ │ │ │ bhi.n 21244e │ │ │ │ subs r3, r5, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ bcc.n 212414 │ │ │ │ @@ -223778,17 +223779,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (212504 ) │ │ │ │ ldr r0, [pc, #20] @ (212508 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #692 @ 0x2b4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf58a0032 │ │ │ │ - @ instruction: 0xe8d00026 │ │ │ │ - @ instruction: 0xe9aa0026 │ │ │ │ + adcs.w r0, r2, #11665408 @ 0xb20000 │ │ │ │ + ldmia.w r8, {r1, r2, r5} │ │ │ │ + ldrd r0, r0, [r2, #-152]! @ 0x98 │ │ │ │ │ │ │ │ 0021250c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -223956,21 +223957,21 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ (2126a8 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (2126ac ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #8] │ │ │ │ - bl 2fbd6c │ │ │ │ + bl 2fbd2c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 2f8d7c │ │ │ │ + b.w 2f8d3c │ │ │ │ nop │ │ │ │ cbnz r0, 2126c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 002126b0 : │ │ │ │ ldr r3, [pc, #96] @ (212714 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -224004,23 +224005,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2126e4 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #20] @ (21271c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ b.n 2126e4 │ │ │ │ cbnz r0, 212724 │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 21262c │ │ │ │ movs r0, r7 │ │ │ │ - vhadd.s16 d16, d0, d22 │ │ │ │ + vhadd.s16 d0, d8, d22 │ │ │ │ │ │ │ │ 00212720 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -224057,18 +224058,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (212790 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #724 @ 0x2d4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3040032 │ │ │ │ - b.n 212424 │ │ │ │ + movt r0, #49202 @ 0xc032 │ │ │ │ + b.n 2123b4 │ │ │ │ movs r6, r4 │ │ │ │ - vhadd.s16 d0, d0, d22 │ │ │ │ + cdp 0, 13, cr0, cr8, cr6, {1} │ │ │ │ │ │ │ │ 00212794 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -224284,37 +224285,37 @@ │ │ │ │ ldr r2, [pc, #68] @ (2129f0 ) │ │ │ │ add r3, r1 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr.w r2, [r2, r3, lsl #2] │ │ │ │ b.n 212906 │ │ │ │ ldr r0, [pc, #56] @ (2129f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ blx 183340 │ │ │ │ blx 183340 │ │ │ │ ldr r7, [sp, #360] @ 0x168 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf2540032 │ │ │ │ - cdp 0, 7, cr0, cr2, cr6, {1} │ │ │ │ - str r0, [r0, #52] @ 0x34 │ │ │ │ + @ instruction: 0xf21c0032 │ │ │ │ + cdp 0, 3, cr0, cr10, cr6, {1} │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xb72c │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r8, #-152]! @ 0xffffff68 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + stcl 0, cr0, [r0, #-152] @ 0xffffff68 │ │ │ │ + str r2, [r6, #32] │ │ │ │ movs r6, r4 │ │ │ │ - b.n 212860 │ │ │ │ + b.n 2127f0 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 21286c │ │ │ │ + b.n 2127fc │ │ │ │ movs r6, r4 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r2], #152 @ 0x98 │ │ │ │ + stc 0, cr0, [sl], #152 @ 0x98 │ │ │ │ │ │ │ │ 002129f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #116] @ 0x74 │ │ │ │ @@ -224634,15 +224635,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 210e00 │ │ │ │ mov r1, sp │ │ │ │ bl 20f2ac │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 212d46 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #88] @ (212d78 ) │ │ │ │ ldr r3, [pc, #80] @ (212d74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -224704,15 +224705,15 @@ │ │ │ │ adds r5, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 212ebc │ │ │ │ ldr r7, [pc, #264] @ (212ec0 ) │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 212e2c │ │ │ │ - bl 42f534 │ │ │ │ + bl 42f4f4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 212e90 │ │ │ │ adds r3, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ @@ -224725,17 +224726,17 @@ │ │ │ │ beq.n 212e84 │ │ │ │ ldr r3, [pc, #216] @ (212ec4 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 41c548 │ │ │ │ + bl 41c508 │ │ │ │ mov r0, sl │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r3, [pc, #200] @ (212ec8 ) │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ bl 212cdc │ │ │ │ @@ -224750,29 +224751,29 @@ │ │ │ │ str r0, [r1, #0] │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ cbz r0, 212e5e │ │ │ │ bl 20f1ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 212e26 │ │ │ │ - bl 432960 │ │ │ │ + bl 432920 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ mov r0, r4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 212dc0 │ │ │ │ - bl 42f534 │ │ │ │ + bl 42f4f4 │ │ │ │ mov sl, r0 │ │ │ │ b.n 212de8 │ │ │ │ ldr r2, [pc, #112] @ (212ed0 ) │ │ │ │ ldr r3, [pc, #76] @ (212eb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -224784,15 +224785,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.n 212de8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (212ed4 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #64] @ (212ed8 ) │ │ │ │ ldr r0, [pc, #68] @ (212edc ) │ │ │ │ add r3, pc │ │ │ │ @@ -224805,31 +224806,31 @@ │ │ │ │ movs r0, r7 │ │ │ │ ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ movs r0, r7 │ │ │ │ - add r4, pc, #912 @ (adr r4, 21324c ) │ │ │ │ + add r4, pc, #688 @ (adr r4, 21316c ) │ │ │ │ movs r2, r5 │ │ │ │ - ldrd r0, r0, [sl, #-152]! @ 0x98 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + strd r0, r0, [r2, #-152] @ 0x98 │ │ │ │ + ldrh r0, [r0, #50] @ 0x32 │ │ │ │ movs r2, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 212f98 │ │ │ │ movs r0, r7 │ │ │ │ ldr r0, [sp, #648] @ 0x288 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xebe40032 │ │ │ │ - @ instruction: 0xb75a │ │ │ │ + sub.w r0, ip, r2, rrx │ │ │ │ + @ instruction: 0xb722 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb770 │ │ │ │ + @ instruction: 0xb738 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00212ee0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -224839,30 +224840,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 181bf4 │ │ │ │ ldr r3, [pc, #56] @ (212f34 ) │ │ │ │ add r5, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ bl 20f1ec │ │ │ │ cbz r0, 212f14 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181bf4 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #10 │ │ │ │ bne.n 212f00 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - strex r0, r0, [ip, #152] @ 0x98 │ │ │ │ + @ instruction: 0xe8140026 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r0, r7 │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ ... │ │ │ │ │ │ │ │ 00212f38 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -224902,22 +224903,22 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [pc, #136] @ (21301c ) │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ mov r4, r3 │ │ │ │ mov r2, r3 │ │ │ │ - bl 42f5ac │ │ │ │ + bl 42f56c │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 41c548 │ │ │ │ + bl 41c508 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ bl 212cdc │ │ │ │ movs r0, #8 │ │ │ │ blx 181488 │ │ │ │ @@ -224951,19 +224952,19 @@ │ │ │ │ nop │ │ │ │ str r7, [sp, #720] @ 0x2d0 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #680] @ 0x2a8 │ │ │ │ movs r0, r7 │ │ │ │ - uxtb r4, r6 │ │ │ │ + uxth r4, r7 │ │ │ │ movs r5, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #24 @ (adr r3, 213038 ) │ │ │ │ + add r2, pc, #824 @ (adr r2, 213358 ) │ │ │ │ movs r2, r5 │ │ │ │ udf #180 @ 0xb4 │ │ │ │ movs r0, r7 │ │ │ │ str r7, [sp, #152] @ 0x98 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00213028 : │ │ │ │ @@ -225120,15 +225121,15 @@ │ │ │ │ umull r0, r1, r0, r2 │ │ │ │ adds r0, r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ mla r1, r2, ip, r1 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -225149,15 +225150,15 @@ │ │ │ │ movw r3, #41248 @ 0xa120 │ │ │ │ movt r3, #7 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ adds r0, r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mul.w r0, r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -225179,15 +225180,15 @@ │ │ │ │ umull r0, r1, r0, r2 │ │ │ │ adds r0, r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ mla r1, r2, ip, r1 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mul.w r0, r4, r0 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 21326e │ │ │ │ cmp r3, #1 │ │ │ │ it hi │ │ │ │ lslhi r0, r0, #1 │ │ │ │ @@ -225211,28 +225212,28 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #116] @ (213304 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 2fbd6c │ │ │ │ + bl 2fbd2c │ │ │ │ mov r1, r4 │ │ │ │ - bl 2fbd24 │ │ │ │ + bl 2fbce4 │ │ │ │ cbz r0, 2132ce │ │ │ │ ldr r4, [pc, #100] @ (213308 ) │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ ldr r2, [pc, #100] @ (21330c ) │ │ │ │ ldr r1, [pc, #100] @ (213310 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -225246,37 +225247,37 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #2223 @ 0x8af │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r1, #18 │ │ │ │ + lsls r0, r2, #17 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 2132b0 │ │ │ │ + b.n 213240 │ │ │ │ movs r2, r6 │ │ │ │ - blt.n 213240 │ │ │ │ + blt.n 2133d0 │ │ │ │ movs r6, r4 │ │ │ │ - blt.n 21326c │ │ │ │ + blt.n 2133fc │ │ │ │ movs r6, r4 │ │ │ │ - b.n 213260 │ │ │ │ + b.n 2131f0 │ │ │ │ movs r2, r6 │ │ │ │ - b.n 212c20 │ │ │ │ + b.n 212bb0 │ │ │ │ movs r6, r4 │ │ │ │ - bge.n 2132e4 │ │ │ │ + bge.n 213274 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00213320 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -225298,15 +225299,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (213398 ) │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ movw r2, #2239 @ 0x8bf │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -225316,25 +225317,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2133a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 212be0 │ │ │ │ + b.n 213b70 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 2131e8 │ │ │ │ + b.n 213178 │ │ │ │ movs r2, r6 │ │ │ │ - bge.n 213464 │ │ │ │ + bge.n 2133f4 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 213198 │ │ │ │ + b.n 213128 │ │ │ │ movs r2, r6 │ │ │ │ - bge.n 213428 │ │ │ │ + bge.n 2133b8 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 2139b8 │ │ │ │ + b.n 213948 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002133a8 : │ │ │ │ cbz r0, 2133ca │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -225360,21 +225361,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (213400 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #840 @ 0x348 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r7, #100] @ 0x64 │ │ │ │ + str r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, r5 │ │ │ │ - b.n 21312c │ │ │ │ + b.n 2130bc │ │ │ │ movs r2, r6 │ │ │ │ - bls.n 2133bc │ │ │ │ + bls.n 21334c │ │ │ │ movs r6, r4 │ │ │ │ - b.n 213b6c │ │ │ │ + b.n 213afc │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00213404 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -225386,15 +225387,15 @@ │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #12] @ (213434 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - asrs r6, r5, #9 │ │ │ │ + asrs r6, r6, #8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00213438 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -225403,15 +225404,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ strd r0, r1, [r4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -225421,39 +225422,39 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ movs r0, #1 │ │ │ │ movs r4, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r6, #20] │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ mov r1, r4 │ │ │ │ umull r7, r0, r0, r2 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ (adr r3, 2134f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ (adr r3, 2134f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r6, #16] │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ sbc.w r1, r8, r3 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ cmp r1, r4 │ │ │ │ strd r0, r1, [r5, #16] │ │ │ │ itee lt │ │ │ │ movlt r0, r4 │ │ │ │ ldrge r4, [r6, #16] │ │ │ │ mulge r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -225498,18 +225499,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ strd r0, r1, [r4] │ │ │ │ b.n 213518 │ │ │ │ - b.n 213a3c │ │ │ │ + b.n 2139cc │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021355c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -225544,18 +225545,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ strd r0, r1, [r4] │ │ │ │ b.n 213586 │ │ │ │ - b.n 2139c8 │ │ │ │ + b.n 213958 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002135d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -225577,24 +225578,24 @@ │ │ │ │ movs r0, #8 │ │ │ │ mov r6, r4 │ │ │ │ blx 183830 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r3, 21362c │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #92] @ (213674 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 41c548 │ │ │ │ + bl 41c508 │ │ │ │ mov r0, r9 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r5, [r5, #4] │ │ │ │ strd r6, r3, [r4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 213600 │ │ │ │ ldr r2, [pc, #64] @ (213678 ) │ │ │ │ ldr r3, [pc, #48] @ (21366c ) │ │ │ │ @@ -226546,15 +226547,15 @@ │ │ │ │ subs r5, r2, #1 │ │ │ │ add.w r4, r0, #16 │ │ │ │ vldmia r6!, {s15} │ │ │ │ subs r5, #1 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46aacc │ │ │ │ + bl 46aa8c │ │ │ │ adds r3, r5, #1 │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 214074 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -226583,20 +226584,20 @@ │ │ │ │ add.w r4, r0, #16 │ │ │ │ vldr s15, [r5, #-8] │ │ │ │ subs r6, #1 │ │ │ │ adds r5, #8 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46aacc │ │ │ │ + bl 46aa8c │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ vldr s15, [r5, #-12] │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46aacc │ │ │ │ + bl 46aa8c │ │ │ │ adds r3, r6, #1 │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 2140de │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -226625,15 +226626,15 @@ │ │ │ │ ldrd r1, r0, [r4, #-12] │ │ │ │ subs r5, #1 │ │ │ │ ldr.w r3, [r4, #-16] │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r2, [r4, #-20] │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ - bl 46a8c4 │ │ │ │ + bl 46a884 │ │ │ │ vmov s15, r0 │ │ │ │ adds r3, r5, #1 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstmia r6!, {s15} │ │ │ │ bne.n 214158 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ @@ -226659,23 +226660,23 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr s16, [pc, #96] @ 214224 │ │ │ │ subs r6, r2, #1 │ │ │ │ add.w r5, r0, #8 │ │ │ │ add.w r4, r1, #16 │ │ │ │ ldrd r0, r1, [r4, #-16] │ │ │ │ - bl 46a8c4 │ │ │ │ + bl 46a884 │ │ │ │ vmov s15, r0 │ │ │ │ adds r5, #8 │ │ │ │ subs r6, #1 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstr s15, [r5, #-16] │ │ │ │ ldrd r0, r1, [r4, #-24] │ │ │ │ - bl 46a8c4 │ │ │ │ + bl 46a884 │ │ │ │ vmov s15, r0 │ │ │ │ adds r3, r6, #1 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstr s15, [r5, #-12] │ │ │ │ bne.n 2141ce │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ @@ -226999,22 +227000,22 @@ │ │ │ │ subs r6, #1 │ │ │ │ adds r5, #8 │ │ │ │ adds r4, #16 │ │ │ │ rev r0, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46aacc │ │ │ │ + bl 46aa8c │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ ldr.w r0, [r5, #-12] │ │ │ │ rev r0, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46aacc │ │ │ │ + bl 46aa8c │ │ │ │ adds r3, r6, #1 │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 214562 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -227043,15 +227044,15 @@ │ │ │ │ ldr.w r0, [r6], #4 │ │ │ │ subs r5, #1 │ │ │ │ adds r4, #16 │ │ │ │ rev r0, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 46aacc │ │ │ │ + bl 46aa8c │ │ │ │ adds r3, r5, #1 │ │ │ │ strd r0, r1, [r4, #-32] │ │ │ │ strd r0, r1, [r4, #-24] │ │ │ │ bne.n 2145e8 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -227076,25 +227077,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr s16, [pc, #108] @ 2146bc │ │ │ │ subs r6, r2, #1 │ │ │ │ add.w r5, r0, #8 │ │ │ │ add.w r4, r1, #16 │ │ │ │ ldrd r0, r1, [r4, #-16] │ │ │ │ - bl 46a8c4 │ │ │ │ + bl 46a884 │ │ │ │ vmov s15, r0 │ │ │ │ adds r5, #8 │ │ │ │ subs r6, #1 │ │ │ │ adds r4, #16 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r3, s15 │ │ │ │ rev r3, r3 │ │ │ │ str.w r3, [r5, #-16] │ │ │ │ ldrd r0, r1, [r4, #-24] │ │ │ │ - bl 46a8c4 │ │ │ │ + bl 46a884 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r3, s15 │ │ │ │ rev r3, r3 │ │ │ │ str.w r3, [r5, #-12] │ │ │ │ adds r3, r6, #1 │ │ │ │ bne.n 21465a │ │ │ │ @@ -227127,15 +227128,15 @@ │ │ │ │ ldrd r1, r0, [r4, #-12] │ │ │ │ subs r5, #1 │ │ │ │ ldr.w r3, [r4, #-16] │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r2, [r4, #-20] │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ - bl 46a8c4 │ │ │ │ + bl 46a884 │ │ │ │ vmov s15, r0 │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vmov r3, s15 │ │ │ │ rev r3, r3 │ │ │ │ str.w r3, [r6], #4 │ │ │ │ adds r3, r5, #1 │ │ │ │ bne.n 2146e0 │ │ │ │ @@ -227537,15 +227538,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ movs r5, #0 │ │ │ │ strd r6, r7, [r0] │ │ │ │ mov r0, r5 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ str r5, [r4, #16] │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ strd r6, r7, [r4, #24] │ │ │ │ strd r6, r7, [r4, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -227903,15 +227904,15 @@ │ │ │ │ it cs │ │ │ │ movcs r0, ip │ │ │ │ bcs.n 214f6e │ │ │ │ subs.w lr, r2, lr │ │ │ │ sbc.w r4, r3, r0 │ │ │ │ adds.w r0, lr, ip │ │ │ │ add r1, r4 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ addeq.w r0, r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -228058,15 +228059,15 @@ │ │ │ │ add.w r1, r0, #12 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ bl 21355c │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ mov r6, r0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r4, #12 │ │ │ │ bl 210258 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -228140,23 +228141,23 @@ │ │ │ │ bl 21355c │ │ │ │ ldr r2, [r5, #32] │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov r4, r3 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 21524a │ │ │ │ cbnz r6, 215212 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ add r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -228192,23 +228193,23 @@ │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #24] @ (215268 ) │ │ │ │ ldr r0, [pc, #24] @ (21526c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r6!, {r1, r3, r5} │ │ │ │ + stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1, r7} │ │ │ │ movs r2, r6 │ │ │ │ - stmia r5!, {r5, r7} │ │ │ │ + stmia r5!, {r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (2153c8 ) │ │ │ │ @@ -228344,35 +228345,35 @@ │ │ │ │ b.n 2152fe │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r7, #17] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r4, r5, r6} │ │ │ │ + stmia r5!, {r3, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ strb r4, [r6, #15] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r3} │ │ │ │ + stmia r4!, {r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r1, r2, r3, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r3, r6, r7} │ │ │ │ + stmia r4!, {r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r5!, {r2, r4} │ │ │ │ + stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #376] @ (215588 ) │ │ │ │ @@ -228518,39 +228519,39 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 20fb74 │ │ │ │ b.n 21552a │ │ │ │ blx 183340 │ │ │ │ strb r6, [r5, #11] │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ strb r0, [r1, #8] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r3} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r2, r6} │ │ │ │ + stmia r3!, {r2, r3} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r2, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r2, r3, r5} │ │ │ │ + stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r4} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r3!, {r2, r3} │ │ │ │ + stmia r2!, {r2, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r3} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #9 │ │ │ │ @@ -228565,43 +228566,43 @@ │ │ │ │ ldr r1, [pc, #16] @ (2155f8 ) │ │ │ │ ldr r0, [pc, #20] @ (2155fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldmia r0!, {r2, r5} │ │ │ │ + stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - stmia r2!, {r1, r3} │ │ │ │ + stmia r1!, {r1, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r5} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00215600 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (215654 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #68] @ (215658 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 443330 │ │ │ │ + bl 4432f0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 215640 │ │ │ │ ldr r7, [pc, #56] @ (21565c ) │ │ │ │ movs r5, #0 │ │ │ │ add r7, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #1 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrd r0, r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 215628 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -228609,35 +228610,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrh r0, [r4, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r3, r5} │ │ │ │ + stmia r3!, {r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r4!, {r1, r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00215660 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #96] @ (2156d4 ) │ │ │ │ ldr r5, [pc, #100] @ (2156d8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #92] @ (2156dc ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 443330 │ │ │ │ + bl 4432f0 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cbz r5, 2156c0 │ │ │ │ movs r2, #0 │ │ │ │ b.n 215698 │ │ │ │ ldr r5, [r5, #12] │ │ │ │ adds r2, #1 │ │ │ │ cbz r5, 2156c0 │ │ │ │ @@ -228662,19 +228663,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r6, #148 @ 0x94 │ │ │ │ + adds r6, #92 @ 0x5c │ │ │ │ movs r6, r5 │ │ │ │ ldrh r2, [r7, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002156e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -228689,50 +228690,50 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #236] @ (2157f0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #220] @ (2157f4 ) │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #44100 @ 0xac44 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ ldr r1, [pc, #208] @ (2157f8 ) │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ ldr r1, [pc, #196] @ (2157fc ) │ │ │ │ movs r2, #2 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ ldr r1, [pc, #184] @ (215800 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 21327c │ │ │ │ ldr r1, [pc, #164] @ (215804 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r6, #9 │ │ │ │ add r1, pc │ │ │ │ - bl 443330 │ │ │ │ + bl 4432f0 │ │ │ │ cbz r5, 2157c6 │ │ │ │ movs r0, #20 │ │ │ │ blx 181488 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -228763,47 +228764,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 21579c │ │ │ │ ldr r1, [pc, #64] @ (215810 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ b.n 21579c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strb r4, [r1, #0] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r2, r7] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ movs r0, r5 │ │ │ │ ldrh r6, [r5, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 215eb4 │ │ │ │ + b.n 215e44 │ │ │ │ movs r4, r5 │ │ │ │ - blt.n 215768 │ │ │ │ + blt.n 2158f8 │ │ │ │ movs r2, r5 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ movs r6, r4 │ │ │ │ - b.n 215584 │ │ │ │ + b.n 215514 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r3!, {r5, r6} │ │ │ │ + stmia r3!, {r3, r5} │ │ │ │ movs r6, r4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [r4, #116] @ 0x74 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r3!, {r1, r3, r5} │ │ │ │ + stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228818,27 +228819,27 @@ │ │ │ │ beq.n 21584e │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (215868 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r5 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r4, r6, r7} │ │ │ │ + stmia r2!, {r3, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -228860,30 +228861,30 @@ │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2158d6 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2158e0 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w ip, [pc, #12] @ 2158e4 │ │ │ │ add ip, pc │ │ │ │ b.n 2158b2 │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r3, r7} │ │ │ │ + stmia r2!, {r2, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r5} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #284] @ (215a18 ) │ │ │ │ @@ -228928,25 +228929,25 @@ │ │ │ │ beq.n 2159ca │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ (215a20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 1816a8 │ │ │ │ cbz r0, 215986 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (215a24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #152] @ (215a28 ) │ │ │ │ ldr r3, [pc, #140] @ (215a1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -228964,15 +228965,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ (215a2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 21596a │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #32 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 181a58 │ │ │ │ cbnz r0, 2159fc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -228984,41 +228985,41 @@ │ │ │ │ beq.n 21596a │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (215a30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 21596a │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (215a34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 21596a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r0, #96] @ 0x60 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + stmia r2!, {r2, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ ldr r4, [r6, #84] @ 0x54 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r1!, {r1, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r1, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00215a38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -229177,120 +229178,120 @@ │ │ │ │ b.n 215aec │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ (215c8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 1816a8 │ │ │ │ cbnz r0, 215c0e │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ b.n 215b86 │ │ │ │ ldr r0, [pc, #140] @ (215c90 ) │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 215bfc │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ (215c94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 215bf6 │ │ │ │ ldr r0, [pc, #112] @ (215c98 ) │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 215bfc │ │ │ │ ldr r0, [pc, #104] @ (215c9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 215be8 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #88] @ (215ca0 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ b.n 215bfc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r6, #72] @ 0x48 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ ldc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc2 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ - stmia r0!, {r1, r2, r4} │ │ │ │ - movs r5, r4 │ │ │ │ - ldr r2, [r1, r1] │ │ │ │ - movs r7, r6 │ │ │ │ + ittt le │ │ │ │ + movle r5, r4 │ │ │ │ + ldrle r2, [r1, r1] │ │ │ │ + movle r7, r6 │ │ │ │ ldr r2, [r7, #52] @ 0x34 │ │ │ │ movs r0, r7 │ │ │ │ mrrc2 15, 15, pc, fp, cr15 @ │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ stc2 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r1, r2, r6} │ │ │ │ + stmia r0!, {r1, r2, r3} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r2, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - itt │ │ │ │ - mov r6, r4 │ │ │ │ - bls.n 215c6c @ unpredictable > │ │ │ │ + itt gt │ │ │ │ + movgt r6, r4 │ │ │ │ + bls.n 215bfc @ unpredictable │ │ │ │ movs r5, r4 │ │ │ │ - stmia r0!, {r1, r2, r3, r5} │ │ │ │ - movs r6, r4 │ │ │ │ + itet │ │ │ │ + mov r6, r4 │ │ │ │ │ │ │ │ 00215ca4 : │ │ │ │ - push {r3, r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + pushal {r3, r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b6d40 │ │ │ │ + bl 3b6d00 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 215cd8 │ │ │ │ ldr r6, [pc, #36] @ (215ce4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 215cc4 │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 3df300 │ │ │ │ + b.w 3df2c0 │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r2, r4} │ │ │ │ - movs r6, r4 │ │ │ │ + ittt le │ │ │ │ + movle r6, r4 │ │ │ │ │ │ │ │ 00215ce8 : │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + pushle {r4, r5, r6, lr} │ │ │ │ + movle.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #112] @ (215d68 ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [pc, #112] @ (215d6c ) │ │ │ │ sub sp, #16 │ │ │ │ add r2, pc │ │ │ │ @@ -229298,28 +229299,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #92] @ (215d74 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ add r3, sp, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3b1288 │ │ │ │ + bl 3b1248 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (215d78 ) │ │ │ │ ldr r3, [pc, #44] @ (215d6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229337,17 +229338,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r0, #32] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #744 @ 0x2e8 │ │ │ │ + add r2, sp, #520 @ 0x208 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r0, r3, #3 │ │ │ │ + lsrs r0, r4, #2 │ │ │ │ movs r0, r5 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00215d7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229362,27 +229363,27 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ ldr r1, [pc, #204] @ (215e7c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3b13c0 │ │ │ │ + bl 3b1380 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27a5b0 │ │ │ │ cbnz r0, 215e34 │ │ │ │ ldrb r2, [r6, #0] │ │ │ │ cbz r2, 215e24 │ │ │ │ @@ -229392,15 +229393,15 @@ │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 215dfa │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 215e14 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r2, [r4, #1]! │ │ │ │ cbz r2, 215e24 │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ beq.n 215e5e │ │ │ │ cmp r2, #31 │ │ │ │ ite hi │ │ │ │ movhi r3, #0 │ │ │ │ @@ -229410,22 +229411,22 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 215de8 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ beq.n 215dec │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r2, [r4, #1]! │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 215dfa │ │ │ │ ldr r1, [pc, #96] @ (215e88 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #84] @ (215e8c ) │ │ │ │ ldr r3, [pc, #60] @ (215e74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -229440,35 +229441,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #48] @ (215e90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 215df4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r6, #20] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #64 @ (adr r0, 215ebc ) │ │ │ │ + ldr r7, [sp, #864] @ 0x360 │ │ │ │ movs r7, r4 │ │ │ │ - add r2, sp, #56 @ 0x38 │ │ │ │ + add r1, sp, #856 @ 0x358 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ movs r2, r5 │ │ │ │ - ite eq │ │ │ │ - moveq r6, r4 │ │ │ │ - asrne r4, r2, #25 │ │ │ │ + bkpt 0x00d4 │ │ │ │ + movs r6, r4 │ │ │ │ + asrs r4, r3, #24 │ │ │ │ movs r6, r5 │ │ │ │ ldr r4, [r1, #12] │ │ │ │ movs r0, r7 │ │ │ │ - bkpt 0x008a │ │ │ │ + bkpt 0x0052 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00215e94 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -229481,30 +229482,30 @@ │ │ │ │ ldr r1, [pc, #140] @ (215f3c ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #120] @ (215f40 ) │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cbz r0, 215f18 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 3b7188 │ │ │ │ + bl 3b7148 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 4458c0 │ │ │ │ + bl 445880 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #80] @ (215f44 ) │ │ │ │ ldr r3, [pc, #68] @ (215f38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229526,33 +229527,33 @@ │ │ │ │ ldr r3, [pc, #44] @ (215f4c ) │ │ │ │ ldr r1, [pc, #48] @ (215f50 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 215ee8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r3, #4] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0044 │ │ │ │ + bkpt 0x000c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #96] @ (215fa4 ) │ │ │ │ + blx ip │ │ │ │ movs r1, r5 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movs r0, r7 │ │ │ │ - pop {r3, r4, r5, r6, r7, pc} │ │ │ │ + pop {r6, r7, pc} │ │ │ │ movs r6, r4 │ │ │ │ - ittt vs │ │ │ │ - movvs r2, r6 │ │ │ │ - popvs {r1, r3, r4, r6, r7, pc} │ │ │ │ - movvs r6, r4 │ │ │ │ + itet cs │ │ │ │ + movcs r2, r6 │ │ │ │ + popcc {r1, r5, r7, pc} │ │ │ │ + movcs r6, r4 │ │ │ │ │ │ │ │ 00215f54 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #228] @ (216048 ) │ │ │ │ @@ -229564,65 +229565,65 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #204] @ (216054 ) │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21602a │ │ │ │ ldr r1, [pc, #184] @ (216058 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4458b4 │ │ │ │ + bl 445874 │ │ │ │ cbz r0, 215fd0 │ │ │ │ ldr r3, [pc, #168] @ (21605c ) │ │ │ │ movs r2, #111 @ 0x6f │ │ │ │ ldr r0, [pc, #168] @ (216060 ) │ │ │ │ ldr r1, [pc, #168] @ (216064 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ mov r5, r0 │ │ │ │ b.n 215fea │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3b6c50 │ │ │ │ + bl 3b6c10 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 215fea │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3b7518 │ │ │ │ - bl 3dfaf8 │ │ │ │ + bl 3b74d8 │ │ │ │ + bl 3dfab8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3dfabc │ │ │ │ + bl 3dfa7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 4458c0 │ │ │ │ + bl 445880 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #100] @ (216068 ) │ │ │ │ ldr r3, [pc, #68] @ (21604c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229645,40 +229646,40 @@ │ │ │ │ ldr r1, [pc, #64] @ (216074 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 215fca │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r7, pc} │ │ │ │ + pop {r1, r2, r3, r6, pc} │ │ │ │ movs r6, r4 │ │ │ │ - bx sl │ │ │ │ + bx r3 │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrb r2, [r3, r1] │ │ │ │ movs r2, r5 │ │ │ │ - bkpt 0x00ca │ │ │ │ + bkpt 0x0092 │ │ │ │ movs r2, r6 │ │ │ │ - pop {r3, r4, r5, r6, pc} │ │ │ │ + pop {r6, pc} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r3, r4, r5, pc} │ │ │ │ + pop {r1, r2, pc} │ │ │ │ movs r6, r4 │ │ │ │ str r6, [r7, #108] @ 0x6c │ │ │ │ movs r0, r7 │ │ │ │ - bkpt 0x0052 │ │ │ │ + bkpt 0x001a │ │ │ │ movs r2, r6 │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r6, r7} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00216078 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229692,17 +229693,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, sp │ │ │ │ - bl 3b786c │ │ │ │ + bl 3b782c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (2160f4 ) │ │ │ │ ldr r3, [pc, #44] @ (2160ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229721,15 +229722,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r6, #100] @ 0x64 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, r6] │ │ │ │ + ldrh r0, [r4, r5] │ │ │ │ movs r2, r5 │ │ │ │ str r6, [r0, #100] @ 0x64 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 002160f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229745,17 +229746,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, sp │ │ │ │ - bl 3b79c0 │ │ │ │ + bl 3b7980 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (216174 ) │ │ │ │ ldr r3, [pc, #44] @ (21616c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229774,15 +229775,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r6, #92] @ 0x5c │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, r4] │ │ │ │ + ldrh r0, [r4, r3] │ │ │ │ movs r2, r5 │ │ │ │ str r6, [r0, #92] @ 0x5c │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00216178 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 21618a │ │ │ │ @@ -229800,17 +229801,17 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b6db8 │ │ │ │ + bl 3b6d78 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2161e2 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2161c2 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2161e2 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -229819,21 +229820,21 @@ │ │ │ │ ldr r5, [r3, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 181818 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2161be │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4597d8 │ │ │ │ + bl 459798 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2161c2 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3df378 │ │ │ │ + b.w 3df338 │ │ │ │ │ │ │ │ 002161ec : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2161fe │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -229848,17 +229849,17 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b6d40 │ │ │ │ + bl 3b6d00 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 216256 │ │ │ │ mov r4, r0 │ │ │ │ b.n 216236 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 216256 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -229867,21 +229868,21 @@ │ │ │ │ ldr r5, [r3, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 181818 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 216232 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4597d8 │ │ │ │ + bl 459798 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 216236 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3df300 │ │ │ │ + b.w 3df2c0 │ │ │ │ │ │ │ │ 00216260 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 216272 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -229896,17 +229897,17 @@ │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ movs r0, #0 │ │ │ │ - bl 3b6d40 │ │ │ │ + bl 3b6d00 │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 2162e0 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2162aa │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2162e0 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ @@ -229914,41 +229915,41 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 181818 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2162a6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b6e40 │ │ │ │ + bl 3b6e00 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2162a6 │ │ │ │ ldr r1, [pc, #36] @ (2162ec ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2162a6 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r0, fp │ │ │ │ - bl 4597d8 │ │ │ │ + bl 459798 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2162aa │ │ │ │ mov r0, sl │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3df300 │ │ │ │ + b.w 3df2c0 │ │ │ │ nop │ │ │ │ - hlt 0x0008 │ │ │ │ + rev16 r0, r2 │ │ │ │ movs r6, r4 │ │ │ │ mov r0, r2 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (216300 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ str r6, [r1, r3] │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -229956,15 +229957,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (216360 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #68] @ (216364 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w ip, [pc, #56] @ 216368 │ │ │ │ ldr r1, [pc, #56] @ (21636c ) │ │ │ │ ldr r2, [pc, #60] @ (216370 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #60] @ (216374 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -229977,19 +229978,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r6, 2163c2 │ │ │ │ + cbnz r6, 2163b4 │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r0, 2163a2 │ │ │ │ + cbnz r0, 216394 │ │ │ │ movs r5, r4 │ │ │ │ - bics r2, r7 │ │ │ │ + bics r2, r0 │ │ │ │ movs r1, r5 │ │ │ │ lsls r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ lsls r3, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #9 │ │ │ │ @@ -230004,30 +230005,30 @@ │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ ldr r1, [pc, #52] @ (2163c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cbz r0, 2163b2 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1bc2c8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 441e3c │ │ │ │ - cbnz r2, 21640a │ │ │ │ + b.w 441dfc │ │ │ │ + revsh r2, r4 │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r0, 2163fa │ │ │ │ + cbnz r0, 2163ec │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r2, 216402 │ │ │ │ + cbnz r2, 2163f4 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 216420 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230037,34 +230038,34 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #48] @ (21642c ) │ │ │ │ mov r4, r0 │ │ │ │ strb r5, [r6, #0] │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ bl 1bc1c8 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ strd r3, r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 441e04 │ │ │ │ + b.w 441dc4 │ │ │ │ nop │ │ │ │ - revsh r6, r0 │ │ │ │ + hlt 0x000e │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r2, 216448 │ │ │ │ + cbnz r2, 21643a │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r2, 216448 │ │ │ │ + cbnz r2, 21643a │ │ │ │ movs r6, r4 │ │ │ │ ldr r7, [pc, #800] @ (216750 ) │ │ │ │ movs r7, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -230075,15 +230076,15 @@ │ │ │ │ ldr r2, [pc, #120] @ (2164c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #88] @ 0x58 │ │ │ │ tst.w r3, #6 │ │ │ │ beq.n 216480 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 216494 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -230115,19 +230116,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rev16 r2, r4 │ │ │ │ + rev r2, r5 │ │ │ │ movs r2, r6 │ │ │ │ - cbnz r2, 2164cc │ │ │ │ + @ instruction: 0xb8ea │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r4, 2164ca │ │ │ │ + @ instruction: 0xb8d4 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #180] @ (216590 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -230143,42 +230144,42 @@ │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r6, r0, #120 @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b6280 │ │ │ │ + bl 3b6240 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 4421b8 │ │ │ │ + bl 442178 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 216562 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #16 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 44205c │ │ │ │ + bl 44201c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b62d0 │ │ │ │ + bl 3b6290 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b6280 │ │ │ │ + bl 3b6240 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -230201,23 +230202,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - cbnz r4, 2165c6 │ │ │ │ + cbnz r4, 2165b8 │ │ │ │ movs r2, r6 │ │ │ │ str r2, [r3, #32] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb872 │ │ │ │ + @ instruction: 0xb83a │ │ │ │ movs r6, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb882 │ │ │ │ + @ instruction: 0xb84a │ │ │ │ movs r6, r4 │ │ │ │ str r6, [r3, #24] │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -230237,15 +230238,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #28 │ │ │ │ blx 182f7c │ │ │ │ ldr r3, [pc, #276] @ (21670c ) │ │ │ │ add.w ip, sp, #12 │ │ │ │ @@ -230284,19 +230285,19 @@ │ │ │ │ beq.n 2166d0 │ │ │ │ tst.w r2, #6 │ │ │ │ bne.n 216614 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r6, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ movs r2, #19 │ │ │ │ add.w r1, r6, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ ldr r0, [pc, #168] @ (216714 ) │ │ │ │ add.w r1, sp, #27 │ │ │ │ add.w r5, sp, #47 @ 0x2f │ │ │ │ add r0, pc │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ subs r3, #32 │ │ │ │ @@ -230322,20 +230323,20 @@ │ │ │ │ ldrb r4, [r3, #12] │ │ │ │ ldrb r3, [r2, #12] │ │ │ │ movs r2, #23 │ │ │ │ strb.w r3, [sp, #49] @ 0x31 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r4, [sp, #48] @ 0x30 │ │ │ │ strb.w r3, [sp, #50] @ 0x32 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ mov r0, r9 │ │ │ │ bl 2164c8 │ │ │ │ b.n 216614 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 441df8 │ │ │ │ + bl 441db8 │ │ │ │ str r5, [r4, #92] @ 0x5c │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ strh.w r5, [r4, #108] @ 0x6c │ │ │ │ str.w r5, [r4, #110] @ 0x6e │ │ │ │ str.w r5, [r4, #114] @ 0x72 │ │ │ │ @@ -230343,27 +230344,27 @@ │ │ │ │ b.n 216614 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r0, #20] │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8e4 │ │ │ │ + @ instruction: 0xb8ac │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xb7a6 │ │ │ │ + @ instruction: 0xb76e │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb782 │ │ │ │ + @ instruction: 0xb74a │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb7a0 │ │ │ │ + @ instruction: 0xb768 │ │ │ │ movs r6, r4 │ │ │ │ str r2, [r5, #12] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb710 │ │ │ │ + @ instruction: 0xb6d8 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb81e │ │ │ │ + @ instruction: 0xb7e6 │ │ │ │ movs r2, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #280] @ (216844 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -230380,24 +230381,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #248] @ (216858 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #248] @ (21685c ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ tst.w r3, #6 │ │ │ │ bne.n 2167a0 │ │ │ │ ldr r2, [pc, #228] @ (216860 ) │ │ │ │ ldr r3, [pc, #212] @ (216850 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -230444,15 +230445,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [sp, #19] │ │ │ │ strb.w r1, [r4, #111] @ 0x6f │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 4421ac │ │ │ │ + bl 44216c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r2, r0 │ │ │ │ bls.n 216834 │ │ │ │ ldr r2, [pc, #80] @ (216864 ) │ │ │ │ ldr r3, [pc, #56] @ (216850 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -230465,38 +230466,38 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2164c8 │ │ │ │ movs r2, #3 │ │ │ │ b.n 216802 │ │ │ │ add r1, sp, #16 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 441ea4 │ │ │ │ + bl 441e64 │ │ │ │ b.n 216812 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + @ instruction: 0xb740 │ │ │ │ movs r2, r6 │ │ │ │ ldrsh r4, [r0, r7] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb61c │ │ │ │ + push {r2, r5, r6, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb62a │ │ │ │ + push {r1, r4, r5, r6, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, lr} │ │ │ │ movs r5, r4 │ │ │ │ - subs r7, #120 @ 0x78 │ │ │ │ + subs r7, #64 @ 0x40 │ │ │ │ movs r1, r5 │ │ │ │ ldrsh r0, [r1, r6] │ │ │ │ movs r0, r7 │ │ │ │ ldrsh r6, [r5, r3] │ │ │ │ movs r0, r7 │ │ │ │ ldr r0, [pc, #4] @ (216870 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldr r3, [pc, #648] @ (216afc ) │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230504,15 +230505,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2168d0 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #68] @ (2168d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w ip, [pc, #56] @ 2168d8 │ │ │ │ ldr r1, [pc, #56] @ (2168dc ) │ │ │ │ ldr r2, [pc, #60] @ (2168e0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #60] @ (2168e4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -230525,19 +230526,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cpsie i │ │ │ │ + @ instruction: 0xb62a │ │ │ │ movs r2, r6 │ │ │ │ - push {r3, r7} │ │ │ │ + push {r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #18 │ │ │ │ movs r1, r5 │ │ │ │ lsls r1, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -230580,34 +230581,34 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #60] @ (21697c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cbz r0, 21695e │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1bc2c8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r4, r5, r7, lr} │ │ │ │ + push {r1, r3, r4, r5, r6, lr} │ │ │ │ movs r2, r6 │ │ │ │ - push {r2, r3, r5, r6} │ │ │ │ + push {r2, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - push {r1, r2, r3, r4, r5, r6} │ │ │ │ + push {r1, r2, r6} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ (216a1c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -230618,15 +230619,15 @@ │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #136] @ (216a28 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb r3, [r6, #0] │ │ │ │ add.w ip, r0, #192 @ 0xc0 │ │ │ │ add.w r6, r4, #48 @ 0x30 │ │ │ │ mov lr, r4 │ │ │ │ add.w ip, ip, #16 │ │ │ │ @@ -230657,19 +230658,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - push {r1, r3, r4, r6, lr} │ │ │ │ + push {r1, r5, lr} │ │ │ │ movs r2, r6 │ │ │ │ - push {r1, r5} │ │ │ │ + cbz r2, 216a9e │ │ │ │ movs r6, r4 │ │ │ │ - push {r2, r3} │ │ │ │ + cbz r4, 216a9c │ │ │ │ movs r6, r4 │ │ │ │ add r6, pc, #824 @ (adr r6, 216d64 ) │ │ │ │ movs r0, r7 │ │ │ │ ldr r2, [pc, #112] @ (216aa0 ) │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -230682,18 +230683,18 @@ │ │ │ │ ldr r1, [pc, #112] @ (216abc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b6280 │ │ │ │ + bl 3b6240 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ cbnz r3, 216a84 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -230704,32 +230705,32 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r4, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r6, r1 │ │ │ │ - bl 3b62d0 │ │ │ │ + bl 3b6290 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #704] @ 0x2c0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 216a70 │ │ │ │ mov r0, r6 │ │ │ │ adds r1, r6, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 18213c │ │ │ │ nop │ │ │ │ - push {r1, r2, r5, r7} │ │ │ │ + push {r1, r2, r3, r5, r6} │ │ │ │ movs r2, r6 │ │ │ │ - cbz r0, 216b14 │ │ │ │ + cbz r0, 216b06 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r2, 216b1c │ │ │ │ + cbz r2, 216b0e │ │ │ │ movs r6, r4 │ │ │ │ ldr.w r3, [r0, #704] @ 0x2c0 │ │ │ │ add.w ip, r3, r2 │ │ │ │ cmp.w ip, #512 @ 0x200 │ │ │ │ bls.n 216adc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -230756,24 +230757,24 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (216b2c ) │ │ │ │ add r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #704] @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 216a30 │ │ │ │ nop │ │ │ │ - cbz r0, 216ba4 │ │ │ │ + cbz r0, 216b96 │ │ │ │ movs r2, r6 │ │ │ │ - sxth r4, r1 │ │ │ │ + cbz r4, 216b60 │ │ │ │ movs r5, r4 │ │ │ │ - subs r3, #206 @ 0xce │ │ │ │ + subs r3, #150 @ 0x96 │ │ │ │ movs r1, r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #212] @ (216c18 ) │ │ │ │ @@ -230877,15 +230878,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #128] @ (216ce0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r4, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp r6, #1 │ │ │ │ bne.n 216cce │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r0, #708] @ 0x2c4 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 216c8e │ │ │ │ @@ -230917,34 +230918,34 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 216c96 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #44] @ (216cf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 216c96 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 216c7c │ │ │ │ - uxth r0, r4 │ │ │ │ + sxtb r0, r5 │ │ │ │ movs r2, r6 │ │ │ │ - cbz r0, 216cf6 │ │ │ │ + cbz r0, 216ce8 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r0, 216cf4 │ │ │ │ + cbz r0, 216ce6 │ │ │ │ movs r6, r4 │ │ │ │ ldrh r0, [r4, r2] │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 216cf8 │ │ │ │ + sub sp, #368 @ 0x170 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #992] @ (2170e8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -230963,15 +230964,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #984] @ (2170fc ) │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #9600 @ 0x2580 │ │ │ │ bne.n 216dc2 │ │ │ │ ldr.w r2, [r0, #188] @ 0xbc │ │ │ │ mov r9, r7 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -231236,97 +231237,97 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 216e8e │ │ │ │ ldr r0, [pc, #244] @ (217118 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 216e8e │ │ │ │ ldr r3, [pc, #236] @ (21711c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 216e0e │ │ │ │ ldr r3, [pc, #216] @ (217114 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 216e0e │ │ │ │ ldr r0, [pc, #212] @ (217120 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 216e0e │ │ │ │ ldr r3, [pc, #208] @ (217124 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 216fa4 │ │ │ │ ldr r3, [pc, #180] @ (217114 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 216fa4 │ │ │ │ ldr r0, [pc, #188] @ (217128 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 216fa4 │ │ │ │ ldr r3, [pc, #180] @ (21712c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 216fd4 │ │ │ │ ldr r3, [pc, #144] @ (217114 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 216fd4 │ │ │ │ ldr r0, [pc, #160] @ (217130 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 216fd4 │ │ │ │ ldr r3, [pc, #156] @ (217134 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 216f22 │ │ │ │ ldr r3, [pc, #108] @ (217114 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 216f22 │ │ │ │ ldr r0, [pc, #132] @ (217138 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 216f22 │ │ │ │ ldr r3, [pc, #124] @ (21713c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 216ece │ │ │ │ ldr r3, [pc, #72] @ (217114 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 216ece │ │ │ │ ldr r0, [pc, #100] @ (217140 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 216ece │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r4, 217124 │ │ │ │ + cbz r4, 217116 │ │ │ │ movs r2, r6 │ │ │ │ ldr r6, [r5, r7] │ │ │ │ movs r0, r7 │ │ │ │ - sub sp, #152 @ 0x98 │ │ │ │ + add sp, #440 @ 0x1b8 │ │ │ │ movs r6, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + add sp, #352 @ 0x160 │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [r3, r7] │ │ │ │ movs r0, r7 │ │ │ │ ldr r6, [r7, r4] │ │ │ │ movs r0, r7 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -231334,39 +231335,39 @@ │ │ │ │ movs r0, r7 │ │ │ │ add r0, pc, #512 @ (adr r0, 217310 ) │ │ │ │ movs r0, r7 │ │ │ │ movs r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #80 @ 0x50 │ │ │ │ + add r5, sp, #880 @ 0x370 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #632 @ 0x278 │ │ │ │ + add r5, sp, #408 @ 0x198 │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #736 @ 0x2e0 │ │ │ │ + add r5, sp, #512 @ 0x200 │ │ │ │ movs r6, r4 │ │ │ │ subs r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #408 @ 0x198 │ │ │ │ + add r5, sp, #184 @ 0xb8 │ │ │ │ movs r6, r4 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #384 @ 0x180 │ │ │ │ + add r5, sp, #160 @ 0xa0 │ │ │ │ movs r6, r4 │ │ │ │ movs r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #168 @ 0xa8 │ │ │ │ + add r4, sp, #968 @ 0x3c8 │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [pc, #4] @ (21714c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ orrs r2, r1 │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -231376,15 +231377,15 @@ │ │ │ │ ldr r2, [pc, #264] @ (217274 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #264] @ (217278 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 217226 │ │ │ │ ldr r4, [r0, #116] @ 0x74 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r8 │ │ │ │ add.w r7, r0, #84 @ 0x54 │ │ │ │ movs r6, #10 │ │ │ │ @@ -231465,19 +231466,19 @@ │ │ │ │ mov r4, r2 │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 2171bc │ │ │ │ b.n 217216 │ │ │ │ mov.w r0, ip, lsl #1 │ │ │ │ orr.w r0, r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ - add r5, sp, #696 @ 0x2b8 │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ movs r2, r6 │ │ │ │ - add r4, sp, #976 @ 0x3d0 │ │ │ │ + add r4, sp, #752 @ 0x2f0 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #16 │ │ │ │ + add r4, sp, #816 @ 0x330 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2172c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231485,295 +231486,295 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #52] @ (2172cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #36] @ (2172d0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #536 @ 0x218 │ │ │ │ + add r4, sp, #312 @ 0x138 │ │ │ │ movs r2, r6 │ │ │ │ - add r2, sp, #496 @ 0x1f0 │ │ │ │ + add r2, sp, #272 @ 0x110 │ │ │ │ movs r5, r4 │ │ │ │ - adds r4, #66 @ 0x42 │ │ │ │ + adds r4, #10 │ │ │ │ movs r1, r5 │ │ │ │ mcr2 15, 5, pc, cr3, cr15, {7} @ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #28] @ (217300 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 443cc0 │ │ │ │ + b.w 443c80 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ movs r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #536 @ 0x218 │ │ │ │ - b.w 4507d0 │ │ │ │ + b.w 450790 │ │ │ │ nop │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #528 @ 0x210 │ │ │ │ - b.w 4507d0 │ │ │ │ + b.w 450790 │ │ │ │ nop │ │ │ │ │ │ │ │ 0021731c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r1, #280 @ 0x118 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 45a434 │ │ │ │ + bl 45a3f4 │ │ │ │ ldr r1, [pc, #372] @ (2174b0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #280] @ 0x118 │ │ │ │ ldr r1, [pc, #360] @ (2174b4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #320] @ 0x140 │ │ │ │ ldr r1, [pc, #344] @ (2174b8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ ldr r1, [pc, #332] @ (2174bc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #400] @ 0x190 │ │ │ │ ldr r1, [pc, #316] @ (2174c0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #440] @ 0x1b8 │ │ │ │ ldr r1, [pc, #304] @ (2174c4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r1, [pc, #288] @ (2174c8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #288] @ 0x120 │ │ │ │ ldr r1, [pc, #276] @ (2174cc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #328] @ 0x148 │ │ │ │ ldr r1, [pc, #260] @ (2174d0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #368] @ 0x170 │ │ │ │ ldr r1, [pc, #248] @ (2174d4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #408] @ 0x198 │ │ │ │ ldr r1, [pc, #232] @ (2174d8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #448] @ 0x1c0 │ │ │ │ ldr r1, [pc, #220] @ (2174dc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #488] @ 0x1e8 │ │ │ │ ldr r1, [pc, #204] @ (2174e0 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #312] @ 0x138 │ │ │ │ ldr r1, [pc, #192] @ (2174e4 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #176] @ (2174e8 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #392] @ 0x188 │ │ │ │ ldr r1, [pc, #164] @ (2174ec ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #432] @ 0x1b0 │ │ │ │ ldr r1, [pc, #148] @ (2174f0 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #472] @ 0x1d8 │ │ │ │ ldr r1, [pc, #136] @ (2174f4 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ strd r0, r1, [r4, #512] @ 0x200 │ │ │ │ ldr r1, [pc, #120] @ (2174f8 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [r4, #520] @ 0x208 │ │ │ │ - bl 45a5c0 │ │ │ │ + bl 45a580 │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #464 @ 0x1d0 │ │ │ │ + add r4, sp, #240 @ 0xf0 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #616 @ 0x268 │ │ │ │ + add r4, sp, #392 @ 0x188 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #736 @ 0x2e0 │ │ │ │ + add r4, sp, #512 @ 0x200 │ │ │ │ movs r6, r4 │ │ │ │ - add r3, sp, #536 @ 0x218 │ │ │ │ + add r3, sp, #312 @ 0x138 │ │ │ │ movs r6, r4 │ │ │ │ - add r3, sp, #720 @ 0x2d0 │ │ │ │ + add r3, sp, #496 @ 0x1f0 │ │ │ │ movs r6, r4 │ │ │ │ - add r3, sp, #888 @ 0x378 │ │ │ │ + add r3, sp, #664 @ 0x298 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #304 @ 0x130 │ │ │ │ + add r5, sp, #80 @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #424 @ 0x1a8 │ │ │ │ + add r5, sp, #200 @ 0xc8 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #320 @ 0x140 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #456 @ 0x1c8 │ │ │ │ + add r4, sp, #232 @ 0xe8 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #592 @ 0x250 │ │ │ │ + add r4, sp, #368 @ 0x170 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #744 @ 0x2e8 │ │ │ │ + add r4, sp, #520 @ 0x208 │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #528 @ 0x210 │ │ │ │ + add r6, sp, #304 @ 0x130 │ │ │ │ movs r6, r4 │ │ │ │ - add r6, sp, #808 @ 0x328 │ │ │ │ + add r6, sp, #584 @ 0x248 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #48 @ 0x30 │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #248 @ 0xf8 │ │ │ │ + add r5, sp, #24 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #320 @ 0x140 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #600 @ 0x258 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #112 @ 0x70 │ │ │ │ + add r6, sp, #912 @ 0x390 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002174fc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ - bl 45a598 │ │ │ │ + bl 45a558 │ │ │ │ cbnz r0, 21752c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 45a478 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 45a438 │ │ │ │ + bl 44fa98 │ │ │ │ ldr r2, [pc, #56] @ (217570 ) │ │ │ │ ldr r3, [pc, #56] @ (217574 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #256 @ 0x100 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movs r2, #0 │ │ │ │ - bl 45a4c0 │ │ │ │ + bl 45a480 │ │ │ │ add.w r2, r4, #280 @ 0x118 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45a890 │ │ │ │ + bl 45a850 │ │ │ │ add.w r0, r4, #528 @ 0x210 │ │ │ │ - bl 450724 │ │ │ │ + bl 4506e4 │ │ │ │ add.w r0, r4, #536 @ 0x218 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 450724 │ │ │ │ + b.w 4506e4 │ │ │ │ stc2l 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ │ │ │ │ 00217578 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -231781,91 +231782,91 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bhi.n 217616 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 45a598 │ │ │ │ + bl 45a558 │ │ │ │ cbnz r0, 2175b2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45a90c │ │ │ │ + bl 45a8cc │ │ │ │ add.w r3, r5, #66 @ 0x42 │ │ │ │ add.w r8, r4, r3, lsl #3 │ │ │ │ cbz r0, 21760a │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 450730 │ │ │ │ + bl 4506f0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4582d4 │ │ │ │ + bl 458294 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45aa3c │ │ │ │ + bl 45a9fc │ │ │ │ mov r0, r8 │ │ │ │ - bl 450938 │ │ │ │ + bl 4508f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21759e │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45a90c │ │ │ │ + bl 45a8cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21759e │ │ │ │ mov r0, r8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 450850 │ │ │ │ + b.w 450810 │ │ │ │ mov r0, r8 │ │ │ │ - bl 450938 │ │ │ │ + bl 4508f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2175c8 │ │ │ │ b.n 2175d2 │ │ │ │ ldr r3, [pc, #16] @ (217628 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #16] @ (21762c ) │ │ │ │ ldr r0, [pc, #16] @ (217630 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - add r1, sp, #120 @ 0x78 │ │ │ │ + add r0, sp, #920 @ 0x398 │ │ │ │ movs r2, r6 │ │ │ │ - add r5, sp, #816 @ 0x330 │ │ │ │ + add r5, sp, #592 @ 0x250 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #920 @ 0x398 │ │ │ │ + add r5, sp, #696 @ 0x2b8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00217634 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ - bl 45a598 │ │ │ │ + bl 45a558 │ │ │ │ cbnz r0, 21765a │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r0, r4, #256 @ 0x100 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 45a548 │ │ │ │ + b.w 45a508 │ │ │ │ nop │ │ │ │ │ │ │ │ 00217668 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -231893,15 +231894,15 @@ │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 217710 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ subs r0, r0, r3 │ │ │ │ it ne │ │ │ │ movne.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #84] @ (217724 ) │ │ │ │ ldr r3, [pc, #80] @ (217720 ) │ │ │ │ add r2, pc │ │ │ │ @@ -231924,15 +231925,15 @@ │ │ │ │ rev r2, r2 │ │ │ │ add r1, sp, #12 │ │ │ │ str r2, [sp, #16] │ │ │ │ movs r2, #16 │ │ │ │ rev r3, r3 │ │ │ │ str.w lr, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ cmp r0, #16 │ │ │ │ beq.n 2176b8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2176cc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r0, r2] │ │ │ │ @@ -232048,19 +232049,19 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ ldr r1, [pc, #16] @ (217840 ) │ │ │ │ ldr r0, [pc, #16] @ (217844 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - add r7, pc, #152 @ (adr r7, 2178d8 ) │ │ │ │ + add r6, pc, #952 @ (adr r6, 217bf8 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r3, sp, #960 @ 0x3c0 │ │ │ │ + add r3, sp, #736 @ 0x2e0 │ │ │ │ movs r6, r4 │ │ │ │ - add r3, sp, #1000 @ 0x3e8 │ │ │ │ + add r3, sp, #776 @ 0x308 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -232099,15 +232100,15 @@ │ │ │ │ cmp r4, r5 │ │ │ │ sbcs.w r3, r7, sl │ │ │ │ bcs.n 21793e │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ subs r5, r5, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ sbc.w sl, sl, r7 │ │ │ │ subs r1, r1, r2 │ │ │ │ sbc.w r2, r3, r3, lsl #1 │ │ │ │ cmp r1, r5 │ │ │ │ @@ -232129,15 +232130,15 @@ │ │ │ │ adds r5, r5, r4 │ │ │ │ adc.w r7, r7, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r5 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 217924 │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ cmp r5, r2 │ │ │ │ sbcs.w r3, r7, r3 │ │ │ │ bcc.n 2178a6 │ │ │ │ movs r0, #1 │ │ │ │ @@ -232241,25 +232242,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (217a50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #256 @ (adr r5, 217b40 ) │ │ │ │ + add r5, pc, #32 @ (adr r5, 217a60 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r2, sp, #40 @ 0x28 │ │ │ │ + add r1, sp, #840 @ 0x348 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ + add r1, sp, #968 @ 0x3c8 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, pc, #168 @ (adr r5, 217af4 ) │ │ │ │ + add r4, pc, #968 @ (adr r4, 217e14 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r1, sp, #976 @ 0x3d0 │ │ │ │ + add r1, sp, #752 @ 0x2f0 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ + add r1, sp, #976 @ 0x3d0 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r3 │ │ │ │ @@ -232269,24 +232270,24 @@ │ │ │ │ ldrb.w fp, [sp, #56] @ 0x38 │ │ │ │ ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ ldr r6, [r5, #28] │ │ │ │ bcc.n 217b68 │ │ │ │ mov r9, r2 │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ lsls r2, r6, #3 │ │ │ │ umull r4, r7, r7, r6 │ │ │ │ mla r7, r6, r3, r7 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ umull sl, r9, r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r4, sl │ │ │ │ mla r9, r6, r1, r9 │ │ │ │ sbcs.w r3, r7, r9 │ │ │ │ it lt │ │ │ │ strlt r2, [sp, #12] │ │ │ │ @@ -232360,19 +232361,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (217b88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #920 @ (adr r3, 217f1c ) │ │ │ │ + add r3, pc, #696 @ (adr r3, 217e3c ) │ │ │ │ movs r2, r6 │ │ │ │ - add r0, sp, #704 @ 0x2c0 │ │ │ │ + add r0, sp, #480 @ 0x1e0 │ │ │ │ movs r6, r4 │ │ │ │ - add r0, sp, #960 @ 0x3c0 │ │ │ │ + add r0, sp, #736 @ 0x2e0 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #216] @ (217c78 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -232402,15 +232403,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #172] @ (217c88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -232430,15 +232431,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (217c94 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 217be8 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 217c00 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -232451,57 +232452,57 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #76] @ (217ca0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r3, [pc, #384] @ (217dfc ) │ │ │ │ movs r0, r7 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #504 @ (adr r3, 217e7c ) │ │ │ │ + add r3, pc, #280 @ (adr r3, 217d9c ) │ │ │ │ movs r2, r6 │ │ │ │ - add r0, sp, #624 @ 0x270 │ │ │ │ + add r0, sp, #400 @ 0x190 │ │ │ │ movs r6, r4 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #48 @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - add r3, pc, #224 @ (adr r3, 217d70 ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 217c90 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r0, sp, #616 @ 0x268 │ │ │ │ + add r0, sp, #392 @ 0x188 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #1016 @ (adr r7, 218090 ) │ │ │ │ + add r7, pc, #792 @ (adr r7, 217fb0 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r3, pc, #24 @ (adr r3, 217cb4 ) │ │ │ │ + add r2, pc, #824 @ (adr r2, 217fd4 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #48 @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #816 @ (adr r7, 217fd4 ) │ │ │ │ + add r7, pc, #592 @ (adr r7, 217ef4 ) │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r2 │ │ │ │ sub sp, #12 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ beq.n 217cd4 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -232557,15 +232558,15 @@ │ │ │ │ bl 2266b8 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 217d46 │ │ │ │ b.n 217d52 │ │ │ │ str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #800 @ (adr r6, 218098 ) │ │ │ │ + add r6, pc, #576 @ (adr r6, 217fb8 ) │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #216] @ (217e64 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -232595,15 +232596,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #172] @ (217e74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -232623,15 +232624,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (217e80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 217dd4 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 217dec │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -232644,45 +232645,45 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #76] @ (217e8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r1, [pc, #464] @ (218038 ) │ │ │ │ movs r0, r7 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #584 @ (adr r1, 2180b8 ) │ │ │ │ + add r1, pc, #360 @ (adr r1, 217fd8 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r6, pc, #704 @ (adr r6, 218134 ) │ │ │ │ + add r6, pc, #480 @ (adr r6, 218054 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r6, pc, #352 @ (adr r6, 217fd8 ) │ │ │ │ + add r6, pc, #128 @ (adr r6, 217ef8 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #304 @ (adr r1, 217fac ) │ │ │ │ + add r1, pc, #80 @ (adr r1, 217ecc ) │ │ │ │ movs r2, r6 │ │ │ │ - add r6, pc, #696 @ (adr r6, 218138 ) │ │ │ │ + add r6, pc, #472 @ (adr r6, 218058 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r6, pc, #72 @ (adr r6, 217ecc ) │ │ │ │ + add r5, pc, #872 @ (adr r5, 2181ec ) │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #104 @ (adr r1, 217ef0 ) │ │ │ │ + add r0, pc, #904 @ (adr r0, 218210 ) │ │ │ │ movs r2, r6 │ │ │ │ - add r6, pc, #352 @ (adr r6, 217fec ) │ │ │ │ + add r6, pc, #128 @ (adr r6, 217f0c ) │ │ │ │ movs r6, r4 │ │ │ │ - add r5, pc, #896 @ (adr r5, 218210 ) │ │ │ │ + add r5, pc, #672 @ (adr r5, 218130 ) │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r2, ip, [r0, #20] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -232713,15 +232714,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 217eb0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 217eb6 │ │ │ │ nop │ │ │ │ - add r6, pc, #88 @ (adr r6, 217f4c ) │ │ │ │ + add r5, pc, #888 @ (adr r5, 21826c ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00217ef4 : │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #1 │ │ │ │ itte ne │ │ │ │ rev16ne r1, r1 │ │ │ │ @@ -232990,15 +232991,15 @@ │ │ │ │ strh.w lr, [sp, #330] @ 0x14a │ │ │ │ strh.w r7, [sp, #362] @ 0x16a │ │ │ │ strh.w r0, [sp, #328] @ 0x148 │ │ │ │ str r3, [sp, #352] @ 0x160 │ │ │ │ str r2, [sp, #356] @ 0x164 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ cmp r5, r0 │ │ │ │ beq.n 2181f2 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 2181f2 │ │ │ │ @@ -233009,54 +233010,54 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21853c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21833a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [r3] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ dmb ish │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ str.w r3, [r9, #232] @ 0xe8 │ │ │ │ movs r0, #0 │ │ │ │ bl 218028 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ cbz r1, 218240 │ │ │ │ mov r0, r1 │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3e9b34 │ │ │ │ + bl 3e9af4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3e9428 │ │ │ │ + bl 3e93e8 │ │ │ │ mov r0, r9 │ │ │ │ bl 217ce8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r1, r0, [r3] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr.w r2, [pc, #2736] @ 218d10 │ │ │ │ ldr.w r3, [pc, #2708] @ 218cf8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #444] @ 0x1bc │ │ │ │ eors r2, r3 │ │ │ │ @@ -233209,15 +233210,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #252] @ 0xfc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #248] @ 0xf8 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ cmp r0, #1 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ blt.w 218916 │ │ │ │ mov r3, r8 │ │ │ │ mov r6, r5 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r4 │ │ │ │ @@ -233231,69 +233232,69 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r2, #524 @ 0x20c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 2184b4 │ │ │ │ ldr.w r7, [r9, #28] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ cmp r5, r0 │ │ │ │ sbcs.w r1, r6, r1 │ │ │ │ bge.w 21890e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mla r1, r5, r7, r3 │ │ │ │ ldr.w r3, [sl, #16] │ │ │ │ add r1, r3 │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 218438 │ │ │ │ ldr.w r3, [r9, #256] @ 0x100 │ │ │ │ adds r3, r3, r7 │ │ │ │ str.w r3, [r9, #256] @ 0x100 │ │ │ │ ldr.w r3, [r9, #260] @ 0x104 │ │ │ │ adc.w r3, r3, r7, asr #31 │ │ │ │ str.w r3, [r9, #260] @ 0x104 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21845e │ │ │ │ ldrd r1, r0, [sp, #248] @ 0xf8 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2188f6 │ │ │ │ ldr.w sl, [sl, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 218382 │ │ │ │ ldrd sl, r0, [sp, #208] @ 0xd0 │ │ │ │ mov r1, sl │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21820e │ │ │ │ ldrd r0, r3, [r9, #168] @ 0xa8 │ │ │ │ orrs r3, r0 │ │ │ │ bne.w 218fea │ │ │ │ ldr.w r3, [r9, #176] @ 0xb0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ ldrd r1, r4, [r3] │ │ │ │ mov r2, r4 │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 21820e │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.w 21820e │ │ │ │ @@ -233304,15 +233305,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 21820e │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ ldr.w r0, [r9, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ite ne │ │ │ │ movne r4, #40 @ 0x28 │ │ │ │ moveq r4, #64 @ 0x40 │ │ │ │ @@ -233375,15 +233376,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 182118 │ │ │ │ ldr.w r3, [r9, #116] @ 0x74 │ │ │ │ ldr.w r1, [r9, #160] @ 0xa0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mul.w r4, r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 21863c │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 21863c │ │ │ │ @@ -233394,15 +233395,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ movw r2, #489 @ 0x1e9 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ ldr.w r0, [r9, #160] @ 0xa0 │ │ │ │ blx 181788 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2181fc │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ @@ -233434,15 +233435,15 @@ │ │ │ │ revne r3, r3 │ │ │ │ strd r4, r4, [sp, #216] @ 0xd8 │ │ │ │ strd r4, r4, [sp, #232] @ 0xe8 │ │ │ │ movs r4, #32 │ │ │ │ strd r3, r3, [sp, #224] @ 0xe0 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2186e2 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 2186e2 │ │ │ │ @@ -233453,15 +233454,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2181fc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ @@ -233618,77 +233619,77 @@ │ │ │ │ str r1, [r4, #4] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [r4, #8] │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ strb r3, [r4, #12] │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ cmp.w r0, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ beq.w 2189ba │ │ │ │ blx 181788 │ │ │ │ ldr.w r3, [pc, #1200] @ 218d54 │ │ │ │ ldr.w r2, [pc, #1200] @ 218d58 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [pc, #1196] @ 218d5c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1673 @ 0x689 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r0, [r3] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 218218 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ - bl 2f0dc4 │ │ │ │ + bl 2f0d84 │ │ │ │ b.n 218218 │ │ │ │ movs r6, #4 │ │ │ │ mov.w r8, #56 @ 0x38 │ │ │ │ mov.w sl, #64 @ 0x40 │ │ │ │ b.n 218302 │ │ │ │ ldrd r2, r1, [r9, #20] │ │ │ │ cmp r1, #2 │ │ │ │ beq.w 218f56 │ │ │ │ cmp r2, #1 │ │ │ │ it ne │ │ │ │ revne r3, r3 │ │ │ │ str r3, [r0, #28] │ │ │ │ b.n 218566 │ │ │ │ ldrd r1, r0, [sp, #208] @ 0xd0 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 2184dc │ │ │ │ subs r7, r0, r4 │ │ │ │ mov.w r3, #0 │ │ │ │ sbc.w r8, r6, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 21840a │ │ │ │ mov r3, r4 │ │ │ │ mov r4, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r2 │ │ │ │ orrs r3, r7 │ │ │ │ beq.w 2184b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [sl, #16] │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mla r3, r5, r4, r3 │ │ │ │ add r1, r3 │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 218978 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 218978 │ │ │ │ @@ -233699,15 +233700,15 @@ │ │ │ │ ldr.w r1, [pc, #1032] @ 218d68 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #524 @ 0x20c │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 2184b4 │ │ │ │ ldr.w r3, [r9, #256] @ 0x100 │ │ │ │ adds r3, r3, r6 │ │ │ │ str.w r3, [r9, #256] @ 0x100 │ │ │ │ ldr.w r3, [r9, #260] @ 0x104 │ │ │ │ adc.w r3, r3, r7, asr #31 │ │ │ │ str.w r3, [r9, #260] @ 0x104 │ │ │ │ @@ -233747,28 +233748,28 @@ │ │ │ │ ldr.w r2, [r9, #200] @ 0xc8 │ │ │ │ add r2, r6 │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r4, #0] │ │ │ │ str r1, [r4, #4] │ │ │ │ subs r0, r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ add.w r0, r6, #79 @ 0x4f │ │ │ │ ldr.w r3, [r9, #196] @ 0xc4 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r9, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ it ne │ │ │ │ movne.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r7, [r9, #188] @ 0xbc │ │ │ │ add r0, r3 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 219258 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #820] @ (218d70 ) │ │ │ │ strb r3, [r4, #8] │ │ │ │ @@ -233898,15 +233899,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ ldr.w r0, [r9, #180] @ 0xb4 │ │ │ │ blx 181788 │ │ │ │ ldrd r1, r0, [sp, #248] @ 0xf8 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2188c2 │ │ │ │ ldr.w r8, [r9, #28] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -234032,76 +234033,76 @@ │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ mov r2, lr │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r5, [sp, #256] @ 0x100 │ │ │ │ movs r2, r6 │ │ │ │ - add r5, pc, #72 @ (adr r5, 218d54 ) │ │ │ │ + add r4, pc, #872 @ (adr r4, 219074 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r2, pc, #232 @ (adr r2, 218df8 ) │ │ │ │ + add r2, pc, #8 @ (adr r2, 218d18 ) │ │ │ │ movs r6, r4 │ │ │ │ add r8, r4 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r3, [sp, #776] @ 0x308 │ │ │ │ movs r2, r6 │ │ │ │ - add r0, pc, #696 @ (adr r0, 218fd4 ) │ │ │ │ + add r0, pc, #472 @ (adr r0, 218ef4 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r4, pc, #264 @ (adr r4, 218e28 ) │ │ │ │ + add r4, pc, #40 @ (adr r4, 218d48 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ movs r2, r6 │ │ │ │ - add r3, pc, #56 @ (adr r3, 218d60 ) │ │ │ │ + add r2, pc, #856 @ (adr r2, 219080 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, pc, #784 @ (adr r2, 219040 ) │ │ │ │ + add r2, pc, #560 @ (adr r2, 218f60 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ movs r2, r6 │ │ │ │ - add r1, pc, #128 @ (adr r1, 218db8 ) │ │ │ │ + add r0, pc, #928 @ (adr r0, 2190d8 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [sp, #560] @ 0x230 │ │ │ │ + ldr r0, [sp, #336] @ 0x150 │ │ │ │ movs r2, r6 │ │ │ │ - add r0, pc, #648 @ (adr r0, 218fcc ) │ │ │ │ + add r0, pc, #424 @ (adr r0, 218eec ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [sp, #840] @ 0x348 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [sp, #592] @ 0x250 │ │ │ │ + ldr r4, [sp, #368] @ 0x170 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [sp, #672] @ 0x2a0 │ │ │ │ + str r6, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [sp, #296] @ 0x128 │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ movs r6, r4 │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r5, [sp, #760] @ 0x2f8 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [sp, #368] @ 0x170 │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r2, [sp, #512] @ 0x200 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #648] @ 0x288 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xeba3ffff │ │ │ │ - str r2, [sp, #624] @ 0x270 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ movs r2, r6 │ │ │ │ - str r7, [sp, #408] @ 0x198 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #920] @ 0x398 │ │ │ │ movs r6, r4 │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #464 @ 0x1d0 │ │ │ │ ite ne │ │ │ │ movne sl, r3 │ │ │ │ addeq.w sl, sp, #248 @ 0xf8 │ │ │ │ blx 181488 │ │ │ │ @@ -234112,28 +234113,28 @@ │ │ │ │ ldr.w r2, [r9, #200] @ 0xc8 │ │ │ │ add r2, r7 │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r4, #0] │ │ │ │ str r1, [r4, #4] │ │ │ │ subs r0, r2, #1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r0, r7, #103 @ 0x67 │ │ │ │ ldr.w r3, [r9, #196] @ 0xc4 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r5, [r9, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ it ne │ │ │ │ movne.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r6, [r9, #188] @ 0xbc │ │ │ │ add r0, r3 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ mov fp, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 219062 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [pc, #3104] @ 219a10 │ │ │ │ strb r3, [r4, #8] │ │ │ │ @@ -234335,15 +234336,15 @@ │ │ │ │ bne.w 219858 │ │ │ │ ldrd r4, r3, [r9, #168] @ 0xa8 │ │ │ │ orrs r3, r4 │ │ │ │ beq.w 2184f0 │ │ │ │ ldr.w r1, [r9, #164] @ 0xa4 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2184f0 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.w 2184f0 │ │ │ │ @@ -234354,15 +234355,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.w 21820e │ │ │ │ ldr.w r1, [pc, #2496] @ 219a24 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r0, [r4, #432] @ 0x1b0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #436] @ 0x1b4 │ │ │ │ @@ -234425,15 +234426,15 @@ │ │ │ │ str r3, [sp, #256] @ 0x100 │ │ │ │ mov.w r3, #0 │ │ │ │ sbcs.w r3, r3, r8 │ │ │ │ bcc.w 219b46 │ │ │ │ ldr.w r0, [fp, #88] @ 0x58 │ │ │ │ movs r2, #32 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ cmp r0, #32 │ │ │ │ beq.n 21914e │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 21914e │ │ │ │ @@ -234441,30 +234442,30 @@ │ │ │ │ movw r2, #261 @ 0x105 │ │ │ │ ldr.w r3, [pc, #2280] @ 219a28 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 21916a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ str r2, [sp, #32] │ │ │ │ cmp r3, r2 │ │ │ │ bls.n 21916a │ │ │ │ ldr r6, [r6, #16] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 21872a │ │ │ │ mov r9, fp │ │ │ │ ldrd r1, r0, [sp, #208] @ 0xd0 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2181fc │ │ │ │ ldr.w r3, [r9, #24] │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 2199d6 │ │ │ │ @@ -234511,15 +234512,15 @@ │ │ │ │ cmp r5, r4 │ │ │ │ strd r0, r2, [sp, #264] @ 0x108 │ │ │ │ sbcs.w r3, r3, r8 │ │ │ │ bcc.w 219b30 │ │ │ │ ldr.w r0, [fp, #88] @ 0x58 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ beq.n 21914e │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 21914e │ │ │ │ @@ -234530,15 +234531,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 21914e │ │ │ │ movs r4, #0 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r4 │ │ │ │ mov r5, r7 │ │ │ │ b.n 2190ce │ │ │ │ strd r2, r7, [sp, #248] @ 0xf8 │ │ │ │ @@ -234614,28 +234615,28 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1375 @ 0x55f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 218c2a │ │ │ │ ldr.w r3, [pc, #1832] @ 219a4c │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r2, [pc, #1832] @ 219a50 │ │ │ │ ldr.w r1, [pc, #1832] @ 219a54 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1010 @ 0x3f2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 218b90 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ movs r3, #0 │ │ │ │ strd r7, r5, [sp, #256] @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r0, r2, [r6] │ │ │ │ strd r0, r2, [sp, #272] @ 0x110 │ │ │ │ @@ -234652,27 +234653,27 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ movs r2, #22 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #464 @ 0x1d0 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.w 218644 │ │ │ │ ldr.w r3, [pc, #1748] @ 219a64 │ │ │ │ ldr.w r2, [pc, #1748] @ 219a68 │ │ │ │ ldr.w r1, [pc, #1748] @ 219a6c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1041 @ 0x411 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 218b90 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r2, [r5, #0] │ │ │ │ str.w lr, [r5, #4] │ │ │ │ strb.w ip, [r5, #8] │ │ │ │ strb r6, [r5, #9] │ │ │ │ @@ -234715,27 +234716,27 @@ │ │ │ │ ldr.w r1, [pc, #1612] @ 219a78 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1121 @ 0x461 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 218b90 │ │ │ │ ldr.w r3, [pc, #1588] @ 219a7c │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1588] @ 219a80 │ │ │ │ ldr.w r1, [pc, #1588] @ 219a84 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1152 @ 0x480 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 218b90 │ │ │ │ mov.w r3, r8, lsl #3 │ │ │ │ str r0, [sp, #0] │ │ │ │ adds r2, r3, r7 │ │ │ │ mov r0, r7 │ │ │ │ adc.w r3, sl, #0 │ │ │ │ mov r1, sl │ │ │ │ @@ -234749,15 +234750,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1392 @ 0x570 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 218c2a │ │ │ │ ldr.w r2, [r9, #268] @ 0x10c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs.w r2, sl, r2 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ adds r7, r2, r3 │ │ │ │ adc.w r0, r1, r3, asr #31 │ │ │ │ @@ -234984,15 +234985,15 @@ │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ bl 217848 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2198ac │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldr.w r1, [r9, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 455c08 │ │ │ │ + bl 455bc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 219610 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ movs r2, #24 │ │ │ │ str r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235067,15 +235068,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 181788 │ │ │ │ mov r0, fp │ │ │ │ blx 181788 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ blx 181788 │ │ │ │ mov r0, r7 │ │ │ │ @@ -235090,41 +235091,41 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ movs r2, #16 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ strd r4, r5, [sp, #248] @ 0xf8 │ │ │ │ strd r4, r5, [sp, #256] @ 0x100 │ │ │ │ - bl 43777c │ │ │ │ + bl 43773c │ │ │ │ cmp r0, #16 │ │ │ │ beq.w 2188c2 │ │ │ │ ldr r3, [pc, #612] @ (219aa0 ) │ │ │ │ ldr r2, [pc, #612] @ (219aa4 ) │ │ │ │ ldr r1, [pc, #616] @ (219aa8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1694 @ 0x69e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 2188c2 │ │ │ │ ldr r3, [pc, #592] @ (219aac ) │ │ │ │ ldr r2, [pc, #596] @ (219ab0 ) │ │ │ │ ldr r1, [pc, #596] @ (219ab4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #790 @ 0x316 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ ldr.w r0, [r9, #164] @ 0xa4 │ │ │ │ blx 181788 │ │ │ │ b.w 21820e │ │ │ │ rev r3, r3 │ │ │ │ mov r2, r7 │ │ │ │ lsls r0, r3, #30 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ @@ -235168,106 +235169,106 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1629 @ 0x65d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2197ec │ │ │ │ ldr r3, [pc, #452] @ (219ac4 ) │ │ │ │ ldr r2, [pc, #452] @ (219ac8 ) │ │ │ │ ldr r1, [pc, #456] @ (219acc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1518 @ 0x5ee │ │ │ │ ldr.w fp, [sp, #84] @ 0x54 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2197ec │ │ │ │ ldr r3, [pc, #432] @ (219ad0 ) │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #432] @ (219ad4 ) │ │ │ │ ldr r1, [pc, #432] @ (219ad8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1615 @ 0x64f │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2197ec │ │ │ │ ldr r3, [pc, #412] @ (219adc ) │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #412] @ (219ae0 ) │ │ │ │ ldr r1, [pc, #412] @ (219ae4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1603 @ 0x643 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2197ec │ │ │ │ ldr r3, [pc, #392] @ (219ae8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #392] @ (219aec ) │ │ │ │ ldr r1, [pc, #392] @ (219af0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 218b90 │ │ │ │ ldr r3, [pc, #372] @ (219af4 ) │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #372] @ (219af8 ) │ │ │ │ ldr r1, [pc, #376] @ (219afc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1535 @ 0x5ff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2197ec │ │ │ │ ldr r3, [pc, #352] @ (219b00 ) │ │ │ │ ldr r2, [pc, #356] @ (219b04 ) │ │ │ │ ldr r1, [pc, #356] @ (219b08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1056 @ 0x420 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 218b90 │ │ │ │ ldr r3, [pc, #336] @ (219b0c ) │ │ │ │ ldr r2, [pc, #336] @ (219b10 ) │ │ │ │ ldr r1, [pc, #340] @ (219b14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1624 @ 0x658 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2197ec │ │ │ │ ldr r0, [pc, #320] @ (219b18 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ bl 217d78 │ │ │ │ b.w 2181fc │ │ │ │ @@ -235283,145 +235284,145 @@ │ │ │ │ adds r3, r3, r3 │ │ │ │ adcs r2, r2 │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r2, lr, r2 │ │ │ │ b.n 21952e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #528] @ 0x210 │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xe817ffff │ │ │ │ - ldrh r0, [r2, #56] @ 0x38 │ │ │ │ + ldrh r0, [r3, #54] @ 0x36 │ │ │ │ movs r2, r6 │ │ │ │ - str r7, [sp, #744] @ 0x2e8 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ movs r6, r4 │ │ │ │ - str r3, [sp, #832] @ 0x340 │ │ │ │ + str r3, [sp, #608] @ 0x260 │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #552] @ 0x228 │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #184] @ 0xb8 │ │ │ │ + str r5, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xeb11ffff │ │ │ │ - ldrh r4, [r6, #40] @ 0x28 │ │ │ │ + ldrh r4, [r7, #38] @ 0x26 │ │ │ │ movs r2, r6 │ │ │ │ - str r5, [sp, #296] @ 0x128 │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #976] @ 0x3d0 │ │ │ │ + str r1, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r4 │ │ │ │ - str r5, [sp, #568] @ 0x238 │ │ │ │ + str r5, [sp, #344] @ 0x158 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r1, #34] @ 0x22 │ │ │ │ + ldrh r6, [r2, #32] │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [sp, #576] @ 0x240 │ │ │ │ + str r2, [sp, #352] @ 0x160 │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ + str r0, [sp, #864] @ 0x360 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r5, #32] │ │ │ │ + ldrh r2, [r6, #30] │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [sp, #0] │ │ │ │ + str r1, [sp, #800] @ 0x320 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #944] @ 0x3b0 │ │ │ │ + str r0, [sp, #720] @ 0x2d0 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r5, #30] │ │ │ │ + ldrh r0, [r6, #28] │ │ │ │ movs r2, r6 │ │ │ │ - str r3, [sp, #664] @ 0x298 │ │ │ │ + str r3, [sp, #440] @ 0x1b8 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + str r0, [sp, #440] @ 0x1b8 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r7, #28] │ │ │ │ + ldrh r6, [r0, #28] │ │ │ │ movs r2, r6 │ │ │ │ - str r1, [sp, #752] @ 0x2f0 │ │ │ │ + str r1, [sp, #528] @ 0x210 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #512] @ 0x200 │ │ │ │ + str r0, [sp, #288] @ 0x120 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r5, #24] │ │ │ │ + ldrh r2, [r6, #22] │ │ │ │ movs r2, r6 │ │ │ │ - str r1, [sp, #0] │ │ │ │ + str r0, [sp, #800] @ 0x320 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r6, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r0, #24] │ │ │ │ + ldrh r6, [r1, #22] │ │ │ │ movs r2, r6 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r0, [sp, #816] @ 0x330 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r1, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r6, [r1, #20] │ │ │ │ movs r2, r6 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ + str r0, [sp, #960] @ 0x3c0 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r1, #60] @ 0x3c │ │ │ │ + ldrh r0, [r2, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r0, #60] @ 0x3c │ │ │ │ + strh r2, [r1, #58] @ 0x3a │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r5, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r0, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #32] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + strh r0, [r4, #54] @ 0x36 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r6, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r3, #30] │ │ │ │ + ldrh r2, [r4, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r7, #54] @ 0x36 │ │ │ │ + strh r2, [r0, #54] @ 0x36 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r4, [r6, #58] @ 0x3a │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r7, #28] │ │ │ │ + ldrh r2, [r0, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r6, #50] @ 0x32 │ │ │ │ + strh r0, [r7, #48] @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r4, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r6, #24] │ │ │ │ + ldrh r2, [r7, #22] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r2, #50] @ 0x32 │ │ │ │ + strh r4, [r3, #48] @ 0x30 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r5, #38] @ 0x26 │ │ │ │ + ldrh r6, [r6, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r2, #24] │ │ │ │ + ldrh r6, [r3, #22] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r6, #48] @ 0x30 │ │ │ │ + strh r2, [r7, #46] @ 0x2e │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r6, #22] │ │ │ │ + ldrh r4, [r7, #20] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r2, #48] @ 0x30 │ │ │ │ + strh r2, [r3, #46] @ 0x2e │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r2, #22] │ │ │ │ + ldrh r4, [r3, #20] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r6, #46] @ 0x2e │ │ │ │ + strh r2, [r7, #44] @ 0x2c │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r3, #32] │ │ │ │ + ldrh r0, [r4, #30] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r6, #20] │ │ │ │ + ldrh r6, [r7, #18] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r2, #46] @ 0x2e │ │ │ │ + strh r4, [r3, #44] @ 0x2c │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r2, #20] │ │ │ │ + ldrh r6, [r3, #18] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #44] @ 0x2c │ │ │ │ + strh r6, [r7, #42] @ 0x2a │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r4, [r3, #30] │ │ │ │ + ldrh r4, [r4, #28] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + ldrh r0, [r0, #18] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r3, #44] @ 0x2c │ │ │ │ + strh r0, [r4, #42] @ 0x2a │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r3, #18] │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ movs r6, r4 │ │ │ │ b.n 21a0a6 │ │ │ │ @ instruction: 0xffff4b10 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ ldr r1, [pc, #64] @ (219b64 ) │ │ │ │ ldr r0, [pc, #68] @ (219b68 ) │ │ │ │ add r3, pc │ │ │ │ @@ -235444,31 +235445,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (219b80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r6, #32] │ │ │ │ + strh r4, [r7, #30] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r7, #6] │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r6, #28] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r4, #32] │ │ │ │ + strh r0, [r5, #30] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r5, #6] │ │ │ │ + ldrh r2, [r6, #4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r3, #34] @ 0x22 │ │ │ │ + ldrh r4, [r4, #32] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r1, #32] │ │ │ │ + strh r0, [r2, #30] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r2, #6] │ │ │ │ + ldrh r2, [r3, #4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r0, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #32] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ bl 21806c │ │ │ │ @@ -235561,18 +235562,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 219f1e │ │ │ │ ldr.w r1, [pc, #2312] @ 21a590 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 219f84 │ │ │ │ - bl 3b9d5c │ │ │ │ + bl 3b9d1c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ bl 279bec │ │ │ │ mov fp, r0 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 219ede │ │ │ │ cmp r6, #0 │ │ │ │ @@ -235609,26 +235610,26 @@ │ │ │ │ strd r9, r4, [sp, #84] @ 0x54 │ │ │ │ cmp r4, r3 │ │ │ │ str r1, [sp, #20] │ │ │ │ itet eq │ │ │ │ addeq r3, sp, #84 @ 0x54 │ │ │ │ strne r4, [sp, #44] @ 0x2c │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ - bl 2fbfec │ │ │ │ + bl 2fbfac │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ cbz r0, 219d3c │ │ │ │ ldr.w r3, [pc, #2176] @ 21a5a4 │ │ │ │ ldr.w r2, [pc, #2176] @ 21a5a8 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [pc, #2156] @ 21a5ac │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r7, [r3, #244] @ 0xf4 │ │ │ │ @@ -235756,29 +235757,29 @@ │ │ │ │ ldr.w r1, [pc, #1824] @ 21a5c4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2119 @ 0x847 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 219ede │ │ │ │ ldr.w r3, [pc, #1800] @ 21a5c8 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1800] @ 21a5cc │ │ │ │ ldr.w r1, [pc, #1800] @ 21a5d0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2079 @ 0x81f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldrd r1, r0, [sp, #76] @ 0x4c │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr.w r2, [pc, #1772] @ 21a5d4 │ │ │ │ ldr.w r3, [pc, #1684] @ 21a580 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235793,15 +235794,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ subs r3, #3 │ │ │ │ mov r6, r7 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ b.n 219e88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f0d7c │ │ │ │ + bl 2f0d3c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 219c86 │ │ │ │ b.n 219ede │ │ │ │ ldr.w r3, [pc, #1704] @ 21a5d8 │ │ │ │ mov.w r2, #2128 @ 0x850 │ │ │ │ ldr.w r6, [pc, #1700] @ 21a5dc │ │ │ │ mov r0, r4 │ │ │ │ @@ -235809,99 +235810,99 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1696] @ 21a5e4 │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 219ede │ │ │ │ ldr.w r3, [pc, #1676] @ 21a5e8 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1676] @ 21a5ec │ │ │ │ ldr.w r2, [pc, #1676] @ 21a5f0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1672] @ 21a5f4 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2124 @ 0x84c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 219ede │ │ │ │ ldr.w r1, [pc, #1648] @ 21a5f8 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21a29c │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movw r1, #513 @ 0x201 │ │ │ │ - bl 437618 │ │ │ │ + bl 4375d8 │ │ │ │ subs r3, r0, #0 │ │ │ │ mov fp, r3 │ │ │ │ bge.w 219cb0 │ │ │ │ b.n 219ede │ │ │ │ ldr.w r3, [pc, #1608] @ 21a5fc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1604] @ 21a600 │ │ │ │ ldr.w r1, [pc, #1604] @ 21a604 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2086 @ 0x826 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 219ede │ │ │ │ ldr.w r3, [pc, #1584] @ 21a608 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1580] @ 21a60c │ │ │ │ ldr.w r1, [pc, #1580] @ 21a610 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2138 @ 0x85a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 219ede │ │ │ │ ldr.w r3, [pc, #1560] @ 21a614 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [pc, #1556] @ 21a618 │ │ │ │ ldr.w r1, [pc, #1556] @ 21a61c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2145 @ 0x861 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 219ede │ │ │ │ ldr.w r3, [pc, #1536] @ 21a620 │ │ │ │ ldr.w r2, [pc, #1536] @ 21a624 │ │ │ │ ldr.w r1, [pc, #1536] @ 21a628 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1819 @ 0x71b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr.w r0, [pc, #1512] @ 21a62c │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ bl 217ce8 │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21a2ba │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ tst r3, r2 │ │ │ │ beq.w 21a2c6 │ │ │ │ ldr.w r0, [pc, #1480] @ 21a630 │ │ │ │ @@ -235911,43 +235912,43 @@ │ │ │ │ ldr.w r1, [pc, #1476] @ 21a638 │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb.w r4, [r0, #81] @ 0x51 │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ b.n 219ede │ │ │ │ movs r0, #10 │ │ │ │ bl 226558 │ │ │ │ b.n 219d70 │ │ │ │ ldr.w r6, [pc, #1444] @ 21a63c │ │ │ │ orrs.w lr, r3, fp │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ add r6, pc │ │ │ │ strd r3, fp, [r6, #256] @ 0x100 │ │ │ │ beq.w 21a2f8 │ │ │ │ add.w r1, r6, #8 │ │ │ │ add.w r0, r6, #24 │ │ │ │ - bl 45edf8 │ │ │ │ + bl 45edb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 21a346 │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ cbnz r3, 21a0cc │ │ │ │ ldr.w r3, [pc, #1404] @ 21a640 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ negs r3, r3 │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ ldr.w r5, [pc, #1396] @ 21a644 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r5, pc │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 45ee00 │ │ │ │ + bl 45edc0 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r5, #128] @ 0x80 │ │ │ │ blt.w 21a54c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cbz r3, 21a116 │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -235958,15 +235959,15 @@ │ │ │ │ movt r3, #15 │ │ │ │ sub.w r2, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bls.w 21a382 │ │ │ │ ldr.w r0, [pc, #1340] @ 21a648 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 21a316 │ │ │ │ ldr.w r0, [pc, #1324] @ 21a64c │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ add.w r1, r0, #8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -236002,15 +236003,15 @@ │ │ │ │ subs r0, r6, #1 │ │ │ │ orr.w r3, r3, r2, lsl #29 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, r2, lsr #3 │ │ │ │ mov r2, r6 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mul.w r6, r0, r6 │ │ │ │ str.w r6, [r5, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21a326 │ │ │ │ ldrd r2, r3, [r5, #112] @ 0x70 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -236063,15 +236064,15 @@ │ │ │ │ strd r3, r1, [r2, #88] @ 0x58 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr.w r3, [r2, #260] @ 0x104 │ │ │ │ str.w r0, [r2, #152] @ 0x98 │ │ │ │ adc.w r1, r1, r3 │ │ │ │ str.w r1, [r2, #156] @ 0x9c │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 21a054 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ blx 183628 │ │ │ │ @@ -236087,30 +236088,30 @@ │ │ │ │ ldr r1, [pc, #1004] @ (21a66c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2172 @ 0x87c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 219ede │ │ │ │ mov r0, fp │ │ │ │ blx 182090 │ │ │ │ b.n 219ede │ │ │ │ ldr r3, [pc, #976] @ (21a670 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #976] @ (21a674 ) │ │ │ │ ldr r1, [pc, #980] @ (21a678 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2166 @ 0x876 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 219ede │ │ │ │ ldr r3, [pc, #960] @ (21a67c ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #240] @ 0xf0 │ │ │ │ b.n 219ede │ │ │ │ ldr r0, [pc, #952] @ (21a680 ) │ │ │ │ @@ -236124,30 +236125,30 @@ │ │ │ │ ldr r1, [pc, #944] @ (21a68c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2177 @ 0x881 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 219cc4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [pc, #916] @ (21a690 ) │ │ │ │ ldr r2, [pc, #920] @ (21a694 ) │ │ │ │ ldr r1, [pc, #920] @ (21a698 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1844 @ 0x734 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21a040 │ │ │ │ ldr r0, [pc, #900] @ (21a69c ) │ │ │ │ add r0, pc │ │ │ │ add.w r1, r0, #8 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ bl 22b918 │ │ │ │ b.n 21a138 │ │ │ │ @@ -236159,27 +236160,27 @@ │ │ │ │ cmp r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #0 │ │ │ │ str.w r3, [r5, #236] @ 0xec │ │ │ │ b.n 21a24a │ │ │ │ ldr r0, [pc, #864] @ (21a6a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 21a116 │ │ │ │ ldr r3, [pc, #860] @ (21a6a4 ) │ │ │ │ ldr r2, [pc, #860] @ (21a6a8 ) │ │ │ │ ldr r1, [pc, #864] @ (21a6ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1854 @ 0x73e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21a040 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ lsls r1, r1, #6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ mov.w r5, #0 │ │ │ │ adc.w r5, r5, #0 │ │ │ │ movs r6, #64 @ 0x40 │ │ │ │ @@ -236190,15 +236191,15 @@ │ │ │ │ b.n 21a214 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r1, [r3, #106] @ 0x6a │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 21a3a6 │ │ │ │ ldr r0, [pc, #800] @ (21a6b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 21a116 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r5, #236] @ 0xec │ │ │ │ b.n 21a24a │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str.w r3, [r5, #236] @ 0xec │ │ │ │ b.n 21a24a │ │ │ │ @@ -236259,15 +236260,15 @@ │ │ │ │ ite cs │ │ │ │ movcs r5, r3 │ │ │ │ orrcc.w r5, r3, #1 │ │ │ │ str.w ip, [r7, #276] @ 0x114 │ │ │ │ cbz r5, 21a47e │ │ │ │ ldr r0, [pc, #620] @ (21a6b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ ldr.w r0, [r7, #272] @ 0x110 │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r7, #272] @ 0x110 │ │ │ │ b.n 21a116 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ @@ -236327,15 +236328,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 182874 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 21a540 │ │ │ │ ldr r3, [pc, #444] @ (21a6c8 ) │ │ │ │ ldrd r0, r1, [sp, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ strd r0, r1, [r3, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ @@ -236354,15 +236355,15 @@ │ │ │ │ itt ne │ │ │ │ movne r3, r5 │ │ │ │ movne r2, r3 │ │ │ │ b.n 21a4a8 │ │ │ │ ldr r0, [pc, #400] @ (21a6d4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 21a514 │ │ │ │ ldr r3, [pc, #392] @ (21a6d8 ) │ │ │ │ movw r2, #1865 @ 0x749 │ │ │ │ ldr r1, [pc, #392] @ (21a6dc ) │ │ │ │ ldr r0, [pc, #392] @ (21a6e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -236384,187 +236385,187 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #28 │ │ │ │ movs r0, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r3, #38] @ 0x26 │ │ │ │ + ldrh r4, [r4, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ bics r2, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ muls r2, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r2, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #38] @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - stc2l 0, cr0, [r0, #-160] @ 0xffffff60 │ │ │ │ - strh r0, [r6, #16] │ │ │ │ + stc2 0, cr0, [r8, #-160] @ 0xffffff60 │ │ │ │ + strh r0, [r7, #14] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + ldrh r0, [r7, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ cmn r6, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmn r0, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + strh r2, [r7, #2] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r4, [r0, #18] │ │ │ │ + ldrh r4, [r1, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r6, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r1, #4] │ │ │ │ + strh r6, [r2, #2] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r1, #14] │ │ │ │ + ldrh r0, [r2, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r2, #42] @ 0x2a │ │ │ │ + strh r0, [r3, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #22 │ │ │ │ movs r0, r7 │ │ │ │ - strh r2, [r3, #0] │ │ │ │ + ldrb r2, [r4, #31] │ │ │ │ movs r2, r6 │ │ │ │ - mov r4, r0 │ │ │ │ + cmp ip, r9 │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r6, r2] │ │ │ │ movs r5, r4 │ │ │ │ - strh r0, [r3, #38] @ 0x26 │ │ │ │ + strh r0, [r4, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + ldrb r2, [r7, #30] │ │ │ │ movs r2, r6 │ │ │ │ - adds r4, r3, #5 │ │ │ │ + adds r4, r4, #4 │ │ │ │ movs r2, r5 │ │ │ │ - strb r6, [r0, r3] │ │ │ │ + strb r6, [r1, r2] │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r5, #36] @ 0x24 │ │ │ │ + strh r4, [r6, #34] @ 0x22 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r4, #14] │ │ │ │ + ldrh r4, [r5, #12] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r3, #30] │ │ │ │ + ldrb r0, [r4, #29] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r7, #6] │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #32] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r6, #29] │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r0, #10] │ │ │ │ + ldrh r2, [r1, #8] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #32] │ │ │ │ + strh r6, [r7, #30] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r3, #28] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r0, #8] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r2, #32] │ │ │ │ + strh r2, [r3, #30] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r5, #28] │ │ │ │ + ldrb r6, [r6, #27] │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r4, [r5, #16] │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r5, #30] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ movs r6, r4 │ │ │ │ ands r0, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r7, #212 @ 0xd4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xfb05ffff │ │ │ │ - ldrh r6, [r0, #24] │ │ │ │ + ldrh r6, [r1, #22] │ │ │ │ movs r6, r4 │ │ │ │ subs r7, #164 @ 0xa4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #114 @ 0x72 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r0, #14] │ │ │ │ movs r6, r4 │ │ │ │ subs r7, #32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r7, #6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r6, #120 @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r6, #100 @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r6, #86 @ 0x56 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r6, #44 @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r3, #19] │ │ │ │ + ldrb r2, [r4, #18] │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r6, #56] @ 0x38 │ │ │ │ + strh r0, [r7, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r3, #12] │ │ │ │ + strh r4, [r4, #10] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r6, #18] │ │ │ │ + ldrb r4, [r7, #17] │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r2, #54] @ 0x36 │ │ │ │ + strh r2, [r3, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #10] │ │ │ │ + strh r6, [r7, #8] │ │ │ │ movs r6, r4 │ │ │ │ subs r5, #134 @ 0x86 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r5, #122 @ 0x7a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r7, #17] │ │ │ │ + ldrb r6, [r0, #17] │ │ │ │ movs r2, r6 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r1, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r0, #10] │ │ │ │ + strh r0, [r1, #8] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ movs r2, r6 │ │ │ │ - strh r4, [r0, #60] @ 0x3c │ │ │ │ + strh r4, [r1, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r3, #8] │ │ │ │ + strh r2, [r4, #6] │ │ │ │ movs r6, r4 │ │ │ │ subs r5, #44 @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ + strh r2, [r7, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r1, #16] │ │ │ │ + ldrb r4, [r2, #15] │ │ │ │ movs r2, r6 │ │ │ │ - strh r6, [r2, #58] @ 0x3a │ │ │ │ + strh r6, [r3, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r1, #6] │ │ │ │ + strh r4, [r2, #4] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, #60] @ 0x3c │ │ │ │ + strh r6, [r4, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ subs r4, #24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r1, #56] @ 0x38 │ │ │ │ + strh r0, [r2, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r7, {r1, r2, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r7} │ │ │ │ movs r5, r5 │ │ │ │ subs r3, #134 @ 0x86 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r4, #26] │ │ │ │ movs r6, r4 │ │ │ │ subs r3, #54 @ 0x36 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r3, #40 @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r7, #24] │ │ │ │ + strh r0, [r0, #24] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r5, #48] @ 0x30 │ │ │ │ + strh r4, [r6, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r0, #8] │ │ │ │ + ldrb r2, [r1, #7] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r1, #27] │ │ │ │ + ldrb r4, [r2, #26] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r7, #42] @ 0x2a │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r6, #6] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r6, #26] │ │ │ │ + ldrb r4, [r7, #25] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r2, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021a6f0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -236586,15 +236587,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 181488 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #4 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r4, #0] │ │ │ │ str r3, [r5, #4] │ │ │ │ - bl 2f0d7c │ │ │ │ + bl 2f0d3c │ │ │ │ cbnz r0, 21a746 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ movs r0, #8 │ │ │ │ @@ -236625,65 +236626,65 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #488] @ (21a984 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #476] @ (21a988 ) │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #468] @ (21a98c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #456] @ (21a990 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #448] @ (21a994 ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #436] @ (21a998 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #428] @ (21a99c ) │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432bf0 │ │ │ │ + bl 432bb0 │ │ │ │ ldr r1, [pc, #420] @ (21a9a0 ) │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432bf0 │ │ │ │ + bl 432bb0 │ │ │ │ ldr r1, [pc, #412] @ (21a9a4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432bf0 │ │ │ │ + bl 432bb0 │ │ │ │ adds r1, r6, r5 │ │ │ │ add r1, r8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r7 │ │ │ │ cmp r1, #1 │ │ │ │ bgt.n 21a904 │ │ │ │ subs r1, r2, #0 │ │ │ │ @@ -236760,47 +236761,47 @@ │ │ │ │ beq.n 21a856 │ │ │ │ ldr r1, [pc, #232] @ (21a9ac ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r5, r9 │ │ │ │ add r1, pc │ │ │ │ mov r6, r9 │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r8, r0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 21a864 │ │ │ │ ldr r1, [pc, #208] @ (21a9b0 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21a86a │ │ │ │ ldr r1, [pc, #188] @ (21a9b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432d78 │ │ │ │ + bl 432d38 │ │ │ │ mov r9, r0 │ │ │ │ b.n 21a86a │ │ │ │ ldr r0, [pc, #176] @ (21a9b8 ) │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ ldr r3, [pc, #176] @ (21a9bc ) │ │ │ │ ldr r1, [pc, #180] @ (21a9c0 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #160] @ (21a9c4 ) │ │ │ │ ldr r3, [pc, #84] @ (21a97c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236835,47 +236836,47 @@ │ │ │ │ add.w r7, r8, #5 │ │ │ │ b.n 21a852 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ subs r6, r0, #6 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #32] │ │ │ │ + strh r6, [r1, #30] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #30] │ │ │ │ + strh r6, [r7, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r6, #30] │ │ │ │ + strh r2, [r7, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r6, #28] │ │ │ │ movs r6, r4 │ │ │ │ - movs r3, #134 @ 0x86 │ │ │ │ + movs r3, #78 @ 0x4e │ │ │ │ movs r4, r5 │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r3, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r4, #0] │ │ │ │ + ldrb r2, [r5, #31] │ │ │ │ movs r7, r4 │ │ │ │ - subs r5, #86 @ 0x56 │ │ │ │ + subs r5, #30 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r1, #19 │ │ │ │ + asrs r2, r2, #18 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r7, #2 │ │ │ │ + lsrs r2, r0, #2 │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r0, #8] │ │ │ │ + strh r0, [r1, #6] │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #126 @ 0x7e │ │ │ │ + subs r4, #70 @ 0x46 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r5, #14 │ │ │ │ movs r2, r5 │ │ │ │ - lsls r2, r1, #31 │ │ │ │ + lsls r2, r2, #30 │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r0, #22] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r1, #1] │ │ │ │ + ldrb r6, [r2, #0] │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r4, #20] │ │ │ │ + strh r2, [r5, #18] │ │ │ │ movs r6, r4 │ │ │ │ adds r6, r3, #7 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0021a9c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -236893,50 +236894,50 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 21aa68 │ │ │ │ ldr r3, [pc, #168] @ (21aa9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #160] @ (21aaa0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 21aa5c │ │ │ │ ldrd r3, r5, [r4, #16] │ │ │ │ orrs.w r2, r3, r5 │ │ │ │ beq.n 21aa7c │ │ │ │ ldrd r0, r1, [r4, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 46a6c8 │ │ │ │ + bl 46a688 │ │ │ │ vldr d7, [pc, #108] @ 21aa90 │ │ │ │ vmov d6, r0, r1 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ vmul.f64 d6, d6, d7 │ │ │ │ vstr d6, [sp] │ │ │ │ - bl 46a6c8 │ │ │ │ + bl 46a688 │ │ │ │ vldr d6, [sp] │ │ │ │ vmov d5, r0, r1 │ │ │ │ ldr r1, [pc, #96] @ (21aaa4 ) │ │ │ │ mov r0, r6 │ │ │ │ vdiv.f64 d7, d6, d5 │ │ │ │ add r1, pc │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vmov r2, r3, d7 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 3e9428 │ │ │ │ + b.w 3e93e8 │ │ │ │ ldr r3, [pc, #60] @ (21aaa8 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #60] @ (21aaac ) │ │ │ │ ldr r0, [pc, #64] @ (21aab0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ @@ -236955,99 +236956,99 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r1, r3 │ │ │ │ adds r6, r4, #4 │ │ │ │ movs r0, r7 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #16] │ │ │ │ + strh r6, [r4, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r6, #14] │ │ │ │ + strh r6, [r7, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r5, #27] │ │ │ │ + strb r4, [r6, #26] │ │ │ │ movs r2, r6 │ │ │ │ - strh r2, [r0, #10] │ │ │ │ + strh r2, [r1, #8] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r7, #10] │ │ │ │ + strh r6, [r0, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r4, #26] │ │ │ │ movs r2, r6 │ │ │ │ - strh r6, [r5, #8] │ │ │ │ + strh r6, [r6, #6] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r4, #12] │ │ │ │ + strh r2, [r5, #10] │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [pc, #4] @ (21aac8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 329000 │ │ │ │ + b.w 328fc0 │ │ │ │ ldr r2, [r3, #12] │ │ │ │ movs r0, r7 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w 32b50c │ │ │ │ + b.w 32b4cc │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 44f5fc │ │ │ │ + bl 44f5bc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 44f0b0 │ │ │ │ + bl 44f070 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181784 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r1, [sp] │ │ │ │ - bl 3522d8 │ │ │ │ + bl 352298 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 352348 │ │ │ │ + bl 352308 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ movs r2, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 3805f0 │ │ │ │ + b.w 3805b0 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #48] @ (21ab84 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 332254 │ │ │ │ + bl 332214 │ │ │ │ cmp r0, #0 │ │ │ │ itttt ge │ │ │ │ addge.w r3, r4, #16512 @ 0x4080 │ │ │ │ movge r0, #0 │ │ │ │ movge r2, #64 @ 0x40 │ │ │ │ strdge r2, r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r1, #1 │ │ │ │ + lsrs r0, r2, #32 │ │ │ │ movs r3, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -237059,92 +237060,92 @@ │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ add.w r1, r4, #16384 @ 0x4000 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ ldr.w r0, [r1, #308] @ 0x134 │ │ │ │ - bl 357ca0 │ │ │ │ + bl 357c60 │ │ │ │ mov r8, r0 │ │ │ │ - bl 451578 │ │ │ │ + bl 451538 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 183830 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 450678 │ │ │ │ + bl 450638 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (21ac18 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (21ac1c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 44ebe8 │ │ │ │ + bl 44eba8 │ │ │ │ mov r2, r6 │ │ │ │ strd r5, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 294d78 │ │ │ │ - bl 4505d8 │ │ │ │ + bl 450598 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ mrc2 15, 7, pc, cr1, cr15, {7} │ │ │ │ - strh r2, [r5, #2] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r4, r0, #16384 @ 0x4000 │ │ │ │ sub sp, #8 │ │ │ │ bl 2950cc │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr.w r3, [r4, #308] @ 0x134 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 3558c0 │ │ │ │ + bl 355880 │ │ │ │ mov r8, r0 │ │ │ │ - bl 451578 │ │ │ │ + bl 451538 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 183830 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 450678 │ │ │ │ + bl 450638 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (21ac98 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (21ac9c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 44ebe8 │ │ │ │ + bl 44eba8 │ │ │ │ mov r2, r6 │ │ │ │ strd r5, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 294d78 │ │ │ │ - bl 4505d8 │ │ │ │ + bl 450598 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ mrc2 15, 3, pc, cr1, cr15, {7} │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ + ldrb r2, [r6, #30] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -237154,46 +237155,46 @@ │ │ │ │ mov r8, r1 │ │ │ │ ldrd r1, r2, [sp, #32] │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r0, [r4, #308] @ 0x134 │ │ │ │ - bl 355dc0 │ │ │ │ + bl 355d80 │ │ │ │ mov r6, r0 │ │ │ │ - bl 451578 │ │ │ │ + bl 451538 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 183830 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 450678 │ │ │ │ + bl 450638 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (21ad24 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #48] @ (21ad28 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 44ebe8 │ │ │ │ + bl 44eba8 │ │ │ │ mov r2, r7 │ │ │ │ strd r5, r0, [r4] │ │ │ │ mov r3, r8 │ │ │ │ bl 294d78 │ │ │ │ - bl 4505d8 │ │ │ │ + bl 450598 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ stc2l 15, cr15, [r3, #1020]! @ 0x3fc │ │ │ │ - ldrb r4, [r3, #29] │ │ │ │ + ldrb r4, [r4, #28] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r2 │ │ │ │ @@ -237205,46 +237206,46 @@ │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ strd r1, r2, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r0, [r4, #308] @ 0x134 │ │ │ │ - bl 358658 │ │ │ │ + bl 358618 │ │ │ │ mov r6, r0 │ │ │ │ - bl 451578 │ │ │ │ + bl 451538 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 183830 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 450678 │ │ │ │ + bl 450638 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (21adb4 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #48] @ (21adb8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 44ebe8 │ │ │ │ + bl 44eba8 │ │ │ │ mov r2, r7 │ │ │ │ strd r5, r0, [r4] │ │ │ │ mov r3, r8 │ │ │ │ bl 294d78 │ │ │ │ - bl 4505d8 │ │ │ │ + bl 450598 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldc2l 15, cr15, [r3, #-1020] @ 0xfffffc04 │ │ │ │ - ldrb r4, [r1, #27] │ │ │ │ + ldrb r4, [r2, #26] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -237256,51 +237257,51 @@ │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ add.w r1, r4, #16384 @ 0x4000 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ ldr.w r0, [r1, #308] @ 0x134 │ │ │ │ - bl 358574 │ │ │ │ + bl 358534 │ │ │ │ mov r8, r0 │ │ │ │ - bl 451578 │ │ │ │ + bl 451538 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 183830 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 450678 │ │ │ │ + bl 450638 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #52] @ (21ae4c ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #52] @ (21ae50 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ - bl 44ebe8 │ │ │ │ + bl 44eba8 │ │ │ │ mov r2, r6 │ │ │ │ strd r5, r0, [r4] │ │ │ │ mov r3, r7 │ │ │ │ bl 294d78 │ │ │ │ - bl 4505d8 │ │ │ │ + bl 450598 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldc2 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ - ldrb r6, [r6, #24] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ movs r6, r4 │ │ │ │ ldr.w r0, [r0, #-4] │ │ │ │ mov r2, r3 │ │ │ │ - b.w 34b0f0 │ │ │ │ + b.w 34b0b0 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ @@ -237330,20 +237331,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 34b07c │ │ │ │ + bl 34b03c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21ae8c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ee2b8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 21ae8c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -237401,15 +237402,15 @@ │ │ │ │ cbz r1, 21af68 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, ip │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2412ec │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 347414 │ │ │ │ + bl 3473d4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 21afb8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -237423,15 +237424,15 @@ │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #80] @ (21afe4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237443,28 +237444,28 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (21afec ) │ │ │ │ ldr r1, [pc, #36] @ (21aff0 ) │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 442634 │ │ │ │ + bl 4425f4 │ │ │ │ b.n 21af74 │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #19] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r5, #7] │ │ │ │ + strb r6, [r6, #6] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r2, #19] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ movs r6, r4 │ │ │ │ - tst r2, r2 │ │ │ │ + rors r2, r3 │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r7, #6] │ │ │ │ + strb r0, [r0, #6] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r3, #18] │ │ │ │ + ldrb r6, [r4, #17] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r2 │ │ │ │ @@ -237477,119 +237478,119 @@ │ │ │ │ moveq r7, r0 │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ bl 21af30 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b0ec │ │ │ │ mov r4, r0 │ │ │ │ - bl 347dfc │ │ │ │ + bl 347dbc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b0ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 347e5c │ │ │ │ + bl 347e1c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b0cc │ │ │ │ mov r0, r4 │ │ │ │ - bl 347ed0 │ │ │ │ + bl 347e90 │ │ │ │ cbz r0, 21b054 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 347eec │ │ │ │ + bl 347eac │ │ │ │ cbnz r0, 21b070 │ │ │ │ ldr r3, [pc, #152] @ (21b0f8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 347cc8 │ │ │ │ + bl 347c88 │ │ │ │ b.n 21b03e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347e6c │ │ │ │ + bl 347e2c │ │ │ │ cbnz r5, 21b09a │ │ │ │ ldr r3, [pc, #128] @ (21b0fc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #128] @ (21b100 ) │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #128] @ (21b104 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mvn.w r0, #114 @ 0x72 │ │ │ │ b.n 21b040 │ │ │ │ ldr r3, [pc, #92] @ (21b0f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 347cc8 │ │ │ │ + bl 347c88 │ │ │ │ b.n 21b03e │ │ │ │ ldr r3, [pc, #88] @ (21b108 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #88] @ (21b10c ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #88] @ (21b110 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 21b040 │ │ │ │ ldr r3, [pc, #68] @ (21b114 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #68] @ (21b118 ) │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #68] @ (21b11c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mvn.w r0, #37 @ 0x25 │ │ │ │ b.n 21b040 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 21b040 │ │ │ │ nop │ │ │ │ asrs r6, r5, #27 │ │ │ │ movs r0, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #4] │ │ │ │ + strb r0, [r1, #3] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r5, #17] │ │ │ │ + ldrb r2, [r6, #16] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r4, #15] │ │ │ │ + ldrb r6, [r5, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r1, #3] │ │ │ │ + strb r6, [r2, #2] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r7, #14] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r6, #14] │ │ │ │ + ldrb r4, [r7, #13] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r5, #2] │ │ │ │ + strb r6, [r6, #1] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r7, #14] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r2, #14] │ │ │ │ + ldrb r4, [r3, #13] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #260] @ (21b238 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -237603,18 +237604,18 @@ │ │ │ │ beq.n 21b222 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 21af30 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21b184 │ │ │ │ - bl 347b58 │ │ │ │ + bl 347b18 │ │ │ │ cbz r0, 21b1a2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347dfc │ │ │ │ + bl 347dbc │ │ │ │ cbnz r0, 21b19a │ │ │ │ ldr r3, [pc, #216] @ (21b23c ) │ │ │ │ cmp r6, r0 │ │ │ │ ite ne │ │ │ │ movne r2, r6 │ │ │ │ moveq r2, r7 │ │ │ │ ldr r4, [pc, #208] @ (21b240 ) │ │ │ │ @@ -237623,58 +237624,58 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 347e5c │ │ │ │ + bl 347e1c │ │ │ │ cbnz r0, 21b1f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347628 │ │ │ │ + bl 3475e8 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b184 │ │ │ │ - bl 3522d8 │ │ │ │ + bl 352298 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 32c884 │ │ │ │ + bl 32c844 │ │ │ │ cbnz r0, 21b1ea │ │ │ │ - bl 352348 │ │ │ │ + bl 352308 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34a534 │ │ │ │ + bl 34a4f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347e5c │ │ │ │ + bl 347e1c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b184 │ │ │ │ ldr r3, [pc, #116] @ (21b248 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 347cc8 │ │ │ │ + b.w 347c88 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 352348 │ │ │ │ + b.w 352308 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347ed0 │ │ │ │ + bl 347e90 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b1a2 │ │ │ │ ldr r3, [pc, #76] @ (21b24c ) │ │ │ │ cmp r6, r0 │ │ │ │ ite ne │ │ │ │ movne r2, r6 │ │ │ │ moveq r2, r7 │ │ │ │ @@ -237684,47 +237685,47 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21b184 │ │ │ │ ldr r3, [pc, #52] @ (21b258 ) │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ ldr r1, [pc, #52] @ (21b25c ) │ │ │ │ ldr r0, [pc, #52] @ (21b260 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r1, #23 │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r2, #0] │ │ │ │ + ldr r2, [r3, #124] @ 0x7c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r7, #10] │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #116] @ 0x74 │ │ │ │ + ldr r6, [r7, #112] @ 0x70 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + ldrb r2, [r4, #8] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r3, #116] @ 0x74 │ │ │ │ + ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r0, #9] │ │ │ │ + ldrb r4, [r1, #8] │ │ │ │ movs r6, r4 │ │ │ │ - cmp r1, #220 @ 0xdc │ │ │ │ + cmp r1, #164 @ 0xa4 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r2 │ │ │ │ @@ -237735,38 +237736,38 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #232] @ (21b36c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 347b58 │ │ │ │ + bl 347b18 │ │ │ │ cbz r0, 21b2a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347dfc │ │ │ │ + bl 347dbc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b326 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347e5c │ │ │ │ + bl 347e1c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b340 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347628 │ │ │ │ + bl 3475e8 │ │ │ │ cbz r0, 21b2f0 │ │ │ │ ldr r3, [pc, #188] @ (21b370 ) │ │ │ │ movs r2, #250 @ 0xfa │ │ │ │ ldr r4, [pc, #188] @ (21b374 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #188] @ (21b378 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #176] @ (21b37c ) │ │ │ │ ldr r3, [pc, #160] @ (21b36c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237779,85 +237780,85 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347898 │ │ │ │ + bl 347858 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 21b2c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347e5c │ │ │ │ + bl 347e1c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b2c8 │ │ │ │ movs r1, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347cc8 │ │ │ │ + bl 347c88 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 21b2c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 34a534 │ │ │ │ + bl 34a4f4 │ │ │ │ b.n 21b2c8 │ │ │ │ ldr r3, [pc, #88] @ (21b380 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #88] @ (21b384 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #88] @ (21b388 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21b2c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347ed0 │ │ │ │ + bl 347e90 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b2a8 │ │ │ │ ldr r3, [pc, #64] @ (21b38c ) │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ ldr r4, [pc, #64] @ (21b390 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (21b394 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21b2c8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ asrs r4, r0, #18 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #108] @ 0x6c │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r4, #11] │ │ │ │ + ldrb r4, [r5, #10] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r6, #6] │ │ │ │ + ldrb r0, [r7, #5] │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r7, #16 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [r2, #100] @ 0x64 │ │ │ │ + ldr r4, [r3, #96] @ 0x60 │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r6, #8] │ │ │ │ + ldrb r6, [r7, #7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r0, #4] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r6, #96] @ 0x60 │ │ │ │ + ldr r0, [r7, #92] @ 0x5c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r5, #8] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r2, #4] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021b398 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -237883,15 +237884,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ adds.w r3, r0, #115 @ 0x73 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.n 21b418 │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr r2, [pc, #60] @ (21b430 ) │ │ │ │ ldr r3, [pc, #56] @ (21b42c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237903,15 +237904,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 21b3f0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r2, #13 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -237935,15 +237936,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 21af30 │ │ │ │ cbz r0, 21b48e │ │ │ │ mov r4, r0 │ │ │ │ - bl 347dfc │ │ │ │ + bl 347dbc │ │ │ │ cbnz r0, 21b4b6 │ │ │ │ ldr r3, [pc, #128] @ (21b4f0 ) │ │ │ │ cmp r7, #0 │ │ │ │ ite ne │ │ │ │ movne r2, r7 │ │ │ │ moveq r2, r6 │ │ │ │ ldr r4, [pc, #124] @ (21b4f4 ) │ │ │ │ @@ -237952,15 +237953,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #108] @ (21b4fc ) │ │ │ │ ldr r3, [pc, #88] @ (21b4ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237971,42 +237972,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 347e5c │ │ │ │ + bl 347e1c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b48e │ │ │ │ mov r0, r4 │ │ │ │ - bl 347ed0 │ │ │ │ + bl 347e90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b48e │ │ │ │ movs r1, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 347cc8 │ │ │ │ + bl 347c88 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 21b48e │ │ │ │ mov r0, r5 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 21b48e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r7, #10 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [r2, #76] @ 0x4c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r5, #0] │ │ │ │ + strb r6, [r6, #31] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r5, #31] │ │ │ │ + strb r4, [r6, #30] │ │ │ │ movs r6, r4 │ │ │ │ asrs r2, r6, #9 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0021b500 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ @@ -238018,73 +238019,73 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r1 │ │ │ │ - bl 3522d8 │ │ │ │ + bl 352298 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ movs r0, #0 │ │ │ │ bl 21af30 │ │ │ │ cbz r0, 21b54a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 32b7e4 │ │ │ │ + bl 32b7a4 │ │ │ │ cbz r0, 21b57a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 347630 │ │ │ │ + bl 3475f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 21b554 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 21b264 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 352348 │ │ │ │ + b.w 352308 │ │ │ │ ldr r3, [pc, #72] @ (21b5a0 ) │ │ │ │ mov.w r2, #294 @ 0x126 │ │ │ │ ldr r5, [pc, #72] @ (21b5a4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #72] @ (21b5a8 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 352348 │ │ │ │ + b.w 352308 │ │ │ │ ldr r3, [pc, #48] @ (21b5ac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #48] @ (21b5b0 ) │ │ │ │ ldr r1, [pc, #48] @ (21b5b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #289 @ 0x121 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 352348 │ │ │ │ - ldr r4, [r4, #64] @ 0x40 │ │ │ │ + b.w 352308 │ │ │ │ + ldr r4, [r5, #60] @ 0x3c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r2, [r7, #1] │ │ │ │ + ldrb r2, [r0, #1] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r1, #28] │ │ │ │ + strb r2, [r2, #27] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r0, #64] @ 0x40 │ │ │ │ + ldr r2, [r1, #60] @ 0x3c │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r4, [r0, #1] │ │ │ │ + ldrb r4, [r1, #0] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r4, #27] │ │ │ │ + strb r4, [r5, #26] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021b5b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -238107,55 +238108,55 @@ │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 21af30 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b6ae │ │ │ │ mov r5, r0 │ │ │ │ - bl 347628 │ │ │ │ + bl 3475e8 │ │ │ │ cbz r0, 21b60a │ │ │ │ mov r0, r5 │ │ │ │ - bl 34a4a8 │ │ │ │ + bl 34a468 │ │ │ │ mov r0, r5 │ │ │ │ - bl 34a6a0 │ │ │ │ + bl 34a660 │ │ │ │ bic.w r7, r0, #163840 @ 0x28000 │ │ │ │ bic.w r7, r7, #280 @ 0x118 │ │ │ │ cbz r4, 21b62a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 21b70a │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ orreq.w r7, r7, #2 │ │ │ │ bne.n 21b6e6 │ │ │ │ - bl 432960 │ │ │ │ + bl 432920 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 34a64c │ │ │ │ + bl 34a60c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21b6e0 │ │ │ │ ldr r2, [pc, #244] @ (21b730 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #244] @ (21b734 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 21b65a │ │ │ │ ldr r1, [pc, #232] @ (21b738 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 33245c │ │ │ │ + bl 33241c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21b6ae │ │ │ │ add r7, sp, #16 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ @@ -238166,29 +238167,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne.n 21b6a6 │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 21b120 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 21b6ee │ │ │ │ mov r0, r6 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 21b6b0 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32dd3c │ │ │ │ + bl 32dcfc │ │ │ │ ldr r2, [pc, #132] @ (21b73c ) │ │ │ │ ldr r3, [pc, #112] @ (21b72c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238217,36 +238218,36 @@ │ │ │ │ bne.n 21b6a6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl 21b434 │ │ │ │ b.n 21b6b0 │ │ │ │ bic.w r7, r0, #163840 @ 0x28000 │ │ │ │ - bl 432960 │ │ │ │ + bl 432920 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r7, r7, #282 @ 0x11a │ │ │ │ - bl 34a64c │ │ │ │ + bl 34a60c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21b63a │ │ │ │ b.n 21b6e0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ asrs r2, r6, #4 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r3, r7] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r6, #30] │ │ │ │ + strb r6, [r7, #29] │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, r1, #1 │ │ │ │ + adds r0, r2, #0 │ │ │ │ movs r2, r5 │ │ │ │ asrs r2, r1, #1 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r4, [sp, #200] @ 0xc8 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0021b744 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -238268,15 +238269,15 @@ │ │ │ │ bl 21aff4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmnne.w r0, #38 @ 0x26 │ │ │ │ bne.n 21b7c2 │ │ │ │ mov r0, r1 │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 21b120 │ │ │ │ ldr r2, [pc, #60] @ (21b7d8 ) │ │ │ │ ldr r3, [pc, #52] @ (21b7d4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -238291,15 +238292,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 21b79a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r5, #30 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -238327,19 +238328,19 @@ │ │ │ │ blx 182f7c │ │ │ │ ldrd r0, r1, [r4] │ │ │ │ mov r2, r6 │ │ │ │ bl 21af30 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21b91c │ │ │ │ mov r7, r0 │ │ │ │ - bl 347628 │ │ │ │ + bl 3475e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21b980 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 45a434 │ │ │ │ + bl 45a3f4 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ ldrd r0, r1, [r4, #8] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ ldrd r0, r1, [r4, #24] │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -238398,15 +238399,15 @@ │ │ │ │ strd r2, r3, [sp, #240] @ 0xf0 │ │ │ │ ldrb.w r3, [r4, #248] @ 0xf8 │ │ │ │ cbz r3, 21b912 │ │ │ │ ldrd r2, r3, [r4, #256] @ 0x100 │ │ │ │ strd r2, r3, [sp, #248] @ 0xf8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 45a5c0 │ │ │ │ + bl 45a580 │ │ │ │ cbnz r0, 21b944 │ │ │ │ ldr r2, [pc, #156] @ (21b9bc ) │ │ │ │ ldr r3, [pc, #152] @ (21b9b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ @@ -238418,69 +238419,69 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 45a598 │ │ │ │ + bl 45a558 │ │ │ │ cbz r0, 21b96c │ │ │ │ mov r0, r7 │ │ │ │ - bl 347848 │ │ │ │ + bl 347808 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ ldr.w r1, [r4, #264] @ 0x108 │ │ │ │ cbz r3, 21b99c │ │ │ │ cbz r1, 21b962 │ │ │ │ mov r0, r7 │ │ │ │ - bl 34b008 │ │ │ │ + bl 34afc8 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 34a7f8 │ │ │ │ + bl 34a7b8 │ │ │ │ b.n 21b91c │ │ │ │ mov r0, r7 │ │ │ │ - bl 347848 │ │ │ │ + bl 347808 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21b91c │ │ │ │ mov r0, r7 │ │ │ │ - bl 34a848 │ │ │ │ + bl 34a808 │ │ │ │ b.n 21b91c │ │ │ │ ldr r3, [pc, #60] @ (21b9c0 ) │ │ │ │ mov.w r2, #434 @ 0x1b2 │ │ │ │ ldr r4, [pc, #60] @ (21b9c4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #60] @ (21b9c8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21b91c │ │ │ │ cbz r1, 21b9a6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 34af90 │ │ │ │ + bl 34af50 │ │ │ │ b.n 21b962 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 21b99e │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b.n 21b99e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r2, #28 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #23 │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [r7, #124] @ 0x7c │ │ │ │ + str r0, [r0, #124] @ 0x7c │ │ │ │ movs r2, r6 │ │ │ │ - strb r2, [r7, #17] │ │ │ │ + strb r2, [r0, #17] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r3, #11] │ │ │ │ + strb r6, [r4, #10] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021b9cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -238503,15 +238504,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #20] │ │ │ │ ldrb.w r6, [sp, #68] @ 0x44 │ │ │ │ ldrb.w r7, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 21af30 │ │ │ │ cbz r0, 21ba36 │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ orrs.w r3, r4, r8 │ │ │ │ mov fp, r0 │ │ │ │ bne.n 21ba4c │ │ │ │ orrs.w r3, r6, r7 │ │ │ │ beq.w 21bb2c │ │ │ │ orrs.w r3, r4, r6 │ │ │ │ bne.n 21ba8e │ │ │ │ @@ -238527,15 +238528,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 21ba82 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ - bl 342290 │ │ │ │ + bl 342250 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21ba26 │ │ │ │ ldr r3, [pc, #216] @ (21bb38 ) │ │ │ │ mov.w r2, #540 @ 0x21c │ │ │ │ ldr r4, [pc, #212] @ (21bb3c ) │ │ │ │ ldr r1, [pc, #216] @ (21bb40 ) │ │ │ │ add r3, pc │ │ │ │ @@ -238543,42 +238544,42 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4426b4 │ │ │ │ + b.w 442674 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #1 │ │ │ │ - bl 342290 │ │ │ │ + bl 342250 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21ba5e │ │ │ │ cbnz r6, 21bae2 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, fp │ │ │ │ - bl 342290 │ │ │ │ + bl 342250 │ │ │ │ cbnz r0, 21baf0 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.n 21bb0c │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, fp │ │ │ │ - bl 342290 │ │ │ │ + bl 342250 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21bb1a │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #3 │ │ │ │ mov r0, fp │ │ │ │ cmp r7, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, r3 │ │ │ │ - bl 342290 │ │ │ │ + bl 342250 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21ba36 │ │ │ │ ldr r3, [pc, #124] @ (21bb44 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #124] @ (21bb48 ) │ │ │ │ ldr r1, [pc, #124] @ (21bb4c ) │ │ │ │ add r3, pc │ │ │ │ @@ -238588,15 +238589,15 @@ │ │ │ │ strd r2, r4, [sp, #64] @ 0x40 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movw r2, #570 @ 0x23a │ │ │ │ b.n 21ba78 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r1, #2 │ │ │ │ mov r0, fp │ │ │ │ - bl 342290 │ │ │ │ + bl 342250 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21ba2c │ │ │ │ ldr r3, [pc, #92] @ (21bb50 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (21bb54 ) │ │ │ │ ldr r1, [pc, #96] @ (21bb58 ) │ │ │ │ add r3, pc │ │ │ │ @@ -238606,52 +238607,52 @@ │ │ │ │ strd r2, r4, [sp, #64] @ 0x40 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ b.n 21ba78 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r1, #4 │ │ │ │ mov r0, fp │ │ │ │ - bl 342290 │ │ │ │ + bl 342250 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21ba32 │ │ │ │ ldr r3, [pc, #64] @ (21bb5c ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr r4, [pc, #60] @ (21bb60 ) │ │ │ │ ldr r1, [pc, #64] @ (21bb64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ b.n 21ba6e │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 34236c │ │ │ │ + b.w 34232c │ │ │ │ nop │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r4, #108] @ 0x6c │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r6, #14] │ │ │ │ + strb r6, [r7, #13] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r0, #8] │ │ │ │ + strb r4, [r1, #7] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r6, #104] @ 0x68 │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ movs r2, r6 │ │ │ │ - strb r6, [r1, #15] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r3, #6] │ │ │ │ + strb r4, [r4, #5] │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r1, #104] @ 0x68 │ │ │ │ + str r4, [r2, #100] @ 0x64 │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + strb r4, [r2, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r6, #5] │ │ │ │ + strb r2, [r7, #4] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r4, #100] @ 0x64 │ │ │ │ + str r0, [r5, #96] @ 0x60 │ │ │ │ movs r2, r6 │ │ │ │ - strb r2, [r1, #13] │ │ │ │ + strb r2, [r2, #12] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r1, #5] │ │ │ │ + strb r0, [r2, #4] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r7, [pc, #792] @ (21be94 ) │ │ │ │ @@ -238671,15 +238672,15 @@ │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21be26 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 21be1a │ │ │ │ mov r0, r5 │ │ │ │ - bl 3b9f98 │ │ │ │ + bl 3b9f58 │ │ │ │ ldrb r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 21bd92 │ │ │ │ ldr r1, [pc, #728] @ (21be98 ) │ │ │ │ add r1, pc │ │ │ │ @@ -238694,22 +238695,22 @@ │ │ │ │ ldr.w ip, [pc, #704] @ 21bea0 │ │ │ │ add ip, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #700] @ (21bea4 ) │ │ │ │ strd r0, ip, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cbz r6, 21bc3a │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cbz r2, 21bc02 │ │ │ │ ldr r1, [pc, #684] @ (21bea8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ cbz r3, 21bc0e │ │ │ │ ldr r1, [r6, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 21be3e │ │ │ │ ldrb r3, [r6, #12] │ │ │ │ cbz r3, 21bc34 │ │ │ │ @@ -238722,15 +238723,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21be02 │ │ │ │ ldr r3, [pc, #648] @ (21beb0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #648] @ (21beb4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 21bd3c │ │ │ │ ldr.w r1, [r4, #308] @ 0x134 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 21bd7e │ │ │ │ ldr r2, [pc, #624] @ (21beb8 ) │ │ │ │ @@ -238745,23 +238746,23 @@ │ │ │ │ beq.w 21bd72 │ │ │ │ ldr r1, [pc, #608] @ (21bec0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #604] @ (21bec4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ cbz r2, 21bc84 │ │ │ │ ldr r1, [pc, #596] @ (21bec8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r8, r9, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 21bdaa │ │ │ │ ldrd r2, r3, [r4, #48] @ 0x30 │ │ │ │ ldrd r7, r6, [r4, #56] @ 0x38 │ │ │ │ ldrd r9, r8, [r4, #64] @ 0x40 │ │ │ │ orr.w r1, r3, r6 │ │ │ │ @@ -238806,15 +238807,15 @@ │ │ │ │ strd r6, r7, [sp, #88] @ 0x58 │ │ │ │ ldrd r6, r7, [r4, #184] @ 0xb8 │ │ │ │ strd r6, r7, [sp, #80] @ 0x50 │ │ │ │ ldrd r6, r7, [r4, #168] @ 0xa8 │ │ │ │ strd r6, r7, [sp, #72] @ 0x48 │ │ │ │ ldrd r6, r7, [r4, #152] @ 0x98 │ │ │ │ strd r6, r7, [sp, #64] @ 0x40 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21bdc4 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -238831,15 +238832,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 21bbac │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 21be20 │ │ │ │ ldr r1, [pc, #356] @ (21bed0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b9f98 │ │ │ │ + bl 3b9f58 │ │ │ │ b.n 21bbb2 │ │ │ │ ldr r1, [pc, #352] @ (21bed4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 21bc62 │ │ │ │ ldr r3, [pc, #348] @ (21bed8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 21bc56 │ │ │ │ @@ -238863,30 +238864,30 @@ │ │ │ │ ldr r1, [pc, #324] @ (21beec ) │ │ │ │ add r1, pc │ │ │ │ b.n 21bbac │ │ │ │ ldr r3, [pc, #324] @ (21bef0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #316] @ (21bef4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 21bc8c │ │ │ │ ldr r1, [pc, #304] @ (21bef8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #96] @ 0x60 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ - bl 3633ac │ │ │ │ + bl 36336c │ │ │ │ ldr r4, [r4, #80] @ 0x50 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21bdd0 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -238898,53 +238899,53 @@ │ │ │ │ ldr r2, [pc, #256] @ (21befc ) │ │ │ │ add r2, pc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 21bc26 │ │ │ │ ldr r3, [pc, #252] @ (21bf00 ) │ │ │ │ add r3, pc │ │ │ │ b.n 21bc2a │ │ │ │ - bl 3b9f98 │ │ │ │ + bl 3b9f58 │ │ │ │ cbnz r4, 21be2a │ │ │ │ ldr r1, [pc, #244] @ (21bf04 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 21bbf4 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 21bda4 │ │ │ │ - bl 3b9f98 │ │ │ │ + bl 3b9f58 │ │ │ │ b.n 21bbb2 │ │ │ │ - bl 3b9f98 │ │ │ │ + bl 3b9f58 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 21bbb2 │ │ │ │ ldr r1, [pc, #212] @ (21bf08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 21bbb2 │ │ │ │ ldr r3, [pc, #204] @ (21bf0c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #196] @ (21bf10 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 21bc0e │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cbz r1, 21be62 │ │ │ │ - bl 3b9f98 │ │ │ │ + bl 3b9f58 │ │ │ │ b.n 21be0e │ │ │ │ ldr r1, [pc, #176] @ (21bf14 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3b9f98 │ │ │ │ + bl 3b9f58 │ │ │ │ b.n 21be0e │ │ │ │ ldr r3, [pc, #168] @ (21bf18 ) │ │ │ │ movw r2, #623 @ 0x26f │ │ │ │ ldr r1, [pc, #168] @ (21bf1c ) │ │ │ │ ldr r0, [pc, #168] @ (21bf20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -238956,89 +238957,89 @@ │ │ │ │ ldr r0, [pc, #160] @ (21bf2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ lsrs r2, r0, #14 │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r1, #12] │ │ │ │ + strb r0, [r2, #11] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r0, #12] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ movs r6, r4 │ │ │ │ - udf #100 @ 0x64 │ │ │ │ + udf #44 @ 0x2c │ │ │ │ movs r0, r5 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r0, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r2, #15] │ │ │ │ + strb r4, [r3, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r1, #11] │ │ │ │ + strb r6, [r2, #10] │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #16 @ (adr r7, 21bec4 ) │ │ │ │ + add r6, pc, #816 @ (adr r6, 21c1e4 ) │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r3, #15] │ │ │ │ + strb r2, [r4, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r6, #9] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r7, #10] │ │ │ │ + strb r4, [r0, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r7, #10] │ │ │ │ + strb r4, [r0, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r2, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r3, #15] │ │ │ │ + strb r2, [r4, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r4, #14] │ │ │ │ + strb r0, [r5, #13] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r6, #8] │ │ │ │ + strb r2, [r7, #7] │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 21be78 │ │ │ │ + bgt.n 21be08 │ │ │ │ movs r0, r5 │ │ │ │ - bgt.n 21be70 │ │ │ │ + bgt.n 21be00 │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r0, #6] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r3, #5] │ │ │ │ + strb r0, [r4, #4] │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 21be54 │ │ │ │ + bgt.n 21bfe4 │ │ │ │ movs r0, r5 │ │ │ │ - bgt.n 21be4c │ │ │ │ + bgt.n 21bfdc │ │ │ │ movs r0, r5 │ │ │ │ - strb r6, [r6, #7] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r2, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r5, #14] │ │ │ │ + strb r4, [r6, #13] │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 21bf94 │ │ │ │ + bgt.n 21bf24 │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r5, {r2, r5} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ movs r2, r5 │ │ │ │ - strb r2, [r5, #6] │ │ │ │ + strb r2, [r6, #5] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r6, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #88] @ 0x58 │ │ │ │ movs r5, r4 │ │ │ │ adds r4, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #6] │ │ │ │ + strb r4, [r4, #5] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r7, #4] │ │ │ │ + strb r0, [r0, #4] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r4, #60] @ 0x3c │ │ │ │ + str r6, [r5, #56] @ 0x38 │ │ │ │ movs r2, r6 │ │ │ │ - strb r0, [r7, #2] │ │ │ │ + strb r0, [r0, #2] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r2, #3] │ │ │ │ + strb r6, [r3, #2] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r2, #60] @ 0x3c │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r4, #2] │ │ │ │ + strb r4, [r5, #1] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r7, #3] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021bf30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -239054,64 +239055,64 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #408] @ (21c0f0 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #396] @ (21c0f4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21c002 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ (21c0f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21bfd8 │ │ │ │ ldr r3, [pc, #360] @ (21c0fc ) │ │ │ │ add r7, sp, #20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r6, [pc, #360] @ (21c100 ) │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #352] @ (21c104 ) │ │ │ │ ldr r1, [pc, #356] @ (21c108 ) │ │ │ │ add.w r3, r6, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ add r2, sp, #20 │ │ │ │ ldr r1, [r0, #88] @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32184c │ │ │ │ + bl 32180c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21c0b8 │ │ │ │ cbz r0, 21bfd8 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 21c04a │ │ │ │ ldr r1, [pc, #316] @ (21c10c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [pc, #308] @ (21c110 ) │ │ │ │ ldr r3, [pc, #268] @ (21c0e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -239128,52 +239129,52 @@ │ │ │ │ ldr r3, [pc, #272] @ (21c114 ) │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21bfd8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 445dec │ │ │ │ + bl 445dac │ │ │ │ ldr r1, [pc, #244] @ (21c118 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ cbz r0, 21c07e │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 321674 │ │ │ │ + bl 321634 │ │ │ │ cbz r0, 21c03a │ │ │ │ - bl 3210a4 │ │ │ │ + bl 321064 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4458c0 │ │ │ │ + bl 445880 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ bl 27a5b0 │ │ │ │ b.n 21bfd8 │ │ │ │ ldr r1, [pc, #208] @ (21c11c ) │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #200] @ (21c120 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3477d0 │ │ │ │ + bl 347790 │ │ │ │ mov r4, r0 │ │ │ │ - bl 34738c │ │ │ │ + bl 34734c │ │ │ │ mov r0, r4 │ │ │ │ - bl 34a8f8 │ │ │ │ + bl 34a8b8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 27a5b0 │ │ │ │ b.n 21bfd8 │ │ │ │ cbz r4, 21c09e │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 21c0d0 │ │ │ │ @@ -239192,23 +239193,23 @@ │ │ │ │ ldr r1, [pc, #132] @ (21c12c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21c03a │ │ │ │ mov r0, r4 │ │ │ │ - bl 4458c0 │ │ │ │ + bl 445880 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 21c062 │ │ │ │ b.n 21c074 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.n 21c09e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (21c130 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #92] @ (21c134 ) │ │ │ │ ldr r0, [pc, #96] @ (21c138 ) │ │ │ │ add r3, pc │ │ │ │ @@ -239216,51 +239217,51 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ lsls r4, r7, #30 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #24] │ │ │ │ + ldrh r0, [r1, #22] │ │ │ │ movs r2, r5 │ │ │ │ lsls r4, r2, #30 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r5, r6} │ │ │ │ movs r1, r5 │ │ │ │ - str r1, [sp, #552] @ 0x228 │ │ │ │ + str r1, [sp, #328] @ 0x148 │ │ │ │ movs r1, r5 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #44] @ 0x2c │ │ │ │ + str r2, [r1, #40] @ 0x28 │ │ │ │ movs r2, r6 │ │ │ │ - cdp 0, 1, cr0, cr12, cr4, {1} │ │ │ │ - @ instruction: 0xf3b00024 │ │ │ │ - strb r6, [r3, #7] │ │ │ │ + stcl 0, cr0, [r4, #144]! @ 0x90 │ │ │ │ + @ instruction: 0xf3780024 │ │ │ │ + strb r6, [r4, #6] │ │ │ │ movs r6, r4 │ │ │ │ lsls r0, r5, #28 │ │ │ │ movs r0, r7 │ │ │ │ asrs r4, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #5] │ │ │ │ + strb r4, [r4, #4] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r3, #108] @ 0x6c │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r3, #5] │ │ │ │ + strb r4, [r4, #4] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r6, [r7, #20] │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r4, #3] │ │ │ │ + strb r4, [r5, #2] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + ldr r2, [r1, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r0, #24] │ │ │ │ + str r4, [r1, #20] │ │ │ │ movs r2, r6 │ │ │ │ - movs r5, #26 │ │ │ │ + movs r4, #226 @ 0xe2 │ │ │ │ movs r5, r4 │ │ │ │ - movs r5, #50 @ 0x32 │ │ │ │ + movs r4, #250 @ 0xfa │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0021c13c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -239272,29 +239273,29 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #272] @ (21c268 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 225ea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21c24c │ │ │ │ - bl 3522d8 │ │ │ │ + bl 352298 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32b7e4 │ │ │ │ + bl 32b7a4 │ │ │ │ cbz r0, 21c1be │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 324aa0 │ │ │ │ - bl 352348 │ │ │ │ + bl 324a60 │ │ │ │ + bl 352308 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #212] @ (21c26c ) │ │ │ │ ldr r3, [pc, #200] @ (21c264 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239308,67 +239309,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 347414 │ │ │ │ + bl 3473d4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 21c20a │ │ │ │ - bl 347704 │ │ │ │ + bl 3476c4 │ │ │ │ cbz r0, 21c226 │ │ │ │ mov r0, r6 │ │ │ │ - bl 347628 │ │ │ │ + bl 3475e8 │ │ │ │ cbz r0, 21c1f0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #5 │ │ │ │ - bl 32c884 │ │ │ │ + bl 32c844 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21c18a │ │ │ │ - bl 352348 │ │ │ │ + bl 352308 │ │ │ │ mov r0, r6 │ │ │ │ - bl 34a534 │ │ │ │ - bl 3522d8 │ │ │ │ + bl 34a4f4 │ │ │ │ + bl 352298 │ │ │ │ mov r0, r6 │ │ │ │ - bl 34738c │ │ │ │ + bl 34734c │ │ │ │ mov r0, r6 │ │ │ │ - bl 347b58 │ │ │ │ + bl 347b18 │ │ │ │ cbz r0, 21c240 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r2 │ │ │ │ - bl 348cec │ │ │ │ + bl 348cac │ │ │ │ b.n 21c18a │ │ │ │ ldr r3, [pc, #100] @ (21c270 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r0, [pc, #100] @ (21c274 ) │ │ │ │ ldr r1, [pc, #100] @ (21c278 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21c18a │ │ │ │ ldr r3, [pc, #84] @ (21c27c ) │ │ │ │ movs r2, #162 @ 0xa2 │ │ │ │ ldr r0, [pc, #84] @ (21c280 ) │ │ │ │ ldr r1, [pc, #84] @ (21c284 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21c18a │ │ │ │ mov r0, r6 │ │ │ │ - bl 34a8f8 │ │ │ │ + bl 34a8b8 │ │ │ │ b.n 21c18a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (21c288 ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ ldr r1, [pc, #56] @ (21c28c ) │ │ │ │ ldr r0, [pc, #60] @ (21c290 ) │ │ │ │ add r3, pc │ │ │ │ @@ -239376,34 +239377,34 @@ │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ lsls r2, r6, #22 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfada0029 │ │ │ │ + @ instruction: 0xfaa20029 │ │ │ │ lsls r2, r5, #21 │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r2, #0] │ │ │ │ movs r2, r6 │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + cmp r7, #136 @ 0x88 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r4, [r2, #80] @ 0x50 │ │ │ │ + ldr r4, [r3, #76] @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r5, #0] │ │ │ │ + ldrsh r6, [r6, r7] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [r4, #120] @ 0x78 │ │ │ │ + ldr r4, [r5, #116] @ 0x74 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r7, #76] @ 0x4c │ │ │ │ + ldr r2, [r0, #76] @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r1, #0] │ │ │ │ + ldrsh r0, [r2, r7] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r3, #76] @ 0x4c │ │ │ │ + ldr r2, [r4, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, r6, r6 │ │ │ │ + adds r2, r7, r5 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021c294 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -239415,34 +239416,34 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #256] @ (21c3b0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 225ea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21c394 │ │ │ │ - bl 3522d8 │ │ │ │ + bl 352298 │ │ │ │ ldr r1, [pc, #224] @ (21c3b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cbnz r0, 21c31a │ │ │ │ - bl 34a740 │ │ │ │ + bl 34a700 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 21c340 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a5b0 │ │ │ │ - bl 352348 │ │ │ │ + bl 352308 │ │ │ │ ldr r2, [pc, #196] @ (21c3b8 ) │ │ │ │ ldr r3, [pc, #180] @ (21c3ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -239453,25 +239454,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 347414 │ │ │ │ + bl 3473d4 │ │ │ │ cbz r0, 21c364 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 347628 │ │ │ │ - bl 333a38 │ │ │ │ + bl 3475e8 │ │ │ │ + bl 3339f8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 3ac950 │ │ │ │ + bl 3ac910 │ │ │ │ cbz r0, 21c380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 34d514 │ │ │ │ + bl 34d4d4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 21c2e6 │ │ │ │ negs r0, r0 │ │ │ │ blx 181abc │ │ │ │ ldr r3, [pc, #116] @ (21c3bc ) │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ movs r2, #229 @ 0xe5 │ │ │ │ @@ -239479,27 +239480,27 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #112] @ (21c3c4 ) │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21c2e6 │ │ │ │ ldr r3, [pc, #96] @ (21c3c8 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r0, [pc, #96] @ (21c3cc ) │ │ │ │ ldr r1, [pc, #100] @ (21c3d0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21c2e6 │ │ │ │ ldr r3, [pc, #80] @ (21c3d4 ) │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ ldr r0, [pc, #80] @ (21c3d8 ) │ │ │ │ ldr r1, [pc, #84] @ (21c3dc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ @@ -239515,43 +239516,43 @@ │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ lsls r2, r3, #17 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r1 │ │ │ │ + add lr, sl │ │ │ │ movs r7, r4 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + adds r2, r4, #7 │ │ │ │ movs r0, r5 │ │ │ │ lsls r6, r1, #16 │ │ │ │ movs r0, r7 │ │ │ │ - ldrsh r4, [r1, r4] │ │ │ │ + ldrsh r4, [r2, r3] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r3, #60] @ 0x3c │ │ │ │ + ldr r2, [r4, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r0, [r6, r3] │ │ │ │ + ldrsh r0, [r7, r2] │ │ │ │ movs r2, r6 │ │ │ │ - cmp r6, #102 @ 0x66 │ │ │ │ + cmp r6, #46 @ 0x2e │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r0, [r1, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r4, [r2, r3] │ │ │ │ + ldrsh r4, [r3, r2] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r4, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r0, [r0, r3] │ │ │ │ + ldrsh r0, [r1, r2] │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [r2, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, r5, r1 │ │ │ │ + adds r2, r6, r0 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021c3ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -239566,56 +239567,56 @@ │ │ │ │ add r6, pc │ │ │ │ add r7, sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #196] @ (21c4e8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r1, [pc, #188] @ (21c4ec ) │ │ │ │ mov sl, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #180] @ (21c4f0 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ movs r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 182f7c │ │ │ │ ldr r1, [pc, #156] @ (21c4f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ eor.w r3, r9, #1 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ uxtb r3, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ movs r3, #1 │ │ │ │ str.w r8, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb.w r3, [sp, #44] @ 0x2c │ │ │ │ strb.w r3, [sp, #105] @ 0x69 │ │ │ │ cbz r5, 21c4ba │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 323d0c │ │ │ │ + bl 323ccc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #100] @ (21c4f8 ) │ │ │ │ ldr r3, [pc, #76] @ (21c4e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239638,39 +239639,39 @@ │ │ │ │ ldr r1, [pc, #64] @ (21c504 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21c488 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r0, #12 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, r2 │ │ │ │ + adds r0, r1, r1 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r6, r8 │ │ │ │ + cmp r6, r1 │ │ │ │ movs r1, r5 │ │ │ │ - subs r6, #102 @ 0x66 │ │ │ │ + subs r6, #46 @ 0x2e │ │ │ │ movs r5, r5 │ │ │ │ - cmp r8, lr │ │ │ │ + cmp r8, r7 │ │ │ │ movs r7, r4 │ │ │ │ - muls r6, r4 │ │ │ │ + orrs r6, r5 │ │ │ │ movs r7, r4 │ │ │ │ lsls r0, r6, #9 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r2, [r3, r6] │ │ │ │ + ldrb r2, [r4, r5] │ │ │ │ movs r2, r6 │ │ │ │ - cmp r7, #112 @ 0x70 │ │ │ │ + cmp r7, #56 @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [r4, #36] @ 0x24 │ │ │ │ + ldr r4, [r5, #32] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021c508 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -239685,42 +239686,42 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #212] @ (21c61c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r1, [pc, #204] @ (21c620 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #192] @ (21c624 ) │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #184] @ (21c628 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 182f7c │ │ │ │ movs r1, #0 │ │ │ │ @@ -239733,15 +239734,15 @@ │ │ │ │ bfi r1, r5, #8, #8 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ strh.w r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ cbz r4, 21c5ea │ │ │ │ add r1, sp, #12 │ │ │ │ - bl 323bec │ │ │ │ + bl 323bac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #104] @ (21c62c ) │ │ │ │ ldr r3, [pc, #76] @ (21c610 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239765,40 +239766,40 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #283 @ 0x11b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21c5b8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsls r4, r4, #7 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r3 │ │ │ │ + negs r0, r4 │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r3, #29 │ │ │ │ + asrs r6, r4, #28 │ │ │ │ movs r6, r4 │ │ │ │ - add r0, r4 │ │ │ │ + mvns r0, r5 │ │ │ │ movs r1, r5 │ │ │ │ - subs r5, #64 @ 0x40 │ │ │ │ + subs r5, #8 │ │ │ │ movs r5, r5 │ │ │ │ - add sl, r9 │ │ │ │ + add sl, r2 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r2, #76] @ 0x4c │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ lsls r0, r0, #5 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r2, [r5, r1] │ │ │ │ + ldrb r2, [r6, r0] │ │ │ │ movs r2, r6 │ │ │ │ - cmp r6, #64 @ 0x40 │ │ │ │ + cmp r6, #8 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r6, #16] │ │ │ │ + ldr r6, [r7, #12] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021c63c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -239813,26 +239814,26 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #88] @ (21c6cc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, sp, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 32415c │ │ │ │ + bl 32411c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (21c6d0 ) │ │ │ │ ldr r3, [pc, #44] @ (21c6c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239850,17 +239851,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsls r0, r6, #2 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r4, r4 │ │ │ │ + asrs r4, r5 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r2, {r2, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r5, r6} │ │ │ │ movs r3, r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0021c6d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -239877,26 +239878,26 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #88] @ (21c764 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ mov r3, sp │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3241c4 │ │ │ │ + bl 324184 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (21c768 ) │ │ │ │ ldr r3, [pc, #44] @ (21c75c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239914,17 +239915,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1 │ │ │ │ + lsls r4, r2 │ │ │ │ movs r7, r4 │ │ │ │ - ldr r4, [r0, #52] @ 0x34 │ │ │ │ + ldr r4, [r1, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ vshr.u16 d16, d23, #12 │ │ │ │ │ │ │ │ 0021c76c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239939,17 +239940,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, sp │ │ │ │ - bl 3242b8 │ │ │ │ + bl 324278 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (21c7e8 ) │ │ │ │ ldr r3, [pc, #44] @ (21c7e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239967,15 +239968,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vmvn.i32 d0, #135 @ 0x00000087 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ands r0, r6 │ │ │ │ + subs r7, #248 @ 0xf8 │ │ │ │ movs r7, r4 │ │ │ │ vqadd.u16 d16, d2, d23 │ │ │ │ │ │ │ │ 0021c7ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239990,17 +239991,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, sp │ │ │ │ - bl 324354 │ │ │ │ + bl 324314 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (21c868 ) │ │ │ │ ldr r3, [pc, #44] @ (21c860 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240018,15 +240019,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vqadd.u8 d0, d0, d23 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #176 @ 0xb0 │ │ │ │ + subs r7, #120 @ 0x78 │ │ │ │ movs r7, r4 │ │ │ │ mrc2 0, 6, r0, cr2, cr7, {1} │ │ │ │ │ │ │ │ 0021c86c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240041,17 +240042,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, sp │ │ │ │ - bl 3243f0 │ │ │ │ + bl 3243b0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (21c8e8 ) │ │ │ │ ldr r3, [pc, #44] @ (21c8e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240069,15 +240070,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr2 0, 4, r0, cr0, cr7, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #48 @ 0x30 │ │ │ │ + subs r6, #248 @ 0xf8 │ │ │ │ movs r7, r4 │ │ │ │ mrc2 0, 2, r0, cr2, cr7, {1} │ │ │ │ │ │ │ │ 0021c8ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240093,45 +240094,45 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r1, [pc, #160] @ (21c9cc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r1, [pc, #152] @ (21c9d0 ) │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbz r5, 21c99a │ │ │ │ eor.w r1, r0, #1 │ │ │ │ add r4, sp, #16 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ uxtb r1, r1 │ │ │ │ str.w r9, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ movs r1, #1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 322ebc │ │ │ │ + bl 322e7c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #96] @ (21c9d4 ) │ │ │ │ ldr r3, [pc, #76] @ (21c9c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240154,34 +240155,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (21c9e0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21c968 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ mcr2 0, 0, r0, cr0, cr7, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #180 @ 0xb4 │ │ │ │ + subs r6, #124 @ 0x7c │ │ │ │ movs r7, r4 │ │ │ │ - ldr r2, [r1, #20] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ movs r6, r4 │ │ │ │ - ands r4, r7 │ │ │ │ + ands r4, r0 │ │ │ │ movs r1, r5 │ │ │ │ - subs r1, #90 @ 0x5a │ │ │ │ + subs r1, #34 @ 0x22 │ │ │ │ movs r5, r5 │ │ │ │ ldc2 0, cr0, [r0, #220] @ 0xdc │ │ │ │ - ldr r0, [r7, r2] │ │ │ │ + ldr r0, [r0, r2] │ │ │ │ movs r2, r6 │ │ │ │ - cmp r2, #142 @ 0x8e │ │ │ │ + cmp r2, #86 @ 0x56 │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r0, #88] @ 0x58 │ │ │ │ + str r2, [r1, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021c9e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240194,26 +240195,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #88] @ (21ca6c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 322fcc │ │ │ │ + bl 322f8c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (21ca70 ) │ │ │ │ ldr r3, [pc, #44] @ (21ca64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240230,17 +240231,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [sl, #-220] @ 0xffffff24 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #190 @ 0xbe │ │ │ │ + subs r5, #134 @ 0x86 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xe8d80028 │ │ │ │ + stmia.w r0!, {r3, r5} │ │ │ │ stc2l 0, cr0, [ip], {55} @ 0x37 │ │ │ │ │ │ │ │ 0021ca74 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -240253,32 +240254,32 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #104] @ (21cb0c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #96] @ (21cb10 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 322120 │ │ │ │ + bl 3220e0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #64] @ (21cb14 ) │ │ │ │ ldr r3, [pc, #44] @ (21cb04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240296,18 +240297,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [sl], #-220 @ 0xffffff24 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #46 @ 0x2e │ │ │ │ + subs r4, #246 @ 0xf6 │ │ │ │ movs r7, r4 │ │ │ │ - strex r0, r0, [r8, #160] @ 0xa0 │ │ │ │ - @ instruction: 0xf1800029 │ │ │ │ + @ instruction: 0xe8100028 │ │ │ │ + adc.w r0, r8, #41 @ 0x29 │ │ │ │ stc2 0, cr0, [lr], #-220 @ 0xffffff24 │ │ │ │ │ │ │ │ 0021cb18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -240320,40 +240321,40 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #284] @ (21cc68 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #276] @ (21cc6c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ands r3, r4 │ │ │ │ uxtb r3, r3 │ │ │ │ cbnz r3, 21cbbe │ │ │ │ add r1, sp, #20 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r7, sp, #20 │ │ │ │ - bl 4542cc │ │ │ │ + bl 45428c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r9, r0 │ │ │ │ cbz r1, 21cbdc │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #216] @ (21cc70 ) │ │ │ │ ldr r3, [pc, #200] @ (21cc60 ) │ │ │ │ @@ -240378,34 +240379,34 @@ │ │ │ │ ldr r1, [pc, #180] @ (21cc7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 21cb8e │ │ │ │ mov r2, r1 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ movs r1, #10 │ │ │ │ - bl 3254d8 │ │ │ │ + bl 325498 │ │ │ │ mov r0, r9 │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 21cb8e │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 21cb94 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 362ae4 │ │ │ │ + bl 362aa4 │ │ │ │ mov r2, r0 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 21cc44 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r0, [r1, #16] │ │ │ │ cbz r0, 21cc3e │ │ │ │ @@ -240415,46 +240416,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r4, [sp, #37] @ 0x25 │ │ │ │ strb.w r3, [sp, #36] @ 0x24 │ │ │ │ - bl 325640 │ │ │ │ + bl 325600 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbnz r1, 21cc4e │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 21cc0e │ │ │ │ mov r0, r8 │ │ │ │ - bl 3c1e0c │ │ │ │ + bl 3c1dcc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 21cb8e │ │ │ │ mov r0, r3 │ │ │ │ - bl 3257d8 │ │ │ │ + bl 325798 │ │ │ │ b.n 21cc44 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfbd40037 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #112] @ 0x70 │ │ │ │ + str r4, [r7, #108] @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r0, #6] │ │ │ │ + ldrb r4, [r1, #5] │ │ │ │ movs r1, r5 │ │ │ │ - asrs r2, r2, #22 │ │ │ │ + asrs r2, r3, #21 │ │ │ │ movs r0, r5 │ │ │ │ @ instruction: 0xfb6c0037 │ │ │ │ - ldrsb r6, [r2, r2] │ │ │ │ + ldrsb r6, [r3, r1] │ │ │ │ movs r2, r6 │ │ │ │ - str r0, [r5, #104] @ 0x68 │ │ │ │ + str r0, [r6, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r4, #52] @ 0x34 │ │ │ │ + str r4, [r5, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021cc80 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -240467,39 +240468,39 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #120] @ (21cd28 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r1, [pc, #112] @ (21cd2c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #4 │ │ │ │ str r3, [sp, #20] │ │ │ │ strb.w r0, [sp, #21] │ │ │ │ add r0, sp, #8 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb.w r2, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 325640 │ │ │ │ + bl 325600 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #60] @ (21cd30 ) │ │ │ │ ldr r3, [pc, #44] @ (21cd20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240516,19 +240517,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfa6e0037 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r2, #234 @ 0xea │ │ │ │ movs r7, r4 │ │ │ │ - b.n 21c9a4 │ │ │ │ + b.n 21c934 │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r4, [r2, #0] │ │ │ │ + strb r4, [r3, #31] │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xfa100037 │ │ │ │ │ │ │ │ 0021cd34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240542,28 +240543,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #92] @ (21cdc0 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ mov r3, sp │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 325760 │ │ │ │ + bl 325720 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (21cdc4 ) │ │ │ │ ldr r3, [pc, #44] @ (21cdb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240580,17 +240581,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrsh.w r0, [sl, #55] @ 0x37 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 21c8fc │ │ │ │ + b.n 21c88c │ │ │ │ movs r0, r5 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ ldr??.w r0, [r8, r7, lsl #3] │ │ │ │ │ │ │ │ 0021cdc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240603,15 +240604,15 @@ │ │ │ │ mov r0, sp │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3257d8 │ │ │ │ + bl 325798 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #48] @ (21ce30 ) │ │ │ │ ldr r3, [pc, #44] @ (21ce2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240648,28 +240649,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #92] @ (21cec0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 3230cc │ │ │ │ + bl 32308c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (21cec4 ) │ │ │ │ ldr r3, [pc, #44] @ (21ceb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240686,17 +240687,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrh.w r0, [sl, #55] @ 0x37 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #110 @ 0x6e │ │ │ │ + subs r1, #54 @ 0x36 │ │ │ │ movs r7, r4 │ │ │ │ - cmp r7, #66 @ 0x42 │ │ │ │ + cmp r7, #10 │ │ │ │ movs r7, r4 │ │ │ │ ldr??.w r0, [r8, r7, lsl #3] │ │ │ │ │ │ │ │ 0021cec8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240713,32 +240714,32 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #172] @ (21cf9c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #160] @ (21cfa0 ) │ │ │ │ mov sl, r0 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 432bf0 │ │ │ │ + bl 432bb0 │ │ │ │ subs r0, r0, r4 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #16] │ │ │ │ @@ -240749,15 +240750,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ mov r1, sl │ │ │ │ strd r4, r4, [sp, #52] @ 0x34 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 3231f8 │ │ │ │ + bl 3231b8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, fp │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #64] @ (21cfa4 ) │ │ │ │ ldr r3, [pc, #44] @ (21cf94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240774,19 +240775,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strh.w r0, [r4, r7, lsl #3] │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #216 @ 0xd8 │ │ │ │ + subs r0, #160 @ 0xa0 │ │ │ │ movs r7, r4 │ │ │ │ - stmia r2!, {r1, r3, r4} │ │ │ │ + stmia r1!, {r1, r5, r6, r7} │ │ │ │ movs r3, r5 │ │ │ │ - cmp r5, #56 @ 0x38 │ │ │ │ + cmp r5, #0 │ │ │ │ movs r2, r5 │ │ │ │ @ instruction: 0xf79e0037 │ │ │ │ │ │ │ │ 0021cfa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240802,53 +240803,53 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #284] @ 0x11c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ mov.w r2, #272 @ 0x110 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 182f7c │ │ │ │ ldr r1, [pc, #168] @ (21d098 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #160] @ (21d09c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ ldr r1, [pc, #148] @ (21d0a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ ldr r1, [pc, #140] @ (21d0a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ ldr r1, [pc, #128] @ (21d0a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #120] @ (21d0ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ strd r0, r1, [r4, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 347414 │ │ │ │ + bl 3473d4 │ │ │ │ cbz r0, 21d084 │ │ │ │ str r7, [r4, #0] │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 21b7dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ @@ -240872,27 +240873,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r7, [r4, #4] │ │ │ │ b.n 21d04a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7440037 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #248 @ 0xf8 │ │ │ │ + adds r7, #192 @ 0xc0 │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r4, #40] @ 0x28 │ │ │ │ + str r0, [r5, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r1, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r7, #36] @ 0x24 │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ subw r0, r6, #2103 @ 0x837 │ │ │ │ │ │ │ │ 0021d0b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240907,20 +240908,20 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #88] @ (21d144 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 21b744 │ │ │ │ @@ -240944,17 +240945,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf6380037 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r1, #20] │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xf5f40037 │ │ │ │ │ │ │ │ 0021d14c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240969,41 +240970,41 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #196] @ (21d244 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #188] @ (21d248 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ cbz r4, 21d1ee │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 2412ec │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d22e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ - bl 33c170 │ │ │ │ + bl 33c130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 34a8f8 │ │ │ │ + bl 34a8b8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #132] @ (21d24c ) │ │ │ │ ldr r3, [pc, #116] @ (21d23c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241017,97 +241018,97 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 347414 │ │ │ │ + bl 3473d4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21d1ae │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 32ba9c │ │ │ │ + bl 32ba5c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 21d22e │ │ │ │ - bl 32cd10 │ │ │ │ + bl 32ccd0 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ - bl 34717c │ │ │ │ + bl 34713c │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 347898 │ │ │ │ + bl 347858 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r3 │ │ │ │ bge.n 21d1ae │ │ │ │ b.n 21d1b6 │ │ │ │ movs r4, #0 │ │ │ │ b.n 21d1b6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sub.w r0, r0, #11993088 @ 0xb70000 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, #6 │ │ │ │ + subs r4, r4, #5 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #60 @ 0x3c │ │ │ │ + adds r6, #4 │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r4, r4, #15 │ │ │ │ + lsrs r4, r5, #14 │ │ │ │ movs r1, r5 │ │ │ │ @ instruction: 0xf53c0037 │ │ │ │ │ │ │ │ 0021d250 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #296] @ (21d38c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr r1, [pc, #288] @ (21d390 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #276] @ (21d394 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d316 │ │ │ │ movs r0, #0 │ │ │ │ - bl 3c1e0c │ │ │ │ + bl 3c1dcc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 323c60 │ │ │ │ + bl 323c20 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d30c │ │ │ │ ldr.w sl, [pc, #240] @ 21d398 │ │ │ │ mov r4, r0 │ │ │ │ add sl, pc │ │ │ │ b.n 21d2ce │ │ │ │ cmp r9, r4 │ │ │ │ beq.n 21d2be │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r8, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 21bb68 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -241134,17 +241135,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 3c2244 │ │ │ │ + b.w 3c2204 │ │ │ │ mov sl, r0 │ │ │ │ - bl 362ae4 │ │ │ │ + bl 362aa4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 21d368 │ │ │ │ ldr.w r9, [pc, #132] @ 21d3a8 │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc │ │ │ │ cbz r5, 21d336 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -241152,85 +241153,85 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ blx 182df4 │ │ │ │ cbnz r0, 21d362 │ │ │ │ cmp r8, r4 │ │ │ │ beq.n 21d342 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r2, [r1, #16] │ │ │ │ bl 21bb68 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21d328 │ │ │ │ mov r0, r8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 3c1e0c │ │ │ │ + b.w 3c1dcc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21d32a │ │ │ │ mov r0, r8 │ │ │ │ - bl 3c1e0c │ │ │ │ + bl 3c1dcc │ │ │ │ cbz r5, 21d376 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 21d294 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - adds r5, #88 @ 0x58 │ │ │ │ + adds r5, #32 │ │ │ │ movs r7, r4 │ │ │ │ - str r0, [r1, #4] │ │ │ │ + str r0, [r2, #0] │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r7, r7] │ │ │ │ + str r4, [r0, r7] │ │ │ │ movs r7, r4 │ │ │ │ - add r1, pc, #840 @ (adr r1, 21d6e4 ) │ │ │ │ + add r1, pc, #616 @ (adr r1, 21d604 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r7, [pc, #368] @ (21d510 ) │ │ │ │ + ldr r7, [pc, #144] @ (21d430 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r5, r0] │ │ │ │ + ldrh r6, [r6, r7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r6, [r7, r6] │ │ │ │ + ldrsh r6, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #344 @ (adr r1, 21d504 ) │ │ │ │ + add r1, pc, #120 @ (adr r1, 21d424 ) │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0021d3ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ movs r2, #0 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 362c70 │ │ │ │ + bl 362c30 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d450 │ │ │ │ ldr r6, [pc, #136] @ (21d45c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #136] @ (21d460 ) │ │ │ │ add r6, pc │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 21d44a │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w ip, [r3, #12] │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ vldr d7, [ip, #160] @ 0xa0 │ │ │ │ vstr d7, [sp, #72] @ 0x48 │ │ │ │ @@ -241248,25 +241249,25 @@ │ │ │ │ vstr d7, [sp, #24] │ │ │ │ vldr d7, [ip, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [ip, #32] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [ip, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21d3da │ │ │ │ mov r0, r8 │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3c1fec │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + b.w 3c1fac │ │ │ │ + ldrsh r2, [r2, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r4, [r1, r4] │ │ │ │ + ldrsh r4, [r2, r3] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021d464 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -241274,39 +241275,39 @@ │ │ │ │ sub sp, #32 │ │ │ │ ldr r3, [pc, #168] @ (21d524 ) │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 324eb8 │ │ │ │ + bl 324e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d510 │ │ │ │ ldr r7, [pc, #152] @ (21d528 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [pc, #152] @ 21d52c │ │ │ │ add r7, pc │ │ │ │ add r8, pc │ │ │ │ b.n 21d4d2 │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ vldr d7, [ip, #32] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [ip, #8] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [ip, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 21d504 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [pc, #88] @ (21d530 ) │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 21d49a │ │ │ │ @@ -241315,38 +241316,38 @@ │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21d4d2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3c20a0 │ │ │ │ + b.w 3c2060 │ │ │ │ ldr r1, [pc, #32] @ (21d534 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 3ba024 │ │ │ │ + b.w 3b9fe4 │ │ │ │ @ instruction: 0xf2880037 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r6] │ │ │ │ + ldrsh r0, [r1, r5] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r6, [r5, r4] │ │ │ │ + ldrsh r6, [r6, r3] │ │ │ │ movs r6, r4 │ │ │ │ adds r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ + ldrsh r0, [r5, r1] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021d538 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -241364,52 +241365,52 @@ │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3522d8 │ │ │ │ + bl 352298 │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 381674 │ │ │ │ + bl 381634 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21d866 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 380a40 │ │ │ │ + bl 380a00 │ │ │ │ subs r7, r0, #0 │ │ │ │ blt.w 21d832 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 34ae1c │ │ │ │ + bl 34addc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21d844 │ │ │ │ mov.w r8, #1 │ │ │ │ strd r7, r4, [sp] │ │ │ │ b.n 21d5b4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 34aca4 │ │ │ │ + bl 34ac64 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 21d5e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3804cc │ │ │ │ + bl 38048c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21d5aa │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 380a40 │ │ │ │ + bl 380a00 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.w 21d7c0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181788 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 34aca4 │ │ │ │ + bl 34ac64 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21d5b4 │ │ │ │ ldrd r7, r4, [sp] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 21d844 │ │ │ │ movs r1, #4 │ │ │ │ @@ -241431,15 +241432,15 @@ │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul.w r9, r9, r6 │ │ │ │ add r0, r9 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 3813d4 │ │ │ │ + bl 381394 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 21d60c │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str.w r6, [r3, r8, lsl #2] │ │ │ │ add.w r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -241482,43 +241483,43 @@ │ │ │ │ adds r6, #1 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 21d612 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r1, [pc, #464] @ (21d87c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cmp.w r8, #0 │ │ │ │ ble.w 21d85a │ │ │ │ ldr r6, [pc, #452] @ (21d880 ) │ │ │ │ movs r0, #0 │ │ │ │ - bl 36300c │ │ │ │ + bl 362fcc │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ ldr.w r9, [pc, #444] @ 21d884 │ │ │ │ mov r1, r6 │ │ │ │ movs r5, #0 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ mov.w r7, #416 @ 0x1a0 │ │ │ │ sub.w sl, r3, #4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ adds r5, #1 │ │ │ │ mla r0, r7, r3, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 437b40 │ │ │ │ + bl 437b00 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 36300c │ │ │ │ + bl 362fcc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 21d6de │ │ │ │ ldr r6, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 21d786 │ │ │ │ ldr.w r9, [pc, #376] @ 21d888 │ │ │ │ ldr.w r8, [pc, #376] @ 21d88c │ │ │ │ @@ -241531,28 +241532,28 @@ │ │ │ │ cbz r6, 21d762 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 21d71e │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 36300c │ │ │ │ + bl 362fcc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r5, [r6, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 21d71e │ │ │ │ mov r0, r5 │ │ │ │ - bl 36300c │ │ │ │ + bl 362fcc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r5, [r5, #416] @ 0x1a0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 21d746 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 21d722 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ @@ -241570,15 +241571,15 @@ │ │ │ │ blx 181788 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 21d766 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 181788 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 181788 │ │ │ │ - bl 352348 │ │ │ │ + bl 352308 │ │ │ │ ldr r2, [pc, #252] @ (21d894 ) │ │ │ │ ldr r3, [pc, #220] @ (21d878 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -241594,15 +241595,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #20 │ │ │ │ movs r4, #0 │ │ │ │ blx 181488 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ - bl 32bd90 │ │ │ │ + bl 32bd50 │ │ │ │ mov r3, r8 │ │ │ │ str.w r0, [r8] │ │ │ │ mov r5, r4 │ │ │ │ str.w r6, [r3, #12]! │ │ │ │ str.w r6, [r8, #4] │ │ │ │ str.w r3, [r8, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -241628,59 +241629,59 @@ │ │ │ │ bne.n 21d7f6 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 21d5ce │ │ │ │ ldr r1, [pc, #100] @ (21d898 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ - bl 352348 │ │ │ │ + bl 3b9fe4 │ │ │ │ + bl 352308 │ │ │ │ b.n 21d796 │ │ │ │ ldr r1, [pc, #84] @ (21d89c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 21d83e │ │ │ │ ldr r1, [pc, #76] @ (21d8a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #72] @ (21d8a4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 21d706 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ b.n 21d83e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ subs.w r0, r4, #55 @ 0x37 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r7] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r5, [sp, #512] @ 0x200 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ + ldr r4, [r0, r3] │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r7, r6] │ │ │ │ + ldrb r2, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [sp, #400] @ 0x190 │ │ │ │ + ldr r5, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r5, [sp, #392] @ 0x188 │ │ │ │ + ldr r5, [sp, #168] @ 0xa8 │ │ │ │ movs r5, r5 │ │ │ │ vqadd.s32 d16, d10, d23 │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldrh r0, [r6, r7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r7, r0] │ │ │ │ + ldrb r0, [r0, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r0, [r2, r1] │ │ │ │ + ldrb r0, [r3, r0] │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #158 @ 0x9e │ │ │ │ + subs r5, #102 @ 0x66 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0021d8a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -241714,15 +241715,15 @@ │ │ │ │ beq.n 21d95c │ │ │ │ ldr r2, [pc, #124] @ (21d974 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ movs r2, #0 │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbnz r2, 21d92a │ │ │ │ subs r4, #0 │ │ │ │ mov.w r1, #1 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ it ne │ │ │ │ @@ -241731,15 +241732,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ bl 21b5b8 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #68] @ (21d978 ) │ │ │ │ ldr r3, [pc, #48] @ (21d968 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -241818,23 +241819,23 @@ │ │ │ │ bpl.n 21d9c8 │ │ │ │ ldr r0, [pc, #32] @ (21da14 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ stc 0, cr0, [r2, #220] @ 0xdc │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, r4] │ │ │ │ + ldrh r4, [r2, r3] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0021da18 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -241870,19 +241871,19 @@ │ │ │ │ ldr r1, [r4, #0] │ │ │ │ movs r0, #10 │ │ │ │ blx 181910 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov.w r2, #393216 @ 0x60000 │ │ │ │ mov r0, r5 │ │ │ │ bl 1875f8 │ │ │ │ - bl 448114 │ │ │ │ + bl 4480d4 │ │ │ │ cbnz r0, 21da8c │ │ │ │ bl 292e2c │ │ │ │ blx 183340 │ │ │ │ - bl 448150 │ │ │ │ + bl 448110 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21da84 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #13 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #1 │ │ │ │ @@ -241896,24 +241897,24 @@ │ │ │ │ movs r0, #10 │ │ │ │ blx 181910 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r2, #393216 @ 0x60000 │ │ │ │ mov r1, r4 │ │ │ │ bl 1875f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 448154 │ │ │ │ + bl 448114 │ │ │ │ b.n 21da84 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r4], {55} @ 0x37 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [sl], {55} @ 0x37 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, r3] │ │ │ │ + ldrh r6, [r4, r2] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #76] @ (21db3c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -241943,23 +241944,23 @@ │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r1, #48] @ 0x30 │ │ │ │ + str r6, [r2, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ - bhi.n 21dbec │ │ │ │ + bhi.n 21db7c │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r4, r0] │ │ │ │ + ldr r6, [r5, r7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r4, r0] │ │ │ │ + ldr r6, [r5, r7] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (21db7c ) │ │ │ │ add r1, pc │ │ │ │ @@ -241968,39 +241969,39 @@ │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r6, r7] │ │ │ │ + ldr r4, [r7, r6] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 240c70 │ │ │ │ cbz r0, 21dbb2 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21dba0 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 21dba2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -242017,30 +242018,30 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 21ddf0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #544] @ (21de18 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr r1, [pc, #536] @ (21de1c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr r1, [pc, #528] @ (21de20 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr r1, [pc, #520] @ (21de24 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 21dc48 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cbz r3, 21dc48 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 21dc8e │ │ │ │ ldrb.w r3, [r8] │ │ │ │ @@ -242055,15 +242056,15 @@ │ │ │ │ ldr r3, [pc, #476] @ (21de2c ) │ │ │ │ ldr r1, [pc, #480] @ (21de30 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1166 @ 0x48e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #460] @ (21de34 ) │ │ │ │ ldr r3, [pc, #428] @ (21de14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -242124,15 +242125,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r8, r1, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #328] @ (21de44 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1197 @ 0x4ad │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 181cf8 │ │ │ │ b.n 21dc60 │ │ │ │ mov r3, r6 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 21dc48 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ @@ -242161,15 +242162,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ bl 1fdc10 │ │ │ │ movs r0, #0 │ │ │ │ b.n 21dc64 │ │ │ │ - bl 2fbf54 │ │ │ │ + bl 2fbf14 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ bl 1fdde8 │ │ │ │ subs r0, #1 │ │ │ │ @@ -242184,15 +242185,15 @@ │ │ │ │ beq.n 21dcc8 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21dd36 │ │ │ │ b.n 21dcc8 │ │ │ │ ldr r0, [pc, #192] @ (21de4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 21dd7e │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21dd14 │ │ │ │ b.n 21dc48 │ │ │ │ cbz r0, 21ddc8 │ │ │ │ movs r3, #1 │ │ │ │ b.n 21dd14 │ │ │ │ @@ -242207,15 +242208,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 181818 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21dcd0 │ │ │ │ ldr r0, [pc, #148] @ (21de54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 21dcd0 │ │ │ │ mov r0, r5 │ │ │ │ blx 182874 │ │ │ │ cmp r0, #55 @ 0x37 │ │ │ │ bls.n 21dd70 │ │ │ │ ldr r2, [pc, #132] @ (21de58 ) │ │ │ │ movs r1, #55 @ 0x37 │ │ │ │ @@ -242223,89 +242224,89 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #124] @ (21de60 ) │ │ │ │ add r3, pc │ │ │ │ movw r2, #1171 @ 0x493 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21dc60 │ │ │ │ ldr r2, [pc, #112] @ (21de64 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #112] @ (21de68 ) │ │ │ │ ldr r1, [pc, #116] @ (21de6c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1155 @ 0x483 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21dc60 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeb240037 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 21de04 │ │ │ │ + bvs.n 21dd94 │ │ │ │ movs r0, r5 │ │ │ │ - bne.n 21ddf0 │ │ │ │ + bne.n 21dd80 │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r0, #13] │ │ │ │ + strb r4, [r1, #12] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [r5, r5] │ │ │ │ + ldr r4, [r6, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r0, r5] │ │ │ │ + ldr r4, [r1, r4] │ │ │ │ movs r6, r4 │ │ │ │ - bx r0 │ │ │ │ + mov lr, r9 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [r1, r4] │ │ │ │ + ldr r6, [r2, r3] │ │ │ │ movs r6, r4 │ │ │ │ eors.w r0, ip, r7, rrx │ │ │ │ - ldr r4, [r7, r4] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r2, r5] │ │ │ │ + ldr r4, [r3, r4] │ │ │ │ movs r6, r4 │ │ │ │ - mov r2, ip │ │ │ │ + mov r2, r5 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r4, [r4, r1] │ │ │ │ + ldr r4, [r5, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r7, r1] │ │ │ │ + ldr r6, [r0, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r6, r1] │ │ │ │ + ldr r0, [r7, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r0, r1] │ │ │ │ + ldr r0, [r1, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + ldr r4, [r0, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r2, [r7, r7] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ movs r6, r4 │ │ │ │ - cmp r6, lr │ │ │ │ + cmp r6, r7 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r4, [r7, r5] │ │ │ │ + ldrsb r4, [r0, r5] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r0, [r7, r5] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ movs r6, r4 │ │ │ │ - cmp r6, fp │ │ │ │ + cmp r6, r4 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r6, [r4, r5] │ │ │ │ + ldrsb r6, [r5, r4] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ mov r7, r1 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r5, [r7, r6, lsl #2] │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r3 │ │ │ │ - bl 442f78 │ │ │ │ + bl 442f38 │ │ │ │ ldr r4, [pc, #124] @ (21df18 ) │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ ldr r0, [pc, #124] @ (21df1c ) │ │ │ │ add r4, pc │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ it eq │ │ │ │ addeq r5, #1 │ │ │ │ @@ -242326,41 +242327,41 @@ │ │ │ │ bge.n 21df0a │ │ │ │ add.w r3, r7, r6, lsl #2 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r9, r6, r2 │ │ │ │ ldr r5, [r3, #4] │ │ │ │ - bl 442f78 │ │ │ │ + bl 442f38 │ │ │ │ str.w r5, [sl] │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [r8] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ (21df20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #24] @ (21df24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ bpl.n 21dee8 │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r6, [r1, #25] │ │ │ │ + ldrb r6, [r2, #24] │ │ │ │ movs r2, r5 │ │ │ │ - ldrsb r2, [r3, r5] │ │ │ │ + ldrsb r2, [r4, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r4, [r3, r5] │ │ │ │ + ldrsb r4, [r4, r4] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, r1 │ │ │ │ @@ -242376,90 +242377,90 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 182df0 │ │ │ │ cbz r1, 21df8a │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 21df6e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 21df4e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (21dfdc ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ blx 182090 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldrsh r6, [r6, r2] │ │ │ │ movs r7, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #308] @ (21e128 ) │ │ │ │ sub sp, #8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov sl, r2 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ ldr r1, [pc, #288] @ (21e12c ) │ │ │ │ mov r5, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #276] @ (21e130 ) │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #272] @ (21e134 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 21e10a │ │ │ │ cmp r5, #2 │ │ │ │ ble.n 21e0aa │ │ │ │ mov r8, r0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -242498,40 +242499,40 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #172] @ (21e144 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 21e074 │ │ │ │ ldr r3, [pc, #156] @ (21e148 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #156] @ (21e14c ) │ │ │ │ ldr r1, [pc, #156] @ (21e150 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21e0a4 │ │ │ │ ldr r3, [pc, #140] @ (21e154 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #140] @ (21e158 ) │ │ │ │ ldr r1, [pc, #140] @ (21e15c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #609 @ 0x261 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21e0a4 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r3, [pc, #112] @ (21e160 ) │ │ │ │ ldr r2, [pc, #116] @ (21e164 ) │ │ │ │ ldr r1, [pc, #116] @ (21e168 ) │ │ │ │ @@ -242539,116 +242540,116 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #622 @ 0x26e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21e0a4 │ │ │ │ ldr r3, [pc, #96] @ (21e16c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #96] @ (21e170 ) │ │ │ │ ldr r1, [pc, #96] @ (21e174 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21e0a4 │ │ │ │ nop │ │ │ │ - ldrsh r0, [r6, r2] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ movs r7, r4 │ │ │ │ - stc2 0, cr0, [r8], #152 @ 0x98 │ │ │ │ + ldc2l 0, cr0, [r0], #-152 @ 0xffffff68 │ │ │ │ b.n 21def0 │ │ │ │ movs r7, r6 │ │ │ │ - ldrsb r0, [r3, r1] │ │ │ │ + ldrsb r0, [r4, r0] │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r2, r0 │ │ │ │ + cmp r2, r1 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r4, [r0, r1] │ │ │ │ + ldrsb r4, [r1, r0] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r1, r3] │ │ │ │ + strb r0, [r2, r2] │ │ │ │ movs r6, r4 │ │ │ │ - cmp r6, r4 │ │ │ │ + negs r6, r5 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + strb r4, [r1, r7] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r5, r2] │ │ │ │ + strb r2, [r6, r1] │ │ │ │ movs r6, r4 │ │ │ │ - cmp r2, r1 │ │ │ │ + negs r2, r2 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r0, [r6, r0] │ │ │ │ + strb r0, [r7, r7] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r1, r2] │ │ │ │ + strb r6, [r2, r1] │ │ │ │ movs r6, r4 │ │ │ │ - negs r6, r4 │ │ │ │ + tst r6, r5 │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r4, [r7, r0] │ │ │ │ + ldrsb r4, [r0, r0] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r5, r1] │ │ │ │ + strb r2, [r6, r0] │ │ │ │ movs r6, r4 │ │ │ │ - negs r6, r0 │ │ │ │ + tst r6, r1 │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r6, r5] │ │ │ │ + strb r4, [r7, r4] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + strb r2, [r2, r0] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #84] @ (21e1dc ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [pc, #84] @ (21e1e0 ) │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 21e1a8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 445084 │ │ │ │ - bl 43c8dc │ │ │ │ + bl 445044 │ │ │ │ + bl 43c89c │ │ │ │ ldr r1, [pc, #56] @ (21e1e4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr r3, [pc, #52] @ (21e1e8 ) │ │ │ │ ldr r1, [pc, #52] @ (21e1ec ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [r3, #0] │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 21e1ca │ │ │ │ - bl 3268bc │ │ │ │ + bl 32687c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ b.n 21dcc8 │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r5, r1] │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, r6] │ │ │ │ + strb r2, [r5, r5] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (21e280 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -242662,15 +242663,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ ldr.w r7, [r9, r3] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ blx r6 │ │ │ │ cbnz r0, 21e244 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 21e21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242679,17 +242680,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #68] @ (21e28c ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 2fd238 │ │ │ │ + bl 2fd1f8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 4087c4 │ │ │ │ + bl 408784 │ │ │ │ ldrd r3, r2, [r4, #4] │ │ │ │ cbz r3, 21e276 │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r8, r8, [r4, #4] │ │ │ │ @@ -242725,41 +242726,41 @@ │ │ │ │ movs r0, #16 │ │ │ │ mov r5, r1 │ │ │ │ blx 181488 │ │ │ │ ldr r1, [pc, #64] @ (21e2fc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr r1, [pc, #56] @ (21e300 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr r1, [pc, #44] @ (21e304 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 2f3ec0 │ │ │ │ + bl 2f3e80 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - vaddl.s16 q8, d12, d25 │ │ │ │ - lsls r6, r0, #12 │ │ │ │ + vaddl.s32 q0, d4, d25 │ │ │ │ + lsls r6, r1, #11 │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r3, #18] │ │ │ │ + strb r6, [r4, #17] │ │ │ │ movs r3, r5 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ b.w 217668 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242774,15 +242775,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, sp │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3b7188 │ │ │ │ + bl 3b7148 │ │ │ │ cbz r0, 21e36e │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #68] @ (21e390 ) │ │ │ │ ldr r3, [pc, #64] @ (21e38c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -242797,15 +242798,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbnz r1, 21e376 │ │ │ │ blx 1834d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 21e348 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 21eb44 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -242815,15 +242816,15 @@ │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 32184c │ │ │ │ + bl 32180c │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -242838,15 +242839,15 @@ │ │ │ │ ldr r4, [pc, #316] @ (21e518 ) │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r9, r2 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ bl 1b52cc │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 21e4e0 │ │ │ │ ldr r1, [pc, #292] @ (21e51c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -242858,34 +242859,34 @@ │ │ │ │ bne.n 21e476 │ │ │ │ ldr r2, [pc, #276] @ (21e520 ) │ │ │ │ add r2, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbz r2, 21e476 │ │ │ │ cbz r3, 21e45a │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f9e28 │ │ │ │ + bl 2f9de8 │ │ │ │ ldr r3, [pc, #264] @ (21e524 ) │ │ │ │ ldr r2, [pc, #268] @ (21e528 ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2408 @ 0x968 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2fa8b0 │ │ │ │ + bl 2fa870 │ │ │ │ ldr r3, [pc, #244] @ (21e52c ) │ │ │ │ ldr r1, [pc, #248] @ (21e530 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 445514 │ │ │ │ + bl 4454d4 │ │ │ │ ldr r3, [pc, #236] @ (21e534 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2c38a0 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 21e4be │ │ │ │ @@ -242899,35 +242900,35 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cbz r3, 21e4d4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f9e28 │ │ │ │ + bl 2f9de8 │ │ │ │ ldr r3, [pc, #184] @ (21e538 ) │ │ │ │ ldr r2, [pc, #184] @ (21e53c ) │ │ │ │ ldr r1, [pc, #188] @ (21e540 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2408 @ 0x968 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2fa8b0 │ │ │ │ + bl 2fa870 │ │ │ │ ldr r3, [pc, #140] @ (21e52c ) │ │ │ │ ldr r1, [pc, #164] @ (21e544 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 445514 │ │ │ │ + bl 4454d4 │ │ │ │ ldr r3, [pc, #132] @ (21e534 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2c38a0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 21e4fe │ │ │ │ @@ -242938,71 +242939,71 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #112] @ (21e548 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 21e45a │ │ │ │ ldr r3, [pc, #104] @ (21e54c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #104] @ (21e550 ) │ │ │ │ ldr r1, [pc, #108] @ (21e554 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #2396 @ 0x95c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 21e45a │ │ │ │ negs r0, r0 │ │ │ │ blx 181abc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (21e558 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 21e45a │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #104] @ 0x68 │ │ │ │ + ldr r0, [r7, #100] @ 0x64 │ │ │ │ movs r0, r5 │ │ │ │ b.n 21eb50 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xe8c00026 │ │ │ │ + stmia.w r8, {r1, r2, r5} │ │ │ │ ldc2l 0, cr0, [r2, #-272] @ 0xfffffef0 │ │ │ │ - subs r7, #58 @ 0x3a │ │ │ │ + subs r7, #2 │ │ │ │ movs r2, r6 │ │ │ │ - str r4, [r0, r5] │ │ │ │ + str r4, [r1, r4] │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #212 @ 0xd4 │ │ │ │ + subs r6, #156 @ 0x9c │ │ │ │ movs r2, r6 │ │ │ │ - str r6, [r3, r3] │ │ │ │ + str r6, [r4, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r0, #96] @ 0x60 │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, #112 @ 0x70 │ │ │ │ + subs r6, #56 @ 0x38 │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r2, r1, #29 │ │ │ │ + lsrs r2, r2, #28 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [r6, r1] │ │ │ │ + str r4, [r7, r0] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r6, r1] │ │ │ │ + strh r2, [r7, r0] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -243013,23 +243014,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 3bad74 │ │ │ │ + b.w 3bad34 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #56] @ (21e5dc ) │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 21e5cc │ │ │ │ ldr r5, [pc, #52] @ (21e5e0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #1872 @ 0x750 │ │ │ │ add.w r5, r5, #2032 @ 0x7f0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -243043,15 +243044,15 @@ │ │ │ │ bne.n 21e5b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldcl 0, cr0, [sl], #164 @ 0xa4 │ │ │ │ + stcl 0, cr0, [r2], {41} @ 0x29 │ │ │ │ ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ movs r6, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (21e644 ) │ │ │ │ @@ -243059,15 +243060,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (21e648 ) │ │ │ │ mov r0, r1 │ │ │ │ add r4, pc │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r3 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 21e61e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -243076,30 +243077,30 @@ │ │ │ │ ldr r3, [pc, #44] @ (21e64c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #44] @ (21e650 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r4, pc, #984 @ (adr r4, 21ea20 ) │ │ │ │ + add r4, pc, #760 @ (adr r4, 21e940 ) │ │ │ │ movs r2, r5 │ │ │ │ b.n 21e858 │ │ │ │ movs r7, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #80] @ 0x50 │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -243120,46 +243121,46 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 182f7c │ │ │ │ ldr r1, [pc, #264] @ (21e798 ) │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21e72a │ │ │ │ ldr r2, [pc, #252] @ (21e79c ) │ │ │ │ movs r1, #32 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ blx 182c88 │ │ │ │ ldr r0, [pc, #240] @ (21e7a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r3, [pc, #236] @ (21e7a4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #20 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4455e0 │ │ │ │ + bl 4455a0 │ │ │ │ ldr r3, [pc, #228] @ (21e7a8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [pc, #228] @ (21e7ac ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r1, [pc, #216] @ (21e7b0 ) │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r1, [pc, #208] @ (21e7b4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21e762 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -243197,29 +243198,29 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ mov r1, r3 │ │ │ │ blx 182ee8 <__snprintf_chk@plt> │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 3b648c │ │ │ │ + bl 3b644c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21e6ac │ │ │ │ ldr r0, [pc, #116] @ (21e7c8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r1, [pc, #104] @ (21e7cc ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 445370 │ │ │ │ + bl 445330 │ │ │ │ b.n 21e6f6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (21e7d0 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ ldr r1, [pc, #84] @ (21e7d4 ) │ │ │ │ ldr r0, [pc, #88] @ (21e7d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -243229,69 +243230,69 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ b.n 21e8b4 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 21e8a8 │ │ │ │ movs r7, r6 │ │ │ │ - str r0, [r0, r5] │ │ │ │ + str r0, [r1, r4] │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r6, #202 @ 0xca │ │ │ │ movs r1, r5 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #904] @ 0x388 │ │ │ │ movs r1, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r1 │ │ │ │ - movs r0, r5 │ │ │ │ - stmia r0!, {r1, r2} │ │ │ │ + adds r6, r4, r0 │ │ │ │ movs r0, r5 │ │ │ │ - ldmia r2, {r1, r2, r3, r6} │ │ │ │ - movs r4, r5 │ │ │ │ + itee gt │ │ │ │ + movgt r0, r5 │ │ │ │ + ldmiale r2, {r1, r2, r4} │ │ │ │ + movle r4, r5 │ │ │ │ @ instruction: 0xfa640044 │ │ │ │ b.n 21e7c0 │ │ │ │ movs r7, r6 │ │ │ │ @ instruction: 0xfa2c0044 │ │ │ │ - str r0, [r5, r2] │ │ │ │ + str r0, [r6, r1] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r3, r2] │ │ │ │ + str r6, [r4, r1] │ │ │ │ movs r6, r4 │ │ │ │ - adds.w r0, r2, #38 @ 0x26 │ │ │ │ - subs r3, #216 @ 0xd8 │ │ │ │ + @ instruction: 0xf0da0026 │ │ │ │ + subs r3, #160 @ 0xa0 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r5, [pc, #904] @ (21eb60 ) │ │ │ │ + ldr r5, [pc, #680] @ (21ea80 ) │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r7, r1] │ │ │ │ + str r6, [r0, r1] │ │ │ │ movs r6, r4 │ │ │ │ ldr r3, [pc, #96] @ (21e840 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #4 │ │ │ │ ldr.w r0, [r3, #2040] @ 0x7f8 │ │ │ │ cbz r0, 21e834 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f9394 │ │ │ │ + bl 2f9354 │ │ │ │ cbz r0, 21e812 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #2044] @ 0x7fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21e804 │ │ │ │ - bl 2f9394 │ │ │ │ + bl 2f9354 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243388,39 +243389,39 @@ │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #1016] @ (21ed18 ) │ │ │ │ + ldr r4, [pc, #792] @ (21ec38 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #704] @ (21ebe4 ) │ │ │ │ + ldr r7, [pc, #480] @ (21eb04 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #680] @ (21ebd0 ) │ │ │ │ + ldr r7, [pc, #456] @ (21eaf0 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #656] @ (21ebbc ) │ │ │ │ + ldr r7, [pc, #432] @ (21eadc ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #696] @ (21ebe8 ) │ │ │ │ + ldr r7, [pc, #472] @ (21eb08 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #736] @ (21ec14 ) │ │ │ │ + ldr r7, [pc, #512] @ (21eb34 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #752] @ (21ec28 ) │ │ │ │ + ldr r7, [pc, #528] @ (21eb48 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #752] @ (21ec2c ) │ │ │ │ + ldr r7, [pc, #528] @ (21eb4c ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #768] @ (21ec40 ) │ │ │ │ + ldr r7, [pc, #544] @ (21eb60 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #800] @ (21ec64 ) │ │ │ │ + ldr r7, [pc, #576] @ (21eb84 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #816] @ (21ec78 ) │ │ │ │ + ldr r7, [pc, #592] @ (21eb98 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #832] @ (21ec8c ) │ │ │ │ + ldr r7, [pc, #608] @ (21ebac ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [pc, #784] @ (21ec60 ) │ │ │ │ + ldr r7, [pc, #560] @ (21eb80 ) │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 21e844 │ │ │ │ @@ -243437,15 +243438,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #936] @ (21ed3c ) │ │ │ │ + ldr r3, [pc, #712] @ (21ec5c ) │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ (21e9e4 ) │ │ │ │ @@ -243462,23 +243463,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fb270 │ │ │ │ + bl 2fb230 │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ movs r0, r5 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r0, [pc, #3020] @ 21f5c4 │ │ │ │ ldr.w r4, [pc, #3020] @ 21f5c8 │ │ │ │ @@ -243488,546 +243489,546 @@ │ │ │ │ blx 1833f4 │ │ │ │ ldr.w r1, [pc, #3008] @ 21f5cc │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ add r1, pc │ │ │ │ blx 1831b4 <__printf_chk@plt+0x4> │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f160 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fcfa │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fce4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fccc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fcb6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fca0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc88 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc70 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc58 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc42 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc2c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fc16 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fbfe │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fbe6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fbd0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fbba │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fba4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb8c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb74 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb5c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb44 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb2e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb22 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb16 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fb00 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21faea │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fad4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fabe │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21faa6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa8e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa78 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa62 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa4c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa1e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21fa08 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f9fc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f9f0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f9da │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f9c4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f9b8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f9ac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f992 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f97a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f960 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f948 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f930 │ │ │ │ mov.w r0, #2320 @ 0x910 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f918 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f8fe │ │ │ │ movs r0, #8 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f8f0 │ │ │ │ movs r0, #8 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f8e2 │ │ │ │ movs r0, #8 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f8c8 │ │ │ │ movs r0, #8 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f8ae │ │ │ │ movs r0, #8 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f894 │ │ │ │ movs r0, #10 │ │ │ │ movt r0, #136 @ 0x88 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f878 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f86a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f85c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f840 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f824 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f808 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f7fa │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f7ec │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f7d0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f7c2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f7b4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f798 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f78a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f77c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f762 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f748 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f72e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f714 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f6fa │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f6e0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f6c6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f6b8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f5ba │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f5a4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f590 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f57c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f568 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f554 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f540 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f52c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f518 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f504 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f4f0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f4dc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f4c8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f4b2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f49e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f48a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f476 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f462 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f44e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f43a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f426 │ │ │ │ movw r0, #906 @ 0x38a │ │ │ │ movt r0, #8 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f412 │ │ │ │ movs r0, #10 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f3fe │ │ │ │ movs r0, #10 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f3ea │ │ │ │ movs r0, #10 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f3d6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f3c2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f3ae │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f398 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f384 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f370 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f35c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f348 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f332 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f31e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f30a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f2f4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f2e0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f2cc │ │ │ │ mov.w r0, #2304 @ 0x900 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f2b8 │ │ │ │ movw r0, #4242 @ 0x1092 │ │ │ │ movt r0, #8 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f2a4 │ │ │ │ movw r0, #4242 @ 0x1092 │ │ │ │ movt r0, #8 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f290 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f27a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f266 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f252 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f23e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f22a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 21f214 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21f1fe │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21f1e6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21f1ce │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21f1b6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cbnz r0, 21f19e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cbnz r0, 21f192 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cbnz r0, 21f186 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cbnz r0, 21f16c │ │ │ │ ldr.w r0, [pc, #1148] @ 21f5d0 │ │ │ │ add r0, pc │ │ │ │ blx 181bf4 │ │ │ │ movs r0, #0 │ │ │ │ blx 1834d8 │ │ │ │ ldr.w r0, [pc, #1136] @ 21f5d4 │ │ │ │ @@ -244510,135 +244511,135 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx 1811dc │ │ │ │ b.n 21ee6c │ │ │ │ ldr r0, [pc, #248] @ (21f6b4 ) │ │ │ │ add r0, pc │ │ │ │ blx 181bf4 │ │ │ │ b.n 21ee5e │ │ │ │ - ldr r6, [pc, #856] @ (21f920 ) │ │ │ │ + ldr r6, [pc, #632] @ (21f840 ) │ │ │ │ movs r6, r4 │ │ │ │ ble.n 21f5cc │ │ │ │ movs r7, r6 │ │ │ │ - ldr r7, [pc, #248] @ (21f6c8 ) │ │ │ │ + ldr r7, [pc, #24] @ (21f5e8 ) │ │ │ │ movs r6, r4 │ │ │ │ - bvs.n 21f624 │ │ │ │ + bpl.n 21f5b4 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #304] @ (21f708 ) │ │ │ │ + ldr r0, [pc, #80] @ (21f628 ) │ │ │ │ movs r6, r4 │ │ │ │ movs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 21f5ac │ │ │ │ + bmi.n 21f53c │ │ │ │ movs r6, r4 │ │ │ │ - bmi.n 21f558 │ │ │ │ + bmi.n 21f4e8 │ │ │ │ movs r6, r4 │ │ │ │ - add r0, sp, #696 @ 0x2b8 │ │ │ │ + add r0, sp, #472 @ 0x1d8 │ │ │ │ movs r0, r5 │ │ │ │ - bmi.n 21f6a8 │ │ │ │ - movs r6, r4 │ │ │ │ - bmi.n 21f5fc │ │ │ │ + bmi.n 21f638 │ │ │ │ movs r6, r4 │ │ │ │ - bcc.n 21f540 │ │ │ │ + bcc.n 21f58c │ │ │ │ movs r6, r4 │ │ │ │ - bcs.n 21f6ec │ │ │ │ + bcc.n 21f6d0 │ │ │ │ movs r6, r4 │ │ │ │ - bne.n 21f674 │ │ │ │ + bcs.n 21f67c │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r6!, {r1, r4, r5, r7} │ │ │ │ + bne.n 21f604 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + ldmia r5, {r1, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + ldmia r5, {r1, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r4, r6} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + ldmia r1!, {r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ ldmia r0!, {r2, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r0!, {r4} │ │ │ │ + ldmia r0!, {r2, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r2, r7} │ │ │ │ + stmia r7!, {r2, r4, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r5, r7} │ │ │ │ + stmia r4!, {r1, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r3} │ │ │ │ + stmia r4!, {r1, r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r6, r7} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r3, r7} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r2, r5} │ │ │ │ + stmia r1!, {r2, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - bkpt 0x00ee │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - bkpt 0x00b2 │ │ │ │ + bkpt 0x00b6 │ │ │ │ movs r6, r4 │ │ │ │ - bkpt 0x0072 │ │ │ │ + bkpt 0x007a │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r3, r5, r7, pc} │ │ │ │ + bkpt 0x003a │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r4, r5, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, pc} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r5, r7} │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r6} │ │ │ │ + pop {r1, r3, r5, r6} │ │ │ │ + movs r6, r4 │ │ │ │ + pop {r1, r2, r3} │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r6, 21f6e8 │ │ │ │ + cbnz r6, 21f6da │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r2, 21f6d0 │ │ │ │ + cbnz r2, 21f6c2 │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r6, 21f6c0 │ │ │ │ + revsh r6, r7 │ │ │ │ movs r6, r4 │ │ │ │ - revsh r6, r0 │ │ │ │ + hlt 0x000e │ │ │ │ movs r6, r4 │ │ │ │ - hlt 0x0002 │ │ │ │ + rev16 r2, r1 │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r6, 21f6a6 │ │ │ │ + cbnz r6, 21f698 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb880 │ │ │ │ + @ instruction: 0xb848 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb828 │ │ │ │ + @ instruction: 0xb7f0 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb7c8 │ │ │ │ + @ instruction: 0xb790 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb78c │ │ │ │ + @ instruction: 0xb754 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb734 │ │ │ │ + @ instruction: 0xb6fc │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb6e0 │ │ │ │ + @ instruction: 0xb6a8 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb690 │ │ │ │ + setend be │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xb640 │ │ │ │ + @ instruction: 0xb608 │ │ │ │ movs r6, r4 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + push {r3, r4, r5, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - push {r3, r4, r7, lr} │ │ │ │ + push {r5, r6, lr} │ │ │ │ movs r6, r4 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r3, lr} │ │ │ │ movs r6, r4 │ │ │ │ - push {r3, r5, r6} │ │ │ │ + push {r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - cbz r6, 21f6fe │ │ │ │ + uxtb r6, r6 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r0, 21f6fa │ │ │ │ + uxtb r0, r2 │ │ │ │ movs r6, r4 │ │ │ │ ldr.w r0, [pc, #1620] @ 21fd10 │ │ │ │ add r0, pc │ │ │ │ blx 181bf4 │ │ │ │ b.w 21ee50 │ │ │ │ ldr.w r3, [pc, #1612] @ 21fd14 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ @@ -245222,165 +245223,165 @@ │ │ │ │ ldr r0, [pc, #316] @ (21fe3c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx 1811dc │ │ │ │ b.w 21ea34 │ │ │ │ - add r3, pc, #544 @ (adr r3, 21ff34 ) │ │ │ │ + add r3, pc, #320 @ (adr r3, 21fe54 ) │ │ │ │ movs r0, r5 │ │ │ │ movs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 21fd4a │ │ │ │ + cbz r6, 21fd3c │ │ │ │ movs r6, r4 │ │ │ │ - cbz r4, 21fd3c │ │ │ │ + cbz r4, 21fd2e │ │ │ │ movs r6, r4 │ │ │ │ - cbz r2, 21fd2c │ │ │ │ + sub sp, #424 @ 0x1a8 │ │ │ │ movs r6, r4 │ │ │ │ - sub sp, #336 @ 0x150 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + add sp, #328 @ 0x148 │ │ │ │ movs r6, r4 │ │ │ │ - add sp, #224 @ 0xe0 │ │ │ │ + add sp, #0 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #952 @ 0x3b8 │ │ │ │ + add r7, sp, #728 @ 0x2d8 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #752 @ 0x2f0 │ │ │ │ + add r7, sp, #528 @ 0x210 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, pc, #728 @ (adr r2, 220014 ) │ │ │ │ + add r2, pc, #504 @ (adr r2, 21ff34 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r5, sp, #1016 @ 0x3f8 │ │ │ │ + add r5, sp, #792 @ 0x318 │ │ │ │ movs r6, r4 │ │ │ │ - add r5, sp, #864 @ 0x360 │ │ │ │ + add r5, sp, #640 @ 0x280 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, pc, #504 @ (adr r2, 21ff40 ) │ │ │ │ + add r2, pc, #280 @ (adr r2, 21fe60 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r6, pc, #744 @ (adr r6, 220034 ) │ │ │ │ + add r6, pc, #520 @ (adr r6, 21ff54 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r6, pc, #560 @ (adr r6, 21ff80 ) │ │ │ │ + add r6, pc, #336 @ (adr r6, 21fea0 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r2, pc, #280 @ (adr r2, 21fe6c ) │ │ │ │ + add r2, pc, #56 @ (adr r2, 21fd8c ) │ │ │ │ movs r0, r5 │ │ │ │ - add r4, pc, #808 @ (adr r4, 220080 ) │ │ │ │ + add r4, pc, #584 @ (adr r4, 21ffa0 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r3, pc, #232 @ (adr r3, 21fe44 ) │ │ │ │ + add r3, pc, #8 @ (adr r3, 21fd64 ) │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r1, #18] │ │ │ │ + strh r6, [r2, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r5, #16] │ │ │ │ + strh r0, [r6, #14] │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #856 @ (adr r1, 2200c0 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 21ffe0 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r0, #17] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r5, #13] │ │ │ │ + ldrb r4, [r6, #12] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r2, #11] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r4, #10] │ │ │ │ + ldrb r4, [r5, #9] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r7, #9] │ │ │ │ + ldrb r6, [r0, #9] │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #320 @ (adr r1, 21fec0 ) │ │ │ │ + add r1, pc, #96 @ (adr r1, 21fde0 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r5, #7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r2, #6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r1, #6] │ │ │ │ + ldrb r2, [r2, #5] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r6, #18] │ │ │ │ + strb r0, [r7, #17] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r1, #17] │ │ │ │ + strb r0, [r2, #16] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r0, #6] │ │ │ │ + strb r6, [r1, #5] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r4, #5] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #552 @ (adr r0, 21ffcc ) │ │ │ │ + add r0, pc, #328 @ (adr r0, 21feec ) │ │ │ │ movs r0, r5 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r2, #3] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r3, #2] │ │ │ │ + strb r6, [r4, #1] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r6, #1] │ │ │ │ + strb r2, [r7, #0] │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #280 @ (adr r0, 21fecc ) │ │ │ │ + add r0, pc, #56 @ (adr r0, 21fdec ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r3, #116] @ 0x74 │ │ │ │ + ldr r0, [r4, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r0, #100] @ 0x64 │ │ │ │ + ldr r2, [r1, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [r6, #60] @ 0x3c │ │ │ │ + ldr r6, [r7, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [r4, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [r2, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ + ldr r0, [r0, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ + str r4, [r6, #124] @ 0x7c │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r2, #108] @ 0x6c │ │ │ │ + str r0, [r3, #104] @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r1, #104] @ 0x68 │ │ │ │ + str r6, [r2, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r0, #100] @ 0x64 │ │ │ │ + str r4, [r1, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r7, #92] @ 0x5c │ │ │ │ + str r2, [r0, #92] @ 0x5c │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r5, #88] @ 0x58 │ │ │ │ + str r4, [r6, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r0, #88] @ 0x58 │ │ │ │ + str r4, [r1, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r7, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r4, #76] @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r5, #56] @ 0x38 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r2, [r6, r4] │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r2, [r6, r4] │ │ │ │ + ldrsb r2, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r0, [r3, r3] │ │ │ │ + ldrsb r0, [r4, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r2, [r0, r2] │ │ │ │ + ldrsb r2, [r1, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r4, [r6, r0] │ │ │ │ + strb r4, [r7, r7] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r1, r3] │ │ │ │ + strb r0, [r2, r2] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r0, r3] │ │ │ │ + strh r4, [r1, r2] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r3, r0] │ │ │ │ + str r6, [r4, r7] │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [r6, r5] │ │ │ │ + str r4, [r7, r4] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r2, r4] │ │ │ │ + str r2, [r3, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #680] @ (2200cc ) │ │ │ │ + ldr r6, [pc, #456] @ (21ffec ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [pc, #136] @ (21feb0 ) │ │ │ │ + @ instruction: 0x47ea │ │ │ │ movs r6, r4 │ │ │ │ - mvns r2, r6 │ │ │ │ + bics r2, r7 │ │ │ │ movs r6, r4 │ │ │ │ - bics r0, r5 │ │ │ │ + muls r0, r6 │ │ │ │ movs r6, r4 │ │ │ │ - muls r2, r2 │ │ │ │ + orrs r2, r3 │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #82 @ 0x52 │ │ │ │ + subs r5, #26 │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #4 │ │ │ │ + subs r4, #204 @ 0xcc │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (21fed4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -245394,82 +245395,82 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 321594 │ │ │ │ + bl 321554 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21fe56 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 321310 │ │ │ │ + bl 3212d0 │ │ │ │ mov r7, r0 │ │ │ │ cbnz r6, 21feae │ │ │ │ ldr r3, [pc, #76] @ (21fed8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 32184c │ │ │ │ + bl 32180c │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r0, #16] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #44] @ (21fedc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr r3, [pc, #28] @ (21fed8 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 21fe8c │ │ │ │ ldr r2, [pc, #28] @ (21fee0 ) │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 21fe8c │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r4, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldrh r0, [r1, #32] │ │ │ │ movs r2, r5 │ │ │ │ - strb r4, [r0, r2] │ │ │ │ + strb r4, [r1, r1] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #476] @ (2200d4 ) │ │ │ │ sub sp, #28 │ │ │ │ mov r6, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ - bl 433014 │ │ │ │ + bl 432fd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 21ff88 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #45 @ 0x2d │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43302c │ │ │ │ + bl 432fec │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r7, r4 │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181cbc │ │ │ │ cbz r0, 21ff80 │ │ │ │ @@ -245483,15 +245484,15 @@ │ │ │ │ it eq │ │ │ │ strbeq.w r8, [r2] │ │ │ │ ldrb.w r3, [r2, #1]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 21ff32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 432bf0 │ │ │ │ + bl 432bb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 220082 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ cbz r2, 21ff6e │ │ │ │ adds r2, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r2] │ │ │ │ @@ -245499,107 +245500,107 @@ │ │ │ │ strex r1, r3, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 21ff5a │ │ │ │ dmb ish │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 432994 │ │ │ │ + bl 432954 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ - bl 433150 │ │ │ │ + bl 433110 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 21ff0c │ │ │ │ ldr r4, [pc, #332] @ (2200d8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ cbz r0, 21ffa8 │ │ │ │ blx 18366c │ │ │ │ ldr r3, [pc, #320] @ (2200dc ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 433150 │ │ │ │ + bl 433110 │ │ │ │ ldr r4, [pc, #308] @ (2200e0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ cbz r0, 21ffcc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #296] @ (2200e4 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c78 │ │ │ │ + bl 2f8c38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 433150 │ │ │ │ + bl 433110 │ │ │ │ ldr r4, [pc, #280] @ (2200e8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ cbz r0, 21fff0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #268] @ (2200ec ) │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c78 │ │ │ │ + bl 2f8c38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 433150 │ │ │ │ + bl 433110 │ │ │ │ ldr r4, [pc, #252] @ (2200f0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 220024 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #240] @ (2200f4 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c78 │ │ │ │ + bl 2f8c38 │ │ │ │ ldr r0, [pc, #232] @ (2200f8 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ mov r2, r5 │ │ │ │ - bl 2f8c78 │ │ │ │ + bl 2f8c38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 433150 │ │ │ │ + bl 433110 │ │ │ │ ldr r4, [pc, #212] @ (2200fc ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ cbz r0, 22004a │ │ │ │ ldr r5, [pc, #204] @ (220100 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2200c2 │ │ │ │ blx 18366c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 433150 │ │ │ │ + bl 433110 │ │ │ │ ldr r1, [pc, #184] @ (220104 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 432b60 │ │ │ │ + bl 432b20 │ │ │ │ cbz r0, 22006c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 2200d0 │ │ │ │ cmp r3, #4 │ │ │ │ it ne │ │ │ │ @@ -245628,69 +245629,69 @@ │ │ │ │ ldr r2, [r7, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #124] @ (220118 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1741 @ 0x6cd │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ b.n 21ff88 │ │ │ │ ldr r1, [pc, #104] @ (22011c ) │ │ │ │ add r1, pc │ │ │ │ - bl 432bf0 │ │ │ │ + bl 432bb0 │ │ │ │ subs r3, r0, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ b.n 220066 │ │ │ │ ldr r0, [pc, #92] @ (220120 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ bl 183cac │ │ │ │ ldmia r0!, {r1, r3} │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r0, r4] │ │ │ │ + strh r0, [r1, r3] │ │ │ │ movs r0, r5 │ │ │ │ b.n 22045c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r1!, {r2, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r5} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1, {r1, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r5} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6} │ │ │ │ + ldmia r1!, {r2, r5} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1, {r1, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r5} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r2, r4, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r2, r4, r5} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r1!, {r2, r6} │ │ │ │ + ldmia r1!, {r2, r3} │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r0, #1] │ │ │ │ + ldrb r4, [r1, #0] │ │ │ │ movs r5, r4 │ │ │ │ b.n 220354 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r1, #234 @ 0xea │ │ │ │ + movs r1, #178 @ 0xb2 │ │ │ │ movs r7, r4 │ │ │ │ b.n 2202f4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #208 @ 0xd0 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ movs r2, r6 │ │ │ │ - adds r4, #210 @ 0xd2 │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r0!, {r1, r4, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ - ldc2l 0, cr0, [r8], #152 @ 0x98 │ │ │ │ - ldmia r0!, {r5, r7} │ │ │ │ + stc2l 0, cr0, [r0], {38} @ 0x26 │ │ │ │ + ldmia r0!, {r3, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #268] @ (220240 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -245719,15 +245720,15 @@ │ │ │ │ beq.n 220154 │ │ │ │ ldr r1, [pc, #224] @ (220250 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cbz r0, 2201ba │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ bne.n 220230 │ │ │ │ adds r0, #1 │ │ │ │ bl 1cbb70 │ │ │ │ @@ -245756,21 +245757,21 @@ │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (220260 ) │ │ │ │ ldr r4, [r5, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r4 │ │ │ │ - bl 42f5ac │ │ │ │ + bl 42f56c │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r7, r0 │ │ │ │ - bl 4275f8 │ │ │ │ - bl 42b70c │ │ │ │ + bl 4275b8 │ │ │ │ + bl 42b6cc │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ ldr.w lr, [pc, #128] @ 220264 │ │ │ │ mov r6, r0 │ │ │ │ add lr, pc │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r4, lr, #32 │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ @@ -245780,84 +245781,84 @@ │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ add.w r1, lr, #32 │ │ │ │ ldr.w lr, [pc, #96] @ 220268 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r5, lr] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 427488 │ │ │ │ + bl 427448 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 422d20 │ │ │ │ + bl 422ce0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ b.n 220196 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (22026c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r3, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - b.n 220474 │ │ │ │ + b.n 220404 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r5 │ │ │ │ + eors r4, r6 │ │ │ │ movs r3, r5 │ │ │ │ svc 206 @ 0xce │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r5!, {r1, r3, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w sl!, {r0, r1, r2, r5} │ │ │ │ + stmia.w r2, {r0, r1, r2, r5} │ │ │ │ svc 116 @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #132] @ (220308 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 432960 │ │ │ │ + bl 432920 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ cbz r2, 2202aa │ │ │ │ adds r3, r2, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r0, [r3] │ │ │ │ adds r0, #1 │ │ │ │ strex r1, r0, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 220298 │ │ │ │ dmb ish │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432994 │ │ │ │ + bl 432954 │ │ │ │ ldr r3, [pc, #88] @ (22030c ) │ │ │ │ ldr r2, [pc, #88] @ (220310 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 44671c │ │ │ │ + bl 4466dc │ │ │ │ cbz r4, 2202e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 220304 │ │ │ │ adds r3, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -245873,15 +245874,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4341e4 │ │ │ │ + b.w 4341a4 │ │ │ │ bl 183cdc │ │ │ │ stmia r4!, {r3, r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ udf #164 @ 0xa4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -245897,21 +245898,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 445dec │ │ │ │ + bl 445dac │ │ │ │ movs r1, #0 │ │ │ │ add r2, sp, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 411188 │ │ │ │ + bl 411148 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 220372 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2203d8 │ │ │ │ adds r3, r0, #4 │ │ │ │ dmb ish │ │ │ │ @@ -245934,15 +245935,15 @@ │ │ │ │ bne.n 22037e │ │ │ │ dmb ish │ │ │ │ cbz r2, 2203c6 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 2203a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #64] @ (2203e4 ) │ │ │ │ ldr r3, [pc, #60] @ (2203e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -245953,17 +245954,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.n 220392 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.n 220372 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183cdc │ │ │ │ stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -245989,20 +245990,20 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #144] @ (2204b0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add.w r2, sp, #11 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 446c0c │ │ │ │ + bl 446bcc │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbz r3, 220440 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ - bl 444cac │ │ │ │ + bl 444c6c │ │ │ │ mov r0, r4 │ │ │ │ blx 1834d8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 220270 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -246032,15 +246033,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r1 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.n 22046c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183cdc │ │ │ │ stmia r3!, {r2} │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -246071,15 +246072,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bl 21dae0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22057c │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4365d0 │ │ │ │ + bl 436590 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 220550 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2206b4 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -246092,15 +246093,15 @@ │ │ │ │ ldr r1, [pc, #432] @ (2206cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2317 @ 0x90d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2206b0 │ │ │ │ adds r3, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -246138,75 +246139,75 @@ │ │ │ │ bne.n 220690 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 443774 │ │ │ │ + b.w 443734 │ │ │ │ ldr r1, [pc, #308] @ (2206d8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r0, 22060e │ │ │ │ mov r0, r4 │ │ │ │ - bl 42f534 │ │ │ │ + bl 42f4f4 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #12 │ │ │ │ blx 181488 │ │ │ │ ldr r3, [pc, #284] @ (2206dc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 40d248 │ │ │ │ + bl 40d208 │ │ │ │ ldr r3, [pc, #268] @ (2206e0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w ip, r2, #4 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ str r2, [r1, #0] │ │ │ │ str.w ip, [r3, #4] │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ b.n 22052c │ │ │ │ ldr r2, [pc, #244] @ (2206e4 ) │ │ │ │ ldr r3, [pc, #200] @ (2206bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 220690 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 4341e4 │ │ │ │ + b.w 4341a4 │ │ │ │ ldr r1, [pc, #216] @ (2206e8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ mov r1, r0 │ │ │ │ cbnz r0, 22063c │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r1, [sp, #12] │ │ │ │ - bl 42f534 │ │ │ │ + bl 42f4f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 41c548 │ │ │ │ + bl 41c508 │ │ │ │ cbnz r0, 22067c │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ b.n 22052c │ │ │ │ ldr r1, [pc, #172] @ (2206ec ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cbz r0, 22066c │ │ │ │ ldr r1, [pc, #164] @ (2206f0 ) │ │ │ │ @@ -246225,15 +246226,15 @@ │ │ │ │ bl 220270 │ │ │ │ b.n 22052c │ │ │ │ ldr r3, [pc, #140] @ (2206fc ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 44671c │ │ │ │ + bl 4466dc │ │ │ │ b.n 22052c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 213028 │ │ │ │ b.n 220634 │ │ │ │ ldr r0, [pc, #120] @ (220700 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ @@ -246254,49 +246255,49 @@ │ │ │ │ bl 183cac │ │ │ │ stmia r2!, {r2, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r5} │ │ │ │ movs r7, r6 │ │ │ │ - subs r6, r7, #0 │ │ │ │ + subs r6, r0, #0 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r7} │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, #66 @ 0x42 │ │ │ │ + adds r0, #10 │ │ │ │ movs r6, r4 │ │ │ │ stmia r1!, {r4, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ stmia r1!, {r2, r7} │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #30 │ │ │ │ movs r0, r7 │ │ │ │ stmia r1!, {r1, r4} │ │ │ │ movs r7, r6 │ │ │ │ - adds r7, #250 @ 0xfa │ │ │ │ + adds r7, #194 @ 0xc2 │ │ │ │ movs r5, r4 │ │ │ │ - add r5, sp, #112 @ 0x70 │ │ │ │ + add r4, sp, #912 @ 0x390 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, #240 @ 0xf0 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r6, #240 @ 0xf0 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r3, #22] │ │ │ │ + strb r0, [r4, #21] │ │ │ │ movs r5, r4 │ │ │ │ bge.n 2206d4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r4, #22] │ │ │ │ + strb r4, [r5, #21] │ │ │ │ movs r5, r4 │ │ │ │ - adds r2, r7, #2 │ │ │ │ + adds r2, r0, #2 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + cmp r6, #136 @ 0x88 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #904] @ (220aa8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -246308,25 +246309,25 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #888] @ (220ab8 ) │ │ │ │ ldr r2, [pc, #888] @ (220abc ) │ │ │ │ ldr r1, [pc, #892] @ (220ac0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #876] @ (220ac4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #876] @ (220ac8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ adds r0, #8 │ │ │ │ mov r1, r6 │ │ │ │ @@ -246342,114 +246343,114 @@ │ │ │ │ ldr r1, [pc, #852] @ (220ad0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r0, [pc, #852] @ (220ad4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 2fbfec │ │ │ │ + bl 2fbfac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2209f6 │ │ │ │ - bl 321480 │ │ │ │ + bl 321440 │ │ │ │ ldr r3, [pc, #828] @ (220ad8 ) │ │ │ │ ldr r4, [r7, r3] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 229468 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 220968 │ │ │ │ bl 1dc840 │ │ │ │ ldr r0, [pc, #812] @ (220adc ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ mov r4, r0 │ │ │ │ bl 1fe210 │ │ │ │ ldr r1, [pc, #804] @ (220ae0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 1ebcac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 220986 │ │ │ │ ldr r0, [pc, #780] @ (220ae4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [pc, #776] @ (220ae8 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr r3, [pc, #768] @ (220aec ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #16] │ │ │ │ cbz r4, 22081c │ │ │ │ mov.w r8, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 442e24 │ │ │ │ + bl 442de4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 240d54 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 220a92 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 442e88 │ │ │ │ + bl 442e48 │ │ │ │ ldr r4, [r4, #20] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2207f4 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r3, [pc, #716] @ (220af0 ) │ │ │ │ ldr r2, [pc, #720] @ (220af4 ) │ │ │ │ ldr r1, [pc, #720] @ (220af8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ - bl 321480 │ │ │ │ + bl 321440 │ │ │ │ ldr r3, [pc, #700] @ (220afc ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbnz r2, 220858 │ │ │ │ ldr r2, [pc, #696] @ (220b00 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 220962 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 220962 │ │ │ │ - bl 2f3f60 │ │ │ │ + bl 2f3f20 │ │ │ │ bl 1ec7fc │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cbz r0, 22086c │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 220a6c │ │ │ │ ldr r3, [pc, #660] @ (220b04 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cbz r4, 220898 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #4 │ │ │ │ bne.n 220892 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 442e24 │ │ │ │ + bl 442de4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 1db9e8 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 442e88 │ │ │ │ + bl 442e48 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 220874 │ │ │ │ ldr r3, [pc, #620] @ (220b08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2208b4 │ │ │ │ @@ -246537,20 +246538,20 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 181788 │ │ │ │ b.n 2208fc │ │ │ │ bl 285ffc │ │ │ │ b.n 220858 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 229474 │ │ │ │ - bl 326eec │ │ │ │ + bl 326eac │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 2207a8 │ │ │ │ ldr r0, [pc, #432] @ (220b2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r3, [pc, #424] @ (220b30 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cbnz r4, 220998 │ │ │ │ b.n 2207d4 │ │ │ │ @@ -246558,26 +246559,26 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2207d4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 220990 │ │ │ │ add.w r8, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 442e24 │ │ │ │ + bl 442de4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldr.w r9, [r4, #4] │ │ │ │ bl 1ebcac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220a40 │ │ │ │ mov r0, r9 │ │ │ │ bl 20ddb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220a20 │ │ │ │ mov r0, r8 │ │ │ │ - bl 442e88 │ │ │ │ + bl 442e48 │ │ │ │ b.n 220990 │ │ │ │ bl 295b30 │ │ │ │ b.n 2208e4 │ │ │ │ ldr r3, [pc, #328] @ (220b18 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -246604,59 +246605,59 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 1832a4 <__fprintf_chk@plt+0x4> │ │ │ │ blx 183340 │ │ │ │ ldr r0, [pc, #296] @ (220b40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 2208b4 │ │ │ │ ldr r3, [pc, #288] @ (220b44 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #288] @ (220b48 ) │ │ │ │ ldr r1, [pc, #292] @ (220b4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ movw r2, #833 @ 0x341 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2209c0 │ │ │ │ ldr r3, [pc, #268] @ (220b50 ) │ │ │ │ ldr r2, [pc, #272] @ (220b54 ) │ │ │ │ ldr r1, [pc, #272] @ (220b58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #830 @ 0x33e │ │ │ │ blx 1814a0 │ │ │ │ ldr r1, [pc, #256] @ (220b5c ) │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ - bl 4428e4 │ │ │ │ + bl 4428a4 │ │ │ │ mov r0, r6 │ │ │ │ blx 1834d8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r3, [pc, #236] @ (220b60 ) │ │ │ │ ldr r2, [pc, #240] @ (220b64 ) │ │ │ │ ldr r1, [pc, #240] @ (220b68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ movw r2, #2789 @ 0xae5 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r3, [pc, #216] @ (220b6c ) │ │ │ │ movw r2, #2760 @ 0xac8 │ │ │ │ ldr r1, [pc, #212] @ (220b70 ) │ │ │ │ ldr r0, [pc, #216] @ (220b74 ) │ │ │ │ add r3, pc │ │ │ │ @@ -246668,45 +246669,45 @@ │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ itte le │ │ │ │ movle r7, r6 │ │ │ │ addle r0, r5, #3 │ │ │ │ movgt r0, r0 │ │ │ │ - adds r4, r2, #0 │ │ │ │ + subs r4, r3, r7 │ │ │ │ movs r2, r6 │ │ │ │ - add r6, pc, #504 @ (adr r6, 220cb8 ) │ │ │ │ + add r6, pc, #280 @ (adr r6, 220bd8 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r4, sp, #72 @ 0x48 │ │ │ │ + add r3, sp, #872 @ 0x368 │ │ │ │ movs r4, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #24 │ │ │ │ movs r0, r7 │ │ │ │ bls.n 220ab0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r6} │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ bcc.n 220ae2 │ │ │ │ - vqrdmlsh.s , , d26[0] │ │ │ │ + @ instruction: 0xffffffb2 │ │ │ │ movs r6, r4 │ │ │ │ bcc.n 220a22 │ │ │ │ @ instruction: 0xffff0d82 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, r6, r4 │ │ │ │ + subs r2, r7, r3 │ │ │ │ movs r2, r6 │ │ │ │ - add r5, pc, #624 @ (adr r5, 220d68 ) │ │ │ │ + add r5, pc, #400 @ (adr r5, 220c88 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ + add r2, sp, #992 @ 0x3e0 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r6, r0, #20 │ │ │ │ movs r0, r7 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #19 │ │ │ │ movs r0, r7 │ │ │ │ @@ -246720,58 +246721,58 @@ │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 220c10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r4, r5, r6} │ │ │ │ + stmia r2!, {r3, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ bkpt 0x0004 │ │ │ │ movs r7, r6 │ │ │ │ - stmia r0!, {r1, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ lsrs r4, r4, #15 │ │ │ │ movs r0, r7 │ │ │ │ pop {r3, r5, pc} │ │ │ │ movs r7, r6 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r4} │ │ │ │ - movs r6, r4 │ │ │ │ - stmia r0!, {r2, r5, r6, r7} │ │ │ │ + it le │ │ │ │ + movle r6, r4 │ │ │ │ + stmia r0!, {r2, r3, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, r6, r4 │ │ │ │ + adds r0, r7, r3 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r0!, {r1, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ + cmp r2, #252 @ 0xfc │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, r2, r4 │ │ │ │ + adds r2, r3, r3 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r0!, {r2, r3, r5} │ │ │ │ - movs r6, r4 │ │ │ │ - cmp r3, #22 │ │ │ │ + ite │ │ │ │ + mov r6, r4 │ │ │ │ + cmpal r2, #222 @ 0xde │ │ │ │ movs r6, r4 │ │ │ │ - stmia r1!, {r4} │ │ │ │ + stmia r0!, {r3, r4, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - adds r2, r4, r3 │ │ │ │ + adds r2, r5, r2 │ │ │ │ movs r2, r6 │ │ │ │ - stmia r0!, {r4, r6} │ │ │ │ + stmia r0!, {r3, r4} │ │ │ │ movs r6, r4 │ │ │ │ - cmp r2, #228 @ 0xe4 │ │ │ │ + cmp r2, #172 @ 0xac │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, r7, r2 │ │ │ │ + adds r4, r0, r2 │ │ │ │ movs r2, r6 │ │ │ │ - cmp r2, #198 @ 0xc6 │ │ │ │ - movs r6, r4 │ │ │ │ - stmia r0!, {r1, r4} │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ movs r6, r4 │ │ │ │ - push {r3, r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + itte le │ │ │ │ + movle r6, r4 │ │ │ │ + pushle {r3, r4, r5, r6, r7, lr} │ │ │ │ + movgt.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 220bdc │ │ │ │ ldr r6, [pc, #156] @ (220c28 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r4, #0 │ │ │ │ @@ -246794,75 +246795,75 @@ │ │ │ │ bne.n 220b96 │ │ │ │ ldr r0, [pc, #112] @ (220c2c ) │ │ │ │ ldr r1, [pc, #116] @ (220c30 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 443330 │ │ │ │ + bl 4432f0 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #84] @ (220c34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f9394 │ │ │ │ + bl 2f9354 │ │ │ │ cbz r0, 220bfc │ │ │ │ ldr r5, [pc, #80] @ (220c38 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (220c3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f9394 │ │ │ │ + bl 2f9354 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220be6 │ │ │ │ ldr r0, [pc, #52] @ (220c40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f9394 │ │ │ │ + bl 2f9354 │ │ │ │ cbz r0, 220c18 │ │ │ │ ldr r5, [pc, #48] @ (220c44 ) │ │ │ │ add r5, pc │ │ │ │ b.n 220bca │ │ │ │ ldr r0, [pc, #44] @ (220c48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f9394 │ │ │ │ + bl 2f9354 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220c12 │ │ │ │ b.n 220bc8 │ │ │ │ nop │ │ │ │ add r0, sp, #976 @ 0x3d0 │ │ │ │ movs r6, r6 │ │ │ │ bpl.n 220b70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - itt gt │ │ │ │ - movgt r6, r4 │ │ │ │ - ldrbgt r2, [r6, #27] │ │ │ │ + ite hi │ │ │ │ + movhi r6, r4 │ │ │ │ + ldrbls r2, [r7, #26] │ │ │ │ movs r5, r4 │ │ │ │ - ite ls │ │ │ │ - movls r6, r4 │ │ │ │ - ldrbhi r6, [r1, #27] │ │ │ │ + itt pl │ │ │ │ + movpl r6, r4 │ │ │ │ + ldrbpl r6, [r2, #26] │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3, {r1, r3, r5, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6} │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r4, 220c6a │ │ │ │ + cbnz r4, 220c5c │ │ │ │ movs r4, r4 │ │ │ │ - ittt ge │ │ │ │ - movge r6, r4 │ │ │ │ - stmdbge sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - movge.w ip, #4096 @ 0x1000 │ │ │ │ + itet vs │ │ │ │ + movvs r6, r4 │ │ │ │ + stmdbvc sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + movvs.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #440] @ (220e18 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #440] @ (220e1c ) │ │ │ │ mov sl, r1 │ │ │ │ add r2, pc │ │ │ │ @@ -246891,24 +246892,24 @@ │ │ │ │ add.w fp, r9, #2032 @ 0x7f0 │ │ │ │ lsls r7, r4, #4 │ │ │ │ ldr.w r6, [r7, fp] │ │ │ │ cbz r6, 220cb4 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220d38 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #10 │ │ │ │ bne.n 220c9e │ │ │ │ ldr r0, [pc, #372] @ (220e30 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r5, [pc, #360] @ (220e34 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r9, [pc, #360] @ 220e38 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ @@ -246978,29 +246979,29 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ str r2, [r3, #0] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbz r3, 220da6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str.w r8, [sp, #24] │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220cba │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ movs r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 220d64 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 220cba │ │ │ │ movs r2, #1 │ │ │ │ b.n 220d64 │ │ │ │ ldr r2, [pc, #180] @ (220e5c ) │ │ │ │ ldr r3, [pc, #112] @ (220e1c ) │ │ │ │ add r2, pc │ │ │ │ @@ -247027,15 +247028,15 @@ │ │ │ │ blx 182df4 │ │ │ │ cbnz r0, 220dfc │ │ │ │ ldr r2, [pc, #120] @ (220e64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (220e68 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r2, [pc, #108] @ (220e6c ) │ │ │ │ add r2, pc │ │ │ │ b.n 220dec │ │ │ │ ldr r3, [pc, #108] @ (220e70 ) │ │ │ │ movw r2, #1060 @ 0x424 │ │ │ │ @@ -247046,59 +247047,59 @@ │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ hlt 0x0020 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 220e34 │ │ │ │ + bpl.n 220dc4 │ │ │ │ movs r4, r4 │ │ │ │ hlt 0x0012 │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #944 @ (adr r7, 2211e0 ) │ │ │ │ movs r6, r6 │ │ │ │ - itte vc │ │ │ │ - movvc r6, r4 │ │ │ │ - addvc r7, pc, #704 @ (adr r7, 2210f8 ) │ │ │ │ - movvs r6, r6 │ │ │ │ - bkpt 0x00f6 │ │ │ │ + ittt mi │ │ │ │ + movmi r6, r4 │ │ │ │ + addmi r7, pc, #704 @ (adr r7, 2210f8 ) │ │ │ │ + movmi r6, r6 │ │ │ │ + bkpt 0x00be │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r0, #42] @ 0x2a │ │ │ │ + ldrh r0, [r1, #40] @ 0x28 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r0, [r4, #40] @ 0x28 │ │ │ │ + ldrh r0, [r5, #38] @ 0x26 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r2, #40] @ 0x28 │ │ │ │ + ldrh r6, [r3, #38] @ 0x26 │ │ │ │ movs r0, r5 │ │ │ │ - bkpt 0x0090 │ │ │ │ + bkpt 0x0058 │ │ │ │ movs r6, r4 │ │ │ │ - bkpt 0x00f4 │ │ │ │ + bkpt 0x00bc │ │ │ │ movs r6, r4 │ │ │ │ - bkpt 0x00fe │ │ │ │ + bkpt 0x00c6 │ │ │ │ movs r6, r4 │ │ │ │ - itt eq │ │ │ │ - moveq r6, r4 │ │ │ │ - asreq r4, r2, #2 │ │ │ │ + bkpt 0x00cc │ │ │ │ + movs r6, r4 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 220e76 │ │ │ │ movs r7, r6 │ │ │ │ - strh r4, [r3, #0] │ │ │ │ + ldrb r4, [r4, #31] │ │ │ │ movs r5, r4 │ │ │ │ - lsls r2, r6, #29 │ │ │ │ + lsls r2, r7, #28 │ │ │ │ movs r6, r4 │ │ │ │ - bkpt 0x000c │ │ │ │ + pop {r2, r4, r6, r7, pc} │ │ │ │ movs r6, r4 │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + svc 158 @ 0x9e │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r1, #21 │ │ │ │ + asrs r4, r2, #20 │ │ │ │ movs r2, r6 │ │ │ │ - movs r7, #86 @ 0x56 │ │ │ │ + movs r7, #30 │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + pop {r1, r4, r7, pc} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00220e7c : │ │ │ │ ldr r3, [pc, #12] @ (220e8c ) │ │ │ │ ldr r2, [pc, #16] @ (220e90 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -247138,24 +247139,24 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ adds r3, #32 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #80] @ (220f2c ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4275f8 │ │ │ │ + bl 4275b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r2, [pc, #64] @ (220f30 ) │ │ │ │ ldr r3, [pc, #44] @ (220f20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -247211,30 +247212,30 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ bcs.n 220fa8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r5, #15 │ │ │ │ + asrs r2, r6, #14 │ │ │ │ movs r2, r6 │ │ │ │ - movs r5, #244 @ 0xf4 │ │ │ │ + movs r5, #188 @ 0xbc │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00220f8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #4 │ │ │ │ - bl 2f5b1c │ │ │ │ + bl 2f5adc │ │ │ │ cbnz r0, 220fb2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 22070c │ │ │ │ ldr r3, [pc, #48] @ (220fe4 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -247242,29 +247243,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (220fec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2808 @ 0xaf8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r3, #14 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ movs r2, r6 │ │ │ │ - pop {r3, r4, r5, r7} │ │ │ │ + pop {r7} │ │ │ │ movs r6, r4 │ │ │ │ - movs r5, #160 @ 0xa0 │ │ │ │ + movs r5, #104 @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00220ff0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3784] @ 0xec8 │ │ │ │ @@ -247279,136 +247280,136 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #268] @ 0x10c │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ ldr.w r3, [pc, #3032] @ 221c08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443c50 │ │ │ │ + bl 443c10 │ │ │ │ ldr.w r3, [pc, #3024] @ 221c0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443c50 │ │ │ │ + bl 443c10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 443c50 │ │ │ │ + bl 443c10 │ │ │ │ ldr.w r3, [pc, #3008] @ 221c10 │ │ │ │ ldr.w r6, [pc, #3008] @ 221c14 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443c50 │ │ │ │ + bl 443c10 │ │ │ │ ldr.w r3, [pc, #2996] @ 221c18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ ldr.w r3, [pc, #2984] @ 221c1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ ldr.w r3, [pc, #2976] @ 221c20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ ldr.w r3, [pc, #2964] @ 221c24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ ldr.w r3, [pc, #2956] @ 221c28 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ ldr.w r3, [pc, #2936] @ 221c2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ ldr.w r3, [pc, #2928] @ 221c30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ ldr.w r3, [pc, #2916] @ 221c34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ ldr.w r3, [pc, #2908] @ 221c38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #116 @ 0x74 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #184 @ 0xb8 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #220 @ 0xdc │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #304 @ 0x130 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #500 @ 0x1f4 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #648 @ 0x288 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #732 @ 0x2dc │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #768 @ 0x300 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #804 @ 0x324 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #872 @ 0x368 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #940 @ 0x3ac │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ ldr.w r3, [pc, #2808] @ 221c3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ ldr.w r3, [pc, #2792] @ 221c40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ addw r0, r6, #1156 @ 0x484 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ add.w r0, r6, #1256 @ 0x4e8 │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ addw r0, r6, #1356 @ 0x54c │ │ │ │ - bl 443cc0 │ │ │ │ + bl 443c80 │ │ │ │ movs r0, #2 │ │ │ │ - bl 43e9c0 │ │ │ │ + bl 43e980 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 4433d0 │ │ │ │ + bl 443390 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 438ed4 │ │ │ │ + bl 438e94 │ │ │ │ movs r6, #1 │ │ │ │ - bl 326b68 │ │ │ │ + bl 326b28 │ │ │ │ ldr.w r3, [pc, #2732] @ 221c44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43ea40 │ │ │ │ + bl 43ea00 │ │ │ │ bl 1891bc │ │ │ │ - bl 43ea50 │ │ │ │ + bl 43ea10 │ │ │ │ bl 245398 │ │ │ │ cmp r5, r6 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ ble.w 221718 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2211c2 │ │ │ │ adds r3, #1 │ │ │ │ @@ -247428,15 +247429,15 @@ │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #103 @ 0x67 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ andne.w r6, r6, #1 │ │ │ │ cmp r3, r5 │ │ │ │ blt.n 2211c2 │ │ │ │ - bl 432960 │ │ │ │ + bl 432920 │ │ │ │ ldr.w r3, [pc, #2648] @ 221c48 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 221724 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -247446,36 +247447,36 @@ │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ add r6, pc │ │ │ │ movs r7, #1 │ │ │ │ b.n 221236 │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 442f78 │ │ │ │ + bl 442f38 │ │ │ │ ldr.w r2, [r4, r7, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ adds r7, #1 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ - bl 321310 │ │ │ │ + bl 3212d0 │ │ │ │ cmp r5, r7 │ │ │ │ ble.w 22134c │ │ │ │ ldr.w r3, [r4, r7, lsl #2] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ bne.n 221212 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add r2, sp, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 21de70 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2240c8 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ cmp r1, #114 @ 0x72 │ │ │ │ bhi.w 224676 │ │ │ │ tbh [pc, r1, lsl #1] │ │ │ │ asrs r4, r2, #22 │ │ │ │ @@ -247590,123 +247591,123 @@ │ │ │ │ lsls r4, r3, #30 │ │ │ │ lsls r4, r0, #31 │ │ │ │ lsls r5, r3, #14 │ │ │ │ lsls r1, r1, #18 │ │ │ │ lsls r7, r7, #16 │ │ │ │ lsls r4, r0, #17 │ │ │ │ mov r7, fp │ │ │ │ - bl 442f64 │ │ │ │ + bl 442f24 │ │ │ │ ldr.w r3, [pc, #2300] @ 221c50 │ │ │ │ ldr.w r1, [pc, #2300] @ 221c54 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r3, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr.w r1, [pc, #2288] @ 221c58 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr.w r1, [pc, #2276] @ 221c5c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ ldr.w r1, [pc, #2268] @ 221c60 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2217aa │ │ │ │ ldr.w r3, [pc, #2252] @ 221c64 │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r0, [r3, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2214a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2243fa │ │ │ │ ldrb.w r3, [r3, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22440a │ │ │ │ - bl 326a48 │ │ │ │ + bl 326a08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2216fa │ │ │ │ ldr.w r3, [pc, #2216] @ 221c68 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #116] @ 0x74 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 221772 │ │ │ │ ldr.w r0, [pc, #2204] @ 221c6c │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r3, [pc, #2200] @ 221c70 │ │ │ │ ldr.w r1, [pc, #2200] @ 221c74 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr.w r0, [pc, #2188] @ 221c78 │ │ │ │ add r0, pc │ │ │ │ bl 21e1f0 │ │ │ │ ldr.w r0, [pc, #2180] @ 221c7c │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 443c40 │ │ │ │ + bl 443c00 │ │ │ │ cbz r0, 221414 │ │ │ │ ldr.w r3, [pc, #2172] @ 221c80 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ mov r3, r6 │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr.w r0, [pc, #2156] @ 221c84 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #2152] @ 221c88 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2242b4 │ │ │ │ ldr.w r8, [pc, #2132] @ 221c8c │ │ │ │ add r8, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #2124] @ 221c90 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ mov r0, r8 │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #2108] @ 221c94 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr.w r3, [pc, #2100] @ 221c98 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cbz r0, 221478 │ │ │ │ - bl 448600 │ │ │ │ + bl 4485c0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224418 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r5, [pc, #2080] @ 221c9c │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ - bl 448328 │ │ │ │ + bl 4482e8 │ │ │ │ bl 227530 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ cbz r0, 2214de │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 2214d0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -247722,46 +247723,46 @@ │ │ │ │ ldr.w r1, [pc, #2028] @ 221ca0 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2213b4 │ │ │ │ ldr.w r0, [pc, #2016] @ 221ca4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr.w r1, [pc, #2004] @ 221ca8 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22149a │ │ │ │ ldr.w r0, [pc, #1996] @ 221cac │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #1988] @ 221cb0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22149e │ │ │ │ ldr.w r5, [pc, #1976] @ 221cb4 │ │ │ │ add r5, pc │ │ │ │ ldrb.w r8, [r5, #128] @ 0x80 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 22372a │ │ │ │ ldr.w r9, [r5, #136] @ 0x88 │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 326a70 │ │ │ │ - bl 447a78 │ │ │ │ + bl 326a30 │ │ │ │ + bl 447a38 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 221566 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ mov r0, r9 │ │ │ │ - bl 43b4bc │ │ │ │ + bl 43b47c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224616 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 181488 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -247772,130 +247773,130 @@ │ │ │ │ ldr.w r3, [pc, #1896] @ 221cb8 │ │ │ │ add.w r0, r5, #156 @ 0x9c │ │ │ │ str.w sl, [r5, #168] @ 0xa8 │ │ │ │ add r3, pc │ │ │ │ strd r8, r8, [r5, #160] @ 0xa0 │ │ │ │ str.w r3, [r5, #156] @ 0x9c │ │ │ │ bl 245384 │ │ │ │ - bl 45ea84 │ │ │ │ + bl 45ea44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ - bl 45ea4c │ │ │ │ + bl 45ea0c │ │ │ │ mov r0, r6 │ │ │ │ - bl 44fb08 │ │ │ │ + bl 44fac8 │ │ │ │ ldr.w sl, [pc, #1856] @ 221cbc │ │ │ │ bl 22731c │ │ │ │ ldr.w r0, [pc, #1852] @ 221cc0 │ │ │ │ add sl, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #1844] @ 221cc4 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 293870 │ │ │ │ ldr.w r0, [pc, #1828] @ 221cc8 │ │ │ │ add r0, pc │ │ │ │ - bl 443b64 │ │ │ │ + bl 443b24 │ │ │ │ bl 243e10 │ │ │ │ ldr.w r0, [pc, #1816] @ 221ccc │ │ │ │ add r0, pc │ │ │ │ - bl 443b64 │ │ │ │ + bl 443b24 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r0, r2 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ str r3, [r2, #12] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 442e70 │ │ │ │ + bl 442e30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4458ac │ │ │ │ - bl 432960 │ │ │ │ + bl 44586c │ │ │ │ + bl 432920 │ │ │ │ mov r1, sl │ │ │ │ mov r9, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 4450ec │ │ │ │ + bl 4450ac │ │ │ │ orrs r0, r1 │ │ │ │ bne.w 222dcc │ │ │ │ ldr.w sl, [pc, #1760] @ 221cd0 │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 221614 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr.w r1, [pc, #1740] @ 221cd4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ ldr.w sl, [pc, #1728] @ 221cd8 │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 221636 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 432afc │ │ │ │ - bl 432960 │ │ │ │ + bl 432abc │ │ │ │ + bl 432920 │ │ │ │ ldr.w r1, [pc, #1696] @ 221cdc │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 432994 │ │ │ │ + bl 432954 │ │ │ │ ldr.w r3, [pc, #1684] @ 221ce0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 44671c │ │ │ │ + bl 4466dc │ │ │ │ cbz r5, 221682 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22465a │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ strex r1, r2, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 221668 │ │ │ │ dmb ish │ │ │ │ cbnz r2, 221682 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r5, #0 │ │ │ │ - bl 442e88 │ │ │ │ + bl 442e48 │ │ │ │ ldr.w r3, [pc, #1624] @ 221ce4 │ │ │ │ ldr.w r1, [pc, #1624] @ 221ce8 │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ ldr.w r8, [r3, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ mov fp, r0 │ │ │ │ bl 189284 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f957c │ │ │ │ mov sl, r0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 222e16 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r4 │ │ │ │ cbnz r0, 2216d6 │ │ │ │ b.w 223d2c │ │ │ │ @@ -247914,101 +247915,101 @@ │ │ │ │ bne.n 2216c4 │ │ │ │ ldr.w r1, [pc, #1540] @ 221cec │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 433150 │ │ │ │ + bl 433110 │ │ │ │ b.w 222e40 │ │ │ │ ldr.w r3, [pc, #1524] @ 221cf0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 2213be │ │ │ │ ldr.w r0, [pc, #1512] @ 221cf4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ - bl 432960 │ │ │ │ + bl 432920 │ │ │ │ ldr.w r3, [pc, #1496] @ 221cf8 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ ldr.w r3, [pc, #1352] @ 221c70 │ │ │ │ mov.w r8, #0 │ │ │ │ ldr.w r0, [pc, #1484] @ 221cfc │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r7, r3] │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 438fbc │ │ │ │ + bl 438f7c │ │ │ │ ldr.w r1, [pc, #1472] @ 221d00 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 443d64 │ │ │ │ + bl 443d24 │ │ │ │ adds r0, #2 │ │ │ │ beq.w 2240fe │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ cmp r5, r3 │ │ │ │ bgt.w 221200 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ b.n 22134e │ │ │ │ ldr.w r1, [pc, #1424] @ 221d04 │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 432b60 │ │ │ │ + bl 432b20 │ │ │ │ cbz r0, 221790 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 224684 │ │ │ │ cmp r3, #4 │ │ │ │ beq.w 223d92 │ │ │ │ ldr.w r2, [pc, #1396] @ 221d08 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [pc, #1396] @ 221d0c │ │ │ │ ldr.w r0, [pc, #1396] @ 221d10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c78 │ │ │ │ + bl 2f8c38 │ │ │ │ b.n 2213cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2243ea │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.w 2243da │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 221396 │ │ │ │ ldr.w r0, [pc, #1360] @ 221d14 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr.w r3, [pc, #1348] @ 221d18 │ │ │ │ subs r1, #23 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add r3, pc │ │ │ │ - bl 321310 │ │ │ │ + bl 3212d0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 221230 │ │ │ │ ldr.w r3, [pc, #1332] @ 221d1c │ │ │ │ subs r1, #21 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r0, #3 │ │ │ │ add r3, pc │ │ │ │ - bl 321310 │ │ │ │ + bl 3212d0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 221230 │ │ │ │ ldr.w r3, [pc, #1140] @ 221c70 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr.w r7, [pc, #1308] @ 221d20 │ │ │ │ strb.w r9, [sp, #60] @ 0x3c │ │ │ │ add r7, pc │ │ │ │ @@ -248016,35 +248017,35 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 44675c │ │ │ │ + bl 44671c │ │ │ │ ldrb.w r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22431c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 221230 │ │ │ │ ldr.w r0, [pc, #1268] @ 221d28 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #1260] @ 221d2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ bl 2203e8 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 221230 │ │ │ │ ldr.w r0, [pc, #1248] @ 221d30 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 221230 │ │ │ │ ldr.w r3, [pc, #1028] @ 221c70 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr.w r1, [pc, #1216] @ 221d34 │ │ │ │ @@ -248052,31 +248053,31 @@ │ │ │ │ strb.w r9, [sp, #47] @ 0x2f │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 446c0c │ │ │ │ + bl 446bcc │ │ │ │ ldr.w r2, [pc, #1188] @ 221d38 │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ str.w r9, [r2, #12] │ │ │ │ ldrb.w r2, [sp, #47] @ 0x2f │ │ │ │ cbnz r2, 2218d0 │ │ │ │ ldr.w r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ - bl 432bf0 │ │ │ │ + bl 432bb0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 223a70 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.w 223a5c │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 223a5c │ │ │ │ @@ -248086,52 +248087,52 @@ │ │ │ │ ldr.w r0, [pc, #1120] @ 221d3c │ │ │ │ add r0, pc │ │ │ │ blx 181bf4 │ │ │ │ movs r0, #0 │ │ │ │ blx 1834d8 │ │ │ │ ldr.w r0, [pc, #1108] @ 221d40 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 221230 │ │ │ │ ldr.w r7, [pc, #1084] @ 221d44 │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ mov r1, r7 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 221932 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.w 223c6c │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 223c6c │ │ │ │ ldr.w r0, [pc, #1044] @ 221d48 │ │ │ │ add r0, pc │ │ │ │ blx 181bf4 │ │ │ │ ldr.w r0, [pc, #1036] @ 221d4c │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f957c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 221998 │ │ │ │ ldr.w r9, [pc, #1024] @ 221d50 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ blx 18366c │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ blx 182be4 │ │ │ │ cbz r0, 22198c │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 224376 │ │ │ │ @@ -248151,15 +248152,15 @@ │ │ │ │ blx 181788 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 221954 │ │ │ │ mov r0, r6 │ │ │ │ blx 1825b4 │ │ │ │ b.n 22149e │ │ │ │ - bl 44b81c │ │ │ │ + bl 44b7dc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.n 221230 │ │ │ │ ldr r3, [pc, #940] @ (221d58 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ @@ -248214,15 +248215,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #2354 @ 0x932 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bl 241390 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ @@ -248237,44 +248238,44 @@ │ │ │ │ b.w 221230 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ beq.w 223f5c │ │ │ │ ldr r0, [pc, #760] @ (221d70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr r0, [pc, #736] @ (221d74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r1, [pc, #716] @ (221d78 ) │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr r3, [pc, #712] @ (221d7c ) │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.w 221230 │ │ │ │ ldr r3, [pc, #704] @ (221d80 ) │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 446f28 │ │ │ │ + bl 446ee8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2244cc │ │ │ │ ldr r3, [pc, #684] @ (221d84 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ @@ -248284,67 +248285,67 @@ │ │ │ │ b.w 221230 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ beq.w 223ebe │ │ │ │ ldr r0, [pc, #652] @ (221d88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr.w r9, [pc, #632] @ 221d8c │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22452a │ │ │ │ mov r1, r7 │ │ │ │ - bl 2fd620 │ │ │ │ + bl 2fd5e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22149e │ │ │ │ mov r0, r7 │ │ │ │ - bl 42b250 │ │ │ │ + bl 42b210 │ │ │ │ ldr r3, [pc, #312] @ (221c70 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ movs r0, #12 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 181488 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 40d248 │ │ │ │ + bl 40d208 │ │ │ │ ldr r3, [pc, #572] @ (221d90 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add.w r1, r9, #4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str.w r2, [r9, #8] │ │ │ │ str.w r9, [r2] │ │ │ │ str r1, [r3, #4] │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ bl 2c2f5c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr r0, [pc, #528] @ (221d94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr r3, [pc, #504] @ (221d98 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ @@ -248361,26 +248362,26 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.w 221230 │ │ │ │ ldr r0, [pc, #472] @ (221da4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [pc, #468] @ (221da8 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ bl 2203e8 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr r3, [pc, #140] @ (221c70 ) │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 44c5cc │ │ │ │ + bl 44c58c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ nop │ │ │ │ @ instruction: 0xb6f8 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -248418,174 +248419,174 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - revsh r4, r1 │ │ │ │ + hlt 0x0014 │ │ │ │ movs r6, r4 │ │ │ │ ldmia r6!, {r1} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, pc, #608 @ (adr r7, 221eb8 ) │ │ │ │ + add r7, pc, #384 @ (adr r7, 221dd8 ) │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [r2, #124] @ 0x7c │ │ │ │ + str r6, [r3, #120] @ 0x78 │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r4, #124] @ 0x7c │ │ │ │ + str r0, [r5, #120] @ 0x78 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r6} │ │ │ │ movs r1, r5 │ │ │ │ ldmia r5!, {r1, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r5!, {r1, r3, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ movs r0, r5 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r4, r7} │ │ │ │ vqshl.u32 q14, , #31 │ │ │ │ - vcvt.f16.u16 , q1, #1 │ │ │ │ + vcvt.f16.u16 d27, d10, #1 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #52] @ 0x34 │ │ │ │ + ldrh r4, [r3, #50] @ 0x32 │ │ │ │ movs r0, r5 │ │ │ │ mcr 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ - pop {r2, r3, r4} │ │ │ │ + cbnz r4, 221d08 │ │ │ │ movs r6, r4 │ │ │ │ ldmia r3!, {r0, r2, r4, r7} │ │ │ │ vtbx.8 d28, {d15-d18}, d5 │ │ │ │ @ instruction: 0xffffccf6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb6b0 │ │ │ │ + @ instruction: 0xb678 │ │ │ │ movs r6, r4 │ │ │ │ - pop {r2, r5, r6, r7, pc} │ │ │ │ + pop {r2, r3, r5, r7, pc} │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r5, {r5, r7} │ │ │ │ + ldmia r5, {r3, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf2de0026 │ │ │ │ + subw r0, r6, #38 @ 0x26 │ │ │ │ ldmia r5, {r0, r1, r5, r7} │ │ │ │ vcvt.f16.u16 q14, q7, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r5!, {r0, r6} │ │ │ │ - vtbl.8 d30, {d15}, d22 │ │ │ │ + @ instruction: 0xffffe7ee │ │ │ │ movs r6, r4 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + pop {r3, r4, r5, r7, pc} │ │ │ │ movs r6, r4 │ │ │ │ ldmia r5!, {r0, r2, r3} │ │ │ │ - vqrdmlsh.s , , d30[0] │ │ │ │ + @ instruction: 0xffffffb6 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r0, #18 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ movs r7, r4 │ │ │ │ - pop {r4, r7, pc} │ │ │ │ + pop {r3, r4, r6, pc} │ │ │ │ movs r6, r4 │ │ │ │ - cdp 0, 4, cr0, cr10, cr5, {1} │ │ │ │ - adds r6, r4, r2 │ │ │ │ + cdp 0, 1, cr0, cr2, cr5, {1} │ │ │ │ + adds r6, r5, r1 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r6, r6, #15 │ │ │ │ + lsrs r6, r7, #14 │ │ │ │ movs r7, r4 │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bcc.n 221cc0 │ │ │ │ + bcc.n 221c50 │ │ │ │ movs r7, r4 │ │ │ │ - bcc.n 221c14 │ │ │ │ + bcc.n 221da4 │ │ │ │ movs r7, r4 │ │ │ │ ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r0, 221d6a │ │ │ │ + cbnz r0, 221d5c │ │ │ │ movs r6, r4 │ │ │ │ ldmia r2, {r2, r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r4, r7, lr} │ │ │ │ + push {r3, r4, r6, lr} │ │ │ │ movs r6, r4 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 221908 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ + str r4, [r7, #68] @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ - subs r3, #174 @ 0xae │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r0!, {r3, r6} │ │ │ │ + stmia r0!, {r4} │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r1, #12] │ │ │ │ + str r2, [r2, #8] │ │ │ │ movs r5, r4 │ │ │ │ - rev16 r0, r1 │ │ │ │ + rev r0, r2 │ │ │ │ movs r6, r4 │ │ │ │ - push {r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r2, r6, r7} │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r2, #18] │ │ │ │ + strh r4, [r3, #16] │ │ │ │ movs r0, r5 │ │ │ │ ldmia r1, {r1, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bcs.n 221dfc │ │ │ │ + bcs.n 221d8c │ │ │ │ movs r7, r4 │ │ │ │ - adds r6, r0, #4 │ │ │ │ + adds r6, r1, #3 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r5, #60] @ 0x3c │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xb804 │ │ │ │ + @ instruction: 0xb7cc │ │ │ │ movs r6, r4 │ │ │ │ - rev r4, r3 │ │ │ │ + cbnz r4, 221d70 │ │ │ │ movs r1, r5 │ │ │ │ stc2 0, cr0, [lr], #220 @ 0xdc │ │ │ │ - subs r6, r6, #7 │ │ │ │ + subs r6, r7, #6 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #520] @ (221f4c ) │ │ │ │ + ldr r6, [pc, #296] @ (221e6c ) │ │ │ │ movs r3, r5 │ │ │ │ - subs r1, #130 @ 0x82 │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ movs r0, r5 │ │ │ │ - push {r1, r2, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - subs r1, #74 @ 0x4a │ │ │ │ + subs r1, #18 │ │ │ │ movs r0, r5 │ │ │ │ - push {r1, r4, r6, r7, lr} │ │ │ │ + push {r1, r3, r4, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #880 @ 0x370 │ │ │ │ + add r7, sp, #656 @ 0x290 │ │ │ │ movs r6, r4 │ │ │ │ stmia r7!, {r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r4, 221da8 │ │ │ │ + uxtb r4, r5 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r5, #4 │ │ │ │ + lsrs r6, r6, #3 │ │ │ │ movs r2, r6 │ │ │ │ - cbz r0, 221dac │ │ │ │ + uxtb r0, r3 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, r6, r4 │ │ │ │ + subs r0, r7, r3 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xfae60037 │ │ │ │ - stcl 0, cr0, [r8, #-152] @ 0xffffff68 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldc 0, cr0, [r0, #-152] @ 0xffffff68 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ movs r0, r5 │ │ │ │ - movs r1, #166 @ 0xa6 │ │ │ │ + movs r1, #110 @ 0x6e │ │ │ │ movs r3, r5 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #44] @ 0x2c │ │ │ │ + strh r6, [r3, #42] @ 0x2a │ │ │ │ movs r0, r5 │ │ │ │ - push {r3, r6, lr} │ │ │ │ + push {r4, lr} │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xfa120037 │ │ │ │ - lsls r4, r6, #26 │ │ │ │ + lsls r4, r7, #25 │ │ │ │ movs r7, r4 │ │ │ │ stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r5!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, r5 │ │ │ │ + adds r4, r0, r5 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r4, #0] │ │ │ │ + ldrsh r6, [r5, r7] │ │ │ │ movs r5, r4 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.w 223c4a │ │ │ │ ldrb r3, [r7, #1] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -248599,15 +248600,15 @@ │ │ │ │ ldr.w r3, [pc, #3260] @ 222a90 │ │ │ │ ldr.w r2, [pc, #3260] @ 222a94 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #3260] @ 222a98 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #3244] @ 222a9c │ │ │ │ add r0, pc │ │ │ │ bl 1b52cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2240b8 │ │ │ │ @@ -248640,125 +248641,125 @@ │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #3156] @ 222ab4 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #3152] @ 222ab8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #3136] @ 222abc │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #3132] @ 222ac0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #3116] @ 222ac4 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #3092] @ 222ac8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str r2, [r3, #76] @ 0x4c │ │ │ │ b.w 221230 │ │ │ │ movs r0, #1 │ │ │ │ - bl 326a5c │ │ │ │ + bl 326a1c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #3068] @ 222acc │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #15 │ │ │ │ bgt.w 2244e8 │ │ │ │ ldr.w r0, [pc, #3052] @ 222ad0 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr.w r1, [pc, #3032] @ 222ad4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr.w r2, [pc, #3020] @ 222ad8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r1, [pc, #3016] @ 222adc │ │ │ │ ldr.w r7, [fp, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str.w r3, [r7, r2, lsl #3] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 445094 │ │ │ │ + bl 445054 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r7, r3, lsl #3] │ │ │ │ add.w r7, r7, r3, lsl #3 │ │ │ │ str r0, [r7, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2244da │ │ │ │ adds r3, #1 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str.w r3, [r9] │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #2960] @ 222ae0 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #2932] @ 222ae4 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #2904] @ 222ae8 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r3, [pc, #2900] @ 222aec │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r7, r3 │ │ │ │ - bl 4455e0 │ │ │ │ + bl 4455a0 │ │ │ │ ldr.w r1, [pc, #2884] @ 222af0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov r0, r7 │ │ │ │ @@ -248787,15 +248788,15 @@ │ │ │ │ bne.w 22402e │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [pc, #2804] @ 222b00 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #24] │ │ │ │ add.w r9, r2, r3, lsl #2 │ │ │ │ ldr.w r0, [r9, #84] @ 0x54 │ │ │ │ - bl 3f8770 │ │ │ │ + bl 3f8730 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str.w r7, [r9, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str.w r3, [r9, #84] @ 0x54 │ │ │ │ ldr.w r3, [r2, #144] @ 0x90 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [r2, #80] @ 0x50 │ │ │ │ @@ -248832,37 +248833,37 @@ │ │ │ │ bl 296d68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #2676] @ 222b14 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2644] @ 222b18 │ │ │ │ ldr.w r1, [pc, #2644] @ 222b1c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r2, r3 │ │ │ │ - bl 443d64 │ │ │ │ + bl 443d24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 45ea88 │ │ │ │ + bl 45ea48 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r1, [pc, #2608] @ 222b20 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ adds r1, #8 │ │ │ │ bl 1b5a54 │ │ │ │ @@ -248878,75 +248879,75 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str.w r2, [r3, #152] @ 0x98 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #2564] @ 222b2c │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr.w r1, [pc, #2540] @ 222b30 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 224026 │ │ │ │ ldr.w r1, [pc, #2524] @ 222b34 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 222166 │ │ │ │ - bl 326a38 │ │ │ │ + bl 3269f8 │ │ │ │ ldr.w r1, [pc, #2512] @ 222b38 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22401e │ │ │ │ ldr.w r1, [pc, #2496] @ 222b3c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 221230 │ │ │ │ - bl 326958 │ │ │ │ + bl 326918 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224504 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #2464] @ 222b40 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr.w r1, [pc, #2440] @ 222b44 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ ldr.w r3, [pc, #2432] @ 222b48 │ │ │ │ ldr.w r1, [pc, #2432] @ 222b4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ ldr.w r3, [pc, #2416] @ 222b50 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ strb r0, [r3, #0] │ │ │ │ b.w 221230 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -248959,32 +248960,32 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224446 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #2372] @ 222b58 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr.w r3, [pc, #2284] @ 222b18 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ bl 1dc384 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #2332] @ 222b5c │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr.w r3, [pc, #2240] @ 222b18 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ bl 20bf4c │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ @@ -249004,126 +249005,126 @@ │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2260] @ 222b64 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [pc, #2256] @ 222b68 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ bl 286310 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2236] @ 222b6c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [pc, #2232] @ 222b70 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ bl 286310 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #2212] @ 222b74 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #2184] @ 222b78 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ bl 245bb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2160] @ 222b7c │ │ │ │ ldr.w r1, [pc, #2160] @ 222b80 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2144] @ 222b84 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r0, #4 │ │ │ │ add r3, pc │ │ │ │ - bl 321310 │ │ │ │ + bl 3212d0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2124] @ 222b88 │ │ │ │ ldr.w r1, [pc, #2124] @ 222b8c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2104] @ 222b90 │ │ │ │ ldr.w r1, [pc, #2104] @ 222b94 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2088] @ 222b98 │ │ │ │ ldr.w r1, [pc, #2088] @ 222b9c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2068] @ 222ba0 │ │ │ │ ldr.w r1, [pc, #2068] @ 222ba4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2052] @ 222ba8 │ │ │ │ ldr.w r1, [pc, #2052] @ 222bac │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #1880] @ 222b18 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ - bl 42f5ac │ │ │ │ + bl 42f56c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 3e43b0 │ │ │ │ - bl 42b70c │ │ │ │ + bl 3e4370 │ │ │ │ + bl 42b6cc │ │ │ │ ldr.w r3, [pc, #1992] @ 222bb0 │ │ │ │ ldr.w ip, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ ldr.w lr, [pc, #1788] @ 222aec │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r7, r3 │ │ │ │ @@ -249131,42 +249132,42 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r7, {r0, r1, r2, r3} │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r3, [fp, lr] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ - bl 3e4274 │ │ │ │ + bl 3e4234 │ │ │ │ mov r0, r9 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 3e4130 │ │ │ │ + bl 3e40f0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #1924] @ 222bb4 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ movs r0, #32 │ │ │ │ blx 181488 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ str.w r9, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr.w ip, [pc, #1872] @ 222bb8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [pc, #1868] @ 222bbc │ │ │ │ add ip, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r9, pc │ │ │ │ @@ -249190,15 +249191,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 181488 │ │ │ │ movs r3, #2 │ │ │ │ mov r7, r0 │ │ │ │ str.w r9, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr.w ip, [pc, #1788] @ 222bc4 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [pc, #1788] @ 222bc8 │ │ │ │ add ip, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r9, pc │ │ │ │ @@ -249257,18 +249258,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #16] │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #1644] @ 222bec │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr.w r3, [pc, #1624] @ 222bf0 │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #16] │ │ │ │ @@ -249277,15 +249278,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 181488 │ │ │ │ movs r3, #3 │ │ │ │ mov r9, r0 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr.w r3, [pc, #1592] @ 222bf4 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r9, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -249310,32 +249311,32 @@ │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #1520] @ 222c04 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ mov r1, r7 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr.w r3, [pc, #1496] @ 222c08 │ │ │ │ ldr.w r1, [pc, #1496] @ 222c0c │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldrb.w r2, [r9] │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ ldr.w r1, [pc, #1480] @ 222c10 │ │ │ │ strb.w r0, [r9] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224162 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ bne.w 223294 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -249354,15 +249355,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 181488 │ │ │ │ movs r3, #4 │ │ │ │ mov r9, r0 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r3, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr.w r3, [pc, #1400] @ 222c18 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r9, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -249375,15 +249376,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 222c1c │ │ │ │ mov r9, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr.w r3, [pc, #1344] @ 222c20 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r9, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -249403,241 +249404,241 @@ │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ str r2, [r3, #124] @ 0x7c │ │ │ │ b.w 221230 │ │ │ │ ldr r3, [pc, #1016] @ (222b18 ) │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 448398 │ │ │ │ + bl 448358 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #1272] @ 222c2c │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r0, #6 │ │ │ │ add r3, pc │ │ │ │ - bl 321310 │ │ │ │ + bl 3212d0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #1252] @ 222c30 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r0, [pc, #1248] @ 222c34 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ bl 293b24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #1232] @ 222c38 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224558 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #1200] @ 222c3c │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22454a │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr.w r1, [pc, #1172] @ 222c40 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224488 │ │ │ │ ldr.w r7, [pc, #1160] @ 222c44 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224488 │ │ │ │ ldr.w r0, [pc, #1144] @ 222c48 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ - bl 4458b4 │ │ │ │ + bl 445874 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224180 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ - bl 4455e0 │ │ │ │ + bl 4455a0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2244a4 │ │ │ │ ldr.w r7, [pc, #1104] @ 222c4c │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 223d80 │ │ │ │ ldr r3, [pc, #732] @ (222aec ) │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr.w r7, [pc, #1072] @ 222c50 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r7, [pc, #1060] @ 222c54 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 222854 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr.w r7, [pc, #1024] @ 222c58 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 222870 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r7, [pc, #1000] @ (222c5c ) │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 22288a │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r7, [pc, #980] @ (222c60 ) │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 2228a4 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r7, [pc, #956] @ (222c64 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #944] @ (222c68 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ - bl 445370 │ │ │ │ + bl 445330 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 2228d8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r0, [pc, #912] @ (222c6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - bl 4455e0 │ │ │ │ + bl 4455a0 │ │ │ │ ldr r2, [pc, #900] @ (222c70 ) │ │ │ │ ldr r1, [pc, #900] @ (222c74 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 4458b4 │ │ │ │ + bl 445874 │ │ │ │ ldr r1, [pc, #884] @ (222c78 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r9, [pc, #872] @ 222c7c │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr r0, [pc, #848] @ (222c80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr r3, [pc, #824] @ (222c84 ) │ │ │ │ ldr r2, [pc, #824] @ (222c88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #824] @ (222c8c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr r3, [pc, #812] @ (222c90 ) │ │ │ │ ldr r2, [pc, #812] @ (222c94 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #812] @ (222c98 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ movs r0, #32 │ │ │ │ blx 181488 │ │ │ │ mov r9, r0 │ │ │ │ str r7, [r0, #4] │ │ │ │ movs r7, #0 │ │ │ │ adds r0, #8 │ │ │ │ str.w r7, [r0, #-8] │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr r3, [pc, #780] @ (222c9c ) │ │ │ │ str.w r7, [r9, #24] │ │ │ │ add.w r1, r9, #24 │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str.w r2, [r9, #28] │ │ │ │ @@ -249651,28 +249652,28 @@ │ │ │ │ ldr r7, [pc, #744] @ (222ca0 ) │ │ │ │ ldr r2, [pc, #744] @ (222ca4 ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #744] @ (222ca8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #112] @ 0x70 │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr r0, [pc, #724] @ (222cac ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224496 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r2, [pc, #700] @ (222cb0 ) │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #24] │ │ │ │ adds r3, #1 │ │ │ │ @@ -249732,252 +249733,252 @@ │ │ │ │ str r0, [r2, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ b.w 221230 │ │ │ │ stmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r3!, {r2, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, sp, #888 @ 0x378 │ │ │ │ + add r6, sp, #664 @ 0x298 │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #172 @ 0xac │ │ │ │ + adds r4, #116 @ 0x74 │ │ │ │ movs r0, r5 │ │ │ │ - sxth r6, r2 │ │ │ │ + cbz r6, 222ad6 │ │ │ │ movs r6, r4 │ │ │ │ adds r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 222ae2 │ │ │ │ + cbz r4, 222ad4 │ │ │ │ movs r6, r4 │ │ │ │ movs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 222ae2 │ │ │ │ + cbz r2, 222ad4 │ │ │ │ movs r6, r4 │ │ │ │ asrs r4, r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #34] @ 0x22 │ │ │ │ + strh r4, [r2, #32] │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #352 @ 0x160 │ │ │ │ + sub sp, #128 @ 0x80 │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r6, #32] │ │ │ │ + strh r0, [r7, #30] │ │ │ │ movs r0, r5 │ │ │ │ - sub sp, #304 @ 0x130 │ │ │ │ + sub sp, #80 @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r2, #32] │ │ │ │ + strh r4, [r3, #30] │ │ │ │ movs r0, r5 │ │ │ │ stmia r2!, {r2, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #272 @ 0x110 │ │ │ │ + sub sp, #48 @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + add sp, #488 @ 0x1e8 │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #840 @ 0x348 │ │ │ │ + add r6, sp, #616 @ 0x268 │ │ │ │ movs r5, r4 │ │ │ │ - movw r0, #10278 @ 0x2826 │ │ │ │ - lsrs r4, r6, #5 │ │ │ │ + addw r0, sl, #2086 @ 0x826 │ │ │ │ + lsrs r4, r7, #4 │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r3, #24] │ │ │ │ + strh r4, [r4, #22] │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #128 @ (adr r5, 222b74 ) │ │ │ │ + add r4, pc, #928 @ (adr r4, 222e94 ) │ │ │ │ movs r3, r5 │ │ │ │ asrs r4, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, sp, #416 @ 0x1a0 │ │ │ │ + add r3, sp, #192 @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ stmia r1!, {r1, r2, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4f40037 │ │ │ │ cmp r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #688 @ 0x2b0 │ │ │ │ + add r7, sp, #464 @ 0x1d0 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2232f6 │ │ │ │ vsri.32 , q12, #1 │ │ │ │ movs r7, r6 │ │ │ │ stmia r0!, {r2, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r0!, {r2, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add sp, #0 │ │ │ │ + add r7, sp, #800 @ 0x320 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #944 @ 0x3b0 │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #936 @ 0x3a8 │ │ │ │ + add r7, sp, #712 @ 0x2c8 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #888 @ 0x378 │ │ │ │ + add r7, sp, #664 @ 0x298 │ │ │ │ movs r6, r4 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ + subs r6, #96 @ 0x60 │ │ │ │ movs r7, r4 │ │ │ │ - add r7, sp, #184 @ 0xb8 │ │ │ │ + add r6, sp, #984 @ 0x3d8 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #88 @ 0x58 │ │ │ │ + add r6, sp, #888 @ 0x378 │ │ │ │ movs r6, r4 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #864 @ 0x360 │ │ │ │ movs r6, r4 │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ movs r5, r5 │ │ │ │ - ldrsb r6, [r1, r5] │ │ │ │ + ldrsb r6, [r2, r4] │ │ │ │ movs r5, r4 │ │ │ │ - add r4, sp, #456 @ 0x1c8 │ │ │ │ + add r4, sp, #232 @ 0xe8 │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xf2d20037 │ │ │ │ subw r0, ip, #55 @ 0x37 │ │ │ │ - cmp r4, #82 @ 0x52 │ │ │ │ + cmp r4, #26 │ │ │ │ movs r3, r5 │ │ │ │ @ instruction: 0xf28c0037 │ │ │ │ - str r0, [sp, #376] @ 0x178 │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ movs r0, r5 │ │ │ │ - strh r6, [r1, #32] │ │ │ │ + strh r6, [r2, #30] │ │ │ │ movs r0, r5 │ │ │ │ - add r2, sp, #720 @ 0x2d0 │ │ │ │ + add r2, sp, #496 @ 0x1f0 │ │ │ │ movs r6, r4 │ │ │ │ bkpt 0x004c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r0, r4] │ │ │ │ + ldrh r4, [r1, r3] │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r2, #28] │ │ │ │ + strb r6, [r3, #27] │ │ │ │ movs r0, r5 │ │ │ │ bkpt 0x001a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #696] @ 0x2b8 │ │ │ │ + str r7, [sp, #472] @ 0x1d8 │ │ │ │ movs r7, r4 │ │ │ │ bkpt 0x0000 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + ldrsb r4, [r5, r6] │ │ │ │ movs r5, r4 │ │ │ │ pop {r1, r2, r5, r6, r7, pc} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb88e │ │ │ │ + @ instruction: 0xb856 │ │ │ │ movs r1, r5 │ │ │ │ pop {r2, r3, r6, r7, pc} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r0, [r1, r7] │ │ │ │ + ldrsb r0, [r2, r6] │ │ │ │ movs r5, r4 │ │ │ │ pop {r1, r4, r5, r7, pc} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ + ldrsb r2, [r3, r7] │ │ │ │ movs r5, r4 │ │ │ │ asrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #28] │ │ │ │ + ldr r6, [r3, #24] │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xf0fc0037 │ │ │ │ @ instruction: 0xf0ce0037 │ │ │ │ - add r2, sp, #16 │ │ │ │ + add r1, sp, #816 @ 0x330 │ │ │ │ movs r6, r4 │ │ │ │ eors.w r0, lr, #55 @ 0x37 │ │ │ │ orns r0, r0, #55 @ 0x37 │ │ │ │ - add r1, sp, #664 @ 0x298 │ │ │ │ + add r1, sp, #440 @ 0x1b8 │ │ │ │ movs r6, r4 │ │ │ │ bic.w r0, lr, #55 @ 0x37 │ │ │ │ - adds r6, r5, #3 │ │ │ │ + adds r6, r6, #2 │ │ │ │ movs r3, r5 │ │ │ │ - add r0, sp, #728 @ 0x2d8 │ │ │ │ + add r0, sp, #504 @ 0x1f8 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r5, #30] │ │ │ │ + ldrh r4, [r6, #28] │ │ │ │ movs r4, r5 │ │ │ │ vshr.s32 d16, d23, #18 │ │ │ │ - ldrh r6, [r1, #30] │ │ │ │ + ldrh r6, [r2, #28] │ │ │ │ movs r4, r5 │ │ │ │ vshr.s16 d16, d23, #16 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r2, r0] │ │ │ │ movs r1, r5 │ │ │ │ vshr.s32 d0, d23, #24 │ │ │ │ vshr.s32 d0, d23, #24 │ │ │ │ cbnz r2, 222c5a │ │ │ │ lsls r4, r0, #1 │ │ │ │ cbnz r6, 222c58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #320 @ 0x140 │ │ │ │ + add r2, sp, #96 @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r0, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #248 @ 0xf8 │ │ │ │ + add r2, sp, #24 │ │ │ │ movs r6, r4 │ │ │ │ - add r2, sp, #184 @ 0xb8 │ │ │ │ + add r1, sp, #984 @ 0x3d8 │ │ │ │ movs r6, r4 │ │ │ │ movs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ mcr 0, 6, r0, cr6, cr7, {1} │ │ │ │ - add r6, pc, #896 @ (adr r6, 222fa0 ) │ │ │ │ + add r6, pc, #672 @ (adr r6, 222ec0 ) │ │ │ │ movs r6, r4 │ │ │ │ mcr 0, 4, r0, cr6, cr7, {1} │ │ │ │ rev16 r0, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ rev16 r0, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r0, #12] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ movs r0, r5 │ │ │ │ rev r0, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, r2] │ │ │ │ + ldr r6, [r3, r1] │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf78c0025 │ │ │ │ - @ instruction: 0xf6fc0025 │ │ │ │ - @ instruction: 0xf6e40025 │ │ │ │ - @ instruction: 0xf6de0025 │ │ │ │ - @ instruction: 0xf7240025 │ │ │ │ - @ instruction: 0xf6ba0025 │ │ │ │ - @ instruction: 0xf66c0025 │ │ │ │ - strh r0, [r3, #52] @ 0x34 │ │ │ │ + @ instruction: 0xf7540025 │ │ │ │ + movt r0, #18469 @ 0x4825 │ │ │ │ + subw r0, ip, #2085 @ 0x825 │ │ │ │ + subw r0, r6, #2085 @ 0x825 │ │ │ │ + @ instruction: 0xf6ec0025 │ │ │ │ + @ instruction: 0xf6820025 │ │ │ │ + @ instruction: 0xf6340025 │ │ │ │ + strh r0, [r4, #50] @ 0x32 │ │ │ │ movs r7, r4 │ │ │ │ - movw r0, #59429 @ 0xe825 │ │ │ │ - @ instruction: 0xb77c │ │ │ │ + @ instruction: 0xf6160025 │ │ │ │ + @ instruction: 0xb744 │ │ │ │ movs r0, r5 │ │ │ │ - movw r0, #59429 @ 0xe825 │ │ │ │ - @ instruction: 0xf61a0025 │ │ │ │ - @ instruction: 0xf6140025 │ │ │ │ - udf #230 @ 0xe6 │ │ │ │ + @ instruction: 0xf6160025 │ │ │ │ + @ instruction: 0xf5e20025 │ │ │ │ + rsbs r0, ip, #10813440 @ 0xa50000 │ │ │ │ + udf #174 @ 0xae │ │ │ │ movs r6, r4 │ │ │ │ - add r5, pc, #552 @ (adr r5, 222e9c ) │ │ │ │ + add r5, pc, #328 @ (adr r5, 222dbc ) │ │ │ │ movs r6, r4 │ │ │ │ - add r1, sp, #672 @ 0x2a0 │ │ │ │ + add r1, sp, #448 @ 0x1c0 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf5ee0025 │ │ │ │ - @ instruction: 0xf5880025 │ │ │ │ - add r4, pc, #384 @ (adr r4, 222e04 ) │ │ │ │ + subs.w r0, r6, #10813440 @ 0xa50000 │ │ │ │ + adcs.w r0, r0, #10813440 @ 0xa50000 │ │ │ │ + add r4, pc, #160 @ (adr r4, 222d24 ) │ │ │ │ movs r6, r4 │ │ │ │ @ instruction: 0xb80e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ movs r5, r4 │ │ │ │ - subs r5, #236 @ 0xec │ │ │ │ + subs r5, #180 @ 0xb4 │ │ │ │ movs r3, r5 │ │ │ │ @ instruction: 0xb7f6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #226 @ 0xe2 │ │ │ │ + cmp r1, #170 @ 0xaa │ │ │ │ movs r5, r4 │ │ │ │ - subs r5, #212 @ 0xd4 │ │ │ │ + subs r5, #156 @ 0x9c │ │ │ │ movs r3, r5 │ │ │ │ rsbs r0, r6, r7, rrx │ │ │ │ @ instruction: 0xb7a2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 222554 │ │ │ │ + b.n 2224e4 │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r3, r0] │ │ │ │ + strh r4, [r4, r7] │ │ │ │ movs r5, r4 │ │ │ │ - @ instruction: 0xeb980025 │ │ │ │ + sbc.w r0, r0, r5, asr #32 │ │ │ │ @ instruction: 0xb766 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xb756 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xeb3a0037 │ │ │ │ @ instruction: 0xb73a │ │ │ │ lsls r4, r0, #1 │ │ │ │ @@ -249999,87 +250000,87 @@ │ │ │ │ ldr.w r2, [pc, #2928] @ 223858 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r1, [pc, #2928] @ 22385c │ │ │ │ ldr.w r0, [pc, #2928] @ 223860 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c78 │ │ │ │ + bl 2f8c38 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2912] @ 223864 │ │ │ │ ldr.w r2, [pc, #2912] @ 223868 │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2908] @ 22386c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #72] @ 0x48 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2892] @ 223870 │ │ │ │ movs r1, #2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add r3, pc │ │ │ │ - bl 321310 │ │ │ │ + bl 3212d0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2872] @ 223874 │ │ │ │ ldr.w r1, [pc, #2872] @ 223878 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ - bl 42f5ac │ │ │ │ + bl 42f56c │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #24 │ │ │ │ blx 183830 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3d3524 │ │ │ │ + bl 3d34e4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ add.w r0, r9, #4 │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr.w r3, [pc, #2820] @ 22387c │ │ │ │ movs r2, #0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r9, #20] │ │ │ │ add.w r2, r9, #20 │ │ │ │ ldr.w r1, [r3, #1460] @ 0x5b4 │ │ │ │ str.w r9, [r1] │ │ │ │ str.w r2, [r3, #1460] @ 0x5b4 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r0, [pc, #2792] @ 223880 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r3, [pc, #2764] @ 223884 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r0, #5 │ │ │ │ add r3, pc │ │ │ │ - bl 321310 │ │ │ │ + bl 3212d0 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov fp, r0 │ │ │ │ blx 182874 │ │ │ │ add.w r3, fp, r0 │ │ │ │ ldrb.w r2, [r3, #-1] │ │ │ │ ldr.w r3, [pc, #2724] @ 223888 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -250090,15 +250091,15 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ mov r1, sl │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ mov r0, fp │ │ │ │ blx 181788 │ │ │ │ b.w 2215ee │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 224276 │ │ │ │ @@ -250115,85 +250116,85 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224276 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r5, [pc, #2636] @ 223890 │ │ │ │ blx 1825b4 │ │ │ │ ldr.w sl, [pc, #2632] @ 223894 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr.w r0, [r9, #128] @ 0x80 │ │ │ │ add r5, pc │ │ │ │ - bl 2f8ce0 │ │ │ │ + bl 2f8ca0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f9e28 │ │ │ │ + bl 2f9de8 │ │ │ │ ldr.w r2, [pc, #2608] @ 223898 │ │ │ │ add sl, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, sl, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [pc, #2588] @ 22389c │ │ │ │ ldr.w fp, [pc, #2588] @ 2238a0 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [r3, #0] │ │ │ │ - bl 2fb3cc │ │ │ │ + bl 2fb38c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f7704 │ │ │ │ + bl 2f76c4 │ │ │ │ ldr.w r1, [pc, #2556] @ 2238a4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f7704 │ │ │ │ + bl 2f76c4 │ │ │ │ ldr.w r1, [pc, #2548] @ 2238a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2f7704 │ │ │ │ + bl 2f76c4 │ │ │ │ mov r0, fp │ │ │ │ - bl 2f55ac │ │ │ │ + bl 2f556c │ │ │ │ mov r5, r0 │ │ │ │ bl 1f17c4 │ │ │ │ ldr.w r1, [pc, #2528] @ 2238ac │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ ldr.w r0, [r9, #148] @ 0x94 │ │ │ │ cbz r0, 222ee8 │ │ │ │ - bl 2f0e18 │ │ │ │ + bl 2f0dd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224434 │ │ │ │ bl 23b72c │ │ │ │ ldr.w r0, [r9, #132] @ 0x84 │ │ │ │ cbz r0, 222ef6 │ │ │ │ - bl 4378e4 │ │ │ │ + bl 4378a4 │ │ │ │ ldr.w r0, [r9, #112] @ 0x70 │ │ │ │ cbz r0, 222f4a │ │ │ │ ldr.w r3, [pc, #2480] @ 2238b0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ mov r3, r9 │ │ │ │ - bl 446c0c │ │ │ │ + bl 446bcc │ │ │ │ mov r5, r0 │ │ │ │ bl 21fee4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 2fcf8c │ │ │ │ + bl 2fcf4c │ │ │ │ cbz r5, 222f4a │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22465a │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ @@ -250205,28 +250206,28 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2240e8 │ │ │ │ ldr.w r3, [pc, #2408] @ 2238b4 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 25028c │ │ │ │ - bl 3b06ac │ │ │ │ + bl 3b066c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r3, [pc, #2384] @ 2238b8 │ │ │ │ ldr.w r2, [pc, #2384] @ 2238bc │ │ │ │ ldr.w r1, [pc, #2384] @ 2238c0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w r3, [pc, #2368] @ 2238c4 │ │ │ │ mov fp, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [r3, #16] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 222fd6 │ │ │ │ ldr.w sl, [pc, #2356] @ 2238c8 │ │ │ │ @@ -250234,15 +250235,15 @@ │ │ │ │ add sl, pc │ │ │ │ strd r6, r4, [sp, #28] │ │ │ │ add r9, pc │ │ │ │ mov r4, r8 │ │ │ │ add.w r8, sl, #2032 @ 0x7f0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 222fcc │ │ │ │ add.w r5, sl, #1872 @ 0x750 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r1, r6 │ │ │ │ blx 182df4 │ │ │ │ cbnz r0, 222fc6 │ │ │ │ @@ -250254,27 +250255,27 @@ │ │ │ │ ldr r4, [r4, #20] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 222fa8 │ │ │ │ ldrd r6, r4, [sp, #28] │ │ │ │ ldr.w r0, [pc, #2296] @ 2238d0 │ │ │ │ ldr.w r5, [pc, #2296] @ 2238d4 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r3 │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr.w r0, [pc, #2276] @ 2238d8 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr.w r3, [pc, #2260] @ 2238dc │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 223be8 │ │ │ │ ldr.w r3, [pc, #2248] @ 2238e0 │ │ │ │ add r3, pc │ │ │ │ @@ -250311,21 +250312,21 @@ │ │ │ │ strb.w r3, [r2, #36] @ 0x24 │ │ │ │ ldr.w r5, [pc, #2184] @ 2238f4 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 223092 │ │ │ │ ldr.w r0, [fp, #124] @ 0x7c │ │ │ │ cbz r0, 223092 │ │ │ │ - bl 2f9394 │ │ │ │ + bl 2f9354 │ │ │ │ mov r9, r0 │ │ │ │ cbnz r0, 223092 │ │ │ │ ldr.w r0, [pc, #2164] @ 2238f8 │ │ │ │ ldr.w r1, [fp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ str.w r9, [r5] │ │ │ │ ldr.w r5, [pc, #2152] @ 2238fc │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #32] │ │ │ │ cbnz r3, 2230ae │ │ │ │ ldr r3, [r5, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -250336,30 +250337,30 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ ldr.w r5, [pc, #2132] @ 223904 │ │ │ │ add r5, pc │ │ │ │ add.w r0, r5, #32 │ │ │ │ bl 1b9a98 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r3, [pc, #2112] @ 223908 │ │ │ │ ldr.w r2, [pc, #2112] @ 22390c │ │ │ │ ldr.w r1, [pc, #2112] @ 223910 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov sl, r0 │ │ │ │ add.w r0, r5, #32 │ │ │ │ bl 1b9c80 │ │ │ │ mov r9, r0 │ │ │ │ - bl 326a48 │ │ │ │ + bl 326a08 │ │ │ │ ldrb.w r3, [r5, #112] @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2237ce │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 223736 │ │ │ │ ldr.w r2, [pc, #2064] @ 223914 │ │ │ │ @@ -250388,25 +250389,25 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [r3, #132] @ 0x84 │ │ │ │ cbz r1, 223152 │ │ │ │ mov r0, sl │ │ │ │ bl 220c4c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r3, [pc, #1996] @ 223928 │ │ │ │ ldr.w r2, [pc, #1996] @ 22392c │ │ │ │ ldr.w r1, [pc, #1996] @ 223930 │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w r3, [pc, #1980] @ 223934 │ │ │ │ mov r9, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb.w r2, [r3, #38] @ 0x26 │ │ │ │ cbz r2, 22318e │ │ │ │ ldr r3, [r3, #32] │ │ │ │ subs r3, #2 │ │ │ │ @@ -250430,28 +250431,28 @@ │ │ │ │ ldr.w r3, [pc, #1928] @ 223944 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [pc, #1920] @ 223948 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #1912] @ 22394c │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr.w r0, [pc, #1904] @ 223950 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #1896] @ 223954 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr.w r3, [pc, #1888] @ 223958 │ │ │ │ ldr.w r1, [r9, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [r3, #108] @ 0x6c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 223bdc │ │ │ │ ldr.w sl, [pc, #1872] @ 22395c │ │ │ │ @@ -250463,22 +250464,22 @@ │ │ │ │ str r7, [sp, #28] │ │ │ │ add.w r4, sl, #1456 @ 0x5b0 │ │ │ │ mov r7, sl │ │ │ │ b.n 223250 │ │ │ │ movs r3, #0 │ │ │ │ adds r0, r5, #4 │ │ │ │ str r3, [r5, #20] │ │ │ │ - bl 442e24 │ │ │ │ + bl 442de4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 32482c │ │ │ │ + bl 3247ec │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 442e88 │ │ │ │ + bl 442e48 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 3c3360 │ │ │ │ + bl 3c3320 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ ldr.w r5, [r7, #1456] @ 0x5b0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2232ca │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str.w r3, [r7, #1456] @ 0x5b0 │ │ │ │ @@ -250496,15 +250497,15 @@ │ │ │ │ ldr.w r3, [pc, #1772] @ 223964 │ │ │ │ ldr.w r2, [pc, #1772] @ 223968 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r1, [pc, #1748] @ 22396c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -250523,20 +250524,20 @@ │ │ │ │ b.w 221230 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r4, fp │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 223bc0 │ │ │ │ ldr.w r0, [pc, #1696] @ 223978 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #1688] @ 22397c │ │ │ │ mov r3, r6 │ │ │ │ add.w r2, r9, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 22149e │ │ │ │ ldr.w r2, [r9, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r9, [pc, #1664] @ 223980 │ │ │ │ ldr.w r3, [pc, #1664] @ 223984 │ │ │ │ @@ -250569,15 +250570,15 @@ │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ bl 21fee4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [r5, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 2fcf8c │ │ │ │ + bl 2fcf4c │ │ │ │ movs r0, #0 │ │ │ │ bl 18b2dc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 223e8e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ @@ -250601,43 +250602,43 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2233a2 │ │ │ │ dmb ish │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2240e0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [pc, #1496] @ 223998 │ │ │ │ - bl 2f5b34 │ │ │ │ + bl 2f5af4 │ │ │ │ ldr.w r0, [pc, #1492] @ 22399c │ │ │ │ ldr.w r9, [r4] │ │ │ │ movs r4, #0 │ │ │ │ add r0, pc │ │ │ │ strb.w r4, [sp, #60] @ 0x3c │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #1476] @ 2239a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr.w r3, [pc, #1464] @ 2239a4 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 223fbe │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 224566 │ │ │ │ ldr.w r0, [pc, #1444] @ 2239a8 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #1440] @ 2239ac │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldrb.w r3, [sp, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22446a │ │ │ │ cbz r3, 223432 │ │ │ │ ldr.w r3, [pc, #1416] @ 2239b0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -250649,64 +250650,64 @@ │ │ │ │ cbz r3, 22344a │ │ │ │ ldr.w r3, [pc, #1400] @ 2239b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2245ea │ │ │ │ movs r0, #2 │ │ │ │ - bl 2f5b34 │ │ │ │ + bl 2f5af4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r3, [pc, #1376] @ 2239bc │ │ │ │ ldr.w r2, [pc, #1376] @ 2239c0 │ │ │ │ ldr.w r1, [pc, #1376] @ 2239c4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w r3, [pc, #1360] @ 2239c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 22348e │ │ │ │ ldr r2, [r0, #64] @ 0x40 │ │ │ │ cbz r2, 22348e │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1348] @ 2239cc │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ ldr.w r3, [pc, #1344] @ 2239d0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2234a2 │ │ │ │ ldr.w r1, [r3, #152] @ 0x98 │ │ │ │ mov r2, r6 │ │ │ │ bl 243988 │ │ │ │ bl 286118 │ │ │ │ ldr.w r0, [pc, #1324] @ 2239d4 │ │ │ │ add r0, pc │ │ │ │ bl 21e1f0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43bb24 │ │ │ │ + bl 43bae4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242b4 │ │ │ │ bl 245b74 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2242b4 │ │ │ │ ldr.w r0, [pc, #1296] @ 2239d8 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #1288] @ 2239dc │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr.w r3, [pc, #1280] @ 2239e0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 223690 │ │ │ │ ldr.w r5, [pc, #1268] @ 2239e4 │ │ │ │ ldr.w r3, [pc, #1268] @ 2239e8 │ │ │ │ @@ -250721,15 +250722,15 @@ │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cbz r4, 223558 │ │ │ │ ldr.w fp, [r4] │ │ │ │ cmp.w fp, #1 │ │ │ │ bne.n 223506 │ │ │ │ add.w r8, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 442e24 │ │ │ │ + bl 442de4 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ldrd r7, r0, [r5, #96] @ 0x60 │ │ │ │ movs r2, #4 │ │ │ │ adds r1, r7, #1 │ │ │ │ blx 1814ec │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ @@ -250739,15 +250740,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 223b12 │ │ │ │ str.w r0, [r9, r7, lsl #2] │ │ │ │ ldr.w r3, [sl, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [sl, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ - bl 442e88 │ │ │ │ + bl 442e48 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 22350a │ │ │ │ ldr.w r3, [pc, #1172] @ 2239f0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #28] │ │ │ │ @@ -250767,15 +250768,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 223602 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 223582 │ │ │ │ add.w r5, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442e24 │ │ │ │ + bl 442de4 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ add r0, sp, #204 @ 0xcc │ │ │ │ blx 182f7c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -250792,26 +250793,26 @@ │ │ │ │ movs r3, #32 │ │ │ │ mov r1, r3 │ │ │ │ blx 182ee8 <__snprintf_chk@plt> │ │ │ │ movs r2, #0 │ │ │ │ add r0, sp, #204 @ 0xcc │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r8, [sl, #172] @ 0xac │ │ │ │ - bl 3b734c │ │ │ │ + bl 3b730c │ │ │ │ ldr.w r3, [pc, #1060] @ 223a00 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldr.w r3, [sl, #172] @ 0xac │ │ │ │ str.w r0, [r2, r8, lsl #2] │ │ │ │ ldr.w r2, [r2, r3, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2241a6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [sl, #172] @ 0xac │ │ │ │ mov r0, r5 │ │ │ │ - bl 442e88 │ │ │ │ + bl 442e48 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 223588 │ │ │ │ ldr.w r3, [pc, #1024] @ 223a04 │ │ │ │ mov r6, r9 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #24] │ │ │ │ @@ -250828,53 +250829,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22368e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 223624 │ │ │ │ add.w r5, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442e24 │ │ │ │ + bl 442de4 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3b734c │ │ │ │ + bl 3b730c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 223c0e │ │ │ │ mov r0, fp │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 4455e0 │ │ │ │ + bl 4455a0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 223d06 │ │ │ │ ldr r3, [pc, #584] @ (2238b0 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [pc, #936] @ (223a14 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r1, [pc, #928] @ (223a18 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442e88 │ │ │ │ + bl 442e48 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 22362a │ │ │ │ mov r6, r9 │ │ │ │ bl 296d7c │ │ │ │ movs r0, #3 │ │ │ │ - bl 2f5b34 │ │ │ │ + bl 2f5af4 │ │ │ │ bl 2566ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 1ebd44 │ │ │ │ ldr r3, [pc, #880] @ (223a1c ) │ │ │ │ str.w r0, [r4, #168] @ 0xa8 │ │ │ │ @@ -250888,36 +250889,36 @@ │ │ │ │ ldr r4, [pc, #860] @ (223a20 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbz r0, 2236f4 │ │ │ │ ldr r1, [pc, #856] @ (223a24 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 2fbfec │ │ │ │ + bl 2fbfac │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22453a │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 223de2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #832] @ (223a28 ) │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 2fbafc │ │ │ │ + bl 2fbabc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1edfb4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 223c82 │ │ │ │ - bl 43f130 │ │ │ │ + bl 43f0f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 26cbd0 │ │ │ │ movs r0, #0 │ │ │ │ blx 1834d8 │ │ │ │ strd r2, r2, [r3, #20] │ │ │ │ strd r2, r2, [r3, #28] │ │ │ │ strb.w r2, [r3, #36] @ 0x24 │ │ │ │ @@ -250939,15 +250940,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 181488 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #0] │ │ │ │ str.w fp, [r0, #4] │ │ │ │ adds r0, #8 │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr r3, [pc, #720] @ (223a30 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r5, #24 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ @@ -250963,15 +250964,15 @@ │ │ │ │ movs r0, #32 │ │ │ │ blx 181488 │ │ │ │ movs r3, #2 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #0] │ │ │ │ str.w fp, [r0, #4] │ │ │ │ adds r0, #8 │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr r3, [pc, #668] @ (223a38 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r5, #24 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ @@ -251001,15 +251002,15 @@ │ │ │ │ ldr r3, [pc, #612] @ (223a48 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr r3, [pc, #596] @ (223a4c ) │ │ │ │ add.w r1, r5, #24 │ │ │ │ str.w fp, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2, #0] │ │ │ │ @@ -251027,88 +251028,88 @@ │ │ │ │ ldr r3, [pc, #552] @ (223a54 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr r3, [pc, #536] @ (223a58 ) │ │ │ │ add.w r1, r5, #24 │ │ │ │ str.w r9, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r5, [r2, #0] │ │ │ │ str r1, [r3, #28] │ │ │ │ b.n 223116 │ │ │ │ push {r2, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r1, r2, r4} │ │ │ │ + cbz r6, 2238d2 │ │ │ │ movs r1, r5 │ │ │ │ - add r1, pc, #640 @ (adr r1, 223ae0 ) │ │ │ │ + add r1, pc, #416 @ (adr r1, 223a00 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #712 @ (adr r1, 223b2c ) │ │ │ │ + add r1, pc, #488 @ (adr r1, 223a4c ) │ │ │ │ movs r6, r4 │ │ │ │ push {r1, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 223a74 │ │ │ │ + b.n 223a04 │ │ │ │ movs r5, r4 │ │ │ │ - add r0, pc, #456 @ (adr r0, 223a38 ) │ │ │ │ + add r0, pc, #232 @ (adr r0, 223958 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #304 @ (adr r0, 2239a4 ) │ │ │ │ + add r0, pc, #80 @ (adr r0, 2238c4 ) │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #360 @ (adr r5, 2239e4 ) │ │ │ │ + add r5, pc, #136 @ (adr r5, 223904 ) │ │ │ │ movs r1, r5 │ │ │ │ b.n 223860 │ │ │ │ movs r7, r6 │ │ │ │ - movs r3, #110 @ 0x6e │ │ │ │ + movs r3, #54 @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - ldr r4, [r0, #72] @ 0x48 │ │ │ │ + ldr r4, [r1, #68] @ 0x44 │ │ │ │ movs r0, r5 │ │ │ │ adds r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #536 @ (adr r5, 223aa8 ) │ │ │ │ + add r5, pc, #312 @ (adr r5, 2239c8 ) │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r0, #40] @ 0x28 │ │ │ │ + strh r2, [r1, #38] @ 0x26 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf4ee0031 │ │ │ │ - ldrb r2, [r2, #29] │ │ │ │ + @ instruction: 0xf4b60031 │ │ │ │ + ldrb r2, [r3, #28] │ │ │ │ movs r4, r4 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #34 @ 0x22 │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r2, #28] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r2, #28] │ │ │ │ movs r5, r4 │ │ │ │ - add r5, pc, #472 @ (adr r5, 223a88 ) │ │ │ │ + add r5, pc, #248 @ (adr r5, 2239a8 ) │ │ │ │ movs r6, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ sxth r4, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf3e80031 │ │ │ │ - ldrb r0, [r2, #25] │ │ │ │ + @ instruction: 0xf3b00031 │ │ │ │ + ldrb r0, [r3, #24] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r4, #30] │ │ │ │ + strh r4, [r5, #28] │ │ │ │ movs r4, r4 │ │ │ │ b.n 223494 │ │ │ │ movs r7, r6 │ │ │ │ strh r2, [r5, #38] @ 0x26 │ │ │ │ movs r6, r6 │ │ │ │ - add r2, pc, #1008 @ (adr r2, 223cc0 ) │ │ │ │ + add r2, pc, #784 @ (adr r2, 223be0 ) │ │ │ │ movs r1, r5 │ │ │ │ - bvc.n 223898 │ │ │ │ + bvc.n 223828 │ │ │ │ movs r6, r4 │ │ │ │ push {r0, r3, r5, r7, lr} │ │ │ │ - vsubw.u q13, , d4 │ │ │ │ + @ instruction: 0xffffa34c │ │ │ │ movs r6, r4 │ │ │ │ cbz r4, 2238f4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 22333c │ │ │ │ movs r7, r6 │ │ │ │ b.n 223300 │ │ │ │ movs r7, r6 │ │ │ │ @@ -251116,176 +251117,176 @@ │ │ │ │ movs r7, r6 │ │ │ │ b.n 2232d0 │ │ │ │ movs r7, r6 │ │ │ │ b.n 2232b8 │ │ │ │ movs r7, r6 │ │ │ │ b.n 2232a8 │ │ │ │ movs r7, r6 │ │ │ │ - add r3, pc, #800 @ (adr r3, 223c1c ) │ │ │ │ + add r3, pc, #576 @ (adr r3, 223b3c ) │ │ │ │ movs r6, r4 │ │ │ │ sub sp, #280 @ 0x118 │ │ │ │ lsls r4, r0, #1 │ │ │ │ sub sp, #200 @ 0xc8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ sub sp, #168 @ 0xa8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf2880031 │ │ │ │ - ldrb r2, [r6, #19] │ │ │ │ + @ instruction: 0xf2500031 │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r0, #20] │ │ │ │ + strh r6, [r1, #18] │ │ │ │ movs r4, r4 │ │ │ │ b.n 223194 │ │ │ │ movs r7, r6 │ │ │ │ b.n 223170 │ │ │ │ movs r7, r6 │ │ │ │ b.n 223158 │ │ │ │ movs r7, r6 │ │ │ │ b.n 223140 │ │ │ │ movs r7, r6 │ │ │ │ add sp, #96 @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf1f20031 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + subs.w r0, sl, #49 @ 0x31 │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r5, #14] │ │ │ │ + strh r6, [r6, #12] │ │ │ │ movs r4, r4 │ │ │ │ add r7, sp, #896 @ 0x380 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r7, sp, #792 @ 0x318 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb68d │ │ │ │ vqshlu.s64 , q14, #63 @ 0x3f │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #20] │ │ │ │ + strb r6, [r3, #19] │ │ │ │ movs r0, r5 │ │ │ │ cbz r5, 22395c │ │ │ │ - vcvt.u16.f16 d30, d2, #1 │ │ │ │ + @ instruction: 0xffffecda │ │ │ │ movs r5, r4 │ │ │ │ cbz r5, 22395c │ │ │ │ vcvt.u32.f32 q13, q7, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 22401c │ │ │ │ movs r7, r6 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r7, #10 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf0dc0031 │ │ │ │ - ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ + @ instruction: 0xf0a40031 │ │ │ │ + ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ movs r6, r4 │ │ │ │ - blt.n 223a64 │ │ │ │ + blt.n 2239f4 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r5, [sp, #880] @ 0x370 │ │ │ │ + ldr r5, [sp, #656] @ 0x290 │ │ │ │ movs r6, r4 │ │ │ │ movs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, #0 │ │ │ │ + adds r6, r6, #7 │ │ │ │ movs r1, r5 │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ vrshr.u32 d30, d30, #1 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r7, #108] @ 0x6c │ │ │ │ movs r0, r5 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #784 @ (adr r1, 223ca4 ) │ │ │ │ + add r1, pc, #560 @ (adr r1, 223bc4 ) │ │ │ │ movs r6, r4 │ │ │ │ add r5, sp, #824 @ 0x338 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r5, sp, #488 @ 0x1e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds.w r0, r6, #10944512 @ 0xa70000 │ │ │ │ + @ instruction: 0xf4de0027 │ │ │ │ cbz r1, 2239c2 │ │ │ │ vaddw.u q15, , d0 │ │ │ │ movs r7, r6 │ │ │ │ - subs r0, r1, #2 │ │ │ │ + subs r0, r2, #1 │ │ │ │ movs r0, r5 │ │ │ │ add r7, sp, #700 @ 0x2bc │ │ │ │ vcvt.u16.f16 d26, d20, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 7, r0, cr4, cr1, {1} │ │ │ │ - ldrb r4, [r3, #5] │ │ │ │ + mrc 0, 5, r0, cr12, cr1, {1} │ │ │ │ + ldrb r4, [r4, #4] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ movs r4, r4 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #688 @ (adr r1, 223c80 ) │ │ │ │ + add r1, pc, #464 @ (adr r1, 223ba0 ) │ │ │ │ movs r6, r4 │ │ │ │ add r4, sp, #808 @ 0x328 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r0, r1, r5, r7} │ │ │ │ - @ instruction: 0xffff4cfe │ │ │ │ + vqdmulh.s q10, , d6[0] │ │ │ │ movs r1, r5 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ vaddl.u q15, d31, d10 │ │ │ │ movs r7, r6 │ │ │ │ add r4, sp, #400 @ 0x190 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r1, #20 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ movs r3, r5 │ │ │ │ add r4, sp, #376 @ 0x178 │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 223a10 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r0, r2, #18 │ │ │ │ + lsrs r0, r3, #17 │ │ │ │ movs r3, r5 │ │ │ │ add r3, sp, #904 @ 0x388 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #240 @ (adr r1, 223af0 ) │ │ │ │ + add r1, pc, #16 @ (adr r1, 223a10 ) │ │ │ │ movs r6, r4 │ │ │ │ cmp r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ svc 100 @ 0x64 │ │ │ │ movs r7, r6 │ │ │ │ - add r1, pc, #160 @ (adr r1, 223aac ) │ │ │ │ + add r0, pc, #960 @ (adr r0, 223dcc ) │ │ │ │ movs r6, r4 │ │ │ │ - bne.n 223954 │ │ │ │ + bne.n 223ae4 │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #128 @ (adr r1, 223a94 ) │ │ │ │ + add r0, pc, #928 @ (adr r0, 223db4 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r4, #1] │ │ │ │ + strb r4, [r5, #0] │ │ │ │ movs r0, r5 │ │ │ │ add r2, sp, #696 @ 0x2b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r2, sp, #616 @ 0x268 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sbcs r0, r4 │ │ │ │ + adcs r0, r5 │ │ │ │ movs r5, r4 │ │ │ │ - adcs r6, r7 │ │ │ │ + adcs r6, r0 │ │ │ │ movs r5, r4 │ │ │ │ udf #12 │ │ │ │ movs r7, r6 │ │ │ │ udf #8 │ │ │ │ movs r7, r6 │ │ │ │ ble.n 2239d8 │ │ │ │ movs r7, r6 │ │ │ │ ble.n 2239d4 │ │ │ │ movs r7, r6 │ │ │ │ ble.n 223968 │ │ │ │ movs r7, r6 │ │ │ │ - str r6, [sp, #152] @ 0x98 │ │ │ │ + str r5, [sp, #952] @ 0x3b8 │ │ │ │ movs r6, r4 │ │ │ │ ble.n 223b28 │ │ │ │ movs r7, r6 │ │ │ │ - add r7, pc, #216 @ (adr r7, 223b24 ) │ │ │ │ + add r6, pc, #1016 @ (adr r6, 223e44 ) │ │ │ │ movs r0, r5 │ │ │ │ ble.n 223b28 │ │ │ │ movs r7, r6 │ │ │ │ ble.n 223ac4 │ │ │ │ movs r7, r6 │ │ │ │ - bmi.n 223b14 │ │ │ │ + bmi.n 223aa4 │ │ │ │ movs r2, r5 │ │ │ │ ble.n 223aa4 │ │ │ │ movs r7, r6 │ │ │ │ ldr.w r1, [pc, #3112] @ 224688 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ @@ -251293,33 +251294,33 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2218d0 │ │ │ │ ldr.w r9, [pc, #3096] @ 22468c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 432bf0 │ │ │ │ + bl 432bb0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224052 │ │ │ │ ldr.w r9, [pc, #3076] @ 224690 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 432bf0 │ │ │ │ + bl 432bb0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 224064 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 224098 │ │ │ │ - bl 42f534 │ │ │ │ + bl 42f4f4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 22465a │ │ │ │ adds r2, r7, #4 │ │ │ │ dmb ish │ │ │ │ @@ -251332,17 +251333,17 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2240f2 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 41c548 │ │ │ │ + bl 41c508 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2240d8 │ │ │ │ bl 213028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -251364,15 +251365,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ blx 182ee8 <__snprintf_chk@plt> │ │ │ │ ldr.w r9, [r5, #100] @ 0x64 │ │ │ │ add r0, sp, #204 @ 0xcc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 3b734c │ │ │ │ + bl 3b730c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r9, r7, lsl #2] │ │ │ │ ldr.w r3, [r3, r7, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 223542 │ │ │ │ ldr.w r3, [pc, #2884] @ 224698 │ │ │ │ ldr.w r2, [pc, #2884] @ 22469c │ │ │ │ @@ -251381,52 +251382,52 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 22354c │ │ │ │ mov r0, sl │ │ │ │ bl 220b78 │ │ │ │ ldr.w r3, [pc, #2852] @ 2246a4 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r0, [r3, #132] @ 0x84 │ │ │ │ b.w 22314a │ │ │ │ ldr.w r0, [pc, #2840] @ 2246a8 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r3, [pc, #2836] @ 2246ac │ │ │ │ ldr.w r1, [pc, #2836] @ 2246b0 │ │ │ │ movs r2, #1 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r3, r5 │ │ │ │ - bl 445b18 │ │ │ │ + bl 445ad8 │ │ │ │ ldr.w r1, [pc, #2820] @ 2246b4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b18 │ │ │ │ + bl 445ad8 │ │ │ │ b.w 223132 │ │ │ │ ldr.w r0, [pc, #2804] @ 2246b8 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r1, [pc, #2800] @ 2246bc │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ b.w 2232d6 │ │ │ │ ldr.w r0, [r9, #88] @ 0x58 │ │ │ │ - bl 3210f8 │ │ │ │ + bl 3210b8 │ │ │ │ b.w 22320a │ │ │ │ ldr.w r3, [pc, #2772] @ 2246c0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 223014 │ │ │ │ ldr.w r3, [pc, #2764] @ 2246c4 │ │ │ │ @@ -251445,19 +251446,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #1519 @ 0x5ef │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 223682 │ │ │ │ ldr.w r0, [pc, #2720] @ 2246d8 │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ mov r1, r7 │ │ │ │ bl 286310 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ b.w 221230 │ │ │ │ ldr.w r1, [pc, #2704] @ 2246dc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ @@ -251482,25 +251483,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 223e0e │ │ │ │ bl 1b8e54 │ │ │ │ ldr.w r1, [pc, #2640] @ 2246e8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #32 │ │ │ │ bl 1b9bf8 │ │ │ │ - bl 326828 │ │ │ │ + bl 3267e8 │ │ │ │ ldr.w r0, [pc, #2628] @ 2246ec │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr.w r2, [pc, #2620] @ 2246f0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ ldr.w r3, [pc, #2608] @ 2246f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 223cd2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -251517,104 +251518,104 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 224514 │ │ │ │ add sp, #276 @ 0x114 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3b06c0 │ │ │ │ + b.w 3b0680 │ │ │ │ ldr.w r3, [pc, #2552] @ 224700 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [pc, #2548] @ 224704 │ │ │ │ ldr.w r1, [pc, #2548] @ 224708 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1524 @ 0x5f4 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 223682 │ │ │ │ mov r4, r9 │ │ │ │ ldr.w r3, [pc, #2524] @ 22470c │ │ │ │ ldr.w r2, [pc, #2524] @ 224710 │ │ │ │ ldr.w r1, [pc, #2524] @ 224714 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ movw r2, #1689 @ 0x699 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr.w r1, [pc, #2500] @ 224718 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 433150 │ │ │ │ + bl 433110 │ │ │ │ ldr.w r1, [pc, #2492] @ 22471c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 224462 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr.w r3, [sl, #128] @ 0x80 │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr.w r3, [pc, #2344] @ 2246ac │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.w 22281e │ │ │ │ bl 21e9e8 │ │ │ │ ldr.w r1, [pc, #2444] @ 224720 │ │ │ │ add r1, pc │ │ │ │ - bl 432b60 │ │ │ │ + bl 432b20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 221790 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 224684 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 221790 │ │ │ │ - bl 432768 │ │ │ │ + bl 432728 │ │ │ │ ldr.w r1, [pc, #2412] @ 224724 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #2408] @ 224728 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 2f8c78 │ │ │ │ + bl 2f8c38 │ │ │ │ b.w 221790 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ b.w 2215ee │ │ │ │ - bl 326c30 │ │ │ │ + bl 326bf0 │ │ │ │ b.n 223ce2 │ │ │ │ ldr.w r3, [pc, #2248] @ 2246ac │ │ │ │ ldr.w r1, [pc, #2372] @ 22472c │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ - bl 2fb0c4 │ │ │ │ + bl 2fb084 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r0, [r3, #76] @ 0x4c │ │ │ │ b.n 2236e6 │ │ │ │ ldr.w r3, [pc, #2352] @ 224730 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.w 221230 │ │ │ │ movs r0, #4 │ │ │ │ - bl 2f5b1c │ │ │ │ + bl 2f5adc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2242ce │ │ │ │ mov r0, r6 │ │ │ │ bl 22070c │ │ │ │ b.n 223c92 │ │ │ │ ldr.w fp, [pc, #2320] @ 224734 │ │ │ │ add fp, pc │ │ │ │ @@ -251626,15 +251627,15 @@ │ │ │ │ ldr.w r3, [pc, #2308] @ 22473c │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #8 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #-4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #-8] │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr.w r3, [pc, #2288] @ 224740 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r3, pc │ │ │ │ add.w r1, r5, #24 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ str r2, [r5, #28] │ │ │ │ @@ -251647,38 +251648,38 @@ │ │ │ │ ldr.w r1, [pc, #2264] @ 22474c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1500 @ 0x5dc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 2235f6 │ │ │ │ bl 296d70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 223374 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldrd r0, r1, [r3, #152] @ 0x98 │ │ │ │ bl 296d78 │ │ │ │ b.w 223374 │ │ │ │ ldr.w r0, [pc, #2212] @ 224750 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.w 22318e │ │ │ │ bl 212d7c │ │ │ │ b.w 22334e │ │ │ │ ldr.w r3, [pc, #2196] @ 224754 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 433f90 │ │ │ │ + bl 433f50 │ │ │ │ mov r9, r0 │ │ │ │ - bl 42f4cc │ │ │ │ + bl 42f48c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 221b3c │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 22465a │ │ │ │ @@ -251690,27 +251691,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 223ef4 │ │ │ │ dmb ish │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 221b3c │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 221b3c │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #2 │ │ │ │ beq.w 221566 │ │ │ │ blx 181abc │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #2088] @ 224758 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.w 221566 │ │ │ │ add.w r0, r5, #32 │ │ │ │ bl 1b99bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2241f8 │ │ │ │ ldr.w r3, [pc, #2064] @ 22475c │ │ │ │ add r3, pc │ │ │ │ @@ -251718,30 +251719,30 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2230a4 │ │ │ │ b.w 2230ae │ │ │ │ ldr.w r3, [pc, #2036] @ 224754 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ mov r1, r3 │ │ │ │ - bl 433f90 │ │ │ │ + bl 433f50 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 181488 │ │ │ │ mov r9, r0 │ │ │ │ cbz r7, 223f88 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 224684 │ │ │ │ cmp r3, #4 │ │ │ │ it ne │ │ │ │ movne r7, #0 │ │ │ │ mov r0, r9 │ │ │ │ str.w r7, [r0], #4 │ │ │ │ - bl 442ee0 │ │ │ │ + bl 442ea0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22465e │ │ │ │ ldr.w r3, [pc, #1984] @ 224760 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #20] │ │ │ │ add.w r1, r9, #20 │ │ │ │ @@ -251765,27 +251766,27 @@ │ │ │ │ mov r4, fp │ │ │ │ ldr.w r5, [pc, #1932] @ 22476c │ │ │ │ mov.w r9, #1 │ │ │ │ add sl, pc │ │ │ │ add r5, pc │ │ │ │ b.n 223ffe │ │ │ │ mov r0, r5 │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ movs r2, #1 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 224014 │ │ │ │ bl 1b52cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 223fea │ │ │ │ strb.w r9, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 223ff8 │ │ │ │ mov r0, fp │ │ │ │ blx 1839d8 │ │ │ │ b.w 223400 │ │ │ │ bl 229460 │ │ │ │ b.w 22217a │ │ │ │ bl 2463d4 │ │ │ │ @@ -251802,36 +251803,36 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 256eb8 │ │ │ │ b.w 222008 │ │ │ │ ldr.w r2, [pc, #1820] @ 224770 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 432afc │ │ │ │ + bl 432abc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 223a88 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ blx 18366c │ │ │ │ mov r1, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 433150 │ │ │ │ + bl 433110 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb.w r2, [r9] │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.w 22418e │ │ │ │ ldrb.w r2, [r9, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 22418e │ │ │ │ bl 1dc758 │ │ │ │ movs r0, #0 │ │ │ │ blx 1834d8 │ │ │ │ - bl 42f534 │ │ │ │ + bl 42f4f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r0, [sp, #24] │ │ │ │ b.n 223ada │ │ │ │ ldr.w r1, [pc, #1744] @ 224774 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [pc, #1740] @ 224778 │ │ │ │ add r1, pc │ │ │ │ @@ -251841,52 +251842,52 @@ │ │ │ │ ldr.w r0, [pc, #1728] @ 22477c │ │ │ │ add r0, pc │ │ │ │ bl 1b52cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 221dfe │ │ │ │ ldr.w r0, [pc, #1716] @ 224780 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 213084 │ │ │ │ b.n 223b0c │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.w 2233ba │ │ │ │ mov r0, r5 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.w 222f4a │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 223ada │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ b.w 221752 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 443c40 │ │ │ │ + bl 443c00 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 221a40 │ │ │ │ mov r1, r9 │ │ │ │ - bl 445588 │ │ │ │ + bl 445548 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2242f2 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r7, [sp, #24] │ │ │ │ adds r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r7, r2 │ │ │ │ mov r2, r7 │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ b.w 221a40 │ │ │ │ adds r0, #1 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ blx 182dcc <__isoc23_strtol@plt> │ │ │ │ cmp r0, #24 │ │ │ │ @@ -251903,15 +251904,15 @@ │ │ │ │ b.w 221ff0 │ │ │ │ ldr.w r0, [pc, #1556] @ 224788 │ │ │ │ add r0, pc │ │ │ │ blx 181bf4 │ │ │ │ b.w 221fdc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r1, r0 │ │ │ │ b.w 2227e6 │ │ │ │ ldr.w r1, [pc, #1532] @ 22478c │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ @@ -251926,29 +251927,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #1506 @ 0x5e2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 2235f6 │ │ │ │ ldr.w r1, [pc, #1484] @ 22479c │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 42f5ac │ │ │ │ + bl 42f56c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r9 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 3fb7f0 │ │ │ │ + bl 3fb7b0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 22200a │ │ │ │ ldr.w r0, [pc, #1444] @ 2247a0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r5, #32] │ │ │ │ add r0, pc │ │ │ │ @@ -252000,64 +252001,64 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1695 @ 0x69f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 223d5e │ │ │ │ movw r2, #32489 @ 0x7ee9 │ │ │ │ movt r2, #65278 @ 0xfefe │ │ │ │ asrs r2, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.w 224156 │ │ │ │ ldr.w r0, [pc, #1304] @ 2247c4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ bl 1b5334 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1284] @ 2247c8 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.w 223432 │ │ │ │ ldr.w r3, [pc, #1276] @ 2247cc │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r2, [pc, #1272] @ 2247d0 │ │ │ │ ldr.w r1, [pc, #1272] @ 2247d4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2808 @ 0xaf8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 223c92 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r3, [pc, #1248] @ 2247d8 │ │ │ │ ldr.w r2, [pc, #1248] @ 2247dc │ │ │ │ ldr.w r1, [pc, #1248] @ 2247e0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r7, r9, [sp, #4] │ │ │ │ movw r2, #2360 @ 0x938 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 22328e │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ mov r7, r0 │ │ │ │ bl 189284 │ │ │ │ mov r1, r9 │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f957c │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 224574 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224574 │ │ │ │ mov r5, r0 │ │ │ │ b.n 224354 │ │ │ │ @@ -252071,16 +252072,16 @@ │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r6, #52] @ 0x34 │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 224342 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92d8 │ │ │ │ - bl 2fd4f8 │ │ │ │ + bl 2f9298 │ │ │ │ + bl 2fd4b8 │ │ │ │ mov r0, r4 │ │ │ │ blx 1825b4 │ │ │ │ b.w 22149e │ │ │ │ ldr.w r1, [pc, #1132] @ 2247e4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 181c00 │ │ │ │ @@ -252114,36 +252115,36 @@ │ │ │ │ b.n 223fc4 │ │ │ │ cbz r3, 224428 │ │ │ │ mov r0, fp │ │ │ │ str.w fp, [r5, #8] │ │ │ │ b.n 223fc4 │ │ │ │ ldr.w r0, [pc, #1048] @ 2247f4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr.w r0, [pc, #1036] @ 2247f8 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr.w r0, [pc, #1024] @ 2247fc │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #1012] @ (224800 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r3, [pc, #1000] @ (224804 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 4486d4 │ │ │ │ + bl 448694 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 224634 │ │ │ │ mov r0, r4 │ │ │ │ str r4, [r5, #8] │ │ │ │ b.n 223fc4 │ │ │ │ @@ -252156,114 +252157,114 @@ │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #952] @ (22480c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ mov.w r9, #0 │ │ │ │ b.w 222e40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2242b4 │ │ │ │ ldr r0, [pc, #924] @ (224810 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2242b4 │ │ │ │ ldr r0, [pc, #920] @ (224814 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #908] @ (224818 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #900] @ (22481c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r1, [pc, #888] @ (224820 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ (224824 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #872] @ (224828 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #860] @ (22482c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #852] @ (224830 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #840] @ (224834 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #832] @ (224838 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #820] @ (22483c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ cmp r3, #118 @ 0x76 │ │ │ │ bne.w 224266 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #109 @ 0x6d │ │ │ │ bne.w 224266 │ │ │ │ b.n 2243c0 │ │ │ │ ldr r0, [pc, #788] @ (224840 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #776] @ (224844 ) │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #764] @ (224848 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #752] @ (22484c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #744] @ (224850 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #732] @ (224854 ) │ │ │ │ add r0, pc │ │ │ │ blx 181bf4 │ │ │ │ ldr r1, [pc, #728] @ (224858 ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -252310,43 +252311,43 @@ │ │ │ │ mov r1, r7 │ │ │ │ b.n 2245a2 │ │ │ │ ldr r0, [pc, #648] @ (224870 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2245aa │ │ │ │ ldr r0, [pc, #648] @ (224874 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldr r3, [pc, #636] @ (224878 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ (22487c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r1, [pc, #616] @ (224880 ) │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ - bl 4428e4 │ │ │ │ + bl 4428a4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #604] @ (224884 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #592] @ (224888 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r3, [pc, #584] @ (22488c ) │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ ldr r1, [pc, #580] @ (224890 ) │ │ │ │ ldr r0, [pc, #584] @ (224894 ) │ │ │ │ add r3, pc │ │ │ │ @@ -252362,274 +252363,274 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #556] @ (2248a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ bl 183cac │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r7, pc, #872 @ (adr r7, 2249f4 ) │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r7, #12] │ │ │ │ + strh r4, [r0, #12] │ │ │ │ movs r1, r5 │ │ │ │ - strb r4, [r4, #15] │ │ │ │ + strb r4, [r5, #14] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 224694 │ │ │ │ + b.n 224624 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + ldr r2, [sp, #824] @ 0x338 │ │ │ │ movs r6, r4 │ │ │ │ - ldr??.w r0, [ip, #37] @ 0x25 │ │ │ │ + vst1.8 {d16[1]}, [r4], r5 │ │ │ │ add r5, pc, #872 @ (adr r5, 224a10 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r2, #29] │ │ │ │ movs r0, r5 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #13 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ movs r3, r5 │ │ │ │ - movs r4, #100 @ 0x64 │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ movs r7, r4 │ │ │ │ - asrs r4, r0, #21 │ │ │ │ + asrs r4, r1, #20 │ │ │ │ movs r1, r5 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ vqrshrn.u64 d29, q4, #1 │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 224548 │ │ │ │ + b.n 2244d8 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh.w r0, [lr, r5, lsl #2] │ │ │ │ - ldr r0, [r1, #52] @ 0x34 │ │ │ │ + vst4.8 {d0-d3}, [r6 :128], r5 │ │ │ │ + ldr r0, [r2, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, pc, #144 @ (adr r6, 224770 ) │ │ │ │ + add r5, pc, #944 @ (adr r5, 224a90 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #16 @ (adr r6, 2246f4 ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 224a14 ) │ │ │ │ movs r4, r4 │ │ │ │ add r4, pc, #856 @ (adr r4, 224a40 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r4, pc, #776 @ (adr r4, 2249f4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r6, #21 │ │ │ │ + lsls r6, r7, #20 │ │ │ │ movs r3, r5 │ │ │ │ asrs r0, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #16] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 22438c │ │ │ │ + b.n 22431c │ │ │ │ movs r1, r6 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #840] @ 0x348 │ │ │ │ movs r6, r4 │ │ │ │ - str.w r0, [r6, r5, lsl #2] │ │ │ │ - b.n 224350 │ │ │ │ + strb.w r0, [lr, r5, lsl #2] │ │ │ │ + b.n 2242e0 │ │ │ │ movs r1, r6 │ │ │ │ - str r6, [sp, #320] @ 0x140 │ │ │ │ + str r6, [sp, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ - strh.w r0, [r6, r5, lsl #2] │ │ │ │ - add r5, sp, #160 @ 0xa0 │ │ │ │ + @ instruction: 0xf7ee0025 │ │ │ │ + add r4, sp, #960 @ 0x3c0 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [sp, #720] @ 0x2d0 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 2240c8 │ │ │ │ + b.n 224058 │ │ │ │ movs r4, r5 │ │ │ │ - str r5, [sp, #272] @ 0x110 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r2, #112 @ 0x70 │ │ │ │ movs r5, r4 │ │ │ │ - ittt gt │ │ │ │ - movgt r6, r4 │ │ │ │ - movgt r3, #164 @ 0xa4 │ │ │ │ - movgt r0, r0 │ │ │ │ - add r0, pc, #984 @ (adr r0, 224b10 ) │ │ │ │ + itet hi │ │ │ │ + movhi r6, r4 │ │ │ │ + movls r3, #164 @ 0xa4 │ │ │ │ + movhi r0, r0 │ │ │ │ + add r0, pc, #760 @ (adr r0, 224a30 ) │ │ │ │ movs r0, r5 │ │ │ │ - add r0, pc, #952 @ (adr r0, 224af4 ) │ │ │ │ + add r0, pc, #728 @ (adr r0, 224a14 ) │ │ │ │ movs r0, r5 │ │ │ │ - str r6, [sp, #584] @ 0x248 │ │ │ │ + str r6, [sp, #360] @ 0x168 │ │ │ │ movs r6, r4 │ │ │ │ bvc.n 224770 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 22410c │ │ │ │ + b.n 22409c │ │ │ │ movs r1, r6 │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ + str r7, [sp, #960] @ 0x3c0 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf6e40025 │ │ │ │ - str r6, [sp, #192] @ 0xc0 │ │ │ │ + subw r0, ip, #2085 @ 0x825 │ │ │ │ + str r5, [sp, #992] @ 0x3e0 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r3, [sp, #808] @ 0x328 │ │ │ │ movs r6, r4 │ │ │ │ add r2, pc, #56 @ (adr r2, 224798 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ bpl.n 2246e8 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r2, r1, #21 │ │ │ │ + asrs r2, r2, #20 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf7800025 │ │ │ │ - asrs r6, r4, #10 │ │ │ │ + @ instruction: 0xf7480025 │ │ │ │ + asrs r6, r5, #9 │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r6, [r7, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r0, #42] @ 0x2a │ │ │ │ + ldrh r0, [r1, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5, r7} │ │ │ │ movs r2, r5 │ │ │ │ - ldrh r0, [r0, #32] │ │ │ │ + ldrh r0, [r1, #30] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r3, #32] │ │ │ │ + ldrh r0, [r4, #30] │ │ │ │ movs r6, r4 │ │ │ │ movs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #34] @ 0x22 │ │ │ │ + ldrh r6, [r4, #32] │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #888 @ (adr r0, 224b08 ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 224a28 ) │ │ │ │ movs r4, r4 │ │ │ │ - b.n 224adc │ │ │ │ + b.n 224a6c │ │ │ │ movs r1, r6 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #856] @ 0x358 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf3a60025 │ │ │ │ - ldrh r0, [r4, #48] @ 0x30 │ │ │ │ + @ instruction: 0xf36e0025 │ │ │ │ + ldrh r0, [r5, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #528] @ 0x210 │ │ │ │ + str r2, [sp, #304] @ 0x130 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r3, #20] │ │ │ │ + ldrh r2, [r4, #18] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r3, #20] │ │ │ │ + ldrh r6, [r4, #18] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r3, #20] │ │ │ │ + ldrh r4, [r4, #18] │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r1, #18] │ │ │ │ + ldrh r0, [r2, #16] │ │ │ │ movs r6, r4 │ │ │ │ - b.n 224968 │ │ │ │ + b.n 2248f8 │ │ │ │ movs r1, r6 │ │ │ │ - str r1, [sp, #400] @ 0x190 │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf2d60025 │ │ │ │ - ldrh r2, [r1, #24] │ │ │ │ + @ instruction: 0xf29e0025 │ │ │ │ + ldrh r2, [r2, #22] │ │ │ │ movs r6, r4 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ movs r6, r4 │ │ │ │ - b.n 2248c8 │ │ │ │ + b.n 224858 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r6, [r2, #12] │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf27e0025 │ │ │ │ - b.n 22488c │ │ │ │ + movw r0, #24613 @ 0x6025 │ │ │ │ + b.n 22481c │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r2, [r3, #18] │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ movs r6, r4 │ │ │ │ - @ instruction: 0xf25a0025 │ │ │ │ - strh r0, [r4, #46] @ 0x2e │ │ │ │ + @ instruction: 0xf2220025 │ │ │ │ + strh r0, [r5, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r1, #46] @ 0x2e │ │ │ │ + strh r4, [r2, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ ldr r5, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r4, #6] │ │ │ │ + ldrh r6, [r5, #4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r0, #48] @ 0x30 │ │ │ │ + ldrh r6, [r1, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r1, #46] @ 0x2e │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r7, #48] @ 0x30 │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r5, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ movs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1240025 │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + @ instruction: 0xf0ec0025 │ │ │ │ + ldrh r6, [r1, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #392] @ 0x188 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ + ldrh r0, [r6, #62] @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r4, #12] │ │ │ │ + ldrh r6, [r5, #10] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r6, #26] │ │ │ │ + ldrh r4, [r7, #24] │ │ │ │ movs r6, r4 │ │ │ │ - bls.n 22480c │ │ │ │ + bls.n 22479c │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r4, #12] │ │ │ │ + ldrh r6, [r5, #10] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r4, #24] │ │ │ │ + ldrh r0, [r5, #22] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r2, #20] │ │ │ │ + ldrh r6, [r3, #18] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r4, #22] │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r4, #20] │ │ │ │ + ldrh r6, [r5, #18] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r6, #30] │ │ │ │ + ldrh r4, [r7, #28] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r3, #34] @ 0x22 │ │ │ │ + ldrh r0, [r4, #32] │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #24 │ │ │ │ + add r6, sp, #824 @ 0x338 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r1, #6] │ │ │ │ + ldrh r0, [r2, #4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r3, #4] │ │ │ │ + ldrh r6, [r4, #2] │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #192] @ 0xc0 │ │ │ │ + ldrh r0, [r7, #62] @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r0, #10] │ │ │ │ + ldrh r6, [r1, #8] │ │ │ │ movs r6, r4 │ │ │ │ ldr r1, [sp, #652] @ 0x28c │ │ │ │ - vqshrn.u64 d24, q14, #1 │ │ │ │ + vtbl.8 d24, {d15-d16}, d4 │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r5, r2] │ │ │ │ + strb r2, [r6, r1] │ │ │ │ movs r0, r5 │ │ │ │ - strh r4, [r4, #48] @ 0x30 │ │ │ │ + strh r4, [r5, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, r5 │ │ │ │ + add ip, lr │ │ │ │ movs r0, r5 │ │ │ │ - ldrh r2, [r7, #8] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r3, r1] │ │ │ │ + strb r6, [r4, r0] │ │ │ │ movs r0, r5 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ + ldrh r4, [r3, #62] @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + ldrh r6, [r2, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r7, #38] @ 0x26 │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r5, #18] │ │ │ │ + ldrh r4, [r6, #16] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r4, #56] @ 0x38 │ │ │ │ + ldrh r2, [r5, #54] @ 0x36 │ │ │ │ movs r6, r4 │ │ │ │ - ble.n 2248a8 │ │ │ │ + bgt.n 224838 │ │ │ │ movs r1, r6 │ │ │ │ - vhadd.s16 d0, d6, d21 │ │ │ │ - ldrh r0, [r3, #42] @ 0x2a │ │ │ │ + cdp 0, 13, cr0, cr14, cr5, {1} │ │ │ │ + ldrh r0, [r4, #40] @ 0x28 │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 22487c │ │ │ │ + bgt.n 22480c │ │ │ │ movs r1, r6 │ │ │ │ - cdp 0, 15, cr0, cr10, cr5, {1} │ │ │ │ - ldrh r0, [r0, #6] │ │ │ │ + cdp 0, 12, cr0, cr2, cr5, {1} │ │ │ │ + ldrh r0, [r1, #4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r3, #24] │ │ │ │ + ldrh r4, [r4, #22] │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #112] @ (224928 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -252647,60 +252648,60 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 2f2024 │ │ │ │ + bl 2f1fe4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2248c6 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #68] @ (224934 ) │ │ │ │ ldr r3, [pc, #72] @ (224938 ) │ │ │ │ mov.w lr, #4 │ │ │ │ add r1, pc │ │ │ │ strd lr, r1, [sp] │ │ │ │ ldr r1, [pc, #64] @ (22493c ) │ │ │ │ add r3, pc │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 442634 │ │ │ │ + bl 4425f4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2248d0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #48] @ (224940 ) │ │ │ │ mov.w lr, #2 │ │ │ │ ldr r3, [pc, #48] @ (224944 ) │ │ │ │ add r1, pc │ │ │ │ strd lr, r1, [sp] │ │ │ │ ldr r1, [pc, #44] @ (224948 ) │ │ │ │ add r3, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 442634 │ │ │ │ + bl 4425f4 │ │ │ │ b.n 224906 │ │ │ │ ldrb r6, [r0, #25] │ │ │ │ movs r7, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #264] @ 0x108 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #880] @ 0x370 │ │ │ │ + str r4, [sp, #656] @ 0x290 │ │ │ │ movs r6, r4 │ │ │ │ - bgt.n 224954 │ │ │ │ + blt.n 2248e4 │ │ │ │ movs r1, r6 │ │ │ │ - str r4, [sp, #752] @ 0x2f0 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ movs r6, r4 │ │ │ │ - str r4, [sp, #976] @ 0x3d0 │ │ │ │ + str r4, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r4 │ │ │ │ - blt.n 224920 │ │ │ │ + blt.n 2248b0 │ │ │ │ movs r1, r6 │ │ │ │ - str r4, [sp, #624] @ 0x270 │ │ │ │ + str r4, [sp, #400] @ 0x190 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022494c : │ │ │ │ ldr r3, [pc, #48] @ (224980 ) │ │ │ │ mov ip, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -252816,15 +252817,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (224ab8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -252839,40 +252840,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 224a28 │ │ │ │ ldr r0, [pc, #60] @ (224ac4 ) │ │ │ │ mov r1, ip │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w ip, [r6, #8] │ │ │ │ b.n 224a28 │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r7, #20 │ │ │ │ + lsrs r0, r0, #20 │ │ │ │ movs r3, r5 │ │ │ │ - str r3, [sp, #952] @ 0x3b8 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r4 │ │ │ │ - bge.n 224a30 │ │ │ │ + bge.n 2249c0 │ │ │ │ movs r1, r6 │ │ │ │ - beq.n 224b44 │ │ │ │ + beq.n 224ad4 │ │ │ │ movs r4, r4 │ │ │ │ - str r3, [sp, #416] @ 0x1a0 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ cmp r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #688] @ 0x2b0 │ │ │ │ + str r3, [sp, #464] @ 0x1d0 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -252952,42 +252953,42 @@ │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #48] @ (224bbc ) │ │ │ │ ldr r0, [pc, #48] @ (224bc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #296] @ (224cc4 ) │ │ │ │ + ldr r7, [pc, #72] @ (224be4 ) │ │ │ │ movs r0, r5 │ │ │ │ - b.n 224f88 │ │ │ │ + b.n 224f18 │ │ │ │ movs r7, r4 │ │ │ │ - bls.n 224b64 │ │ │ │ + bls.n 224af4 │ │ │ │ movs r1, r6 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #888] @ 0x378 │ │ │ │ movs r6, r4 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r2, [sp, #992] @ 0x3e0 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [pc, #912] @ (224f40 ) │ │ │ │ + ldr r6, [pc, #688] @ (224e60 ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [pc, #856] @ (224f0c ) │ │ │ │ + ldr r6, [pc, #632] @ (224e2c ) │ │ │ │ movs r0, r5 │ │ │ │ - ldr r6, [pc, #824] @ (224ef0 ) │ │ │ │ + ldr r6, [pc, #600] @ (224e10 ) │ │ │ │ movs r0, r5 │ │ │ │ - bls.n 224ae8 │ │ │ │ + bls.n 224c78 │ │ │ │ movs r1, r6 │ │ │ │ - str r2, [sp, #816] @ 0x330 │ │ │ │ + str r2, [sp, #592] @ 0x250 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #888] @ 0x378 │ │ │ │ + str r2, [sp, #664] @ 0x298 │ │ │ │ movs r6, r4 │ │ │ │ mov ip, r3 │ │ │ │ mov r0, r1 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r2, [ip] │ │ │ │ - b.w 42d7a4 │ │ │ │ + b.w 42d764 │ │ │ │ │ │ │ │ 00224bd4 : │ │ │ │ ldr r3, [pc, #12] @ (224be4 ) │ │ │ │ add r3, pc │ │ │ │ strd r0, r1, [r3] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253027,15 +253028,15 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #80] @ (224c88 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -253046,34 +253047,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (224c90 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #52] @ (224c94 ) │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bhi.n 224c68 │ │ │ │ + bhi.n 224bf8 │ │ │ │ movs r1, r6 │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ + str r1, [sp, #952] @ 0x3b8 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #280] @ 0x118 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ movs r6, r4 │ │ │ │ - bhi.n 224c20 │ │ │ │ + bhi.n 224bb0 │ │ │ │ movs r1, r6 │ │ │ │ - str r1, [sp, #1000] @ 0x3e8 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #224] @ 0xe0 │ │ │ │ + str r2, [sp, #0] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00224c98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -253117,43 +253118,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 224ce0 │ │ │ │ ldr r3, [pc, #48] @ (224d44 ) │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ ldr.w ip, [pc, #48] @ 224d48 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (224d4c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 224ce0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #9] │ │ │ │ movs r7, r6 │ │ │ │ str r5, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #8] │ │ │ │ movs r7, r6 │ │ │ │ - bhi.n 224d58 │ │ │ │ + bvc.n 224ce8 │ │ │ │ movs r1, r6 │ │ │ │ - str r1, [sp, #648] @ 0x288 │ │ │ │ + str r1, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r4 │ │ │ │ - str r1, [sp, #232] @ 0xe8 │ │ │ │ + str r1, [sp, #8] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00224d50 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -253225,29 +253226,29 @@ │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r1, [pc, #44] @ (224e24 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r5!, {r3, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ - bvc.n 224e78 │ │ │ │ + bvs.n 224e08 │ │ │ │ movs r1, r6 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #840] @ 0x348 │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [sp, #376] @ 0x178 │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00224e28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 224eb8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253396,15 +253397,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 224e28 │ │ │ │ ldr r0, [pc, #44] @ (224fc0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r3, [pc, #32] @ (224fc4 ) │ │ │ │ movs r2, #168 @ 0xa8 │ │ │ │ ldr r1, [pc, #32] @ (224fc8 ) │ │ │ │ ldr r0, [pc, #32] @ (224fcc ) │ │ │ │ add r3, pc │ │ │ │ @@ -253413,21 +253414,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ ldmia r3, {r1, r3, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r6, [r6, #60] @ 0x3c │ │ │ │ + ldrh r6, [r7, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ - bpl.n 2250bc │ │ │ │ + bpl.n 22504c │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r0, [r6, #52] @ 0x34 │ │ │ │ + ldrh r0, [r7, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r0, #58] @ 0x3a │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #172] @ 22508c │ │ │ │ mov r0, r1 │ │ │ │ @@ -253441,15 +253442,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r4 │ │ │ │ - bl 42d7a4 │ │ │ │ + bl 42d764 │ │ │ │ cbnz r0, 225034 │ │ │ │ ldr r2, [pc, #132] @ (225094 ) │ │ │ │ ldr r3, [pc, #128] @ (225090 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -253475,15 +253476,15 @@ │ │ │ │ beq.n 22506c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 225040 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 225058 │ │ │ │ mov r0, r4 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 22500c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ ldrd r3, r2, [r5] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -253495,30 +253496,30 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ (2250a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 22504c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strb r2, [r3, #28] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #27] │ │ │ │ movs r7, r6 │ │ │ │ ldmia r2!, {r3, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r2, [r2, #52] @ 0x34 │ │ │ │ + ldrh r2, [r3, #50] @ 0x32 │ │ │ │ movs r6, r4 │ │ │ │ - bmi.n 224ff8 │ │ │ │ + bmi.n 225188 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r4, [r3, #46] @ 0x2e │ │ │ │ + ldrh r4, [r4, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002250a8 : │ │ │ │ ldr r3, [pc, #36] @ (2250d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2250be │ │ │ │ @@ -253546,26 +253547,26 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #260] @ (2251ec ) │ │ │ │ add r3, pc │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ - bl 2f5558 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f5518 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #248] @ (2251f0 ) │ │ │ │ ldr r2, [pc, #248] @ (2251f4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #244] @ (2251f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #236] @ (2251fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2251ce │ │ │ │ movs r4, #0 │ │ │ │ ldrb.w r8, [r0, #178] @ 0xb2 │ │ │ │ @@ -253645,25 +253646,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ strb r4, [r3, #24] │ │ │ │ movs r7, r6 │ │ │ │ - bmi.n 225244 │ │ │ │ + bcc.n 2251d4 │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r0, [r0, r3] │ │ │ │ + ldrb r0, [r1, r2] │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r2, #36] @ 0x24 │ │ │ │ + str r6, [r3, #32] │ │ │ │ movs r4, r4 │ │ │ │ ldmia r2, {r1, r2, r4} │ │ │ │ movs r7, r6 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #44] @ 0x2c │ │ │ │ + ldrh r4, [r7, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225208 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -253689,28 +253690,28 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #48] @ (225274 ) │ │ │ │ ldr r2, [pc, #48] @ (225278 ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fa2ec │ │ │ │ + bl 2fa2ac │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2fabe4 │ │ │ │ + b.w 2faba4 │ │ │ │ nop │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - ldrb r6, [r1, r2] │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ movs r5, r5 │ │ │ │ │ │ │ │ 0022527c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -253758,19 +253759,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ - bcs.n 22536c │ │ │ │ + bne.n 2252fc │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r6, #32] │ │ │ │ + ldrh r6, [r7, #30] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022530c : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22539c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253905,15 +253906,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ b.n 225442 │ │ │ │ stmia r7!, {r2, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r6, [r2, #28] │ │ │ │ + ldrh r6, [r3, #26] │ │ │ │ movs r6, r4 │ │ │ │ ldr r2, [pc, #12] @ (225478 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -253970,15 +253971,15 @@ │ │ │ │ add r0, pc │ │ │ │ blx 182cfc │ │ │ │ blx 183340 │ │ │ │ strb r6, [r3, #9] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #20] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ subs r3, r0, #4 │ │ │ │ @@ -253989,25 +253990,25 @@ │ │ │ │ ldr r2, [r1, #12] │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ cbz r3, 22554c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f2028 │ │ │ │ + bl 2f1fe8 │ │ │ │ cbnz r0, 225556 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ mov r1, r2 │ │ │ │ - bl 2f202c │ │ │ │ + bl 2f1fec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22553a │ │ │ │ bl 225490 │ │ │ │ nop │ │ │ │ str r6, [sp, #840] @ 0x348 │ │ │ │ movs r7, r6 │ │ │ │ push {lr} │ │ │ │ @@ -254021,19 +254022,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (225594 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 1814a0 │ │ │ │ - ldrh r4, [r6, #16] │ │ │ │ + ldrh r4, [r7, #14] │ │ │ │ movs r6, r4 │ │ │ │ - beq.n 225610 │ │ │ │ + beq.n 2255a0 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r6, [r3, #16] │ │ │ │ + ldrh r6, [r4, #14] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225598 : │ │ │ │ ldrb.w r0, [r0, #123] @ 0x7b │ │ │ │ cbz r0, 2255a6 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -254208,19 +254209,19 @@ │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #0] │ │ │ │ movs r7, r6 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #6] │ │ │ │ + ldrh r0, [r4, #4] │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #6] │ │ │ │ + ldrh r2, [r2, #4] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022575c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -254524,19 +254525,19 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ movs r1, r6 │ │ │ │ - strh r0, [r4, #48] @ 0x30 │ │ │ │ + strh r0, [r5, #46] @ 0x2e │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + strh r0, [r3, #44] @ 0x2c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002259ec : │ │ │ │ ldr r3, [pc, #8] @ (2259f8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -254631,32 +254632,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ movs r0, #33 @ 0x21 │ │ │ │ blx 182780 <__prctl_time64@plt+0x4> │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 43ccb8 │ │ │ │ + bl 43cc78 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ - bl 43ccb8 │ │ │ │ + bl 43cc78 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r2, [pc, #52] @ (225b24 ) │ │ │ │ ldr r3, [pc, #40] @ (225b18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 225b0e │ │ │ │ add.w r0, r4, #148 @ 0x94 │ │ │ │ add sp, #152 @ 0x98 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43d634 │ │ │ │ + b.w 43d5f4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa49ffff │ │ │ │ @@ -254686,24 +254687,24 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43d658 │ │ │ │ + bl 43d618 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 225b92 │ │ │ │ ldr r0, [pc, #36] @ (225b98 ) │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ strh.w r2, [r3, #122] @ 0x7a │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 43cdf0 │ │ │ │ + bl 43cdb0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 188e38 │ │ │ │ bl 225560 │ │ │ │ nop │ │ │ │ @@ -254749,15 +254750,15 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r2, #52] @ 0x34 │ │ │ │ movs r7, r6 │ │ │ │ strh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #30] │ │ │ │ + strh r6, [r2, #28] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225c10 : │ │ │ │ ldr r2, [pc, #124] @ (225c90 ) │ │ │ │ add r2, pc │ │ │ │ ldrb.w r3, [r0, #120] @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -254808,17 +254809,17 @@ │ │ │ │ blx 1832a4 <__fprintf_chk@plt+0x4> │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ movs r7, r6 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r6} │ │ │ │ + ldmia r1!, {r3} │ │ │ │ movs r1, r6 │ │ │ │ - strh r4, [r7, #26] │ │ │ │ + strh r4, [r0, #26] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225ca0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -254828,25 +254829,25 @@ │ │ │ │ ldrex r0, [r3] │ │ │ │ orrs r0, r1 │ │ │ │ strex r2, r0, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 225cb8 │ │ │ │ dmb ish │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 43d658 │ │ │ │ + bl 43d618 │ │ │ │ cbz r0, 225ce4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 43cdf0 │ │ │ │ + bl 43cdb0 │ │ │ │ ldr r3, [pc, #24] @ (225d04 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 225cfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -254859,15 +254860,15 @@ │ │ │ │ 00225d08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ - bl 43cdf0 │ │ │ │ + bl 43cdb0 │ │ │ │ ldr r3, [pc, #24] @ (225d38 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 225d30 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -254898,35 +254899,35 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #52] @ 0x34 │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r0!, {r1, r4, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ movs r1, r6 │ │ │ │ - strh r4, [r6, #16] │ │ │ │ + strh r4, [r7, #14] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r4, #18] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225d88 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - b.w 43d658 │ │ │ │ + b.w 43d618 │ │ │ │ nop │ │ │ │ │ │ │ │ 00225d90 : │ │ │ │ ldr r3, [pc, #28] @ (225db0 ) │ │ │ │ mrc 15, 0, r2, cr13, cr0, {3} │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r2, r3] │ │ │ │ cbz r0, 225da4 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - b.w 43d658 │ │ │ │ + b.w 43d618 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #50] @ 0x32 │ │ │ │ movs r7, r6 │ │ │ │ @@ -254961,19 +254962,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (225e08 ) │ │ │ │ ldr r0, [pc, #20] @ (225e0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - stmia r7!, {r2, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r7} │ │ │ │ movs r1, r6 │ │ │ │ - strh r6, [r4, #12] │ │ │ │ + strh r6, [r5, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r3, #14] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225e10 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -255017,25 +255018,25 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r7, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r7!, {r3, r4, r6} │ │ │ │ + stmia r7!, {r5} │ │ │ │ movs r1, r6 │ │ │ │ - strh r2, [r7, #8] │ │ │ │ + strh r2, [r0, #8] │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r0, #12] │ │ │ │ + strh r2, [r1, #10] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r7!, {r1, r6} │ │ │ │ + stmia r7!, {r1, r3} │ │ │ │ movs r1, r6 │ │ │ │ - strh r4, [r4, #8] │ │ │ │ + strh r4, [r5, #6] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r6, #10] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225ea4 : │ │ │ │ b.w 225468 │ │ │ │ │ │ │ │ 00225ea8 : │ │ │ │ b.w 225468 │ │ │ │ @@ -255043,18 +255044,18 @@ │ │ │ │ 00225eac : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (225ec8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ blx 183340 │ │ │ │ nop │ │ │ │ - strh r0, [r4, #12] │ │ │ │ + strh r0, [r5, #10] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225ecc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -255091,19 +255092,19 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r4, #0] │ │ │ │ movs r7, r6 │ │ │ │ cmp r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r4, r5, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r6} │ │ │ │ movs r1, r6 │ │ │ │ - strh r6, [r7, #10] │ │ │ │ + strh r6, [r0, #10] │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r1, #4] │ │ │ │ + strh r4, [r2, #2] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225f38 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -255116,15 +255117,15 @@ │ │ │ │ cbnz r3, 225f84 │ │ │ │ ldr r1, [pc, #76] @ (225fa8 ) │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ movw r2, #585 @ 0x249 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ ldr r3, [pc, #60] @ (225fac ) │ │ │ │ ldr r2, [pc, #64] @ (225fb0 ) │ │ │ │ ldr r1, [pc, #64] @ (225fb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -255141,27 +255142,27 @@ │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ strh r4, [r2, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r0, #2] │ │ │ │ + strh r0, [r1, #0] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r6!, {r1, r3, r6} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ movs r1, r6 │ │ │ │ - strh r0, [r7, #2] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ movs r6, r4 │ │ │ │ - strh r6, [r4, #0] │ │ │ │ + ldrb r6, [r5, #31] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r6!, {r1, r3, r5} │ │ │ │ + stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - strh r0, [r1, #8] │ │ │ │ + strh r0, [r2, #6] │ │ │ │ movs r6, r4 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + ldrb r0, [r2, #31] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225fc4 : │ │ │ │ ldr r3, [pc, #32] @ (225fe8 ) │ │ │ │ ldr r2, [pc, #36] @ (225fec ) │ │ │ │ add r3, pc │ │ │ │ push {lr} │ │ │ │ @@ -255178,15 +255179,15 @@ │ │ │ │ bx ip │ │ │ │ str r4, [r7, #112] @ 0x70 │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r7, #30] │ │ │ │ + ldrb r6, [r0, #30] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00225ff8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -255216,62 +255217,62 @@ │ │ │ │ nop │ │ │ │ str r4, [r6, #108] @ 0x6c │ │ │ │ movs r7, r6 │ │ │ │ adds r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r6, #29] │ │ │ │ + ldrb r6, [r7, #28] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00226054 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #16] @ (226068 ) │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ strb.w r2, [r3, #121] @ 0x79 │ │ │ │ - b.w 43cdb0 │ │ │ │ + b.w 43cd70 │ │ │ │ nop │ │ │ │ strh r2, [r1, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0022606c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #16] @ (226080 ) │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ strb.w r2, [r3, #121] @ 0x79 │ │ │ │ - b.w 43cdb0 │ │ │ │ + b.w 43cd70 │ │ │ │ nop │ │ │ │ strh r2, [r6, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00226084 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 43d658 │ │ │ │ + bl 43d618 │ │ │ │ cbz r0, 2260c0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 43d658 │ │ │ │ + bl 43d618 │ │ │ │ cbz r0, 2260d0 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ strh.w r3, [r4, #122] @ 0x7a │ │ │ │ bl 1875e8 │ │ │ │ ldr r0, [pc, #32] @ (2260d4 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - b.w 43cdf0 │ │ │ │ + b.w 43cdb0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #122] @ 0x7a │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1875e8 │ │ │ │ bl 225560 │ │ │ │ strh r4, [r5, #10] │ │ │ │ @@ -255282,15 +255283,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ strh.w r3, [r4, #122] @ 0x7a │ │ │ │ - bl 43cdf0 │ │ │ │ + bl 43cdb0 │ │ │ │ ldr r3, [pc, #24] @ (226110 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cbz r3, 226106 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -255305,15 +255306,15 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [pc, #144] @ (2261bc ) │ │ │ │ - bl 45227c │ │ │ │ + bl 45223c │ │ │ │ ldr r3, [pc, #144] @ (2261c0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r4, [r5, #0] │ │ │ │ cbz r4, 226146 │ │ │ │ mov r0, r4 │ │ │ │ bl 226084 │ │ │ │ @@ -255345,15 +255346,15 @@ │ │ │ │ cbnz r4, 22618e │ │ │ │ b.n 226154 │ │ │ │ blx r3 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 226154 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 43cdf0 │ │ │ │ + bl 43cdb0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 226184 │ │ │ │ bl 225c10 │ │ │ │ b.n 226186 │ │ │ │ @@ -255366,19 +255367,19 @@ │ │ │ │ b.w 225ecc │ │ │ │ str r4, [r2, #92] @ 0x5c │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r1, #25] │ │ │ │ + ldrb r6, [r2, #24] │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #23] │ │ │ │ + ldrb r6, [r6, #22] │ │ │ │ movs r6, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -255391,16 +255392,16 @@ │ │ │ │ add r5, pc │ │ │ │ cmp r0, #9 │ │ │ │ ite ne │ │ │ │ movne r0, r3 │ │ │ │ orreq.w r0, r3, #1 │ │ │ │ cbnz r0, 22622c │ │ │ │ mov r4, r0 │ │ │ │ - bl 353c74 │ │ │ │ - bl 354d88 │ │ │ │ + bl 353c34 │ │ │ │ + bl 354d48 │ │ │ │ ldr r3, [pc, #108] @ (226280 ) │ │ │ │ orrs r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 226254 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -255419,45 +255420,45 @@ │ │ │ │ beq.n 226274 │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #0 │ │ │ │ bl 244800 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 226208 │ │ │ │ - bl 410554 │ │ │ │ + bl 410514 │ │ │ │ b.n 226208 │ │ │ │ ldr r3, [pc, #48] @ (226288 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22621a │ │ │ │ ldr r3, [pc, #44] @ (22628c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22621a │ │ │ │ ldr r0, [pc, #36] @ (226290 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 22621a │ │ │ │ bl 226114 │ │ │ │ b.n 226240 │ │ │ │ nop │ │ │ │ str r4, [r1, #80] @ 0x50 │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r6, #31] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #25] │ │ │ │ + ldrb r4, [r1, #24] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00226294 : │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #11 │ │ │ │ b.n 2261d4 │ │ │ │ nop │ │ │ │ @@ -255475,15 +255476,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r1 │ │ │ │ - bl 45227c │ │ │ │ + bl 45223c │ │ │ │ ldr r3, [pc, #56] @ (226308 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2262b4 │ │ │ │ ldr r6, [pc, #52] @ (22630c ) │ │ │ │ movs r5, #0 │ │ │ │ @@ -255491,15 +255492,15 @@ │ │ │ │ b.n 2262e8 │ │ │ │ blx r3 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2262b4 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ strh.w r5, [r4, #122] @ 0x7a │ │ │ │ - bl 43cdf0 │ │ │ │ + bl 43cdb0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2262de │ │ │ │ bl 225c10 │ │ │ │ b.n 2262e0 │ │ │ │ @@ -255521,23 +255522,23 @@ │ │ │ │ strb.w r3, [r0, #122] @ 0x7a │ │ │ │ strb.w r3, [r0, #125] @ 0x7d │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 1875e8 │ │ │ │ bl 225f38 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 43d698 │ │ │ │ + bl 43d658 │ │ │ │ ldr r0, [pc, #16] @ (226350 ) │ │ │ │ movw r1, #690 @ 0x2b2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 225ecc │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #17] │ │ │ │ + ldrb r6, [r4, #16] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00226354 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -255581,31 +255582,31 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r6, #26] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r1, r4, r5} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r4, [r2, #16] │ │ │ │ + ldrb r4, [r3, #15] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r7, #20] │ │ │ │ + ldrb r4, [r0, #20] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r1!, {r2, r5, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r6, [r7, #15] │ │ │ │ + ldrb r6, [r0, #15] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r2, #21] │ │ │ │ + ldrb r2, [r3, #20] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r0, [r5, #15] │ │ │ │ + ldrb r0, [r6, #14] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r3, #20] │ │ │ │ + ldrb r4, [r4, #19] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002263ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -255625,46 +255626,46 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ ldrb r0, [r5, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r1!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r6} │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r6, [r0, #14] │ │ │ │ + ldrb r6, [r1, #13] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r6, #19] │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00226434 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r1, [pc, #180] @ (226504 ) │ │ │ │ ldr r2, [pc, #184] @ (226508 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #176] @ (22650c ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #176] @ (226510 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ str r3, [r5, #100] @ 0x64 │ │ │ │ add r4, pc │ │ │ │ strb.w r6, [r5, #123] @ 0x7b │ │ │ │ - bl 44c4ec │ │ │ │ + bl 44c4ac │ │ │ │ strd r0, r1, [r5, #160] @ 0xa0 │ │ │ │ ldr.w r1, [r5, #604] @ 0x25c │ │ │ │ cbz r1, 2264d6 │ │ │ │ ldr r6, [pc, #144] @ (226514 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbz r3, 2264ea │ │ │ │ @@ -255710,35 +255711,35 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #726 @ 0x2d6 │ │ │ │ blx 1814a0 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r4, r5} │ │ │ │ movs r1, r6 │ │ │ │ - ldr r1, [pc, #416] @ (2266ac ) │ │ │ │ + ldr r1, [pc, #192] @ (2265cc ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #1008] @ (226900 ) │ │ │ │ + ldr r6, [pc, #784] @ (226820 ) │ │ │ │ movs r4, r4 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ movs r7, r6 │ │ │ │ ldrb r2, [r4, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #12] │ │ │ │ + ldrb r0, [r1, #11] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r7, #16] │ │ │ │ + ldrb r6, [r0, #16] │ │ │ │ movs r6, r4 │ │ │ │ - stmia r0!, {r1, r3, r6, r7} │ │ │ │ + stmia r0!, {r1, r4, r7} │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r4, [r6, #16] │ │ │ │ + ldrb r4, [r7, #15] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r4, #10] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00226530 : │ │ │ │ ldr r3, [pc, #32] @ (226554 ) │ │ │ │ mrc 15, 0, r2, cr13, cr0, {3} │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -255766,15 +255767,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cbz r3, 2265b6 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 43d658 │ │ │ │ + bl 43d618 │ │ │ │ cbz r0, 2265b6 │ │ │ │ bl 244674 │ │ │ │ mov r0, r4 │ │ │ │ bl 2446a0 │ │ │ │ ldr r3, [pc, #56] @ (2265c8 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -255836,28 +255837,28 @@ │ │ │ │ bl 24458c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 226686 │ │ │ │ subs r4, r4, r0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r3, [pc, #124] @ (2266a4 ) │ │ │ │ ldr r2, [pc, #124] @ (2266a8 ) │ │ │ │ ldr r1, [pc, #128] @ (2266ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r7 │ │ │ │ bl 2c39b0 │ │ │ │ - bl 4105c0 │ │ │ │ + bl 410580 │ │ │ │ bl 226f74 │ │ │ │ mov r0, r6 │ │ │ │ bl 24447c │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #1 │ │ │ │ bl 244800 │ │ │ │ ldr r3, [pc, #84] @ (2266b0 ) │ │ │ │ @@ -255876,30 +255877,30 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 410554 │ │ │ │ - bl 4105c0 │ │ │ │ + bl 410514 │ │ │ │ + bl 410580 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 22665e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r0, #17] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r6, [r3, #16] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - nop {9} │ │ │ │ - movs r1, r6 │ │ │ │ - @ instruction: 0x4796 │ │ │ │ + it pl │ │ │ │ + movpl r1, r6 │ │ │ │ + bx fp │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #168] @ (226758 ) │ │ │ │ + ldr r4, [pc, #968] @ (226a78 ) │ │ │ │ movs r4, r4 │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r2, [r4, #8] │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 002266b8 : │ │ │ │ @@ -255954,16 +255955,16 @@ │ │ │ │ cmpne r0, #9 │ │ │ │ mov r0, r5 │ │ │ │ bne.n 22674a │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 226558 │ │ │ │ bl 24447c │ │ │ │ - bl 353c74 │ │ │ │ - bl 354d88 │ │ │ │ + bl 353c34 │ │ │ │ + bl 354d48 │ │ │ │ ldr r3, [pc, #64] @ (226798 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 226772 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ @@ -255981,26 +255982,26 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 226760 │ │ │ │ ldr r0, [pc, #28] @ (2267a4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 226760 │ │ │ │ ldrsh r0, [r2, r7] │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #4] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002267a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2968] @ 0xb98 │ │ │ │ @@ -256096,15 +256097,15 @@ │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #867 @ 0x363 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str.w r9, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 1816a8 │ │ │ │ ldr r2, [pc, #180] @ (226974 ) │ │ │ │ ldr r3, [pc, #152] @ (22695c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -256127,15 +256128,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (226980 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #872 @ 0x368 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2268b8 │ │ │ │ ldr r4, [pc, #116] @ (226984 ) │ │ │ │ ldr r1, [pc, #120] @ (226988 ) │ │ │ │ ldr r3, [pc, #120] @ (22698c ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #120] @ (226990 ) │ │ │ │ @@ -256144,15 +256145,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (226994 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2268be │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #84] @ (226998 ) │ │ │ │ @@ -256160,49 +256161,49 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ movw r2, #858 @ 0x35a │ │ │ │ - bl 4427cc │ │ │ │ + bl 44278c │ │ │ │ b.n 2268be │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r6, r4] │ │ │ │ movs r7, r6 │ │ │ │ - cbz r6, 2269b2 │ │ │ │ + uxtb r6, r6 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r7, #3] │ │ │ │ + ldrb r0, [r0, #3] │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r1, #28] │ │ │ │ + strb r6, [r2, #27] │ │ │ │ movs r6, r4 │ │ │ │ - pop {r2, r5, pc} │ │ │ │ + pop {r2, r3, r5, r6, r7} │ │ │ │ movs r1, r6 │ │ │ │ ldrsh r2, [r0, r1] │ │ │ │ movs r7, r6 │ │ │ │ - pop {r2, r6, r7} │ │ │ │ + pop {r2, r3, r7} │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r6, [r6, #2] │ │ │ │ + ldrb r6, [r7, #1] │ │ │ │ movs r6, r4 │ │ │ │ - strb r0, [r4, #26] │ │ │ │ + strb r0, [r5, #25] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r2, #1] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ movs r6, r4 │ │ │ │ - pop {r5, r7} │ │ │ │ + pop {r3, r5, r6} │ │ │ │ movs r1, r6 │ │ │ │ - cbz r4, 2269b0 │ │ │ │ + cbz r4, 2269a2 │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r0, #25] │ │ │ │ movs r6, r4 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r2, r3, r4, r5} │ │ │ │ movs r1, r6 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002269a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3000] @ 0xbb8 │ │ │ │ @@ -256274,15 +256275,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #903 @ 0x387 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 1816a8 │ │ │ │ ldr r2, [pc, #104] @ (226adc ) │ │ │ │ ldr r3, [pc, #84] @ (226ac8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -256306,45 +256307,45 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ movw r2, #893 @ 0x37d │ │ │ │ - bl 4427cc │ │ │ │ + bl 44278c │ │ │ │ b.n 226a70 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r1, r5] │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 226ae4 │ │ │ │ + cbz r4, 226ad6 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r2, 226b2e │ │ │ │ + cbnz r2, 226b20 │ │ │ │ movs r1, r6 │ │ │ │ - strb r2, [r3, #29] │ │ │ │ + strb r2, [r4, #28] │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r0, #21] │ │ │ │ + strb r2, [r1, #20] │ │ │ │ movs r6, r4 │ │ │ │ ldrb r0, [r2, r2] │ │ │ │ movs r7, r6 │ │ │ │ - cbnz r0, 226b28 │ │ │ │ + revsh r0, r3 │ │ │ │ movs r1, r6 │ │ │ │ - strb r0, [r6, #19] │ │ │ │ + strb r0, [r7, #18] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00226ae8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 3b9d5c │ │ │ │ - bl 2f16e0 │ │ │ │ + bl 3b9d1c │ │ │ │ + bl 2f16a0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 1ec944 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #20] @ (226b28 ) │ │ │ │ ldr r2, [pc, #24] @ (226b2c ) │ │ │ │ @@ -257096,15 +257097,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ cbz r1, 2272a6 │ │ │ │ - b.w 44fae8 │ │ │ │ + b.w 44faa8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 225d90 │ │ │ │ @@ -257272,15 +257273,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 227436 │ │ │ │ ldr r0, [pc, #88] @ (2274b4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 227436 │ │ │ │ ldr r3, [pc, #68] @ (2274ac ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2273ec │ │ │ │ ldr r3, [pc, #60] @ (2274b0 ) │ │ │ │ @@ -257288,39 +257289,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2273ec │ │ │ │ ldr r0, [pc, #56] @ (2274b8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2273ec │ │ │ │ strh r0, [r0, r6] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [r7, #112] @ 0x70 │ │ │ │ + ldr r6, [r0, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [r7, #116] @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r3, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ ldr r2, [r5, #116] @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + movs r6, #8 │ │ │ │ movs r0, r5 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ + ldr r0, [r6, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ lsrs r0, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r4, #100] @ 0x64 │ │ │ │ + ldr r0, [r5, #96] @ 0x60 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002274bc : │ │ │ │ cbz r0, 22751a │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -257374,30 +257375,30 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #40] @ (227568 ) │ │ │ │ ldr r0, [pc, #40] @ (22756c ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ - bl 438fbc │ │ │ │ + bl 438f7c │ │ │ │ bl 2274bc │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 227546 │ │ │ │ ldr r0, [pc, #24] @ (227570 ) │ │ │ │ add r0, pc │ │ │ │ - bl 438fbc │ │ │ │ + bl 438f7c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2274bc │ │ │ │ nop │ │ │ │ ldr r1, [pc, #168] @ (227614 ) │ │ │ │ movs r6, r6 │ │ │ │ - ldr r0, [r1, #92] @ 0x5c │ │ │ │ + ldr r0, [r2, #88] @ 0x58 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r4, [r6, #88] @ 0x58 │ │ │ │ + ldr r4, [r7, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00227574 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -257426,15 +257427,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #108] @ (227630 ) │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f2084 │ │ │ │ + bl 2f2044 │ │ │ │ ldr r3, [pc, #100] @ (227634 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #19 │ │ │ │ bgt.n 227618 │ │ │ │ ldr r4, [pc, #92] @ (227638 ) │ │ │ │ @@ -257448,15 +257449,15 @@ │ │ │ │ strdcc r5, r1, [r4] │ │ │ │ movcc r3, r1 │ │ │ │ movw r1, #16960 @ 0x4240 │ │ │ │ movt r1, #15 │ │ │ │ it cc │ │ │ │ movcc r2, r5 │ │ │ │ umull r0, r1, r0, r1 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ add sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r4, [pc, #32] @ (22763c ) │ │ │ │ @@ -257472,19 +257473,19 @@ │ │ │ │ nop │ │ │ │ str r0, [r0, r5] │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - add sp, #496 @ 0x1f0 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [r2, #76] @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #764] @ (22795c ) │ │ │ │ @@ -257553,15 +257554,15 @@ │ │ │ │ ldr r1, [pc, #620] @ (22796c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ bl 2275b0 │ │ │ │ adds.w ip, r5, r5 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ strd r1, r0, [sp, #16] │ │ │ │ adc.w r1, fp, fp │ │ │ │ @@ -257573,15 +257574,15 @@ │ │ │ │ mov.w lr, r1, lsl #5 │ │ │ │ adds.w r0, ip, r0 │ │ │ │ orr.w lr, lr, ip, lsr #27 │ │ │ │ adc.w r1, r1, lr │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, fp, r1 │ │ │ │ ldr.w r5, [r4, #748] @ 0x2ec │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ cmp r0, #51 @ 0x33 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 22783c │ │ │ │ ldrd r6, r7, [sp, #8] │ │ │ │ cmp r8, r6 │ │ │ │ sbcs.w r3, r9, r7 │ │ │ │ bcc.w 227892 │ │ │ │ @@ -257597,32 +257598,32 @@ │ │ │ │ lsls r0, r7, #5 │ │ │ │ mov.w lr, r1, lsl #5 │ │ │ │ adds r0, r7, r0 │ │ │ │ orr.w lr, lr, r7, lsr #27 │ │ │ │ adc.w r1, r1, lr │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mul.w r3, r2, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mla r3, r1, r6, r3 │ │ │ │ umull r0, r1, r2, r6 │ │ │ │ add r1, r3 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d8, r0, r1 │ │ │ │ rsbs r0, r6, #100 @ 0x64 │ │ │ │ sbc.w r1, r7, r7, lsl #1 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vdiv.f64 d7, d8, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 46ab58 │ │ │ │ + bl 46ab18 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov ip, r1 │ │ │ │ subs r2, r3, r0 │ │ │ │ sbc.w r5, r5, r1 │ │ │ │ ldr r3, [pc, #384] @ (227970 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ strd r2, r5, [r4, #744] @ 0x2e8 │ │ │ │ @@ -257691,41 +257692,41 @@ │ │ │ │ lsls r0, r6, #5 │ │ │ │ lsls r1, r7, #5 │ │ │ │ adds r0, r6, r0 │ │ │ │ orr.w r1, r1, r6, lsr #27 │ │ │ │ adc.w r1, r7, r1 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ adc.w r1, r9, r1 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mul.w r3, r2, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mla r3, r1, r6, r3 │ │ │ │ umull r0, r1, r2, r6 │ │ │ │ add r1, r3 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d8, r0, r1 │ │ │ │ rsbs r0, r6, #100 @ 0x64 │ │ │ │ sbc.w r1, r7, r7, lsl #1 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vdiv.f64 d7, d8, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 46ab58 │ │ │ │ + bl 46ab18 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov ip, r1 │ │ │ │ adds r2, r0, r3 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ b.n 2277ee │ │ │ │ mvn.w r2, #9 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r2, r0, r3 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ b.n 227800 │ │ │ │ ldr r3, [pc, #72] @ (227974 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -257739,34 +257740,34 @@ │ │ │ │ ldr.w r5, [r4, #708] @ 0x2c4 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #44] @ (22797c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r2, r5, [r4, #744] @ 0x2e8 │ │ │ │ b.n 227800 │ │ │ │ str r2, [r4, r2] │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r6, [r4, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #32] │ │ │ │ + ldr r4, [r5, #28] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #256] @ (227a94 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -257842,15 +257843,15 @@ │ │ │ │ bgt.n 2279e4 │ │ │ │ ldr r0, [pc, #108] @ (227ab0 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #108] @ (227ab4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #100] @ (227ab8 ) │ │ │ │ ldr r2, [pc, #64] @ (227a98 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ @@ -257865,36 +257866,36 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r7, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 227a52 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #432] @ (227c48 ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #400] @ (227c30 ) │ │ │ │ movs r7, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ movs r6, r4 │ │ │ │ ldr r6, [r1, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r6, [r3, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ movs r6, r4 │ │ │ │ ldr r4, [pc, #696] @ (227d74 ) │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -257907,15 +257908,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4476c4 │ │ │ │ + bl 447684 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #4 │ │ │ │ bl 251afc │ │ │ │ ldr r4, [pc, #264] @ (227c00 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldrb r6, [r3, #8] │ │ │ │ @@ -257986,15 +257987,15 @@ │ │ │ │ bl 26026c │ │ │ │ b.n 227b16 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 227b5c │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #4 │ │ │ │ bl 251afc │ │ │ │ - bl 44791c │ │ │ │ + bl 4478dc │ │ │ │ ldr r2, [pc, #92] @ (227c10 ) │ │ │ │ ldr r3, [pc, #60] @ (227bf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -258007,15 +258008,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #8 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 227af4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #200] @ (227cbc ) │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -258025,15 +258026,15 @@ │ │ │ │ movs r7, r6 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #124] @ 0x7c │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ movs r6, r4 │ │ │ │ ldr r3, [pc, #312] @ (227d4c ) │ │ │ │ movs r7, r6 │ │ │ │ │ │ │ │ 00227c14 : │ │ │ │ ldr r3, [pc, #20] @ (227c2c ) │ │ │ │ add r3, pc │ │ │ │ @@ -258071,27 +258072,27 @@ │ │ │ │ ldr r1, [pc, #40] @ (227c8c ) │ │ │ │ ldr r0, [r2, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #40] @ (227c90 ) │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r4, #116] @ 0x74 │ │ │ │ + str r6, [r5, #112] @ 0x70 │ │ │ │ movs r6, r4 │ │ │ │ mcr2 15, 2, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 00227c94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -258105,19 +258106,19 @@ │ │ │ │ strb r2, [r3, #8] │ │ │ │ ldr r4, [pc, #60] @ (227cf4 ) │ │ │ │ add.w r7, r6, #8 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ bl 225f38 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ adds r0, #12 │ │ │ │ - bl 43d698 │ │ │ │ + bl 43d658 │ │ │ │ movs r1, #149 @ 0x95 │ │ │ │ mov r0, r4 │ │ │ │ bl 225ecc │ │ │ │ ldr r3, [pc, #28] @ (227cf8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ @@ -258125,36 +258126,36 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ str r0, [r7, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #344] @ (227e4c ) │ │ │ │ movs r7, r6 │ │ │ │ - str r2, [r4, #104] @ 0x68 │ │ │ │ + str r2, [r5, #100] @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ... │ │ │ │ │ │ │ │ 00227cfc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr.w ip, [pc, #80] @ 227d64 │ │ │ │ ldr r2, [pc, #80] @ (227d68 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (227d6c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #64] @ (227d70 ) │ │ │ │ movs r0, #16 │ │ │ │ ldr.w r5, [r3, #216] @ 0xd8 │ │ │ │ blx 181488 │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ @@ -258171,19 +258172,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r1, sp, #536 @ 0x218 │ │ │ │ + add r1, sp, #312 @ 0x138 │ │ │ │ movs r1, r6 │ │ │ │ - adds r0, #164 @ 0xa4 │ │ │ │ + adds r0, #108 @ 0x6c │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, #58 @ 0x3a │ │ │ │ + adds r6, #2 │ │ │ │ movs r4, r4 │ │ │ │ str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00227d74 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -258222,47 +258223,47 @@ │ │ │ │ bx r3 │ │ │ │ ldr r1, [pc, #336] @ (227f18 ) │ │ │ │ movs r7, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r4, #88] @ 0x58 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00227dd4 : │ │ │ │ ldr r0, [pc, #12] @ (227de4 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #12] @ (227de8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ str r2, [r1, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r0, #88] @ 0x58 │ │ │ │ + str r4, [r1, #84] @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00227dec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ (227e94 ) │ │ │ │ sub sp, #8 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r2, [pc, #148] @ (227e98 ) │ │ │ │ ldr r1, [pc, #148] @ (227e9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r4, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r5, [pc, #136] @ (227ea0 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #12 │ │ │ │ add r5, pc │ │ │ │ ldr r6, [pc, #132] @ (227ea4 ) │ │ │ │ ldr.w r4, [r3, #216] @ 0xd8 │ │ │ │ blx 181488 │ │ │ │ @@ -258310,34 +258311,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 227e5c │ │ │ │ ldr r0, [pc, #48] @ (227eb8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ - add r0, sp, #616 @ 0x268 │ │ │ │ + b.w 4481a4 │ │ │ │ + add r0, sp, #392 @ 0x188 │ │ │ │ movs r1, r6 │ │ │ │ - cmp r7, #188 @ 0xbc │ │ │ │ + cmp r7, #132 @ 0x84 │ │ │ │ movs r4, r4 │ │ │ │ - adds r5, #80 @ 0x50 │ │ │ │ + adds r5, #24 │ │ │ │ movs r4, r4 │ │ │ │ str r0, [r1, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #856] @ (228200 ) │ │ │ │ movs r7, r6 │ │ │ │ str r4, [r2, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #84] @ 0x54 │ │ │ │ + str r4, [r3, #80] @ 0x50 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00227ebc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258372,27 +258373,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 227ef0 │ │ │ │ ldr r0, [pc, #32] @ (227f34 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ str r4, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #200] @ (227ff0 ) │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #80] @ 0x50 │ │ │ │ + str r4, [r2, #76] @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00227f38 : │ │ │ │ ldr r3, [pc, #12] @ (227f48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ subs r0, #0 │ │ │ │ @@ -258406,25 +258407,25 @@ │ │ │ │ 00227f4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr.w ip, [pc, #64] @ 227fa4 │ │ │ │ ldr r2, [pc, #64] @ (227fa8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #64] @ (227fac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp r4, #0 │ │ │ │ it lt │ │ │ │ movlt r0, #0 │ │ │ │ blt.n 227f92 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ cmp r0, r4 │ │ │ │ ite ls │ │ │ │ @@ -258433,19 +258434,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r7, pc, #208 @ (adr r7, 228078 ) │ │ │ │ + add r6, pc, #1008 @ (adr r6, 228398 ) │ │ │ │ movs r1, r6 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #26 │ │ │ │ movs r4, r4 │ │ │ │ - adds r3, #232 @ 0xe8 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00227fb0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258478,22 +258479,22 @@ │ │ │ │ cbz r3, 228008 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 227648 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ bx r8 │ │ │ │ movs r7, r6 │ │ │ │ str r6, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00228024 : │ │ │ │ cbz r0, 22803a │ │ │ │ ldr r3, [pc, #40] @ (228050 ) │ │ │ │ mov.w r2, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -258585,15 +258586,15 @@ │ │ │ │ ldr.w r0, [r0, ip] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 228084 │ │ │ │ ldr r0, [pc, #44] @ (228134 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 228084 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ mov lr, r2 │ │ │ │ movs r7, r6 │ │ │ │ @@ -258601,37 +258602,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r0, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00228138 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r3, [pc, #72] @ (2281a0 ) │ │ │ │ ldr r2, [pc, #76] @ (2281a4 ) │ │ │ │ ldr r1, [pc, #76] @ (2281a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r5, [r0, #216] @ 0xd8 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 228188 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ @@ -258645,19 +258646,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #280 @ (adr r5, 2282bc ) │ │ │ │ + add r5, pc, #56 @ (adr r5, 2281dc ) │ │ │ │ movs r1, r6 │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ movs r4, r4 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r1, #194 @ 0xc2 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002281ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -258701,17 +258702,17 @@ │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #104] @ (228280 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r1, [pc, #84] @ (228284 ) │ │ │ │ ldrd r2, r3, [r5, #744] @ 0x2e8 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 228244 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ @@ -258726,37 +258727,37 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 228238 │ │ │ │ ldr r0, [pc, #52] @ (228290 ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r2, [r5, #744] @ 0x2e8 │ │ │ │ b.n 228238 │ │ │ │ nop │ │ │ │ cmp r6, r8 │ │ │ │ movs r7, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r6, #20] │ │ │ │ + str r0, [r7, #16] │ │ │ │ movs r6, r4 │ │ │ │ str r6, [r1, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r1, #20] │ │ │ │ + str r0, [r2, #16] │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #32] │ │ │ │ + str r6, [r4, #28] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00228294 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -258774,29 +258775,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 2f2080 │ │ │ │ + bl 2f2040 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2282b4 │ │ │ │ cbz r5, 22831c │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r3, [pc, #312] @ (228414 ) │ │ │ │ ldr r2, [pc, #312] @ (228418 ) │ │ │ │ ldr r1, [pc, #316] @ (22841c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp r6, #0 │ │ │ │ blt.n 2282fc │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 22831c │ │ │ │ ldr r3, [pc, #288] @ (228420 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -258806,15 +258807,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4426b4 │ │ │ │ + b.w 442674 │ │ │ │ bl 2573f4 │ │ │ │ cbnz r0, 228372 │ │ │ │ ldr r0, [pc, #264] @ (22842c ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2282b4 │ │ │ │ @@ -258844,15 +258845,15 @@ │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #220] @ (228440 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ bl 259bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 228322 │ │ │ │ bl 25f4e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 228322 │ │ │ │ ldr r3, [pc, #192] @ (228444 ) │ │ │ │ @@ -258868,24 +258869,24 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ b.n 228312 │ │ │ │ ldr r4, [pc, #172] @ (228454 ) │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r2, [pc, #172] @ (228458 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #172] @ (22845c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 228350 │ │ │ │ mov r4, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -258913,51 +258914,51 @@ │ │ │ │ bl 227ebc │ │ │ │ b.n 22835c │ │ │ │ nop │ │ │ │ add r2, fp │ │ │ │ movs r7, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #768 @ (adr r3, 228718 ) │ │ │ │ + add r3, pc, #544 @ (adr r3, 228638 ) │ │ │ │ movs r1, r6 │ │ │ │ - cmp r2, #224 @ 0xe0 │ │ │ │ + cmp r2, #168 @ 0xa8 │ │ │ │ movs r4, r4 │ │ │ │ - adds r0, #116 @ 0x74 │ │ │ │ + adds r0, #60 @ 0x3c │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #624 @ (adr r3, 228694 ) │ │ │ │ + add r3, pc, #400 @ (adr r3, 2285b4 ) │ │ │ │ movs r1, r6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + str r2, [r4, #0] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [r4, #24] │ │ │ │ + str r2, [r5, #20] │ │ │ │ movs r6, r4 │ │ │ │ str r0, [r0, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #0] │ │ │ │ + ldrsh r0, [r6, r7] │ │ │ │ movs r6, r4 │ │ │ │ str r2, [r2, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r2, [r0, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r4, [r7, r7] │ │ │ │ + ldrsh r4, [r0, r7] │ │ │ │ movs r6, r4 │ │ │ │ ldrsh r0, [r4, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, pc, #32 @ (adr r3, 22846c ) │ │ │ │ + add r2, pc, #832 @ (adr r2, 22878c ) │ │ │ │ movs r1, r6 │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r2, [r7, #12] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r2, [r0, r7] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ movs r6, r4 │ │ │ │ - add r2, pc, #960 @ (adr r2, 228818 ) │ │ │ │ + add r2, pc, #736 @ (adr r2, 228738 ) │ │ │ │ movs r1, r6 │ │ │ │ - cmp r2, #18 │ │ │ │ + cmp r1, #218 @ 0xda │ │ │ │ movs r4, r4 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00228460 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -258971,15 +258972,15 @@ │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -259010,27 +259011,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #32] @ (228514 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 2284ca │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, r1 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r1, #4] │ │ │ │ movs r6, r4 │ │ │ │ tst r6, r6 │ │ │ │ movs r7, r6 │ │ │ │ - str r2, [r4, #0] │ │ │ │ + ldrsh r2, [r5, r7] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00228518 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -259043,29 +259044,29 @@ │ │ │ │ mov r9, r7 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cbz r1, 228596 │ │ │ │ mov sl, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f2080 │ │ │ │ + bl 2f2040 │ │ │ │ cbz r0, 228596 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2285b6 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r3, [pc, #344] @ (2286ac ) │ │ │ │ ldr r2, [pc, #344] @ (2286b0 ) │ │ │ │ ldr r1, [pc, #348] @ (2286b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp.w r8, #0 │ │ │ │ blt.n 228576 │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ cmp r3, r8 │ │ │ │ bhi.n 2285b6 │ │ │ │ ldr r3, [pc, #320] @ (2286b8 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -259075,28 +259076,28 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movw r2, #521 @ 0x209 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4426b4 │ │ │ │ + b.w 442674 │ │ │ │ ldr r3, [pc, #300] @ (2286c4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #300] @ (2286c8 ) │ │ │ │ ldr r2, [pc, #300] @ (2286cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ movw r2, #515 @ 0x203 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 4426b4 │ │ │ │ + b.w 442674 │ │ │ │ bl 2573f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 228642 │ │ │ │ orrs.w r3, r5, r6 │ │ │ │ beq.n 228674 │ │ │ │ ldr r3, [pc, #264] @ (2286d0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -259108,25 +259109,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 228688 │ │ │ │ cbnz r7, 22861e │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r3, [pc, #244] @ (2286dc ) │ │ │ │ ldr r2, [pc, #244] @ (2286e0 ) │ │ │ │ ldr r1, [pc, #248] @ (2286e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r3, [r0, #216] @ 0xd8 │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 22862c │ │ │ │ mov r4, r7 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ @@ -259148,15 +259149,15 @@ │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #184] @ (2286ec ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ bl 259bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2285be │ │ │ │ bl 25f4e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2285be │ │ │ │ ldr r3, [pc, #156] @ (2286f0 ) │ │ │ │ @@ -259192,55 +259193,55 @@ │ │ │ │ beq.n 2285e2 │ │ │ │ b.n 22861e │ │ │ │ nop │ │ │ │ rors r6, r2 │ │ │ │ movs r7, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #288 @ (adr r1, 2287d0 ) │ │ │ │ + add r1, pc, #64 @ (adr r1, 2286f0 ) │ │ │ │ movs r1, r6 │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + cmp r0, #48 @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r5, #252 @ 0xfc │ │ │ │ + cmp r5, #196 @ 0xc4 │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #136 @ (adr r1, 228744 ) │ │ │ │ + add r0, pc, #936 @ (adr r0, 228a64 ) │ │ │ │ movs r1, r6 │ │ │ │ - ldrsh r4, [r5, r4] │ │ │ │ + ldrsh r4, [r6, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r2, [r3, r7] │ │ │ │ + ldrb r2, [r4, r6] │ │ │ │ movs r6, r4 │ │ │ │ - add r1, pc, #8 @ (adr r1, 2286d0 ) │ │ │ │ + add r0, pc, #808 @ (adr r0, 2289f0 ) │ │ │ │ movs r1, r6 │ │ │ │ - ldrb r0, [r0, r7] │ │ │ │ + ldrb r0, [r1, r6] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r0, [r0, r7] │ │ │ │ + ldrsh r0, [r1, r6] │ │ │ │ movs r6, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r1, r6] │ │ │ │ + ldrb r6, [r2, r5] │ │ │ │ movs r6, r4 │ │ │ │ - add r0, pc, #720 @ (adr r0, 2289b0 ) │ │ │ │ + add r0, pc, #496 @ (adr r0, 2288d0 ) │ │ │ │ movs r1, r6 │ │ │ │ - movs r7, #212 @ 0xd4 │ │ │ │ + movs r7, #156 @ 0x9c │ │ │ │ movs r4, r4 │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ ldrb r2, [r6, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r5, r4] │ │ │ │ + ldrb r4, [r6, r3] │ │ │ │ movs r6, r4 │ │ │ │ ldrb r0, [r2, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, pc, #240 @ (adr r0, 2287e8 ) │ │ │ │ + add r0, pc, #16 @ (adr r0, 228708 ) │ │ │ │ movs r1, r6 │ │ │ │ - ldrsh r6, [r2, r5] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r6, r3] │ │ │ │ + ldrb r4, [r7, r2] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00228700 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -259253,23 +259254,23 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432ce0 │ │ │ │ + bl 432ca0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #156] @ (2287d0 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ movs r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ blt.n 22879e │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -259311,33 +259312,33 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ movw r2, #558 @ 0x22e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 22876e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #238 @ 0xee │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #392 @ (adr r0, 228958 ) │ │ │ │ + add r0, pc, #168 @ (adr r0, 228878 ) │ │ │ │ movs r4, r5 │ │ │ │ - ldrb r4, [r2, r7] │ │ │ │ + ldrb r4, [r3, r6] │ │ │ │ movs r6, r4 │ │ │ │ subs r7, #138 @ 0x8a │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r6, [sp, #776] @ 0x308 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsh r0, [r2, r1] │ │ │ │ + ldrsh r0, [r3, r0] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r2, [r6, r6] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 002287e4 : │ │ │ │ ldr r3, [pc, #72] @ (228830 ) │ │ │ │ ldr r2, [pc, #76] @ (228834 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -259411,15 +259412,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne.w lr, #0 │ │ │ │ beq.n 2288b4 │ │ │ │ mov r2, lr │ │ │ │ mov r1, r4 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2275b0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -259458,39 +259459,39 @@ │ │ │ │ ldrd r6, r7, [r3] │ │ │ │ vldr d7, [r3, #16] │ │ │ │ mov r2, r6 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [r3, #8] │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 228900 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3f8950 │ │ │ │ + b.w 3f8910 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #16] @ (22895c ) │ │ │ │ add r1, pc │ │ │ │ - b.w 3ba024 │ │ │ │ + b.w 3b9fe4 │ │ │ │ nop │ │ │ │ ldrh r6, [r1, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r0, r4] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r1, r3] │ │ │ │ + ldrb r4, [r2, r2] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #16 │ │ │ │ @@ -259516,15 +259517,15 @@ │ │ │ │ bl 23bd0c │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 22897c │ │ │ │ add.w r0, r5, #64 @ 0x40 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 458b34 │ │ │ │ + b.w 458af4 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ mov fp, r0 │ │ │ │ @@ -259534,15 +259535,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, ip │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 34847c │ │ │ │ + bl 34843c │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {fp, pc} │ │ │ │ @@ -259560,15 +259561,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, ip │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 3484c8 │ │ │ │ + bl 348488 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {fp, pc} │ │ │ │ @@ -259677,24 +259678,24 @@ │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ cbz r2, 228b6c │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 228bce │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 348558 │ │ │ │ + b.w 348518 │ │ │ │ cbz r1, 228b88 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 23b804 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ - bl 44f0b0 │ │ │ │ + bl 44f070 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 228b9a │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ @@ -259717,15 +259718,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 228b56 │ │ │ │ ldr r0, [pc, #48] @ (228bf0 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 228b56 │ │ │ │ ldr r3, [pc, #36] @ (228bf4 ) │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ ldr r1, [pc, #36] @ (228bf8 ) │ │ │ │ ldr r0, [pc, #36] @ (228bfc ) │ │ │ │ add r3, pc │ │ │ │ @@ -259736,21 +259737,21 @@ │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, r2] │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ movs r6, r4 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r1, r6 │ │ │ │ - ldrh r0, [r7, r2] │ │ │ │ + ldrh r0, [r0, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r1, r3] │ │ │ │ + ldrh r6, [r2, r2] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #932] @ (228fb8 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -259766,15 +259767,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr.w r5, [r9, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 228efc │ │ │ │ - bl 44f60c │ │ │ │ + bl 44f5cc │ │ │ │ cmp r0, r7 │ │ │ │ bne.w 228f8e │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ adds r3, r3, r2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ @@ -259810,15 +259811,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ b.n 228cea │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ - bl 458684 │ │ │ │ + bl 458644 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #60] @ 0x3c │ │ │ │ adds r2, r6, r2 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ adc.w r5, r5, r3 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r5, [r4, #60] @ 0x3c │ │ │ │ @@ -259937,15 +259938,15 @@ │ │ │ │ bl 23bd0c │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 228ea2 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 228ef0 │ │ │ │ ldrd r6, r1, [r4, #88] @ 0x58 │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r3, [pc, #440] @ (228fcc ) │ │ │ │ mov r2, r5 │ │ │ │ ldrd r0, r1, [r4, #40] @ 0x28 │ │ │ │ @@ -259981,28 +259982,28 @@ │ │ │ │ bl 228960 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r3, 228e6e │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ - bl 458adc │ │ │ │ + bl 458a9c │ │ │ │ ldr r2, [pc, #348] @ (228fd4 ) │ │ │ │ ldr r3, [pc, #320] @ (228fbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 228f8a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #92 @ 0x5c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 44e970 │ │ │ │ + b.w 44e930 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ mov r9, fp │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 228dfa │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -260012,15 +260013,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (228fd8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [pc, #296] @ (228fdc ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 44ebe8 │ │ │ │ + bl 44eba8 │ │ │ │ ldr r2, [pc, #288] @ (228fe0 ) │ │ │ │ ldr r3, [pc, #252] @ (228fbc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ str r0, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -260035,15 +260036,15 @@ │ │ │ │ b.w 23b6a8 │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r8, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #32] │ │ │ │ b.n 228ca6 │ │ │ │ mul.w r1, r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 458f68 │ │ │ │ + bl 458f28 │ │ │ │ b.n 228e0a │ │ │ │ ldr r3, [pc, #228] @ (228fe4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 228c3c │ │ │ │ ldr r3, [pc, #220] @ (228fe8 ) │ │ │ │ @@ -260051,15 +260052,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 228c3c │ │ │ │ ldr r0, [pc, #208] @ (228fec ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 228c3c │ │ │ │ ldr r3, [pc, #200] @ (228ff0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 228e58 │ │ │ │ ldr r3, [pc, #180] @ (228fe8 ) │ │ │ │ @@ -260068,15 +260069,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 228e58 │ │ │ │ ldr r0, [pc, #180] @ (228ff4 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 228e58 │ │ │ │ ldr r3, [pc, #164] @ (228ff8 ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #164] @ (228ffc ) │ │ │ │ ldr r0, [pc, #164] @ (229000 ) │ │ │ │ @@ -260094,15 +260095,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 228ea8 │ │ │ │ ldr r0, [pc, #136] @ (229008 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 228ea8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #124] @ (22900c ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ ldr r1, [pc, #124] @ (229010 ) │ │ │ │ ldr r0, [pc, #124] @ (229014 ) │ │ │ │ add r3, pc │ │ │ │ @@ -260131,64 +260132,64 @@ │ │ │ │ adds r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r3, #1020]! @ 0x3fc │ │ │ │ subs r0, #218 @ 0xda │ │ │ │ movs r7, r6 │ │ │ │ subs r0, #138 @ 0x8a │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [r4, r2] │ │ │ │ + ldr r6, [r5, r1] │ │ │ │ movs r6, r4 │ │ │ │ lsls r3, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #66 @ 0x42 │ │ │ │ movs r7, r6 │ │ │ │ adds r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + ldrsb r2, [r5, r5] │ │ │ │ movs r6, r4 │ │ │ │ lsrs r0, r0, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r7, r6] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #760] @ 0x2f8 │ │ │ │ + str r7, [sp, #536] @ 0x218 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r4, [r6, r4] │ │ │ │ + ldrsb r4, [r7, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r0, [r1, r7] │ │ │ │ + ldrsb r0, [r2, r6] │ │ │ │ movs r6, r4 │ │ │ │ subs r0, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r7, r6] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #520] @ 0x208 │ │ │ │ + str r7, [sp, #296] @ 0x128 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r0, [r7, r3] │ │ │ │ + ldrsb r0, [r0, r3] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r0, [r0, r5] │ │ │ │ + ldrsb r0, [r1, r4] │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + str r7, [sp, #216] @ 0xd8 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r4, [r4, r3] │ │ │ │ + ldrsb r4, [r5, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r0, [r7, r6] │ │ │ │ + ldrsb r0, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ cbnz r1, 229052 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ cbz r0, 229052 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 44f0b0 │ │ │ │ + bl 44f070 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 228c00 │ │ │ │ ldr r3, [pc, #20] @ (229068 ) │ │ │ │ @@ -260197,19 +260198,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (229070 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #760] @ 0x2f8 │ │ │ │ + str r6, [sp, #536] @ 0x218 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r4, [r6, r0] │ │ │ │ + strb r4, [r7, r7] │ │ │ │ movs r6, r4 │ │ │ │ - ldrsb r4, [r2, r4] │ │ │ │ + ldrsb r4, [r3, r3] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00229074 : │ │ │ │ ldrb.w r1, [sp] │ │ │ │ vldr d7, [sp, #8] │ │ │ │ dmb ish │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -260241,15 +260242,15 @@ │ │ │ │ str r1, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2f9708 │ │ │ │ + b.w 2f96c8 │ │ │ │ nop │ │ │ │ │ │ │ │ 002290d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -260293,15 +260294,15 @@ │ │ │ │ 00229144 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 182f78 │ │ │ │ @@ -260317,25 +260318,25 @@ │ │ │ │ ldr r0, [pc, #168] @ (229230 ) │ │ │ │ mov r7, r2 │ │ │ │ ldr r4, [pc, #168] @ (229234 ) │ │ │ │ mov r8, r3 │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #52] @ 0x34 │ │ │ │ - bl 44e920 │ │ │ │ + bl 44e8e0 │ │ │ │ ldr r3, [pc, #156] @ (229238 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2291fc │ │ │ │ movs r4, #0 │ │ │ │ str r5, [r6, #28] │ │ │ │ str r4, [r6, #24] │ │ │ │ - bl 44f60c │ │ │ │ + bl 44f5cc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r2, r3, [r6, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [r6, #32] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -260346,15 +260347,15 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ movs r3, #0 │ │ │ │ str r4, [r6, #84] @ 0x54 │ │ │ │ strd r2, r3, [r6, #56] @ 0x38 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - bl 45861c │ │ │ │ + bl 4585dc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 228c00 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -260379,27 +260380,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #36] @ (229244 ) │ │ │ │ clz r3, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2291a4 │ │ │ │ cmp r4, #236 @ 0xec │ │ │ │ movs r6, r6 │ │ │ │ adds r5, #106 @ 0x6a │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strb r0, [r6, r4] │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00229248 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -260508,20 +260509,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ - bl 34a0c0 │ │ │ │ + bl 34a080 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, r3, [r2, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 342228 │ │ │ │ + bl 3421e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260638,24 +260639,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r7 │ │ │ │ mov sl, r3 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r3, [pc, #256] @ (2295b8 ) │ │ │ │ mov.w r8, #20 │ │ │ │ ldr r2, [pc, #252] @ (2295bc ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r0, #192] @ 0xc0 │ │ │ │ mla r0, r4, r8, r8 │ │ │ │ mul.w r8, r8, r4 │ │ │ │ blx 181488 │ │ │ │ mov r1, r9 │ │ │ │ @@ -260692,28 +260693,28 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #140] @ (2295c0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ bl 22e5b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ ldr r7, [r6, #4] │ │ │ │ cbz r7, 2295a8 │ │ │ │ ldr r0, [pc, #116] @ (2295c4 ) │ │ │ │ ldr r1, [r6, #28] │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ mov r0, r8 │ │ │ │ blx 181788 │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ cbnz r3, 2295a0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add.w r2, sl, r5 │ │ │ │ movs r3, #0 │ │ │ │ @@ -260733,33 +260734,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 232964 │ │ │ │ b.n 22956e │ │ │ │ ldr r0, [pc, #28] @ (2295c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55ac │ │ │ │ + bl 2f556c │ │ │ │ mov r7, r0 │ │ │ │ b.n 22954c │ │ │ │ - strh r4, [r2, r4] │ │ │ │ + strh r4, [r3, r3] │ │ │ │ movs r6, r4 │ │ │ │ - str r2, [sp, #592] @ 0x250 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ movs r1, r6 │ │ │ │ - strh r4, [r2, r4] │ │ │ │ + strh r4, [r3, r3] │ │ │ │ movs r6, r4 │ │ │ │ cmp r1, #74 @ 0x4a │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r3, r2] │ │ │ │ + strh r0, [r4, r1] │ │ │ │ movs r6, r4 │ │ │ │ - bvs.n 2295c8 │ │ │ │ + bvs.n 229558 │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #8] @ (2295d8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #48 @ 0x30 │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ nop │ │ │ │ cmp r0, #178 @ 0xb2 │ │ │ │ movs r6, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -260768,28 +260769,28 @@ │ │ │ │ ldr r2, [pc, #44] @ (229620 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (229624 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #24 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181784 │ │ │ │ nop │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ movs r1, r6 │ │ │ │ - str r0, [r4, r7] │ │ │ │ + str r0, [r5, r6] │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r7, r6] │ │ │ │ + str r6, [r0, r6] │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ movs r4, #1 │ │ │ │ @@ -261058,15 +261059,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 229896 │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r0, [pc, #48] @ (229924 ) │ │ │ │ ldrb.w r3, [sp, #31] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 229896 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -261077,15 +261078,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #992] @ (229d08 ) │ │ │ │ + ldr r6, [pc, #768] @ (229c28 ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00229928 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -261157,15 +261158,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22995e │ │ │ │ ldr r0, [pc, #48] @ (229a08 ) │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 22995e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cmp r5, #198 @ 0xc6 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #190 @ 0xbe │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ @@ -261176,15 +261177,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #104 @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #80] @ (229a5c ) │ │ │ │ + ldr r5, [pc, #880] @ (229d7c ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00229a0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -261256,15 +261257,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 229a40 │ │ │ │ ldr r0, [pc, #48] @ (229ae8 ) │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 229a40 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cmp r4, #226 @ 0xe2 │ │ │ │ movs r7, r6 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ @@ -261275,15 +261276,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #136 @ 0x88 │ │ │ │ movs r7, r6 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #208] @ (229bbc ) │ │ │ │ + ldr r4, [pc, #1008] @ (229edc ) │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 00229aec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -261306,15 +261307,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 229b4e │ │ │ │ ldr r3, [pc, #352] @ (229ca4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -261352,15 +261353,15 @@ │ │ │ │ add.w r1, sp, #63 @ 0x3f │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 23a988 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 229c76 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 229bf8 │ │ │ │ ldr r2, [pc, #232] @ (229cac ) │ │ │ │ @@ -261394,15 +261395,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 229bc2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #164] @ (229cb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 229bc2 │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 229c32 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 229c32 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ @@ -261431,15 +261432,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 229bd0 │ │ │ │ ldr r0, [pc, #92] @ (229cc0 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrb.w r3, [sp, #63] @ 0x3f │ │ │ │ b.n 229bd0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (229cc4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #76] @ (229cc8 ) │ │ │ │ ldr r0, [pc, #76] @ (229ccc ) │ │ │ │ @@ -261470,21 +261471,21 @@ │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #680] @ (229f6c ) │ │ │ │ + ldr r3, [pc, #456] @ (229e8c ) │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r6, [r2, #22] │ │ │ │ + ldrh r6, [r3, #20] │ │ │ │ movs r1, r6 │ │ │ │ - bvc.n 229c4c │ │ │ │ + bvc.n 229bdc │ │ │ │ movs r4, r4 │ │ │ │ - bvc.n 229c78 │ │ │ │ + bvc.n 229c08 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00229cd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -261508,15 +261509,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 229d36 │ │ │ │ ldr r3, [pc, #360] @ (229e94 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -261554,15 +261555,15 @@ │ │ │ │ vldr d7, [pc, #248] @ 229e80 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 23a988 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 229e68 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 229dec │ │ │ │ bl 1892c4 │ │ │ │ @@ -261600,15 +261601,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 229daa │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #160] @ (229ea4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 229daa │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cbz r3, 229e28 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cbz r3, 229e28 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr.w r0, [r8, #32] │ │ │ │ @@ -261636,15 +261637,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 229dc2 │ │ │ │ ldr r0, [pc, #88] @ (229eb0 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 229dc2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (229eb4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (229eb8 ) │ │ │ │ ldr r0, [pc, #76] @ (229ebc ) │ │ │ │ add r3, pc │ │ │ │ @@ -261673,21 +261674,21 @@ │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #720] @ (22a184 ) │ │ │ │ + ldr r1, [pc, #496] @ (22a0a4 ) │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + ldrh r4, [r5, #4] │ │ │ │ movs r1, r6 │ │ │ │ - bpl.n 229e58 │ │ │ │ + bpl.n 229de8 │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 229e84 │ │ │ │ + bpl.n 229e14 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00229ec0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -261711,15 +261712,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 229f22 │ │ │ │ ldr r3, [pc, #348] @ (22a074 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -261757,15 +261758,15 @@ │ │ │ │ vldr d7, [pc, #240] @ 22a060 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 23a988 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22a04a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 229fd0 │ │ │ │ bl 1892c4 │ │ │ │ @@ -261802,15 +261803,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 229f94 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #156] @ (22a084 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 229f94 │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 22a008 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 22a008 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ @@ -261840,15 +261841,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 229fa8 │ │ │ │ ldr r0, [pc, #88] @ (22a090 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 229fa8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (22a094 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (22a098 ) │ │ │ │ ldr r0, [pc, #72] @ (22a09c ) │ │ │ │ add r3, pc │ │ │ │ @@ -261877,21 +261878,21 @@ │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47d2 │ │ │ │ + @ instruction: 0x479a │ │ │ │ movs r6, r4 │ │ │ │ - strh r2, [r0, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #54] @ 0x36 │ │ │ │ movs r1, r6 │ │ │ │ - bcc.n 22a074 │ │ │ │ + bcc.n 22a004 │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 22a0a0 │ │ │ │ + bcc.n 22a030 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0022a0a0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -261943,17 +261944,17 @@ │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 22a136 │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ sub.w r4, r0, #24 │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 22a11a │ │ │ │ ldr r0, [r6, #20] │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 181784 │ │ │ │ │ │ │ │ @@ -262035,19 +262036,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (22a214 ) │ │ │ │ ldr r0, [pc, #20] @ (22a218 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - strh r0, [r2, #42] @ 0x2a │ │ │ │ + strh r0, [r3, #40] @ 0x28 │ │ │ │ movs r1, r6 │ │ │ │ - cmp sl, sl │ │ │ │ + cmp sl, r3 │ │ │ │ movs r6, r4 │ │ │ │ - mov r6, r4 │ │ │ │ + cmp lr, sp │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022a21c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -262171,15 +262172,15 @@ │ │ │ │ ldrd r3, r1, [r1] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (22a358 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ subs r2, r0, r7 │ │ │ │ movs r6, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -262187,15 +262188,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (22a3c4 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (22a3c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #68] @ (22a3cc ) │ │ │ │ ldr r3, [pc, #72] @ (22a3d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [pc, #72] @ 22a3d4 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ @@ -262213,19 +262214,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r3, #32] │ │ │ │ + strh r2, [r4, #30] │ │ │ │ movs r1, r6 │ │ │ │ - add r8, sl │ │ │ │ + add r8, r3 │ │ │ │ movs r6, r4 │ │ │ │ - add lr, ip │ │ │ │ + add lr, r5 │ │ │ │ movs r6, r4 │ │ │ │ lsls r1, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -262255,30 +262256,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr.w r2, [fp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 22a59a │ │ │ │ mov r5, r0 │ │ │ │ blx 181e50 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldrd r0, r1, [fp, #24] │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, lr │ │ │ │ bcs.n 22a506 │ │ │ │ vldr d8, [pc, #336] @ 22a5b0 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ @@ -262288,15 +262289,15 @@ │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r7, {r0, r1, r2, r3} │ │ │ │ mov r1, lr │ │ │ │ adds r2, r4, #1 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r3, r9, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ adds.w fp, r3, r2 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov.w r7, #0 │ │ │ │ @@ -262371,61 +262372,61 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ vstr d8, [sp, #32] │ │ │ │ blx r3 │ │ │ │ cbnz r0, 22a57c │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ add.w r2, r8, #1 │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, r0 │ │ │ │ bhi.w 22a466 │ │ │ │ b.n 22a506 │ │ │ │ mov r4, r0 │ │ │ │ negs r0, r0 │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #72] @ (22a5d0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (22a5d4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 22a508 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #60] @ (22a5d8 ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ ldr r1, [pc, #56] @ (22a5dc ) │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ add r5, pc │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ ... │ │ │ │ - strh r0, [r2, #28] │ │ │ │ + strh r0, [r3, #26] │ │ │ │ movs r1, r6 │ │ │ │ - add lr, r1 │ │ │ │ + add r6, sl │ │ │ │ movs r6, r4 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, fp │ │ │ │ + add r2, r4 │ │ │ │ movs r6, r4 │ │ │ │ movs r1, #248 @ 0xf8 │ │ │ │ movs r7, r6 │ │ │ │ - strh r6, [r0, #16] │ │ │ │ + strh r6, [r1, #14] │ │ │ │ movs r1, r6 │ │ │ │ - muls r4, r4 │ │ │ │ + orrs r4, r5 │ │ │ │ movs r6, r4 │ │ │ │ - orrs r0, r5 │ │ │ │ + cmn r0, r6 │ │ │ │ movs r6, r4 │ │ │ │ - orrs r4, r0 │ │ │ │ + cmn r4, r1 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #348] @ (22a750 ) │ │ │ │ @@ -262734,30 +262735,30 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #48] @ (22a920 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r4, #26] │ │ │ │ + ldrb r2, [r5, #25] │ │ │ │ movs r1, r6 │ │ │ │ - subs r7, #132 @ 0x84 │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #158 @ 0x9e │ │ │ │ + subs r7, #102 @ 0x66 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (22a984 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -262766,15 +262767,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (22a98c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 22a96c │ │ │ │ blx 181e50 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -262789,23 +262790,23 @@ │ │ │ │ movs r2, #163 @ 0xa3 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, #25] │ │ │ │ + ldrb r4, [r3, #24] │ │ │ │ movs r1, r6 │ │ │ │ - subs r7, #54 @ 0x36 │ │ │ │ + subs r6, #254 @ 0xfe │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #78 @ 0x4e │ │ │ │ + subs r7, #22 │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #54 @ 0x36 │ │ │ │ + subs r6, #254 @ 0xfe │ │ │ │ movs r6, r4 │ │ │ │ - subs r7, #166 @ 0xa6 │ │ │ │ + subs r7, #110 @ 0x6e │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -262820,18 +262821,18 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 181e50 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldrd r0, r1, [fp, #24] │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ cmp r0, lr │ │ │ │ bcs.n 22aa94 │ │ │ │ mov r4, r0 │ │ │ │ vldr d8, [pc, #312] @ 22ab28 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ @@ -262841,15 +262842,15 @@ │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w r7, {r0, r1, r2, r3} │ │ │ │ mov r1, lr │ │ │ │ adds r2, r4, #1 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r3, r9, [sp, #40] @ 0x28 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ adds.w fp, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov.w r7, #0 │ │ │ │ @@ -262924,42 +262925,42 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ vstr d8, [sp, #24] │ │ │ │ blx r3 │ │ │ │ cbnz r0, 22ab0a │ │ │ │ ldrd r1, r0, [r5, #24] │ │ │ │ add.w r2, r8, #1 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ ldr.w lr, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, r0 │ │ │ │ bhi.w 22a9f4 │ │ │ │ b.n 22aa94 │ │ │ │ mov r4, r0 │ │ │ │ negs r0, r0 │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #40] @ (22ab3c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (22ab40 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 22aa96 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ adds r2, r1, #5 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r5, #1 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r0, [r7, #17] │ │ │ │ + ldrb r0, [r0, #17] │ │ │ │ movs r1, r6 │ │ │ │ - subs r5, #214 @ 0xd6 │ │ │ │ + subs r5, #158 @ 0x9e │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #132] @ (22abdc ) │ │ │ │ @@ -262977,15 +262978,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ strd r7, r6, [sp, #12] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 22abc2 │ │ │ │ ldr r3, [pc, #92] @ (22abf0 ) │ │ │ │ @@ -263019,26 +263020,26 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ subs r2, r5, r6 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #16] │ │ │ │ + ldrb r2, [r6, #15] │ │ │ │ movs r1, r6 │ │ │ │ - subs r5, #42 @ 0x2a │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ movs r6, r4 │ │ │ │ - subs r5, #0 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ movs r6, r4 │ │ │ │ bl 1d6bf2 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r7, r6 │ │ │ │ - subs r5, #0 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #220 @ 0xdc │ │ │ │ + subs r4, #164 @ 0xa4 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (22ac94 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -263047,58 +263048,58 @@ │ │ │ │ ldr r1, [pc, #128] @ (22ac9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r7, r0 │ │ │ │ blx 181e50 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldrd r0, r1, [r5, #24] │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldrd r3, ip, [r5, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r0, r1, [r5] │ │ │ │ orrs.w r3, r3, ip │ │ │ │ bne.n 22ac8e │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ adds r3, r0, r6 │ │ │ │ adc.w r4, r1, r8 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ subs r5, r3, #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ adc.w r4, r4, #4294967295 @ 0xffffffff │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ cmp r5, r0 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ ite cc │ │ │ │ movcc r0, #1 │ │ │ │ movcs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 183d0c │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #13] │ │ │ │ + ldrb r6, [r7, #12] │ │ │ │ movs r1, r6 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ - subs r4, #116 @ 0x74 │ │ │ │ + subs r4, #60 @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #156] @ (22ad4c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -263108,15 +263109,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #152] @ (22ad54 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 22ad18 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ @@ -263158,31 +263159,31 @@ │ │ │ │ blx 181abc │ │ │ │ ldr r3, [pc, #44] @ (22ad64 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (22ad68 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #300 @ 0x12c │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ - ldrb r0, [r3, #11] │ │ │ │ + ldrb r0, [r4, #10] │ │ │ │ movs r1, r6 │ │ │ │ - subs r3, #184 @ 0xb8 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #208 @ 0xd0 │ │ │ │ + subs r3, #152 @ 0x98 │ │ │ │ movs r6, r4 │ │ │ │ bl 40d5a │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + subs r3, #114 @ 0x72 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #134 @ 0x86 │ │ │ │ + subs r3, #78 @ 0x4e │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r2, #9] │ │ │ │ + ldrb r6, [r3, #8] │ │ │ │ movs r1, r6 │ │ │ │ - subs r4, #0 │ │ │ │ + subs r3, #200 @ 0xc8 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ (22ae40 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -263191,15 +263192,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (22ae48 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w ip, [r4, #12] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 22ae2a │ │ │ │ ldr r3, [r0, #20] │ │ │ │ ldr.w r2, [ip, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r2, r3 │ │ │ │ @@ -263240,15 +263241,15 @@ │ │ │ │ beq.n 22adb8 │ │ │ │ negs r0, r0 │ │ │ │ blx 181abc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (22ae50 ) │ │ │ │ add.w r1, r5, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r4, [pc, #60] @ (22ae54 ) │ │ │ │ add.w r3, r5, #344 @ 0x158 │ │ │ │ ldr r1, [pc, #60] @ (22ae58 ) │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ add r4, pc │ │ │ │ @@ -263261,30 +263262,30 @@ │ │ │ │ ldr r1, [pc, #44] @ (22ae60 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ mov r0, ip │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - ldrb r4, [r1, #8] │ │ │ │ + ldrb r4, [r2, #7] │ │ │ │ movs r1, r6 │ │ │ │ - subs r2, #238 @ 0xee │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #6 │ │ │ │ + subs r2, #206 @ 0xce │ │ │ │ movs r6, r4 │ │ │ │ bl fff54e4e <__bss_end__@@Base+0xff8c3022> │ │ │ │ - subs r3, #156 @ 0x9c │ │ │ │ + subs r3, #100 @ 0x64 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #94 @ 0x5e │ │ │ │ + subs r3, #38 @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #138 @ 0x8a │ │ │ │ + subs r2, #82 @ 0x52 │ │ │ │ movs r6, r4 │ │ │ │ - subs r3, #56 @ 0x38 │ │ │ │ + subs r3, #0 │ │ │ │ movs r6, r4 │ │ │ │ - subs r2, #116 @ 0x74 │ │ │ │ + subs r2, #60 @ 0x3c │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022ae64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -263304,41 +263305,41 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 181e50 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [r6, #24] │ │ │ │ mov fp, r3 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldrd r1, r0, [r6, #24] │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ ldr r3, [r6, #20] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22b18e │ │ │ │ bl 22ed78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r0, r1, [sp, #44] @ 0x2c │ │ │ │ orrs.w r3, r3, fp │ │ │ │ bne.n 22af22 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 22af22 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r1, r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -263363,15 +263364,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (22b1b0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w r0, #21 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -263405,15 +263406,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22b08c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22b12a │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 44142c │ │ │ │ + bl 4413ec │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -263423,15 +263424,15 @@ │ │ │ │ bne.w 22b116 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r1 │ │ │ │ bhi.n 22af7a │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 441290 │ │ │ │ + bl 441250 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ @@ -263535,15 +263536,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22b0b0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, r1 │ │ │ │ bhi.w 22af7a │ │ │ │ @@ -263608,82 +263609,82 @@ │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ blx 1814a0 │ │ │ │ adds r2, r7, r1 │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ movs r1, r6 │ │ │ │ - subs r2, #196 @ 0xc4 │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #54 @ 0x36 │ │ │ │ + subs r0, #254 @ 0xfe │ │ │ │ movs r6, r4 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #6 │ │ │ │ + subs r0, #206 @ 0xce │ │ │ │ movs r6, r4 │ │ │ │ - subs r1, #60 @ 0x3c │ │ │ │ + subs r1, #4 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #190 @ 0xbe │ │ │ │ + subs r0, #134 @ 0x86 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #154 @ 0x9a │ │ │ │ + subs r0, #98 @ 0x62 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #140 @ 0x8c │ │ │ │ + subs r0, #84 @ 0x54 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + subs r0, #62 @ 0x3e │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #128 @ 0x80 │ │ │ │ + subs r0, #72 @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #108 @ 0x6c │ │ │ │ + subs r0, #52 @ 0x34 │ │ │ │ movs r6, r4 │ │ │ │ - subs r0, #78 @ 0x4e │ │ │ │ + subs r0, #22 │ │ │ │ movs r6, r4 │ │ │ │ - strb r4, [r7, #23] │ │ │ │ + strb r4, [r0, #23] │ │ │ │ movs r1, r6 │ │ │ │ - cmn r6, r3 │ │ │ │ + cmp r6, r4 │ │ │ │ movs r6, r4 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r6, #214 @ 0xd6 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022b1f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ (22b2b4 ) │ │ │ │ mov r7, r0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #172] @ (22b2b8 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r7, #8] │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r2, [pc, #164] @ (22b2bc ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ movs r3, #23 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #148] @ (22b2c0 ) │ │ │ │ ldr r1, [pc, #152] @ (22b2c4 ) │ │ │ │ add.w r4, r4, #464 @ 0x1d0 │ │ │ │ str r7, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 231c28 │ │ │ │ cbnz r0, 22b2a4 │ │ │ │ blx 181e50 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r0, r4, [r6, #72] @ 0x48 │ │ │ │ @@ -263695,15 +263696,15 @@ │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ adds.w ip, ip, r2 │ │ │ │ adc.w r1, r3, r1 │ │ │ │ negs r0, r2 │ │ │ │ and.w r0, ip, r0 │ │ │ │ sbc.w r4, r3, r3, lsl #1 │ │ │ │ ands r1, r4 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ add.w r3, r0, #31 │ │ │ │ str r0, [r5, #24] │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r3, #5 │ │ │ │ blx 181648 │ │ │ │ str r0, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ @@ -263712,27 +263713,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ b.n 22b290 │ │ │ │ bl 183d0c │ │ │ │ nop │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r6, #82 @ 0x52 │ │ │ │ movs r6, r4 │ │ │ │ - strb r2, [r7, #21] │ │ │ │ + strb r2, [r0, #21] │ │ │ │ movs r1, r6 │ │ │ │ - adds r6, #94 @ 0x5e │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #22 │ │ │ │ + adds r5, #222 @ 0xde │ │ │ │ movs r6, r4 │ │ │ │ - adds r6, #48 @ 0x30 │ │ │ │ + adds r5, #248 @ 0xf8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022b2c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -263744,31 +263745,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 231c28 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ ldr r3, [pc, #24] @ (22b314 ) │ │ │ │ ldr r2, [pc, #28] @ (22b318 ) │ │ │ │ ldr r1, [pc, #28] @ (22b31c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - strb r2, [r2, #18] │ │ │ │ + strb r2, [r3, #17] │ │ │ │ movs r1, r6 │ │ │ │ - adds r7, #120 @ 0x78 │ │ │ │ + adds r7, #64 @ 0x40 │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #164 @ 0xa4 │ │ │ │ + adds r5, #108 @ 0x6c │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -263916,28 +263917,28 @@ │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ ldr r1, [pc, #28] @ (22b4b8 ) │ │ │ │ ldr r0, [pc, #28] @ (22b4bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + strb r6, [r2, #19] │ │ │ │ movs r1, r6 │ │ │ │ - adds r6, #16 │ │ │ │ + adds r5, #216 @ 0xd8 │ │ │ │ movs r6, r4 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r5, #188 @ 0xbc │ │ │ │ movs r6, r4 │ │ │ │ - strb r6, [r6, #19] │ │ │ │ + strb r6, [r7, #18] │ │ │ │ movs r1, r6 │ │ │ │ - nop {8} │ │ │ │ - movs r4, r4 │ │ │ │ - itet ls │ │ │ │ - movls r4, r4 │ │ │ │ - ldrhi r2, [r1, #16] │ │ │ │ - ldrbls r3, [r2, #21] │ │ │ │ + it mi │ │ │ │ + movmi r4, r4 │ │ │ │ + ittt pl │ │ │ │ + movpl r4, r4 │ │ │ │ + ldrpl r2, [r1, #16] │ │ │ │ + ldrbpl r3, [r2, #21] │ │ │ │ cbnz r3, 22b4d4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -264340,15 +264341,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 22b8a8 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 22b890 │ │ │ │ movs r5, #1 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #96] @ (22b914 ) │ │ │ │ ldr r3, [pc, #80] @ (22b904 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -264988,23 +264989,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #24] @ (22bedc ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cmp r4, #56 @ 0x38 │ │ │ │ + cmp r4, #0 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r4, #26 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, #16 │ │ │ │ + cmp r3, #216 @ 0xd8 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r4, #10 │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r4, #30] │ │ │ │ + ldrb r4, [r5, #29] │ │ │ │ movs r2, r5 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #300] @ 22c020 │ │ │ │ @@ -265025,15 +265026,15 @@ │ │ │ │ vstreq d7, [r6, #64] @ 0x40 │ │ │ │ blx 18366c │ │ │ │ ldr r1, [pc, #256] @ (22c028 ) │ │ │ │ str.w r0, [r6, #148] @ 0x94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r5, [r6, #36] @ 0x24 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #32] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22bfea │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -265089,17 +265090,17 @@ │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 22c00c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 181784 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -265112,28 +265113,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 1836a0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 22bfbc │ │ │ │ ldr r0, [pc, #36] @ (22c034 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55ac │ │ │ │ + bl 2f556c │ │ │ │ mov r5, r0 │ │ │ │ b.n 22bfca │ │ │ │ mov ip, r0 │ │ │ │ b.n 22bfb6 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r0, [pc, #584] @ (22c274 ) │ │ │ │ + ldr r0, [pc, #360] @ (22c194 ) │ │ │ │ movs r6, r4 │ │ │ │ - cmp r3, #86 @ 0x56 │ │ │ │ + cmp r3, #30 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r0, #40 @ 0x28 │ │ │ │ + movs r7, #240 @ 0xf0 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, sp, #616 @ 0x268 │ │ │ │ + add r4, sp, #392 @ 0x188 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #208] @ (22c11c ) │ │ │ │ @@ -265213,15 +265214,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 22c072 │ │ │ │ ldr r3, [pc, #48] @ (22c134 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #48] @ (22c138 ) │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -265235,19 +265236,19 @@ │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r1, #190 @ 0xbe │ │ │ │ movs r6, r4 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ movs r1, r6 │ │ │ │ - cmp r2, #40 @ 0x28 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r3 │ │ │ │ @@ -265316,15 +265317,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22c19e │ │ │ │ ldr r3, [pc, #52] @ (22c238 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #52] @ (22c23c ) │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r3, pc │ │ │ │ @@ -265341,101 +265342,101 @@ │ │ │ │ movs r7, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #98 @ 0x62 │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ - str r0, [r7, #120] @ 0x78 │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ movs r1, r6 │ │ │ │ - cmp r1, #40 @ 0x28 │ │ │ │ + cmp r0, #240 @ 0xf0 │ │ │ │ movs r6, r4 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ b.w 23a358 │ │ │ │ nop │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #8] @ (22c254 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - b.w 4434a4 │ │ │ │ - cmp r1, #84 @ 0x54 │ │ │ │ + b.w 443464 │ │ │ │ + cmp r1, #28 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #116] @ (22c2e0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 22c2a4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #100] @ (22c2e4 ) │ │ │ │ ldr r0, [pc, #104] @ (22c2e8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ cbz r1, 22c2b2 │ │ │ │ ldr r0, [pc, #92] @ (22c2ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r0, [pc, #88] @ (22c2f0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4434a4 │ │ │ │ + b.w 443464 │ │ │ │ ldr r2, [pc, #76] @ (22c2f4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #76] @ (22c2f8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fba30 │ │ │ │ + bl 2fb9f0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 22c2ce │ │ │ │ ldr r0, [pc, #60] @ (22c2fc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181788 │ │ │ │ b.n 22c296 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (22c300 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ b.n 22c296 │ │ │ │ - cmp r2, sl │ │ │ │ + cmp r2, r3 │ │ │ │ movs r6, r4 │ │ │ │ - movs r0, #168 @ 0xa8 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r0, #250 @ 0xfa │ │ │ │ movs r6, r4 │ │ │ │ - cmp r1, #44 @ 0x2c │ │ │ │ + cmp r0, #244 @ 0xf4 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r6, #50] @ 0x32 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ movs r4, r5 │ │ │ │ - strh r6, [r0, #52] @ 0x34 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ movs r4, r5 │ │ │ │ - cmp r1, #8 │ │ │ │ + cmp r0, #208 @ 0xd0 │ │ │ │ movs r6, r4 │ │ │ │ - cmp r1, #4 │ │ │ │ + cmp r0, #204 @ 0xcc │ │ │ │ movs r6, r4 │ │ │ │ - cmp r0, #248 @ 0xf8 │ │ │ │ + cmp r0, #192 @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, r1 │ │ │ │ blx 1825b4 │ │ │ │ @@ -265451,20 +265452,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (22c35c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldc2 0, cr0, [r0], {53} @ 0x35 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #16] │ │ │ │ ldr r4, [r0, #24] │ │ │ │ orrs.w lr, ip, r2 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -265576,30 +265577,30 @@ │ │ │ │ cbnz r0, 22c486 │ │ │ │ cbz r2, 22c4ac │ │ │ │ ldr r1, [pc, #84] @ (22c4cc ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4474cc │ │ │ │ + b.w 44748c │ │ │ │ ldr r0, [pc, #72] @ (22c4d0 ) │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22c474 │ │ │ │ ldr r0, [pc, #64] @ (22c4d4 ) │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 22c474 │ │ │ │ ldr r0, [pc, #60] @ (22c4d8 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ b.n 22c474 │ │ │ │ ldr r3, [pc, #44] @ (22c4dc ) │ │ │ │ movw r2, #317 @ 0x13d │ │ │ │ ldr r1, [pc, #44] @ (22c4e0 ) │ │ │ │ ldr r0, [pc, #44] @ (22c4e4 ) │ │ │ │ @@ -265615,21 +265616,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #60 @ 0x3c │ │ │ │ + movs r7, #4 │ │ │ │ movs r6, r4 │ │ │ │ - str r6, [r1, #80] @ 0x50 │ │ │ │ + str r6, [r2, #76] @ 0x4c │ │ │ │ movs r1, r6 │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ + movs r7, #16 │ │ │ │ movs r6, r4 │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r7, #28 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -265673,21 +265674,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 22c258 │ │ │ │ ldr r0, [pc, #16] @ (22c578 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 4434a4 │ │ │ │ + b.w 443464 │ │ │ │ nop │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + cmp r7, #72 @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r1, #27 │ │ │ │ + lsls r0, r2, #26 │ │ │ │ movs r0, r5 │ │ │ │ - movs r6, #180 @ 0xb4 │ │ │ │ + movs r6, #124 @ 0x7c │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ sub sp, #28 │ │ │ │ @@ -265752,17 +265753,17 @@ │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - str r2, [r4, #56] @ 0x38 │ │ │ │ + str r2, [r5, #52] @ 0x34 │ │ │ │ movs r1, r6 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r5, #162 @ 0xa2 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 22c67c │ │ │ │ sub sp, #12 │ │ │ │ @@ -265770,30 +265771,30 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #48] @ (22c684 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r0, #30] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ movs r1, r6 │ │ │ │ - movs r1, #240 @ 0xf0 │ │ │ │ + movs r1, #184 @ 0xb8 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #424 @ (adr r7, 22c830 ) │ │ │ │ + add r7, pc, #200 @ (adr r7, 22c750 ) │ │ │ │ movs r7, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 22c6c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -265801,28 +265802,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #44] @ (22c6d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r5, #44] @ 0x2c │ │ │ │ movs r1, r6 │ │ │ │ - movs r1, #160 @ 0xa0 │ │ │ │ + movs r1, #104 @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #104 @ (adr r7, 22c73c ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 22ca5c ) │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #120] @ 22c75c │ │ │ │ sub sp, #16 │ │ │ │ @@ -265840,23 +265841,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #120] @ 0x78 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 42d7a4 │ │ │ │ + bl 42d764 │ │ │ │ ldr r2, [pc, #56] @ (22c770 ) │ │ │ │ ldr r3, [pc, #44] @ (22c764 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -265866,23 +265867,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - str r6, [r2, #44] @ 0x2c │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ movs r1, r6 │ │ │ │ movs r6, r0 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #760 @ (adr r6, 22ca64 ) │ │ │ │ + add r6, pc, #536 @ (adr r6, 22c984 ) │ │ │ │ movs r7, r4 │ │ │ │ - movs r1, #58 @ 0x3a │ │ │ │ + movs r1, #2 │ │ │ │ movs r6, r4 │ │ │ │ vshr.u8 d16, d22, #4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #172] @ 22c830 │ │ │ │ @@ -265901,15 +265902,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrd ip, lr, [r0, #64] @ 0x40 │ │ │ │ ldrd r2, r0, [r0, #72] @ 0x48 │ │ │ │ orrs.w r3, ip, lr │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ subs r1, r2, #1 │ │ │ │ @@ -265922,15 +265923,15 @@ │ │ │ │ bne.n 22c82c │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str.w lr, [sp, #12] │ │ │ │ - bl 42d524 │ │ │ │ + bl 42d4e4 │ │ │ │ ldr r2, [pc, #72] @ (22c844 ) │ │ │ │ ldr r3, [pc, #64] @ (22c83c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -265945,22 +265946,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov.w ip, #4294967295 @ 0xffffffff │ │ │ │ mov lr, ip │ │ │ │ b.n 22c7e4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183d3c │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r6, [r7, #28] │ │ │ │ movs r1, r6 │ │ │ │ vqadd.u32 d16, d6, d22 │ │ │ │ - add r6, pc, #120 @ (adr r6, 22c8b4 ) │ │ │ │ + add r5, pc, #920 @ (adr r5, 22cbd4 ) │ │ │ │ movs r7, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #160 @ 0xa0 │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ movs r6, r4 │ │ │ │ vqadd.u8 d0, d8, d22 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 22c8e0 │ │ │ │ @@ -265979,28 +265980,28 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #96] @ (22c8f4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r0, 22c89e │ │ │ │ - bl 2fba30 │ │ │ │ + bl 2fb9f0 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 22c8b4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #64] @ (22c8f8 ) │ │ │ │ ldr r3, [pc, #52] @ (22c8ec ) │ │ │ │ add r2, pc │ │ │ │ @@ -266015,24 +266016,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - str r4, [r4, #20] │ │ │ │ + str r4, [r5, #16] │ │ │ │ movs r1, r6 │ │ │ │ - add r5, pc, #312 @ (adr r5, 22ca20 ) │ │ │ │ + add r5, pc, #88 @ (adr r5, 22c940 ) │ │ │ │ movs r7, r4 │ │ │ │ mrc2 0, 4, r0, cr2, cr6, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + subs r6, r2, #6 │ │ │ │ movs r6, r4 │ │ │ │ - bne.n 22c85c │ │ │ │ + bne.n 22c9ec │ │ │ │ movs r7, r4 │ │ │ │ mcr2 0, 2, r0, cr12, cr6, {1} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ (22c9c0 ) │ │ │ │ @@ -266041,15 +266042,15 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #180] @ (22c9c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #168] @ (22c9cc ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #168] @ (22c9d0 ) │ │ │ │ add r3, pc │ │ │ │ movs r5, #0 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ @@ -266068,96 +266069,96 @@ │ │ │ │ ldr r2, [pc, #132] @ (22c9d8 ) │ │ │ │ str.w r3, [r0, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #132] @ (22c9dc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2fa2ec │ │ │ │ + bl 2fa2ac │ │ │ │ ldr r2, [pc, #120] @ (22c9e0 ) │ │ │ │ ldr r1, [pc, #120] @ (22c9e4 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r4, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fcb50 │ │ │ │ + bl 2fcb10 │ │ │ │ ldr r3, [pc, #104] @ (22c9e8 ) │ │ │ │ ldr r2, [pc, #108] @ (22c9ec ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #108] @ (22c9f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2fa2ec │ │ │ │ + bl 2fa2ac │ │ │ │ ldr r3, [pc, #92] @ (22c9f4 ) │ │ │ │ ldr r2, [pc, #96] @ (22c9f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #96] @ (22c9fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2fa2ec │ │ │ │ + bl 2fa2ac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r6, #8] │ │ │ │ + str r0, [r7, #4] │ │ │ │ movs r1, r6 │ │ │ │ - subs r2, r6, #4 │ │ │ │ + subs r2, r7, #3 │ │ │ │ movs r6, r4 │ │ │ │ - add r4, pc, #680 @ (adr r4, 22cc74 ) │ │ │ │ + add r4, pc, #456 @ (adr r4, 22cb94 ) │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xf6280035 │ │ │ │ bl fff6a9d2 <__bss_end__@@Base+0xff8d8ba6> │ │ │ │ - bls.n 22c8ec │ │ │ │ + bls.n 22ca7c │ │ │ │ movs r4, r5 │ │ │ │ - movs r2, #220 @ 0xdc │ │ │ │ + movs r2, #164 @ 0xa4 │ │ │ │ movs r6, r4 │ │ │ │ mcr2 15, 7, pc, cr7, cr15, {7} @ │ │ │ │ ldc2 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - cmp r0, r1 │ │ │ │ + negs r0, r2 │ │ │ │ movs r7, r4 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - subs r6, r6, #7 │ │ │ │ + subs r6, r7, #6 │ │ │ │ movs r4, r4 │ │ │ │ - movs r2, #188 @ 0xbc │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ movs r6, r4 │ │ │ │ ldc2l 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ movs r6, r4 │ │ │ │ - adds r4, #8 │ │ │ │ + adds r3, #208 @ 0xd0 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #88] @ (22ca74 ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r2, [pc, #88] @ (22ca78 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (22ca7c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cbz r3, 22ca70 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [r3, #32] │ │ │ │ orrs r2, r1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266180,46 +266181,46 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r3 │ │ │ │ b.n 22ca40 │ │ │ │ - ldrsh r6, [r4, r6] │ │ │ │ + ldrsh r6, [r5, r5] │ │ │ │ movs r1, r6 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + adds r2, r5, #7 │ │ │ │ movs r6, r4 │ │ │ │ - movs r2, #52 @ 0x34 │ │ │ │ + movs r1, #252 @ 0xfc │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22cb04 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 22caee │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 43c928 │ │ │ │ + bl 43c8e8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cbnz r3, 22cad8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 22c428 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 181788 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 22cac6 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 22cac6 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -266247,31 +266248,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (22cb3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r2, [r4, r3] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ movs r1, r6 │ │ │ │ - movs r1, #28 │ │ │ │ + movs r0, #228 @ 0xe4 │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #216 @ 0xd8 │ │ │ │ + movs r1, #160 @ 0xa0 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r4, [r1, r3] │ │ │ │ + ldrsh r4, [r2, r2] │ │ │ │ movs r1, r6 │ │ │ │ - movs r1, #6 │ │ │ │ + movs r0, #206 @ 0xce │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #158 @ 0x9e │ │ │ │ + movs r1, #102 @ 0x66 │ │ │ │ movs r6, r4 │ │ │ │ - ldrsh r6, [r6, r2] │ │ │ │ + ldrsh r6, [r7, r1] │ │ │ │ movs r1, r6 │ │ │ │ - movs r0, #240 @ 0xf0 │ │ │ │ + movs r0, #184 @ 0xb8 │ │ │ │ movs r6, r4 │ │ │ │ - movs r1, #92 @ 0x5c │ │ │ │ + movs r1, #36 @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -266300,27 +266301,27 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r1, r4] │ │ │ │ cbz r3, 22cba2 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 22cba2 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldrd r1, r2, [r6, #12] │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ bhi.n 22cb92 │ │ │ │ mov r0, r1 │ │ │ │ blx 181788 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 22cbbc │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 22cbbc │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 181784 │ │ │ │ ldr r1, [r6, #12] │ │ │ │ b.n 22cbaa │ │ │ │ ldr r3, [pc, #40] @ (22cbf4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266332,24 +266333,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22cb80 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #24] @ (22cbfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 22cb80 │ │ │ │ @ instruction: 0xfb8c0036 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + movs r0, #196 @ 0xc4 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -266378,15 +266379,15 @@ │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1} │ │ │ │ stmia.w ip, {r0, r1} │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 22cc6c │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 22cc6c │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #16] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -267210,19 +267211,19 @@ │ │ │ │ @ instruction: 0xf3360036 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r3, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subw r0, r0, #54 @ 0x36 │ │ │ │ movw r0, #16438 @ 0x4036 │ │ │ │ - strb r2, [r3, r3] │ │ │ │ + strb r2, [r4, r2] │ │ │ │ movs r1, r6 │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r3, #27 │ │ │ │ movs r6, r4 │ │ │ │ - adds r0, r2, r0 │ │ │ │ + asrs r0, r3, #31 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -267939,35 +267940,35 @@ │ │ │ │ ldr r1, [pc, #28] @ (22dcc8 ) │ │ │ │ ldr r0, [pc, #32] @ (22dccc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r5, [pc, #184] @ (22dd74 ) │ │ │ │ + ldr r4, [pc, #984] @ (22e094 ) │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r0, r5, #29 │ │ │ │ + lsrs r0, r6, #28 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r6, #1 │ │ │ │ + asrs r0, r7, #32 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r5, [pc, #96] @ (22dd28 ) │ │ │ │ + ldr r4, [pc, #896] @ (22e048 ) │ │ │ │ movs r1, r6 │ │ │ │ - lsrs r2, r2, #29 │ │ │ │ + lsrs r2, r3, #28 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r5, #30 │ │ │ │ + lsrs r2, r6, #29 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0022dcd0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #164] @ (22dd90 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 22dcfe │ │ │ │ ldr r3, [pc, #160] @ (22dd94 ) │ │ │ │ @@ -267991,15 +267992,15 @@ │ │ │ │ bne.n 22dd2e │ │ │ │ strex lr, r0, [r2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 22dd1c │ │ │ │ cmp r1, r3 │ │ │ │ dmb ish │ │ │ │ bne.n 22dd10 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 22dd7a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 22dd58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -268017,15 +268018,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 22dd44 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (22dd98 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 22dd44 │ │ │ │ ldr r3, [pc, #32] @ (22dd9c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (22dda0 ) │ │ │ │ ldr r0, [pc, #32] @ (22dda4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -268034,19 +268035,19 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ands.w r0, r6, r6, rrx │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #264] @ (22dea8 ) │ │ │ │ + ldr r4, [pc, #40] @ (22ddc8 ) │ │ │ │ movs r1, r6 │ │ │ │ - str r6, [sp, #752] @ 0x2f0 │ │ │ │ + str r6, [sp, #528] @ 0x210 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [sp, #832] @ 0x340 │ │ │ │ + str r6, [sp, #608] @ 0x260 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r2, [pc, #1196] @ 22e26c │ │ │ │ @@ -268623,15 +268624,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 22e2d8 │ │ │ │ ldr r0, [pc, #152] @ (22e444 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 22e2d8 │ │ │ │ ldr r3, [pc, #124] @ (22e438 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22e2d8 │ │ │ │ @@ -268645,15 +268646,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 22e2d8 │ │ │ │ ldr r0, [pc, #100] @ (22e448 ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 22e2d8 │ │ │ │ ldr r2, [pc, #92] @ (22e44c ) │ │ │ │ ldr r3, [pc, #56] @ (22e42c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -268677,29 +268678,29 @@ │ │ │ │ movs r7, r6 │ │ │ │ b.n 22dd0c │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 22dd04 │ │ │ │ movs r6, r6 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r4, #8 │ │ │ │ movs r6, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #5 │ │ │ │ + lsrs r0, r6, #4 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r2, r6, #4 │ │ │ │ + lsrs r2, r7, #3 │ │ │ │ movs r6, r4 │ │ │ │ b.n 22ea74 │ │ │ │ movs r6, r6 │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #116] @ (22e4dc ) │ │ │ │ add r3, pc │ │ │ │ @@ -268817,23 +268818,23 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #36] @ (22e5b4 ) │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ ldrd r4, r5, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f9d10 │ │ │ │ + bl 2f9cd0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ strd r4, r5, [sp, #32] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 22bee0 │ │ │ │ - ldrh r4, [r5, #0] │ │ │ │ + strh r4, [r6, #62] @ 0x3e │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0022e5b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -268841,15 +268842,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #76] @ (22e618 ) │ │ │ │ mov r6, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f9d10 │ │ │ │ + bl 2f9cd0 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 22bee0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -268866,15 +268867,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [pc, #12] @ (22e61c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ b.n 22e5f0 │ │ │ │ nop │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + strh r2, [r7, #60] @ 0x3c │ │ │ │ movs r7, r4 │ │ │ │ bls.n 22e6a0 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 0022e620 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -268894,15 +268895,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #140] @ (22e6e0 ) │ │ │ │ ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 2f9d10 │ │ │ │ + bl 2f9cd0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r5, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 22bee0 │ │ │ │ @@ -268921,18 +268922,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 22e6aa │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #60] @ (22e6e8 ) │ │ │ │ ldr r3, [pc, #44] @ (22e6dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -268948,15 +268949,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 22e874 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #58] @ 0x3a │ │ │ │ + strh r6, [r6, #56] @ 0x38 │ │ │ │ movs r7, r4 │ │ │ │ blt.n 22e67a │ │ │ │ vshr.u32 q15, q3, #1 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0022e6ec : │ │ │ │ push {r4, lr} │ │ │ │ @@ -269002,15 +269003,15 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 2f9d10 │ │ │ │ + bl 2f9cd0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 22bee0 │ │ │ │ ldr r3, [pc, #120] @ (22e7f4 ) │ │ │ │ @@ -269030,18 +269031,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 22e7ba │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #60] @ (22e7f8 ) │ │ │ │ ldr r3, [pc, #44] @ (22e7ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -269057,15 +269058,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 200 @ 0xc8 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #50] @ 0x32 │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ movs r7, r4 │ │ │ │ bge.n 22e776 │ │ │ │ vqrdmlsh.s , , d6[0] │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0022e7fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -269088,15 +269089,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [sp, #92] @ 0x5c │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 2f9d10 │ │ │ │ + bl 2f9cd0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 22bee0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -269125,18 +269126,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ cbz r3, 22e8a4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #56] @ (22e8e0 ) │ │ │ │ ldr r3, [pc, #44] @ (22e8d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -269151,15 +269152,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ udf #240 @ 0xf0 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #44] @ 0x2c │ │ │ │ + strh r4, [r3, #42] @ 0x2a │ │ │ │ movs r7, r4 │ │ │ │ bls.n 22e89a │ │ │ │ vcvt.f32.u32 , q6, #1 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0022e8e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -269180,15 +269181,15 @@ │ │ │ │ ldr r2, [pc, #172] @ (22e9bc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr.w sl, [sp, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 2f9d10 │ │ │ │ + bl 2f9cd0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 22bee0 │ │ │ │ @@ -269218,18 +269219,18 @@ │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 22e988 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #56] @ (22e9c4 ) │ │ │ │ ldr r3, [pc, #44] @ (22e9b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -269244,15 +269245,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ udf #8 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #36] @ 0x24 │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ movs r7, r4 │ │ │ │ bhi.n 22e99e │ │ │ │ vcvt.u16.f16 , q12, #1 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0022e9c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -269263,15 +269264,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #116] @ (22ea54 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ ldrd r6, r7, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9d10 │ │ │ │ + bl 2f9cd0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 22bee0 │ │ │ │ movs r3, #1 │ │ │ │ @@ -269306,26 +269307,26 @@ │ │ │ │ ldr r0, [pc, #40] @ (22ea6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r3, #30] │ │ │ │ + strh r4, [r4, #28] │ │ │ │ movs r7, r4 │ │ │ │ bhi.n 22eac6 │ │ │ │ @ instruction: 0xffffdcf6 │ │ │ │ movs r6, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #72 @ 0x48 │ │ │ │ movs r1, r6 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ + lsls r2, r0, #6 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r0, r2, #12 │ │ │ │ + lsls r0, r3, #11 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022ea70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -269333,15 +269334,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #128] @ (22eb08 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ ldrd r6, r7, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9d10 │ │ │ │ + bl 2f9cd0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 22bee0 │ │ │ │ movs r3, #1 │ │ │ │ @@ -269381,28 +269382,28 @@ │ │ │ │ ldr r1, [pc, #40] @ (22eb20 ) │ │ │ │ ldr r0, [pc, #40] @ (22eb24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - strh r4, [r6, #24] │ │ │ │ + strh r4, [r7, #22] │ │ │ │ movs r7, r4 │ │ │ │ bmi.n 22ea48 │ │ │ │ movs r5, r6 │ │ │ │ bgt.n 22eba0 │ │ │ │ movs r6, r6 │ │ │ │ bvc.n 22ec12 │ │ │ │ vsubl.u , d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #202 @ 0xca │ │ │ │ + subs r6, #146 @ 0x92 │ │ │ │ movs r1, r6 │ │ │ │ - lsls r4, r0, #4 │ │ │ │ + lsls r4, r1, #3 │ │ │ │ movs r6, r4 │ │ │ │ - lsls r2, r3, #9 │ │ │ │ + lsls r2, r4, #8 │ │ │ │ movs r6, r4 │ │ │ │ │ │ │ │ 0022eb28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -269410,15 +269411,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #64] @ (22eb7c ) │ │ │ │ mov r6, r1 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f9d10 │ │ │ │ + bl 2f9cd0 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 22bee0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -269429,15 +269430,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r2, [r0, #20] │ │ │ │ + strh r2, [r1, #18] │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0022eb80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -269485,15 +269486,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 22ec88 │ │ │ │ ldr r2, [pc, #172] @ (22eca8 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 2f9d10 │ │ │ │ + bl 2f9cd0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ bl 22bee0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -269515,18 +269516,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 22ec5c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #64] @ 0x40 │ │ │ │ strd r2, r3, [r4, #72] @ 0x48 │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #80] @ (22ecb0 ) │ │ │ │ ldr r3, [pc, #68] @ (22eca4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -269550,99 +269551,99 @@ │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ blt.n 22ecfc │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #14] │ │ │ │ + strh r2, [r1, #12] │ │ │ │ movs r7, r4 │ │ │ │ bvs.n 22ecde │ │ │ │ vtbl.8 d29, {d31- d0, d4, d21 │ │ │ │ + cmp r6, #22 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 0022ecc0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r3 │ │ │ │ ldr r5, [pc, #100] @ (22ed3c ) │ │ │ │ - bl 2f9d10 │ │ │ │ + bl 2f9cd0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #96] @ (22ed40 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #96] @ (22ed44 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ bl 22bee0 │ │ │ │ ldr r1, [pc, #64] @ (22ed48 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r4, r4, #368 @ 0x170 │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r6, #104] @ 0x68 │ │ │ │ strd r3, r3, [r0, #168] @ 0xa8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb6a0025 │ │ │ │ - subs r4, #224 @ 0xe0 │ │ │ │ + @ instruction: 0xfb320025 │ │ │ │ + subs r4, #168 @ 0xa8 │ │ │ │ movs r1, r6 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r4, #4] │ │ │ │ movs r7, r4 │ │ │ │ - vhadd.u8 d16, d14, d21 │ │ │ │ + vhadd.u16 d0, d6, d21 │ │ │ │ │ │ │ │ 0022ed4c : │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0022ed50 : │ │ │ │ cbz r0, 22ed5a │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r0, 22ed5a │ │ │ │ - b.w 2f9708 │ │ │ │ + b.w 2f96c8 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0022ed64 : │ │ │ │ cbz r0, 22ed6e │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r0, 22ed6e │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0022ed78 : │ │ │ │ push {r3, lr} │ │ │ │ @@ -269690,15 +269691,15 @@ │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2fb974 │ │ │ │ + bl 2fb934 │ │ │ │ blx 18366c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r0, [r2, #148] @ 0x94 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -269783,15 +269784,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r4, [r4, #20] │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 22ee92 │ │ │ │ ldr r3, [pc, #100] @ (22ef44 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #8 │ │ │ │ bpl.n 22ee92 │ │ │ │ cbz r7, 22ef38 │ │ │ │ @@ -269803,30 +269804,30 @@ │ │ │ │ ldr r0, [pc, #92] @ (22ef54 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 22ee92 │ │ │ │ cbz r7, 22ef2c │ │ │ │ ldr r5, [pc, #72] @ (22ef58 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 22edd8 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (22ef5c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 22ee92 │ │ │ │ ldr r5, [pc, #48] @ (22ef60 ) │ │ │ │ add r5, pc │ │ │ │ b.n 22ef10 │ │ │ │ ldr r6, [pc, #48] @ (22ef64 ) │ │ │ │ add r6, pc │ │ │ │ b.n 22eeb6 │ │ │ │ @@ -269834,25 +269835,25 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 22eeee │ │ │ │ nop │ │ │ │ bhi.n 22eed8 │ │ │ │ movs r6, r6 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbd40028 │ │ │ │ - vhadd.u32 d0, d4, d21 │ │ │ │ @ instruction: 0xfb9c0028 │ │ │ │ - cdp2 0, 10, cr0, cr12, cr5, {1} │ │ │ │ - @ instruction: 0xfb7a0028 │ │ │ │ - cdp2 0, 4, cr0, cr6, cr5, {1} │ │ │ │ - lsrs r6, r1, #7 │ │ │ │ + cdp2 0, 14, cr0, cr12, cr5, {1} │ │ │ │ + @ instruction: 0xfb640028 │ │ │ │ + cdp2 0, 7, cr0, cr4, cr5, {1} │ │ │ │ + @ instruction: 0xfb420028 │ │ │ │ + cdp2 0, 0, cr0, cr14, cr5, {1} │ │ │ │ + lsrs r6, r2, #6 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r0, r1, #7 │ │ │ │ + lsrs r0, r2, #6 │ │ │ │ movs r0, r5 │ │ │ │ - lsrs r2, r0, #7 │ │ │ │ + lsrs r2, r1, #6 │ │ │ │ movs r0, r5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r6, r0 │ │ │ │ @@ -270012,15 +270013,15 @@ │ │ │ │ ldr r0, [pc, #156] @ (22f1b8 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ b.n 22eff4 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22eff4 │ │ │ │ b.n 22f0fc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -270039,15 +270040,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, fp │ │ │ │ str.w lr, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 22f0d6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ b.n 22f0b6 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldc2 0, cr0, [ip], {54} @ 0x36 │ │ │ │ @@ -270064,16 +270065,16 @@ │ │ │ │ movs r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb560036 │ │ │ │ asrs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r6, #-148]! @ 0xffffff6c │ │ │ │ - ldc2 0, cr0, [r0, #-148]! @ 0xffffff6c │ │ │ │ + stc2l 0, cr0, [lr], #148 @ 0x94 │ │ │ │ + ldc2l 0, cr0, [r8], #148 @ 0x94 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [pc, #448] @ (22f398 ) │ │ │ │ @@ -270192,15 +270193,15 @@ │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22f21e │ │ │ │ negs r6, r4 │ │ │ │ adds r4, #32 │ │ │ │ lsrs r2, r6 │ │ │ │ lsl.w r4, r3, r4 │ │ │ │ orrs r2, r4 │ │ │ │ @@ -270235,15 +270236,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ strd r8, r3, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22f21e │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 22f21e │ │ │ │ b.n 22f344 │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ @@ -270255,18 +270256,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb980025 │ │ │ │ + @ instruction: 0xfb600025 │ │ │ │ asrs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfae40025 │ │ │ │ + @ instruction: 0xfaac0025 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov fp, r3 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ @@ -270415,18 +270416,18 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 443330 │ │ │ │ + bl 4432f0 │ │ │ │ b.n 22f4bc │ │ │ │ adc.w r0, ip, #67 @ 0x43 │ │ │ │ - vld1.8 {d0[1]}, [r6], r5 │ │ │ │ + vld4.8 {d16-d19}, [lr :128], r5 │ │ │ │ │ │ │ │ 0022f550 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -270657,15 +270658,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 22c360 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22f778 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 43ab7c │ │ │ │ + bl 43ab3c │ │ │ │ movs r0, #0 │ │ │ │ b.n 22f6aa │ │ │ │ ldr r4, [pc, #52] @ (22f808 ) │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ @@ -270804,15 +270805,15 @@ │ │ │ │ strd r1, r7, [sp] │ │ │ │ mov r1, sl │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22f88a │ │ │ │ negs r1, r1 │ │ │ │ sub.w lr, r1, #32 │ │ │ │ lsls r0, r1 │ │ │ │ lsl.w lr, ip, lr │ │ │ │ orr.w r0, r0, lr │ │ │ │ @@ -270836,15 +270837,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (22f9d4 ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22f88a │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22f88a │ │ │ │ b.n 22f972 │ │ │ │ mov.w sl, #4294967295 @ 0xffffffff │ │ │ │ @@ -270856,18 +270857,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6360025 │ │ │ │ + @ instruction: 0xf5fe0025 │ │ │ │ adds r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5920025 │ │ │ │ + adcs.w r0, sl, #10813440 @ 0xa50000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #416] @ (22fb90 ) │ │ │ │ @@ -270980,15 +270981,15 @@ │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22fa56 │ │ │ │ negs r1, r1 │ │ │ │ sub.w lr, r1, #32 │ │ │ │ lsls r0, r1 │ │ │ │ lsl.w lr, ip, lr │ │ │ │ orr.w r0, r0, lr │ │ │ │ @@ -271013,15 +271014,15 @@ │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 22fa56 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22fa56 │ │ │ │ b.n 22fb42 │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -271033,18 +271034,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, lr, #10813440 @ 0xa50000 │ │ │ │ + bics.w r0, r6, #10813440 @ 0xa50000 │ │ │ │ adds r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3c20025 │ │ │ │ + @ instruction: 0xf38a0025 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [pc, #808] @ (22fee8 ) │ │ │ │ mov fp, r2 │ │ │ │ @@ -271054,15 +271055,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #792] @ (22feec ) │ │ │ │ ldr r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r4, [r3, #16] │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr.w r3, [fp] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [fp] │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ cbz r3, 22fc40 │ │ │ │ ldr r7, [pc, #768] @ (22fef0 ) │ │ │ │ movs r5, #0 │ │ │ │ @@ -271075,38 +271076,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r4, [r3, r5, lsl #2] │ │ │ │ ldrd sl, r0, [r4, #8] │ │ │ │ bl 22edd8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r0, [r3, #108] @ 0x6c │ │ │ │ cbz r0, 22fc2c │ │ │ │ bl 22edd8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #1 │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 22fc00 │ │ │ │ ldrd sl, r4, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 22fed0 │ │ │ │ bl 22edd8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ (22fefc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ cmp r4, #0 │ │ │ │ ble.w 22fed6 │ │ │ │ ldr r2, [pc, #672] @ (22ff00 ) │ │ │ │ subs r3, r4, #1 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add.w r4, sl, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ @@ -271174,15 +271175,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r6, [sp] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldrb.w r3, [fp, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 22fe9e │ │ │ │ ldr.w r8, [fp, #8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 22fdcc │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -271225,37 +271226,37 @@ │ │ │ │ blx r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 22fd52 │ │ │ │ ldr.w r3, [fp, #8] │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 22fd5c │ │ │ │ ldr r0, [pc, #324] @ (22ff14 ) │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ bne.w 22fc74 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cbz r3, 22fdf4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r3, #28] │ │ │ │ cbz r1, 22fdf4 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ bl 23f178 │ │ │ │ ldr r0, [pc, #288] @ (22ff18 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4434a4 │ │ │ │ + b.w 443464 │ │ │ │ mov.w lr, #1 │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 22fd92 │ │ │ │ orrs r6, r7 │ │ │ │ bne.n 22fee4 │ │ │ │ ldrd r3, r0, [r4, #-24] │ │ │ │ ldrd r1, r7, [r4, #-16] │ │ │ │ @@ -271300,15 +271301,15 @@ │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldrb.w r3, [fp, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 22fd3a │ │ │ │ mov r0, r8 │ │ │ │ bl 22c514 │ │ │ │ b.n 22fd3a │ │ │ │ ldr r7, [pc, #120] @ (22ff20 ) │ │ │ │ @@ -271335,46 +271336,46 @@ │ │ │ │ ldr r1, [pc, #92] @ (22ff30 ) │ │ │ │ add r1, pc │ │ │ │ b.n 22fc50 │ │ │ │ ldr r0, [pc, #92] @ (22ff34 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4434a4 │ │ │ │ + b.w 443464 │ │ │ │ bl 183d3c │ │ │ │ ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xf3fc0025 │ │ │ │ - @ instruction: 0xf3ea0025 │ │ │ │ - @ instruction: 0xf3fc0025 │ │ │ │ - ldrb r6, [r7, #1] │ │ │ │ + @ instruction: 0xf3c40025 │ │ │ │ + @ instruction: 0xf3b20025 │ │ │ │ + @ instruction: 0xf3c40025 │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ movs r4, r5 │ │ │ │ - @ instruction: 0xf3ae0025 │ │ │ │ - and.w r0, r0, #10813440 @ 0xa50000 │ │ │ │ - cmp r4, #196 @ 0xc4 │ │ │ │ + @ instruction: 0xf3760025 │ │ │ │ + @ instruction: 0xf3c80025 │ │ │ │ + cmp r4, #140 @ 0x8c │ │ │ │ movs r0, r5 │ │ │ │ - @ instruction: 0xf2e60025 │ │ │ │ - @ instruction: 0xf31c0025 │ │ │ │ + subw r0, lr, #37 @ 0x25 │ │ │ │ + @ instruction: 0xf2e40025 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #26] │ │ │ │ + strb r0, [r6, #25] │ │ │ │ movs r4, r5 │ │ │ │ - strb r6, [r0, #26] │ │ │ │ + strb r6, [r1, #25] │ │ │ │ movs r4, r5 │ │ │ │ - sbcs.w r0, r4, #37 @ 0x25 │ │ │ │ - ldmia r6, {r3, r4, r6, r7} │ │ │ │ + @ instruction: 0xf13c0025 │ │ │ │ + ldmia r6!, {r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #600] @ 0x258 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r6, {r1, r3, r6, r7} │ │ │ │ + ldmia r6!, {r1, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldr r3, [sp, #544] @ 0x220 │ │ │ │ + ldr r3, [sp, #320] @ 0x140 │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xf0f20025 │ │ │ │ - adc.w r0, r4, #37 @ 0x25 │ │ │ │ + @ instruction: 0xf0ba0025 │ │ │ │ + add.w r0, ip, #37 @ 0x25 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #848] @ (23029c ) │ │ │ │ mov r4, r1 │ │ │ │ @@ -271455,15 +271456,15 @@ │ │ │ │ beq.n 2300e6 │ │ │ │ cbz r4, 230030 │ │ │ │ ldr.w r9, [pc, #648] @ 2302a4 │ │ │ │ mov.w sl, #0 │ │ │ │ add r9, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w sl, sl, #1 │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ cmp r4, sl │ │ │ │ bne.n 230022 │ │ │ │ ldrb r3, [r7, #24] │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23024a │ │ │ │ @@ -271520,21 +271521,21 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ strd r9, sl, [sp, #32] │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23023c │ │ │ │ ldr r0, [pc, #468] @ (2302b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr.w r9, [r7, #124] @ 0x7c │ │ │ │ movs r7, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 230184 │ │ │ │ @@ -271618,28 +271619,28 @@ │ │ │ │ adds r2, r0, #4 │ │ │ │ strd r7, r3, [r0, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ b.n 230146 │ │ │ │ ldr r0, [pc, #256] @ (2302bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 22ffee │ │ │ │ ldrb.w r3, [r7, #106] @ 0x6a │ │ │ │ orrs r3, r6 │ │ │ │ beq.n 2300e6 │ │ │ │ cbz r4, 2301e8 │ │ │ │ ldr.w r9, [pc, #236] @ 2302c0 │ │ │ │ mov sl, r2 │ │ │ │ add r9, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w sl, sl, #1 │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ cmp r4, sl │ │ │ │ bne.n 2301da │ │ │ │ ldrb r3, [r7, #24] │ │ │ │ ldr.w sl, [r7, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23028a │ │ │ │ ldr.w r9, [pc, #208] @ 2302c4 │ │ │ │ @@ -271662,15 +271663,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2300de │ │ │ │ mov r0, r7 │ │ │ │ bl 22c514 │ │ │ │ b.n 2300de │ │ │ │ ldr r2, [pc, #136] @ (2302d0 ) │ │ │ │ @@ -271710,34 +271711,34 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183d3c │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r4, r5, r7} │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r4, #10813440 @ 0xa50000 │ │ │ │ - vaddl.s8 q0, d14, d21 │ │ │ │ - ldr r1, [sp, #648] @ 0x288 │ │ │ │ + sbcs.w r0, ip, #10813440 @ 0xa50000 │ │ │ │ + vhadd.s16 d16, d6, d21 │ │ │ │ + ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ movs r7, r4 │ │ │ │ - vext.8 d16, d2, d21, #0 │ │ │ │ - strb r4, [r3, #14] │ │ │ │ + vext.8 d0, d10, d21, #0 │ │ │ │ + strb r4, [r4, #13] │ │ │ │ movs r4, r5 │ │ │ │ stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ movs r6, r6 │ │ │ │ - cdp 0, 14, cr0, cr2, cr5, {1} │ │ │ │ - @ instruction: 0xf3fc0025 │ │ │ │ - ldcl 0, cr0, [r6, #148] @ 0x94 │ │ │ │ - ldr r0, [sp, #208] @ 0xd0 │ │ │ │ + cdp 0, 10, cr0, cr10, cr5, {1} │ │ │ │ + @ instruction: 0xf3c40025 │ │ │ │ + ldc 0, cr0, [lr, #148] @ 0x94 │ │ │ │ + str r7, [sp, #1008] @ 0x3f0 │ │ │ │ movs r7, r4 │ │ │ │ - cdp 0, 13, cr0, cr0, cr5, {1} │ │ │ │ - cdp 0, 4, cr0, cr10, cr5, {1} │ │ │ │ - str r7, [sp, #992] @ 0x3e0 │ │ │ │ + cdp 0, 9, cr0, cr8, cr5, {1} │ │ │ │ + cdp 0, 1, cr0, cr2, cr5, {1} │ │ │ │ + str r7, [sp, #768] @ 0x300 │ │ │ │ movs r7, r4 │ │ │ │ - cdp 0, 0, cr0, cr10, cr5, {1} │ │ │ │ - str r7, [sp, #728] @ 0x2d8 │ │ │ │ + ldcl 0, cr0, [r2, #148] @ 0x94 │ │ │ │ + str r7, [sp, #504] @ 0x1f8 │ │ │ │ movs r7, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r0 │ │ │ │ @@ -271757,18 +271758,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 22ff38 │ │ │ │ ldr r0, [pc, #16] @ (23032c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4434a4 │ │ │ │ + b.w 443464 │ │ │ │ nop │ │ │ │ itete mi │ │ │ │ - @ instruction: 0xffff7162 │ │ │ │ + vaddwmi.u , , d26 │ │ │ │ movpl r4, r5 │ │ │ │ │ │ │ │ 00230330 : │ │ │ │ ldrbmi.w r0, [r0, #105] @ 0x69 │ │ │ │ bxpl lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -272661,15 +272662,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ str r4, [r0, #28] │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 230f44 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cbz r0, 230c2c │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr r3, [pc, #896] @ (230fb0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 230f76 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ movs r2, #0 │ │ │ │ @@ -272778,15 +272779,15 @@ │ │ │ │ mov r2, ip │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mul.w r3, r3, r4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cbz r3, 230d72 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 230d72 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr.w r2, [r9, #12] │ │ │ │ adds r4, #1 │ │ │ │ mov r0, r2 │ │ │ │ cmp r4, fp │ │ │ │ bcc.n 230d5c │ │ │ │ ldr.w r2, [r9, #16] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ @@ -272963,15 +272964,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 230c84 │ │ │ │ ldr r0, [pc, #88] @ (230fc4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 230c84 │ │ │ │ ldr r3, [pc, #68] @ (230fbc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 230c38 │ │ │ │ ldr r3, [pc, #60] @ (230fc0 ) │ │ │ │ @@ -272979,15 +272980,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 230c38 │ │ │ │ ldr r0, [pc, #56] @ (230fc8 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 230c38 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183d3c │ │ │ │ cbnz r4, 230fe8 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -272999,17 +273000,17 @@ │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xb8d6 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 231324 │ │ │ │ + b.n 2312b4 │ │ │ │ movs r5, r4 │ │ │ │ - b.n 2312dc │ │ │ │ + b.n 23126c │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (231088 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -273267,25 +273268,25 @@ │ │ │ │ movs r7, r6 │ │ │ │ lsrs r4, r7, #6 │ │ │ │ movs r7, r6 │ │ │ │ bmi.n 231220 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bmi.n 2311c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r5, #31 │ │ │ │ + asrs r0, r6, #30 │ │ │ │ movs r1, r6 │ │ │ │ - bge.n 231278 │ │ │ │ + bls.n 231208 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r3} │ │ │ │ + ldmia r5!, {r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r2, #31 │ │ │ │ + asrs r0, r3, #30 │ │ │ │ movs r1, r6 │ │ │ │ - bge.n 231254 │ │ │ │ + bls.n 2311e4 │ │ │ │ movs r5, r4 │ │ │ │ - svc 60 @ 0x3c │ │ │ │ + svc 4 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov ip, r3 │ │ │ │ @@ -273347,15 +273348,15 @@ │ │ │ │ ldrb.w r2, [r4, #106] @ 0x6a │ │ │ │ orrs r3, r2 │ │ │ │ ldr r2, [pc, #52] @ (231320 ) │ │ │ │ add r2, pc │ │ │ │ strb r3, [r2, #20] │ │ │ │ ldmia.w sp!, {r4, r5, fp, lr} │ │ │ │ b.w 23109c │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ b.n 231296 │ │ │ │ ldr r3, [pc, #36] @ (231324 ) │ │ │ │ movw r2, #2683 @ 0xa7b │ │ │ │ ldr r1, [pc, #32] @ (231328 ) │ │ │ │ ldr r0, [pc, #36] @ (23132c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -273365,19 +273366,19 @@ │ │ │ │ nop │ │ │ │ bcc.n 231318 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bcc.n 231264 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bcc.n 23124c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r7, #26 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ movs r1, r6 │ │ │ │ - bhi.n 231318 │ │ │ │ + bhi.n 2312a8 │ │ │ │ movs r5, r4 │ │ │ │ - udf #72 @ 0x48 │ │ │ │ + udf #16 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #208] @ (231410 ) │ │ │ │ subs r3, r0, #1 │ │ │ │ @@ -273443,15 +273444,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (231428 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 231364 │ │ │ │ ldr r0, [pc, #88] @ (23142c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 231366 │ │ │ │ b.n 231374 │ │ │ │ ldr r3, [pc, #76] @ (231430 ) │ │ │ │ movw r2, #3010 @ 0xbc2 │ │ │ │ ldr r1, [pc, #76] @ (231434 ) │ │ │ │ @@ -273480,27 +273481,27 @@ │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r5, #30 │ │ │ │ movs r7, r6 │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 23141c │ │ │ │ + ble.n 2313ac │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r3, #23 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ movs r1, r6 │ │ │ │ - bhi.n 231460 │ │ │ │ + bvc.n 2313f0 │ │ │ │ movs r5, r4 │ │ │ │ - ble.n 231390 │ │ │ │ + ble.n 231520 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r0, #23 │ │ │ │ + asrs r2, r1, #22 │ │ │ │ movs r1, r6 │ │ │ │ - bvc.n 23143c │ │ │ │ + bvc.n 2313cc │ │ │ │ movs r5, r4 │ │ │ │ - ble.n 231514 │ │ │ │ + ble.n 2314a4 │ │ │ │ movs r5, r4 │ │ │ │ cbnz r1, 231458 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -273614,27 +273615,27 @@ │ │ │ │ 0023154c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #64] @ (2315a4 ) │ │ │ │ ldr r2, [pc, #64] @ (2315a8 ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #64] @ (2315ac ) │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (2315b0 ) │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 23158a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #40] @ (2315b4 ) │ │ │ │ @@ -273644,21 +273645,21 @@ │ │ │ │ asrs r1, r0, #31 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r4, r3, #17 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ movs r1, r6 │ │ │ │ - bcs.n 231558 │ │ │ │ + bcs.n 2314e8 │ │ │ │ movs r5, r4 │ │ │ │ cbz r0, 2315d4 │ │ │ │ movs r6, r6 │ │ │ │ - bvs.n 231580 │ │ │ │ + bvs.n 231510 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ ... │ │ │ │ │ │ │ │ 002315b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -273680,25 +273681,25 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ adds r4, #136 @ 0x88 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #248] @ (2316fc ) │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov sl, r0 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ blx 182f7c │ │ │ │ ldr.w r4, [sl, #60] @ 0x3c │ │ │ │ cbz r4, 23164e │ │ │ │ @@ -273780,21 +273781,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ b.n 231662 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cbz r4, 2316f8 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2317d0 │ │ │ │ + bcs.n 231760 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r4, #15 │ │ │ │ + asrs r6, r5, #14 │ │ │ │ movs r1, r6 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + ldrsb r4, [r5, r6] │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 2317a8 │ │ │ │ + bvs.n 231738 │ │ │ │ movs r5, r4 │ │ │ │ sub sp, #352 @ 0x160 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 00231704 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -273820,25 +273821,25 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ str r3, [sp, #0] │ │ │ │ vstr d7, [r1, #32] │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #36] @ (231768 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 22ca00 │ │ │ │ ... │ │ │ │ - asrs r2, r2, #10 │ │ │ │ + asrs r2, r3, #9 │ │ │ │ movs r1, r6 │ │ │ │ - bne.n 231770 │ │ │ │ + beq.n 231700 │ │ │ │ movs r5, r4 │ │ │ │ - bpl.n 231798 │ │ │ │ + bmi.n 231728 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023176c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -273931,19 +273932,19 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #504 @ 0x1f8 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #912 @ 0x390 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r2, r6, #5 │ │ │ │ + asrs r2, r7, #4 │ │ │ │ movs r1, r6 │ │ │ │ - bcc.n 2317d0 │ │ │ │ + bcc.n 231960 │ │ │ │ movs r5, r4 │ │ │ │ - bls.n 2317a0 │ │ │ │ + bls.n 231930 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023187c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -274036,15 +274037,15 @@ │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #112] @ (2319cc ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 231968 │ │ │ │ ldrb r3, [r3, #30] │ │ │ │ cbz r3, 2319aa │ │ │ │ ldr.w r4, [r4, #168] @ 0xa8 │ │ │ │ @@ -274076,47 +274077,47 @@ │ │ │ │ ldr r0, [pc, #36] @ (2319d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #524 @ 0x20c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r6, #1 │ │ │ │ + asrs r4, r7, #32 │ │ │ │ movs r1, r6 │ │ │ │ - strb r2, [r5, r1] │ │ │ │ + strb r2, [r6, r0] │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r6, {r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - asrs r0, r2, #32 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ movs r1, r6 │ │ │ │ - bcs.n 231a6c │ │ │ │ + bcs.n 2319fc │ │ │ │ movs r5, r4 │ │ │ │ - bhi.n 231a74 │ │ │ │ + bhi.n 231a04 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002319dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #60] @ (231a34 ) │ │ │ │ ldr r2, [pc, #60] @ (231a38 ) │ │ │ │ ldr r1, [pc, #64] @ (231a3c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 231a1e │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -274125,40 +274126,40 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ + lsrs r0, r2, #30 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r6, {r3, r6} │ │ │ │ + ldmia r6!, {r4} │ │ │ │ movs r5, r4 │ │ │ │ - bcs.n 231af0 │ │ │ │ + bcs.n 231a80 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231a40 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #60] @ (231a98 ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r2, [pc, #60] @ (231a9c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (231aa0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 231a82 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -274167,58 +274168,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #29 │ │ │ │ + lsrs r4, r5, #28 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r5, {r5, r6, r7} │ │ │ │ + ldmia r5, {r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bne.n 231a88 │ │ │ │ + bne.n 231a18 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231aa4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #60] @ 231af8 │ │ │ │ ldr r2, [pc, #60] @ (231afc ) │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #60] @ (231b00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cbz r3, 231ae4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r0, r0, #28 │ │ │ │ + lsrs r0, r1, #27 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r6} │ │ │ │ movs r5, r4 │ │ │ │ - bne.n 231a24 │ │ │ │ + bne.n 231bb4 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231b04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -274235,15 +274236,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (231bf4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #368 @ 0x170 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 231bd8 │ │ │ │ ldrd r6, r1, [r4, #16] │ │ │ │ ldr r7, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r6, r7 │ │ │ │ @@ -274304,33 +274305,33 @@ │ │ │ │ ldr r1, [pc, #48] @ (231c0c ) │ │ │ │ add.w r3, r5, #552 @ 0x228 │ │ │ │ ldr r0, [pc, #48] @ (231c10 ) │ │ │ │ movw r2, #1963 @ 0x7ab │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - lsrs r2, r3, #26 │ │ │ │ + lsrs r2, r4, #25 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r5!, {r3, r4} │ │ │ │ + ldmia r4!, {r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bne.n 231c48 │ │ │ │ + beq.n 231bd8 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r1, #24 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ movs r1, r6 │ │ │ │ - beq.n 231c90 │ │ │ │ + beq.n 231c20 │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 231b78 │ │ │ │ + bvs.n 231b08 │ │ │ │ movs r5, r4 │ │ │ │ - beq.n 231c68 │ │ │ │ + ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 231b30 │ │ │ │ + bvs.n 231cc0 │ │ │ │ movs r5, r4 │ │ │ │ - beq.n 231c48 │ │ │ │ + ldmia r7, {r2, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 231cb8 │ │ │ │ + bvs.n 231c48 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231c14 : │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cbz r3, 231c20 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -274371,40 +274372,40 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2132 @ 0x854 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #21 │ │ │ │ + lsrs r2, r4, #20 │ │ │ │ movs r1, r6 │ │ │ │ - bvs.n 231d40 │ │ │ │ + bvs.n 231cd0 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7, {r2, r3, r7} │ │ │ │ + ldmia r7!, {r2, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231c8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (231ce4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #64] @ (231ce8 ) │ │ │ │ ldr r1, [pc, #64] @ (231cec ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cbz r2, 231ccc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r2 │ │ │ │ @@ -274413,44 +274414,44 @@ │ │ │ │ ldr r2, [pc, #32] @ (231cf4 ) │ │ │ │ add.w r3, r4, #664 @ 0x298 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2146 @ 0x862 │ │ │ │ blx 1814a0 │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r3, {r3, r4, r7} │ │ │ │ + ldmia r3!, {r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3!, {r4, r5, r7} │ │ │ │ + ldmia r3, {r3, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7!, {r1, r3, r5} │ │ │ │ + ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bvs.n 231d10 │ │ │ │ + bpl.n 231ca0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231cf8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (231d50 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #64] @ (231d54 ) │ │ │ │ ldr r1, [pc, #64] @ (231d58 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [r0, #56] @ 0x38 │ │ │ │ cbz r2, 231d38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r2 │ │ │ │ @@ -274459,46 +274460,46 @@ │ │ │ │ ldr r2, [pc, #32] @ (231d60 ) │ │ │ │ add.w r3, r4, #704 @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2155 @ 0x86b │ │ │ │ blx 1814a0 │ │ │ │ - lsrs r6, r5, #18 │ │ │ │ + lsrs r6, r6, #17 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r3, {r2, r3, r5} │ │ │ │ + ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3!, {r2, r6} │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1, r2, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bpl.n 231cdc │ │ │ │ + bpl.n 231c6c │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231d64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (231dd0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #76] @ (231dd4 ) │ │ │ │ ldr r1, [pc, #80] @ (231dd8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w lr, [r0, #60] @ 0x3c │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 231db6 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -274512,46 +274513,46 @@ │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2166 @ 0x876 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - lsrs r4, r7, #16 │ │ │ │ + lsrs r4, r0, #16 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r2!, {r1, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bpl.n 231e88 │ │ │ │ + bpl.n 231e18 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5} │ │ │ │ + ldmia r6!, {r2} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231de4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (231e50 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #76] @ (231e54 ) │ │ │ │ ldr r1, [pc, #80] @ (231e58 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w lr, [r0, #64] @ 0x40 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 231e36 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -274565,45 +274566,45 @@ │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2177 @ 0x881 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - lsrs r4, r7, #14 │ │ │ │ + lsrs r4, r0, #14 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5} │ │ │ │ + ldmia r2!, {r1} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r2!, {r1, r4, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4} │ │ │ │ movs r5, r4 │ │ │ │ - bmi.n 231e38 │ │ │ │ + bmi.n 231dc8 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r2, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231e64 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (231ecc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #76] @ (231ed0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #76] @ (231ed4 ) │ │ │ │ add.w ip, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w lr, [r0, #68] @ 0x44 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 231eb2 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, lr │ │ │ │ @@ -274616,44 +274617,44 @@ │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2187 @ 0x88b │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - lsrs r2, r0, #13 │ │ │ │ + lsrs r2, r1, #12 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bmi.n 231dec │ │ │ │ + bmi.n 231f7c │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r5!, {r6} │ │ │ │ + ldmia r5!, {r3} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231ee0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (231f38 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #64] @ (231f3c ) │ │ │ │ ldr r1, [pc, #64] @ (231f40 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ cbz r2, 231f20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r2 │ │ │ │ @@ -274662,23 +274663,23 @@ │ │ │ │ ldr r2, [pc, #32] @ (231f48 ) │ │ │ │ add.w r3, r4, #860 @ 0x35c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2196 @ 0x894 │ │ │ │ blx 1814a0 │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r1, #10 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r1!, {r2, r6} │ │ │ │ + ldmia r1!, {r2, r3} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6} │ │ │ │ + ldmia r1!, {r2, r5} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bmi.n 231fac │ │ │ │ + bcc.n 231f3c │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00231f4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -274784,72 +274785,72 @@ │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ movw r2, #2217 @ 0x8a9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r5, #0 │ │ │ │ b.n 23202c │ │ │ │ ldr r3, [pc, #104] @ (2320e8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #104] @ (2320ec ) │ │ │ │ ldr r1, [pc, #104] @ (2320f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2245 @ 0x8c5 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 23207a │ │ │ │ ldr r3, [pc, #84] @ (2320f4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #84] @ (2320f8 ) │ │ │ │ ldr r1, [pc, #88] @ (2320fc ) │ │ │ │ add r3, pc │ │ │ │ ldrd r4, r5, [r4, #16] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #900 @ 0x384 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 23207a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #640 @ (adr r7, 23234c ) │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #480 @ (adr r7, 2322b4 ) │ │ │ │ movs r6, r6 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #848 @ (adr r6, 23242c ) │ │ │ │ movs r6, r6 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ movs r1, r6 │ │ │ │ - bcc.n 23210c │ │ │ │ + bcs.n 23209c │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3!, {r2, r4, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r0, #4 │ │ │ │ movs r1, r6 │ │ │ │ - bcc.n 2321a8 │ │ │ │ + bcc.n 232138 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3!, {r4, r5, r6} │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r4, #4 │ │ │ │ + lsrs r0, r5, #3 │ │ │ │ movs r1, r6 │ │ │ │ - bcs.n 2320e0 │ │ │ │ + bcs.n 232070 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3, {r1, r2, r3, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232100 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -274905,19 +274906,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #924 @ 0x39c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ stmia r5!, {r1, r2, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r6, #32 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2!, {r4, r5, r6} │ │ │ │ + ldmia r2!, {r3, r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ - bcs.n 2320b0 │ │ │ │ + bcs.n 232240 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002321ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -274940,19 +274941,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2321f8 ) │ │ │ │ ldr r0, [pc, #20] @ (2321fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - lsls r6, r3, #31 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ movs r1, r6 │ │ │ │ - ldmia r2!, {r3, r4} │ │ │ │ + ldmia r1!, {r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - bcs.n 23228c │ │ │ │ + bcs.n 23221c │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232200 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -275175,19 +275176,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #972 @ 0x3cc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf70e0036 │ │ │ │ - lsls r0, r5, #21 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7, {r4, r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023247c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -275206,19 +275207,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2324c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1012 @ 0x3f4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r3, #20 │ │ │ │ + lsls r0, r4, #19 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r7!, {r1, r4, r6} │ │ │ │ + stmia r7!, {r1, r3, r4} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r7, {r7} │ │ │ │ + ldmia r7!, {r3, r6} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002324c8 : │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 2324dc │ │ │ │ movs r0, #0 │ │ │ │ @@ -275341,29 +275342,29 @@ │ │ │ │ ldr r0, [pc, #24] @ (232608 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1048 @ 0x418 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r2, #15 │ │ │ │ + lsls r4, r3, #14 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r6!, {r1, r2, r3} │ │ │ │ + stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5} │ │ │ │ + ldmia r6!, {r2} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023260c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #124] @ (2326a4 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 23263a │ │ │ │ ldr r3, [pc, #120] @ (2326a8 ) │ │ │ │ @@ -275374,15 +275375,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [r4, #108] @ 0x6c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23263a │ │ │ │ ldr r3, [r3, #32] │ │ │ │ ldr.w r3, [r3, #312] @ 0x138 │ │ │ │ mov r6, r3 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23268e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23266c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ @@ -275400,15 +275401,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 232658 │ │ │ │ strb r4, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (2326ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 232658 │ │ │ │ ldr r3, [pc, #32] @ (2326b0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (2326b4 ) │ │ │ │ ldr r0, [pc, #32] @ (2326b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -275418,29 +275419,29 @@ │ │ │ │ nop │ │ │ │ add r0, pc, #872 @ (adr r0, 232a10 ) │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #12 │ │ │ │ + lsls r6, r6, #11 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r5, [pc, #672] @ (232958 ) │ │ │ │ + ldr r5, [pc, #448] @ (232878 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #752] @ (2329ac ) │ │ │ │ + ldr r5, [pc, #528] @ (2328cc ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002326bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #172] @ (232784 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 2326ea │ │ │ │ ldr r3, [pc, #168] @ (232788 ) │ │ │ │ @@ -275461,15 +275462,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2326f4 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23276c │ │ │ │ bl 23a410 │ │ │ │ mov r4, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 232758 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 232730 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -275487,15 +275488,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23271c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #68] @ (23278c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23271c │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ b.n 232702 │ │ │ │ ldr r3, [pc, #52] @ (232790 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #52] @ (232794 ) │ │ │ │ @@ -275516,25 +275517,25 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ add r0, pc, #168 @ (adr r0, 232830 ) │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #9 │ │ │ │ + lsls r4, r5, #8 │ │ │ │ movs r1, r6 │ │ │ │ - ldr r4, [pc, #888] @ (232b10 ) │ │ │ │ + ldr r4, [pc, #664] @ (232a30 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [pc, #968] @ (232b64 ) │ │ │ │ + ldr r4, [pc, #744] @ (232a84 ) │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r1, #9 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r4!, {r3, r7} │ │ │ │ + stmia r4!, {r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002327a8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -275576,19 +275577,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (232820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1104 @ 0x450 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r7, #6 │ │ │ │ + lsls r4, r0, #6 │ │ │ │ movs r1, r6 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r2, r5} │ │ │ │ + ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232824 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, r2 │ │ │ │ cbz r0, 232830 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ @@ -276018,18 +276019,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ revsh r2, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ rev16 r6, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [sp, #840] @ 0x348 │ │ │ │ movs r6, r6 │ │ │ │ - stc2l 0, cr0, [lr, #-192] @ 0xffffff40 │ │ │ │ - it hi │ │ │ │ - movhi r5, r4 │ │ │ │ - stmia r7!, {r1, r2, r6, r7} │ │ │ │ + ldc2 0, cr0, [r6, #-192] @ 0xffffff40 │ │ │ │ + sevl │ │ │ │ + movs r5, r4 │ │ │ │ + stmia r7!, {r1, r2, r3, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232ca4 : │ │ │ │ push {r4} │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r1, [r4, #120] @ 0x78 │ │ │ │ @@ -276096,15 +276097,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (232d8c ) │ │ │ │ add r2, pc │ │ │ │ strb r3, [r2, #20] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 23109c │ │ │ │ str.w r2, [r5, #128] @ 0x80 │ │ │ │ b.n 232d0e │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ b.n 232d26 │ │ │ │ ldr r3, [pc, #60] @ (232d90 ) │ │ │ │ movw r2, #2719 @ 0xa9f │ │ │ │ ldr r1, [pc, #56] @ (232d94 ) │ │ │ │ ldr r0, [pc, #60] @ (232d98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -276123,23 +276124,23 @@ │ │ │ │ nop │ │ │ │ cbnz r4, 232db0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbnz r4, 232da0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbnz r6, 232da0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stc2l 0, cr0, [r8], #-192 @ 0xffffff40 │ │ │ │ - bkpt 0x00a2 │ │ │ │ + ldc2 0, cr0, [r0], #-192 @ 0xffffff40 │ │ │ │ + bkpt 0x006a │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r2, r4} │ │ │ │ + stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ - mrrc2 0, 3, r0, r0, cr0 @ │ │ │ │ - bkpt 0x008a │ │ │ │ + ldc2 0, cr0, [r8], {48} @ 0x30 │ │ │ │ + bkpt 0x0052 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r6!, {r5, r6, r7} │ │ │ │ + stmia r6!, {r3, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #144] @ (232e48 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -276147,15 +276148,15 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #144] @ (232e50 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #106] @ 0x6a │ │ │ │ mov r4, r0 │ │ │ │ bl 2391bc │ │ │ │ ldr r2, [pc, #116] @ (232e54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ @@ -276193,24 +276194,24 @@ │ │ │ │ addw r3, r5, #1188 @ 0x4a4 │ │ │ │ ldr r0, [pc, #32] @ (232e5c ) │ │ │ │ movw r2, #1828 @ 0x724 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r4], {48} @ 0x30 │ │ │ │ - hlt 0x0006 │ │ │ │ + @ instruction: 0xfbcc0030 │ │ │ │ + rev16 r6, r1 │ │ │ │ movs r5, r4 │ │ │ │ - subs r7, #252 @ 0xfc │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ movs r7, r4 │ │ │ │ @ instruction: 0xb8a2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r6, r7, pc} │ │ │ │ + pop {r1, r3, r7, pc} │ │ │ │ movs r5, r4 │ │ │ │ - stmia r6!, {r3, r4, r6} │ │ │ │ + stmia r6!, {r5} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00232e60 : │ │ │ │ ldrb.w r3, [r0, #106] @ 0x6a │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 232ea4 │ │ │ │ push {lr} │ │ │ │ @@ -276331,25 +276332,25 @@ │ │ │ │ ldr r2, [pc, #56] @ (232fc4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ cbz r0, 232f9c │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 232cc4 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #80] @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 231244 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cbz r0, 232fb8 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 23109c │ │ │ │ nop │ │ │ │ @ instruction: 0xb6f4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ @@ -276401,18 +276402,18 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1212 @ 0x4bc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb68a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb.w r0, [r0, #48] @ 0x30 │ │ │ │ - cbnz r2, 2330c2 │ │ │ │ + ldr??.w r0, [r8, r0, lsl #3] │ │ │ │ + cbnz r2, 2330b4 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r4!, {r7} │ │ │ │ + stmia r4!, {r3, r6} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00233054 : │ │ │ │ ldrb r3, [r0, #28] │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 233096 │ │ │ │ push {lr} │ │ │ │ @@ -276478,15 +276479,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r5, [pc, #204] @ (2331b8 ) │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov.w r0, #0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ @@ -276500,16 +276501,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strd r6, r7, [sp] │ │ │ │ bl 22d7c0 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 23313e │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 23313e │ │ │ │ - bl 2f9708 │ │ │ │ - bl 447430 │ │ │ │ + bl 2f96c8 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23319a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 233174 │ │ │ │ ldr r2, [pc, #112] @ (2331c0 ) │ │ │ │ ldr r3, [pc, #100] @ (2331b4 ) │ │ │ │ @@ -276536,15 +276537,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23314c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #56] @ (2331c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23314c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (2331c8 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #44] @ (2331cc ) │ │ │ │ ldr r0, [pc, #44] @ (2331d0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -276561,18 +276562,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #720] @ 0x2d0 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [r2, r0, lsl #3] │ │ │ │ - cmp r4, r3 │ │ │ │ + @ instruction: 0xf7ea0030 │ │ │ │ + negs r4, r4 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r0, r6 │ │ │ │ + negs r0, r7 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002331d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -276589,15 +276590,15 @@ │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ stmia.w lr, {r0, r1, r2, r3} │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 233216 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ cbz r0, 233216 │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 233248 │ │ │ │ add.w r2, r3, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbnz r3, 233228 │ │ │ │ b.n 233258 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -276627,18 +276628,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1244 @ 0x4dc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2906 @ 0xb5a │ │ │ │ blx 1814a0 │ │ │ │ - @ instruction: 0xf7640030 │ │ │ │ - add sp, #72 @ 0x48 │ │ │ │ + @ instruction: 0xf72c0030 │ │ │ │ + add r7, sp, #872 @ 0x368 │ │ │ │ movs r2, r5 │ │ │ │ - cbnz r6, 2332a4 │ │ │ │ + cbnz r6, 233296 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00233280 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -276650,15 +276651,15 @@ │ │ │ │ bl 22c428 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #16] │ │ │ │ cbz r2, 2332ae │ │ │ │ ldr r0, [r2, #36] @ 0x24 │ │ │ │ cbz r0, 2332ae │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 181784 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -276675,15 +276676,15 @@ │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ ldr r4, [pc, #192] @ (23339c ) │ │ │ │ ldr r1, [r0, r1] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ mov.w r1, #0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 233306 │ │ │ │ ldr r1, [pc, #164] @ (2333a0 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ @@ -276699,15 +276700,15 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r0 │ │ │ │ ite ne │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 233380 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23335a │ │ │ │ ldr r2, [pc, #112] @ (2333a4 ) │ │ │ │ ldr r3, [pc, #96] @ (233398 ) │ │ │ │ @@ -276734,15 +276735,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 233332 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #56] @ (2333a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 233332 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ (2333ac ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #40] @ (2333b0 ) │ │ │ │ ldr r0, [pc, #44] @ (2333b4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -276758,18 +276759,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #824] @ 0x338 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf63c0030 │ │ │ │ - lsls r6, r6 │ │ │ │ + addw r0, r4, #2096 @ 0x830 │ │ │ │ + eors r6, r7 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r1 │ │ │ │ + lsls r2, r2 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002333b8 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #0 │ │ │ │ b.w 22e278 │ │ │ │ │ │ │ │ @@ -276915,15 +276916,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 23344a │ │ │ │ ldr r0, [pc, #112] @ (233570 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 23344a │ │ │ │ ldr r3, [pc, #88] @ (233568 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23346c │ │ │ │ @@ -276931,15 +276932,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 23346c │ │ │ │ ldr r0, [pc, #80] @ (233574 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 233448 │ │ │ │ b.n 233470 │ │ │ │ ldr r3, [pc, #68] @ (233578 ) │ │ │ │ mov.w r2, #2976 @ 0xba0 │ │ │ │ ldr r1, [pc, #68] @ (23357c ) │ │ │ │ ldr r0, [pc, #68] @ (233580 ) │ │ │ │ @@ -276964,22 +276965,22 @@ │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbz r4, 233590 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r6, r7} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ movs r5, r4 │ │ │ │ - pop {r2, r5, r7} │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ - eor.w r0, sl, #11534336 @ 0xb00000 │ │ │ │ - @ instruction: 0xb6c4 │ │ │ │ + orrs.w r0, r2, #11534336 @ 0xb00000 │ │ │ │ + @ instruction: 0xb68c │ │ │ │ movs r5, r4 │ │ │ │ - pop {r1, r2, r3, r5} │ │ │ │ + cbnz r6, 233600 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00233584 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -277263,18 +277264,18 @@ │ │ │ │ movs r6, r6 │ │ │ │ add sp, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, #58] @ 0x3a │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xf1980030 │ │ │ │ - cbz r2, 2338e0 │ │ │ │ + sbc.w r0, r0, #48 @ 0x30 │ │ │ │ + cbz r2, 2338d2 │ │ │ │ movs r5, r4 │ │ │ │ - pop {r2, r4, r7} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00233870 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -277468,15 +277469,15 @@ │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ cbz r1, 233a8a │ │ │ │ ldr r0, [r1, #36] @ 0x24 │ │ │ │ cbz r0, 233a8a │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #144] @ (233b20 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r1, r5, [r4, #12] │ │ │ │ add r2, pc │ │ │ │ str r5, [r4, #20] │ │ │ │ @@ -277488,15 +277489,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ str r3, [r2, #4] │ │ │ │ mov.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ cbz r6, 233b10 │ │ │ │ mov r0, r6 │ │ │ │ blx 18366c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -277532,15 +277533,15 @@ │ │ │ │ bl 230be8 │ │ │ │ b.n 233ae6 │ │ │ │ nop │ │ │ │ b.n 233c6c │ │ │ │ movs r6, r6 │ │ │ │ add r3, sp, #656 @ 0x290 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r7, #70 @ 0x46 │ │ │ │ + adds r7, #14 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00233b2c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -277563,15 +277564,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #32] @ (233b84 ) │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r3, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 4474cc │ │ │ │ + b.w 44748c │ │ │ │ ldr r1, [pc, #16] @ (233b88 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 233b5e │ │ │ │ nop │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @@ -277603,15 +277604,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #32] @ (233be4 ) │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r3, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 4474cc │ │ │ │ + b.w 44748c │ │ │ │ ldr r1, [pc, #16] @ (233be8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 233bbe │ │ │ │ nop │ │ │ │ add r2, sp, #872 @ 0x368 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @@ -277651,25 +277652,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ blx 182a44 │ │ │ │ mov r7, r0 │ │ │ │ bl 2c3930 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #408] @ (233de4 ) │ │ │ │ ldr r2, [pc, #408] @ (233de8 ) │ │ │ │ movw r3, #3607 @ 0xe17 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1336 @ 0x538 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #400] @ (233dec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 233c6a │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #388] @ (233df0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -277788,24 +277789,24 @@ │ │ │ │ ldr r6, [pc, #140] @ (233e14 ) │ │ │ │ add r9, pc │ │ │ │ add r6, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 22edd8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r7, r8, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 22ff38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 233d8a │ │ │ │ ldr r4, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 233c94 │ │ │ │ mov r0, r4 │ │ │ │ @@ -277821,33 +277822,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, #22] │ │ │ │ movs r6, r6 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r2, #-192]! @ 0xffffff40 │ │ │ │ - add r7, sp, #656 @ 0x290 │ │ │ │ + ldc 0, cr0, [sl, #-192]! @ 0xffffff40 │ │ │ │ + add r7, sp, #432 @ 0x1b0 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r5, #24 │ │ │ │ + asrs r6, r6, #23 │ │ │ │ movs r7, r4 │ │ │ │ udf #204 @ 0xcc │ │ │ │ movs r6, r6 │ │ │ │ iteet cs │ │ │ │ vqrshruncs.s64 d24, , #1 │ │ │ │ vtbxcc.8 d24, {d15-d17}, d28 │ │ │ │ movcc r6, r6 │ │ │ │ udfcs #22 │ │ │ │ movs r6, r6 │ │ │ │ strh r3, [r5, #46] @ 0x2e │ │ │ │ vsli.32 q14, , #31 │ │ │ │ vsli.64 d24, d3, #63 @ 0x3f │ │ │ │ - vqshl.u32 , q11, #31 │ │ │ │ + vqshl.u32 d27, d30, #31 │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, #244 @ 0xf4 │ │ │ │ + adds r6, #188 @ 0xbc │ │ │ │ movs r4, r5 │ │ │ │ │ │ │ │ 00233e18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -277869,31 +277870,31 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (233e84 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 270dcc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - sbcs.w r0, r8, r0, rrx │ │ │ │ - ldr r6, [r3, #120] @ 0x78 │ │ │ │ + adc.w r0, r0, r0, rrx │ │ │ │ + ldr r6, [r4, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r1!, {r3, r5, r6} │ │ │ │ + ldmia r1!, {r4, r5} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00233e88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -277915,30 +277916,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (233ef4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 270dcc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add.w r0, r6, r0, rrx │ │ │ │ - ldr r4, [r5, #112] @ 0x70 │ │ │ │ + @ instruction: 0xeace0030 │ │ │ │ + ldr r4, [r6, #108] @ 0x6c │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00233ef8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -277962,31 +277963,31 @@ │ │ │ │ strb r3, [r5, #23] │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (233f68 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 270dcc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - eors.w r0, r8, r0, rrx │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + orn r0, r0, r0, rrx │ │ │ │ + ldr r4, [r0, #104] @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r2, r7} │ │ │ │ + ldmia r0!, {r2, r3, r6} │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00233f6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -278008,31 +278009,31 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1356 @ 0x54c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (233fd8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 270dcc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bic.w r0, r4, r0, rrx │ │ │ │ - ldr r2, [r1, #100] @ 0x64 │ │ │ │ + strd r0, r0, [ip, #192]! @ 0xc0 │ │ │ │ + ldr r2, [r2, #96] @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r7, [pc, #236] @ (2340d4 ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ @@ -278226,18 +278227,18 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r2, #48] @ 0x30 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r4, #-192]! @ 0xffffff40 │ │ │ │ - cbz r2, 234256 │ │ │ │ + stcl 0, cr0, [ip], #192 @ 0xc0 │ │ │ │ + uxtb r2, r4 │ │ │ │ movs r5, r4 │ │ │ │ - cbz r4, 23425e │ │ │ │ + uxtb r4, r6 │ │ │ │ movs r5, r4 │ │ │ │ ldr r3, [pc, #16] @ (234228 ) │ │ │ │ ldr r2, [pc, #20] @ (23422c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (234230 ) │ │ │ │ @@ -278245,15 +278246,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strh r4, [r5, #38] @ 0x26 │ │ │ │ movs r6, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #7] │ │ │ │ + strb r2, [r7, #6] │ │ │ │ movs r3, r4 │ │ │ │ b.w 2d1a5c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 2342ac │ │ │ │ @@ -278307,15 +278308,15 @@ │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r4, pc, #256 @ (adr r4, 2343b8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r4, pc, #152 @ (adr r4, 234354 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r0, r5 │ │ │ │ + sxtb r0, r6 │ │ │ │ movs r5, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ (234354 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -278370,18 +278371,18 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ strh r4, [r5, #32] │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r0, r0, rrx │ │ │ │ - cbz r6, 234394 │ │ │ │ + @ instruction: 0xeb980030 │ │ │ │ + cbz r6, 234386 │ │ │ │ movs r5, r4 │ │ │ │ - sxth r6, r0 │ │ │ │ + cbz r6, 23439a │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldrb r4, [r1, #0] │ │ │ │ @@ -278516,30 +278517,30 @@ │ │ │ │ ldr r0, [pc, #32] @ (234500 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - orr.w r0, lr, r0, rrx │ │ │ │ - add sp, #272 @ 0x110 │ │ │ │ + ands.w r0, r6, r0, rrx │ │ │ │ + add sp, #48 @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - sub sp, #160 @ 0xa0 │ │ │ │ + add sp, #448 @ 0x1c0 │ │ │ │ movs r5, r4 │ │ │ │ - bics.w r0, sl, r0, rrx │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + and.w r0, r2, r0, rrx │ │ │ │ + add r7, sp, #992 @ 0x3e0 │ │ │ │ movs r5, r4 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + add sp, #480 @ 0x1e0 │ │ │ │ movs r5, r4 │ │ │ │ ldr r1, [pc, #8] @ (234510 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ - ldr r4, [r1, #112] @ 0x70 │ │ │ │ + ldr r4, [r2, #108] @ 0x6c │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #336] @ (234678 ) │ │ │ │ @@ -278681,28 +278682,28 @@ │ │ │ │ nop │ │ │ │ strh r0, [r3, #14] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #10] │ │ │ │ movs r6, r6 │ │ │ │ - add r7, sp, #584 @ 0x248 │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ bl 22edd8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cbz r0, 2346d8 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 2f5354 │ │ │ │ + bl 2f5314 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2346d8 │ │ │ │ ldr r0, [pc, #72] @ (2346fc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ @@ -278728,15 +278729,15 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r2, [sp, #544] @ 0x220 │ │ │ │ + str r2, [sp, #320] @ 0x140 │ │ │ │ movs r7, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r1, #1 │ │ │ │ mov r4, r2 │ │ │ │ @@ -278744,57 +278745,57 @@ │ │ │ │ cmp r1, r0 │ │ │ │ beq.n 23475c │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [pc, #84] @ (234770 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r0, [pc, #76] @ (234774 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ mvn.w r3, #4227858432 @ 0xfc000000 │ │ │ │ cmp r5, r3 │ │ │ │ beq.n 234766 │ │ │ │ cbz r4, 234750 │ │ │ │ ldr r0, [pc, #60] @ (234778 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r0, [pc, #52] @ (23477c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 4434a4 │ │ │ │ + b.w 443464 │ │ │ │ ldr r0, [pc, #44] @ (234780 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ b.n 234744 │ │ │ │ ldr r0, [pc, #36] @ (234784 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ b.n 234726 │ │ │ │ ldr r0, [pc, #32] @ (234788 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ b.n 234744 │ │ │ │ - add r6, sp, #736 @ 0x2e0 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, sp, #744 @ 0x2e8 │ │ │ │ + add r6, sp, #520 @ 0x208 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, sp, #808 @ 0x328 │ │ │ │ + add r6, sp, #584 @ 0x248 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r5, #50 @ 0x32 │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ movs r4, r5 │ │ │ │ - add r6, sp, #672 @ 0x2a0 │ │ │ │ + add r6, sp, #448 @ 0x1c0 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, sp, #440 @ 0x1b8 │ │ │ │ + add r6, sp, #216 @ 0xd8 │ │ │ │ movs r5, r4 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #320 @ 0x140 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #92] @ (2347f8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -278822,29 +278823,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 181c3c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2347b0 │ │ │ │ add.w r0, r3, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 183418 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 2347b0 │ │ │ │ ldrb r4, [r4, #29] │ │ │ │ movs r6, r6 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #320 @ 0x140 │ │ │ │ + add r5, sp, #96 @ 0x60 │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #260] @ (234924 ) │ │ │ │ @@ -279156,19 +279157,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ ldrb r6, [r2, #16] │ │ │ │ movs r6, r6 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ bl 160b3a │ │ │ │ - b.n 235328 │ │ │ │ + b.n 2352b8 │ │ │ │ movs r0, r6 │ │ │ │ - add r1, sp, #936 @ 0x3a8 │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ movs r5, r4 │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ + add r2, sp, #904 @ 0x388 │ │ │ │ movs r5, r4 │ │ │ │ ldr r3, [pc, #36] @ (234b70 ) │ │ │ │ ldr r2, [pc, #40] @ (234b74 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 234b62 │ │ │ │ @@ -279194,26 +279195,26 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (234be4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 234bce │ │ │ │ ldr.w ip, [pc, #72] @ 234be8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #72] @ (234bec ) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ bl 24933c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 249334 │ │ │ │ cbz r0, 234bce │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -279225,19 +279226,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #162 @ 0xa2 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2352d0 │ │ │ │ + b.n 235260 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [pc, #376] @ (234d68 ) │ │ │ │ + ldr r4, [pc, #152] @ (234c88 ) │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #228] @ (234ce8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -279346,26 +279347,26 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (234d64 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 234d4e │ │ │ │ ldr.w ip, [pc, #72] @ 234d68 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #72] @ (234d6c ) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ bl 24933c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 249334 │ │ │ │ cbz r0, 234d4e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -279377,19 +279378,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #34 @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 235150 │ │ │ │ + b.n 2350e0 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r2, [pc, #888] @ (2350e8 ) │ │ │ │ + ldr r2, [pc, #664] @ (235008 ) │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #492] @ (234f70 ) │ │ │ │ @@ -279583,19 +279584,19 @@ │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r1, #9] │ │ │ │ movs r5, r6 │ │ │ │ ldmia r4!, {r2, r3, r5, r7} │ │ │ │ movs r6, r6 │ │ │ │ strb r6, [r4, #31] │ │ │ │ movs r6, r6 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + svc 142 @ 0x8e │ │ │ │ movs r0, r6 │ │ │ │ - add r5, pc, #752 @ (adr r5, 235288 ) │ │ │ │ + add r5, pc, #528 @ (adr r5, 2351a8 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r7, pc, #352 @ (adr r7, 2350fc ) │ │ │ │ + add r7, pc, #128 @ (adr r7, 23501c ) │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r8, r3 │ │ │ │ @@ -279723,15 +279724,15 @@ │ │ │ │ cbnz r3, 235140 │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 235146 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43b1a4 │ │ │ │ + bl 43b164 │ │ │ │ ldr.w r0, [r4, #312] @ 0x138 │ │ │ │ blx 182090 │ │ │ │ ldr.w r3, [r4, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 235136 │ │ │ │ ldr.w r0, [r4, #332] @ 0x14c │ │ │ │ bl 22b2c8 │ │ │ │ @@ -279743,31 +279744,31 @@ │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r3, #64 @ 0x40 │ │ │ │ ldr.w r5, [r3, #264] @ 0x108 │ │ │ │ add.w ip, r5, #4294967295 @ 0xffffffff │ │ │ │ str.w ip, [r3, #264] @ 0x108 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 181784 │ │ │ │ bl 20eef4 │ │ │ │ b.n 2350fa │ │ │ │ mov r1, r2 │ │ │ │ - bl 43b74c │ │ │ │ + bl 43b70c │ │ │ │ b.n 2350fa │ │ │ │ nop │ │ │ │ strb r2, [r6, #24] │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #960 @ (adr r3, 235520 ) │ │ │ │ + add r3, pc, #736 @ (adr r3, 235440 ) │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r8, [pc, #208] @ 235244 │ │ │ │ mov r5, r2 │ │ │ │ @@ -279778,15 +279779,15 @@ │ │ │ │ ldrd r3, r2, [r3, #4] │ │ │ │ subs r6, r1, r2 │ │ │ │ subs r6, #1 │ │ │ │ lsr.w r4, r0, r3 │ │ │ │ add r6, r0 │ │ │ │ ands r6, r2 │ │ │ │ lsrs r6, r3 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2351ac │ │ │ │ ldr r3, [pc, #172] @ (23524c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -279811,21 +279812,21 @@ │ │ │ │ add.w r4, r4, #2097152 @ 0x200000 │ │ │ │ cmp r6, r4 │ │ │ │ ite ls │ │ │ │ rsbls r5, r5, r6 │ │ │ │ rsbhi r5, r5, r4 │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ mov r1, r5 │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ cmp r5, r0 │ │ │ │ bls.n 2351ca │ │ │ │ movs r4, #0 │ │ │ │ b.n 2351f6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23523e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23521a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -279843,15 +279844,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 235204 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #36] @ (235254 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 235204 │ │ │ │ bl 183e2c │ │ │ │ nop │ │ │ │ strb r2, [r1, #22] │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ @@ -279874,15 +279875,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrd r3, r2, [r3, #4] │ │ │ │ subs r6, r0, r2 │ │ │ │ ands r6, r2 │ │ │ │ lsr.w r4, r0, r3 │ │ │ │ lsrs r6, r3 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2352a4 │ │ │ │ ldr r3, [pc, #192] @ (235358 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -279907,21 +279908,21 @@ │ │ │ │ add.w r4, r4, #2097152 @ 0x200000 │ │ │ │ cmp r6, r4 │ │ │ │ ite ls │ │ │ │ rsbls r5, r5, r6 │ │ │ │ rsbhi r5, r5, r4 │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ mov r1, r5 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ cmp r5, r0 │ │ │ │ bls.n 2352c2 │ │ │ │ movs r4, #1 │ │ │ │ b.n 2352ee │ │ │ │ movs r4, #0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23534c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 235312 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -279939,15 +279940,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2352fc │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #56] @ (235360 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 2352fc │ │ │ │ ldr r3, [pc, #44] @ (235364 ) │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ ldr r1, [pc, #40] @ (235368 ) │ │ │ │ ldr r0, [pc, #44] @ (23536c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -279961,19 +279962,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 235318 │ │ │ │ + blt.n 2352a8 │ │ │ │ movs r0, r6 │ │ │ │ - add r1, pc, #824 @ (adr r1, 2356a4 ) │ │ │ │ + add r1, pc, #600 @ (adr r1, 2355c4 ) │ │ │ │ movs r5, r4 │ │ │ │ - add r3, pc, #664 @ (adr r3, 235608 ) │ │ │ │ + add r3, pc, #440 @ (adr r3, 235528 ) │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #512] @ (235584 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -280151,50 +280152,50 @@ │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ blx 1814a0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 23542c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrd r4, r5, [r6] │ │ │ │ bl 22edd8 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #56] @ (2355a8 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 23553a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r7, #13] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r6, #13] │ │ │ │ movs r6, r6 │ │ │ │ strb r6, [r5, #12] │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #120 @ (adr r0, 235614 ) │ │ │ │ + ldr r7, [sp, #920] @ 0x398 │ │ │ │ movs r5, r4 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 235544 │ │ │ │ + bls.n 2354d4 │ │ │ │ movs r0, r6 │ │ │ │ - str r5, [sp, #944] @ 0x3b0 │ │ │ │ + str r5, [sp, #720] @ 0x2d0 │ │ │ │ movs r5, r4 │ │ │ │ - add r1, pc, #600 @ (adr r1, 235804 ) │ │ │ │ + add r1, pc, #376 @ (adr r1, 235724 ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002355ac : │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ lsls r3, r3, #26 │ │ │ │ bne.n 2355be │ │ │ │ movs r0, #0 │ │ │ │ @@ -280652,15 +280653,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ movs r2, #4 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 235a5e │ │ │ │ ldr r3, [pc, #428] @ (235c00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -280744,15 +280745,15 @@ │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 22f550 │ │ │ │ cbz r7, 235b2c │ │ │ │ str r0, [r7, #0] │ │ │ │ cbz r5, 235b32 │ │ │ │ bl 225f38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 235bee │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 235b54 │ │ │ │ dmb ish │ │ │ │ @@ -280803,30 +280804,30 @@ │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 235b32 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 1892c4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ b.n 235b0a │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 235af2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 235bae │ │ │ │ b.n 235b32 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (235c10 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 235b54 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ nop │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -280835,15 +280836,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #56] @ 0x38 │ │ │ │ movs r6, r6 │ │ │ │ - ldr r1, [sp, #528] @ 0x210 │ │ │ │ + ldr r1, [sp, #304] @ 0x130 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -280863,15 +280864,15 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #2 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ adds r7, r1, #1 │ │ │ │ str r7, [r0, #8] │ │ │ │ cbnz r1, 235c70 │ │ │ │ ldr r1, [pc, #420] @ (235e0c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -280956,15 +280957,15 @@ │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 22f550 │ │ │ │ cbz r6, 235d3c │ │ │ │ str r0, [r6, #0] │ │ │ │ cbz r7, 235d42 │ │ │ │ bl 225f38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 235dfc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 235d64 │ │ │ │ dmb ish │ │ │ │ @@ -281022,22 +281023,22 @@ │ │ │ │ bne.n 235dba │ │ │ │ b.n 235d42 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 1892c4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ b.n 235d1a │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 235d02 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (235e1c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 235d64 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -281045,15 +281046,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, #24] │ │ │ │ movs r6, r6 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -281074,15 +281075,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ movs r2, #8 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 235e7a │ │ │ │ ldr r3, [pc, #440] @ (236028 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -281165,15 +281166,15 @@ │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 22f550 │ │ │ │ cbz r7, 235f44 │ │ │ │ str r0, [r7, #0] │ │ │ │ cbz r5, 235f4a │ │ │ │ bl 225f38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 236016 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 235f6c │ │ │ │ dmb ish │ │ │ │ @@ -281229,30 +281230,30 @@ │ │ │ │ bne.n 235ee4 │ │ │ │ b.n 235f4a │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 1892c4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ b.n 235f22 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 235f0a │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 235ee4 │ │ │ │ b.n 235f4a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (236038 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 235f6c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ nop │ │ │ │ ldr r4, [r1, #12] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -281261,15 +281262,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #120] @ 0x78 │ │ │ │ movs r6, r6 │ │ │ │ - str r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r5, [sp, #208] @ 0xd0 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023603c : │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ @@ -281396,15 +281397,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r3, #756] @ 0x2f4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2362c8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -281575,38 +281576,38 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #96] @ 0x60 │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - strh r4, [r3, #56] @ 0x38 │ │ │ │ + strh r4, [r4, #54] @ 0x36 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r2, #17 │ │ │ │ + lsrs r0, r3, #16 │ │ │ │ movs r7, r4 │ │ │ │ stmia.w r7!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #76] @ 0x4c │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r3, r4} │ │ │ │ + ldmia r3!, {r2, r5, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [sp, #488] @ 0x1e8 │ │ │ │ + str r4, [sp, #264] @ 0x108 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r4!, {r1} │ │ │ │ + ldmia r3, {r1, r3, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [sp, #224] @ 0xe0 │ │ │ │ + str r4, [sp, #0] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236378 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -281670,31 +281671,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r5} │ │ │ │ + ldmia r3!, {} │ │ │ │ movs r0, r6 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ + str r0, [sp, #984] @ 0x3d8 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #528] @ 0x210 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3!, {r5} │ │ │ │ + ldmia r2!, {r3, r5, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ + str r0, [sp, #888] @ 0x378 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #832] @ 0x340 │ │ │ │ + str r3, [sp, #608] @ 0x260 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r3, {r3} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [sp, #1016] @ 0x3f8 │ │ │ │ + str r0, [sp, #792] @ 0x318 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #704] @ 0x2c0 │ │ │ │ + str r3, [sp, #480] @ 0x1e0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023644c : │ │ │ │ ldr r2, [r1, #20] │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ movt r3, #43690 @ 0xaaaa │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -281797,33 +281798,33 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r7, #36] @ 0x24 │ │ │ │ movs r6, r6 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #32] │ │ │ │ movs r5, r4 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2361f6 │ │ │ │ vsli.64 q15, , #63 @ 0x3f │ │ │ │ - vqshl.u64 d22, d16, #63 @ 0x3f │ │ │ │ + vqshl.u32 q11, q12, #31 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1!, {r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r4, r5, r7} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r6, [r3, #62] @ 0x3e │ │ │ │ + ldrh r6, [r4, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #704] @ 0x2c0 │ │ │ │ + str r2, [sp, #480] @ 0x1e0 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1!, {r4, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r7} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r6, [r0, #62] @ 0x3e │ │ │ │ + ldrh r6, [r1, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r4, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236588 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -281886,19 +281887,19 @@ │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ str r2, [r4, #20] │ │ │ │ movs r6, r6 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r4, [r4, #54] @ 0x36 │ │ │ │ + ldrh r4, [r5, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #600] @ 0x258 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023664c : │ │ │ │ ldr.w r3, [r0, #596] @ 0x254 │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -281925,15 +281926,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ subs r5, r1, r3 │ │ │ │ and.w r4, r3, r0 │ │ │ │ subs r5, #1 │ │ │ │ add r5, r0 │ │ │ │ ands r5, r3 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2366ac │ │ │ │ ldr r3, [pc, #212] @ (236778 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -281962,15 +281963,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d1e7c │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2366d8 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 236734 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23670e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -281990,15 +281991,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #92] @ (236780 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ bl 183e2c │ │ │ │ bl 183dcc │ │ │ │ ldr r3, [pc, #68] @ (236784 ) │ │ │ │ mov.w r2, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #68] @ (236788 ) │ │ │ │ ldr r0, [pc, #68] @ (23678c ) │ │ │ │ add r3, pc │ │ │ │ @@ -282023,25 +282024,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r7} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r0, [r1, #46] @ 0x2e │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [sp, #776] @ 0x308 │ │ │ │ + str r0, [sp, #552] @ 0x228 │ │ │ │ movs r5, r4 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r7} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r0, [r6, #44] @ 0x2c │ │ │ │ + ldrh r0, [r7, #42] @ 0x2a │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r3, #54] @ 0x36 │ │ │ │ + ldrh r6, [r4, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #324] @ 2368f4 │ │ │ │ sub sp, #28 │ │ │ │ @@ -282054,15 +282055,15 @@ │ │ │ │ ldr.w sl, [r9, r3] │ │ │ │ ldrd r6, r3, [sl, #4] │ │ │ │ subs r5, r4, r3 │ │ │ │ subs r5, #1 │ │ │ │ ands r5, r3 │ │ │ │ lsrs r5, r6 │ │ │ │ lsr.w r6, r0, r6 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2367ec │ │ │ │ ldr r3, [pc, #284] @ (2368fc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -282094,15 +282095,15 @@ │ │ │ │ cmp r2, r0 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ mov.w r0, fp, lsr #21 │ │ │ │ adds r0, #2 │ │ │ │ add fp, r2 │ │ │ │ ldr.w r0, [r7, r0, lsl #2] │ │ │ │ - bl 4415d0 │ │ │ │ + bl 441590 │ │ │ │ orrs r0, r4 │ │ │ │ cmp r5, fp │ │ │ │ uxtb r4, r0 │ │ │ │ bhi.n 23681a │ │ │ │ ldrd r6, r0, [sp, #12] │ │ │ │ ldr r2, [r0, #20] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ @@ -282111,15 +282112,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ lsls r5, r3 │ │ │ │ subs r2, r6, r2 │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 232200 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2368d6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 236894 │ │ │ │ cbz r4, 23687e │ │ │ │ @@ -282143,15 +282144,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 236872 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #92] @ (236908 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 236872 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 236660 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -282179,19 +282180,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r6, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4, r5} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r5, #32] │ │ │ │ + ldrh r2, [r6, #30] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r1, #58] @ 0x3a │ │ │ │ + ldrh r4, [r2, #56] @ 0x38 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236918 : │ │ │ │ ldr r3, [pc, #28] @ (236938 ) │ │ │ │ ldr r2, [pc, #32] @ (23693c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -282313,15 +282314,15 @@ │ │ │ │ add r5, pc │ │ │ │ bhi.n 236ade │ │ │ │ ldr r3, [pc, #196] @ (236afc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsr.w r4, r0, r3 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ lsrs r6, r4, #21 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 236a5c │ │ │ │ ldr r3, [pc, #172] @ (236b00 ) │ │ │ │ @@ -282343,15 +282344,15 @@ │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldrex r0, [r3] │ │ │ │ orrs r0, r2 │ │ │ │ strex r1, r0, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 236a80 │ │ │ │ dmb ish │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 236ada │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 236ab4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -282371,15 +282372,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (236b08 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ bl 183e2c │ │ │ │ ldr r3, [pc, #44] @ (236b0c ) │ │ │ │ movw r2, #1028 @ 0x404 │ │ │ │ ldr r1, [pc, #40] @ (236b10 ) │ │ │ │ ldr r0, [pc, #44] @ (236b14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -282393,19 +282394,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r0, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r4, r5} │ │ │ │ + stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r6, [r4, #16] │ │ │ │ + ldrh r6, [r5, #14] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r4, [r7, #30] │ │ │ │ + ldrh r4, [r0, #30] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00236b18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -282438,15 +282439,15 @@ │ │ │ │ subs r6, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ subs r6, #1 │ │ │ │ add r6, r2 │ │ │ │ ands r6, r3 │ │ │ │ lsrs r6, r5 │ │ │ │ lsr.w r5, r2, r5 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 236c94 │ │ │ │ ldr r2, [pc, #340] @ (236ce4 ) │ │ │ │ add r3, sp, #16 │ │ │ │ @@ -282477,25 +282478,25 @@ │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 236bea │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r0, r7, #2 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r2, r0, lsl #2] │ │ │ │ sub.w r2, r5, r9 │ │ │ │ - bl 441338 │ │ │ │ + bl 4412f8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cbnz r3, 236c44 │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 236c5c │ │ │ │ adds r7, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ cmp r6, r4 │ │ │ │ bhi.n 236bc4 │ │ │ │ ldr.w r8, [sp, #12] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 236cca │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 236c70 │ │ │ │ ldr r3, [pc, #200] @ (236cdc ) │ │ │ │ @@ -282520,37 +282521,37 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r0, r7, #2 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r2, r0, lsl #2] │ │ │ │ sub.w r2, r5, r9 │ │ │ │ - bl 441338 │ │ │ │ + bl 4412f8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 236bf4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r0, r7, #2 │ │ │ │ sub.w r2, r5, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r3, r0, lsl #2] │ │ │ │ - bl 441338 │ │ │ │ + bl 4412f8 │ │ │ │ b.n 236bf4 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 236c12 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #100] @ (236cec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 236c12 │ │ │ │ ldr r3, [pc, #88] @ (236cf0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 236b8c │ │ │ │ @@ -282655,25 +282656,25 @@ │ │ │ │ add.w r3, r3, #452 @ 0x1c4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ ldr r0, [r7, r7] │ │ │ │ movs r6, r6 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r5, r6} │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r3, #60] @ 0x3c │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r0, #6] │ │ │ │ + ldrh r6, [r1, #4] │ │ │ │ movs r5, r4 │ │ │ │ - stmia r1!, {r1, r3, r7} │ │ │ │ + stmia r1!, {r1, r4, r6} │ │ │ │ movs r0, r6 │ │ │ │ - strh r0, [r0, #60] @ 0x3c │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r2, [r7, #22] │ │ │ │ + ldrh r2, [r0, #22] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #528] @ (236fe0 ) │ │ │ │ @@ -282693,15 +282694,15 @@ │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 236e1e │ │ │ │ ldr r3, [pc, #472] @ (236fec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -282797,15 +282798,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 22f650 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 236f10 │ │ │ │ str.w r0, [sl] │ │ │ │ cbz r6, 236f16 │ │ │ │ bl 225f38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 236fdc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 236f38 │ │ │ │ dmb ish │ │ │ │ @@ -282855,15 +282856,15 @@ │ │ │ │ beq.w 236e68 │ │ │ │ b.n 236eba │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 1892c4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ b.n 236ee8 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 236ed6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r2, [pc, #72] @ (236ffc ) │ │ │ │ ldr r3, [pc, #48] @ (236fe4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -282873,30 +282874,30 @@ │ │ │ │ bne.n 236fd8 │ │ │ │ ldr r3, [pc, #56] @ (237000 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ ldr r0, [r6, r4] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, r4] │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r1, r7] │ │ │ │ movs r6, r6 │ │ │ │ - strh r0, [r4, #44] @ 0x2c │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ movs r5, r4 │ │ │ │ ldrsb r0, [r2, r5] │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -282920,15 +282921,15 @@ │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 237066 │ │ │ │ ldr r3, [pc, #480] @ (23723c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -283032,15 +283033,15 @@ │ │ │ │ bl 22f650 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 237170 │ │ │ │ str.w r0, [sl] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 23717a │ │ │ │ bl 225f38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23722a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23719a │ │ │ │ dmb ish │ │ │ │ @@ -283080,15 +283081,15 @@ │ │ │ │ bne.w 2370b8 │ │ │ │ b.n 2370ac │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 1892c4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ b.n 237148 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 237136 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r2, [pc, #76] @ (23724c ) │ │ │ │ ldr r3, [pc, #48] @ (237234 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -283098,15 +283099,15 @@ │ │ │ │ bne.n 237226 │ │ │ │ ldr r3, [pc, #60] @ (237250 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ nop │ │ │ │ ldrsb r0, [r5, r3] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -283114,15 +283115,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, r5] │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r7, #24] │ │ │ │ + strh r4, [r0, #24] │ │ │ │ movs r5, r4 │ │ │ │ strb r2, [r0, r4] │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -283145,15 +283146,15 @@ │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ adds r5, r1, #1 │ │ │ │ str r5, [r0, #8] │ │ │ │ cbnz r1, 2372ba │ │ │ │ ldr r1, [pc, #504] @ (2374a8 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ @@ -283257,15 +283258,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 22f650 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2373be │ │ │ │ str.w r0, [sl] │ │ │ │ cbz r6, 2373c4 │ │ │ │ bl 225f38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 237498 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2373e6 │ │ │ │ dmb ish │ │ │ │ @@ -283320,15 +283321,15 @@ │ │ │ │ rev.w fp, r2 │ │ │ │ b.n 237338 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ bl 1892c4 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ b.n 237396 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 237384 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r2, [pc, #72] @ (2374b8 ) │ │ │ │ ldr r3, [pc, #52] @ (2374a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -283338,30 +283339,30 @@ │ │ │ │ bne.n 237494 │ │ │ │ ldr r3, [pc, #56] @ (2374bc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ strb r6, [r1, r2] │ │ │ │ movs r6, r6 │ │ │ │ strb r0, [r1, r2] │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, r4] │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r6, #6] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ movs r5, r4 │ │ │ │ strh r4, [r2, r2] │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -283543,15 +283544,15 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2376b6 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 225f38 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 237584 │ │ │ │ bl 1892c4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 23758e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ @@ -283562,15 +283563,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r5] │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r4, [r7, #26] │ │ │ │ + ldrb r4, [r0, #26] │ │ │ │ movs r5, r4 │ │ │ │ str r2, [r7, r1] │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -283753,15 +283754,15 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2378d6 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 225f38 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2377a0 │ │ │ │ bl 1892c4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2377aa │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ @@ -283772,15 +283773,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #976] @ (237cbc ) │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #144] @ (237984 ) │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r6, [r1, #18] │ │ │ │ + ldrb r6, [r2, #17] │ │ │ │ movs r5, r4 │ │ │ │ ldr r6, [pc, #360] @ (237a64 ) │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -283970,15 +283971,15 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 237b18 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 225f38 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2379c0 │ │ │ │ bl 1892c4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2379ca │ │ │ │ ldr r2, [sp, #24] │ │ │ │ rev.w r3, fp │ │ │ │ @@ -283993,15 +283994,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #856] @ (237e84 ) │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #16] @ (237b44 ) │ │ │ │ movs r6, r6 │ │ │ │ - ldrb r0, [r5, #9] │ │ │ │ + ldrb r0, [r6, #8] │ │ │ │ movs r5, r4 │ │ │ │ ldr r4, [pc, #152] @ (237bd4 ) │ │ │ │ movs r6, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -284195,41 +284196,41 @@ │ │ │ │ ldr r3, [pc, #68] @ (237d74 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #8 │ │ │ │ bmi.n 237d40 │ │ │ │ movs r0, #4 │ │ │ │ b.n 237ba4 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 237bdc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r4, r5, [r3] │ │ │ │ bl 22edd8 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #36] @ (237d78 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 237d36 │ │ │ │ ldr r3, [pc, #696] @ (23801c ) │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #2] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ movs r5, r4 │ │ │ │ - sxth r0, r0 │ │ │ │ + cbz r0, 237da2 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [r3, #96] @ 0x60 │ │ │ │ + ldr r4, [r4, #92] @ 0x5c │ │ │ │ movs r5, r4 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #6] │ │ │ │ + ldrb r0, [r7, #5] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ mov lr, r0 │ │ │ │ @@ -284344,30 +284345,30 @@ │ │ │ │ bl 22edd8 │ │ │ │ vldr d7, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #52] @ (237efc ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 237eb2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #376] @ (238068 ) │ │ │ │ movs r6, r6 │ │ │ │ ldr r1, [pc, #352] @ (238054 ) │ │ │ │ movs r6, r6 │ │ │ │ ldr r0, [pc, #536] @ (238110 ) │ │ │ │ movs r6, r6 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r0, #0] │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -284471,21 +284472,21 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ blxns sp │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ movs r6, r6 │ │ │ │ - add r7, sp, #200 @ 0xc8 │ │ │ │ + add r6, sp, #1000 @ 0x3e8 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r1, #52] @ 0x34 │ │ │ │ + ldr r6, [r2, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - add r7, sp, #104 @ 0x68 │ │ │ │ + add r6, sp, #904 @ 0x388 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r6, #48] @ 0x30 │ │ │ │ + ldr r6, [r7, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ mov r4, r0 │ │ │ │ @@ -284547,22 +284548,22 @@ │ │ │ │ ldr.w r3, [r6, #264] @ 0x108 │ │ │ │ mov r0, sl │ │ │ │ add r8, pc │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ mov r1, r8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r6, #264] @ 0x108 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 2f208c │ │ │ │ + bl 2f204c │ │ │ │ cmp r0, r9 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ blt.w 238528 │ │ │ │ mov r0, r4 │ │ │ │ bl 22b1f4 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -284580,15 +284581,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r3, [pc, #1324] @ 238670 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #308 @ 0x134 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #308 @ 0x134 │ │ │ │ bl 259cec │ │ │ │ ldr.w r2, [pc, #1296] @ 238674 │ │ │ │ movw r9, #65535 @ 0xffff │ │ │ │ movt r9, #31 │ │ │ │ @@ -284676,15 +284677,15 @@ │ │ │ │ ldr.w r1, [pc, #1076] @ 238688 │ │ │ │ dmb ish │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ add r1, pc │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ movs r2, #7 │ │ │ │ ldrd r0, r1, [r4, #20] │ │ │ │ bl 236b18 │ │ │ │ ldr r6, [r4, #12] │ │ │ │ cbz r6, 2382ac │ │ │ │ ldr.w r3, [pc, #1040] @ 23868c │ │ │ │ ldr r7, [r4, #28] │ │ │ │ @@ -284692,15 +284693,15 @@ │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1ebcb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2384c8 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ movs r2, #14 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ ldr r3, [pc, #1016] @ (238690 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2384de │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ @@ -284793,15 +284794,15 @@ │ │ │ │ bpl.w 238096 │ │ │ │ ldr r0, [pc, #796] @ (2386a8 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 238096 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r1 │ │ │ │ b.n 238332 │ │ │ │ ldr r2, [pc, #776] @ (2386ac ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -284818,53 +284819,53 @@ │ │ │ │ strd r1, r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 238356 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add.w r1, r4, #8 │ │ │ │ adds r0, #8 │ │ │ │ blx 182118 │ │ │ │ b.n 2381c6 │ │ │ │ ldr r2, [pc, #716] @ (2386b4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ - bl 4474cc │ │ │ │ + bl 44748c │ │ │ │ b.n 2381ee │ │ │ │ ldr r3, [pc, #704] @ (2386b8 ) │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 23845e │ │ │ │ add.w r1, r2, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ubfx r3, r2, #7, #1 │ │ │ │ ubfx r2, r2, #1, #1 │ │ │ │ - bl 43b6a0 │ │ │ │ + bl 43b660 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2385d0 │ │ │ │ ldr r3, [pc, #620] @ (23868c ) │ │ │ │ ldr r7, [r4, #28] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1ebcc0 │ │ │ │ cbz r0, 238436 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #12 │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2380a2 │ │ │ │ ldr.w r2, [r3, #296] @ 0x128 │ │ │ │ strd r2, r1, [r4, #296] @ 0x128 │ │ │ │ dmb ish │ │ │ │ str.w r4, [r3, #296] @ 0x128 │ │ │ │ ldr.w r3, [r4, #296] @ 0x128 │ │ │ │ @@ -284877,89 +284878,89 @@ │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ bl 20ee9c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2380a0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r1, [pc, #580] @ (2386bc ) │ │ │ │ ldr r0, [pc, #580] @ (2386c0 ) │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 2382ac │ │ │ │ ldr r3, [pc, #512] @ (23868c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r3, [pc, #556] @ (2386c4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #556] @ (2386c8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #556] @ (2386cc ) │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2210 @ 0x8a2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2382ac │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 43b74c │ │ │ │ + bl 43b70c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 2382ac │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 23828c │ │ │ │ bl 183e5c │ │ │ │ b.n 23828c │ │ │ │ ldr r1, [r4, #28] │ │ │ │ movs r2, #10 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ b.n 2382a2 │ │ │ │ ldr r5, [pc, #484] @ (2386d0 ) │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r3, [pc, #468] @ (2386d4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #468] @ (2386d8 ) │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2218 @ 0x8aa │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ ldr r1, [pc, #444] @ (2386dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ b.n 2384b4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 2384b4 │ │ │ │ bl 230330 │ │ │ │ cbnz r0, 23854e │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ cmp r3, r0 │ │ │ │ blt.w 238162 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ @@ -284991,29 +284992,29 @@ │ │ │ │ ldr r2, [pc, #352] @ (2386ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2242 @ 0x8c2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr.w r0, [r4, #328] @ 0x148 │ │ │ │ blx 182090 │ │ │ │ bl 23478c │ │ │ │ ldr.w r3, [r6, #264] @ 0x108 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r6, #264] @ 0x108 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 2384b4 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r4, [pc, #276] @ (2386f0 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ bl 22edd8 │ │ │ │ @@ -285025,20 +285026,20 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r2, pc │ │ │ │ strd r5, r2, [sp] │ │ │ │ movw r2, #2195 @ 0x893 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ ldr r0, [pc, #248] @ (2386fc ) │ │ │ │ mov r1, r4 │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ add r0, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 2382ac │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #232] @ (238700 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #232] @ (238704 ) │ │ │ │ movw r2, #1811 @ 0x713 │ │ │ │ add r3, pc │ │ │ │ @@ -285058,41 +285059,41 @@ │ │ │ │ movs r6, r6 │ │ │ │ mov sl, r6 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #18] │ │ │ │ + strb r0, [r4, #17] │ │ │ │ movs r5, r4 │ │ │ │ str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r5, #16] │ │ │ │ + strb r4, [r6, #15] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r4, #4] │ │ │ │ + ldrb r4, [r5, #3] │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r2, #14] │ │ │ │ movs r5, r4 │ │ │ │ - add r5, sp, #816 @ 0x330 │ │ │ │ + add r5, sp, #592 @ 0x250 │ │ │ │ movs r0, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r3, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r6, [r2, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r6, #10] │ │ │ │ + strb r0, [r7, #9] │ │ │ │ movs r5, r4 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sl │ │ │ │ movs r6, r6 │ │ │ │ @@ -285100,67 +285101,67 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #22] │ │ │ │ + strb r0, [r6, #21] │ │ │ │ movs r5, r4 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #20] │ │ │ │ + strb r6, [r3, #19] │ │ │ │ movs r5, r4 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #2] │ │ │ │ + strb r2, [r3, #1] │ │ │ │ movs r5, r4 │ │ │ │ str r4, [r4, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #496 @ 0x1f0 │ │ │ │ + add r2, sp, #272 @ 0x110 │ │ │ │ movs r0, r6 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r6, #0] │ │ │ │ movs r5, r4 │ │ │ │ - strb r0, [r3, #19] │ │ │ │ + strb r0, [r4, #18] │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r3, #0] │ │ │ │ + ldr r4, [r4, #124] @ 0x7c │ │ │ │ movs r5, r4 │ │ │ │ - add r2, sp, #80 @ 0x50 │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ movs r0, r6 │ │ │ │ - strb r2, [r1, #19] │ │ │ │ + strb r2, [r2, #18] │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r6, #19] │ │ │ │ + strb r4, [r7, #18] │ │ │ │ movs r5, r4 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #12] │ │ │ │ + strb r2, [r0, #12] │ │ │ │ movs r5, r4 │ │ │ │ - add r1, sp, #560 @ 0x230 │ │ │ │ + add r1, sp, #336 @ 0x150 │ │ │ │ movs r0, r6 │ │ │ │ - strb r4, [r4, #18] │ │ │ │ + strb r4, [r5, #17] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r5, #112] @ 0x70 │ │ │ │ + ldr r2, [r6, #108] @ 0x6c │ │ │ │ movs r5, r4 │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ + add r0, sp, #984 @ 0x3d8 │ │ │ │ movs r0, r6 │ │ │ │ - strb r4, [r5, #13] │ │ │ │ + strb r4, [r6, #12] │ │ │ │ movs r5, r4 │ │ │ │ str r2, [r3, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #992 @ 0x3e0 │ │ │ │ + add r0, sp, #768 @ 0x300 │ │ │ │ movs r0, r6 │ │ │ │ - beq.n 23878c │ │ │ │ + beq.n 23871c │ │ │ │ movs r6, r4 │ │ │ │ - add r0, sp, #904 @ 0x388 │ │ │ │ + add r0, sp, #680 @ 0x2a8 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [r3, #108] @ 0x6c │ │ │ │ + ldr r0, [r4, #104] @ 0x68 │ │ │ │ movs r5, r4 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00238714 : │ │ │ │ cbnz r1, 238722 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -285217,15 +285218,15 @@ │ │ │ │ lsl.w r5, r5, r8 │ │ │ │ subs r0, r5, r4 │ │ │ │ lsrs r0, r2 │ │ │ │ adds r0, #8 │ │ │ │ blx 181488 │ │ │ │ strd r4, r5, [r0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ lsrs r4, r7 │ │ │ │ lsrs r5, r7 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2387dc │ │ │ │ ldr r3, [pc, #312] @ (238908 ) │ │ │ │ @@ -285264,18 +285265,18 @@ │ │ │ │ adds r0, #2 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r2, r7 │ │ │ │ add r4, r7 │ │ │ │ ldr.w r3, [fp, r0, lsl #2] │ │ │ │ add.w r0, r6, sl, lsl #2 │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ - bl 441710 │ │ │ │ + bl 4416d0 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 23880a │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2388b2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 238884 │ │ │ │ ldr r3, [pc, #188] @ (238910 ) │ │ │ │ @@ -285305,15 +285306,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 238852 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #120] @ (238914 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 238852 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ bl 236660 │ │ │ │ b.n 23885c │ │ │ │ bl 183e2c │ │ │ │ ldr r3, [pc, #96] @ (238918 ) │ │ │ │ @@ -285352,31 +285353,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r0, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #352 @ (adr r6, 238a7c ) │ │ │ │ + add r6, pc, #128 @ (adr r6, 23899c ) │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r1, #68] @ 0x44 │ │ │ │ + ldr r6, [r2, #64] @ 0x40 │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r3, #7] │ │ │ │ + strb r4, [r4, #6] │ │ │ │ movs r5, r4 │ │ │ │ - add r6, pc, #256 @ (adr r6, 238a28 ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 238948 ) │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r7, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - strb r4, [r1, #8] │ │ │ │ + strb r4, [r2, #7] │ │ │ │ movs r5, r4 │ │ │ │ - add r6, pc, #160 @ (adr r6, 2389d4 ) │ │ │ │ + add r5, pc, #960 @ (adr r5, 238cf4 ) │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - strb r0, [r1, #7] │ │ │ │ + strb r0, [r2, #6] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023893c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -285442,25 +285443,25 @@ │ │ │ │ add.w r3, r3, #608 @ 0x260 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ subs r5, #178 @ 0xb2 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #312 @ (adr r5, 238b34 ) │ │ │ │ + add r5, pc, #88 @ (adr r5, 238a54 ) │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [r0, #52] @ 0x34 │ │ │ │ + ldr r4, [r1, #48] @ 0x30 │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r3, #5] │ │ │ │ + strb r6, [r4, #4] │ │ │ │ movs r5, r4 │ │ │ │ - add r5, pc, #216 @ (adr r5, 238ae0 ) │ │ │ │ + add r4, pc, #1016 @ (adr r4, 238e00 ) │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [r6, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ - strb r6, [r5, #4] │ │ │ │ + strb r6, [r6, #3] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00238a10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -285482,15 +285483,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ blx 181e50 │ │ │ │ ldr r3, [pc, #732] @ (238d28 ) │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ rsb r9, r3, #0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ lsr.w fp, r7, r3 │ │ │ │ bic.w r5, fp, #31 │ │ │ │ lsls r5, r3 │ │ │ │ cmp r5, r7 │ │ │ │ it eq │ │ │ │ cmpeq r0, #1 │ │ │ │ @@ -285525,15 +285526,15 @@ │ │ │ │ adds r5, #32 │ │ │ │ cmp r5, fp │ │ │ │ beq.n 238b06 │ │ │ │ ldr.w r4, [sl, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 238ab2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 46aa30 │ │ │ │ + bl 46a9f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asrs r1, r0, #31 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 238b32 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r0, r3, r0 │ │ │ │ @@ -285583,15 +285584,15 @@ │ │ │ │ strd r4, r4, [sp] │ │ │ │ b.n 238b06 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, fp, lsr #5 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 238cfe │ │ │ │ ldr r0, [pc, #460] @ (238d3c ) │ │ │ │ @@ -285636,15 +285637,15 @@ │ │ │ │ cbnz r4, 238c20 │ │ │ │ mov.w r9, #2 │ │ │ │ cmp sl, fp │ │ │ │ bne.n 238ba6 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldrd r7, r8, [sp, #16] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 238d18 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 238cda │ │ │ │ @@ -285657,15 +285658,15 @@ │ │ │ │ ldr r1, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ lsl.w r1, r8, r1 │ │ │ │ bl 20ee70 │ │ │ │ b.n 238b06 │ │ │ │ mov sl, r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 46aa30 │ │ │ │ + bl 46a9f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsls r1, r5, #2 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ mov.w r3, r9, lsl #2 │ │ │ │ dmb ish │ │ │ │ add r2, r3 │ │ │ │ @@ -285732,15 +285733,15 @@ │ │ │ │ beq.n 238c02 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #84] @ (238d44 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 238c02 │ │ │ │ ldr r2, [pc, #72] @ (238d48 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -286181,32 +286182,32 @@ │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, #28] │ │ │ │ movs r6, r6 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ movs r6, r6 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ - cdp2 0, 7, cr0, cr6, cr10, {1} │ │ │ │ + cdp2 0, 3, cr0, cr14, cr10, {1} │ │ │ │ │ │ │ │ 002391bc : │ │ │ │ ldr r3, [pc, #24] @ (2391d8 ) │ │ │ │ ldr r2, [pc, #28] @ (2391dc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2391d2 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - b.w 2f2020 │ │ │ │ + b.w 2f1fe0 │ │ │ │ nop │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 002391e0 : │ │ │ │ @@ -286221,27 +286222,27 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bx r3 │ │ │ │ adds r5, #32 │ │ │ │ movs r6, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #48] @ 0x30 │ │ │ │ + str r6, [r4, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ strb r0, [r6, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00239208 : │ │ │ │ ldr r1, [pc, #12] @ (239218 ) │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ ldr r0, [pc, #12] @ (23921c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 43cb20 │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + b.w 43cae0 │ │ │ │ + str r0, [r1, #44] @ 0x2c │ │ │ │ movs r5, r4 │ │ │ │ strb r2, [r2, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00239220 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -286249,15 +286250,15 @@ │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [pc, #272] @ (239344 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w fp, [pc, #272] @ 239348 │ │ │ │ add r0, pc │ │ │ │ blx 181b90 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add fp, pc │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23925c │ │ │ │ ldr r3, [pc, #252] @ (23934c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -286294,15 +286295,15 @@ │ │ │ │ ldr.w r8, [pc, #220] @ 23937c │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r0, [r4, #336] @ 0x150 │ │ │ │ mov r1, r5 │ │ │ │ - bl 438d1c │ │ │ │ + bl 438cdc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr.w ip, [r4, #20] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldrb r3, [r3, #23] │ │ │ │ ldrd r1, r0, [r4, #24] │ │ │ │ @@ -286321,15 +286322,15 @@ │ │ │ │ str r5, [sp, #12] │ │ │ │ blx 181e10 │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2392a6 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 239340 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23931c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ @@ -286347,46 +286348,46 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 239306 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (239380 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 239306 │ │ │ │ bl 183e2c │ │ │ │ - lsrs r4, r1, #32 │ │ │ │ + lsls r4, r2, #31 │ │ │ │ movs r7, r4 │ │ │ │ adds r4, #190 @ 0xbe │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #16] │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [r4, #16] │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r4, #16] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [r4, #16] │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r4, #16] │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r1, #12] │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ + ldr r2, [r4, #8] │ │ │ │ movs r5, r4 │ │ │ │ strb r6, [r2, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r1, #7 │ │ │ │ + asrs r0, r2, #6 │ │ │ │ movs r0, r5 │ │ │ │ - strb r2, [r5, #4] │ │ │ │ + strb r2, [r6, #3] │ │ │ │ movs r1, r5 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 00239384 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -286401,19 +286402,19 @@ │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2fc3d8 │ │ │ │ + bl 2fc398 │ │ │ │ ldr r1, [pc, #64] @ (2393fc ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 2f95ac │ │ │ │ + bl 2f956c │ │ │ │ ldr r2, [pc, #60] @ (239400 ) │ │ │ │ ldr r3, [pc, #44] @ (2393f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -286429,15 +286430,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, r3] │ │ │ │ + strh r0, [r5, r2] │ │ │ │ movs r3, r4 │ │ │ │ cbnz r5, 23940e │ │ │ │ vrsra.u32 d19, d30, #1 │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 00239404 : │ │ │ │ push {lr} │ │ │ │ @@ -286452,19 +286453,19 @@ │ │ │ │ ldr r0, [pc, #80] @ (239470 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2fc3d8 │ │ │ │ + bl 2fc398 │ │ │ │ ldr r1, [pc, #64] @ (239474 ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 2f95ac │ │ │ │ + bl 2f956c │ │ │ │ ldr r2, [pc, #60] @ (239478 ) │ │ │ │ ldr r3, [pc, #44] @ (23946c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -286480,15 +286481,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #234 @ 0xea │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, r1] │ │ │ │ + strh r4, [r5, r0] │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xb745 │ │ │ │ vmlal.u , d31, d6[0] │ │ │ │ movs r6, r6 │ │ │ │ │ │ │ │ 0023947c : │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ @@ -286591,15 +286592,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 239604 │ │ │ │ mov r4, r1 │ │ │ │ add.w r6, r0, #40 @ 0x28 │ │ │ │ cbz r2, 23955e │ │ │ │ mov r0, r2 │ │ │ │ add.w r6, r5, #40 @ 0x28 │ │ │ │ - bl 2f5354 │ │ │ │ + bl 2f5314 │ │ │ │ str r0, [sp, #12] │ │ │ │ cbz r0, 23955e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #236] @ (239638 ) │ │ │ │ @@ -286609,16 +286610,16 @@ │ │ │ │ mov r1, r3 │ │ │ │ blx 182ee8 <__snprintf_chk@plt> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181788 │ │ │ │ mov r2, r4 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 437b6c │ │ │ │ - bl 447430 │ │ │ │ + bl 437b2c │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 239582 │ │ │ │ ldr r3, [pc, #196] @ (23963c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -286633,15 +286634,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ blx 182df4 │ │ │ │ cbz r0, 2395ea │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23958a │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 239600 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2395c4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ @@ -286661,15 +286662,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (239644 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ ldr r0, [pc, #92] @ (239648 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [pc, #92] @ (23964c ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -286692,37 +286693,37 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ adds r1, #234 @ 0xea │ │ │ │ movs r6, r6 │ │ │ │ - str r6, [r6, #104] @ 0x68 │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ movs r5, r4 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ movs r5, r4 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #840] @ 0x348 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsh r0, [r0, r4] │ │ │ │ + ldrsh r0, [r1, r3] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r2, #92] @ 0x5c │ │ │ │ + str r2, [r3, #88] @ 0x58 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsh r0, [r5, r3] │ │ │ │ + ldrsh r0, [r6, r2] │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r6, #84] @ 0x54 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00239668 : │ │ │ │ cbz r0, 239676 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ @@ -286862,15 +286863,15 @@ │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ add.w r3, r3, #684 @ 0x2ac │ │ │ │ movs r4, #22 │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ movw r2, #2062 @ 0x80e │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 239738 │ │ │ │ ldr r3, [pc, #60] @ (2397fc ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #56] @ (239800 ) │ │ │ │ @@ -286879,31 +286880,31 @@ │ │ │ │ add.w r3, r3, #684 @ 0x2ac │ │ │ │ add r2, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r4, #22 │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2070 @ 0x816 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 2397b8 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r6, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #280] @ 0x118 │ │ │ │ movs r0, r6 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ + str r4, [r3, #68] @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r5, r5] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ movs r5, r4 │ │ │ │ - str r7, [sp, #320] @ 0x140 │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r0, #72] @ 0x48 │ │ │ │ + str r0, [r1, #68] @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r0, r4] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00239808 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -286927,49 +286928,49 @@ │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ cmpne r3, r4 │ │ │ │ bls.n 23988a │ │ │ │ add r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 43c430 │ │ │ │ + bl 43c3f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23982c │ │ │ │ ldr.w ip, [pc, #60] @ 239890 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #56] @ (239894 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ add.w r1, ip, #700 @ 0x2bc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 443080 │ │ │ │ + b.w 443040 │ │ │ │ ldr r3, [pc, #40] @ (239898 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #40] @ (23989c ) │ │ │ │ ldr r1, [pc, #40] @ (2398a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #700 @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2102 @ 0x836 │ │ │ │ blx 1814a0 │ │ │ │ bl 183dcc │ │ │ │ nop │ │ │ │ - str r6, [sp, #760] @ 0x2f8 │ │ │ │ + str r6, [sp, #536] @ 0x218 │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [r7, #64] @ 0x40 │ │ │ │ + str r2, [r0, #64] @ 0x40 │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #424] @ 0x1a8 │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r2, r2] │ │ │ │ + ldrb r0, [r3, r1] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 002398a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ @@ -287092,32 +287093,32 @@ │ │ │ │ bic.w r3, sl, #8192 @ 0x2000 │ │ │ │ str r7, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [r0, #28] │ │ │ │ str.w r3, [r0, #328] @ 0x148 │ │ │ │ ldr r0, [sp, #252] @ 0xfc │ │ │ │ - bl 43ae18 │ │ │ │ + bl 43add8 │ │ │ │ ldr.w sl, [r4, #8] │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sl, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 239c22 │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.w 239b3c │ │ │ │ ldrd r0, r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 239c52 │ │ │ │ cmp r5, r9 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ itt cc │ │ │ │ movcc r5, r9 │ │ │ │ movcc r7, #0 │ │ │ │ @@ -287149,15 +287150,15 @@ │ │ │ │ orrs r5, r3 │ │ │ │ and.w r3, r0, #2 │ │ │ │ lsrs r0, r0, #4 │ │ │ │ orrs r3, r5 │ │ │ │ and.w r0, r0, #8 │ │ │ │ orrs r3, r0 │ │ │ │ ldr r0, [sp, #252] @ 0xfc │ │ │ │ - bl 43aecc │ │ │ │ + bl 43ae8c │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.w 239d42 │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ str.w r3, [r4, #312] @ 0x138 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r4, #320] @ 0x140 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -287168,15 +287169,15 @@ │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ bl 23802c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 239bf2 │ │ │ │ ldrd r1, r0, [sp, #80] @ 0x50 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #784] @ (239dfc ) │ │ │ │ ldr r3, [pc, #760] @ (239de4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3 │ │ │ │ @@ -287186,28 +287187,28 @@ │ │ │ │ add sp, #212 @ 0xd4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 2f2024 │ │ │ │ + bl 2f1fe4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 23994c │ │ │ │ ldr r3, [pc, #736] @ (239e00 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #736] @ (239e04 ) │ │ │ │ ldr r1, [pc, #736] @ (239e08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #740 @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2346 @ 0x92a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 239c00 │ │ │ │ subs r3, r5, #1 │ │ │ │ adc.w r2, r7, #4294967295 @ 0xffffffff │ │ │ │ ands r3, r5 │ │ │ │ ands r2, r7 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 239a38 │ │ │ │ @@ -287219,15 +287220,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #696] @ (239e14 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 239c4a │ │ │ │ ldrd r3, r6, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [pc, #672] @ (239e18 ) │ │ │ │ bic.w r1, r6, #4080 @ 0xff0 │ │ │ │ lsrs r2, r3, #12 │ │ │ │ @@ -287275,43 +287276,43 @@ │ │ │ │ add r0, pc │ │ │ │ blx 182cfc │ │ │ │ b.n 239a80 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, fp │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ movs r4, #0 │ │ │ │ b.n 239ae0 │ │ │ │ ldr r3, [pc, #536] @ (239e20 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #536] @ (239e24 ) │ │ │ │ ldr r1, [pc, #540] @ (239e28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #740 @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2341 @ 0x925 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 239c00 │ │ │ │ ldr r3, [pc, #520] @ (239e2c ) │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [pc, #520] @ (239e30 ) │ │ │ │ movw r2, #1737 @ 0x6c9 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #512] @ (239e34 ) │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ b.n 239c00 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ @@ -287324,30 +287325,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ str.w r9, [sp, #16] │ │ │ │ movw r2, #1746 @ 0x6d2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 239c4a │ │ │ │ ldr r3, [pc, #448] @ (239e44 ) │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [pc, #448] @ (239e48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #448] @ (239e4c ) │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ movw r2, #1759 @ 0x6df │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 239c4a │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ adds r3, #1 │ │ │ │ cmp r2, #100 @ 0x64 │ │ │ │ bne.n 239bb6 │ │ │ │ @@ -287400,15 +287401,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #300] @ (239e5c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #740 @ 0x2e4 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 239c00 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #280] @ (239e60 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #280] @ (239e64 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -287416,15 +287417,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movw r2, #1791 @ 0x6ff │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #12] │ │ │ │ b.n 239c4a │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ blx 181cec │ │ │ │ mov r6, r0 │ │ │ │ @@ -287478,85 +287479,85 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r6, r6 │ │ │ │ - str r3, [sp, #968] @ 0x3c8 │ │ │ │ + str r3, [sp, #744] @ 0x2e8 │ │ │ │ movs r0, r6 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r0, [r4, r7] │ │ │ │ + ldr r0, [r5, r6] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r4, [r6, r6] │ │ │ │ + ldr r4, [r7, r5] │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + str r3, [sp, #512] @ 0x200 │ │ │ │ movs r0, r6 │ │ │ │ - str r6, [r0, #40] @ 0x28 │ │ │ │ + str r6, [r1, #36] @ 0x24 │ │ │ │ movs r5, r4 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r4, #52] @ 0x34 │ │ │ │ movs r5, r4 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #848] @ 0x350 │ │ │ │ movs r0, r6 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r5, #20] │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r0, r3] │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r1, #36] @ 0x24 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r4, r2] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #896] @ 0x380 │ │ │ │ + str r2, [sp, #672] @ 0x2a0 │ │ │ │ movs r0, r6 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ + str r4, [r7, #36] @ 0x24 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r6, r1] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [sp, #576] @ 0x240 │ │ │ │ + str r2, [sp, #352] @ 0x160 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + ldr r0, [r1, r1] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ movs r5, r4 │ │ │ │ - str r4, [r3, #20] │ │ │ │ + str r4, [r4, #16] │ │ │ │ movs r5, r4 │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r2, [r7, #12] │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #936] @ 0x3a8 │ │ │ │ + str r1, [sp, #712] @ 0x2c8 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsb r0, [r3, r7] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ movs r5, r4 │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ + str r0, [r2, #32] │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #568] @ 0x238 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsb r6, [r6, r6] │ │ │ │ + ldrsb r6, [r7, r5] │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #472] @ 0x1d8 │ │ │ │ + str r1, [sp, #248] @ 0xf8 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrsh r2, [r3, r4] │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsb r4, [r2, r5] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r6, [r1, r4] │ │ │ │ + ldrsh r6, [r2, r3] │ │ │ │ movs r5, r4 │ │ │ │ - str r1, [sp, #280] @ 0x118 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsb r4, [r7, r4] │ │ │ │ + ldrsb r4, [r0, r4] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r6, [r0, r7] │ │ │ │ + ldrsh r6, [r1, r6] │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r6, [pc, #596] @ (23a0f8 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -287686,25 +287687,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 181788 │ │ │ │ b.n 239f56 │ │ │ │ lsls r2, r4, #30 │ │ │ │ bpl.w 239ef8 │ │ │ │ b.n 239f9a │ │ │ │ movs r0, #0 │ │ │ │ - bl 43daf8 │ │ │ │ + bl 43dab8 │ │ │ │ cbz r0, 23a060 │ │ │ │ vldr d7, [pc, #232] @ 23a0f0 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 43d714 │ │ │ │ + bl 43d6d4 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ movlt r4, #0 │ │ │ │ blt.n 239fec │ │ │ │ mov r2, r3 │ │ │ │ @@ -287714,27 +287715,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ b.n 239fb2 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #0 │ │ │ │ blx 181788 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 239f56 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24fe3c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 182090 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ b.n 239ef8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - bl 43c5b0 │ │ │ │ + bl 43c570 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 23a01e │ │ │ │ ldr r3, [pc, #168] @ (23a114 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 239fec │ │ │ │ @@ -287746,15 +287747,15 @@ │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r0, [pc, #140] @ (23a11c ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 239fec │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ (23a120 ) │ │ │ │ movw r2, #2495 @ 0x9bf │ │ │ │ ldr r1, [pc, #124] @ (23a124 ) │ │ │ │ ldr r0, [pc, #128] @ (23a128 ) │ │ │ │ add r3, pc │ │ │ │ @@ -287798,33 +287799,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrsh r2, [r3, r4] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r6, #50] @ 0x32 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ movs r0, r6 │ │ │ │ - strb r6, [r4, r1] │ │ │ │ + strb r6, [r5, r0] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r6, r3] │ │ │ │ + ldrb r0, [r7, r2] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r3, #50] @ 0x32 │ │ │ │ + ldrh r0, [r4, #48] @ 0x30 │ │ │ │ movs r0, r6 │ │ │ │ - strb r6, [r1, r1] │ │ │ │ + strb r6, [r2, r0] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r0, [r7, r3] │ │ │ │ + ldrsh r0, [r0, r3] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r0, #50] @ 0x32 │ │ │ │ + ldrh r0, [r1, #48] @ 0x30 │ │ │ │ movs r0, r6 │ │ │ │ - strb r6, [r6, r0] │ │ │ │ + strh r6, [r7, r7] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r6, r7] │ │ │ │ + ldrh r0, [r7, r6] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a144 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -287893,15 +287894,15 @@ │ │ │ │ mov sl, r0 │ │ │ │ negs r3, r5 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r2, #804 @ 0x324 │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #2411 @ 0x96b │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ movw r3, #2050 @ 0x802 │ │ │ │ ands r3, r4 │ │ │ │ cmn.w r5, #13 │ │ │ │ it eq │ │ │ │ cmpeq r3, #0 │ │ │ │ beq.n 23a212 │ │ │ │ movs r0, #0 │ │ │ │ @@ -287917,15 +287918,15 @@ │ │ │ │ blt.n 23a20e │ │ │ │ ldrb.w r3, [sp, #35] @ 0x23 │ │ │ │ cbnz r3, 23a25a │ │ │ │ blx 182090 │ │ │ │ ldr r1, [pc, #76] @ (23a284 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ b.n 23a20e │ │ │ │ ldrb.w r3, [sp, #35] @ 0x23 │ │ │ │ cbnz r3, 23a24e │ │ │ │ mov r0, r5 │ │ │ │ blx 182090 │ │ │ │ b.n 23a20e │ │ │ │ mov r0, r7 │ │ │ │ @@ -287940,23 +287941,23 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ movs r5, #164 @ 0xa4 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #82 @ 0x52 │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r0, #40] @ 0x28 │ │ │ │ movs r0, r6 │ │ │ │ - strh r2, [r6, r4] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r2, [r0, r1] │ │ │ │ + ldrsh r2, [r1, r0] │ │ │ │ movs r5, r4 │ │ │ │ - ldrsh r4, [r4, r0] │ │ │ │ + ldrb r4, [r5, r7] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + ldrb r2, [r6, r6] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a28c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -288004,19 +288005,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (23a31c ) │ │ │ │ ldr r0, [pc, #20] @ (23a320 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldrh r6, [r1, #32] │ │ │ │ + ldrh r6, [r2, #30] │ │ │ │ movs r0, r6 │ │ │ │ - strh r4, [r0, r0] │ │ │ │ + str r4, [r1, r7] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r2, [r7, r7] │ │ │ │ + ldrb r2, [r0, r7] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a324 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -288081,36 +288082,36 @@ │ │ │ │ dmb ish │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ - bl 4474cc │ │ │ │ + bl 44748c │ │ │ │ ldr r1, [pc, #48] @ (23a40c ) │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movw r2, #1474 @ 0x5c2 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 181784 │ │ │ │ movs r3, #170 @ 0xaa │ │ │ │ movs r6, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, r6] │ │ │ │ + str r0, [r1, r5] │ │ │ │ movs r5, r4 │ │ │ │ orrs r2, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmn r4, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r4, sp, #940 @ 0x3ac │ │ │ │ - vaddw.u , , d30 │ │ │ │ + vshr.u64 , q11, #1 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a410 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -288162,25 +288163,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (23a4b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #876 @ 0x36c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ movs r0, r6 │ │ │ │ - str r6, [r2, r2] │ │ │ │ + str r6, [r3, r1] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r2, #18] │ │ │ │ movs r0, r6 │ │ │ │ - str r6, [r7, r1] │ │ │ │ + str r6, [r0, r1] │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r6, r3] │ │ │ │ + ldrb r0, [r7, r2] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a4b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -288189,27 +288190,27 @@ │ │ │ │ ldr r3, [pc, #256] @ (23a5cc ) │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc │ │ │ │ mov r7, r2 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbz r3, 23a52a │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23a57c │ │ │ │ mov r0, r5 │ │ │ │ bl 20ef20 │ │ │ │ mov r5, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ bne.n 23a594 │ │ │ │ movs r4, #0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23a5c4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23a516 │ │ │ │ dmb ish │ │ │ │ @@ -288224,15 +288225,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbz r3, 23a56e │ │ │ │ ldr r3, [pc, #148] @ (23a5d0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -288291,15 +288292,15 @@ │ │ │ │ str r2, [r7, #0] │ │ │ │ b.n 23a4f4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (23a5e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23a516 │ │ │ │ bl 183e2c │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r5 │ │ │ │ @@ -288427,24 +288428,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ (23a718 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ blx 183340 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ movs r0, #84 @ 0x54 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #44 @ 0x2c │ │ │ │ movs r6, r6 │ │ │ │ - ldrh r2, [r4, r2] │ │ │ │ + ldrh r2, [r5, r1] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a71c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -288520,25 +288521,25 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, r1, #6 │ │ │ │ movs r6, r6 │ │ │ │ - strh r2, [r5, #58] @ 0x3a │ │ │ │ + strh r2, [r6, #56] @ 0x38 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r5, [pc, #384] @ (23a96c ) │ │ │ │ + ldr r5, [pc, #160] @ (23a88c ) │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r7, r7] │ │ │ │ + ldr r6, [r0, r7] │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r2, #58] @ 0x3a │ │ │ │ + strh r2, [r3, #56] @ 0x38 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r5, [pc, #288] @ (23a918 ) │ │ │ │ + ldr r5, [pc, #64] @ (23a838 ) │ │ │ │ movs r5, r4 │ │ │ │ - cmp r6, r7 │ │ │ │ + cmp r6, r0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a7fc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -288553,15 +288554,15 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r6, [r4, #22] │ │ │ │ bl 22ed64 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 23a80e │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23a816 │ │ │ │ @@ -288606,19 +288607,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (23a8b0 ) │ │ │ │ ldr r0, [pc, #20] @ (23a8b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - strh r2, [r7, #50] @ 0x32 │ │ │ │ + strh r2, [r0, #50] @ 0x32 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r4, [pc, #448] @ (23aa74 ) │ │ │ │ + ldr r4, [pc, #224] @ (23a994 ) │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [r5, r4] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a8b8 : │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldrb.w r0, [r0, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -288682,15 +288683,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #0 │ │ │ │ b.n 23a934 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -288700,15 +288701,15 @@ │ │ │ │ bl 225ecc │ │ │ │ movs r0, #1 │ │ │ │ b.n 23a934 │ │ │ │ adds r4, r3, #7 │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #632] @ (23ac00 ) │ │ │ │ + ldr r3, [pc, #408] @ (23ab20 ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023a988 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -288841,30 +288842,30 @@ │ │ │ │ bl 22edd8 │ │ │ │ vldr d7, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #52] @ (23ab3c ) │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 23aaf0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ adds r4, r1, #3 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #2 │ │ │ │ movs r6, r6 │ │ │ │ adds r2, r1, #1 │ │ │ │ movs r6, r6 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #1008] @ (23af30 ) │ │ │ │ + ldr r3, [pc, #784] @ (23ae50 ) │ │ │ │ movs r5, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ mov lr, r0 │ │ │ │ @@ -288977,21 +288978,21 @@ │ │ │ │ nop │ │ │ │ subs r2, r5, r6 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r4, r5 │ │ │ │ movs r6, r6 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + strh r4, [r5, #20] │ │ │ │ movs r0, r6 │ │ │ │ - subs r7, #0 │ │ │ │ + subs r6, #200 @ 0xc8 │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r1, #22] │ │ │ │ + strh r4, [r2, #20] │ │ │ │ movs r0, r6 │ │ │ │ - subs r6, #232 @ 0xe8 │ │ │ │ + subs r6, #176 @ 0xb0 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023ac7c : │ │ │ │ stmdb sp!, {r4, r5, r6, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -289009,15 +289010,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, fp, pc} │ │ │ │ mov r6, r3 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ add.w ip, r2, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbz r2, 23ad24 │ │ │ │ ldr.w ip, [r3, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -289027,15 +289028,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r0, r1, [sp, #56] @ 0x38 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 23aa20 │ │ │ │ mov r4, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cbz r2, 23ad34 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 23aca4 │ │ │ │ dmb ish │ │ │ │ @@ -289046,15 +289047,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 23aca4 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #36] @ (23ad3c ) │ │ │ │ ldr.w r3, [fp, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23aca4 │ │ │ │ ldr r2, [pc, #24] @ (23ad40 ) │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 23acd0 │ │ │ │ @@ -289085,15 +289086,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, fp, pc} │ │ │ │ mov r6, r3 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ add.w ip, r2, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbz r2, 23adec │ │ │ │ ldr.w ip, [r3, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -289103,15 +289104,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r0, r1, [sp, #56] @ 0x38 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 237d7c │ │ │ │ mov r4, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cbz r2, 23adfc │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 23ad6c │ │ │ │ dmb ish │ │ │ │ @@ -289122,15 +289123,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 23ad6c │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #36] @ (23ae04 ) │ │ │ │ ldr.w r3, [fp, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23ad6c │ │ │ │ ldr r2, [pc, #24] @ (23ae08 ) │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 23ad98 │ │ │ │ @@ -289172,15 +289173,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r1, r4, r2 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ beq.n 23ae46 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r3, 23ae84 │ │ │ │ ldr r3, [pc, #180] @ (23af2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -289194,15 +289195,15 @@ │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ strd r4, r2, [sp, #16] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ mov r0, ip │ │ │ │ bl 23aa20 │ │ │ │ mov r4, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23af22 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 23ae46 │ │ │ │ @@ -289214,18 +289215,18 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 23ae46 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #100] @ (23af30 ) │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23ae46 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r3, 23aef8 │ │ │ │ ldr r3, [pc, #64] @ (23af2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -289239,15 +289240,15 @@ │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ strd r4, r2, [sp, #16] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ mov r0, ip │ │ │ │ bl 237d7c │ │ │ │ mov r4, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 23aeae │ │ │ │ bl 183e2c │ │ │ │ nop │ │ │ │ adds r2, r3, r3 │ │ │ │ movs r6, r6 │ │ │ │ @@ -289296,15 +289297,15 @@ │ │ │ │ mov r4, r6 │ │ │ │ mov r5, r7 │ │ │ │ itt cs │ │ │ │ movcs.w r4, #512 @ 0x200 │ │ │ │ movcs r5, #0 │ │ │ │ ldmia.w r3, {r0, r1} │ │ │ │ strd r0, r1, [sp, #52] @ 0x34 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23afc8 │ │ │ │ ldr r3, [pc, #196] @ (23b080 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -289319,15 +289320,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r0, ip │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ mov r3, sl │ │ │ │ bl 237d7c │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23b06e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23b00a │ │ │ │ dmb ish │ │ │ │ @@ -289364,15 +289365,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (23b088 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23b00a │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 23b026 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ nop │ │ │ │ asrs r0, r7, #30 │ │ │ │ @@ -289416,15 +289417,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, fp, pc} │ │ │ │ mov r3, ip │ │ │ │ mov r8, r2 │ │ │ │ mov r2, fp │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w lr, r1, #1 │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cbnz r1, 23b10e │ │ │ │ ldr.w ip, [pc, #112] @ 23b16c │ │ │ │ ldr.w r1, [r7, ip] │ │ │ │ @@ -289436,15 +289437,15 @@ │ │ │ │ ldr.w ip, [r0, #296] @ 0x128 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ strd r6, r5, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ str.w r8, [sp, #8] │ │ │ │ bl 23aa20 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23b162 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23b0ca │ │ │ │ dmb ish │ │ │ │ @@ -289457,15 +289458,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #32] @ (23b174 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, fp, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ bl 183e2c │ │ │ │ nop │ │ │ │ asrs r0, r2, #25 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ @@ -289499,30 +289500,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, fp, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r2 │ │ │ │ mov r2, r7 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w lr, r1, #1 │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cbz r1, 23b238 │ │ │ │ ldr r0, [pc, #116] @ (23b258 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w ip, [r0, #296] @ 0x128 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ strd r6, r5, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ str.w r9, [sp, #8] │ │ │ │ bl 237d7c │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23b24e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23b1b2 │ │ │ │ dmb ish │ │ │ │ @@ -289535,15 +289536,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (23b25c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, fp, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ ldr.w ip, [pc, #36] @ 23b260 │ │ │ │ ldr.w r1, [fp, ip] │ │ │ │ ldr.w ip, [r1] │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ b.n 23b1e2 │ │ │ │ bl 183e2c │ │ │ │ @@ -289575,15 +289576,15 @@ │ │ │ │ add r8, pc │ │ │ │ ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ ldr r7, [sp, #156] @ 0x9c │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23b2b8 │ │ │ │ ldr r3, [pc, #448] @ (23b46c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -289656,15 +289657,15 @@ │ │ │ │ sbc.w r7, r7, r4 │ │ │ │ adds.w r4, r8, r2 │ │ │ │ adc.w sl, r3, sl │ │ │ │ str r4, [sp, #24] │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.n 23b2de │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23b450 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23b428 │ │ │ │ @@ -289741,15 +289742,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23b386 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (23b474 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23b386 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ asrs r4, r0, #18 │ │ │ │ movs r6, r6 │ │ │ │ @@ -289802,15 +289803,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23b4fa │ │ │ │ ldr r3, [pc, #428] @ (23b69c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -289865,25 +289866,25 @@ │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r3 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 234f9c │ │ │ │ mov r1, r0 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp, #44] @ 0x2c │ │ │ │ - bl 4421bc │ │ │ │ + bl 44217c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ subs r5, r5, r2 │ │ │ │ sbc.w r8, r8, r3 │ │ │ │ adds r2, r2, r4 │ │ │ │ adc.w r9, r3, r9 │ │ │ │ mov r4, r2 │ │ │ │ orrs.w r3, r5, r8 │ │ │ │ bne.n 23b524 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23b676 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 23b4b2 │ │ │ │ @@ -289908,15 +289909,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #100 @ 0x64 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cbz r2, 23b610 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 230330 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -290012,15 +290013,15 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 234504 │ │ │ │ ldr r4, [r5, #84] @ 0x54 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 23b6ec │ │ │ │ movs r6, #0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 44f0ac │ │ │ │ + bl 44f06c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 23b710 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ @@ -290043,17 +290044,17 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r6, [pc, #164] @ (23b7e8 ) │ │ │ │ movs r5, #0 │ │ │ │ add r4, pc │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ - bl 2f0e58 │ │ │ │ + bl 2f0e18 │ │ │ │ ldr r3, [pc, #144] @ (23b7ec ) │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -290100,23 +290101,23 @@ │ │ │ │ b.w 233a68 │ │ │ │ cmp r7, #96 @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r0, r7, #30 │ │ │ │ movs r6, r6 │ │ │ │ subs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #80 @ 0x50 │ │ │ │ + movs r1, #24 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r3, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #36] @ 0x24 │ │ │ │ movs r5, r4 │ │ │ │ movs r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, r0] │ │ │ │ + str r4, [r0, r0] │ │ │ │ movs r2, r5 │ │ │ │ - ldr r2, [pc, #96] @ (23b864 ) │ │ │ │ + ldr r1, [pc, #896] @ (23bb84 ) │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023b804 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -290155,15 +290156,15 @@ │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #144] @ (23b8f8 ) │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ ldrb.w r6, [sp, #56] @ 0x38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 23b892 │ │ │ │ ldr r1, [pc, #116] @ (23b8fc ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ @@ -290175,15 +290176,15 @@ │ │ │ │ strd r0, r1, [sp, #12] │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r0, ip │ │ │ │ bl 23580c │ │ │ │ mov r5, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23b8f4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23b8d2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #32 │ │ │ │ @@ -290201,15 +290202,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23b8be │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #24] @ (23b900 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23b8be │ │ │ │ bl 183e2c │ │ │ │ lsrs r0, r3, #26 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ @@ -290220,15 +290221,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #176] @ (23b9cc ) │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 23b938 │ │ │ │ ldr r3, [pc, #160] @ (23b9d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -290254,15 +290255,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 2356f4 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cbnz r3, 23b978 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ mov r4, r7 │ │ │ │ cbnz r3, 23b99c │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23b9c6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23b9a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ @@ -290283,15 +290284,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23b986 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #24] @ (23b9d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23b986 │ │ │ │ bl 183e2c │ │ │ │ nop │ │ │ │ lsrs r0, r4, #23 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -290330,15 +290331,15 @@ │ │ │ │ ldrd r4, r7, [r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23bc70 │ │ │ │ orrs.w r3, r4, r7 │ │ │ │ beq.w 23bc20 │ │ │ │ strd r4, r7, [sp, #72] @ 0x48 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23bb36 │ │ │ │ ldr.w r3, [fp, #16] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -290395,15 +290396,15 @@ │ │ │ │ orrs.w r2, r4, r7 │ │ │ │ bne.w 23bc36 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r5, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r1] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23bd04 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23bb0a │ │ │ │ dmb ish │ │ │ │ @@ -290565,15 +290566,15 @@ │ │ │ │ ldr r0, [pc, #68] @ (23bcd0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r1, fp │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 23ba30 │ │ │ │ ... │ │ │ │ asrs r5, r5, #11 │ │ │ │ ldr r7, [pc, #1016] @ (23c0a4 ) │ │ │ │ ldrb r3, [r5, #19] │ │ │ │ push {r0} │ │ │ │ lsrs r0, r2, #20 │ │ │ │ @@ -290588,15 +290589,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, ip │ │ │ │ + cmp r6, r5 │ │ │ │ movs r5, r4 │ │ │ │ strd r4, r7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldmia.w r9, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ @@ -290605,15 +290606,15 @@ │ │ │ │ b.n 23bc68 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #20] @ (23bd08 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23bb0a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023bd0c : │ │ │ │ @@ -290702,15 +290703,15 @@ │ │ │ │ dmb ish │ │ │ │ mov r0, r7 │ │ │ │ bl 234214 │ │ │ │ ldr r4, [r5, #84] @ 0x54 │ │ │ │ cbz r4, 23be26 │ │ │ │ movs r6, #0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 44f0ac │ │ │ │ + bl 44f06c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 23be12 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ @@ -290740,15 +290741,15 @@ │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, r3, [r4, #-12] │ │ │ │ ldrd r0, r1, [sp, #36] @ 0x24 │ │ │ │ strd r0, r1, [sp, #44] @ 0x2c │ │ │ │ orrs.w r1, r8, r9 │ │ │ │ beq.n 23bdb6 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 23be8c │ │ │ │ ldr r1, [pc, #144] @ (23bf14 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ @@ -290758,15 +290759,15 @@ │ │ │ │ ldr.w ip, [r5, #16] │ │ │ │ ldrd r0, r1, [sp, #44] @ 0x2c │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ str r4, [sp, #8] │ │ │ │ bl 237d7c │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23bef4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23bdb6 │ │ │ │ dmb ish │ │ │ │ @@ -290777,15 +290778,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 23bdb6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (23bf18 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23bdb6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ (23bf1c ) │ │ │ │ movw r2, #3799 @ 0xed7 │ │ │ │ ldr r1, [pc, #60] @ (23bf20 ) │ │ │ │ ldr r0, [pc, #60] @ (23bf24 ) │ │ │ │ add r3, pc │ │ │ │ @@ -290807,19 +290808,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #6 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ movs r0, r6 │ │ │ │ - adds r6, #40 @ 0x28 │ │ │ │ + adds r5, #240 @ 0xf0 │ │ │ │ movs r5, r4 │ │ │ │ - muls r6, r0 │ │ │ │ + orrs r6, r1 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023bf28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -290910,15 +290911,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #4 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ adds r3, r1, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r1, 23c03e │ │ │ │ ldr r1, [pc, #332] @ (23c180 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -290988,15 +290989,15 @@ │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ bl 22f550 │ │ │ │ cbz r7, 23c0de │ │ │ │ str r0, [r7, #0] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 23c0e8 │ │ │ │ bl 225f38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c170 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23c108 │ │ │ │ dmb ish │ │ │ │ @@ -291032,22 +291033,22 @@ │ │ │ │ bl 225ecc │ │ │ │ b.n 23c0b2 │ │ │ │ mov r0, r6 │ │ │ │ bl 230330 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23c07e │ │ │ │ b.n 23c0a4 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23c0c0 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (23c190 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23c108 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ lsls r0, r2, #28 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -291055,15 +291056,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #23 │ │ │ │ movs r6, r6 │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + adds r3, #150 @ 0x96 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023c194 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -291132,15 +291133,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ adds r3, r1, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r1, 23c26a │ │ │ │ ldr r1, [pc, #332] @ (23c3ac ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -291209,15 +291210,15 @@ │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ bl 22f550 │ │ │ │ cbz r7, 23c30a │ │ │ │ str r0, [r7, #0] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 23c314 │ │ │ │ bl 225f38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c39c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23c334 │ │ │ │ dmb ish │ │ │ │ @@ -291252,22 +291253,22 @@ │ │ │ │ bl 225ecc │ │ │ │ b.n 23c2de │ │ │ │ mov r0, r6 │ │ │ │ bl 230330 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23c2aa │ │ │ │ b.n 23c2d0 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23c2ec │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (23c3bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23c334 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ lsls r4, r4, #19 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -291275,15 +291276,15 @@ │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r1, #15 │ │ │ │ movs r6, r6 │ │ │ │ - adds r1, #162 @ 0xa2 │ │ │ │ + adds r1, #106 @ 0x6a │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023c3c0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -291326,15 +291327,15 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 23c458 │ │ │ │ ldr r1, [pc, #316] @ (23c58c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ @@ -291368,15 +291369,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ bl 234f9c │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ cbz r5, 23c4a6 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c57a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c53a │ │ │ │ @@ -291408,15 +291409,15 @@ │ │ │ │ beq.n 23c566 │ │ │ │ ldrb r2, [r6, #26] │ │ │ │ cbz r2, 23c506 │ │ │ │ ldr r2, [pc, #152] @ (23c594 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ cbz r2, 23c506 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -291441,15 +291442,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23c4b8 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #72] @ (23c598 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23c4b8 │ │ │ │ ldrb r2, [r6, #26] │ │ │ │ movs r7, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23c506 │ │ │ │ b.n 23c4fa │ │ │ │ ldr r0, [pc, #52] @ (23c59c ) │ │ │ │ @@ -291471,15 +291472,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #9 │ │ │ │ movs r6, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #162 @ 0xa2 │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023c5a0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -291525,15 +291526,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #2 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ adds r3, r1, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r1, 23c63e │ │ │ │ ldr r1, [pc, #332] @ (23c780 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -291602,15 +291603,15 @@ │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ bl 22f550 │ │ │ │ cbz r7, 23c6e0 │ │ │ │ str r0, [r7, #0] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 23c6ea │ │ │ │ bl 225f38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c770 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23c70a │ │ │ │ dmb ish │ │ │ │ @@ -291645,37 +291646,37 @@ │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ b.n 23c6b4 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c67c │ │ │ │ b.n 23c688 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23c6c2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (23c790 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23c70a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ lsls r0, r2, #4 │ │ │ │ movs r6, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #4 │ │ │ │ movs r6, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u32 d16, d21, #10 │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r5, #146 @ 0x92 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023c794 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -291719,15 +291720,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov.w r2, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r4, [pc, #436] @ (23c9c8 ) │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r2, 23c828 │ │ │ │ ldr r2, [pc, #428] @ (23c9cc ) │ │ │ │ @@ -291812,15 +291813,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 22f650 │ │ │ │ cbz r6, 23c8f2 │ │ │ │ str r0, [r6, #0] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 23c8fc │ │ │ │ bl 225f38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23c9ba │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23c91e │ │ │ │ dmb ish │ │ │ │ @@ -291869,15 +291870,15 @@ │ │ │ │ bne.n 23c8b6 │ │ │ │ ldrb r3, [r5, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23c870 │ │ │ │ b.n 23c8b6 │ │ │ │ rev r7, r7 │ │ │ │ b.n 23c88a │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23c8d2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r2, [pc, #72] @ (23c9dc ) │ │ │ │ ldr r3, [pc, #48] @ (23c9c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -291887,28 +291888,28 @@ │ │ │ │ bne.n 23c9b6 │ │ │ │ ldr r3, [pc, #56] @ (23c9e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #64 @ 0x40 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ nop │ │ │ │ vqadd.u16 d0, d12, d21 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 7, r0, cr12, cr5, {1} │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r2, #212]! @ 0xd4 │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r3, #128 @ 0x80 │ │ │ │ movs r5, r4 │ │ │ │ ldc2l 0, cr0, [r0, #-212]! @ 0xffffff2c │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023c9e4 : │ │ │ │ push {lr} │ │ │ │ @@ -292007,15 +292008,15 @@ │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov.w r1, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ adds r5, r1, #1 │ │ │ │ str r5, [r0, #8] │ │ │ │ cbnz r1, 23caf2 │ │ │ │ ldr r1, [pc, #400] @ (23cc78 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -292062,15 +292063,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ movs r4, #1 │ │ │ │ strd r4, r5, [sp] │ │ │ │ bl 236cf8 │ │ │ │ cbz r7, 23cb62 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23cc66 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23cc22 │ │ │ │ @@ -292162,30 +292163,30 @@ │ │ │ │ bne.n 23cc62 │ │ │ │ ldr r3, [pc, #64] @ (23cc8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #64 @ 0x40 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 43f30c │ │ │ │ - bl 2f2020 │ │ │ │ + b.w 43f2cc │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23cbbc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183e2c │ │ │ │ nop │ │ │ │ mrrc2 0, 3, r0, r4, cr5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 0, 3, r0, r2, cr5 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb8c0035 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #4 │ │ │ │ + cmp r0, #204 @ 0xcc │ │ │ │ movs r5, r4 │ │ │ │ @ instruction: 0xfaca0035 │ │ │ │ asrs r0, r6, #20 │ │ │ │ ... │ │ │ │ │ │ │ │ 0023cc90 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -292576,19 +292577,19 @@ │ │ │ │ add.w r3, r3, #1024 @ 0x400 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ ldr.w r0, [ip, #53] @ 0x35 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6f60035 │ │ │ │ - ldrsh r2, [r5, r2] │ │ │ │ + ldrsh r2, [r6, r1] │ │ │ │ movs r0, r6 │ │ │ │ - movs r4, #160 @ 0xa0 │ │ │ │ + movs r4, #104 @ 0x68 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r7, #238 @ 0xee │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ movs r7, r4 │ │ │ │ │ │ │ │ 0023d094 : │ │ │ │ ldrb.w r1, [r0, #80] @ 0x50 │ │ │ │ cbz r1, 23d0bc │ │ │ │ ldr r1, [r0, #0] │ │ │ │ cbz r1, 23d0ae │ │ │ │ @@ -292613,19 +292614,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (23d0ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1052 @ 0x41c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r4, [r0, r1] │ │ │ │ + ldrsh r4, [r1, r0] │ │ │ │ movs r0, r6 │ │ │ │ - movs r4, #58 @ 0x3a │ │ │ │ + movs r4, #2 │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #128 @ 0x80 │ │ │ │ + adds r1, #72 @ 0x48 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023d0f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -293049,26 +293050,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 230330 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d51e │ │ │ │ b.n 23d496 │ │ │ │ rev r0, r0 │ │ │ │ b.n 23d53a │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23d4b4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ @ instruction: 0xf3000035 │ │ │ │ @ instruction: 0xf2fa0035 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2120035 │ │ │ │ - subs r0, r7, #6 │ │ │ │ + subs r0, r0, #6 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023d59c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -293206,26 +293207,26 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23d646 │ │ │ │ mov r0, r6 │ │ │ │ bl 230330 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d6c4 │ │ │ │ b.n 23d646 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23d664 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ adcs.w r0, r0, #53 @ 0x35 │ │ │ │ adc.w r0, sl, #53 @ 0x35 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ orn r0, ip, #53 @ 0x35 │ │ │ │ - subs r4, r3, #0 │ │ │ │ + adds r4, r4, #7 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023d734 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -293364,27 +293365,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23d7de │ │ │ │ mov r0, r6 │ │ │ │ bl 230330 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23d85c │ │ │ │ b.n 23d7de │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23d7fc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ nop │ │ │ │ vshr.s32 d0, d21, #8 │ │ │ │ vshr.s32 d0, d21, #14 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 6, r0, cr4, cr5, {1} │ │ │ │ - adds r2, r0, #2 │ │ │ │ + adds r2, r1, #1 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023d8d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -293533,27 +293534,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23d97a │ │ │ │ mov r0, r6 │ │ │ │ bl 230330 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23da02 │ │ │ │ b.n 23d97a │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23d998 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ nop │ │ │ │ mrc 0, 0, r0, cr12, cr5, {1} │ │ │ │ mrc 0, 0, r0, cr6, cr5, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [ip, #-212]! @ 0xffffff2c │ │ │ │ - subs r2, r1, r3 │ │ │ │ + subs r2, r2, r2 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023da88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -293692,26 +293693,26 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23db32 │ │ │ │ mov r0, r6 │ │ │ │ bl 230330 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23dbb0 │ │ │ │ b.n 23db32 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23db50 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ stcl 0, cr0, [r4], #-212 @ 0xffffff2c │ │ │ │ mrrc 0, 3, r0, lr, cr5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ sbcs.w r0, lr, r5, rrx │ │ │ │ - adds r4, r5, r4 │ │ │ │ + adds r4, r6, r3 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023dc24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -293851,27 +293852,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23dcce │ │ │ │ mov r0, r6 │ │ │ │ bl 230330 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23dd4c │ │ │ │ b.n 23dcce │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23dcec │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ nop │ │ │ │ @ instruction: 0xeac80035 │ │ │ │ @ instruction: 0xeac20035 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [r2, #212]! @ 0xd4 │ │ │ │ - asrs r6, r1, #30 │ │ │ │ + asrs r6, r2, #29 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023ddc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -293972,15 +293973,15 @@ │ │ │ │ ldrb r2, [r5, #26] │ │ │ │ cbz r2, 23ded2 │ │ │ │ ldr r2, [pc, #136] @ (23df4c ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ cbz r2, 23ded2 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -294019,15 +294020,15 @@ │ │ │ │ stmdb r8!, {r0, r2, r4, r5} │ │ │ │ stmdb r2!, {r0, r2, r4, r5} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia.w r2, {r0, r2, r4, r5} │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r5, #22 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023df54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -294176,30 +294177,30 @@ │ │ │ │ ldrb r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23e084 │ │ │ │ b.n 23e094 │ │ │ │ rev16 r0, r0 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 23e0b0 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23e01c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ nop │ │ │ │ b.n 23e028 │ │ │ │ movs r5, r6 │ │ │ │ b.n 23e020 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23de58 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r2, r0, #17 │ │ │ │ + asrs r2, r1, #16 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023e10c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -294338,29 +294339,29 @@ │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ b.n 23e1c4 │ │ │ │ ldrb r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23e232 │ │ │ │ b.n 23e242 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23e1d4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ b.n 23de54 │ │ │ │ movs r5, r6 │ │ │ │ b.n 23de4c │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23dc98 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + asrs r6, r4, #9 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023e2a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -294501,29 +294502,29 @@ │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ b.n 23e360 │ │ │ │ ldrb r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23e3ce │ │ │ │ b.n 23e3de │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23e370 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ b.n 23dcbc │ │ │ │ movs r5, r6 │ │ │ │ b.n 23dcb4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23eb00 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r7, #3 │ │ │ │ + asrs r6, r0, #3 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023e448 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -294696,29 +294697,29 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 23e618 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 225f38 │ │ │ │ rev.w sl, sl │ │ │ │ b.n 23e58a │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23e510 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ b.n 23eb6c │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23eb48 │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ b.n 23e9c8 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r0, r2, #29 │ │ │ │ + lsrs r0, r3, #28 │ │ │ │ movs r5, r4 │ │ │ │ b.n 23e860 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 0023e63c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -294955,15 +294956,15 @@ │ │ │ │ ldrb r3, [r5, #23] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23e7f2 │ │ │ │ ldrb r3, [r5, #25] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23e7f2 │ │ │ │ b.n 23e790 │ │ │ │ - bl 2f2020 │ │ │ │ + bl 2f1fe0 │ │ │ │ b.n 23e810 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183dfc │ │ │ │ nop │ │ │ │ svc 252 @ 0xfc │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -294972,15 +294973,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ svc 62 @ 0x3e │ │ │ │ movs r5, r6 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ udf #196 @ 0xc4 │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r2, r2, #18 │ │ │ │ + lsrs r2, r3, #17 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023e8c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -295192,15 +295193,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23eb70 │ │ │ │ strd r0, r1, [sp, #68] @ 0x44 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 23ea8a │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r2, 23eb16 │ │ │ │ ldr r2, [pc, #276] @ (23ec20 ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -295217,15 +295218,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r0, r1, [sp, #68] @ 0x44 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 237d7c │ │ │ │ mov r6, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23ebc6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 23eb5a │ │ │ │ dmb ish │ │ │ │ @@ -295247,15 +295248,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 23ea8a │ │ │ │ ldrd r0, r1, [sp, #60] @ 0x3c │ │ │ │ strd r0, r1, [sp, #76] @ 0x4c │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 23ea8a │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cbnz r2, 23eb9a │ │ │ │ ldr r2, [pc, #144] @ (23ec20 ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -295272,15 +295273,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ bl 23aa20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 23eb42 │ │ │ │ bl 183e2c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #84] @ (23ec24 ) │ │ │ │ ldr r3, [pc, #68] @ (23ec18 ) │ │ │ │ @@ -295302,15 +295303,15 @@ │ │ │ │ b.n 23ebce │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (23ec28 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23eb5a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bgt.n 23eb64 │ │ │ │ movs r5, r6 │ │ │ │ bgt.n 23eb58 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -295328,15 +295329,15 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w r8, [pc, #132] @ 23ecd0 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ cbnz r3, 23ec62 │ │ │ │ ldr r3, [pc, #124] @ (23ecd4 ) │ │ │ │ @@ -295353,15 +295354,15 @@ │ │ │ │ cbz r4, 23eca2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23ec6c │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 23ecca │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 23eca6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -295381,15 +295382,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23ec8c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #32] @ (23ecdc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 23ec8c │ │ │ │ bl 183e2c │ │ │ │ nop │ │ │ │ bge.n 23ec3c │ │ │ │ movs r5, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -295409,27 +295410,27 @@ │ │ │ │ ldr.w r8, [pc, #520] @ 23ef04 │ │ │ │ add r7, r2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r8, pc │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23eec8 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ adds r0, r2, r6 │ │ │ │ adc.w r2, r9, #0 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r1, r2 │ │ │ │ bcc.w 23eea4 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23eedc │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ str r3, [r0, #0] │ │ │ │ mov fp, r0 │ │ │ │ ldr.w sl, [r4, #312] @ 0x138 │ │ │ │ @@ -295496,15 +295497,15 @@ │ │ │ │ ldr r0, [pc, #312] @ (23ef10 ) │ │ │ │ ldr r1, [pc, #312] @ (23ef14 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ addw r2, r2, #1084 @ 0x43c │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ - bl 443330 │ │ │ │ + bl 4432f0 │ │ │ │ ldr.w r0, [r4, #312] @ 0x138 │ │ │ │ b.n 23ed5e │ │ │ │ mov r5, sl │ │ │ │ b.n 23ed80 │ │ │ │ ldr r1, [pc, #288] @ (23ef18 ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr.w r5, [fp] │ │ │ │ @@ -295514,15 +295515,15 @@ │ │ │ │ negs r5, r5 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1084 @ 0x43c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 23edbe │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr.w r5, [fp] │ │ │ │ ldr r1, [pc, #244] @ (23ef20 ) │ │ │ │ str r3, [sp, #16] │ │ │ │ negs r5, r5 │ │ │ │ @@ -295531,15 +295532,15 @@ │ │ │ │ ldr r0, [pc, #240] @ (23ef24 ) │ │ │ │ addw r1, r1, #1084 @ 0x43c │ │ │ │ ldrd r6, r7, [r4, #320] @ 0x140 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r5, [sp, #20] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -295565,91 +295566,91 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds.w r3, sl, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 23edbe │ │ │ │ ldr r1, [pc, #140] @ (23ef34 ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #140] @ (23ef38 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1084 @ 0x43c │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r6, r9, [sp] │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 23edbe │ │ │ │ ldr r1, [pc, #112] @ (23ef3c ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #112] @ (23ef40 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1084 @ 0x43c │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 23eec2 │ │ │ │ ldr r1, [pc, #100] @ (23ef44 ) │ │ │ │ ldr r0, [pc, #104] @ (23ef48 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1084 @ 0x43c │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 23eec2 │ │ │ │ ldr r1, [pc, #88] @ (23ef4c ) │ │ │ │ ldr r0, [pc, #92] @ (23ef50 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1084 @ 0x43c │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 23eec2 │ │ │ │ nop │ │ │ │ bge.n 23ef08 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7 │ │ │ │ + asrs r6, r0 │ │ │ │ movs r0, r6 │ │ │ │ str.w r0, [r8, #66] @ 0x42 │ │ │ │ - asrs r2, r7, #19 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r2 │ │ │ │ + lsrs r6, r3 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r4, #22 │ │ │ │ + asrs r0, r5, #21 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r5 │ │ │ │ + lsls r0, r6 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r4, r7, #20 │ │ │ │ + asrs r4, r0, #20 │ │ │ │ movs r5, r4 │ │ │ │ movs r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #21 │ │ │ │ + asrs r4, r2, #20 │ │ │ │ movs r5, r4 │ │ │ │ - eors r4, r5 │ │ │ │ + ands r4, r6 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + asrs r2, r7, #20 │ │ │ │ movs r5, r4 │ │ │ │ - eors r2, r1 │ │ │ │ + ands r2, r2 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r4, r3, #14 │ │ │ │ + asrs r4, r4, #13 │ │ │ │ movs r5, r4 │ │ │ │ - ands r0, r7 │ │ │ │ + ands r0, r0 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r0, r5, #14 │ │ │ │ + asrs r0, r6, #13 │ │ │ │ movs r5, r4 │ │ │ │ - ands r4, r4 │ │ │ │ + subs r7, #236 @ 0xec │ │ │ │ movs r0, r6 │ │ │ │ - asrs r2, r6, #14 │ │ │ │ + asrs r2, r7, #13 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023ef54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -295671,15 +295672,15 @@ │ │ │ │ bcs.n 23ef74 │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r8, r2 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ umull r2, r1, r0, r6 │ │ │ │ mov sl, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r2 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23f0b8 │ │ │ │ @@ -295744,61 +295745,61 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, sl, r7 │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 1ebcb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23f03c │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, sl, r7 │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f03c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 183e5c │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #84] @ (23f0d8 ) │ │ │ │ mov r3, r9 │ │ │ │ vldr d7, [r4, #320] @ 0x140 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #60] @ (23f0dc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ bl 183dcc │ │ │ │ blx 183340 │ │ │ │ ... │ │ │ │ bvc.n 23f000 │ │ │ │ movs r5, r6 │ │ │ │ @ instruction: 0xf7380042 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #14 │ │ │ │ + asrs r6, r0, #14 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r2, #14 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023f0e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -295835,28 +295836,28 @@ │ │ │ │ mov r5, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1108 @ 0x454 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r5, #224 @ 0xe0 │ │ │ │ + subs r5, #168 @ 0xa8 │ │ │ │ movs r0, r6 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023f16c : │ │ │ │ ldrb.w r0, [r0, #36] @ 0x24 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -295876,18 +295877,18 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r6, [pc, #548] @ (23f3c0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r0, [pc, #536] @ (23f3c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23f2d8 │ │ │ │ ldr r2, [pc, #524] @ (23f3c8 ) │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ mov sl, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -295911,29 +295912,29 @@ │ │ │ │ ldr r0, [pc, #492] @ (23f3d8 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, lr │ │ │ │ strd r3, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ strd r7, ip, [sp, #12] │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 23f216 │ │ │ │ ldr.w r1, [r3, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 23f3a4 │ │ │ │ ldr r0, [pc, #460] @ (23f3dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r0, [pc, #456] @ (23f3e0 ) │ │ │ │ add.w fp, fp, #1 │ │ │ │ add.w sl, sl, #4 │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, fp │ │ │ │ bls.n 23f2d4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -296017,25 +296018,25 @@ │ │ │ │ asrs r1, r2, #31 │ │ │ │ smull r0, r2, r0, r2 │ │ │ │ ldr r0, [pc, #252] @ (23f3fc ) │ │ │ │ add r0, pc │ │ │ │ rsb r2, r1, r2, asr #1 │ │ │ │ movs r1, #9 │ │ │ │ adds r2, #1 │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cbz r3, 23f37a │ │ │ │ ldr.w r8, [pc, #236] @ 23f400 │ │ │ │ movs r7, #0 │ │ │ │ add r8, pc │ │ │ │ ldr r6, [r4, #32] │ │ │ │ lsls r5, r7, #11 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [r6, r5] │ │ │ │ add.w r9, r6, r5 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ eors r3, r2 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ @@ -296087,53 +296088,53 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183d9c │ │ │ │ nop │ │ │ │ bpl.n 23f4a0 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #13 │ │ │ │ + asrs r6, r4, #12 │ │ │ │ movs r5, r4 │ │ │ │ bpl.n 23f494 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r4, r2, #13 │ │ │ │ + asrs r4, r3, #12 │ │ │ │ movs r5, r4 │ │ │ │ cmp r1, #134 @ 0x86 │ │ │ │ movs r6, r6 │ │ │ │ - asrs r4, r6, #11 │ │ │ │ + asrs r4, r7, #10 │ │ │ │ movs r5, r4 │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add r0, sp, #208 @ 0xd0 │ │ │ │ movs r6, r4 │ │ │ │ - asrs r0, r0, #12 │ │ │ │ + asrs r0, r1, #11 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r4, #13 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r4, r5, #13 │ │ │ │ + asrs r4, r6, #12 │ │ │ │ movs r5, r4 │ │ │ │ - strh r4, [r3, #18] │ │ │ │ + strh r4, [r4, #16] │ │ │ │ movs r3, r5 │ │ │ │ - add r7, pc, #632 @ (adr r7, 23f660 ) │ │ │ │ + add r7, pc, #408 @ (adr r7, 23f580 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #584 @ (adr r7, 23f634 ) │ │ │ │ + add r7, pc, #360 @ (adr r7, 23f554 ) │ │ │ │ movs r6, r4 │ │ │ │ - add r7, pc, #544 @ (adr r7, 23f610 ) │ │ │ │ + add r7, pc, #320 @ (adr r7, 23f530 ) │ │ │ │ movs r6, r4 │ │ │ │ - asrs r6, r2, #8 │ │ │ │ + asrs r6, r3, #7 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r6, r0, #8 │ │ │ │ + asrs r6, r1, #7 │ │ │ │ movs r5, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #8 │ │ │ │ + asrs r2, r4, #7 │ │ │ │ movs r5, r4 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r7, #8 │ │ │ │ movs r5, r4 │ │ │ │ bcc.n 23f314 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r0, #5 │ │ │ │ + asrs r6, r1, #4 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023f40c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -296150,15 +296151,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #76] @ (23f484 ) │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #72] @ (23f488 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -296174,15 +296175,15 @@ │ │ │ │ str.w r2, [r3, #268] @ 0x10c │ │ │ │ b.n 23f434 │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 23f436 │ │ │ │ nop │ │ │ │ @ instruction: 0xf27c0042 │ │ │ │ @ instruction: 0xf2660042 │ │ │ │ - lsls r0, r2, #3 │ │ │ │ + lsls r0, r3, #2 │ │ │ │ movs r5, r4 │ │ │ │ movw r0, #24642 @ 0x6042 │ │ │ │ │ │ │ │ 0023f490 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -296200,15 +296201,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #68] @ (23f500 ) │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #64] @ (23f504 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -296221,15 +296222,15 @@ │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #464] @ 0x1d0 │ │ │ │ b.n 23f4b8 │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 23f4ba │ │ │ │ @ instruction: 0xf1f80042 │ │ │ │ @ instruction: 0xf1e20042 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ + movs r4, r2 │ │ │ │ movs r5, r4 │ │ │ │ rsb r0, r2, #66 @ 0x42 │ │ │ │ │ │ │ │ 0023f50c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -296247,15 +296248,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #76] @ (23f584 ) │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #72] @ (23f588 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -296271,15 +296272,15 @@ │ │ │ │ str.w r2, [r3, #460] @ 0x1cc │ │ │ │ b.n 23f534 │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 23f536 │ │ │ │ nop │ │ │ │ sbcs.w r0, ip, #66 @ 0x42 │ │ │ │ sbc.w r0, r6, #66 @ 0x42 │ │ │ │ - vaddl.u16 q8, d0, d20 │ │ │ │ + vaddl.u16 q0, d8, d20 │ │ │ │ adc.w r0, r6, #66 @ 0x42 │ │ │ │ │ │ │ │ 0023f590 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -296296,15 +296297,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #68] @ (23f600 ) │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #64] @ (23f604 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -296317,15 +296318,15 @@ │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #264] @ 0x108 │ │ │ │ b.n 23f5b8 │ │ │ │ mvn.w r4, #15 │ │ │ │ b.n 23f5ba │ │ │ │ @ instruction: 0xf0f80042 │ │ │ │ @ instruction: 0xf0e20042 │ │ │ │ - vhadd.u8 d16, d12, d20 │ │ │ │ + vhadd.u16 d0, d4, d20 │ │ │ │ @ instruction: 0xf0c20042 │ │ │ │ │ │ │ │ 0023f60c : │ │ │ │ ldr r3, [pc, #32] @ (23f630 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r3, #268] @ 0x10c │ │ │ │ cbz r2, 23f61e │ │ │ │ @@ -296404,15 +296405,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1172 @ 0x494 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #4464 @ 0x1170 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 259cec │ │ │ │ ldr r3, [pc, #32] @ (23f704 ) │ │ │ │ @@ -296420,34 +296421,34 @@ │ │ │ │ ldr r1, [pc, #32] @ (23f708 ) │ │ │ │ ldr r0, [pc, #32] @ (23f70c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1144 @ 0x478 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - subs r0, #96 @ 0x60 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r6, r6, #27 │ │ │ │ + lsrs r6, r7, #26 │ │ │ │ movs r5, r4 │ │ │ │ - cdp2 0, 4, cr0, cr12, cr4, {1} │ │ │ │ - subs r0, #46 @ 0x2e │ │ │ │ + cdp2 0, 1, cr0, cr4, cr4, {1} │ │ │ │ + adds r7, #246 @ 0xf6 │ │ │ │ movs r0, r6 │ │ │ │ - cdp2 0, 2, cr0, cr4, cr4, {1} │ │ │ │ - lsrs r2, r4, #26 │ │ │ │ + stc2l 0, cr0, [ip, #144]! @ 0x90 │ │ │ │ + lsrs r2, r5, #25 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023f710 : │ │ │ │ add.w r0, r0, #308 @ 0x134 │ │ │ │ b.w 259e48 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #92] @ (23f784 ) │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ ldr r4, [pc, #88] @ (23f788 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ add r4, pc │ │ │ │ b.n 23f74a │ │ │ │ mov r1, r7 │ │ │ │ @@ -296456,15 +296457,15 @@ │ │ │ │ cbz r0, 23f764 │ │ │ │ ldr.w r4, [r5, #12]! │ │ │ │ adds r6, #1 │ │ │ │ cbz r4, 23f770 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f738 │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f742 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23f742 │ │ │ │ @@ -296479,30 +296480,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldmia r1!, {r2, r3, r6} │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r0, r6, #28 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ movs r5, r4 │ │ │ │ ldmia r1!, {r2, r4} │ │ │ │ movs r4, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #304] @ 23f8d4 │ │ │ │ sub sp, #28 │ │ │ │ add r8, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 43f130 │ │ │ │ + bl 43f0f0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f968c │ │ │ │ + bl 2f964c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f890 │ │ │ │ ldr.w ip, [pc, #284] @ 23f8d8 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr.w sl, [pc, #280] @ 23f8dc │ │ │ │ ldr r7, [pc, #280] @ (23f8e0 ) │ │ │ │ add ip, pc │ │ │ │ @@ -296516,15 +296517,15 @@ │ │ │ │ str.w ip, [sp, #16] │ │ │ │ lsl.w r6, r6, r9 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, sl │ │ │ │ movs r3, #195 @ 0xc3 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ cmp.w r9, #10 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ mov fp, r0 │ │ │ │ beq.n 23f89a │ │ │ │ tst r2, r6 │ │ │ │ beq.n 23f876 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -296537,46 +296538,46 @@ │ │ │ │ beq.n 23f8c2 │ │ │ │ ldr r1, [pc, #208] @ (23f8e4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (23f8e8 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ mov r0, fp │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ (23f8ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr.w r1, [fp, #88] @ 0x58 │ │ │ │ cbz r1, 23f840 │ │ │ │ ldr r0, [pc, #180] @ (23f8f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ mov r0, fp │ │ │ │ bl 23f718 │ │ │ │ cbz r0, 23f858 │ │ │ │ mov r0, fp │ │ │ │ bl 23f718 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ (23f8f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr.w r1, [fp, #56] @ 0x38 │ │ │ │ cbz r1, 23f866 │ │ │ │ ldr r0, [pc, #152] @ (23f8f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldrb.w r3, [fp, #66] @ 0x42 │ │ │ │ cbz r3, 23f8b8 │ │ │ │ ldr r0, [pc, #140] @ (23f8fc ) │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23f7e2 │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ add.w r9, r9, #1 │ │ │ │ cmp.w r9, #11 │ │ │ │ add.w ip, ip, #4 │ │ │ │ @@ -296596,54 +296597,54 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 23f822 │ │ │ │ ldr r1, [pc, #76] @ (23f900 ) │ │ │ │ add r1, pc │ │ │ │ b.n 23f816 │ │ │ │ ldr r0, [pc, #72] @ (23f904 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ b.n 23f86c │ │ │ │ ldr r1, [pc, #68] @ (23f908 ) │ │ │ │ add r1, pc │ │ │ │ b.n 23f816 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 23f822 │ │ │ │ ldr r1, [pc, #60] @ (23f90c ) │ │ │ │ add r1, pc │ │ │ │ b.n 23f816 │ │ │ │ nop │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + lsrs r2, r4, #31 │ │ │ │ movs r5, r4 │ │ │ │ ldmia r0!, {r2, r4, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r6, r3, #26 │ │ │ │ + lsrs r6, r4, #25 │ │ │ │ movs r5, r4 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r3, #192 @ 0xc0 │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r0, [r5, #17] │ │ │ │ + ldrb r0, [r6, #16] │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r0, r5, #25 │ │ │ │ + lsrs r0, r6, #24 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r5, #25 │ │ │ │ + lsrs r0, r6, #24 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r4, #25 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r2, r3, #25 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r3, #25 │ │ │ │ + lsrs r4, r4, #24 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r4, [r1, #16] │ │ │ │ + ldrb r4, [r2, #15] │ │ │ │ movs r3, r5 │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r1, #24 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ movs r5, r4 │ │ │ │ - add r1, pc, #512 @ (adr r1, 23fb0c ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 23fa2c ) │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r6, [r5, #14] │ │ │ │ + ldrb r6, [r6, #13] │ │ │ │ movs r3, r5 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (23f978 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -296659,15 +296660,15 @@ │ │ │ │ ldr r5, [r4, #16] │ │ │ │ adds r6, #1 │ │ │ │ adds r4, #12 │ │ │ │ cbz r5, 23f964 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f92c │ │ │ │ - bl 2f0e0c │ │ │ │ + bl 2f0dcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23f936 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23f936 │ │ │ │ @@ -296682,74 +296683,74 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r2, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r5, #22 │ │ │ │ + lsrs r4, r6, #21 │ │ │ │ movs r5, r4 │ │ │ │ stmia r7!, {r5} │ │ │ │ movs r4, r6 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 23f9d4 │ │ │ │ ldr r1, [pc, #64] @ (23f9dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ cbz r4, 23f9c6 │ │ │ │ ldr r2, [pc, #52] @ (23f9e0 ) │ │ │ │ ldr r7, [pc, #56] @ (23f9e4 ) │ │ │ │ ldr r6, [pc, #56] @ (23f9e8 ) │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ ldr r4, [r4, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23f9b4 │ │ │ │ ldr r1, [pc, #36] @ (23f9ec ) │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 4423ac │ │ │ │ - bl 2f92bc │ │ │ │ + b.w 44236c │ │ │ │ + bl 2f927c │ │ │ │ mov r2, r0 │ │ │ │ b.n 23f99a │ │ │ │ - lsrs r6, r7, #20 │ │ │ │ + lsrs r6, r0, #20 │ │ │ │ movs r5, r4 │ │ │ │ - b.n 23f470 │ │ │ │ + b.n 23f400 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r4, r0, #21 │ │ │ │ + lsrs r4, r1, #20 │ │ │ │ movs r5, r4 │ │ │ │ - ldrh r6, [r3, #22] │ │ │ │ + ldrh r6, [r4, #20] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r5, #10] │ │ │ │ + ldrb r6, [r6, #9] │ │ │ │ movs r3, r5 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #64] @ (23fa44 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 23fa12 │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ cbnz r2, 23fa26 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -296758,25 +296759,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (23fa48 ) │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2faaf8 │ │ │ │ + bl 2faab8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23fa12 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ blx 1820c0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 23fa12 │ │ │ │ - lsrs r2, r7, #22 │ │ │ │ + lsrs r2, r0, #22 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r1, #19 │ │ │ │ + lsrs r6, r2, #18 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -296787,51 +296788,51 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #2 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [pc, #660] @ (23fd1c ) │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 23fafe │ │ │ │ ldr r3, [pc, #644] @ (23fd20 ) │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #640] @ (23fd24 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r9, [r3, #8] │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr.w r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 23fd0e │ │ │ │ ldr r3, [pc, #616] @ (23fd28 ) │ │ │ │ ldr r1, [pc, #616] @ (23fd2c ) │ │ │ │ strd r0, r2, [sp] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 23fb14 │ │ │ │ ldr.w r5, [r9, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r4, r3, #4 │ │ │ │ cbz r5, 23faf4 │ │ │ │ mov r1, r5 │ │ │ │ @@ -296866,15 +296867,15 @@ │ │ │ │ ldr r5, [pc, #524] @ (23fd34 ) │ │ │ │ ldr r7, [pc, #524] @ (23fd38 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ b.n 23fb3e │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 23fb90 │ │ │ │ ldr.w lr, [r4, #8] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ @@ -296882,15 +296883,15 @@ │ │ │ │ beq.n 23fb68 │ │ │ │ ldr.w ip, [r4] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ it eq │ │ │ │ moveq ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [pc, #464] @ (23fd3c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #464] @ (23fd40 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w ip, [r4, #12] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -296911,15 +296912,15 @@ │ │ │ │ add r7, pc │ │ │ │ str.w r9, [sp, #24] │ │ │ │ add r8, pc │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 2f71b0 │ │ │ │ + bl 2f7170 │ │ │ │ ldrb r2, [r4, #8] │ │ │ │ ldrb r3, [r4, #9] │ │ │ │ mov r5, r0 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov ip, r8 │ │ │ │ ite ne │ │ │ │ @@ -296934,24 +296935,24 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #384] @ (23fd5c ) │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd ip, r6, [sp, #4] │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 23fbb0 │ │ │ │ ldr.w r9, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #352] @ (23fd60 ) │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #348] @ (23fd64 ) │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #24] │ │ │ │ add.w r5, r3, #40 @ 0x28 │ │ │ │ str.w fp, [sp, #60] @ 0x3c │ │ │ │ @@ -296959,28 +296960,28 @@ │ │ │ │ ldr r1, [pc, #328] @ (23fd68 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldrh.w r7, [r0, #64] @ 0x40 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 23fcc0 │ │ │ │ ldr r3, [pc, #308] @ (23fd6c ) │ │ │ │ movs r6, #0 │ │ │ │ mov fp, r0 │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 23fc82 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fa99c │ │ │ │ + bl 2fa95c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 181788 │ │ │ │ ldr r1, [pc, #280] @ (23fd70 ) │ │ │ │ add r1, pc │ │ │ │ cbz r5, 23fc7c │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ @@ -296988,15 +296989,15 @@ │ │ │ │ cbz r3, 23fc66 │ │ │ │ mov r1, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ adds r6, #1 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 23fcbc │ │ │ │ mov.w r8, #48 @ 0x30 │ │ │ │ ldr.w r4, [fp, #60] @ 0x3c │ │ │ │ @@ -297004,152 +297005,152 @@ │ │ │ │ mul.w r8, r8, r6 │ │ │ │ ldr.w r1, [r4, r8] │ │ │ │ blx 1814fc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb340 │ │ │ │ + bl 2fb300 │ │ │ │ movs r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23fc46 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, r8] │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2fb2b8 │ │ │ │ + bl 2fb278 │ │ │ │ mov r5, r0 │ │ │ │ b.n 23fc50 │ │ │ │ ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9434 │ │ │ │ + bl 2f93f4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #168] @ (23fd74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f92e0 │ │ │ │ + bl 2f92a0 │ │ │ │ cmp r8, r0 │ │ │ │ bne.n 23fc1c │ │ │ │ ldr.w r0, [r9, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #144] @ (23fd78 ) │ │ │ │ ldr r2, [pc, #148] @ (23fd7c ) │ │ │ │ ldr r1, [pc, #148] @ (23fd80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 23fad8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ b.n 23fad8 │ │ │ │ ldr r2, [pc, #116] @ (23fd84 ) │ │ │ │ add r2, pc │ │ │ │ b.n 23fabe │ │ │ │ - ldr r7, [sp, #872] @ 0x368 │ │ │ │ + ldr r7, [sp, #648] @ 0x288 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r6, #18 │ │ │ │ + lsrs r4, r7, #17 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r4, #18 │ │ │ │ + lsrs r0, r5, #17 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r0, #20 │ │ │ │ + lsrs r4, r1, #19 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r5, #17 │ │ │ │ + lsrs r6, r6, #16 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r6, [sp, #904] @ 0x388 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r4, r5, #15 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ + ldr r6, [sp, #888] @ 0x378 │ │ │ │ movs r6, r4 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r6, [sp, #608] @ 0x260 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r5, #15 │ │ │ │ + lsrs r6, r6, #14 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r6, [sp, #512] @ 0x200 │ │ │ │ movs r6, r4 │ │ │ │ - orrs r4, r6 │ │ │ │ + cmn r4, r7 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [sp, #632] @ 0x278 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ movs r6, r4 │ │ │ │ - add r7, sp, #320 @ 0x140 │ │ │ │ + add r7, sp, #96 @ 0x60 │ │ │ │ movs r3, r5 │ │ │ │ - lsrs r6, r7, #12 │ │ │ │ + lsrs r6, r0, #12 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r6, [sp, #192] @ 0xc0 │ │ │ │ movs r6, r4 │ │ │ │ - lsrs r6, r3, #14 │ │ │ │ + lsrs r6, r4, #13 │ │ │ │ movs r5, r4 │ │ │ │ - cbz r4, 23fd9e │ │ │ │ + cbz r4, 23fd90 │ │ │ │ movs r2, r4 │ │ │ │ - adds r7, #190 @ 0xbe │ │ │ │ + adds r7, #134 @ 0x86 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r2, r3, #14 │ │ │ │ + lsrs r2, r4, #13 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r3, #13 │ │ │ │ + lsrs r4, r4, #12 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r0, #11 │ │ │ │ + lsrs r0, r1, #10 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r6, r6, #11 │ │ │ │ + lsrs r6, r7, #10 │ │ │ │ movs r5, r4 │ │ │ │ - adds r6, #222 @ 0xde │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ movs r0, r6 │ │ │ │ - cbz r6, 23fd80 │ │ │ │ + sub sp, #312 @ 0x138 │ │ │ │ movs r2, r4 │ │ │ │ - subs r6, #162 @ 0xa2 │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ movs r1, r5 │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (23fe40 ) │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 23fdd0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fc3e8 │ │ │ │ + bl 2fc3a8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 23fde6 │ │ │ │ ldr r1, [pc, #144] @ (23fe44 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 23fe20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #116] @ (23fe48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55ac │ │ │ │ + bl 2f556c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ - bl 2fc3e8 │ │ │ │ + bl 2fc3a8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 23fdb0 │ │ │ │ ldr r2, [pc, #100] @ (23fe4c ) │ │ │ │ cmp r7, r0 │ │ │ │ ite eq │ │ │ │ moveq r1, #3 │ │ │ │ @@ -297160,15 +297161,15 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #88] @ (23fe54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movw r2, #891 @ 0x37b │ │ │ │ - bl 442634 │ │ │ │ + bl 4425f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -297180,32 +297181,32 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #900 @ 0x384 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 23fdbc │ │ │ │ nop │ │ │ │ @ instruction: 0xeada0042 │ │ │ │ - lsrs r6, r1, #8 │ │ │ │ + lsrs r6, r2, #7 │ │ │ │ movs r5, r4 │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + add r7, sp, #936 @ 0x3a8 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf3e00025 │ │ │ │ - adds r5, #204 @ 0xcc │ │ │ │ + @ instruction: 0xf3a80025 │ │ │ │ + adds r5, #148 @ 0x94 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r6, #32 │ │ │ │ movs r5, r4 │ │ │ │ - adds r5, #160 @ 0xa0 │ │ │ │ + adds r5, #104 @ 0x68 │ │ │ │ movs r0, r6 │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + lsrs r2, r2, #5 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r7, #32 │ │ │ │ + lsrs r4, r0, #32 │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ orrs.w r3, r1, r2 │ │ │ │ @@ -297237,20 +297238,20 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ bl 23fe64 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 23ff02 │ │ │ │ ldrb.w r3, [r0, #37] @ 0x25 │ │ │ │ cbnz r3, 23fefc │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 23fef6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -297275,33 +297276,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23fe90 │ │ │ │ ldrb.w r3, [r6, #37] @ 0x25 │ │ │ │ cbz r3, 23ff3e │ │ │ │ mov r5, r6 │ │ │ │ b.n 23fe92 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #72] @ (23ff90 ) │ │ │ │ ldr r2, [pc, #76] @ (23ff94 ) │ │ │ │ ldr r1, [pc, #76] @ (23ff98 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 23fee0 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ bgt.n 23fee0 │ │ │ │ mov r5, r6 │ │ │ │ @@ -297312,31 +297313,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (23ffa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #34 @ 0x22 │ │ │ │ + adds r4, #234 @ 0xea │ │ │ │ movs r0, r6 │ │ │ │ - add r7, sp, #304 @ 0x130 │ │ │ │ + add r7, sp, #80 @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, #232 @ 0xe8 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, #126 @ 0x7e │ │ │ │ + adds r4, #70 @ 0x46 │ │ │ │ movs r0, r6 │ │ │ │ - add r6, sp, #664 @ 0x298 │ │ │ │ + add r6, sp, #440 @ 0x1b8 │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, #66 @ 0x42 │ │ │ │ + subs r4, #10 │ │ │ │ movs r1, r5 │ │ │ │ - adds r4, #82 @ 0x52 │ │ │ │ + adds r4, #26 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r4, r6, #27 │ │ │ │ + lsls r4, r7, #26 │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r1, #1 │ │ │ │ + lsrs r4, r2, #32 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 0023ffa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -297352,15 +297353,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #312] @ (240108 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2400ce │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 24001e │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -297387,41 +297388,41 @@ │ │ │ │ ldr r1, [pc, #240] @ (240110 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 23ffee │ │ │ │ mov r0, r5 │ │ │ │ - bl 445028 │ │ │ │ + bl 444fe8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2400ce │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92e0 │ │ │ │ + bl 2f92a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2400ea │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3b951c │ │ │ │ + bl 3b94dc │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2400d2 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2400d8 │ │ │ │ ldr r0, [pc, #188] @ (240114 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ blx 182e18 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ ldrd r0, r1, [r0] │ │ │ │ - bl 2fd384 │ │ │ │ + bl 2fd344 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181f4c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 240068 │ │ │ │ ldr r3, [pc, #144] @ (240118 ) │ │ │ │ @@ -297435,69 +297436,69 @@ │ │ │ │ ldr r6, [pc, #132] @ (24011c ) │ │ │ │ movs r4, #0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 24009c │ │ │ │ ldr r3, [pc, #108] @ (240120 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ blx 1838d8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 18220c │ │ │ │ mov r0, r8 │ │ │ │ - bl 407e64 │ │ │ │ + bl 407e24 │ │ │ │ b.n 23fff4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 23fff6 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 23fff4 │ │ │ │ ldr r0, [pc, #72] @ (240124 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4434a4 │ │ │ │ + bl 443464 │ │ │ │ blx 182e18 │ │ │ │ mov r5, r0 │ │ │ │ b.n 240084 │ │ │ │ mov r0, r4 │ │ │ │ bl 23f910 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ movne r4, r0 │ │ │ │ b.n 240040 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ stmia r7!, {r2, r6} │ │ │ │ movs r5, r6 │ │ │ │ - bcs.n 2400a8 │ │ │ │ + bcs.n 240038 │ │ │ │ movs r7, r4 │ │ │ │ stmia r7!, {r1, r2, r4, r5} │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r3} │ │ │ │ movs r5, r6 │ │ │ │ - b.n 2405b8 │ │ │ │ + b.n 240548 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r0, #30 │ │ │ │ + lsls r4, r1, #29 │ │ │ │ movs r5, r4 │ │ │ │ subs r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ movs r4, r4 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #28 │ │ │ │ + lsls r4, r3, #27 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00240128 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -297515,15 +297516,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2401a4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fb48c │ │ │ │ + bl 2fb44c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2401bc │ │ │ │ str r6, [r5, #20] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -297541,41 +297542,41 @@ │ │ │ │ str r3, [r4, #4] │ │ │ │ blx 1814fc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cbz r0, 2401b0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ b.n 240164 │ │ │ │ ldr r0, [pc, #92] @ (240204 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55ac │ │ │ │ + bl 2f556c │ │ │ │ str r0, [r4, #0] │ │ │ │ b.n 240154 │ │ │ │ ldr r0, [pc, #84] @ (240208 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55ac │ │ │ │ + bl 2f556c │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 240192 │ │ │ │ ldr r3, [pc, #76] @ (24020c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #76] @ (240210 ) │ │ │ │ ldr r1, [pc, #80] @ (240214 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #609 @ 0x261 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ b.n 240166 │ │ │ │ ldr r3, [pc, #52] @ (240218 ) │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ ldr r1, [pc, #52] @ (24021c ) │ │ │ │ ldr r0, [pc, #52] @ (240220 ) │ │ │ │ @@ -297585,31 +297586,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 240050 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 23fff4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r1, #27 │ │ │ │ + lsls r0, r2, #26 │ │ │ │ movs r5, r4 │ │ │ │ - add r4, sp, #312 @ 0x138 │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - add r4, sp, #312 @ 0x138 │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - adds r2, #4 │ │ │ │ + adds r1, #204 @ 0xcc │ │ │ │ movs r0, r6 │ │ │ │ - lsls r6, r4, #25 │ │ │ │ + lsls r6, r5, #24 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r0, r4, #18 │ │ │ │ + lsls r0, r5, #17 │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #222 @ 0xde │ │ │ │ + adds r1, #166 @ 0xa6 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r0, r0, #18 │ │ │ │ + lsls r0, r1, #17 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r0, r4, #24 │ │ │ │ + lsls r0, r5, #23 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00240224 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -297635,35 +297636,35 @@ │ │ │ │ ldr r1, [pc, #168] @ (24030c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r5, #88] @ 0x58 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #128] @ (240310 ) │ │ │ │ ldr r2, [pc, #128] @ (240314 ) │ │ │ │ ldr r1, [pc, #132] @ (240318 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 240276 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ ble.n 240256 │ │ │ │ mov r0, r4 │ │ │ │ @@ -297672,61 +297673,61 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [r5, #88] @ 0x58 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ ldr r3, [pc, #76] @ (24031c ) │ │ │ │ ldr r2, [pc, #76] @ (240320 ) │ │ │ │ ldr r1, [pc, #80] @ (240324 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #631 @ 0x277 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 240274 │ │ │ │ ldr r3, [pc, #56] @ (240328 ) │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ ldr r1, [pc, #52] @ (24032c ) │ │ │ │ ldr r0, [pc, #56] @ (240330 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r5, #24 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r4, r0, #16 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ movs r5, r4 │ │ │ │ - adds r1, #52 @ 0x34 │ │ │ │ + adds r0, #252 @ 0xfc │ │ │ │ movs r0, r6 │ │ │ │ - add r3, sp, #368 @ 0x170 │ │ │ │ + add r3, sp, #144 @ 0x90 │ │ │ │ movs r2, r4 │ │ │ │ - subs r0, #248 @ 0xf8 │ │ │ │ + subs r0, #192 @ 0xc0 │ │ │ │ movs r1, r5 │ │ │ │ - adds r0, #244 @ 0xf4 │ │ │ │ + adds r0, #188 @ 0xbc │ │ │ │ movs r0, r6 │ │ │ │ - lsls r6, r2, #22 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r4, r1, #14 │ │ │ │ + lsls r4, r2, #13 │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, #208 @ 0xd0 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r6, #13 │ │ │ │ + lsls r2, r7, #12 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r6, r2, #21 │ │ │ │ + lsls r6, r3, #20 │ │ │ │ movs r5, r4 │ │ │ │ │ │ │ │ 00240334 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ @@ -297751,69 +297752,69 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ cmp r7, #0 │ │ │ │ it ne │ │ │ │ cmpne r7, r3 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #68 @ 0x44 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2408ee │ │ │ │ - bl 2f9394 │ │ │ │ + bl 2f9354 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 240872 │ │ │ │ ldr.w r1, [pc, #1880] @ 240af8 │ │ │ │ add r1, pc │ │ │ │ - bl 2f8e78 │ │ │ │ + bl 2f8e38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24091a │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92cc │ │ │ │ + bl 2f928c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2408a0 │ │ │ │ ldr.w r5, [pc, #1856] @ 240afc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w r2, [pc, #1856] @ 240b00 │ │ │ │ ldr.w r1, [pc, #1856] @ 240b04 │ │ │ │ add r5, pc │ │ │ │ add.w r0, r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldrb.w r3, [r0, #66] @ 0x42 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2408c8 │ │ │ │ ldr.w r1, [pc, #1824] @ 240b08 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f8e78 │ │ │ │ + bl 2f8e38 │ │ │ │ cbz r0, 24041e │ │ │ │ - bl 2f5558 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f5518 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w r2, [pc, #1808] @ 240b0c │ │ │ │ ldr.w r1, [pc, #1808] @ 240b10 │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r1, sl │ │ │ │ bl 1eb6a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24098e │ │ │ │ ldr.w r1, [pc, #1780] @ 240b14 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2405f8 │ │ │ │ add.w fp, sp, #76 @ 0x4c │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, fp │ │ │ │ @@ -297896,15 +297897,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ b.n 240516 │ │ │ │ ldr r6, [r6, #16] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2406e6 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ mov r1, fp │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24050e │ │ │ │ ldr r6, [sp, #24] │ │ │ │ add r6, r8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -297952,21 +297953,21 @@ │ │ │ │ ldr.w r1, [pc, #1424] @ 240b30 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r1, pc │ │ │ │ strd r2, fp, [sp] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 23f984 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr.w r2, [pc, #1384] @ 240b34 │ │ │ │ ldr.w r3, [pc, #1304] @ 240ae8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3 │ │ │ │ @@ -297988,64 +297989,64 @@ │ │ │ │ bl 240224 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2405be │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f4f08 │ │ │ │ + bl 2f4ec8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 240938 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2405be │ │ │ │ bl 2573f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2409b4 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f4dcc │ │ │ │ + bl 2f4d8c │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #5 │ │ │ │ - bl 2f5b1c │ │ │ │ + bl 2f5adc │ │ │ │ cbz r0, 24064c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ee728 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2406d8 │ │ │ │ ldr.w r8, [pc, #1256] @ 240b38 │ │ │ │ mov r0, r9 │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ blx 18366c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 240128 │ │ │ │ cbz r0, 2406d8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 4330dc │ │ │ │ + bl 43309c │ │ │ │ ldr.w r1, [pc, #1224] @ 240b3c │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 433150 │ │ │ │ + bl 433110 │ │ │ │ ldr.w r1, [pc, #1216] @ 240b40 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 433150 │ │ │ │ + bl 433110 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 433150 │ │ │ │ + bl 433110 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fcf8c │ │ │ │ + bl 2fcf4c │ │ │ │ cbz r6, 2406c4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 240ac8 │ │ │ │ adds r3, r6, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ @@ -298057,41 +298058,41 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2409d0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2406d8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f501c │ │ │ │ + bl 2f4fdc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2405c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ b.n 2405be │ │ │ │ ldr r6, [r5, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2407fc │ │ │ │ ldr.w sl, [pc, #1108] @ 240b44 │ │ │ │ ldr.w r9, [pc, #1108] @ 240b48 │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ mov r8, r5 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r7, r0 │ │ │ │ bl 23f718 │ │ │ │ cbz r0, 240730 │ │ │ │ mov r0, r7 │ │ │ │ bl 23f718 │ │ │ │ mov r1, fp │ │ │ │ blx 182df4 │ │ │ │ @@ -298111,48 +298112,48 @@ │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r2, #544 @ 0x220 │ │ │ │ mov r0, r7 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - bl 442634 │ │ │ │ + bl 4425f4 │ │ │ │ ldr r1, [pc, #1008] @ (240b58 ) │ │ │ │ ldr r2, [r5, #24] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ ldr r4, [r5, #44] @ 0x2c │ │ │ │ ldr r5, [pc, #1000] @ (240b5c ) │ │ │ │ add r5, pc │ │ │ │ cbz r4, 2407a6 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [pc, #988] @ (240b60 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 24079c │ │ │ │ ldr r1, [pc, #976] @ (240b64 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ ldr r4, [r4, #16] │ │ │ │ ldr r5, [pc, #968] @ (240b68 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 240778 │ │ │ │ ldr r1, [pc, #964] @ (240b6c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ b.n 2405be │ │ │ │ mov r6, r7 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldrd sl, r9, [sp, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r5, #37] @ 0x25 │ │ │ │ cbz r3, 240812 │ │ │ │ ldr r3, [pc, #940] @ (240b70 ) │ │ │ │ @@ -298161,15 +298162,15 @@ │ │ │ │ ldr r1, [pc, #944] @ (240b78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2405be │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r6, r7 │ │ │ │ ldrd sl, r9, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ bne.w 2409d8 │ │ │ │ @@ -298179,67 +298180,67 @@ │ │ │ │ ldrd r8, r7, [sp, #36] @ 0x24 │ │ │ │ b.n 240528 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ b.n 24073a │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f4f08 │ │ │ │ + bl 2f4ec8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24061e │ │ │ │ b.n 2405be │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #864] @ (240b7c ) │ │ │ │ ldr r2, [pc, #868] @ (240b80 ) │ │ │ │ ldr r1, [pc, #868] @ (240b84 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ cbz r3, 24083a │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ ble.n 2407c0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #88] @ 0x58 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24060e │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r3, [pc, #820] @ (240b88 ) │ │ │ │ ldr r2, [pc, #824] @ (240b8c ) │ │ │ │ ldr r1, [pc, #824] @ (240b90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movw r2, #674 @ 0x2a2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2405be │ │ │ │ mov r0, sl │ │ │ │ bl 23f910 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24090c │ │ │ │ - bl 2f9394 │ │ │ │ + bl 2f9354 │ │ │ │ ldr r1, [pc, #784] @ (240b94 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2f8e78 │ │ │ │ + bl 2f8e38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 240a42 │ │ │ │ mov sl, r5 │ │ │ │ b.n 2403ac │ │ │ │ bl 1f17c4 │ │ │ │ mov r8, r4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -298255,75 +298256,75 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #752] @ (240ba8 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2405be │ │ │ │ ldr r4, [pc, #736] @ (240bac ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ ldr r1, [pc, #736] @ (240bb0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #732] @ (240bb4 ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ ldr r1, [pc, #728] @ (240bb8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2405be │ │ │ │ ldr r3, [pc, #716] @ (240bbc ) │ │ │ │ mov.w r2, #656 @ 0x290 │ │ │ │ ldr r5, [pc, #712] @ (240bc0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #712] @ (240bc4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2405be │ │ │ │ ldr r1, [pc, #696] @ (240bc8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f8e78 │ │ │ │ + bl 2f8e38 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2403ac │ │ │ │ mov r5, sl │ │ │ │ ldr r3, [pc, #684] @ (240bcc ) │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ ldr r4, [pc, #684] @ (240bd0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #684] @ (240bd4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2405be │ │ │ │ ldr r4, [r5, #28] │ │ │ │ cbz r4, 24096e │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #660] @ (240bd8 ) │ │ │ │ ldr r2, [pc, #660] @ (240bdc ) │ │ │ │ ldr r1, [pc, #664] @ (240be0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2405be │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -298335,85 +298336,85 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movw r2, #687 @ 0x2af │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2405be │ │ │ │ ldr r1, [pc, #608] @ (240bf0 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ ldr r2, [pc, #604] @ (240bf4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #604] @ (240bf8 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #600] @ (240bfc ) │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #276 @ 0x114 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2405be │ │ │ │ ldr r3, [pc, #584] @ (240c00 ) │ │ │ │ mov.w r2, #696 @ 0x2b8 │ │ │ │ ldr r4, [pc, #584] @ (240c04 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #584] @ (240c08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2405be │ │ │ │ mov r0, r6 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.n 2406c4 │ │ │ │ cbz r3, 240a02 │ │ │ │ ldr r3, [pc, #560] @ (240c0c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #560] @ (240c10 ) │ │ │ │ ldr r1, [pc, #560] @ (240c14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ strd r2, fp, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #562 @ 0x232 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 23f984 │ │ │ │ b.n 2405be │ │ │ │ ldr r3, [pc, #532] @ (240c18 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #532] @ (240c1c ) │ │ │ │ ldr r1, [pc, #532] @ (240c20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ strd r2, fp, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #566 @ 0x236 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2405be │ │ │ │ ldr r3, [pc, #512] @ (240c24 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #512] @ (240c28 ) │ │ │ │ ldr r1, [pc, #512] @ (240c2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ strd r2, fp, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #521 @ 0x209 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2405be │ │ │ │ cmp sl, r5 │ │ │ │ beq.w 24091c │ │ │ │ ldr r3, [pc, #484] @ (240c30 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #484] @ (240c34 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ @@ -298421,15 +298422,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2405be │ │ │ │ ldr r3, [pc, #464] @ (240c3c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #464] @ (240c40 ) │ │ │ │ movw r2, #538 @ 0x21a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -298479,191 +298480,191 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r5} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - lsls r0, r4, #16 │ │ │ │ + lsls r0, r5, #15 │ │ │ │ movs r5, r4 │ │ │ │ - adds r0, #2 │ │ │ │ + cmp r7, #202 @ 0xca │ │ │ │ movs r0, r6 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r1, sp, #960 @ 0x3c0 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r0, r6, #15 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ movs r5, r4 │ │ │ │ - strh r2, [r2, r4] │ │ │ │ + strh r2, [r3, r3] │ │ │ │ movs r3, r4 │ │ │ │ - add r1, sp, #760 @ 0x2f8 │ │ │ │ + add r1, sp, #536 @ 0x218 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, sp, #328 @ 0x148 │ │ │ │ + add r7, sp, #104 @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ - adds r7, #112 @ 0x70 │ │ │ │ + adds r7, #56 @ 0x38 │ │ │ │ movs r1, r5 │ │ │ │ - lsls r6, r3, #20 │ │ │ │ + lsls r6, r4, #19 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ + cmp r7, #2 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r3, #18 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r2, #15 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ + cmp r5, #246 @ 0xf6 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r5, #15 │ │ │ │ + lsls r2, r6, #14 │ │ │ │ movs r5, r4 │ │ │ │ - lsls r4, r0, #3 │ │ │ │ + lsls r4, r1, #2 │ │ │ │ movs r5, r4 │ │ │ │ stmia r1!, {r2, r4, r5} │ │ │ │ movs r5, r6 │ │ │ │ - push {r1, r5, r6, r7, lr} │ │ │ │ + push {r1, r3, r5, r7, lr} │ │ │ │ movs r7, r4 │ │ │ │ - ldmia r4!, {r1, r2, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - adds r5, #18 │ │ │ │ + adds r4, #218 @ 0xda │ │ │ │ movs r1, r5 │ │ │ │ - add r6, pc, #984 @ (adr r6, 240f20 ) │ │ │ │ + add r6, pc, #760 @ (adr r6, 240e40 ) │ │ │ │ movs r2, r4 │ │ │ │ - lsls r0, r0, #3 │ │ │ │ + lsls r0, r1, #2 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r4, #128 @ 0x80 │ │ │ │ + cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r6 │ │ │ │ - eor.w r0, sl, r5, asr #32 │ │ │ │ - vhadd.u16 d0, d12, d20 │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + orrs.w r0, r2, r5, asr #32 │ │ │ │ + cdp2 0, 14, cr0, cr4, cr4, {1} │ │ │ │ + lsls r6, r3, #8 │ │ │ │ movs r5, r4 │ │ │ │ - bvc.n 240a60 │ │ │ │ + bvc.n 240bf0 │ │ │ │ movs r2, r4 │ │ │ │ - vhadd.u32 d16, d14, d20 │ │ │ │ - lsls r6, r7, #8 │ │ │ │ + vhadd.u d0, d6, d20 │ │ │ │ + lsls r6, r0, #8 │ │ │ │ movs r5, r4 │ │ │ │ - ldrb r0, [r6, #19] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r2, #76] @ 0x4c │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ movs r3, r5 │ │ │ │ - cmp r4, #0 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r2, r3, #9 │ │ │ │ + lsls r2, r4, #8 │ │ │ │ movs r5, r4 │ │ │ │ - cdp2 0, 9, cr0, cr8, cr4, {1} │ │ │ │ - cmp r3, #170 @ 0xaa │ │ │ │ + cdp2 0, 6, cr0, cr0, cr4, {1} │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ movs r0, r6 │ │ │ │ - add r5, pc, #840 @ (adr r5, 240ecc ) │ │ │ │ + add r5, pc, #616 @ (adr r5, 240dec ) │ │ │ │ movs r2, r4 │ │ │ │ - adds r3, #110 @ 0x6e │ │ │ │ + adds r3, #54 @ 0x36 │ │ │ │ movs r1, r5 │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ movs r0, r6 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r0, r5, #6 │ │ │ │ movs r5, r4 │ │ │ │ - cdp2 0, 0, cr0, cr10, cr4, {1} │ │ │ │ - vhadd.u d0, d10, d20 │ │ │ │ - lsls r0, r5, #1 │ │ │ │ + ldc2l 0, cr0, [r2, #144] @ 0x90 │ │ │ │ + vhadd.u8 d0, d2, d20 │ │ │ │ + movs r0, r6 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - cmp r3, #22 │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ movs r0, r6 │ │ │ │ - asrs r6, r3, #7 │ │ │ │ + asrs r6, r4, #6 │ │ │ │ movs r3, r4 │ │ │ │ - stc2 0, cr0, [lr, #144]! @ 0x90 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ + ldc2l 0, cr0, [r6, #-144]! @ 0xffffff70 │ │ │ │ + movs r2, r4 │ │ │ │ movs r5, r4 │ │ │ │ - ldmia r1, {r1, r2, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r7} │ │ │ │ movs r7, r4 │ │ │ │ - asrs r6, r6, #6 │ │ │ │ + asrs r6, r7, #5 │ │ │ │ movs r3, r4 │ │ │ │ - stc2 0, cr0, [r6, #144] @ 0x90 │ │ │ │ - cmp r2, #206 @ 0xce │ │ │ │ + stc2l 0, cr0, [lr, #-144] @ 0xffffff70 │ │ │ │ + cmp r2, #150 @ 0x96 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xeb380022 │ │ │ │ - stc2l 0, cr0, [ip, #-144]! @ 0xffffff70 │ │ │ │ - cdp2 0, 11, cr0, cr2, cr4, {1} │ │ │ │ - cmp r2, #162 @ 0xa2 │ │ │ │ + add.w r0, r0, r2, asr #32 │ │ │ │ + ldc2 0, cr0, [r4, #-144]! @ 0xffffff70 │ │ │ │ + cdp2 0, 7, cr0, cr10, cr4, {1} │ │ │ │ + cmp r2, #106 @ 0x6a │ │ │ │ movs r0, r6 │ │ │ │ - vaddl.u8 q8, d0, d20 │ │ │ │ - stc2l 0, cr0, [r0, #-144] @ 0xffffff70 │ │ │ │ - cmp r2, #128 @ 0x80 │ │ │ │ + vaddl.u8 q0, d8, d20 │ │ │ │ + stc2 0, cr0, [r8, #-144] @ 0xffffff70 │ │ │ │ + cmp r2, #72 @ 0x48 │ │ │ │ movs r0, r6 │ │ │ │ - str r2, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r0, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + str r6, [r2, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r2, #82 @ 0x52 │ │ │ │ + cmp r2, #26 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r0, [sp, #648] @ 0x288 │ │ │ │ + ldr r0, [sp, #424] @ 0x1a8 │ │ │ │ movs r3, r4 │ │ │ │ - ldc2l 0, cr0, [r0], #144 @ 0x90 │ │ │ │ - vaddl.u32 q0, d12, d20 │ │ │ │ - ldmia r1!, {} │ │ │ │ + ldc2 0, cr0, [r8], #144 @ 0x90 │ │ │ │ + vhadd.u d16, d4, d20 │ │ │ │ + ldmia r0!, {r3, r6, r7} │ │ │ │ movs r7, r4 │ │ │ │ - asrs r0, r6, #3 │ │ │ │ + asrs r0, r7, #2 │ │ │ │ movs r3, r4 │ │ │ │ - stc2l 0, cr0, [r0], {36} @ 0x24 │ │ │ │ - cmp r2, #8 │ │ │ │ + stc2 0, cr0, [r8], {36} @ 0x24 │ │ │ │ + cmp r1, #208 @ 0xd0 │ │ │ │ movs r0, r6 │ │ │ │ - lsls r6, r2, #2 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ movs r5, r4 │ │ │ │ - stc2 0, cr0, [r6], #144 @ 0x90 │ │ │ │ - cmp r1, #230 @ 0xe6 │ │ │ │ + stc2l 0, cr0, [lr], #-144 @ 0xffffff70 │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ movs r0, r6 │ │ │ │ - vrev64.32 d16, d20 │ │ │ │ - ldc2l 0, cr0, [lr], #-144 @ 0xffffff70 │ │ │ │ - cmp r1, #190 @ 0xbe │ │ │ │ + vaddl.u8 q8, d0, d20 │ │ │ │ + mcrr2 0, 2, r0, r6, cr4 │ │ │ │ + cmp r1, #134 @ 0x86 │ │ │ │ movs r0, r6 │ │ │ │ - vrev64.32 d16, d20 │ │ │ │ - mrrc2 0, 2, r0, r6, cr4 │ │ │ │ - cmp r1, #158 @ 0x9e │ │ │ │ + vaddl.u8 q8, d0, d20 │ │ │ │ + ldc2 0, cr0, [lr], {36} @ 0x24 │ │ │ │ + cmp r1, #102 @ 0x66 │ │ │ │ movs r0, r6 │ │ │ │ - vhadd.u32 d16, d0, d20 │ │ │ │ - ldc2 0, cr0, [r6], #-144 @ 0xffffff70 │ │ │ │ - cmp r1, #118 @ 0x76 │ │ │ │ + vhadd.u32 d0, d8, d20 │ │ │ │ + @ instruction: 0xfbfe0024 │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ movs r0, r6 │ │ │ │ - cdp2 0, 6, cr0, cr0, cr4, {1} │ │ │ │ - ldc2 0, cr0, [r4], {36} @ 0x24 │ │ │ │ - cmp r1, #86 @ 0x56 │ │ │ │ + cdp2 0, 2, cr0, cr8, cr4, {1} │ │ │ │ + @ instruction: 0xfbdc0024 │ │ │ │ + cmp r1, #30 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xfbf60024 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ + @ instruction: 0xfbbe0024 │ │ │ │ + cmp r1, #2 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xfbda0024 │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + @ instruction: 0xfba20024 │ │ │ │ + cmp r0, #234 @ 0xea │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xfbc40024 │ │ │ │ - cdp2 0, 13, cr0, cr4, cr4, {1} │ │ │ │ - cmp r1, #12 │ │ │ │ + @ instruction: 0xfb8c0024 │ │ │ │ + cdp2 0, 9, cr0, cr12, cr4, {1} │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xfbae0024 │ │ │ │ - cdp2 0, 13, cr0, cr14, cr4, {1} │ │ │ │ - cmp r0, #242 @ 0xf2 │ │ │ │ + @ instruction: 0xfb760024 │ │ │ │ + cdp2 0, 10, cr0, cr6, cr4, {1} │ │ │ │ + cmp r0, #186 @ 0xba │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xfb940024 │ │ │ │ - cdp2 0, 12, cr0, cr4, cr4, {1} │ │ │ │ + @ instruction: 0xfb5c0024 │ │ │ │ + cdp2 0, 8, cr0, cr12, cr4, {1} │ │ │ │ │ │ │ │ 00240c70 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 445dec │ │ │ │ + bl 445dac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 240334 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 240ca2 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4458c0 │ │ │ │ + bl 445880 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r4, 240cc2 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cbz r2, 240cf4 │ │ │ │ adds r2, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r1, [r2] │ │ │ │ @@ -298679,15 +298680,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -298701,15 +298702,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #60] @ (240d48 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ mov r4, r0 │ │ │ │ bl 1f17c4 │ │ │ │ cbz r0, 240d34 │ │ │ │ bl 1f17c4 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -298721,15 +298722,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [r2, #-144]! @ 0xffffff70 │ │ │ │ + ldc2 0, cr0, [sl, #-144]! @ 0xffffff70 │ │ │ │ │ │ │ │ 00240d4c : │ │ │ │ movs r0, #1 │ │ │ │ b.w 23f790 │ │ │ │ nop │ │ │ │ │ │ │ │ 00240d54 : │ │ │ │ @@ -298739,21 +298740,21 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r1, #1 │ │ │ │ sub sp, #12 │ │ │ │ bl 240334 │ │ │ │ cbz r0, 240d76 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 44751c │ │ │ │ + bl 4474dc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ │ │ │ │ 00240d88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #240] @ (240e88 ) │ │ │ │ @@ -298799,54 +298800,54 @@ │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ strb r2, [r3, #0] │ │ │ │ bl 1ee808 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 240e6e │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #144] @ (240e9c ) │ │ │ │ ldr r2, [pc, #148] @ (240ea0 ) │ │ │ │ ldr r1, [pc, #148] @ (240ea4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ cbz r3, 240e38 │ │ │ │ bl 1e38f4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 240dbc │ │ │ │ bl 1e3954 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 240e30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 240e30 │ │ │ │ ldr r3, [pc, #88] @ (240ea8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #88] @ (240eac ) │ │ │ │ ldr r1, [pc, #92] @ (240eb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 240dbc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (240eb4 ) │ │ │ │ ldr r2, [pc, #68] @ (240eb8 ) │ │ │ │ ldr r1, [pc, #72] @ (240ebc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -298861,28 +298862,28 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 240ea8 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #186 @ 0xba │ │ │ │ + movs r5, #130 @ 0x82 │ │ │ │ movs r0, r6 │ │ │ │ - ldrsh r4, [r6, r2] │ │ │ │ + ldrsh r4, [r7, r1] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh r2, [r1, r3] │ │ │ │ + ldrsh r2, [r2, r2] │ │ │ │ movs r3, r4 │ │ │ │ - movs r5, #116 @ 0x74 │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ movs r0, r6 │ │ │ │ - ldc2 0, cr0, [r2], #-144 @ 0xffffff70 │ │ │ │ - strb.w r0, [lr, r4, lsl #2] │ │ │ │ - movs r5, #84 @ 0x54 │ │ │ │ + @ instruction: 0xfbfa0024 │ │ │ │ + @ instruction: 0xf7d60024 │ │ │ │ + movs r5, #28 │ │ │ │ movs r0, r6 │ │ │ │ - ldc2 0, cr0, [sl], #-144 @ 0xffffff70 │ │ │ │ - @ instruction: 0xf7ee0024 │ │ │ │ + stc2 0, cr0, [r2], {36} @ 0x24 │ │ │ │ + @ instruction: 0xf7b60024 │ │ │ │ │ │ │ │ 00240ec0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -298898,19 +298899,19 @@ │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 240f1c │ │ │ │ movs r0, #1 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ cmp r0, r7 │ │ │ │ sbcs.w r1, r1, r8 │ │ │ │ blt.n 240f1c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -298921,82 +298922,82 @@ │ │ │ │ ldr r1, [pc, #52] @ (240f58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #950 @ 0x3b6 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - movs r4, #164 @ 0xa4 │ │ │ │ + movs r4, #108 @ 0x6c │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xfb9a0024 │ │ │ │ - @ instruction: 0xf73c0024 │ │ │ │ + @ instruction: 0xfb620024 │ │ │ │ + @ instruction: 0xf7040024 │ │ │ │ │ │ │ │ 00240f5c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (240fd4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #96] @ (240fd8 ) │ │ │ │ ldr r1, [pc, #96] @ (240fdc ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #276 @ 0x114 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 240f9c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ add.w r3, r4, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #56] @ (240fe0 ) │ │ │ │ mov.w r2, #964 @ 0x3c4 │ │ │ │ ldr r4, [pc, #52] @ (240fe4 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r4, #22 │ │ │ │ movs r0, r6 │ │ │ │ - ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh.w r0, [ip, r4, lsl #2] │ │ │ │ - @ instruction: 0xf6bc0024 │ │ │ │ - @ instruction: 0xfb3c0024 │ │ │ │ + strb.w r0, [r4, r4, lsl #2] │ │ │ │ + @ instruction: 0xf6840024 │ │ │ │ + @ instruction: 0xfb040024 │ │ │ │ │ │ │ │ 00240fe8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -299019,28 +299020,28 @@ │ │ │ │ ldr r1, [pc, #48] @ (241054 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #983 @ 0x3d7 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r3, #166 @ 0xa6 │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xfafc0024 │ │ │ │ - movw r0, #2084 @ 0x824 │ │ │ │ + @ instruction: 0xfac40024 │ │ │ │ + addw r0, r8, #2084 @ 0x824 │ │ │ │ │ │ │ │ 00241058 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299053,29 +299054,29 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [pc, #132] @ (2410fc ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r4 │ │ │ │ - bl 445c18 │ │ │ │ + bl 445bd8 │ │ │ │ cbz r0, 2410ac │ │ │ │ mov r4, r0 │ │ │ │ bl 23ffa8 │ │ │ │ cbnz r0, 2410dc │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 240c70 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2410e4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #72] @ (241100 ) │ │ │ │ ldr r3, [pc, #68] @ (2410fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -299089,24 +299090,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 4458c0 │ │ │ │ + bl 445880 │ │ │ │ b.n 2410b4 │ │ │ │ - bl 44751c │ │ │ │ + bl 4474dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 4458c0 │ │ │ │ + bl 445880 │ │ │ │ b.n 2410a6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb696 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf7480024 │ │ │ │ + @ instruction: 0xf7100024 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb64c │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00241104 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -299121,15 +299122,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (241178 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 240ec0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ @@ -299152,15 +299153,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r3, r5, r6, r7, lr} │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #80 @ 0x50 │ │ │ │ + add r2, sp, #880 @ 0x370 │ │ │ │ movs r7, r4 │ │ │ │ push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00241180 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 241192 │ │ │ │ @@ -299180,18 +299181,18 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r9, r2 │ │ │ │ add r6, pc │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f957c │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 241208 │ │ │ │ ldr r5, [pc, #76] @ (241218 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #76] @ (24121c ) │ │ │ │ add r5, pc │ │ │ │ add.w r5, r5, #396 @ 0x18c │ │ │ │ @@ -299200,34 +299201,34 @@ │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 241208 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movw r3, #1052 @ 0x41c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldrb.w r3, [r0, #66] @ 0x42 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2411d8 │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 459854 │ │ │ │ + bl 459814 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2411dc │ │ │ │ mov r0, sl │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 1825b0 │ │ │ │ - @ instruction: 0xf6120024 │ │ │ │ - movs r1, #250 @ 0xfa │ │ │ │ + rsbs r0, sl, #10747904 @ 0xa40000 │ │ │ │ + movs r1, #194 @ 0xc2 │ │ │ │ movs r0, r6 │ │ │ │ - eors.w r0, r8, #10747904 @ 0xa40000 │ │ │ │ + orn r0, r0, #10747904 @ 0xa40000 │ │ │ │ │ │ │ │ 00241220 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ (2412d4 ) │ │ │ │ @@ -299258,35 +299259,35 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ ldr r0, [pc, #100] @ (2412e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 2f55ac │ │ │ │ + bl 2f556c │ │ │ │ ldr r1, [pc, #96] @ (2412e4 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f95ac │ │ │ │ + bl 2f956c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 241244 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2412a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 459854 │ │ │ │ + bl 459814 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24129a │ │ │ │ ldr r2, [pc, #56] @ (2412e8 ) │ │ │ │ ldr r3, [pc, #36] @ (2412d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -299303,15 +299304,15 @@ │ │ │ │ nop │ │ │ │ push {r1, r2, r3, r6, r7} │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r4, r5, r7} │ │ │ │ movs r5, r6 │ │ │ │ - ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ movs r3, r4 │ │ │ │ b.n 2411b2 │ │ │ │ vsri.32 , q1, #1 │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 002412ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -299325,15 +299326,15 @@ │ │ │ │ cbz r0, 241360 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ bl 23fd88 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 24131c │ │ │ │ - bl 347bb4 │ │ │ │ + bl 347b74 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 241330 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -299346,15 +299347,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (241380 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1135 @ 0x46f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -299364,22 +299365,22 @@ │ │ │ │ ldr r1, [pc, #32] @ (241388 ) │ │ │ │ ldr r0, [pc, #32] @ (24138c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #420 @ 0x1a4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - movs r0, #144 @ 0x90 │ │ │ │ + movs r0, #88 @ 0x58 │ │ │ │ movs r0, r6 │ │ │ │ - ldrb.w r0, [lr, r4, lsl #2] │ │ │ │ - @ instruction: 0xf32a0024 │ │ │ │ - movs r0, #94 @ 0x5e │ │ │ │ + @ instruction: 0xf7e60024 │ │ │ │ + @ instruction: 0xf2f20024 │ │ │ │ + movs r0, #38 @ 0x26 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xf3000024 │ │ │ │ - ldmia r0!, {r1, r3, r4, r7} │ │ │ │ + movt r0, #32804 @ 0x8024 │ │ │ │ + ldmia r0!, {r1, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00241390 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -299419,33 +299420,33 @@ │ │ │ │ ldrb r3, [r4, r3] │ │ │ │ cmp r3, #61 @ 0x3d │ │ │ │ beq.n 241454 │ │ │ │ ldr r0, [pc, #200] @ (2414bc ) │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2414a0 │ │ │ │ ldr r1, [pc, #188] @ (2414c0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241498 │ │ │ │ ldr r1, [pc, #180] @ (2414c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241498 │ │ │ │ ldr r1, [pc, #168] @ (2414c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 241498 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #156] @ (2414cc ) │ │ │ │ ldr r3, [pc, #128] @ (2414b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -299464,82 +299465,82 @@ │ │ │ │ ldr r3, [pc, #120] @ (2414d0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #120] @ (2414d4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r8, r3 │ │ │ │ - bl 4455e0 │ │ │ │ + bl 4455a0 │ │ │ │ ldr r1, [pc, #108] @ (2414d8 ) │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r1, [pc, #100] @ (2414dc ) │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #88] @ (2414e0 ) │ │ │ │ mov r3, r8 │ │ │ │ adds r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r2, r4 │ │ │ │ - bl 4451e4 │ │ │ │ + bl 4451a4 │ │ │ │ b.n 24142a │ │ │ │ ldr r0, [pc, #72] @ (2414e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24142c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r4, 241506 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 24150c │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf7ae0024 │ │ │ │ + @ instruction: 0xf7760024 │ │ │ │ lsls r6, r4, #29 │ │ │ │ movs r6, r6 │ │ │ │ - bkpt 0x0098 │ │ │ │ + bkpt 0x0060 │ │ │ │ movs r7, r4 │ │ │ │ - bne.n 24144c │ │ │ │ + bne.n 2413dc │ │ │ │ movs r2, r4 │ │ │ │ - muls r0, r3 │ │ │ │ + orrs r0, r4 │ │ │ │ movs r1, r5 │ │ │ │ uxtb r4, r2 │ │ │ │ movs r5, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #28 │ │ │ │ movs r6, r6 │ │ │ │ - bkpt 0x002c │ │ │ │ + pop {r2, r4, r5, r6, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ - bne.n 241590 │ │ │ │ + bne.n 241520 │ │ │ │ movs r2, r4 │ │ │ │ - cmn r2, r5 │ │ │ │ + cmp r2, r6 │ │ │ │ movs r1, r5 │ │ │ │ - @ instruction: 0xf6fe0024 │ │ │ │ + movt r0, #26660 @ 0x6824 │ │ │ │ │ │ │ │ 002414e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #5 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f5b1c │ │ │ │ + bl 2f5adc │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 241510 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ lsls r3, r3, #29 │ │ │ │ it mi │ │ │ │ movmi r4, #1 │ │ │ │ bpl.n 241524 │ │ │ │ @@ -299558,27 +299559,27 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #1206 @ 0x4b6 │ │ │ │ ldr r1, [pc, #40] @ (241560 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #452 @ 0x1c4 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subw r0, r4, #2084 @ 0x824 │ │ │ │ - subs r0, r2, #2 │ │ │ │ + @ instruction: 0xf66c0024 │ │ │ │ + subs r0, r3, #1 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xf12e0024 │ │ │ │ + @ instruction: 0xf0f60024 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov.w r0, #1024 @ 0x400 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -299613,20 +299614,20 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bcc.n 2415d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xfa6a0024 │ │ │ │ + @ instruction: 0xfa320024 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #52] @ (24161c ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbz r3, 2415fe │ │ │ │ movs r0, #0 │ │ │ │ @@ -299679,15 +299680,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2416d4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 2416c2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 24169c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -299707,50 +299708,50 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #36] @ (2416d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ ldr r3, [pc, #24] @ (2416dc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #24] @ (2416e0 ) │ │ │ │ ldr r0, [pc, #24] @ (2416e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #3 │ │ │ │ + subs r2, r4, #2 │ │ │ │ movs r0, r6 │ │ │ │ - ldrb r4, [r6, r5] │ │ │ │ + ldrb r4, [r7, r4] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r1, r6] │ │ │ │ + ldrb r2, [r2, r5] │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #4] @ (2416f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ add r4, sp, #40 @ 0x28 │ │ │ │ movs r4, r6 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ blx 182874 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3aeab8 │ │ │ │ + bl 3aea78 │ │ │ │ ldr r3, [pc, #40] @ (241740 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 241722 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cbnz r3, 241734 │ │ │ │ movs r0, #0 │ │ │ │ @@ -299846,22 +299847,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ bne.n 241840 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh.w r0, [sl, #36] @ 0x24 │ │ │ │ + ldr??.w r0, [r2, r4, lsl #2] │ │ │ │ beq.n 2417f4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ beq.n 2417c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ beq.n 24177c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh.w r0, [r0, r4, lsl #2] │ │ │ │ + @ instruction: 0xf7f80024 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 24188c │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #80] @ (241890 ) │ │ │ │ @@ -299869,61 +299870,61 @@ │ │ │ │ ldr r1, [pc, #80] @ (241894 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #64] @ (241898 ) │ │ │ │ ldr r1, [pc, #68] @ (24189c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (2418a0 ) │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #64] @ (2418a4 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (2418a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r3, [pc, #56] @ (2418ac ) │ │ │ │ ldr r2, [pc, #56] @ (2418b0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2418b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fc5f8 │ │ │ │ + b.w 2fc5b8 │ │ │ │ nop │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r5, #4 │ │ │ │ movs r0, r6 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6!, {r3, r4} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r6!, {r3, r5} │ │ │ │ + ldmia r5, {r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ lsls r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r7, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ lsls r3, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #30 │ │ │ │ + lsrs r6, r5, #29 │ │ │ │ movs r6, r4 │ │ │ │ sub.w r3, r0, #48 @ 0x30 │ │ │ │ uxtb r2, r3 │ │ │ │ cmp r2, #9 │ │ │ │ bls.n 2418e6 │ │ │ │ sub.w r3, r0, #97 @ 0x61 │ │ │ │ cmp r3, #5 │ │ │ │ @@ -300001,15 +300002,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, sp, #888 @ 0x378 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf6ec0024 │ │ │ │ + @ instruction: 0xf6b40024 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #348] @ (241af0 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r5, [pc, #348] @ (241af4 ) │ │ │ │ @@ -300023,66 +300024,66 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #324] @ (241b00 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #1036] @ 0x40c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 241a68 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 241ac4 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ cmp r5, r0 │ │ │ │ beq.n 2419e8 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fb93c │ │ │ │ + bl 2fb8fc │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr r6, [r4, #28] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 241a94 │ │ │ │ ldr r1, [pc, #272] @ (241b04 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 241ab2 │ │ │ │ add.w r5, r4, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3aefe8 │ │ │ │ + bl 3aefa8 │ │ │ │ cbz r0, 241a52 │ │ │ │ movs r2, #0 │ │ │ │ movs r6, #1 │ │ │ │ strd r2, r5, [sp] │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r6, [sp, #8] │ │ │ │ ldr r3, [pc, #232] @ (241b08 ) │ │ │ │ ldr r2, [pc, #236] @ (241b0c ) │ │ │ │ ldr r1, [pc, #236] @ (241b10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3af340 │ │ │ │ + bl 3af300 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3af178 │ │ │ │ + bl 3af138 │ │ │ │ ldr r0, [pc, #220] @ (241b14 ) │ │ │ │ add r0, pc │ │ │ │ blx 181b90 │ │ │ │ ldr r3, [pc, #216] @ (241b18 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r3, #1044] @ 0x414 │ │ │ │ str.w r0, [r3, #1040] @ 0x410 │ │ │ │ @@ -300101,15 +300102,15 @@ │ │ │ │ ldr r4, [pc, #180] @ (241b20 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -300137,54 +300138,54 @@ │ │ │ │ ldr r4, [pc, #112] @ (241b38 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ movw r2, #922 @ 0x39a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subs r2, r0, #2 │ │ │ │ + subs r2, r1, #1 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, r0, #0 │ │ │ │ + subs r6, r1, r7 │ │ │ │ movs r0, r6 │ │ │ │ add r5, sp, #400 @ 0x190 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf6dc0024 │ │ │ │ + subw r0, r4, #2084 @ 0x824 │ │ │ │ ldmia r6, {r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #20 │ │ │ │ + movs r7, #220 @ 0xdc │ │ │ │ movs r1, r5 │ │ │ │ ldc2 15, cr15, [pc, #-1020] @ 241710 │ │ │ │ adds r1, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb3fffff │ │ │ │ - strh r6, [r1, #0] │ │ │ │ + ldrb r6, [r2, #31] │ │ │ │ movs r6, r4 │ │ │ │ ldmia r6, {r1, r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r6!, {r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf61e0024 │ │ │ │ + @ instruction: 0xf5e60024 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcrr2 15, 15, pc, r7, cr15 @ │ │ │ │ - @ instruction: 0xf61e0024 │ │ │ │ + @ instruction: 0xf5e60024 │ │ │ │ ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf5ee0024 │ │ │ │ + subs.w r0, r6, #10747904 @ 0xa40000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 241570 │ │ │ │ @@ -300208,23 +300209,23 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #36] @ (241bac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - subs r6, r3, r0 │ │ │ │ + adds r6, r4, r7 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xf4f40024 │ │ │ │ - adds r6, r1, #2 │ │ │ │ + @ instruction: 0xf4bc0024 │ │ │ │ + adds r6, r2, #1 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 241be8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -300232,23 +300233,23 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #36] @ (241bf0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - adds r2, r3, r7 │ │ │ │ + adds r2, r4, r6 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xf4b00024 │ │ │ │ - adds r2, r1, #1 │ │ │ │ + orns r0, r8, #10747904 @ 0xa40000 │ │ │ │ + adds r2, r2, #0 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #192] @ (241cc4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -300258,15 +300259,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r5, r1 │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #176] @ (241ccc ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #172] @ (241cd0 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r2, #1036] @ 0x40c │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 241c6e │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ @@ -300276,41 +300277,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r1, [pc, #132] @ (241cd4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2fa448 │ │ │ │ + bl 2fa408 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ strb r2, [r3, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r0, #32 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 3af4f0 │ │ │ │ + bl 3af4b0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r1, [r2, #4] │ │ │ │ cbnz r1, 241cb2 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 3af384 │ │ │ │ + bl 3af344 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r0, 241ca6 │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ blx 1816a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -300323,26 +300324,26 @@ │ │ │ │ b.n 241c2e │ │ │ │ ldr r0, [pc, #40] @ (241cdc ) │ │ │ │ add.w r3, r4, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #942 @ 0x3ae │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - orns r0, r6, #10747904 @ 0xa40000 │ │ │ │ - adds r0, r3, r6 │ │ │ │ + bics.w r0, lr, #10747904 @ 0xa40000 │ │ │ │ + adds r0, r4, r5 │ │ │ │ movs r0, r6 │ │ │ │ - adds r2, r0, #0 │ │ │ │ + subs r2, r1, r7 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r4!, {r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r1, r7 │ │ │ │ + subs r6, r2, r6 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ands.w r0, sl, #10747904 @ 0xa40000 │ │ │ │ + @ instruction: 0xf3e20024 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (241d6c ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #124] @ (241d70 ) │ │ │ │ @@ -300352,15 +300353,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #104] @ (241d78 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, #1036] @ 0x40c │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 241d42 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ @@ -300381,31 +300382,31 @@ │ │ │ │ ldr r2, [pc, #56] @ (241d7c ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #962 @ 0x3c2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf3880024 │ │ │ │ - adds r2, r5, r2 │ │ │ │ + @ instruction: 0xf3500024 │ │ │ │ + adds r2, r6, r1 │ │ │ │ movs r0, r6 │ │ │ │ - subs r6, r2, r4 │ │ │ │ + subs r6, r3, r3 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf39c0024 │ │ │ │ + @ instruction: 0xf3640024 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #184] @ (241e4c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r8, [pc, #184] @ 241e50 │ │ │ │ @@ -300415,47 +300416,47 @@ │ │ │ │ add r8, pc │ │ │ │ mov r9, r2 │ │ │ │ add.w r3, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #164] @ (241e58 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #1036] @ 0x40c │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 241df0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3b6e40 │ │ │ │ + bl 3b6e00 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 241e1c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 181788 │ │ │ │ mov r0, r6 │ │ │ │ blx 18366c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 241de2 │ │ │ │ mov r0, r3 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 2f9708 │ │ │ │ + b.w 2f96c8 │ │ │ │ ldr r2, [pc, #104] @ (241e5c ) │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #982 @ 0x3d6 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -300463,33 +300464,33 @@ │ │ │ │ ldr r2, [pc, #64] @ (241e60 ) │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ mov.w r2, #988 @ 0x3dc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2e40024 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + subw r0, ip, #36 @ 0x24 │ │ │ │ + asrs r6, r1, #31 │ │ │ │ movs r0, r6 │ │ │ │ - subs r6, r6, r1 │ │ │ │ + subs r6, r7, r0 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r2!, {r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf3120024 │ │ │ │ - @ instruction: 0xf30e0024 │ │ │ │ + @ instruction: 0xf2da0024 │ │ │ │ + @ instruction: 0xf2d60024 │ │ │ │ │ │ │ │ 00241e64 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -300602,25 +300603,25 @@ │ │ │ │ bne.n 242020 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2426e6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r7, [r4, #8] │ │ │ │ ldrb r6, [r5, #14] │ │ │ │ - bl 2fc3d8 │ │ │ │ + bl 2fc398 │ │ │ │ ldr.w r3, [pc, #2880] @ 242ae4 │ │ │ │ ldr.w r2, [pc, #2880] @ 242ae8 │ │ │ │ ldr.w r1, [pc, #2880] @ 242aec │ │ │ │ add r3, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24249a │ │ │ │ cmp r6, #111 @ 0x6f │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ ite ne │ │ │ │ @@ -300675,25 +300676,25 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2429be │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2429be │ │ │ │ mov r1, r6 │ │ │ │ - bl 2fc3d8 │ │ │ │ + bl 2fc398 │ │ │ │ ldr.w r1, [pc, #2708] @ 242b04 │ │ │ │ ldr.w r2, [pc, #2708] @ 242b08 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #2700] @ 242b0c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 242532 │ │ │ │ ldr r5, [r4, #8] │ │ │ │ ldr.w r1, [pc, #2680] @ 242b10 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ @@ -300701,30 +300702,30 @@ │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ moveq r5, #0 │ │ │ │ - bl 437d8c │ │ │ │ + bl 437d4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242744 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r2 │ │ │ │ - bl 437d8c │ │ │ │ + bl 437d4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242724 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e357c │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ bl 241570 │ │ │ │ ldr.w r3, [pc, #2612] @ 242b14 │ │ │ │ ldr.w r1, [pc, #2612] @ 242b18 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #1044] @ 0x414 │ │ │ │ ldr.w r0, [r3, #1048] @ 0x418 │ │ │ │ @@ -300749,15 +300750,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2421d4 │ │ │ │ cmp r6, #111 @ 0x6f │ │ │ │ beq.n 2421bc │ │ │ │ ldr.w r1, [pc, #2548] @ 242b20 │ │ │ │ ldrd r0, r2, [r5, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 2f6a08 │ │ │ │ + bl 2f69c8 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 24212a │ │ │ │ ldr.w r4, [pc, #2532] @ 242b24 │ │ │ │ add r4, pc │ │ │ │ str.w r8, [r4, #1052] @ 0x41c │ │ │ │ bl 241570 │ │ │ │ @@ -300785,15 +300786,15 @@ │ │ │ │ movs r0, #4 │ │ │ │ ldr.w r9, [r5] │ │ │ │ blx 181488 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f690c │ │ │ │ + bl 2f68cc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ adds r6, #1 │ │ │ │ bl 1e36bc │ │ │ │ str r0, [r7, #0] │ │ │ │ @@ -300947,23 +300948,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 242dbc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242dbc │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242d9c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242d7c │ │ │ │ ldrd r3, r2, [sp, #96] @ 0x60 │ │ │ │ orrs r2, r3 │ │ │ │ beq.w 242d5e │ │ │ │ mov r0, r3 │ │ │ │ @@ -300987,15 +300988,15 @@ │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ bl 23ac7c │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 457c9c │ │ │ │ + bl 457c5c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1960] @ 242b8c │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ bl 241e64 │ │ │ │ mov r0, r5 │ │ │ │ @@ -301026,23 +301027,23 @@ │ │ │ │ beq.w 24322a │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24322a │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 438080 │ │ │ │ + bl 438040 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24320a │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 438080 │ │ │ │ + bl 438040 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242d3e │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ bcs.w 242d20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -301092,15 +301093,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2429f2 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 438080 │ │ │ │ + bl 438040 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2429d8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp.w r3, #65536 @ 0x10000 │ │ │ │ bcs.w 242a0a │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -301146,23 +301147,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 242704 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242704 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242784 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242764 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ subs r3, #98 @ 0x62 │ │ │ │ cmp r3, #21 │ │ │ │ bhi.n 24261c │ │ │ │ @@ -301350,23 +301351,23 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2428d8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2428d8 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242dd6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2428be │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ blx 183830 │ │ │ │ ldr r3, [pc, #908] @ (242b88 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -301408,15 +301409,15 @@ │ │ │ │ strd r2, r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 243138 │ │ │ │ movs r2, #0 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ mov r1, r2 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24303c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ subs r3, #98 @ 0x62 │ │ │ │ cmp r3, #21 │ │ │ │ bhi.w 242ea4 │ │ │ │ @@ -301484,23 +301485,23 @@ │ │ │ │ beq.w 242aa8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 242aa8 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242a8e │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 242a74 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 182874 │ │ │ │ cmp r0, #2 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ @@ -301649,194 +301650,195 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #984 @ (adr r7, 242ea8 ) │ │ │ │ movs r5, r6 │ │ │ │ ldmia r1, {r1, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf2280024 │ │ │ │ - lsrs r0, r4, #7 │ │ │ │ + @ instruction: 0xf1f00024 │ │ │ │ + lsrs r0, r5, #6 │ │ │ │ movs r7, r4 │ │ │ │ ldmia r1, {r1, r2, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf1ee0024 │ │ │ │ - asrs r6, r6, #23 │ │ │ │ + subs.w r0, r6, #36 @ 0x24 │ │ │ │ + asrs r6, r7, #22 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r0, #50] @ 0x32 │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xe80a0024 │ │ │ │ + b.n 242a94 │ │ │ │ + movs r4, r4 │ │ │ │ ldmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r7, pc, #48 @ (adr r7, 242b28 ) │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xf1e60024 │ │ │ │ - sbc.w r0, r2, #36 @ 0x24 │ │ │ │ - addw r0, r6, #36 @ 0x24 │ │ │ │ - asrs r4, r5, #20 │ │ │ │ + sub.w r0, lr, #36 @ 0x24 │ │ │ │ + @ instruction: 0xf12a0024 │ │ │ │ + rsb r0, lr, #36 @ 0x24 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ movs r0, r6 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 242988 │ │ │ │ + b.n 242918 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [pc, #600] @ (242d6c ) │ │ │ │ + ldr r3, [pc, #376] @ (242c8c ) │ │ │ │ movs r3, r4 │ │ │ │ stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r1, #3 │ │ │ │ + asrs r0, r2, #2 │ │ │ │ movs r4, r4 │ │ │ │ add r6, pc, #32 @ (adr r6, 242b40 ) │ │ │ │ movs r5, r6 │ │ │ │ asrs r7, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, pc, #704 @ (adr r5, 242dec ) │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r7, #32 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ movs r4, r4 │ │ │ │ asrs r3, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #144 @ (adr r5, 242bc8 ) │ │ │ │ movs r5, r6 │ │ │ │ stmia r6!, {r1, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bic.w r0, r0, #36 @ 0x24 │ │ │ │ + vaddl.s32 q8, d8, d20 │ │ │ │ add r4, pc, #992 @ (adr r4, 242f24 ) │ │ │ │ movs r5, r6 │ │ │ │ stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vaddl.s16 q0, d8, d20 │ │ │ │ - orr.w r0, r0, #36 @ 0x24 │ │ │ │ - bics.w r0, r6, #36 @ 0x24 │ │ │ │ - bic.w r0, ip, #36 @ 0x24 │ │ │ │ - orr.w r0, sl, #36 @ 0x24 │ │ │ │ - bics.w r0, ip, #36 @ 0x24 │ │ │ │ - bic.w r0, lr, #36 @ 0x24 │ │ │ │ - movs r2, #192 @ 0xc0 │ │ │ │ - movs r2, r5 │ │ │ │ - ands.w r0, sl, #36 @ 0x24 │ │ │ │ - @ instruction: 0xf30c0029 │ │ │ │ + vhadd.s32 d16, d0, d20 │ │ │ │ + and.w r0, r8, #36 @ 0x24 │ │ │ │ vext.8 d16, d14, d20, #0 │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ + vext.8 d16, d4, d20, #0 │ │ │ │ + ands.w r0, r2, #36 @ 0x24 │ │ │ │ + and.w r0, r4, #36 @ 0x24 │ │ │ │ + vext.8 d16, d6, d20, #0 │ │ │ │ + movs r2, #136 @ 0x88 │ │ │ │ movs r2, r5 │ │ │ │ vaddl.s32 q8, d2, d20 │ │ │ │ - @ instruction: 0xf2dc0029 │ │ │ │ + @ instruction: 0xf2d40029 │ │ │ │ vaddl.s8 q8, d6, d20 │ │ │ │ - bpl.n 242b08 │ │ │ │ + movs r2, #40 @ 0x28 │ │ │ │ + movs r2, r5 │ │ │ │ + vaddl.s32 q0, d10, d20 │ │ │ │ + subw r0, r4, #41 @ 0x29 │ │ │ │ + vaddl.s8 q0, d14, d20 │ │ │ │ + bpl.n 242a98 │ │ │ │ movs r6, r4 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s16 d0, d14, d20 │ │ │ │ + cdp 0, 14, cr0, cr6, cr4, {1} │ │ │ │ add r2, pc, #992 @ (adr r2, 242f74 ) │ │ │ │ movs r5, r6 │ │ │ │ - lsrs r2, r1, #22 │ │ │ │ + lsrs r2, r2, #21 │ │ │ │ movs r4, r4 │ │ │ │ stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r4, #20 │ │ │ │ + lsrs r4, r5, #19 │ │ │ │ movs r4, r4 │ │ │ │ add r2, pc, #376 @ (adr r2, 242d1c ) │ │ │ │ movs r5, r6 │ │ │ │ stmia r3!, {r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stcl 0, cr0, [r6], #144 @ 0x90 │ │ │ │ - stc 0, cr0, [r2, #144]! @ 0x90 │ │ │ │ + stc 0, cr0, [lr], #144 @ 0x90 │ │ │ │ + stcl 0, cr0, [sl, #-144]! @ 0xffffff70 │ │ │ │ stmia r3!, {r1, r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stcl 0, cr0, [r8], #-144 @ 0xffffff70 │ │ │ │ + ldc 0, cr0, [r0], #-144 @ 0xffffff70 │ │ │ │ stmia r2!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r0, #14 │ │ │ │ + lsrs r6, r1, #13 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r2, #27 │ │ │ │ + lsrs r0, r3, #26 │ │ │ │ movs r0, r6 │ │ │ │ - eor.w r0, sl, r4, asr #32 │ │ │ │ - @ instruction: 0xe9a40024 │ │ │ │ - lsrs r6, r5, #26 │ │ │ │ + orrs.w r0, r2, r4, asr #32 │ │ │ │ + strd r0, r0, [ip, #-144]! @ 0x90 │ │ │ │ + lsrs r6, r6, #25 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xeaa40024 │ │ │ │ - @ instruction: 0xe9840024 │ │ │ │ - lsrs r2, r2, #26 │ │ │ │ + orn r0, ip, r4, asr #32 │ │ │ │ + strd r0, r0, [ip, #-144] @ 0x90 │ │ │ │ + lsrs r2, r3, #25 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xeb840024 │ │ │ │ - strd r0, r0, [r6, #-144]! @ 0x90 │ │ │ │ - lsrs r6, r5, #25 │ │ │ │ + adc.w r0, ip, r4, asr #32 │ │ │ │ + stmdb lr!, {r2, r5} │ │ │ │ + lsrs r6, r6, #24 │ │ │ │ movs r0, r6 │ │ │ │ - adc.w r0, r0, r4, asr #32 │ │ │ │ - strd r0, r0, [r4, #-144] @ 0x90 │ │ │ │ - lsrs r6, r1, #25 │ │ │ │ + add.w r0, r8, r4, asr #32 │ │ │ │ + stmdb ip, {r2, r5} │ │ │ │ + lsrs r6, r2, #24 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xeb200024 │ │ │ │ - stmdb r4!, {r2, r5} │ │ │ │ - lsrs r2, r6, #24 │ │ │ │ + @ instruction: 0xeae80024 │ │ │ │ + strd r0, r0, [ip], #144 @ 0x90 │ │ │ │ + lsrs r2, r7, #23 │ │ │ │ movs r0, r6 │ │ │ │ - adds r4, #0 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ movs r3, r4 │ │ │ │ - stmdb r6, {r2, r5} │ │ │ │ - lsrs r6, r1, #24 │ │ │ │ + @ instruction: 0xe8ce0024 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ movs r0, r6 │ │ │ │ - adds r3, #220 @ 0xdc │ │ │ │ + adds r3, #164 @ 0xa4 │ │ │ │ movs r3, r4 │ │ │ │ - strd r0, r0, [r4], #144 @ 0x90 │ │ │ │ - sbc.w r0, sl, r4, asr #32 │ │ │ │ - @ instruction: 0xeadc0024 │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + stmia.w ip!, {r2, r5} │ │ │ │ + @ instruction: 0xeb320024 │ │ │ │ + @ instruction: 0xeaa40024 │ │ │ │ + lsrs r6, r4, #18 │ │ │ │ movs r0, r6 │ │ │ │ - adds r2, #172 @ 0xac │ │ │ │ + adds r2, #116 @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 242b8c │ │ │ │ + b.n 242b1c │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r0, #19 │ │ │ │ + lsrs r4, r1, #18 │ │ │ │ movs r0, r6 │ │ │ │ - @ instruction: 0xe9b60024 │ │ │ │ - b.n 242b64 │ │ │ │ + ldrd r0, r0, [lr, #-144]! @ 0x90 │ │ │ │ + b.n 242af4 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6} │ │ │ │ movs r7, r4 │ │ │ │ - lsrs r6, r3, #15 │ │ │ │ + lsrs r6, r4, #14 │ │ │ │ movs r0, r6 │ │ │ │ - stmia.w r0, {r2, r5} │ │ │ │ - b.n 2429a8 │ │ │ │ + strex r0, r0, [r8, #144] @ 0x90 │ │ │ │ + b.n 242938 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r0, #15 │ │ │ │ + lsrs r4, r1, #14 │ │ │ │ movs r0, r6 │ │ │ │ - adds r1, #146 @ 0x92 │ │ │ │ + adds r1, #90 @ 0x5a │ │ │ │ movs r3, r4 │ │ │ │ - b.n 242980 │ │ │ │ + b.n 242910 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r5, #14 │ │ │ │ + lsrs r4, r6, #13 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 242b9c │ │ │ │ + b.n 242b2c │ │ │ │ movs r4, r4 │ │ │ │ - b.n 24295c │ │ │ │ + b.n 2428ec │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r2, #14 │ │ │ │ + lsrs r0, r3, #13 │ │ │ │ movs r0, r6 │ │ │ │ - ldmia.w sl, {r2, r5} │ │ │ │ - b.n 242934 │ │ │ │ + strd r0, r0, [r2], #-144 @ 0x90 │ │ │ │ + b.n 2428c4 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r2, #29 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xe8de0024 │ │ │ │ - lsrs r0, r5, #12 │ │ │ │ + stmia.w r6!, {r2, r5} │ │ │ │ + lsrs r0, r6, #11 │ │ │ │ movs r0, r6 │ │ │ │ - adds r0, #246 @ 0xf6 │ │ │ │ + adds r0, #190 @ 0xbe │ │ │ │ movs r3, r4 │ │ │ │ - b.n 242874 │ │ │ │ + b.n 242804 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r1, #12 │ │ │ │ + lsrs r6, r2, #11 │ │ │ │ movs r0, r6 │ │ │ │ - adds r0, #220 @ 0xdc │ │ │ │ + adds r0, #164 @ 0xa4 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 24284c │ │ │ │ + b.n 2427dc │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r6, #11 │ │ │ │ + lsrs r4, r7, #10 │ │ │ │ movs r0, r6 │ │ │ │ - ldrd r0, r0, [r2], #-144 @ 0x90 │ │ │ │ - b.n 242824 │ │ │ │ + @ instruction: 0xe83a0024 │ │ │ │ + b.n 2427b4 │ │ │ │ movs r4, r4 │ │ │ │ ldr.w r1, [pc, #1240] @ 243170 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -301854,31 +301856,31 @@ │ │ │ │ beq.w 2432e2 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2432e2 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2432c8 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r7 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2432ae │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 438080 │ │ │ │ + bl 438040 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 243294 │ │ │ │ ldrd r0, r3, [sp, #104] @ 0x68 │ │ │ │ orrs r3, r0 │ │ │ │ bne.w 24324a │ │ │ │ ldr.w r0, [pc, #1120] @ 243174 │ │ │ │ @@ -302267,74 +302269,74 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 242f08 │ │ │ │ + b.n 242e98 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r3, #18 │ │ │ │ + lsls r2, r4, #17 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r6, #1 │ │ │ │ + lsrs r4, r7, #32 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 242c7c │ │ │ │ + b.n 242c0c │ │ │ │ movs r4, r4 │ │ │ │ - b.n 243818 │ │ │ │ + b.n 2437a8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r3, #1 │ │ │ │ + lsrs r0, r4, #32 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r6, #38 @ 0x26 │ │ │ │ + cmp r5, #238 @ 0xee │ │ │ │ movs r3, r4 │ │ │ │ - b.n 2437e8 │ │ │ │ + b.n 243778 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r7, #32 │ │ │ │ + lsrs r2, r0, #32 │ │ │ │ movs r0, r6 │ │ │ │ - ldc2 0, cr0, [ip], #148 @ 0x94 │ │ │ │ - b.n 2437b8 │ │ │ │ + stc2 0, cr0, [r4], {37} @ 0x25 │ │ │ │ + b.n 243748 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r2, #32 │ │ │ │ + lsls r6, r3, #31 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r5, #228 @ 0xe4 │ │ │ │ + cmp r5, #172 @ 0xac │ │ │ │ movs r3, r4 │ │ │ │ - b.n 243780 │ │ │ │ + b.n 243710 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r7, #31 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r5, #200 @ 0xc8 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 243750 │ │ │ │ + b.n 2436e0 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r3, #31 │ │ │ │ + lsls r4, r4, #30 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 242b58 │ │ │ │ + b.n 242ae8 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 243724 │ │ │ │ + b.n 2436b4 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r0, #31 │ │ │ │ + lsls r6, r1, #30 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r5, #148 @ 0x94 │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ movs r3, r4 │ │ │ │ - b.n 243700 │ │ │ │ + b.n 243690 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 242a6c │ │ │ │ + b.n 2429fc │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r4, #21 │ │ │ │ + lsls r0, r5, #20 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r3, #46 @ 0x2e │ │ │ │ + cmp r2, #246 @ 0xf6 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 243248 │ │ │ │ + svc 252 @ 0xfc │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r4, #17 │ │ │ │ + lsls r6, r5, #16 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 2432a0 │ │ │ │ + b.n 243230 │ │ │ │ movs r4, r4 │ │ │ │ - svc 58 @ 0x3a │ │ │ │ + svc 2 │ │ │ │ movs r4, r4 │ │ │ │ bl 241624 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 242fee │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr.w r0, [r9, #32] │ │ │ │ bl 23a410 │ │ │ │ @@ -302452,23 +302454,23 @@ │ │ │ │ beq.n 243410 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 243410 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2433f6 │ │ │ │ mov r2, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 438234 │ │ │ │ + bl 4381f4 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2433dc │ │ │ │ ldr r4, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ blx 182874 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -302588,19 +302590,19 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #112] @ 0x70 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 243528 │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43815c │ │ │ │ + bl 43811c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24350e │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ - bl 453098 │ │ │ │ + bl 453058 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r4 │ │ │ │ beq.n 2434ec │ │ │ │ @@ -302700,42 +302702,42 @@ │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24360c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 24360c │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ - bl 43ea60 │ │ │ │ + bl 43ea20 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2435fe │ │ │ │ bne.n 243626 │ │ │ │ ldr r1, [pc, #424] @ (243750 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ bl 241e64 │ │ │ │ b.w 2420f4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 243656 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 43815c │ │ │ │ + bl 43811c │ │ │ │ cbnz r0, 24363c │ │ │ │ ldrd r3, r1, [sp, #112] @ 0x70 │ │ │ │ adds r0, r5, r3 │ │ │ │ adc.w r1, r1, r7 │ │ │ │ - bl 453098 │ │ │ │ + bl 453058 │ │ │ │ cmp r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ sbcs r7, r1 │ │ │ │ bge.n 24362e │ │ │ │ ldr r1, [pc, #352] @ (243754 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -302755,15 +302757,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #735 @ 0x2df │ │ │ │ blx 1814a0 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 2435a6 │ │ │ │ ldr r1, [pc, #312] @ (243768 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ bl 241e64 │ │ │ │ b.w 2420f4 │ │ │ │ ldr r3, [pc, #300] @ (24376c ) │ │ │ │ @@ -302775,149 +302777,149 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ blx 1814a0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #1 │ │ │ │ - bl 452cd0 │ │ │ │ + bl 452c90 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [sp, #112] @ 0x70 │ │ │ │ bge.n 2435d8 │ │ │ │ ldr r0, [pc, #268] @ (243778 ) │ │ │ │ add r0, pc │ │ │ │ bl 241b3c │ │ │ │ b.w 2420f4 │ │ │ │ - lsls r4, r1, #14 │ │ │ │ + lsls r4, r2, #13 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r1, #90 @ 0x5a │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ - udf #96 @ 0x60 │ │ │ │ + udf #40 @ 0x28 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r5, #13 │ │ │ │ + lsls r4, r6, #12 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 243744 │ │ │ │ + b.n 2436d4 │ │ │ │ movs r4, r4 │ │ │ │ - udf #64 @ 0x40 │ │ │ │ + udf #8 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #12 │ │ │ │ + lsls r0, r2, #11 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r0, #214 @ 0xd6 │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 243654 │ │ │ │ + ble.n 2435e4 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r5, #11 │ │ │ │ + lsls r6, r6, #10 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r0, #188 @ 0xbc │ │ │ │ + cmp r0, #132 @ 0x84 │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 24362c │ │ │ │ + ble.n 2435bc │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r2, #11 │ │ │ │ + lsls r4, r3, #10 │ │ │ │ movs r0, r6 │ │ │ │ - cmp r0, #162 @ 0xa2 │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 243604 │ │ │ │ + ble.n 243794 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r7, #10 │ │ │ │ + lsls r2, r0, #10 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 24372c │ │ │ │ + b.n 2436bc │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 2435dc │ │ │ │ + ble.n 24376c │ │ │ │ movs r4, r4 │ │ │ │ - b.n 24379c │ │ │ │ + b.n 24372c │ │ │ │ movs r4, r4 │ │ │ │ - bgt.n 243668 │ │ │ │ + bgt.n 2435f8 │ │ │ │ movs r4, r4 │ │ │ │ - stc2l 0, cr0, [sl, #140]! @ 0x8c │ │ │ │ - svc 118 @ 0x76 │ │ │ │ + ldc2 0, cr0, [r2, #140]! @ 0x8c │ │ │ │ + svc 62 @ 0x3e │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r0, #7 │ │ │ │ + lsls r0, r1, #6 │ │ │ │ movs r0, r6 │ │ │ │ - movs r7, #142 @ 0x8e │ │ │ │ + movs r7, #86 @ 0x56 │ │ │ │ movs r3, r4 │ │ │ │ - bgt.n 243604 │ │ │ │ + bgt.n 243794 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r4, #6 │ │ │ │ + lsls r6, r5, #5 │ │ │ │ movs r0, r6 │ │ │ │ - movs r7, #116 @ 0x74 │ │ │ │ + movs r7, #60 @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - bgt.n 2437dc │ │ │ │ + bgt.n 24376c │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r1, #6 │ │ │ │ + lsls r4, r2, #5 │ │ │ │ movs r0, r6 │ │ │ │ - svc 10 │ │ │ │ + udf #210 @ 0xd2 │ │ │ │ movs r4, r4 │ │ │ │ - bgt.n 2437b4 │ │ │ │ + bgt.n 243744 │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #194 @ 0xc2 │ │ │ │ + subs r1, #138 @ 0x8a │ │ │ │ movs r3, r4 │ │ │ │ push {r1, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 68 @ 0x44 │ │ │ │ + svc 12 │ │ │ │ movs r4, r4 │ │ │ │ - svc 254 @ 0xfe │ │ │ │ + svc 198 @ 0xc6 │ │ │ │ movs r4, r4 │ │ │ │ - svc 186 @ 0xba │ │ │ │ + svc 130 @ 0x82 │ │ │ │ movs r4, r4 │ │ │ │ - bgt.n 243664 │ │ │ │ + bgt.n 2437f4 │ │ │ │ movs r4, r4 │ │ │ │ - svc 122 @ 0x7a │ │ │ │ + svc 66 @ 0x42 │ │ │ │ movs r4, r4 │ │ │ │ str r2, [sp, #232] @ 0xe8 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - udf #154 @ 0x9a │ │ │ │ + udf #98 @ 0x62 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r6, #14 │ │ │ │ + asrs r6, r7, #13 │ │ │ │ movs r3, r4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - udf #118 @ 0x76 │ │ │ │ + udf #62 @ 0x3e │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r1, #2 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ movs r0, r6 │ │ │ │ - movs r6, #88 @ 0x58 │ │ │ │ + movs r6, #32 │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 2437f4 │ │ │ │ + blt.n 243784 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r6, #1 │ │ │ │ + movs r6, r7 │ │ │ │ movs r0, r6 │ │ │ │ - bgt.n 243814 │ │ │ │ + bgt.n 2437a4 │ │ │ │ movs r4, r4 │ │ │ │ - blt.n 2437d4 │ │ │ │ + blt.n 243764 │ │ │ │ movs r4, r4 │ │ │ │ - svc 20 │ │ │ │ + udf #220 @ 0xdc │ │ │ │ movs r4, r4 │ │ │ │ cbz r6, 243794 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r1, [sp, #632] @ 0x278 │ │ │ │ movs r5, r6 │ │ │ │ - udf #190 @ 0xbe │ │ │ │ + udf #134 @ 0x86 │ │ │ │ movs r4, r4 │ │ │ │ - udf #114 @ 0x72 │ │ │ │ + udf #58 @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 243750 │ │ │ │ + ble.n 2436e0 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xfbae0023 │ │ │ │ - vaddl.u16 q0, d0, d31 │ │ │ │ - bgt.n 243668 │ │ │ │ + @ instruction: 0xfb760023 │ │ │ │ + vhadd.u16 d16, d8, d31 │ │ │ │ + bgt.n 2437f8 │ │ │ │ movs r4, r4 │ │ │ │ - bge.n 243830 │ │ │ │ + bge.n 2437c0 │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 243700 │ │ │ │ + ble.n 243690 │ │ │ │ movs r4, r4 │ │ │ │ - vhadd.u32 d16, d0, d31 │ │ │ │ - movs r5, #46 @ 0x2e │ │ │ │ + vhadd.u32 d0, d8, d31 │ │ │ │ + movs r4, #246 @ 0xf6 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 2437e0 │ │ │ │ + bls.n 243770 │ │ │ │ movs r4, r4 │ │ │ │ - ble.n 2437d8 │ │ │ │ + bgt.n 243768 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r9, [pc, #100] @ 2437f4 │ │ │ │ mov r8, r0 │ │ │ │ @@ -302956,15 +302958,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #384 @ (adr r7, 243978 ) │ │ │ │ + add r7, pc, #160 @ (adr r7, 243898 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #180] @ (2438bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303051,15 +303053,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 2f673c │ │ │ │ + bl 2f66fc │ │ │ │ ldr r0, [pc, #68] @ (243928 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r1, r0, r3, lsl #2 │ │ │ │ ldr r4, [r1, #12] │ │ │ │ cmp r4, r2 │ │ │ │ @@ -303084,19 +303086,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r7, sp, #640 @ 0x280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r0, r4] │ │ │ │ + ldrh r2, [r1, r3] │ │ │ │ movs r2, r5 │ │ │ │ - blt.n 2439f8 │ │ │ │ + blt.n 243988 │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r0, r4] │ │ │ │ + ldrh r4, [r1, r3] │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 00243938 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -303118,18 +303120,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ add r7, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc2 0, cr0, [r8], #-188 @ 0xffffff44 │ │ │ │ - bvc.n 2439a8 │ │ │ │ + stc2 0, cr0, [r0], {47} @ 0x2f │ │ │ │ + bvs.n 243938 │ │ │ │ movs r4, r4 │ │ │ │ - bge.n 243984 │ │ │ │ + bge.n 243914 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00243988 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -303156,63 +303158,63 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 3b7318 │ │ │ │ + bl 3b72d8 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 243a7a │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r3, [pc, #212] @ (243ab8 ) │ │ │ │ ldr r1, [pc, #212] @ (243abc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r7, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 2fa908 │ │ │ │ + bl 2fa8c8 │ │ │ │ mov r2, r9 │ │ │ │ cbz r2, 243a04 │ │ │ │ ldr r1, [pc, #196] @ (243ac0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2fa908 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2fa8c8 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r1, [pc, #184] @ (243ac4 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 2fb884 │ │ │ │ + bl 2fb844 │ │ │ │ ldr r1, [pc, #180] @ (243ac8 ) │ │ │ │ ldr r2, [pc, #180] @ (243acc ) │ │ │ │ mov.w r3, #852 @ 0x354 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #172] @ (243ad0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2fce68 │ │ │ │ + bl 2fce28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 243a3c │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f8d7c │ │ │ │ + bl 2f8d3c │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #128] @ (243ad4 ) │ │ │ │ ldr r3, [pc, #88] @ (243aac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -303232,45 +303234,45 @@ │ │ │ │ ldr r1, [pc, #92] @ (243ae0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 243a50 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r4, #42] @ 0x2a │ │ │ │ movs r5, r6 │ │ │ │ ldrh r0, [r3, #42] @ 0x2a │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 5, cr0, cr10, cr3, {1} │ │ │ │ + cdp2 0, 2, cr0, cr2, cr3, {1} │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #76] @ 0x4c │ │ │ │ + ldr r6, [r7, #72] @ 0x48 │ │ │ │ movs r6, r4 │ │ │ │ - cdp 0, 2, cr0, cr6, cr5, {1} │ │ │ │ - cdp2 0, 1, cr0, cr0, cr3, {1} │ │ │ │ - @ instruction: 0xfb8a002f │ │ │ │ - bvs.n 243b88 │ │ │ │ + stcl 0, cr0, [lr, #148]! @ 0x94 │ │ │ │ + ldc2l 0, cr0, [r8, #140] @ 0x8c │ │ │ │ + @ instruction: 0xfb52002f │ │ │ │ + bvs.n 243b18 │ │ │ │ movs r4, r4 │ │ │ │ - add r4, sp, #312 @ 0x138 │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ ldrh r0, [r6, #36] @ 0x24 │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xfb22002f │ │ │ │ - bge.n 243ae0 │ │ │ │ + @ instruction: 0xfaea002f │ │ │ │ + bls.n 243a70 │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 243acc │ │ │ │ + bpl.n 243a5c │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00243ae4 : │ │ │ │ ldr r3, [pc, #16] @ (243af8 ) │ │ │ │ add r3, pc │ │ │ │ str.w r0, [r3, #1044] @ 0x414 │ │ │ │ str.w r1, [r3, #1048] @ 0x418 │ │ │ │ @@ -303415,18 +303417,18 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ add r3, pc, #184 @ (adr r3, 243d08 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ cmp r4, #1 │ │ │ │ mov ip, r1 │ │ │ │ beq.n 243c6c │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 243cbc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 243cec │ │ │ │ @@ -303508,16 +303510,16 @@ │ │ │ │ movs r0, r0 │ │ │ │ add sp, #280 @ 0x118 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrh r6, [r5, #18] │ │ │ │ movs r5, r6 │ │ │ │ svc 16 │ │ │ │ movs r5, r6 │ │ │ │ - ldr??.w r0, [r0, pc, lsl #2] │ │ │ │ - bvc.n 243ca0 │ │ │ │ + ldrsh.w r0, [r8, pc, lsl #2] │ │ │ │ + bvc.n 243c30 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00243d30 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -303532,22 +303534,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov.w r2, #0 │ │ │ │ beq.n 243dba │ │ │ │ bics.w r3, r3, #2 │ │ │ │ bne.n 243dec │ │ │ │ - bl 437ce8 │ │ │ │ + bl 437ca8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ movs r0, #2 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ add r3, pc, #128 @ (adr r3, 243df0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr r2, [pc, #136] @ (243e04 ) │ │ │ │ mov r3, r1 │ │ │ │ add r2, pc │ │ │ │ ldr r2, [r2, #16] │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 243d90 │ │ │ │ ldr r3, [pc, #128] @ (243e08 ) │ │ │ │ @@ -303621,41 +303623,41 @@ │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ str r6, [r4, #0] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ add r3, pc, #524 @ (adr r3, 244050 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ add r3, pc, #504 @ (adr r3, 244050 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr r1, [pc, #512] @ (244064 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ cbz r0, 243e7e │ │ │ │ ldr r1, [pc, #504] @ (244068 ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 243f18 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #492] @ (24406c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 243eb6 │ │ │ │ ldr r1, [pc, #480] @ (244070 ) │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 243f0e │ │ │ │ @@ -303670,15 +303672,15 @@ │ │ │ │ bne.w 243fe8 │ │ │ │ ldr r3, [pc, #448] @ (244074 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r1, [pc, #448] @ (244078 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 243ee2 │ │ │ │ ldr r5, [pc, #436] @ (24407c ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -303754,15 +303756,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #24 │ │ │ │ subw r2, r2, #1900 @ 0x76c │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 437ce8 │ │ │ │ + bl 437ca8 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 244034 │ │ │ │ ldr r3, [pc, #256] @ (244098 ) │ │ │ │ ldr r4, [pc, #256] @ (24409c ) │ │ │ │ add r3, pc │ │ │ │ @@ -303776,17 +303778,17 @@ │ │ │ │ ldr r4, [pc, #244] @ (2440a0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #244] @ (2440a4 ) │ │ │ │ mov r2, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f8c78 │ │ │ │ + bl 2f8c38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92e0 │ │ │ │ + bl 2f92a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 243ee2 │ │ │ │ ldr r2, [pc, #224] @ (2440a8 ) │ │ │ │ ldr r3, [pc, #144] @ (24405c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -303794,24 +303796,24 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 244030 │ │ │ │ ldr r0, [pc, #208] @ (2440ac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #72 @ 0x48 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 443080 │ │ │ │ + b.w 443040 │ │ │ │ cmp r3, #118 @ 0x76 │ │ │ │ bne.n 243ff2 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #109 @ 0x6d │ │ │ │ beq.n 244010 │ │ │ │ ldr r0, [pc, #188] @ (2440b0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r0, [pc, #176] @ (2440b4 ) │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #16] │ │ │ │ add r0, pc │ │ │ │ bl 293b24 │ │ │ │ @@ -303823,87 +303825,87 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 243eb6 │ │ │ │ ldr r0, [pc, #152] @ (2440bc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #136] @ (2440c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [pc, #132] @ (2440c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 442c2c │ │ │ │ + bl 442bec │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, #6] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #528 @ 0x210 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r2, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r7, pc} │ │ │ │ movs r7, r4 │ │ │ │ - bvs.n 244108 │ │ │ │ + bvs.n 244098 │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r7, #1] │ │ │ │ + strb r6, [r0, #1] │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 244170 │ │ │ │ + bcs.n 244100 │ │ │ │ movs r5, r4 │ │ │ │ add r6, sp, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 243fd4 │ │ │ │ + bvs.n 244164 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r7, #11 │ │ │ │ movs r1, r5 │ │ │ │ ldrh r6, [r3, #0] │ │ │ │ movs r5, r6 │ │ │ │ add r5, sp, #648 @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bpl.n 243fe0 │ │ │ │ + bpl.n 244170 │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 243fe4 │ │ │ │ + bpl.n 244174 │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 243fcc │ │ │ │ + bpl.n 24415c │ │ │ │ movs r4, r4 │ │ │ │ add r5, sp, #104 @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bgt.n 244110 │ │ │ │ movs r5, r6 │ │ │ │ - bpl.n 244058 │ │ │ │ + bpl.n 243fe8 │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 24402c │ │ │ │ + bpl.n 243fbc │ │ │ │ movs r4, r4 │ │ │ │ strh r2, [r7, #56] @ 0x38 │ │ │ │ movs r5, r6 │ │ │ │ - bpl.n 244028 │ │ │ │ + bpl.n 243fb8 │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 244170 │ │ │ │ + bpl.n 244100 │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 244048 │ │ │ │ + bmi.n 243fd8 │ │ │ │ movs r4, r4 │ │ │ │ add r4, sp, #616 @ 0x268 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bpl.n 244120 │ │ │ │ + bmi.n 2440b0 │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 244060 │ │ │ │ + bmi.n 243ff0 │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 244084 │ │ │ │ + bmi.n 244014 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002440c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303962,76 +303964,76 @@ │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 244186 │ │ │ │ ldr r2, [pc, #80] @ (2441ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (2441b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 244170 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ cmp r1, #4 │ │ │ │ bne.n 24418c │ │ │ │ ldr r1, [pc, #64] @ (2441b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 40eb20 │ │ │ │ + b.w 40eae0 │ │ │ │ ldr r2, [pc, #48] @ (2441b8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 24415c │ │ │ │ ldr r3, [pc, #44] @ (2441bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #36] @ (2441c0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 244170 │ │ │ │ nop │ │ │ │ strh r2, [r7, #44] @ 0x2c │ │ │ │ movs r5, r6 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r1, #70 @ 0x46 │ │ │ │ movs r2, r5 │ │ │ │ - bmi.n 24428c │ │ │ │ + bmi.n 24421c │ │ │ │ movs r4, r4 │ │ │ │ - adds r3, #8 │ │ │ │ + adds r2, #208 @ 0xd0 │ │ │ │ movs r3, r5 │ │ │ │ - mov ip, sl │ │ │ │ + mov ip, r3 │ │ │ │ movs r7, r4 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, sl, r2, asr #32 │ │ │ │ + orrs.w r0, r2, r2, asr #32 │ │ │ │ │ │ │ │ 002441c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #124] @ (244254 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #124] @ (244258 ) │ │ │ │ add r1, pc │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c3930 │ │ │ │ ldr r1, [pc, #112] @ (24425c ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 2fa09c │ │ │ │ + bl 2fa05c │ │ │ │ cbz r0, 244242 │ │ │ │ cbz r4, 24422a │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ beq.n 24421e │ │ │ │ ldr r1, [pc, #96] @ (244260 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -304041,15 +304043,15 @@ │ │ │ │ cbz r0, 24422c │ │ │ │ ldr r1, [pc, #84] @ (244264 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3ba024 │ │ │ │ + b.w 3b9fe4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #110 @ 0x6e │ │ │ │ bne.n 2441fe │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2441fe │ │ │ │ movs r2, #1 │ │ │ │ @@ -304057,37 +304059,37 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #56] @ (24426c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2faa64 │ │ │ │ + b.w 2faa24 │ │ │ │ ldr r1, [pc, #44] @ (244270 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3ba024 │ │ │ │ + b.w 3b9fe4 │ │ │ │ nop │ │ │ │ - add r1, pc, #160 @ (adr r1, 2442f8 ) │ │ │ │ + add r0, pc, #960 @ (adr r0, 244618 ) │ │ │ │ movs r2, r4 │ │ │ │ strh r2, [r3, #40] @ 0x28 │ │ │ │ movs r5, r6 │ │ │ │ - bcc.n 24423c │ │ │ │ + bcc.n 2441cc │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r4, {r1, r4} │ │ │ │ + ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - bmi.n 244294 │ │ │ │ + bcc.n 244224 │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2441c4 │ │ │ │ + bcc.n 244354 │ │ │ │ movs r4, r4 │ │ │ │ - bcc.n 2441c0 │ │ │ │ + bcc.n 244350 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244274 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -304103,25 +304105,25 @@ │ │ │ │ ldr r4, [pc, #136] @ (244320 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 182ce0 │ │ │ │ ldr r2, [pc, #112] @ (244324 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181788 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbz r1, 2442fe │ │ │ │ mov r0, r5 │ │ │ │ bl 27a5b0 │ │ │ │ @@ -304151,15 +304153,15 @@ │ │ │ │ b.n 2442d6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r7, #34] @ 0x22 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #0] │ │ │ │ + ldrsh r6, [r3, r7] │ │ │ │ movs r6, r4 │ │ │ │ strh r2, [r5, #34] @ 0x22 │ │ │ │ movs r5, r6 │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, #32] │ │ │ │ movs r5, r6 │ │ │ │ @@ -304183,26 +304185,26 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ ldr r3, [pc, #52] @ (24439c ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 459854 │ │ │ │ + bl 459814 │ │ │ │ cmp r4, #7 │ │ │ │ bne.n 24436c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -304224,25 +304226,25 @@ │ │ │ │ movw r1, #921 @ 0x399 │ │ │ │ ldr r0, [pc, #40] @ (2443e8 ) │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ ldr r0, [pc, #36] @ (2443ec ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 225f38 │ │ │ │ ldr r0, [pc, #20] @ (2443f0 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4440f8 │ │ │ │ - bcs.n 2442f0 │ │ │ │ + b.w 4440b8 │ │ │ │ + bcs.n 244480 │ │ │ │ movs r4, r4 │ │ │ │ add r1, sp, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002443f4 : │ │ │ │ @@ -304298,18 +304300,18 @@ │ │ │ │ nop │ │ │ │ strh r6, [r4, #22] │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #592 @ 0x250 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf220002f │ │ │ │ - bne.n 244444 │ │ │ │ + @ instruction: 0xf1e8002f │ │ │ │ + bne.n 2443d4 │ │ │ │ movs r4, r4 │ │ │ │ - bne.n 24446c │ │ │ │ + bne.n 2443fc │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024447c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -304323,19 +304325,19 @@ │ │ │ │ ldr r3, [pc, #180] @ (244550 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ mov r6, r3 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r1 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #156] @ (244554 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2444ee │ │ │ │ ldr r2, [pc, #152] @ (244558 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -304368,27 +304370,27 @@ │ │ │ │ bpl.n 2444be │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #96] @ (244568 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2444be │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ (24456c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ blx 183340 │ │ │ │ ldr r3, [pc, #56] @ (244570 ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #56] @ (244574 ) │ │ │ │ ldr r0, [pc, #60] @ (244578 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -304407,22 +304409,22 @@ │ │ │ │ movs r5, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 244474 │ │ │ │ + bne.n 244604 │ │ │ │ movs r4, r4 │ │ │ │ - bne.n 2444b4 │ │ │ │ + bne.n 244644 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf13c002f │ │ │ │ - bne.n 24457c │ │ │ │ + add.w r0, r4, #47 @ 0x2f │ │ │ │ + beq.n 24450c │ │ │ │ movs r4, r4 │ │ │ │ - bne.n 2445e0 │ │ │ │ + beq.n 244570 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024457c : │ │ │ │ ldr r3, [pc, #8] @ (244588 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -304505,15 +304507,15 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [r4, #0] │ │ │ │ movs r2, #16 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov.w r2, #280 @ 0x118 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #15 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -304525,15 +304527,15 @@ │ │ │ │ nop │ │ │ │ strh r6, [r6, #6] │ │ │ │ movs r5, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #720 @ (adr r6, 24493c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 2446b4 │ │ │ │ + ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ bpl.n 2445cc │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00244674 : │ │ │ │ ldr r3, [pc, #24] @ (244690 ) │ │ │ │ ldr r2, [pc, #28] @ (244694 ) │ │ │ │ @@ -304549,15 +304551,15 @@ │ │ │ │ bx r3 │ │ │ │ strh r4, [r1, #4] │ │ │ │ movs r5, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #296 @ (adr r6, 2447c4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7, {r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002446a0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -304566,22 +304568,22 @@ │ │ │ │ ldr r3, [pc, #32] @ (2446d8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #32] @ (2446dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w r0, [ip, #4] │ │ │ │ add.w r0, r3, #260 @ 0x104 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 44fae8 │ │ │ │ + b.w 44faa8 │ │ │ │ bpl.n 244720 │ │ │ │ movs r5, r6 │ │ │ │ add r6, pc, #80 @ (adr r6, 24472c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7, {r1, r7} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002446e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -304713,15 +304715,15 @@ │ │ │ │ ldr r3, [pc, #268] @ (244920 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r2, [pc, #252] @ (244924 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2448f8 │ │ │ │ cbz r6, 244880 │ │ │ │ ldr r3, [pc, #244] @ (244928 ) │ │ │ │ @@ -304833,15 +304835,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24482e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (244940 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24482e │ │ │ │ ldrb r6, [r5, #27] │ │ │ │ movs r5, r6 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -304853,15 +304855,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ bcc.n 2449b8 │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244944 : │ │ │ │ ldr r3, [pc, #8] @ (244950 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r0, [r3, #288] @ 0x120 │ │ │ │ movs r3, #0 │ │ │ │ @@ -304898,25 +304900,25 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2449fe │ │ │ │ mov r5, r3 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #192] @ (244a5c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #192] @ (244a60 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #188] @ (244a64 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 22575c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r4, #10 │ │ │ │ beq.n 244a22 │ │ │ │ cbz r0, 244a0c │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ @@ -304930,15 +304932,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 2449e2 │ │ │ │ cmp r4, #5 │ │ │ │ mov r1, r4 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ - bl 4103d4 │ │ │ │ + bl 410394 │ │ │ │ bl 2258ec │ │ │ │ cbnz r0, 244a12 │ │ │ │ ldr r3, [pc, #124] @ (244a68 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #6 │ │ │ │ bne.n 244a3c │ │ │ │ @@ -304979,25 +304981,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #21] │ │ │ │ movs r5, r6 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r8], {47} @ 0x2f │ │ │ │ - str r4, [r3, #64] @ 0x40 │ │ │ │ + stc 0, cr0, [r0], #188 @ 0xbc │ │ │ │ + str r4, [r4, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r6, #24] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ movs r2, r4 │ │ │ │ bne.n 244a50 │ │ │ │ movs r5, r6 │ │ │ │ - ldc 0, cr0, [r2], #-188 @ 0xffffff44 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xebfa002f │ │ │ │ + ldmia r3!, {r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r4, {r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244a78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -305007,28 +305009,28 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.n 244aa8 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 410a58 │ │ │ │ + bl 410a18 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 40eb5c │ │ │ │ + b.w 40eb1c │ │ │ │ ldr r0, [pc, #16] @ (244abc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 244a96 │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #17] │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244ac0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -305051,40 +305053,40 @@ │ │ │ │ cbz r0, 244b0e │ │ │ │ ldr r3, [pc, #80] @ (244b4c ) │ │ │ │ add r3, pc │ │ │ │ str.w r1, [r3, #296] @ 0x128 │ │ │ │ bl 226530 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44fae8 │ │ │ │ + b.w 44faa8 │ │ │ │ ldr r0, [pc, #64] @ (244b50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [pc, #60] @ (244b54 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r1, [r3, #288] @ 0x120 │ │ │ │ bl 226530 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44fae8 │ │ │ │ + b.w 44faa8 │ │ │ │ ldr r3, [pc, #40] @ (244b58 ) │ │ │ │ add r3, pc │ │ │ │ str.w r0, [r3, #288] @ 0x120 │ │ │ │ bl 226530 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44fae8 │ │ │ │ + b.w 44faa8 │ │ │ │ ldrb r6, [r5, #16] │ │ │ │ movs r5, r6 │ │ │ │ movs r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #856 @ (adr r1, 244ea8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r4, {r2, r4} │ │ │ │ movs r4, r4 │ │ │ │ add r1, pc, #728 @ (adr r1, 244e30 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r1, pc, #640 @ (adr r1, 244ddc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00244b5c : │ │ │ │ @@ -305099,30 +305101,30 @@ │ │ │ │ beq.n 244b8a │ │ │ │ ldr r3, [pc, #32] @ (244b98 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #300] @ 0x12c │ │ │ │ bl 226530 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 44fae8 │ │ │ │ + b.w 44faa8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ beq.n 244c78 │ │ │ │ movs r5, r6 │ │ │ │ add r1, pc, #352 @ (adr r1, 244cfc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00244b9c : │ │ │ │ ldr r3, [pc, #12] @ (244bac ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #304 @ 0x130 │ │ │ │ - b.w 4440c0 │ │ │ │ + b.w 444080 │ │ │ │ nop │ │ │ │ add r1, pc, #192 @ (adr r1, 244c70 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00244bb0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -305158,26 +305160,26 @@ │ │ │ │ movs r0, #9 │ │ │ │ bl 24447c │ │ │ │ ldr r3, [pc, #104] @ (244c68 ) │ │ │ │ add r3, pc │ │ │ │ str.w r4, [r3, #308] @ 0x134 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 44fae8 │ │ │ │ + b.w 44faa8 │ │ │ │ ldr r3, [pc, #92] @ (244c6c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (244c70 ) │ │ │ │ ldr r1, [pc, #92] @ (244c74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #734 @ 0x2de │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -305191,34 +305193,34 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 244bd2 │ │ │ │ ldr r0, [pc, #44] @ (244c80 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 244bd2 │ │ │ │ ldrb r6, [r7, #12] │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 244c78 │ │ │ │ movs r5, r6 │ │ │ │ add r0, pc, #840 @ (adr r0, 244fb4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - orn r0, r2, pc, asr #32 │ │ │ │ - ldmia r3!, {r4, r7} │ │ │ │ + bic.w r0, sl, pc, asr #32 │ │ │ │ + ldmia r3, {r3, r4, r6} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r2!, {r1, r5} │ │ │ │ + ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r4, r5} │ │ │ │ + ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244c84 : │ │ │ │ ldr r2, [pc, #36] @ (244cac ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ lsl.w r0, r3, r0 │ │ │ │ @@ -305242,15 +305244,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00244cb4 : │ │ │ │ ldr r3, [pc, #12] @ (244cc4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #312 @ 0x138 │ │ │ │ - b.w 4440c0 │ │ │ │ + b.w 444080 │ │ │ │ nop │ │ │ │ add r0, pc, #96 @ (adr r0, 244d28 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00244cc8 : │ │ │ │ ldr r3, [pc, #12] @ (244cd8 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -305281,15 +305283,15 @@ │ │ │ │ movs r0, #4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r2, ip] │ │ │ │ str.w r0, [r3, #288] @ 0x120 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r3, #292] @ 0x124 │ │ │ │ str r1, [r2, #0] │ │ │ │ - b.w 44fae8 │ │ │ │ + b.w 44faa8 │ │ │ │ ldr r7, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r6, [r1, #8] │ │ │ │ movs r5, r6 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -305312,42 +305314,42 @@ │ │ │ │ add r3, pc │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ str.w r4, [r3, #288] @ 0x120 │ │ │ │ it eq │ │ │ │ strbeq.w r2, [r3, #292] @ 0x124 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44fae8 │ │ │ │ + b.w 44faa8 │ │ │ │ ldr r3, [pc, #44] @ (244d8c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 244d3c │ │ │ │ ldr r3, [pc, #36] @ (244d90 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 244d3c │ │ │ │ ldr r0, [pc, #32] @ (244d94 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 244d3c │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #7] │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244d98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -305375,33 +305377,33 @@ │ │ │ │ cbz r3, 244e3c │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 244e04 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 244e0e │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 4108e0 │ │ │ │ + bl 4108a0 │ │ │ │ cbz r4, 244e26 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 244e4c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bmi.w 244f2c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 40eb5c │ │ │ │ + b.w 40eb1c │ │ │ │ ldr r3, [pc, #404] @ (244f9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 244e3c │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 4108e0 │ │ │ │ + bl 4108a0 │ │ │ │ movs r0, #14 │ │ │ │ bl 226558 │ │ │ │ movs r0, #8 │ │ │ │ bl 244d20 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 244dec │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -305410,15 +305412,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4108e0 │ │ │ │ + bl 4108a0 │ │ │ │ movs r0, #14 │ │ │ │ bl 226558 │ │ │ │ b.n 244dea │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 244eee │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 244df8 │ │ │ │ @@ -305476,52 +305478,52 @@ │ │ │ │ cmpeq.w r2, #4294967295 @ 0xffffffff │ │ │ │ beq.n 244df8 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 244df8 │ │ │ │ ldr r0, [pc, #188] @ (244fa4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 244df8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 244df8 │ │ │ │ ldr r3, [pc, #176] @ (244fa8 ) │ │ │ │ ldr r1, [r4, #32] │ │ │ │ ldr r6, [r4, #8] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ vldr d7, [r4, #24] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (244fac ) │ │ │ │ mov r1, r6 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vldr d7, [r4, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 244df8 │ │ │ │ ldr r0, [pc, #140] @ (244fb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 244dbe │ │ │ │ ldrd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldrd r2, r3, [r4, #32] │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ (244fb4 ) │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 244df8 │ │ │ │ movs r0, #1 │ │ │ │ blx 183830 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ strb r3, [r0, #0] │ │ │ │ b.n 244ec2 │ │ │ │ @@ -305529,15 +305531,15 @@ │ │ │ │ blx 18366c │ │ │ │ mov r9, r0 │ │ │ │ b.n 244ec2 │ │ │ │ ldr r0, [pc, #68] @ (244fb8 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 244ec8 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 244eb6 │ │ │ │ strb.w r8, [r9] │ │ │ │ b.n 244ec2 │ │ │ │ ldr r6, [sp, #208] @ 0xd0 │ │ │ │ movs r5, r6 │ │ │ │ @@ -305545,35 +305547,35 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r4, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r1, {r1, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ cmp r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r4, r5} │ │ │ │ + ldmia r1, {r1} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r0!, {r5, r6, r7} │ │ │ │ + ldmia r0!, {r3, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r0!, {r1, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r1!, {r3} │ │ │ │ + ldmia r0!, {r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00244fbc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 410bd0 │ │ │ │ + bl 410b90 │ │ │ │ movs r0, #6 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 244d20 │ │ │ │ │ │ │ │ 00244fd8 : │ │ │ │ ldr r3, [pc, #8] @ (244fe4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -305594,69 +305596,69 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 245014 │ │ │ │ ldr r3, [pc, #56] @ (24503c ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #332] @ 0x14c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 44fae8 │ │ │ │ + b.w 44faa8 │ │ │ │ ldr r3, [pc, #40] @ (245040 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 245002 │ │ │ │ ldr r3, [pc, #36] @ (245044 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 245002 │ │ │ │ ldr r0, [pc, #28] @ (245048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 245002 │ │ │ │ nop │ │ │ │ strb r2, [r1, #28] │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024504c : │ │ │ │ ldr r3, [pc, #12] @ (24505c ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #336 @ 0x150 │ │ │ │ - b.w 4440c0 │ │ │ │ + b.w 444080 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00245060 : │ │ │ │ ldr r3, [pc, #12] @ (245070 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #340 @ 0x154 │ │ │ │ - b.w 4440c0 │ │ │ │ + b.w 444080 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00245074 : │ │ │ │ ldr r3, [pc, #12] @ (245084 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r3, #344] @ 0x158 │ │ │ │ - b.w 44fae8 │ │ │ │ + b.w 44faa8 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00245088 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -305702,28 +305704,28 @@ │ │ │ │ ldr.w r1, [r5, #320] @ 0x140 │ │ │ │ cbz r1, 245120 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2452f6 │ │ │ │ ldr r0, [pc, #548] @ (245338 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [pc, #544] @ (24533c ) │ │ │ │ add r3, pc │ │ │ │ str.w r6, [r3, #320] @ 0x140 │ │ │ │ cmp r4, #5 │ │ │ │ mov r1, r4 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 4101e8 │ │ │ │ + bl 4101a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, sl, #340 @ 0x154 │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 245176 │ │ │ │ ldr.w r0, [sl, #328] @ 0x148 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2452dc │ │ │ │ ldr r2, [pc, #496] @ (245340 ) │ │ │ │ @@ -305775,19 +305777,19 @@ │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ mov r1, fp │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #280 @ 0x118 │ │ │ │ mov.w ip, #16 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ str.w ip, [r3, #4] │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ cmp r4, #15 │ │ │ │ bls.n 245234 │ │ │ │ movs r0, #0 │ │ │ │ - bl 44fd10 │ │ │ │ + bl 44fcd0 │ │ │ │ ldr.w r3, [r5, #344] @ 0x158 │ │ │ │ str.w r6, [r5, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2450d8 │ │ │ │ movs r0, #0 │ │ │ │ bl 226558 │ │ │ │ ldr.w r3, [r5, #300] @ 0x12c │ │ │ │ @@ -305797,56 +305799,56 @@ │ │ │ │ bl 2933a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2450e2 │ │ │ │ str.w r6, [r5, #300] @ 0x12c │ │ │ │ bl 226114 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #304 @ 0x130 │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ movs r0, #12 │ │ │ │ bl 24447c │ │ │ │ - bl 41062c │ │ │ │ + bl 4105ec │ │ │ │ b.n 2450e2 │ │ │ │ mov r0, r4 │ │ │ │ bl 226558 │ │ │ │ b.n 2451e6 │ │ │ │ - bl 410368 │ │ │ │ + bl 410328 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #336 @ 0x150 │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ b.n 2451a8 │ │ │ │ bl 226114 │ │ │ │ ldr r3, [pc, #268] @ (245360 ) │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 24527e │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #260] @ (245364 ) │ │ │ │ ldr r2, [pc, #260] @ (245368 ) │ │ │ │ ldr r1, [pc, #264] @ (24536c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ cbz r0, 24527e │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ cbz r3, 24527e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r4, [pc, #240] @ (245370 ) │ │ │ │ add r4, pc │ │ │ │ add.w r1, r4, #308 @ 0x134 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ - bl 4440f8 │ │ │ │ + bl 4440b8 │ │ │ │ str.w r6, [r4, #308] @ 0x134 │ │ │ │ bl 22629c │ │ │ │ - bl 410704 │ │ │ │ + bl 4106c4 │ │ │ │ b.n 245198 │ │ │ │ movs r0, #2 │ │ │ │ bl 2933a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24518c │ │ │ │ str.w r6, [fp, #296] @ 0x128 │ │ │ │ bl 226114 │ │ │ │ @@ -305871,22 +305873,22 @@ │ │ │ │ ldr r3, [pc, #148] @ (245378 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 24514c │ │ │ │ - bl 43c1d0 │ │ │ │ + bl 43c190 │ │ │ │ mov fp, r0 │ │ │ │ ldrd r1, r2, [r5, #320] @ 0x140 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 245314 │ │ │ │ ldr r0, [pc, #116] @ (24537c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov r0, fp │ │ │ │ blx 181788 │ │ │ │ b.n 245118 │ │ │ │ ldr r3, [pc, #104] @ (245380 ) │ │ │ │ add r3, pc │ │ │ │ b.n 245304 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @@ -305899,15 +305901,15 @@ │ │ │ │ movs r5, r6 │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5} │ │ │ │ + stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r4, [r6, #22] │ │ │ │ movs r5, r6 │ │ │ │ ldr r3, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @@ -305915,48 +305917,48 @@ │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r2, r7} │ │ │ │ + stmia r4!, {r2, r3, r6} │ │ │ │ movs r4, r4 │ │ │ │ ldmia r2, {r1, r2, r3} │ │ │ │ movs r5, r6 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 244b90 │ │ │ │ + b.n 245b20 │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r3, r5] │ │ │ │ + ldrh r4, [r4, r4] │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r6, #12] │ │ │ │ + str r0, [r7, #8] │ │ │ │ movs r2, r4 │ │ │ │ ldr r2, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r1!, {r5} │ │ │ │ movs r5, r6 │ │ │ │ lsrs r0, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r6!, {r1, r4} │ │ │ │ + stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00245384 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (245390 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 4440c0 │ │ │ │ + b.w 444080 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00245394 : │ │ │ │ - b.w 4440d8 │ │ │ │ + b.w 444098 │ │ │ │ │ │ │ │ 00245398 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #216] @ (245480 ) │ │ │ │ @@ -305967,30 +305969,30 @@ │ │ │ │ ldr r5, [pc, #212] @ (245488 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 326ecc │ │ │ │ + bl 326e8c │ │ │ │ movs r0, #4 │ │ │ │ - bl 43e9c0 │ │ │ │ + bl 43e980 │ │ │ │ bl 188650 │ │ │ │ bl 225a84 │ │ │ │ ldr r0, [pc, #184] @ (24548c ) │ │ │ │ movw r1, #935 @ 0x3a7 │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ ldr r0, [pc, #176] @ (245490 ) │ │ │ │ add r0, pc │ │ │ │ - bl 46acb0 │ │ │ │ + bl 46ac70 │ │ │ │ movs r0, #3 │ │ │ │ - bl 43e9c0 │ │ │ │ + bl 43e980 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43e9c0 │ │ │ │ + bl 43e980 │ │ │ │ mov r1, r4 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 182f7c │ │ │ │ ldr r2, [pc, #148] @ (245494 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r4, #1 │ │ │ │ @@ -306000,25 +306002,25 @@ │ │ │ │ add.w r3, r5, r1, lsl #4 │ │ │ │ ldr.w r1, [r2, #8]! │ │ │ │ add r3, r0 │ │ │ │ cmp r1, #16 │ │ │ │ strb r4, [r3, #4] │ │ │ │ bne.n 245408 │ │ │ │ add.w r0, r5, #260 @ 0x104 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ bl 265e58 │ │ │ │ bl 262574 │ │ │ │ - bl 3bab90 │ │ │ │ + bl 3bab50 │ │ │ │ mov r0, sp │ │ │ │ - bl 45e460 │ │ │ │ + bl 45e420 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 24546c │ │ │ │ - bl 3267ac │ │ │ │ - bl 32c1dc │ │ │ │ - bl 437904 │ │ │ │ + bl 32676c │ │ │ │ + bl 32c19c │ │ │ │ + bl 4378c4 │ │ │ │ ldr r2, [pc, #80] @ (245498 ) │ │ │ │ ldr r3, [pc, #60] @ (245484 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -306031,54 +306033,54 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #44] @ (24549c ) │ │ │ │ ldr r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 4428e4 │ │ │ │ + bl 4428a4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strb r6, [r2, #13] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r3, r5, r6} │ │ │ │ + stmia r2!, {r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ @ instruction: 0xefbdffff │ │ │ │ - b.n 245980 │ │ │ │ + b.n 245910 │ │ │ │ movs r7, r5 │ │ │ │ strb r4, [r7, #10] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r5!, {r2, r4} │ │ │ │ + stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002454a0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1dbd40 │ │ │ │ bl 259710 │ │ │ │ - bl 31d650 │ │ │ │ + bl 31d610 │ │ │ │ bl 226294 │ │ │ │ bl 292e2c │ │ │ │ - bl 3538d0 │ │ │ │ - bl 3374d4 │ │ │ │ - bl 32b124 │ │ │ │ + bl 353890 │ │ │ │ + bl 337494 │ │ │ │ + bl 32b0e4 │ │ │ │ bl 245b18 │ │ │ │ bl 285f68 │ │ │ │ bl 212680 │ │ │ │ - bl 3ba9ec │ │ │ │ - bl 3b7bb8 │ │ │ │ + bl 3ba9ac │ │ │ │ + bl 3b7b78 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 2fd9b4 │ │ │ │ + b.w 2fd974 │ │ │ │ nop │ │ │ │ │ │ │ │ 002454ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -306104,15 +306106,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2455e0 │ │ │ │ ldr r1, [pc, #272] @ (245640 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [pc, #272] @ 245644 │ │ │ │ mov r5, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [pc, #264] @ (245648 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w fp, [r8, r3] │ │ │ │ ldr r3, [pc, #260] @ (24564c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #256] @ (245650 ) │ │ │ │ @@ -306128,41 +306130,41 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 245574 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #240] @ (24565c ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #232] @ (245660 ) │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cbz r5, 2455de │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr.w sl, [r4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 245562 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cbz r3, 245616 │ │ │ │ @@ -306172,19 +306174,19 @@ │ │ │ │ cbz r1, 245610 │ │ │ │ ldr r0, [pc, #156] @ (245668 ) │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #148] @ (24566c ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 245574 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 42121c │ │ │ │ + bl 4211dc │ │ │ │ ldr r2, [pc, #136] @ (245670 ) │ │ │ │ ldr r3, [pc, #76] @ (245638 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -306203,53 +306205,53 @@ │ │ │ │ b.n 2455ce │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ b.n 2455c6 │ │ │ │ ldr r1, [pc, #84] @ (245674 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ b.n 2455e6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r0, #8] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #7] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r4!, {r1, r2, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ movs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - add sl, lr │ │ │ │ + add sl, r7 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r5, r7} │ │ │ │ + stmia r4!, {r3, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - add r8, sp │ │ │ │ + add r8, r6 │ │ │ │ movs r6, r4 │ │ │ │ - stmia r4!, {r1, r2, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + subs r2, r1, #3 │ │ │ │ movs r3, r5 │ │ │ │ - stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r4!, {r1, r4, r5} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r5, r6 │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + stmia r3!, {r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00245678 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -306315,23 +306317,23 @@ │ │ │ │ bl 2d1a5c │ │ │ │ b.n 2456e0 │ │ │ │ add.w r3, r0, #24 │ │ │ │ str.w r3, [r5, #648] @ 0x288 │ │ │ │ b.n 245708 │ │ │ │ ldr r0, [pc, #20] @ (24573c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 2456ea │ │ │ │ nop │ │ │ │ strb r2, [r7, #1] │ │ │ │ movs r5, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00245740 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -306448,58 +306450,58 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #100] @ (2458d0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (2458d4 ) │ │ │ │ add r0, pc │ │ │ │ blx 1814fc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92e0 │ │ │ │ + bl 2f92a0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ ldr r1, [pc, #68] @ (2458d8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 2f8e78 │ │ │ │ + bl 2f8e38 │ │ │ │ cbz r0, 2458b8 │ │ │ │ ldr.w ip, [pc, #56] @ 2458dc │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #56] @ (2458e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r2, #104] @ 0x68 │ │ │ │ movs r5, r6 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ movs r4, r4 │ │ │ │ - b.n 245ab4 │ │ │ │ + b.n 245a44 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #112] @ (245964 ) │ │ │ │ movs r0, #0 │ │ │ │ @@ -306508,26 +306510,26 @@ │ │ │ │ bl 245858 │ │ │ │ cbz r0, 24594a │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ ldr r0, [pc, #96] @ (245968 ) │ │ │ │ ldr r6, [pc, #100] @ (24596c ) │ │ │ │ add r0, pc │ │ │ │ - bl 442c2c │ │ │ │ + bl 442bec │ │ │ │ ldr r3, [pc, #96] @ (245970 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442c2c │ │ │ │ + bl 442bec │ │ │ │ movs r0, #1 │ │ │ │ cbnz r5, 245938 │ │ │ │ bl 245858 │ │ │ │ movs r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 245916 │ │ │ │ @@ -306543,24 +306545,24 @@ │ │ │ │ bl 245858 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 245904 │ │ │ │ ldr r0, [pc, #24] @ (245974 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 442c2c │ │ │ │ + b.w 442bec │ │ │ │ ldr r6, [r1, #96] @ 0x60 │ │ │ │ movs r5, r6 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r6} │ │ │ │ movs r4, r4 │ │ │ │ - stmia r1!, {r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r2, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r5} │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #276] @ (245a9c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -306577,15 +306579,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2459da │ │ │ │ ldr r0, [pc, #256] @ (245aac ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #248] @ (245ab0 ) │ │ │ │ ldr r3, [pc, #240] @ (245aa8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -306598,44 +306600,44 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 4458b4 │ │ │ │ + bl 445874 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245a74 │ │ │ │ ldr r1, [pc, #196] @ (245ab4 ) │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245a82 │ │ │ │ ldr r2, [pc, #180] @ (245ab8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 245a5e │ │ │ │ bl 245858 │ │ │ │ cbz r0, 245a5e │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ add r2, sp, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 445e40 │ │ │ │ + bl 445e00 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245a90 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -306657,61 +306659,61 @@ │ │ │ │ b.n 2459b4 │ │ │ │ ldr r2, [pc, #96] @ (245ac0 ) │ │ │ │ ldr r1, [pc, #96] @ (245ac4 ) │ │ │ │ ldr r0, [pc, #100] @ (245ac8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ bl 2458e4 │ │ │ │ b.n 2459b2 │ │ │ │ ldr r1, [pc, #84] @ (245acc ) │ │ │ │ ldr r0, [pc, #88] @ (245ad0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2459b2 │ │ │ │ ldr r0, [pc, #80] @ (245ad4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ bl 2458e4 │ │ │ │ b.n 2459b2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 2459b2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r6, #84] @ 0x54 │ │ │ │ movs r5, r6 │ │ │ │ str r4, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [r5, #84] @ 0x54 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r4, r5} │ │ │ │ + stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ ldr r4, [r1, #84] @ 0x54 │ │ │ │ movs r5, r6 │ │ │ │ - str r0, [sp, #568] @ 0x238 │ │ │ │ + str r0, [sp, #344] @ 0x158 │ │ │ │ movs r5, r4 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r2, r4, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6} │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ + ldrh r2, [r4, #62] @ 0x3e │ │ │ │ movs r5, r4 │ │ │ │ - stmia r0!, {r2, r3, r5} │ │ │ │ - movs r2, r4 │ │ │ │ - str r4, [r7, #24] │ │ │ │ + ite │ │ │ │ + mov r2, r4 │ │ │ │ + stral r4, [r0, #24] │ │ │ │ movs r7, r4 │ │ │ │ - ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00245ad8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -306751,27 +306753,27 @@ │ │ │ │ ldrd r4, r3, [r0, #36] @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 245b50 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [r3, #0] │ │ │ │ strd r5, r5, [r0, #36] @ 0x24 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r4, #36] @ 0x24 │ │ │ │ cbz r2, 245b52 │ │ │ │ mov r4, r2 │ │ │ │ b.n 245b36 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ strd r2, r2, [r4, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ str r3, [sp, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ @@ -306779,32 +306781,32 @@ │ │ │ │ 00245b74 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ (245bb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443ae4 │ │ │ │ + bl 443aa4 │ │ │ │ ldr r1, [pc, #40] @ (245bb4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ - bl 445f0c │ │ │ │ + bl 445ecc │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ negs r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r5, #7] │ │ │ │ movs r4, r4 │ │ │ │ stc2l 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ │ │ │ │ 00245bb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -306826,26 +306828,26 @@ │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245bd6 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 445b4c │ │ │ │ + bl 445b0c │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ negs r0, r0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r6, [r1, #52] @ 0x34 │ │ │ │ + strh r6, [r2, #50] @ 0x32 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00245c18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -306975,15 +306977,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f957c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245dc2 │ │ │ │ ldr r6, [pc, #124] @ (245dd8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [pc, #124] @ 245ddc │ │ │ │ add r5, sp, #8 │ │ │ │ @@ -306991,15 +306993,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #20 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov sl, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 181488 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [sl, #52] @ 0x34 │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ @@ -307030,19 +307032,19 @@ │ │ │ │ b.n 245d92 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r1, #28] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + pop {r1, r4, r7, pc} │ │ │ │ movs r4, r4 │ │ │ │ - bgt.n 245e3c │ │ │ │ + blt.n 245dcc │ │ │ │ movs r7, r5 │ │ │ │ - pop {r1, r2, r3, r5, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, pc} │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ movs r5, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -307063,15 +307065,15 @@ │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #14 │ │ │ │ bne.n 245e04 │ │ │ │ ldr r0, [pc, #8] @ (245e2c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 443cc0 │ │ │ │ + b.w 443c80 │ │ │ │ pop {r1, r2, r3, r6, r7, pc} │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00245e30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -307086,15 +307088,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 445084 │ │ │ │ + bl 445044 │ │ │ │ cbnz r0, 245e90 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #772] @ (24616c ) │ │ │ │ ldr r3, [pc, #760] @ (246164 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -307108,15 +307110,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #732] @ (246170 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 245ebc │ │ │ │ ldr r1, [pc, #724] @ (246174 ) │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 245fb6 │ │ │ │ @@ -307126,15 +307128,15 @@ │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246126 │ │ │ │ movs r5, #3 │ │ │ │ ldr r1, [pc, #700] @ (24617c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 245ef8 │ │ │ │ ldr r1, [pc, #688] @ (246180 ) │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245fba │ │ │ │ @@ -307149,27 +307151,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246140 │ │ │ │ ldr r1, [pc, #656] @ (24618c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 245f16 │ │ │ │ ldr r1, [pc, #648] @ (246190 ) │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 245fc0 │ │ │ │ orr.w r5, r5, #8 │ │ │ │ ldr r1, [pc, #636] @ (246194 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 444ec8 │ │ │ │ + bl 444e88 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 245f34 │ │ │ │ ldr r1, [pc, #624] @ (246198 ) │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 245fe8 │ │ │ │ @@ -307239,15 +307241,15 @@ │ │ │ │ ldr r3, [pc, #472] @ (2461ac ) │ │ │ │ ldr r1, [pc, #472] @ (2461b0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 246056 │ │ │ │ ldr r1, [pc, #456] @ (2461b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 245f34 │ │ │ │ @@ -307256,15 +307258,15 @@ │ │ │ │ ldr r3, [pc, #448] @ (2461bc ) │ │ │ │ ldr r1, [pc, #448] @ (2461c0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 246056 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #2 │ │ │ │ movw r0, #383 @ 0x17f │ │ │ │ mov.w ip, #2147483648 @ 0x80000000 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ @@ -307281,15 +307283,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #396] @ (2461cc ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov r0, r7 │ │ │ │ blx 182b1c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 245e66 │ │ │ │ ldr r3, [pc, #368] @ (2461d0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #368] @ (2461d4 ) │ │ │ │ @@ -307298,30 +307300,30 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ negs r2, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #322 @ 0x142 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov r0, r7 │ │ │ │ blx 182b1c │ │ │ │ asrs r0, r4, #31 │ │ │ │ b.n 245e66 │ │ │ │ ldr r3, [pc, #340] @ (2461dc ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #340] @ (2461e0 ) │ │ │ │ ldr r1, [pc, #344] @ (2461e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #311 @ 0x137 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r7 │ │ │ │ blx 182b1c │ │ │ │ b.n 246056 │ │ │ │ mov r0, r7 │ │ │ │ blx 18166c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 246100 │ │ │ │ @@ -307338,167 +307340,167 @@ │ │ │ │ ldr r3, [pc, #288] @ (2461ec ) │ │ │ │ ldr r1, [pc, #288] @ (2461f0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 246056 │ │ │ │ ldr r3, [pc, #272] @ (2461f4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2461f8 ) │ │ │ │ ldr r1, [pc, #276] @ (2461fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ negs r2, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #330 @ 0x14a │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 24607a │ │ │ │ ldr r1, [pc, #252] @ (246200 ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r3, [pc, #252] @ (246204 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #248] @ (246208 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov r0, r7 │ │ │ │ blx 182b1c │ │ │ │ b.n 246056 │ │ │ │ ldr r4, [pc, #228] @ (24620c ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r3, [pc, #224] @ (246210 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #224] @ (246214 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 246056 │ │ │ │ ldr r2, [pc, #212] @ (246218 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #212] @ (24621c ) │ │ │ │ ldr r1, [pc, #216] @ (246220 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 246056 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r7, #8] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #8 │ │ │ │ + adds r0, #208 @ 0xd0 │ │ │ │ movs r2, r5 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ movs r5, r6 │ │ │ │ - pop {r3, r4, r7} │ │ │ │ + pop {r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r5, #7] │ │ │ │ + ldrb r4, [r6, #6] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r0, [r7, #6] │ │ │ │ + ldrb r0, [r0, #6] │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r2, r4, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r3, #6] │ │ │ │ + ldrb r2, [r4, #5] │ │ │ │ movs r1, r5 │ │ │ │ - pop {r3, r5, r7} │ │ │ │ + pop {r4, r5, r6} │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r4, #6] │ │ │ │ + ldrb r0, [r5, #5] │ │ │ │ movs r1, r5 │ │ │ │ - strb r0, [r3, #29] │ │ │ │ + strb r0, [r4, #28] │ │ │ │ movs r1, r5 │ │ │ │ - ldrb r0, [r4, #5] │ │ │ │ + ldrb r0, [r5, #4] │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + pop {r1, r2, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ movs r1, r5 │ │ │ │ str r2, [r0, #60] @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ pop {r2, r3, r4, r5, r6} │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r0, [r1, #3] │ │ │ │ + ldrb r0, [r2, #2] │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r2} │ │ │ │ + cbnz r6, 24621e │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 246178 │ │ │ │ + bls.n 246108 │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r4, 24620a │ │ │ │ + cbnz r4, 2461fc │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r4, #2] │ │ │ │ + ldrb r0, [r5, #1] │ │ │ │ movs r1, r5 │ │ │ │ - pop {r1, r3} │ │ │ │ + cbnz r2, 246230 │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 246138 │ │ │ │ + bls.n 2460c8 │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r4, 246210 │ │ │ │ + revsh r4, r7 │ │ │ │ movs r4, r4 │ │ │ │ - pop {r1, r2, r4, r5, r6} │ │ │ │ + pop {r1, r2, r3, r4, r5} │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 2462c4 │ │ │ │ + bls.n 246254 │ │ │ │ movs r7, r5 │ │ │ │ - revsh r2, r6 │ │ │ │ + hlt 0x003a │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 246284 │ │ │ │ + bls.n 246214 │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r2, 246254 │ │ │ │ + cbnz r2, 246246 │ │ │ │ movs r4, r4 │ │ │ │ - revsh r4, r1 │ │ │ │ + hlt 0x0014 │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 246240 │ │ │ │ + bhi.n 2461d0 │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r2, 24624c │ │ │ │ + cbnz r2, 24623e │ │ │ │ movs r4, r4 │ │ │ │ - hlt 0x0024 │ │ │ │ + rev16 r4, r5 │ │ │ │ movs r4, r4 │ │ │ │ - revsh r2, r0 │ │ │ │ + hlt 0x000a │ │ │ │ movs r4, r4 │ │ │ │ - bhi.n 2461c8 │ │ │ │ + bhi.n 246158 │ │ │ │ movs r7, r5 │ │ │ │ - rev16 r4, r4 │ │ │ │ + rev r4, r5 │ │ │ │ movs r4, r4 │ │ │ │ - bhi.n 2461a0 │ │ │ │ + bhi.n 246130 │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r6, 246260 │ │ │ │ + cbnz r6, 246252 │ │ │ │ movs r4, r4 │ │ │ │ - rev16 r0, r1 │ │ │ │ + rev r0, r2 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r0, 246278 │ │ │ │ + cbnz r0, 24626a │ │ │ │ movs r4, r4 │ │ │ │ - bhi.n 246164 │ │ │ │ + bhi.n 2462f4 │ │ │ │ movs r7, r5 │ │ │ │ - rev r4, r4 │ │ │ │ + cbnz r4, 246246 │ │ │ │ movs r4, r4 │ │ │ │ - rev r6, r3 │ │ │ │ + cbnz r6, 246248 │ │ │ │ movs r4, r4 │ │ │ │ - bhi.n 246124 │ │ │ │ + bhi.n 2462b4 │ │ │ │ movs r7, r5 │ │ │ │ - rev r0, r0 │ │ │ │ + cbnz r0, 24624a │ │ │ │ movs r4, r4 │ │ │ │ - rev16 r4, r5 │ │ │ │ + rev r4, r6 │ │ │ │ movs r4, r4 │ │ │ │ - bhi.n 246304 │ │ │ │ + bhi.n 246294 │ │ │ │ movs r7, r5 │ │ │ │ - cbnz r2, 24625e │ │ │ │ + cbnz r2, 246250 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00246224 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -307527,21 +307529,21 @@ │ │ │ │ it ne │ │ │ │ cmpne r0, r3 │ │ │ │ ldr r3, [pc, #96] @ (2462d4 ) │ │ │ │ it eq │ │ │ │ addeq r0, sp, #20 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [pc, #88] @ (2462d8 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #72] @ (2462dc ) │ │ │ │ ldr r3, [pc, #52] @ (2462c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -307560,21 +307562,21 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, #72] @ 0x48 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r0 │ │ │ │ + hlt 0x000e │ │ │ │ movs r4, r4 │ │ │ │ - hlt 0x0028 │ │ │ │ + rev16 r0, r6 │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 246220 │ │ │ │ + bls.n 2463b0 │ │ │ │ movs r7, r5 │ │ │ │ - revsh r6, r0 │ │ │ │ + hlt 0x000e │ │ │ │ movs r4, r4 │ │ │ │ str r0, [r6, #68] @ 0x44 │ │ │ │ movs r5, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -307632,15 +307634,15 @@ │ │ │ │ str r4, [sp, #288] @ 0x120 │ │ │ │ blx 182ee8 <__snprintf_chk@plt> │ │ │ │ add r1, sp, #276 @ 0x114 │ │ │ │ movs r0, #15 │ │ │ │ blx 182780 <__prctl_time64@plt+0x4> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 43c468 │ │ │ │ + bl 43c428 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ movs r0, #1 │ │ │ │ blx 18163c │ │ │ │ add r0, sp, #8 │ │ │ │ blx 181ddc │ │ │ │ movs r1, #1 │ │ │ │ @@ -307665,15 +307667,15 @@ │ │ │ │ str r6, [r3, #60] @ 0x3c │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xff95ffff │ │ │ │ - rev r2, r3 │ │ │ │ + cbnz r2, 24640c │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002463d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ @@ -307703,15 +307705,15 @@ │ │ │ │ add r1, sp, #4 │ │ │ │ movs r0, #0 │ │ │ │ blx 1812c0 │ │ │ │ movs r0, #75 @ 0x4b │ │ │ │ blx 182814 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sp │ │ │ │ - bl 43c254 │ │ │ │ + bl 43c214 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ add r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (246484 ) │ │ │ │ add r0, pc │ │ │ │ blx 1821b4 │ │ │ │ @@ -307745,21 +307747,21 @@ │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr1, cr15, {7} │ │ │ │ str r4, [r6, #40] @ 0x28 │ │ │ │ movs r5, r6 │ │ │ │ ldr r0, [pc, #8] @ (246498 ) │ │ │ │ movs r1, #2 │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c40 │ │ │ │ + b.w 2f8c00 │ │ │ │ nop │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ ldr r0, [pc, #4] @ (2464a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ str r2, [r1, #60] @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -307767,15 +307769,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (246508 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #72] @ (24650c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w ip, [pc, #60] @ 246510 │ │ │ │ ldr r3, [pc, #60] @ (246514 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (246518 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (24651c ) │ │ │ │ strd ip, r3, [r0, #48] @ 0x30 │ │ │ │ @@ -307789,19 +307791,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bvc.n 2465d4 │ │ │ │ + bvc.n 246564 │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb8c0 │ │ │ │ + @ instruction: 0xb888 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb8da │ │ │ │ + @ instruction: 0xb8a2 │ │ │ │ movs r4, r4 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ @@ -307828,15 +307830,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r8, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ str r5, [sp, #8] │ │ │ │ sbcs.w r5, r3, #0 │ │ │ │ @@ -307881,49 +307883,49 @@ │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldrb r5, [r5, #4] │ │ │ │ ldrd r1, r2, [r6, #44] @ 0x2c │ │ │ │ cmp r5, #1 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ beq.n 246610 │ │ │ │ - bl 30fa5c │ │ │ │ + bl 30fa1c │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 246592 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 246592 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r6, [r4, #32] │ │ │ │ sub.w r3, r3, #1024 @ 0x400 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 24658e │ │ │ │ tbb [pc, r3] │ │ │ │ bxns sl │ │ │ │ lsrs r7, r6, #28 │ │ │ │ - bl 30fa48 │ │ │ │ + bl 30fa08 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 2465f2 │ │ │ │ ldr r1, [r6, #40] @ 0x28 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 30fa70 │ │ │ │ + bl 30fa30 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2465da │ │ │ │ b.n 246692 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 30c2f8 │ │ │ │ + bl 30c2b8 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2466ce │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r2, r3 │ │ │ │ itt cs │ │ │ │ strcs r3, [r6, #4] │ │ │ │ @@ -307939,97 +307941,97 @@ │ │ │ │ ldr r1, [pc, #196] @ (246728 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #529 @ 0x211 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 2465f2 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 30c2e4 │ │ │ │ + bl 30c2a4 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 246642 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 2465f2 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 30c2d0 │ │ │ │ + bl 30c290 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 246642 │ │ │ │ b.n 246692 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 30c2bc │ │ │ │ + bl 30c27c │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 246642 │ │ │ │ b.n 246692 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mvn.w r5, #5 │ │ │ │ b.n 2465f2 │ │ │ │ ldr r0, [pc, #84] @ (24672c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 24659e │ │ │ │ ldr r0, [pc, #72] @ (246730 ) │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ mov.w r2, #454 @ 0x1c6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #8 │ │ │ │ mvn.w r5, #2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 2465f2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r1, #28] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb874 │ │ │ │ + @ instruction: 0xb83c │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 2466d8 │ │ │ │ + bvs.n 246668 │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb88c │ │ │ │ + @ instruction: 0xb854 │ │ │ │ movs r4, r4 │ │ │ │ str r2, [r4, #20] │ │ │ │ movs r5, r6 │ │ │ │ - bpl.n 2466ac │ │ │ │ + bpl.n 24663c │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb7ee │ │ │ │ + @ instruction: 0xb7b6 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb74c │ │ │ │ + @ instruction: 0xb714 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + @ instruction: 0xb6e4 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb72c │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #224] @ (246824 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -308049,15 +308051,15 @@ │ │ │ │ movs r2, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #204] @ (246834 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #192] @ (246838 ) │ │ │ │ ldr r3, [pc, #172] @ (246828 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -308093,15 +308095,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r4, #296] @ 0x128 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ strd r1, r2, [r4, #316] @ 0x13c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [r0, #4] │ │ │ │ - bl 30c2b8 │ │ │ │ + bl 30c278 │ │ │ │ cbz r0, 2467fe │ │ │ │ ldr.w r3, [r4, #284] @ 0x11c │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #312] @ 0x138 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #284] @ 0x11c │ │ │ │ ldr r2, [pc, #64] @ (246840 ) │ │ │ │ @@ -308119,23 +308121,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 248088 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrsh r2, [r7, r6] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2467b0 │ │ │ │ + bmi.n 246740 │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xb700 │ │ │ │ + @ instruction: 0xb6c8 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb612 │ │ │ │ movs r4, r4 │ │ │ │ ldrsh r2, [r1, r6] │ │ │ │ movs r5, r6 │ │ │ │ - @ instruction: 0xb6fa │ │ │ │ + @ instruction: 0xb6c2 │ │ │ │ movs r4, r4 │ │ │ │ ldrsh r2, [r0, r4] │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -308147,24 +308149,24 @@ │ │ │ │ mov r4, r3 │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #104] @ (2468cc ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcs.n 2468be │ │ │ │ add.w r5, r0, r5, lsl #2 │ │ │ │ ldr.w r4, [r5, #880] @ 0x370 │ │ │ │ cbz r4, 2468be │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2468b2 │ │ │ │ - bl 30fa84 │ │ │ │ + bl 30fa44 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r5, #880] @ 0x370 │ │ │ │ cbz r3, 24689e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -308176,23 +308178,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24688a │ │ │ │ - bl 30c31c │ │ │ │ + bl 30c2dc │ │ │ │ b.n 24688a │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2468a0 │ │ │ │ - bcc.n 246864 │ │ │ │ + bcc.n 2467f4 │ │ │ │ movs r7, r5 │ │ │ │ - push {r2, r4, r6, lr} │ │ │ │ + push {r2, r3, r4, lr} │ │ │ │ movs r4, r4 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + push {r3, r4, r5, lr} │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #120] @ (24695c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -308202,15 +308204,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ movs r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r8, [r7, #280] @ 0x118 │ │ │ │ add.w r6, r0, #876 @ 0x36c │ │ │ │ mov r5, r4 │ │ │ │ mov r9, r4 │ │ │ │ ldr.w r1, [r6, #4]! │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ @@ -308237,19 +308239,19 @@ │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 24693c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 248088 │ │ │ │ - bcc.n 2469dc │ │ │ │ + bcc.n 24696c │ │ │ │ movs r7, r5 │ │ │ │ - push {r1, r3, r6, r7} │ │ │ │ + push {r1, r4, r7} │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r2, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r5, r7} │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #988] @ (246d58 ) │ │ │ │ @@ -308269,15 +308271,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #2 │ │ │ │ str r4, [sp, #20] │ │ │ │ beq.n 246ab2 │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ @@ -308306,27 +308308,27 @@ │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #884] @ (246d74 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r0, 246a16 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ cbz r6, 246a20 │ │ │ │ mov r0, r9 │ │ │ │ blx r6 │ │ │ │ movs r0, #0 │ │ │ │ b.n 246a30 │ │ │ │ ldr r0, [pc, #848] @ (246d78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w r0, #2 │ │ │ │ ldr r2, [pc, #840] @ (246d7c ) │ │ │ │ ldr r3, [pc, #808] @ (246d5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -308350,27 +308352,27 @@ │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 246a66 │ │ │ │ add r3, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ ldrd r3, r2, [r5, #12] │ │ │ │ - bl 30c2b4 │ │ │ │ + bl 30c274 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 246d28 │ │ │ │ movs r0, #20 │ │ │ │ blx 181488 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r4, #220 @ 0xdc │ │ │ │ str r7, [r0, #8] │ │ │ │ str.w r0, [r8, r2, lsl #2] │ │ │ │ cbz r3, 246aa8 │ │ │ │ mov r0, r3 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ asrs r3, r4, #31 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ b.n 246a1a │ │ │ │ ldrb r0, [r5, #28] │ │ │ │ cmp r0, #1 │ │ │ │ @@ -308409,30 +308411,30 @@ │ │ │ │ ldr r1, [pc, #644] @ (246d88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246a12 │ │ │ │ b.n 246a16 │ │ │ │ ldr r3, [pc, #616] @ (246d8c ) │ │ │ │ ldr r2, [pc, #620] @ (246d90 ) │ │ │ │ ldr r1, [pc, #620] @ (246d94 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ mov.w r2, #282 @ 0x11a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246a12 │ │ │ │ b.n 246a16 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #32 │ │ │ │ beq.w 246c8e │ │ │ │ @@ -308442,15 +308444,15 @@ │ │ │ │ cmp r3, #24 │ │ │ │ it eq │ │ │ │ moveq r0, #1 │ │ │ │ bne.w 246cc0 │ │ │ │ add r2, sp, #20 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ - bl 30f7c4 │ │ │ │ + bl 30f784 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 246d28 │ │ │ │ movs r0, #20 │ │ │ │ blx 181488 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add.w r1, r4, #220 @ 0xdc │ │ │ │ @@ -308458,15 +308460,15 @@ │ │ │ │ str r7, [r0, #0] │ │ │ │ rev16 r3, r3 │ │ │ │ strh r3, [r0, #4] │ │ │ │ str.w r0, [r8, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 246aa8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 246aa8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #24 │ │ │ │ beq.w 246cf6 │ │ │ │ cmp r3, #32 │ │ │ │ beq.w 246cf2 │ │ │ │ cmp r3, #16 │ │ │ │ @@ -308477,15 +308479,15 @@ │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #488] @ (246da0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r2, #184 @ 0xb8 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246a12 │ │ │ │ b.n 246a16 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #24 │ │ │ │ beq.w 246cec │ │ │ │ @@ -308544,45 +308546,45 @@ │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #372] @ (246dc4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ movs r2, #181 @ 0xb5 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246a12 │ │ │ │ b.n 246a16 │ │ │ │ ldr r3, [pc, #352] @ (246dc8 ) │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r2, [pc, #352] @ (246dcc ) │ │ │ │ ldr r1, [pc, #352] @ (246dd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #348 @ 0x15c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246a12 │ │ │ │ b.n 246a16 │ │ │ │ movs r0, #0 │ │ │ │ b.n 246b62 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #316] @ (246dd4 ) │ │ │ │ add r0, sp, #20 │ │ │ │ add.w r3, r7, #288 @ 0x120 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246a12 │ │ │ │ b.n 246a16 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ it eq │ │ │ │ moveq r0, #2 │ │ │ │ @@ -308626,15 +308628,15 @@ │ │ │ │ ldr r2, [pc, #216] @ (246de4 ) │ │ │ │ add r0, sp, #20 │ │ │ │ add.w r3, r7, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246a12 │ │ │ │ b.n 246a16 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246a12 │ │ │ │ @@ -308643,94 +308645,94 @@ │ │ │ │ ldr r2, [pc, #176] @ (246de8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r7, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #20 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #225 @ 0xe1 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 246a12 │ │ │ │ b.n 246a16 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r0, r6] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 246c9c │ │ │ │ + bcs.n 246e2c │ │ │ │ movs r7, r5 │ │ │ │ - push {r3, r5} │ │ │ │ + cbz r0, 246de4 │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r3, r4, r5} │ │ │ │ + push {r1} │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r3, r4, r7, lr} │ │ │ │ + push {r1, r5, r6, lr} │ │ │ │ movs r4, r4 │ │ │ │ - bcs.n 246dc8 │ │ │ │ + bne.n 246d58 │ │ │ │ movs r7, r5 │ │ │ │ - cbz r0, 246de4 │ │ │ │ + cbz r0, 246dd6 │ │ │ │ movs r4, r4 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + push {r1, r4, r6, lr} │ │ │ │ movs r4, r4 │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ movs r5, r6 │ │ │ │ - bne.n 246dcc │ │ │ │ + beq.n 246d5c │ │ │ │ movs r7, r5 │ │ │ │ - cbz r6, 246df8 │ │ │ │ + cbz r6, 246dea │ │ │ │ movs r4, r4 │ │ │ │ - uxth r2, r5 │ │ │ │ + sxtb r2, r6 │ │ │ │ movs r4, r4 │ │ │ │ - bne.n 246d94 │ │ │ │ + beq.n 246d24 │ │ │ │ movs r7, r5 │ │ │ │ - cbz r4, 246e0e │ │ │ │ + cbz r4, 246e00 │ │ │ │ movs r4, r4 │ │ │ │ - uxth r0, r1 │ │ │ │ + sxtb r0, r2 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r0, 246dee │ │ │ │ + cbz r0, 246de0 │ │ │ │ movs r4, r4 │ │ │ │ - beq.n 246e80 │ │ │ │ + beq.n 246e10 │ │ │ │ movs r7, r5 │ │ │ │ - cbz r6, 246de2 │ │ │ │ + cbz r6, 246dd4 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r0, 246dec │ │ │ │ + uxtb r0, r3 │ │ │ │ movs r4, r4 │ │ │ │ - beq.n 246e1c │ │ │ │ + beq.n 246dac │ │ │ │ movs r7, r5 │ │ │ │ - cbz r6, 246de0 │ │ │ │ + cbz r6, 246dd2 │ │ │ │ movs r4, r4 │ │ │ │ - uxtb r0, r5 │ │ │ │ + uxth r0, r6 │ │ │ │ movs r4, r4 │ │ │ │ - beq.n 246dd8 │ │ │ │ + ldmia r7, {r3, r4, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - cbz r6, 246de2 │ │ │ │ + cbz r6, 246dd4 │ │ │ │ movs r4, r4 │ │ │ │ - uxtb r0, r5 │ │ │ │ + uxth r0, r6 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r7, {r3, r4, r6, r7} │ │ │ │ + ldmia r7, {r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ - cbz r2, 246de0 │ │ │ │ + cbz r2, 246dd2 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r7} │ │ │ │ movs r7, r5 │ │ │ │ - sxtb r4, r3 │ │ │ │ + sxth r4, r4 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r6, 246de2 │ │ │ │ + cbz r6, 246dd4 │ │ │ │ movs r4, r4 │ │ │ │ - uxtb r0, r3 │ │ │ │ + uxth r0, r4 │ │ │ │ movs r4, r4 │ │ │ │ - sxth r6, r6 │ │ │ │ + cbz r6, 246e1a │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r7!, {r2, r3, r4, r6} │ │ │ │ + ldmia r7!, {r2, r5} │ │ │ │ movs r7, r5 │ │ │ │ - sub sp, #424 @ 0x1a8 │ │ │ │ + sub sp, #200 @ 0xc8 │ │ │ │ movs r4, r4 │ │ │ │ - sxth r6, r7 │ │ │ │ + sxth r6, r0 │ │ │ │ movs r4, r4 │ │ │ │ - cbz r0, 246e0a │ │ │ │ + cbz r0, 246dfc │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00246dec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -308763,15 +308765,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r4, fp │ │ │ │ blx 181788 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cbz r5, 246e6a │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 246e38 │ │ │ │ blx 18366c │ │ │ │ ldr r5, [r5, #0] │ │ │ │ @@ -308779,57 +308781,57 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 246e4c │ │ │ │ ldr.w fp, [sp] │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r5, [fp, #8] │ │ │ │ cbz r5, 246eb0 │ │ │ │ ldr r3, [pc, #92] @ (246ee0 ) │ │ │ │ ldr.w fp, [pc, #92] @ 246ee4 │ │ │ │ add fp, pc │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldrd r4, r1, [r3] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 246e90 │ │ │ │ ldr r4, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ ldr.w r9, [r9] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 246e1e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 41c998 │ │ │ │ + b.w 41c958 │ │ │ │ mov r4, r5 │ │ │ │ b.n 246e6e │ │ │ │ ldr r6, [r7, r3] │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #48] @ (246f08 ) │ │ │ │ + blxns sl │ │ │ │ movs r2, r4 │ │ │ │ - cbz r6, 246f06 │ │ │ │ + cbz r6, 246ef8 │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 246efc │ │ │ │ + cbz r4, 246eee │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -308956,15 +308958,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #172] @ (2470f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w r3, #2 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -309004,31 +309006,31 @@ │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r1, #16] │ │ │ │ adc.w r0, r0, #0 │ │ │ │ str r0, [r1, #20] │ │ │ │ b.n 246fe6 │ │ │ │ ldr r0, [pc, #24] @ (2470f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 24704a │ │ │ │ ldr r0, [pc, #20] @ (2470f8 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 24704a │ │ │ │ nop │ │ │ │ - add r7, sp, #864 @ 0x360 │ │ │ │ + add r7, sp, #640 @ 0x280 │ │ │ │ movs r4, r4 │ │ │ │ - add r7, sp, #104 @ 0x68 │ │ │ │ + add r6, sp, #904 @ 0x388 │ │ │ │ movs r4, r4 │ │ │ │ - add r7, sp, #360 @ 0x168 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (247104 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldrsb r6, [r3, r6] │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -309037,15 +309039,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #148] @ (2471b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #136] @ (2471b8 ) │ │ │ │ ldr r1, [pc, #136] @ (2471bc ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [pc, #136] @ (2471c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ @@ -309058,80 +309060,80 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r4, r2, [r2] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2471cc ) │ │ │ │ ldr r1, [pc, #120] @ (2471d0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r1, [pc, #112] @ (2471d4 ) │ │ │ │ ldr r2, [pc, #116] @ (2471d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #112] @ (2471dc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #112] @ (2471e0 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r1, [pc, #100] @ (2471e4 ) │ │ │ │ ldr r3, [pc, #100] @ (2471e8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (2471ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r2, [pc, #84] @ (2471f0 ) │ │ │ │ ldr r1, [pc, #88] @ (2471f4 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 297500 │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ + ldmia r4, {r2, r3, r4} │ │ │ │ movs r7, r5 │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r1, #21] │ │ │ │ + strb r6, [r2, #20] │ │ │ │ movs r2, r4 │ │ │ │ ldrb r6, [r7, #19] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + strb r4, [r5, #31] │ │ │ │ movs r2, r4 │ │ │ │ - adds r6, r5, #6 │ │ │ │ + adds r6, r6, #5 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r7, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #11] │ │ │ │ + ldrb r0, [r6, #10] │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #728 @ 0x2d8 │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309206,27 +309208,27 @@ │ │ │ │ ldr r4, [pc, #284] @ (2473d0 ) │ │ │ │ mov r3, r1 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2473ba │ │ │ │ ldr r0, [pc, #264] @ (2473d4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #264] @ (2473d8 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r4, [r0, #336] @ 0x150 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 24731e │ │ │ │ ldr r0, [pc, #244] @ (2473dc ) │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ @@ -309292,15 +309294,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #12 │ │ │ │ blx 181488 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 2fba30 │ │ │ │ + bl 2fb9f0 │ │ │ │ str r4, [r5, #8] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #8 │ │ │ │ str r3, [r5, #4] │ │ │ │ blx 183830 │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -309311,43 +309313,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #936 @ 0x3a8 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r2, {r2, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r5, r6} │ │ │ │ movs r7, r5 │ │ │ │ - add r2, sp, #704 @ 0x2c0 │ │ │ │ + add r2, sp, #480 @ 0x1e0 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #608 @ 0x260 │ │ │ │ + add r5, sp, #384 @ 0x180 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #624 @ 0x270 │ │ │ │ + add r5, sp, #400 @ 0x190 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #424 @ 0x1a8 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #424 @ 0x1a8 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #672 @ 0x2a0 │ │ │ │ + add r5, sp, #448 @ 0x1c0 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #696 @ 0x2b8 │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + add r5, sp, #480 @ 0x1e0 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #712 @ 0x2c8 │ │ │ │ + add r5, sp, #488 @ 0x1e8 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #736 @ 0x2e0 │ │ │ │ + add r5, sp, #512 @ 0x200 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #760 @ 0x2f8 │ │ │ │ + add r5, sp, #536 @ 0x218 │ │ │ │ movs r4, r4 │ │ │ │ - add r5, sp, #768 @ 0x300 │ │ │ │ + add r5, sp, #544 @ 0x220 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #100] @ 247480 │ │ │ │ sub sp, #28 │ │ │ │ @@ -309377,31 +309379,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #44] @ (24748c ) │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 2fbd6c │ │ │ │ + bl 2fbd2c │ │ │ │ ldr r1, [pc, #36] @ (247490 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2f95ac │ │ │ │ + bl 2f956c │ │ │ │ b.n 247436 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strh r0, [r4, r3] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, r3] │ │ │ │ movs r5, r6 │ │ │ │ - add r4, sp, #1016 @ 0x3f8 │ │ │ │ + add r4, sp, #792 @ 0x318 │ │ │ │ movs r4, r4 │ │ │ │ mrc2 15, 1, pc, cr3, cr15, {7} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r5, [r0, #872] @ 0x368 │ │ │ │ @@ -309429,127 +309431,127 @@ │ │ │ │ strd r3, r3, [r4, #36] @ 0x24 │ │ │ │ bl 246f90 │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 247546 │ │ │ │ asrs r3, r2, #31 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r6, #344 @ 0x158 │ │ │ │ - bl 45aa3c │ │ │ │ + bl 45a9fc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #108] @ (247564 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 24750e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ add.w r0, r6, #624 @ 0x270 │ │ │ │ - bl 45a598 │ │ │ │ + bl 45a558 │ │ │ │ cbnz r0, 24752e │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2474be │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r6, #600 @ 0x258 │ │ │ │ add.w r0, r6, #344 @ 0x158 │ │ │ │ - bl 45a90c │ │ │ │ + bl 45a8cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24751c │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2474be │ │ │ │ b.n 24751c │ │ │ │ ldrd r3, r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ blx r3 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2474be │ │ │ │ b.n 24751c │ │ │ │ str.w r3, [r6, #876] @ 0x36c │ │ │ │ b.n 2474ca │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r7} │ │ │ │ movs r7, r5 │ │ │ │ - add r0, sp, #816 @ 0x330 │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ movs r4, r4 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r0, sp, #456 @ 0x1c8 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ sub sp, #16 │ │ │ │ mla r4, r0, r1, r5 │ │ │ │ add.w r0, r5, #624 @ 0x270 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, r7, [r4, #624] @ 0x270 │ │ │ │ - bl 45a598 │ │ │ │ + bl 45a558 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cmp r7, r3 │ │ │ │ it eq │ │ │ │ cmpeq r8, r2 │ │ │ │ beq.n 2475f0 │ │ │ │ mov sl, r0 │ │ │ │ strd r2, r3, [r4, #624] @ 0x270 │ │ │ │ add.w r0, r5, #624 @ 0x270 │ │ │ │ - bl 45a598 │ │ │ │ + bl 45a558 │ │ │ │ cbz r0, 2475da │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r5, #624 @ 0x270 │ │ │ │ - bl 45a5c0 │ │ │ │ + bl 45a580 │ │ │ │ cbz r0, 2475ec │ │ │ │ add.w r4, r5, #344 @ 0x158 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 247606 │ │ │ │ add.w r2, r5, #624 @ 0x270 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 45a890 │ │ │ │ + b.w 45a850 │ │ │ │ add.w r0, r5, #600 @ 0x258 │ │ │ │ - bl 45a548 │ │ │ │ + bl 45a508 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 247494 │ │ │ │ strd r8, r7, [r4, #624] @ 0x270 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 45a478 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 45a438 │ │ │ │ + bl 44fa98 │ │ │ │ ldr r3, [pc, #20] @ (247628 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r2, sl │ │ │ │ add r3, pc │ │ │ │ add.w r0, r5, #600 @ 0x258 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 45a4c0 │ │ │ │ + bl 45a480 │ │ │ │ b.n 2475c8 │ │ │ │ mrc2 15, 3, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 247670 │ │ │ │ @@ -309558,29 +309560,29 @@ │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #48] @ (247678 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb r0, [r0, #21] │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r7!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - add r7, pc, #224 @ (adr r7, 247758 ) │ │ │ │ + add r7, pc, #0 @ (adr r7, 247678 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r7, pc, #344 @ (adr r7, 2477d4 ) │ │ │ │ + add r7, pc, #120 @ (adr r7, 2476f4 ) │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #120] @ 247704 │ │ │ │ sub sp, #16 │ │ │ │ @@ -309598,23 +309600,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #280] @ 0x118 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 42d444 │ │ │ │ + bl 42d404 │ │ │ │ ldr r2, [pc, #56] @ (247718 ) │ │ │ │ ldr r3, [pc, #44] @ (24770c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -309624,23 +309626,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ str r6, [r3, r1] │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #984 @ (adr r6, 247aec ) │ │ │ │ + add r6, pc, #760 @ (adr r6, 247a0c ) │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #824 @ (adr r6, 247a50 ) │ │ │ │ + add r6, pc, #600 @ (adr r6, 247970 ) │ │ │ │ movs r4, r4 │ │ │ │ str r4, [r4, r0] │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309651,35 +309653,35 @@ │ │ │ │ ldr r1, [pc, #64] @ (247778 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #48] @ (24777c ) │ │ │ │ mov r4, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2fabe4 │ │ │ │ + bl 2faba4 │ │ │ │ add.w r0, r4, #624 @ 0x270 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 45a434 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + b.w 45a3f4 │ │ │ │ + stmia r6!, {r1, r2} │ │ │ │ movs r7, r5 │ │ │ │ - add r6, pc, #288 @ (adr r6, 247898 ) │ │ │ │ + add r6, pc, #64 @ (adr r6, 2477b8 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #392 @ (adr r6, 247904 ) │ │ │ │ + add r6, pc, #168 @ (adr r6, 247824 ) │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 24780c │ │ │ │ sub sp, #24 │ │ │ │ @@ -309697,23 +309699,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #744] @ 0x2e8 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d524 │ │ │ │ + bl 42d4e4 │ │ │ │ ldr r2, [pc, #60] @ (247820 ) │ │ │ │ ldr r3, [pc, #44] @ (247814 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -309724,23 +309726,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ ldr r7, [pc, #360] @ (24797c ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #968 @ (adr r5, 247be4 ) │ │ │ │ + add r5, pc, #744 @ (adr r5, 247b04 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #808 @ (adr r5, 247b48 ) │ │ │ │ + add r5, pc, #584 @ (adr r5, 247a68 ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r7, [pc, #120] @ (24789c ) │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -309760,23 +309762,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #624] @ 0x270 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d524 │ │ │ │ + bl 42d4e4 │ │ │ │ ldr r2, [pc, #60] @ (2478c4 ) │ │ │ │ ldr r3, [pc, #44] @ (2478b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -309787,23 +309789,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ ldr r6, [pc, #728] @ (247b90 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #312 @ (adr r5, 2479f8 ) │ │ │ │ + add r5, pc, #88 @ (adr r5, 247918 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r5, pc, #152 @ (adr r5, 24795c ) │ │ │ │ + add r4, pc, #952 @ (adr r4, 247c7c ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r6, [pc, #488] @ (247ab0 ) │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -309823,23 +309825,23 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ vldr d7, [pc, #76] @ 247960 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d524 │ │ │ │ + bl 42d4e4 │ │ │ │ cbz r0, 247938 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 247568 │ │ │ │ ldr r2, [pc, #64] @ (24797c ) │ │ │ │ @@ -309856,23 +309858,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - stmia r4!, {r1, r4, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r6} │ │ │ │ movs r7, r5 │ │ │ │ ldr r6, [pc, #88] @ (2479c8 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #672 @ (adr r4, 247c18 ) │ │ │ │ + add r4, pc, #448 @ (adr r4, 247b38 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r4, pc, #536 @ (adr r4, 247b94 ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 247ab4 ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r5, [pc, #800] @ (247ca0 ) │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -309892,23 +309894,23 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ vldr d7, [pc, #76] @ 247a18 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d524 │ │ │ │ + bl 42d4e4 │ │ │ │ cbz r0, 2479f0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 247568 │ │ │ │ ldr r2, [pc, #64] @ (247a34 ) │ │ │ │ @@ -309925,23 +309927,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r5, r7} │ │ │ │ movs r7, r5 │ │ │ │ ldr r5, [pc, #376] @ (247ba0 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #960 @ (adr r3, 247df0 ) │ │ │ │ + add r3, pc, #736 @ (adr r3, 247d10 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #824 @ (adr r3, 247d6c ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 247c8c ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r5, [pc, #64] @ (247a78 ) │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -309962,23 +309964,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 42d444 │ │ │ │ + bl 42d404 │ │ │ │ cbz r0, 247a9a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 247ac4 │ │ │ │ str.w r3, [r8, #280] @ 0x118 │ │ │ │ ldr r2, [pc, #108] @ (247b08 ) │ │ │ │ ldr r3, [pc, #88] @ (247af8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -309993,79 +309995,79 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r1, r6, [sp, #4] │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #48] @ (247b0c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #48] @ (247b10 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 247a9a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #720] @ (247dc8 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - add r3, pc, #280 @ (adr r3, 247c1c ) │ │ │ │ + add r3, pc, #56 @ (adr r3, 247b3c ) │ │ │ │ movs r4, r4 │ │ │ │ - add r3, pc, #80 @ (adr r3, 247b58 ) │ │ │ │ + add r2, pc, #880 @ (adr r2, 247e78 ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r4, [pc, #408] @ (247ca4 ) │ │ │ │ movs r5, r6 │ │ │ │ - add r6, pc, #648 @ (adr r6, 247d98 ) │ │ │ │ + add r6, pc, #424 @ (adr r6, 247cb8 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #536 @ (adr r6, 247d2c ) │ │ │ │ + add r6, pc, #312 @ (adr r6, 247c4c ) │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #196] @ (247bec ) │ │ │ │ sub sp, #8 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 247bc4 │ │ │ │ movs r0, #12 │ │ │ │ movs r6, #1 │ │ │ │ blx 181488 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fb974 │ │ │ │ + bl 2fb934 │ │ │ │ blx 18366c │ │ │ │ ldr r3, [pc, #160] @ (247bf0 ) │ │ │ │ ldr r2, [pc, #164] @ (247bf4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ str r0, [r7, #0] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ movs r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r5, [r0, #284] @ 0x11c │ │ │ │ mov sl, r0 │ │ │ │ lsl.w r3, r6, r4 │ │ │ │ tst r3, r5 │ │ │ │ bne.n 247bda │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #5 │ │ │ │ @@ -310107,19 +310109,19 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 183830 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ strd r3, r4, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ b.n 247b74 │ │ │ │ nop │ │ │ │ - add r2, pc, #480 @ (adr r2, 247dd0 ) │ │ │ │ + add r2, pc, #256 @ (adr r2, 247cf0 ) │ │ │ │ movs r4, r4 │ │ │ │ - stmia r2!, {r1, r5} │ │ │ │ + stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - add r2, pc, #160 @ (adr r2, 247c98 ) │ │ │ │ + add r1, pc, #960 @ (adr r1, 247fb8 ) │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -310150,35 +310152,35 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #42 @ 0x2a │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r6, #872 @ 0x368 │ │ │ │ movs r1, #3 │ │ │ │ strd r2, r3, [r6, #872] @ 0x368 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r6, #744] @ 0x2e8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 247568 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 247cb8 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #140] @ (247d20 ) │ │ │ │ ldr r3, [pc, #124] @ (247d10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -310226,19 +310228,19 @@ │ │ │ │ movs r5, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #928] @ (2480b0 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r6} │ │ │ │ + stmia r1!, {r4} │ │ │ │ movs r7, r5 │ │ │ │ - add r1, pc, #472 @ (adr r1, 247ef4 ) │ │ │ │ + add r1, pc, #248 @ (adr r1, 247e14 ) │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #264 @ (adr r1, 247e28 ) │ │ │ │ + add r1, pc, #40 @ (adr r1, 247d48 ) │ │ │ │ movs r4, r4 │ │ │ │ ldr r2, [pc, #448] @ (247ee4 ) │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00247d24 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -310252,19 +310254,19 @@ │ │ │ │ ldr r0, [pc, #80] @ (247d90 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2fbd6c │ │ │ │ + bl 2fbd2c │ │ │ │ ldr r1, [pc, #64] @ (247d94 ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 2f95ac │ │ │ │ + bl 2f956c │ │ │ │ ldr r2, [pc, #60] @ (247d98 ) │ │ │ │ ldr r3, [pc, #44] @ (247d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -310280,15 +310282,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #808] @ (2480b4 ) │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #136 @ (adr r4, 247e1c ) │ │ │ │ + add r3, pc, #936 @ (adr r3, 24813c ) │ │ │ │ movs r4, r4 │ │ │ │ ldc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ ldr r1, [pc, #664] @ (248034 ) │ │ │ │ movs r5, r6 │ │ │ │ │ │ │ │ 00247d9c : │ │ │ │ push {r3, lr} │ │ │ │ @@ -310345,42 +310347,42 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #52] @ (247e68 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r2, [pc, #52] @ (247e6c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (247e70 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 247e50 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #336] @ 0x150 │ │ │ │ blx 181788 │ │ │ │ ldr.w r0, [r4, #340] @ 0x154 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 181784 │ │ │ │ nop │ │ │ │ - ittt cc │ │ │ │ - movcc r7, r5 │ │ │ │ - ldrcc r7, [sp, #280] @ 0x118 │ │ │ │ - movcc r4, r4 │ │ │ │ - ldr r7, [sp, #400] @ 0x190 │ │ │ │ + itte eq │ │ │ │ + moveq r7, r5 │ │ │ │ + ldreq r7, [sp, #56] @ 0x38 │ │ │ │ + movne r4, r4 │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 247ed4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -310388,63 +310390,63 @@ │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ ldr r1, [pc, #76] @ (247edc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 247e18 │ │ │ │ add.w r0, r4, #624 @ 0x270 │ │ │ │ - bl 45a598 │ │ │ │ + bl 45a558 │ │ │ │ cbnz r0, 247ec4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r0, r4, #600 @ 0x258 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 45a548 │ │ │ │ + b.w 45a508 │ │ │ │ nop │ │ │ │ - bkpt 0x00e6 │ │ │ │ + bkpt 0x00ae │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #856] @ 0x358 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00247ee0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #68] @ (247f48 ) │ │ │ │ ldr r2, [pc, #72] @ (247f4c ) │ │ │ │ ldr r1, [pc, #72] @ (247f50 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w lr, [r0, #56] @ 0x38 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 247f34 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -310456,43 +310458,43 @@ │ │ │ │ mvn.w r0, #2 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bkpt 0x006e │ │ │ │ + bkpt 0x0036 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #600] @ 0x258 │ │ │ │ + ldr r6, [sp, #376] @ 0x178 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00247f54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r0 │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #68] @ (247fbc ) │ │ │ │ ldr r2, [pc, #68] @ (247fc0 ) │ │ │ │ ldr r1, [pc, #72] @ (247fc4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [r0, #60] @ 0x3c │ │ │ │ cbz r1, 247fa4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r5, r6, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ @@ -310503,65 +310505,65 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - pop {r3, r4, r5, r6, r7, pc} │ │ │ │ + pop {r6, r7, pc} │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ + ldr r5, [sp, #816] @ 0x330 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00247fc8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #624 @ 0x270 │ │ │ │ mov r5, r1 │ │ │ │ - bl 45a598 │ │ │ │ + bl 45a558 │ │ │ │ cbnz r0, 24802c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 246f90 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 248058 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #344 @ 0x158 │ │ │ │ - bl 45aa3c │ │ │ │ + bl 45a9fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #104] @ (248070 ) │ │ │ │ ldr r2, [pc, #104] @ (248074 ) │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ add r1, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #100] @ (248078 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 24806a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #600 @ 0x258 │ │ │ │ add.w r0, r4, #344 @ 0x158 │ │ │ │ - bl 45a90c │ │ │ │ + bl 45a8cc │ │ │ │ cbnz r0, 248044 │ │ │ │ ldr.w r3, [r4, #872] @ 0x368 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 247fe6 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ add.w r2, r5, #36 @ 0x24 │ │ │ │ @@ -310574,19 +310576,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mvn.w r0, #2 │ │ │ │ b.n 248058 │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + pop {r4, r5, pc} │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #344] @ 0x158 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024807c : │ │ │ │ strb r1, [r0, #21] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -310602,15 +310604,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00248090 : │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (24809c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldr r0, [pc, #264] @ (2481a8 ) │ │ │ │ movs r4, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -310659,32 +310661,32 @@ │ │ │ │ ldr r3, [pc, #52] @ (24815c ) │ │ │ │ movs r2, #26 │ │ │ │ ldr r1, [pc, #52] @ (248160 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r0, r2 │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r0, pc, #608 @ (adr r0, 2483bc ) │ │ │ │ + add r0, pc, #384 @ (adr r0, 2482dc ) │ │ │ │ movs r4, r4 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r2, r4, r5, r6} │ │ │ │ movs r7, r5 │ │ │ │ - add r0, pc, #480 @ (adr r0, 248344 ) │ │ │ │ + add r0, pc, #256 @ (adr r0, 248264 ) │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2481ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -310692,36 +310694,36 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #52] @ (2481b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #36] @ (2481b8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r4, r6} │ │ │ │ + pop {r1, r2, r5} │ │ │ │ movs r7, r5 │ │ │ │ - asrs r0, r1, #26 │ │ │ │ + asrs r0, r2, #25 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf6e60022 │ │ │ │ + subw r0, lr, #2082 @ 0x822 │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldr r0, [pc, #4] @ (2481c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ bx r9 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -310730,15 +310732,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #436] @ (248394 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #424] @ (248398 ) │ │ │ │ ldr r5, [pc, #424] @ (24839c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #424] @ (2483a0 ) │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #424] @ (2483a4 ) │ │ │ │ @@ -310747,121 +310749,121 @@ │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #420] @ (2483a8 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [pc, #416] @ (2483ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r6, [pc, #416] @ (2483b0 ) │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #416] @ (2483b4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #412] @ (2483b8 ) │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #408] @ (2483bc ) │ │ │ │ ldr r2, [pc, #412] @ (2483c0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #400] @ (2483c4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #396] @ (2483c8 ) │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #392] @ (2483cc ) │ │ │ │ ldr r2, [pc, #396] @ (2483d0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #384] @ (2483d4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #372] @ (2483d8 ) │ │ │ │ ldr r1, [pc, #376] @ (2483dc ) │ │ │ │ movs r5, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #372] @ (2483e0 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r2, [pc, #356] @ (2483e4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #344] @ (2483e8 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #344] @ (2483ec ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #344] @ (2483f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2fb8ac │ │ │ │ + bl 2fb86c │ │ │ │ ldr r2, [pc, #328] @ (2483f4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #320] @ (2483f8 ) │ │ │ │ ldr r1, [pc, #324] @ (2483fc ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #320] @ (248400 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r2, [pc, #304] @ (248404 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #296] @ (248408 ) │ │ │ │ ldr r1, [pc, #300] @ (24840c ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #296] @ (248410 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ mov r5, r1 │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r2, [pc, #280] @ (248414 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #276] @ (248418 ) │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r2, [pc, #276] @ (24841c ) │ │ │ │ ldr r3, [pc, #276] @ (248420 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #276] @ (248424 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -310869,156 +310871,156 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #268] @ (248428 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 2fc7c8 │ │ │ │ + bl 2fc788 │ │ │ │ ldr r2, [pc, #256] @ (24842c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #252] @ (248430 ) │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #252] @ (248434 ) │ │ │ │ ldr r2, [pc, #252] @ (248438 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #240] @ (24843c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #236] @ (248440 ) │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #236] @ (248444 ) │ │ │ │ ldr r2, [pc, #236] @ (248448 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #224] @ (24844c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #216] @ (248450 ) │ │ │ │ ldr r2, [pc, #220] @ (248454 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (248458 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2fc6e0 │ │ │ │ - pop {r4, r5} │ │ │ │ + b.w 2fc6a0 │ │ │ │ + cbnz r0, 24840e │ │ │ │ movs r7, r5 │ │ │ │ - str r6, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r7, #68] @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r1, #72] @ 0x48 │ │ │ │ + str r6, [r2, #68] @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ lsls r7, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb4c0022 │ │ │ │ + smlatb r0, r4, r2, r0 │ │ │ │ lsls r7, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r6, #42] @ 0x2a │ │ │ │ movs r6, r4 │ │ │ │ add r8, r0 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #608] @ 0x260 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r1, #88] @ 0x58 │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ movs r5, r4 │ │ │ │ lsrs r3, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + ldr r7, [sp, #592] @ 0x250 │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r4, r6] │ │ │ │ + strb r4, [r5, r5] │ │ │ │ movs r4, r4 │ │ │ │ lsrs r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #848] @ 0x350 │ │ │ │ + ldr r7, [sp, #624] @ 0x270 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r7, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r2] │ │ │ │ + str r0, [r4, r1] │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r7, [sp, #520] @ 0x208 │ │ │ │ movs r4, r4 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #840] @ 0x348 │ │ │ │ + ldr r7, [sp, #616] @ 0x268 │ │ │ │ movs r4, r4 │ │ │ │ - uxth r6, r6 │ │ │ │ + sxtb r6, r7 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r7, [sp, #840] @ 0x348 │ │ │ │ + ldr r7, [sp, #616] @ 0x268 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r3, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #11] │ │ │ │ + ldrb r4, [r6, #10] │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r7, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, ip, #10616832 @ 0xa20000 │ │ │ │ + sbcs.w r0, r4, #10616832 @ 0xa20000 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ movs r4, r4 │ │ │ │ - ldmia r4, {r1, r4, r5, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ movs r0, r5 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r6, #10616832 @ 0xa20000 │ │ │ │ - ldr r7, [sp, #904] @ 0x388 │ │ │ │ + @ instruction: 0xf52e0022 │ │ │ │ + ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xfa3e0022 │ │ │ │ + @ instruction: 0xfa060022 │ │ │ │ lsls r1, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #632] @ 0x278 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf5220022 │ │ │ │ + @ instruction: 0xf4ea0022 │ │ │ │ lsrs r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ movs r4, r4 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r0], {34} @ 0x22 │ │ │ │ + mcrr2 0, 2, r0, r8, cr2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #516] @ (248674 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #516] @ (248678 ) │ │ │ │ @@ -311034,26 +311036,26 @@ │ │ │ │ mov fp, r3 │ │ │ │ add.w r3, r5, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 2f5b1c │ │ │ │ + bl 2f5adc │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cbz r3, 2484c6 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2484dc │ │ │ │ @@ -311079,27 +311081,27 @@ │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ cbz r3, 248512 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2485da │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2485ce │ │ │ │ ldrb.w r3, [r4, #33] @ 0x21 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2485c2 │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ - bl 441c04 │ │ │ │ + bl 441bc4 │ │ │ │ movw r3, #16257 @ 0x3f81 │ │ │ │ movt r3, #4064 @ 0xfe0 │ │ │ │ adds r0, #1 │ │ │ │ umull r2, r3, r3, r0 │ │ │ │ ldr r2, [r4, #72] @ 0x48 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ add.w r3, r3, r3, lsl #7 │ │ │ │ @@ -311132,15 +311134,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #264] @ (24868c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 2484c6 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 248614 │ │ │ │ ldrb.w r3, [r4, #35] @ 0x23 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2484c6 │ │ │ │ eor.w r5, r9, #1 │ │ │ │ @@ -311149,119 +311151,119 @@ │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ uxtb r5, r5 │ │ │ │ strd r5, r8, [sp, #4] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43bcac │ │ │ │ + bl 43bc6c │ │ │ │ b.n 2484c6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ b.n 248522 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r6 │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ b.n 24851a │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 438d1c │ │ │ │ + bl 438cdc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r2, [pc, #164] @ (248690 ) │ │ │ │ mov r1, r0 │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ ldr r1, [pc, #160] @ (248694 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 181784 │ │ │ │ ldr r3, [pc, #128] @ (248698 ) │ │ │ │ mov r1, r2 │ │ │ │ ldr r4, [pc, #128] @ (24869c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #116] @ (2486a0 ) │ │ │ │ ldr r1, [pc, #120] @ (2486a4 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2484c6 │ │ │ │ ldr r3, [pc, #100] @ (2486a8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #100] @ (2486ac ) │ │ │ │ ldr r1, [pc, #100] @ (2486b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2484c6 │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ blx 181344 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ it gt │ │ │ │ movgt r2, #5 │ │ │ │ b.n 248552 │ │ │ │ nop │ │ │ │ - cbnz r4, 24869c │ │ │ │ + cbnz r4, 24868e │ │ │ │ movs r7, r5 │ │ │ │ cmp r2, r1 │ │ │ │ movs r5, r6 │ │ │ │ - asrs r6, r1, #14 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf3ec0022 │ │ │ │ - @ instruction: 0xb88c │ │ │ │ + @ instruction: 0xf3b40022 │ │ │ │ + @ instruction: 0xb854 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [sp, #872] @ 0x368 │ │ │ │ + ldr r6, [sp, #648] @ 0x288 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #664] @ 0x298 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #328] @ 0x148 │ │ │ │ movs r4, r4 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb7e0 │ │ │ │ + @ instruction: 0xb7a8 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [sp, #336] @ 0x150 │ │ │ │ + ldr r5, [sp, #112] @ 0x70 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xb7c6 │ │ │ │ + @ instruction: 0xb78e │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r5, [sp, #288] @ 0x120 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ movs r4, r4 │ │ │ │ - b.w 2fa8b0 │ │ │ │ + b.w 2fa870 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 248700 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -311269,114 +311271,114 @@ │ │ │ │ ldr r1, [pc, #52] @ (248708 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb.w r4, [r0, #34] @ 0x22 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb73e │ │ │ │ + @ instruction: 0xb706 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r4, r6, #4 │ │ │ │ + asrs r4, r7, #3 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf1920022 │ │ │ │ + adcs.w r0, sl, #34 @ 0x22 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 24874c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (248750 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (248754 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #34] @ 0x22 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb6ea │ │ │ │ + @ instruction: 0xb6b2 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r4, #3 │ │ │ │ + asrs r2, r5, #2 │ │ │ │ movs r3, r4 │ │ │ │ - adc.w r0, r0, #34 @ 0x22 │ │ │ │ + add.w r0, r8, #34 @ 0x22 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 248798 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (24879c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2487a0 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #38] @ 0x26 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb69e │ │ │ │ + cpsie ai │ │ │ │ movs r7, r5 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r3, #1 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf0f40022 │ │ │ │ + @ instruction: 0xf0bc0022 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2487e4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (2487e8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2487ec ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #37] @ 0x25 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb61a │ │ │ │ movs r7, r5 │ │ │ │ - asrs r2, r1, #1 │ │ │ │ + asrs r2, r2, #32 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xf0a80022 │ │ │ │ + orns r0, r0, #34 @ 0x22 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 248834 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -311384,171 +311386,171 @@ │ │ │ │ ldr r1, [pc, #48] @ (24883c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ str r4, [r0, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb606 │ │ │ │ + push {r1, r2, r3, r6, r7, lr} │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + lsrs r4, r0, #31 │ │ │ │ movs r3, r4 │ │ │ │ - orrs.w r0, sl, #34 @ 0x22 │ │ │ │ + bic.w r0, r2, #34 @ 0x22 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 248880 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (248884 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (248888 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r6, r5, #30 │ │ │ │ + lsrs r6, r6, #29 │ │ │ │ movs r3, r4 │ │ │ │ - and.w r0, ip, #34 @ 0x22 │ │ │ │ + vaddl.s16 q8, d4, d18 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2488cc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (2488d0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2488d4 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #35] @ 0x23 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r2, r4, #29 │ │ │ │ + lsrs r2, r5, #28 │ │ │ │ movs r3, r4 │ │ │ │ - vaddl.s8 q8, d0, d18 │ │ │ │ + vaddl.s8 q0, d8, d18 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 248918 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (24891c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (248920 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #33] @ 0x21 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + push {r1, r2, r5, r6, r7} │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r6, r2, #28 │ │ │ │ + lsrs r6, r3, #27 │ │ │ │ movs r3, r4 │ │ │ │ - vhadd.s d16, d4, d18 │ │ │ │ + vhadd.s d0, d12, d18 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 248964 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (248968 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (24896c ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - push {r1, r4, r6, r7} │ │ │ │ + push {r1, r3, r4, r7} │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r2, r1, #27 │ │ │ │ + lsrs r2, r2, #26 │ │ │ │ movs r3, r4 │ │ │ │ - vhadd.s32 d0, d8, d18 │ │ │ │ + cdp 0, 15, cr0, cr0, cr2, {1} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2489b4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (2489b8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2489bc ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #36] @ 0x24 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - push {r1, r2, r7} │ │ │ │ + push {r1, r2, r3, r6} │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r6, r7, #25 │ │ │ │ + lsrs r6, r0, #25 │ │ │ │ movs r3, r4 │ │ │ │ - cdp 0, 13, cr0, cr12, cr2, {1} │ │ │ │ + cdp 0, 10, cr0, cr4, cr2, {1} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #52] @ 248a08 │ │ │ │ mov r6, r1 │ │ │ │ @@ -311558,27 +311560,27 @@ │ │ │ │ ldr r2, [pc, #48] @ (248a10 ) │ │ │ │ add.w ip, ip, #24 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #44 @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 42d444 │ │ │ │ + b.w 42d404 │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r5} │ │ │ │ + cbz r6, 248a8a │ │ │ │ movs r7, r5 │ │ │ │ - cdp 0, 8, cr0, cr8, cr2, {1} │ │ │ │ - lsrs r6, r4, #24 │ │ │ │ + cdp 0, 5, cr0, cr0, cr2, {1} │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 248aa0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -311596,23 +311598,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #24] │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ ldr r2, [pc, #60] @ (248ab4 ) │ │ │ │ ldr r3, [pc, #44] @ (248aa8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -311623,22 +311625,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r2, 248b1c │ │ │ │ + cbz r2, 248b0e │ │ │ │ movs r7, r5 │ │ │ │ subs r4, #198 @ 0xc6 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 2, cr0, cr6, cr2, {1} │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + stcl 0, cr0, [lr, #136]! @ 0x88 │ │ │ │ + lsrs r6, r0, #22 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, #138 @ 0x8a │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -311650,15 +311652,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #108] @ (248b40 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22ed78 │ │ │ │ orrs r0, r1 │ │ │ │ it eq │ │ │ │ strbeq.w r6, [r4, #37] @ 0x25 │ │ │ │ bne.n 248b0a │ │ │ │ @@ -311674,32 +311676,32 @@ │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (248b48 ) │ │ │ │ mov.w r2, #456 @ 0x1c8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cbz r0, 248b8c │ │ │ │ + cbz r0, 248b7e │ │ │ │ movs r7, r5 │ │ │ │ - ldc 0, cr0, [r4, #136] @ 0x88 │ │ │ │ - lsrs r0, r6, #20 │ │ │ │ + ldcl 0, cr0, [ip, #-136] @ 0xffffff78 │ │ │ │ + lsrs r0, r7, #19 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r1, [sp, #232] @ 0xe8 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #128] @ 248bdc │ │ │ │ sub sp, #12 │ │ │ │ @@ -311708,15 +311710,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (248be4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22ed78 │ │ │ │ orrs r0, r1 │ │ │ │ beq.n 248b8c │ │ │ │ ldrb.w r3, [r4, #33] @ 0x21 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -311734,30 +311736,30 @@ │ │ │ │ bl 2326bc │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ bl 22ed78 │ │ │ │ add.w r2, r5, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ strb.w r5, [r4, #33] @ 0x21 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - uxth r2, r5 │ │ │ │ + sxtb r2, r6 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r0, r4, #18 │ │ │ │ + lsrs r0, r5, #17 │ │ │ │ movs r3, r4 │ │ │ │ - ldcl 0, cr0, [lr], #136 @ 0x88 │ │ │ │ + stcl 0, cr0, [r6], {34} @ 0x22 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #128] @ 248c78 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #124] @ (248c7c ) │ │ │ │ @@ -311765,15 +311767,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (248c80 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22ed78 │ │ │ │ orrs r0, r1 │ │ │ │ beq.n 248c28 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -311791,55 +311793,55 @@ │ │ │ │ bl 2326bc │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ bl 22ed78 │ │ │ │ rsb r2, r5, #13 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ strb.w r5, [r4, #32] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - sxth r6, r1 │ │ │ │ + cbz r6, 248cb0 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r0, #16 │ │ │ │ + lsrs r4, r1, #15 │ │ │ │ movs r3, r4 │ │ │ │ - stcl 0, cr0, [r2], #-136 @ 0xffffff78 │ │ │ │ + stc 0, cr0, [sl], #-136 @ 0xffffff78 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (248d04 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #112] @ (248d08 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #112] @ (248d0c ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r2, [pc, #92] @ (248d10 ) │ │ │ │ ldr r1, [pc, #96] @ (248d14 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ bl 1ebcc0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r3, [r5, #32] │ │ │ │ bl 1ebcb8 │ │ │ │ mov r3, r0 │ │ │ │ @@ -311855,22 +311857,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cbz r4, 248d24 │ │ │ │ + cbz r4, 248d16 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r6, #12 │ │ │ │ movs r3, r4 │ │ │ │ - rsb r0, sl, r2, asr #32 │ │ │ │ - movs r1, #14 │ │ │ │ + @ instruction: 0xeb920022 │ │ │ │ + movs r0, #214 @ 0xd6 │ │ │ │ movs r2, r4 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r6, #106 @ 0x6a │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ (248dbc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -311880,15 +311882,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #144] @ (248dc4 ) │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22ed78 │ │ │ │ orrs r0, r1 │ │ │ │ bne.n 248d76 │ │ │ │ ldrb.w r3, [r4, #35] @ 0x23 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ @@ -311908,15 +311910,15 @@ │ │ │ │ add.w r3, r6, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #76] @ (248dcc ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #475 @ 0x1db │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -311925,28 +311927,28 @@ │ │ │ │ add.w r3, r6, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #40] @ (248dd4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #479 @ 0x1df │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 248d62 │ │ │ │ - sub sp, #384 @ 0x180 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xeb340022 │ │ │ │ - lsrs r0, r2, #11 │ │ │ │ + @ instruction: 0xeafc0022 │ │ │ │ + lsrs r0, r3, #10 │ │ │ │ movs r3, r4 │ │ │ │ - str r7, [sp, #32] │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r6, [sp, #784] @ 0x310 │ │ │ │ movs r4, r4 │ │ │ │ - str r5, [sp, #864] @ 0x360 │ │ │ │ + str r5, [sp, #640] @ 0x280 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #168] @ (248e94 ) │ │ │ │ @@ -311965,23 +311967,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 42d444 │ │ │ │ + bl 42d404 │ │ │ │ cbz r0, 248e3a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 248e64 │ │ │ │ str.w r3, [r8, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #108] @ (248ea8 ) │ │ │ │ ldr r3, [pc, #88] @ (248e98 ) │ │ │ │ add r2, pc │ │ │ │ @@ -311996,45 +311998,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (248eac ) │ │ │ │ ldr r4, [pc, #56] @ (248eb0 ) │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ strd r6, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #276 @ 0x114 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 248e3a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #20 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + add r7, sp, #888 @ 0x378 │ │ │ │ movs r7, r5 │ │ │ │ - orn r0, lr, r2, asr #32 │ │ │ │ - lsrs r4, r7, #7 │ │ │ │ + bics.w r0, r6, r2, asr #32 │ │ │ │ + lsrs r4, r0, #7 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, #198 @ 0xc6 │ │ │ │ movs r5, r6 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ + str r4, [sp, #840] @ 0x348 │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [sp, #368] @ 0x170 │ │ │ │ + str r6, [sp, #144] @ 0x90 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #184] @ (248f80 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -312052,23 +312054,23 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 3be964 │ │ │ │ + bl 3be924 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ cbz r4, 248f36 │ │ │ │ mov r3, r4 │ │ │ │ b.n 248f10 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 248f66 │ │ │ │ ldrh.w ip, [r3, #4] │ │ │ │ @@ -312080,18 +312082,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #120] @ (248f9c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ strd r4, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3be340 │ │ │ │ + bl 3be300 │ │ │ │ ldr r2, [pc, #96] @ (248fa0 ) │ │ │ │ ldr r3, [pc, #72] @ (248f88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -312105,35 +312107,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 441290 │ │ │ │ + bl 441250 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 248f68 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ b.n 248f36 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - add r7, sp, #272 @ 0x110 │ │ │ │ + add r7, sp, #48 @ 0x30 │ │ │ │ movs r7, r5 │ │ │ │ subs r0, #46 @ 0x2e │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe98c0022 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + ldrd r0, r0, [r4, #-136] @ 0x88 │ │ │ │ + lsrs r0, r6, #3 │ │ │ │ movs r3, r4 │ │ │ │ - add r6, sp, #944 @ 0x3b0 │ │ │ │ + add r6, sp, #720 @ 0x2d0 │ │ │ │ movs r7, r5 │ │ │ │ - str r5, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #680] @ 0x2a8 │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [sp, #360] @ 0x168 │ │ │ │ + str r4, [sp, #136] @ 0x88 │ │ │ │ movs r4, r4 │ │ │ │ adds r7, #196 @ 0xc4 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -312153,30 +312155,30 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add.w r2, r0, #48 @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r4, [r2, #4]! │ │ │ │ cbnz r4, 249032 │ │ │ │ adds r3, #32 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ bne.n 248fea │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3be964 │ │ │ │ + bl 3be924 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3be340 │ │ │ │ + bl 3be300 │ │ │ │ ldr r2, [pc, #120] @ (249084 ) │ │ │ │ ldr r3, [pc, #112] @ (24907c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -312204,28 +312206,28 @@ │ │ │ │ blx 181488 │ │ │ │ str r0, [r6, #0] │ │ │ │ strh r4, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ adds r2, r4, #1 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #128 @ 0x80 │ │ │ │ bne.n 24904e │ │ │ │ b.n 248ff6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - add r6, sp, #336 @ 0x150 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ movs r7, r5 │ │ │ │ adds r7, #62 @ 0x3e │ │ │ │ movs r5, r6 │ │ │ │ - ldmia.w lr, {r1, r5} │ │ │ │ + strd r0, r0, [r6], #-136 @ 0x88 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #32 │ │ │ │ + lsrs r4, r0, #32 │ │ │ │ movs r3, r4 │ │ │ │ adds r6, #248 @ 0xf8 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -312237,15 +312239,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #220] @ (249184 ) │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r3, [r0, #38] @ 0x26 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 2490fc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 24914e │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 22ed78 │ │ │ │ @@ -312288,47 +312290,47 @@ │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43bcac │ │ │ │ + bl 43bc6c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2490cc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ b.n 2490cc │ │ │ │ ldr r4, [pc, #56] @ (249188 ) │ │ │ │ add.w r3, r6, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #52] @ (24918c ) │ │ │ │ movs r2, #237 @ 0xed │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - add r5, sp, #440 @ 0x1b8 │ │ │ │ + add r5, sp, #216 @ 0xd8 │ │ │ │ movs r7, r5 │ │ │ │ - b.n 249108 │ │ │ │ + b.n 249098 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r6, r3, #29 │ │ │ │ + lsls r6, r4, #28 │ │ │ │ movs r3, r4 │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r1, [sp, #976] @ 0x3d0 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #220] @ (249280 ) │ │ │ │ @@ -312347,28 +312349,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ bl 22ed78 │ │ │ │ orrs r0, r1 │ │ │ │ bne.n 24922e │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ cbz r0, 249204 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it ne │ │ │ │ strdne r2, r3, [r4, #24] │ │ │ │ beq.n 249250 │ │ │ │ ldr r2, [pc, #140] @ (249294 ) │ │ │ │ @@ -312386,74 +312388,74 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #100] @ (249298 ) │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [pc, #100] @ (24929c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r5, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #67 @ 0x43 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 249204 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #76] @ (2492a0 ) │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [pc, #72] @ (2492a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r5, #292 @ 0x124 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 249204 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #92 @ 0x5c │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #384 @ 0x180 │ │ │ │ + add r4, sp, #160 @ 0xa0 │ │ │ │ movs r7, r5 │ │ │ │ - b.n 248ffc │ │ │ │ + b.n 248f8c │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r0, #25 │ │ │ │ + lsls r4, r1, #24 │ │ │ │ movs r3, r4 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r5, r6 │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r2, [sp, #736] @ 0x2e0 │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #280] @ 0x118 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #744] @ 0x2e8 │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #952] @ 0x3b8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002492a8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #34] @ 0x22 │ │ │ │ cbz r3, 2492c4 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 2fba30 │ │ │ │ - bl 2fb974 │ │ │ │ + b.w 2fb9f0 │ │ │ │ + bl 2fb934 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 183668 │ │ │ │ │ │ │ │ 002492d0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -312527,23 +312529,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (249394 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - add r2, sp, #592 @ 0x250 │ │ │ │ + add r2, sp, #368 @ 0x170 │ │ │ │ movs r7, r5 │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + str r1, [sp, #792] @ 0x318 │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #16] │ │ │ │ + ldrh r4, [r1, #62] @ 0x3e │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (2493a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ adds r5, #174 @ 0xae │ │ │ │ movs r4, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -312551,32 +312553,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (2493ec ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #48] @ (2493f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #36] @ (2493f4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #728 @ 0x2d8 │ │ │ │ + add r3, sp, #504 @ 0x1f8 │ │ │ │ movs r7, r5 │ │ │ │ - str r1, [sp, #912] @ 0x390 │ │ │ │ + str r1, [sp, #688] @ 0x2b0 │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #984] @ 0x3d8 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -312586,54 +312588,54 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #68] @ (249458 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #52] @ (24945c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (249460 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 44fee4 │ │ │ │ + bl 44fea4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #32] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ movs r7, r5 │ │ │ │ - str r1, [sp, #704] @ 0x2c0 │ │ │ │ + str r1, [sp, #480] @ 0x1e0 │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + str r1, [sp, #552] @ 0x228 │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + str r1, [sp, #552] @ 0x228 │ │ │ │ movs r4, r4 │ │ │ │ movs r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ cbz r4, 249498 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 44c464 │ │ │ │ + bl 44c424 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 249ca8 │ │ │ │ @@ -312657,24 +312659,24 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (2494e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 294c60 │ │ │ │ - add r2, sp, #712 @ 0x2c8 │ │ │ │ + add r2, sp, #488 @ 0x1e8 │ │ │ │ movs r7, r5 │ │ │ │ - str r1, [sp, #0] │ │ │ │ + str r0, [sp, #800] @ 0x320 │ │ │ │ movs r4, r4 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ + str r0, [sp, #888] @ 0x378 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 249524 │ │ │ │ sub sp, #12 │ │ │ │ @@ -312682,28 +312684,28 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (24952c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44f0b0 │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + b.w 44f070 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ movs r7, r5 │ │ │ │ - str r0, [sp, #752] @ 0x2f0 │ │ │ │ + str r0, [sp, #528] @ 0x210 │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #840] @ 0x348 │ │ │ │ + str r0, [sp, #616] @ 0x268 │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (249538 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ adds r4, #74 @ 0x4a │ │ │ │ movs r4, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -312714,34 +312716,34 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #132] @ (2495e0 ) │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #132] @ (2495e4 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #124] @ (2495e8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #12 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb r2, [r6, #20] │ │ │ │ cbz r2, 2495ac │ │ │ │ add.w r3, r4, #20 │ │ │ │ ldr r4, [pc, #100] @ (2495ec ) │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -312759,25 +312761,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #248 @ 0xf8 │ │ │ │ + add r2, sp, #24 │ │ │ │ movs r7, r5 │ │ │ │ - str r0, [sp, #384] @ 0x180 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [sp, #640] @ 0x280 │ │ │ │ + str r0, [sp, #416] @ 0x1a0 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #632 @ (adr r2, 249864 ) │ │ │ │ + add r2, pc, #408 @ (adr r2, 249784 ) │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #584] @ 0x248 │ │ │ │ + str r0, [sp, #360] @ 0x168 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 249644 │ │ │ │ sub sp, #8 │ │ │ │ @@ -312786,15 +312788,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (24964c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (249650 ) │ │ │ │ ldr r2, [pc, #48] @ (249654 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #44] @ (249658 ) │ │ │ │ add r2, pc │ │ │ │ @@ -312802,29 +312804,29 @@ │ │ │ │ ldr r2, [pc, #40] @ (24965c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (249660 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fc5f8 │ │ │ │ - add r1, sp, #552 @ 0x228 │ │ │ │ + b.w 2fc5b8 │ │ │ │ + add r1, sp, #328 @ 0x148 │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r2, #60] @ 0x3c │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh r6, [r5, #58] @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ lsls r3, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r7, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #2 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ movs r6, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2496a4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -312832,28 +312834,28 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #44] @ (2496ac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #32 │ │ │ │ - bl 3af384 │ │ │ │ + bl 3af344 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181784 │ │ │ │ - add r1, sp, #88 @ 0x58 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r1, #60] @ 0x3c │ │ │ │ + ldrh r0, [r2, #58] @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #560 @ (adr r1, 2498e0 ) │ │ │ │ + add r1, pc, #336 @ (adr r1, 249800 ) │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 249718 │ │ │ │ sub sp, #12 │ │ │ │ @@ -312861,15 +312863,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #84] @ (249720 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cbz r3, 249702 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r1, r2, [r3, #12] │ │ │ │ ldr r3, [r3, #20] │ │ │ │ subs r2, r2, r1 │ │ │ │ add r0, r2 │ │ │ │ @@ -312887,19 +312889,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #808 @ 0x328 │ │ │ │ + add r0, sp, #584 @ 0x248 │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r0, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #264 @ (adr r1, 24982c ) │ │ │ │ + add r1, pc, #40 @ (adr r1, 24974c ) │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (2497b8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -312915,29 +312917,29 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r4, [r5, #16] │ │ │ │ cbz r4, 249788 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r7, #2 │ │ │ │ cmp r4, #255 @ 0xff │ │ │ │ mov r5, r4 │ │ │ │ mov.w r2, #2 │ │ │ │ it cs │ │ │ │ movcs r5, #255 @ 0xff │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r7, [sp, #8] │ │ │ │ strb.w r5, [sp, #9] │ │ │ │ - bl 3aeab8 │ │ │ │ + bl 3aea78 │ │ │ │ subs r4, r4, r5 │ │ │ │ bne.n 249768 │ │ │ │ ldr r2, [pc, #64] @ (2497cc ) │ │ │ │ ldr r3, [pc, #56] @ (2497c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -312951,23 +312953,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #352 @ 0x160 │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ movs r7, r5 │ │ │ │ cmp r7, #190 @ 0xbe │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r2, [r0, #54] @ 0x36 │ │ │ │ + ldrh r2, [r1, #52] @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #792 @ (adr r0, 249ae4 ) │ │ │ │ + add r0, pc, #568 @ (adr r0, 249a04 ) │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #120 @ 0x78 │ │ │ │ movs r5, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -312977,35 +312979,35 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #64] @ (24982c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ adds r0, #32 │ │ │ │ - bl 3aef8c │ │ │ │ + bl 3aef4c │ │ │ │ cbz r0, 249812 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 249812 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r7, pc, #680 @ (adr r7, 249ad0 ) │ │ │ │ + add r7, pc, #456 @ (adr r7, 2499f0 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r3, #48] @ 0x30 │ │ │ │ + ldrh r4, [r4, #46] @ 0x2e │ │ │ │ movs r4, r4 │ │ │ │ - add r0, pc, #136 @ (adr r0, 2498b8 ) │ │ │ │ + ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #132] @ (2498c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -313015,15 +313017,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (2498cc ) │ │ │ │ add.w r1, r3, #12 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (2498d0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp r6, #0 │ │ │ │ itt gt │ │ │ │ movgt r7, r0 │ │ │ │ movgt.w r9, #0 │ │ │ │ bgt.n 2498a6 │ │ │ │ b.n 2498b0 │ │ │ │ ldrd r0, r5, [r4, #12] │ │ │ │ @@ -313059,19 +313061,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #304 @ (adr r7, 2499fc ) │ │ │ │ + add r7, pc, #80 @ (adr r7, 24991c ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r7, #44] @ 0x2c │ │ │ │ + ldrh r0, [r0, #44] @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r7, [sp, #528] @ 0x210 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (2499c4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -313081,25 +313083,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ cbz r0, 249960 │ │ │ │ - bl 3b6e40 │ │ │ │ + bl 3b6e00 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 249994 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 3aefe8 │ │ │ │ + bl 3aefa8 │ │ │ │ cbnz r0, 249930 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -313111,15 +313113,15 @@ │ │ │ │ add.w r0, r4, #32 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (2499d4 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3af340 │ │ │ │ + bl 3af300 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -313132,15 +313134,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp, #4] │ │ │ │ ldr r4, [pc, #104] @ (2499e0 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -313151,42 +313153,42 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r2, r4, [sp, #4] │ │ │ │ movs r4, #3 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442634 │ │ │ │ + bl 4425f4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrh r0, [r4, #40] @ 0x28 │ │ │ │ + ldrh r0, [r5, #38] @ 0x26 │ │ │ │ movs r4, r4 │ │ │ │ - add r6, pc, #664 @ (adr r6, 249c64 ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 249b84 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #920] @ 0x398 │ │ │ │ movs r3, r4 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ stc2l 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ - ldrh r6, [r3, #38] @ 0x26 │ │ │ │ + ldrh r6, [r4, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r6, #21 │ │ │ │ + lsrs r2, r7, #20 │ │ │ │ movs r6, r4 │ │ │ │ - strh r4, [r3, #8] │ │ │ │ + strh r4, [r4, #6] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r6, r0] │ │ │ │ + ldrsb r6, [r7, r7] │ │ │ │ movs r5, r4 │ │ │ │ ldr r0, [pc, #4] @ (2499f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ cmp r7, #198 @ 0xc6 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -313195,39 +313197,39 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #56] @ (249a48 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w ip, [pc, #40] @ 249a4c │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #40] @ (249a50 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #40] @ (249a54 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [lr, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fc6e0 │ │ │ │ - add r5, pc, #840 @ (adr r5, 249d8c ) │ │ │ │ + b.w 2fc6a0 │ │ │ │ + add r5, pc, #616 @ (adr r5, 249cac ) │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [pc, #544] @ (249c68 ) │ │ │ │ + ldr r4, [pc, #320] @ (249b88 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #376] @ (249bc4 ) │ │ │ │ + ldr r4, [pc, #152] @ (249ae4 ) │ │ │ │ movs r2, r4 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #32] │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #136] @ (249af4 ) │ │ │ │ @@ -313246,21 +313248,21 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (249b04 ) │ │ │ │ movs r3, #20 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ movs r3, #20 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 249abc │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -313282,26 +313284,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 249ac0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cmp r4, #150 @ 0x96 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #432 @ (adr r5, 249cb0 ) │ │ │ │ + add r5, pc, #208 @ (adr r5, 249bd0 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r6, #22] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r5, #24] │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ movs r4, r4 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ movs r5, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313311,28 +313313,28 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #44] @ (249b54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r4, pc, #744 @ (adr r4, 249e38 ) │ │ │ │ + add r4, pc, #520 @ (adr r4, 249d58 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + ldrh r0, [r0, #18] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r1, #20] │ │ │ │ + ldrh r6, [r2, #18] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 249ba4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -313340,33 +313342,33 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #56] @ (249bac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r3, #24]! │ │ │ │ str r3, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #440 @ (adr r4, 249d60 ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 249c80 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r5, #16] │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r0, #18] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (249c0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -313374,15 +313376,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #76] @ (249c14 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r6, r0 │ │ │ │ cbz r4, 249bf0 │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [r4, #20] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 181788 │ │ │ │ @@ -313397,42 +313399,42 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r4, pc, #96 @ (adr r4, 249c70 ) │ │ │ │ + add r3, pc, #896 @ (adr r3, 249f90 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r3, #14] │ │ │ │ + ldrh r0, [r4, #12] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r5, #14] │ │ │ │ + ldrh r4, [r6, #12] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00249c18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #100] @ (249c9c ) │ │ │ │ ldr r2, [pc, #100] @ (249ca0 ) │ │ │ │ ldr r1, [pc, #104] @ (249ca4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ cbz r2, 249c86 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #24 │ │ │ │ blx 183830 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -313458,19 +313460,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r3, pc, #656 @ (adr r3, 249f30 ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 249e50 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r4, #10] │ │ │ │ + ldrh r4, [r5, #8] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r7, #10] │ │ │ │ + ldrh r0, [r0, #10] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00249ca8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313507,15 +313509,15 @@ │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (249d0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ cmp r4, #230 @ 0xe6 │ │ │ │ movs r4, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -313524,28 +313526,28 @@ │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #44] @ (249d58 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r2, [r5, #10] │ │ │ │ + ldrh r2, [r6, #8] │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #960 @ (adr r2, 24a118 ) │ │ │ │ + add r2, pc, #736 @ (adr r2, 24a038 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r7, #8] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (249da0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -313554,29 +313556,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (249da8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #664 @ (adr r2, 24a03c ) │ │ │ │ + add r2, pc, #440 @ (adr r2, 249f5c ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r2, [r5, #10] │ │ │ │ + ldrh r2, [r6, #8] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r6, #6] │ │ │ │ + ldrh r0, [r7, #4] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (249df0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -313585,29 +313587,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (249df8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #344 @ (adr r2, 249f4c ) │ │ │ │ + add r2, pc, #120 @ (adr r2, 249e6c ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r4, #4] │ │ │ │ + ldrh r0, [r5, #2] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 249e58 │ │ │ │ sub sp, #12 │ │ │ │ @@ -313615,15 +313617,15 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #72] @ (249e60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w ip, [pc, #56] @ 249e64 │ │ │ │ ldr r1, [pc, #56] @ (249e68 ) │ │ │ │ ldr r2, [pc, #60] @ (249e6c ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #60] @ (249e70 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -313635,29 +313637,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #24 @ (adr r2, 249e74 ) │ │ │ │ + add r1, pc, #824 @ (adr r1, 24a194 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r4, [r2, #10] │ │ │ │ + ldrh r4, [r3, #8] │ │ │ │ movs r4, r4 │ │ │ │ - b.n 249f00 │ │ │ │ + b.n 249e90 │ │ │ │ movs r2, r4 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ vminnm.f16 , , │ │ │ │ vminnm.f32 , , │ │ │ │ mrc2 15, 6, pc, cr1, cr15, {7} │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (249e80 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ cmp r3, #166 @ 0xa6 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -313665,15 +313667,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (249f24 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #140] @ (249f28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r6, r0 │ │ │ │ cbnz r4, 249ec6 │ │ │ │ b.n 249efa │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ @@ -313708,34 +313710,34 @@ │ │ │ │ blx 1814a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 44ffc0 │ │ │ │ + b.w 44ff80 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r1, pc, #896 @ (adr r1, 24a2a4 ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 24a1c4 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r2, [r0, #8] │ │ │ │ + ldrh r2, [r1, #6] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r3, #8] │ │ │ │ + ldrh r6, [r4, #6] │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #576 @ (adr r1, 24a170 ) │ │ │ │ + add r1, pc, #352 @ (adr r1, 24a090 ) │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r6, [r6, #6] │ │ │ │ + ldrh r6, [r7, #4] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r3, #6] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 249f8c │ │ │ │ sub sp, #8 │ │ │ │ @@ -313744,15 +313746,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (249f94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (249f98 ) │ │ │ │ ldr r2, [pc, #48] @ (249f9c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #44] @ (249fa0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -313760,45 +313762,45 @@ │ │ │ │ ldr r2, [pc, #40] @ (249fa4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (249fa8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fc5f8 │ │ │ │ - add r1, pc, #168 @ (adr r1, 24a038 ) │ │ │ │ + b.w 2fc5b8 │ │ │ │ + add r0, pc, #968 @ (adr r0, 24a358 ) │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r1, #50] @ 0x32 │ │ │ │ + strh r4, [r2, #48] @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r3, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #48] @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #4] │ │ │ │ + ldrh r0, [r2, #2] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 24a000 │ │ │ │ ldr r2, [pc, #64] @ (24a004 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #64] @ (24a008 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cbz r2, 249fec │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -313807,21 +313809,21 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #28] @ (24a00c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 44ffc0 │ │ │ │ + b.w 44ff80 │ │ │ │ nop │ │ │ │ - add r0, pc, #728 @ (adr r0, 24a2dc ) │ │ │ │ + add r0, pc, #504 @ (adr r0, 24a1fc ) │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r3, #62] @ 0x3e │ │ │ │ + strh r0, [r4, #60] @ 0x3c │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + strh r2, [r7, #60] @ 0x3c │ │ │ │ movs r4, r4 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -313829,15 +313831,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (24a078 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #80] @ (24a07c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #13 │ │ │ │ blx 183830 │ │ │ │ ldr r3, [pc, #60] @ (24a080 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w lr, #4294967295 @ 0xffffffff │ │ │ │ add r3, pc │ │ │ │ @@ -313852,55 +313854,55 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #328 @ (adr r0, 24a1c0 ) │ │ │ │ + add r0, pc, #104 @ (adr r0, 24a0e0 ) │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r6, #58] @ 0x3a │ │ │ │ + strh r4, [r7, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r5, #60] @ 0x3c │ │ │ │ + strh r0, [r6, #58] @ 0x3a │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #56] @ 24a0d0 │ │ │ │ ldr r2, [pc, #56] @ (24a0d4 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #56] @ (24a0d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 24a0c4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 44ffc0 │ │ │ │ + bl 44ff80 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 437700 │ │ │ │ + bl 4376c0 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181784 │ │ │ │ - ldr r7, [sp, #888] @ 0x378 │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r1, #54] @ 0x36 │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r3, #56] @ 0x38 │ │ │ │ + strh r2, [r4, #54] @ 0x36 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #116] @ (24a164 ) │ │ │ │ @@ -313908,22 +313910,22 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #120] @ (24a16c ) │ │ │ │ movs r3, #18 │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r0, 24a12c │ │ │ │ mov r2, r5 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 4375dc │ │ │ │ + bl 43759c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #32] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -313939,61 +313941,61 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #56] @ (24a17c ) │ │ │ │ movs r2, #75 @ 0x4b │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #536] @ 0x218 │ │ │ │ + ldr r7, [sp, #312] @ 0x138 │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r5, #52] @ 0x34 │ │ │ │ + strh r0, [r6, #50] @ 0x32 │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r1, #52] @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r2, #52] @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r2, #5] │ │ │ │ + ldrb r0, [r3, #4] │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r0, #52] @ 0x34 │ │ │ │ + strh r4, [r1, #50] @ 0x32 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #32] @ 24a1b4 │ │ │ │ ldr r2, [pc, #32] @ (24a1b8 ) │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #32] @ (24a1bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - ldr r6, [sp, #904] @ 0x388 │ │ │ │ + ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r0, #48] @ 0x30 │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r4, #46] @ 0x2e │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ (24a260 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -314004,24 +314006,24 @@ │ │ │ │ ldr r2, [pc, #136] @ (24a268 ) │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #120] @ (24a26c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (24a270 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ movs r3, #18 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb r2, [r5, #20] │ │ │ │ cbnz r2, 24a232 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 181788 │ │ │ │ mov r0, r7 │ │ │ │ @@ -314040,41 +314042,41 @@ │ │ │ │ ldr r1, [pc, #60] @ (24a274 ) │ │ │ │ ldr r4, [pc, #60] @ (24a278 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #648] @ 0x288 │ │ │ │ + ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ movs r7, r5 │ │ │ │ - strh r2, [r3, #30] │ │ │ │ + strh r2, [r4, #28] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r7, #28] │ │ │ │ + strh r6, [r0, #28] │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r5, #44] @ 0x2c │ │ │ │ + strh r0, [r6, #42] @ 0x2a │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r2, #44] @ 0x2c │ │ │ │ + strh r0, [r3, #42] @ 0x2a │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r2, #46] @ 0x2e │ │ │ │ + strh r4, [r3, #44] @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (24a284 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ movs r7, #214 @ 0xd6 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #396] @ (24a424 ) │ │ │ │ @@ -314085,15 +314087,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (24a42c ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrd r3, r2, [r4, #24] │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 24a3cc │ │ │ │ ldr.w r3, [r0, #248] @ 0xf8 │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24a3fe │ │ │ │ @@ -314164,39 +314166,39 @@ │ │ │ │ ldr r4, [pc, #156] @ (24a430 ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #67 @ 0x43 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24a3e0 │ │ │ │ ldrb.w r3, [r0, #274] @ 0x112 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24a2e6 │ │ │ │ ldrb.w r3, [r4, #37] @ 0x25 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24a2e6 │ │ │ │ ldr r4, [pc, #124] @ (24a434 ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24a3e0 │ │ │ │ ldr r4, [pc, #104] @ (24a438 ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r5 │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ @@ -314208,35 +314210,35 @@ │ │ │ │ ldr r4, [pc, #60] @ (24a43c ) │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24a3e0 │ │ │ │ movs r0, #0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - strh r6, [r3, #44] @ 0x2c │ │ │ │ + strh r6, [r4, #42] @ 0x2a │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [sp, #256] @ 0x100 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ movs r7, r5 │ │ │ │ - ble.n 24a474 │ │ │ │ + bgt.n 24a404 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r3, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r6, #38] @ 0x26 │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r5, #23] │ │ │ │ + ldrb r6, [r6, #22] │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r2, #34] @ 0x22 │ │ │ │ + strh r0, [r3, #32] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (24a524 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -314245,177 +314247,177 @@ │ │ │ │ ldr r1, [pc, #212] @ (24a52c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #196] @ (24a530 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r2, [pc, #196] @ (24a534 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #196] @ (24a538 ) │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #196] @ (24a53c ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #192] @ (24a540 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r3, [pc, #184] @ (24a544 ) │ │ │ │ ldr r2, [pc, #188] @ (24a548 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #188] @ (24a54c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r1, [pc, #180] @ (24a550 ) │ │ │ │ ldr r2, [pc, #180] @ (24a554 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #180] @ (24a558 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #176] @ (24a55c ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r3, [pc, #164] @ (24a560 ) │ │ │ │ ldr r1, [pc, #168] @ (24a564 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #164] @ (24a568 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r2, [pc, #148] @ (24a56c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r3, [pc, #140] @ (24a570 ) │ │ │ │ ldr r2, [pc, #144] @ (24a574 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #144] @ (24a578 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #136] @ (24a57c ) │ │ │ │ ldr r1, [pc, #136] @ (24a580 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #136] @ (24a584 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #132] @ (24a588 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r2, [pc, #120] @ (24a58c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 2fcd68 │ │ │ │ + b.w 2fcd28 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #576] @ 0x240 │ │ │ │ + ldr r4, [sp, #352] @ 0x160 │ │ │ │ movs r7, r5 │ │ │ │ - @ instruction: 0xf3b20022 │ │ │ │ - bmi.n 24a54c │ │ │ │ + @ instruction: 0xf37a0022 │ │ │ │ + bcc.n 24a4dc │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 0, pc, cr7, cr15, {7} │ │ │ │ lsls r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #36] @ 0x24 │ │ │ │ + strh r0, [r2, #34] @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 24a5e8 │ │ │ │ + blt.n 24a578 │ │ │ │ movs r2, r4 │ │ │ │ lsls r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r2, #29 │ │ │ │ movs r3, r5 │ │ │ │ lsls r7, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #232 @ 0xe8 │ │ │ │ + adds r6, #176 @ 0xb0 │ │ │ │ movs r0, r5 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #32] │ │ │ │ + strh r6, [r0, #32] │ │ │ │ movs r4, r4 │ │ │ │ lsls r5, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r4, #6] │ │ │ │ movs r3, r4 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #130 @ 0x82 │ │ │ │ + cmp r0, #74 @ 0x4a │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #32] │ │ │ │ + strh r6, [r7, #30] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r6, #32] │ │ │ │ + strh r6, [r7, #30] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 24a5d0 │ │ │ │ ldr r2, [pc, #44] @ (24a5d4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (24a5d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #274] @ 0x112 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r2, #20] │ │ │ │ + strh r4, [r3, #18] │ │ │ │ movs r4, r4 │ │ │ │ - bge.n 24a610 │ │ │ │ + bls.n 24a5a0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -314423,84 +314425,84 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #44] @ (24a624 ) │ │ │ │ ldr r1, [pc, #48] @ (24a628 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb.w r4, [r0, #272] @ 0x110 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ movs r7, r5 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24a5c4 │ │ │ │ + bls.n 24a554 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 24a66c │ │ │ │ ldr r2, [pc, #44] @ (24a670 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (24a674 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #272] @ 0x110 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #648] @ 0x288 │ │ │ │ + ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r7, #14] │ │ │ │ + strh r0, [r0, #14] │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24a774 │ │ │ │ + bls.n 24a704 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 24a6b0 │ │ │ │ ldr r2, [pc, #36] @ (24a6b4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (24a6b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 181784 │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #344] @ 0x158 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r6, #10] │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24a720 │ │ │ │ + bhi.n 24a6b0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #112] @ 24a740 │ │ │ │ @@ -314517,23 +314519,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [ip, #276] @ 0x114 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 3e3a78 │ │ │ │ + bl 3e3a38 │ │ │ │ ldr r2, [pc, #56] @ (24a754 ) │ │ │ │ ldr r3, [pc, #44] @ (24a748 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -314543,23 +314545,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, #38 @ 0x26 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 24a714 │ │ │ │ + bhi.n 24a6a4 │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r1, #10] │ │ │ │ + strh r6, [r2, #8] │ │ │ │ movs r4, r4 │ │ │ │ subs r0, r5, #7 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -314578,23 +314580,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #264] @ 0x108 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ ldr r2, [pc, #60] @ (24a7f4 ) │ │ │ │ ldr r3, [pc, #44] @ (24a7e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -314605,23 +314607,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ movs r7, r5 │ │ │ │ subs r2, r1, #6 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 24a87c │ │ │ │ + bhi.n 24a80c │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + strh r2, [r7, #2] │ │ │ │ movs r4, r4 │ │ │ │ subs r2, r1, #5 │ │ │ │ movs r5, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -314640,23 +314642,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #256] @ 0x100 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ ldr r2, [pc, #60] @ (24a894 ) │ │ │ │ ldr r3, [pc, #44] @ (24a888 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -314667,23 +314669,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #856] @ 0x358 │ │ │ │ + ldr r0, [sp, #632] @ 0x278 │ │ │ │ movs r7, r5 │ │ │ │ subs r2, r5, #3 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 24a7dc │ │ │ │ + bvc.n 24a96c │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r2, #0] │ │ │ │ + ldrb r2, [r3, #31] │ │ │ │ movs r4, r4 │ │ │ │ subs r2, r5, #2 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -314698,92 +314700,92 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ ldr r5, [pc, #128] @ (24a944 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #120] @ (24a948 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2492d0 │ │ │ │ cbnz r0, 24a904 │ │ │ │ strb.w r8, [r6, #274] @ 0x112 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r2, [pc, #64] @ (24a94c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r2, #225 @ 0xe1 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + str r7, [sp, #1016] @ 0x3f8 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r7, {r1, r4, r5, r7} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - vhadd.s8 d16, d14, d18 │ │ │ │ - ldrb r2, [r6, #29] │ │ │ │ + vhadd.s16 d0, d6, d18 │ │ │ │ + ldrb r2, [r7, #28] │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 24a938 │ │ │ │ + bvs.n 24a8c8 │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r4, #2] │ │ │ │ + strh r6, [r5, #0] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 24a988 │ │ │ │ ldr r2, [pc, #36] @ (24a98c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (24a990 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ nop │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #280] @ 0x118 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r4, [r2, #27] │ │ │ │ + ldrb r4, [r3, #26] │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 24aa48 │ │ │ │ + bvs.n 24a9d8 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (24aa1c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -314792,24 +314794,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (24aa24 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #100] @ (24aa28 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #100] @ (24aa2c ) │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2492d0 │ │ │ │ cbz r0, 24a9e4 │ │ │ │ ldrb.w r3, [r4, #272] @ 0x110 │ │ │ │ cbnz r3, 24a9f8 │ │ │ │ add sp, #8 │ │ │ │ @@ -314827,24 +314829,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 22ed78 │ │ │ │ movs r2, #9 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 437390 │ │ │ │ + b.w 437350 │ │ │ │ nop │ │ │ │ - str r7, [sp, #240] @ 0xf0 │ │ │ │ + str r7, [sp, #16] │ │ │ │ movs r7, r5 │ │ │ │ - cdp 0, 5, cr0, cr10, cr2, {1} │ │ │ │ - ldmia r6!, {r3, r4, r5, r7} │ │ │ │ + cdp 0, 2, cr0, cr2, cr2, {1} │ │ │ │ + ldmia r6!, {r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r6, #25] │ │ │ │ + ldrb r6, [r7, #24] │ │ │ │ movs r4, r4 │ │ │ │ - bvs.n 24aa30 │ │ │ │ + bpl.n 24a9c0 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #140] @ (24aad0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -314858,65 +314860,65 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ ldr r5, [pc, #128] @ (24aadc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #116] @ (24aae0 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2492d0 │ │ │ │ cbnz r0, 24aa9a │ │ │ │ mov r3, r8 │ │ │ │ add.w r2, r6, #276 @ 0x114 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3e3a78 │ │ │ │ + b.w 3e3a38 │ │ │ │ mov r0, fp │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r2, [pc, #64] @ (24aae4 ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #408] @ 0x198 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r6!, {r1, r3, r4} │ │ │ │ + ldmia r5, {r1, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldc 0, cr0, [r6, #136]! @ 0x88 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldcl 0, cr0, [lr, #-136]! @ 0xffffff78 │ │ │ │ + ldrb r6, [r3, #22] │ │ │ │ movs r4, r4 │ │ │ │ - bpl.n 24aba0 │ │ │ │ + bpl.n 24ab30 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r7, #27] │ │ │ │ + ldrb r0, [r0, #27] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #192] @ (24abbc ) │ │ │ │ @@ -314937,36 +314939,36 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #160] @ (24abd4 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ bl 2492d0 │ │ │ │ cbnz r0, 24ab96 │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ cbz r0, 24ab6c │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ strd r2, r3, [r6, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #104] @ (24abd8 ) │ │ │ │ ldr r3, [pc, #80] @ (24abc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -314980,43 +314982,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, fp │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r2, [pc, #60] @ (24abdc ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r9, [sp] │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24ab6c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #896] @ 0x380 │ │ │ │ + str r5, [sp, #672] @ 0x2a0 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + ldrb r6, [r2, #19] │ │ │ │ movs r4, r4 │ │ │ │ - stcl 0, cr0, [ip], #136 @ 0x88 │ │ │ │ - bmi.n 24aaf8 │ │ │ │ + ldc 0, cr0, [r4], #136 @ 0x88 │ │ │ │ + bmi.n 24ac88 │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r2, r6 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r4, [r4, #24] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #192] @ (24acb4 ) │ │ │ │ @@ -315037,36 +315039,36 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #160] @ (24accc ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ bl 2492d0 │ │ │ │ cbnz r0, 24ac8e │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ cbz r0, 24ac64 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ strd r2, r3, [r6, #264] @ 0x108 │ │ │ │ ldr r2, [pc, #104] @ (24acd0 ) │ │ │ │ ldr r3, [pc, #80] @ (24acb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -315080,43 +315082,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, fp │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r2, [pc, #60] @ (24acd4 ) │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r3, r4, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r9, [sp] │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #179 @ 0xb3 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24ac64 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, r1, r4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #928] @ 0x3a0 │ │ │ │ + str r4, [sp, #704] @ 0x2c0 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r3, #15] │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xebf40022 │ │ │ │ - bcc.n 24ac00 │ │ │ │ + subs.w r0, ip, r2, asr #32 │ │ │ │ + bcc.n 24ad90 │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r3, r2 │ │ │ │ movs r5, r6 │ │ │ │ - ldrb r4, [r5, #20] │ │ │ │ + ldrb r4, [r6, #19] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #152] @ (24ad84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -315129,24 +315131,24 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ ldr r5, [pc, #140] @ (24ad90 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #132] @ (24ad94 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2492d0 │ │ │ │ cbnz r0, 24ad52 │ │ │ │ ldr.w r0, [r6, #248] @ 0xf8 │ │ │ │ blx 181788 │ │ │ │ mov r0, r8 │ │ │ │ @@ -315157,46 +315159,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r2, [pc, #60] @ (24ad98 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r4, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r2, #111 @ 0x6f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - str r3, [sp, #984] @ 0x3d8 │ │ │ │ + str r3, [sp, #760] @ 0x2f8 │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ - add.w r0, lr, r2, asr #32 │ │ │ │ - ldrb r2, [r6, #12] │ │ │ │ + @ instruction: 0xead60022 │ │ │ │ + ldrb r2, [r7, #11] │ │ │ │ movs r4, r4 │ │ │ │ - bcs.n 24ad04 │ │ │ │ + bcs.n 24ae94 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r1, #18] │ │ │ │ + ldrb r4, [r2, #17] │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (24ada4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ adds r2, r5, #3 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -315242,15 +315244,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c5b0 │ │ │ │ + bl 43c570 │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 24ae60 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 24fd8c │ │ │ │ ldrd r3, r1, [r4, #24] │ │ │ │ @@ -315261,15 +315263,15 @@ │ │ │ │ ldr r3, [pc, #76] @ (24ae9c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (24aea0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -315283,28 +315285,28 @@ │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (24aeac ) │ │ │ │ add r3, pc │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24ae62 │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, #15] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ movs r4, r4 │ │ │ │ - str r3, [sp, #480] @ 0x1e0 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r2, [r7, #14] │ │ │ │ + ldrb r2, [r0, #14] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r2, #15] │ │ │ │ + ldrb r0, [r3, #14] │ │ │ │ movs r4, r4 │ │ │ │ - str r3, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r6, [r0, #14] │ │ │ │ + ldrb r6, [r1, #13] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 24aef8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315312,31 +315314,31 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #52] @ (24af00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #36] @ (24af04 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r2, [sp, #824] @ 0x338 │ │ │ │ movs r7, r5 │ │ │ │ - ldmdb ip!, {r1, r5} │ │ │ │ - ldmia r1, {r1, r3, r4, r7} │ │ │ │ + stmdb r4, {r1, r5} │ │ │ │ + ldmia r1, {r1, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ mcr2 15, 6, pc, cr7, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (24af60 ) │ │ │ │ @@ -315345,42 +315347,42 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #72] @ (24af68 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #56] @ (24af6c ) │ │ │ │ ldr r1, [pc, #56] @ (24af70 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #37] @ 0x25 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #704] @ 0x2c0 │ │ │ │ + str r2, [sp, #480] @ 0x1e0 │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r6, [r5, #11] │ │ │ │ + ldrb r6, [r6, #10] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r2, #13] │ │ │ │ + ldrb r4, [r3, #12] │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xe8d40022 │ │ │ │ - ldmia r1!, {r4, r5} │ │ │ │ + ldmia.w ip, {r1, r5} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -315393,15 +315395,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r8, pc │ │ │ │ mov r9, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2492a8 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 24feec │ │ │ │ mov r3, r0 │ │ │ │ @@ -315417,15 +315419,15 @@ │ │ │ │ ldrd r6, r7, [r7, #256] @ 0x100 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ movne r3, #7 │ │ │ │ strd r6, r7, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ - bl 43d714 │ │ │ │ + bl 43d6d4 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 24b07a │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 24fd8c │ │ │ │ @@ -315469,33 +315471,33 @@ │ │ │ │ ldr r4, [pc, #60] @ (24b0a4 ) │ │ │ │ add.w r3, r8, #24 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bgt.n 24af9c │ │ │ │ + bgt.n 24b12c │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r7, #11] │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [sp, #568] @ 0x238 │ │ │ │ + str r2, [sp, #344] @ 0x158 │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r2, #5] │ │ │ │ + strb r4, [r3, #4] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 24b158 │ │ │ │ sub sp, #24 │ │ │ │ @@ -315504,121 +315506,121 @@ │ │ │ │ ldr r1, [pc, #156] @ (24b160 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #140] @ (24b164 ) │ │ │ │ movs r0, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r2, #48] @ 0x30 │ │ │ │ - bl 43daf8 │ │ │ │ + bl 43dab8 │ │ │ │ cbnz r0, 24b10a │ │ │ │ ldr r1, [pc, #128] @ (24b168 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (24b16c ) │ │ │ │ ldr r2, [pc, #132] @ (24b170 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #120] @ (24b174 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2fcd68 │ │ │ │ + b.w 2fcd28 │ │ │ │ ldr r1, [pc, #108] @ (24b178 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #108] @ (24b17c ) │ │ │ │ ldr r2, [pc, #108] @ (24b180 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 2fc6e0 │ │ │ │ + bl 2fc6a0 │ │ │ │ ldr r2, [pc, #100] @ (24b184 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ ldr r2, [pc, #92] @ (24b188 ) │ │ │ │ ldr r1, [pc, #92] @ (24b18c ) │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #92] @ (24b190 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #88] @ (24b194 ) │ │ │ │ add r3, pc │ │ │ │ strd r0, r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 2f9fb0 │ │ │ │ + bl 2f9f70 │ │ │ │ ldr r2, [pc, #76] @ (24b198 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 2fcd68 │ │ │ │ + bl 2fcd28 │ │ │ │ b.n 24b0e4 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ movs r7, r5 │ │ │ │ - b.n 24afe8 │ │ │ │ + b.n 24af78 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r7!, {r5, r7} │ │ │ │ + stmia r7!, {r3, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ - ldrb r0, [r1, #8] │ │ │ │ + ldrb r0, [r2, #7] │ │ │ │ movs r4, r4 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #7] │ │ │ │ + ldrb r6, [r0, #7] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r3, #6] │ │ │ │ + ldrb r6, [r4, #5] │ │ │ │ movs r4, r4 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #6] │ │ │ │ + ldrb r4, [r3, #5] │ │ │ │ movs r4, r4 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #6] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ movs r4, r4 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r0, r3] │ │ │ │ + ldrsh r6, [r1, r2] │ │ │ │ movs r6, r4 │ │ │ │ - ldrb r4, [r0, #6] │ │ │ │ + ldrb r4, [r1, #5] │ │ │ │ movs r4, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #2 │ │ │ │ - bl 43daf8 │ │ │ │ + bl 43dab8 │ │ │ │ cbnz r0, 24b1c0 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #8] @ (24b1cc ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ adds r6, r6, r3 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -315627,59 +315629,59 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r2, [pc, #44] @ (24b218 ) │ │ │ │ ldr r1, [pc, #48] @ (24b21c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb.w r4, [r0, #264] @ 0x108 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #240] @ 0xf0 │ │ │ │ + str r0, [sp, #16] │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r6, [r4, #2] │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ movs r4, r4 │ │ │ │ - bge.n 24b260 │ │ │ │ + bls.n 24b1f0 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 24b260 │ │ │ │ ldr r2, [pc, #44] @ (24b264 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #44] @ (24b268 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #264] @ 0x108 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r6, #60] @ 0x3c │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r0, [r3, #1] │ │ │ │ + ldrb r0, [r4, #0] │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24b210 │ │ │ │ + bls.n 24b1a0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -315687,59 +315689,59 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r2, [pc, #44] @ (24b2b4 ) │ │ │ │ ldr r1, [pc, #48] @ (24b2b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb.w r4, [r0, #248] @ 0xf8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r4, #60] @ 0x3c │ │ │ │ + ldrh r0, [r5, #58] @ 0x3a │ │ │ │ movs r7, r5 │ │ │ │ - ldrb r2, [r1, #0] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24b1c4 │ │ │ │ + bls.n 24b354 │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 24b2fc │ │ │ │ ldr r2, [pc, #44] @ (24b300 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #44] @ (24b304 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #248] @ 0xf8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, #58] @ 0x3a │ │ │ │ + ldrh r2, [r3, #56] @ 0x38 │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r7, #30] │ │ │ │ + strb r4, [r0, #30] │ │ │ │ movs r4, r4 │ │ │ │ - bls.n 24b374 │ │ │ │ + bhi.n 24b304 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #64] @ (24b35c ) │ │ │ │ @@ -315747,42 +315749,42 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #68] @ (24b364 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r5, #1 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #56] @ (24b368 ) │ │ │ │ ldr r1, [pc, #56] @ (24b36c ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ strb.w r5, [r0, #264] @ 0x108 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ strb.w r5, [r0, #37] @ 0x25 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r0, [r1, #56] @ 0x38 │ │ │ │ + ldrh r0, [r2, #54] @ 0x36 │ │ │ │ movs r7, r5 │ │ │ │ - strb r2, [r6, #29] │ │ │ │ + strb r2, [r7, #28] │ │ │ │ movs r4, r4 │ │ │ │ - bhi.n 24b344 │ │ │ │ + bhi.n 24b2d4 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 24ad14 │ │ │ │ + b.n 24aca4 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr.w ip, [pc, #116] @ 24b3f8 │ │ │ │ @@ -315799,23 +315801,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ vldr d7, [r2, #256] @ 0x100 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ ldr r2, [pc, #60] @ (24b40c ) │ │ │ │ ldr r3, [pc, #44] @ (24b400 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -315826,23 +315828,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r4, #50] @ 0x32 │ │ │ │ movs r7, r5 │ │ │ │ asrs r2, r6, #13 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 24b4f4 │ │ │ │ + bhi.n 24b484 │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r5, #27] │ │ │ │ + strb r6, [r6, #26] │ │ │ │ movs r4, r4 │ │ │ │ asrs r2, r6, #12 │ │ │ │ movs r5, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -315863,34 +315865,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ vldr d7, [pc, #180] @ 24b508 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #200] @ (24b524 ) │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #200] @ (24b528 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ bl 2492d0 │ │ │ │ cbnz r0, 24b4be │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ cbz r0, 24b494 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it ne │ │ │ │ strdne r2, r3, [sl, #256] @ 0x100 │ │ │ │ beq.n 24b4d4 │ │ │ │ ldr r2, [pc, #148] @ (24b52c ) │ │ │ │ @@ -315913,61 +315915,61 @@ │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ ldr r4, [pc, #108] @ (24b530 ) │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24b494 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r2, [pc, #88] @ (24b534 ) │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ mov r1, r5 │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r2, ip, [sp] │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24b494 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #25] │ │ │ │ + strb r2, [r5, #24] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r2, [r6, #46] @ 0x2e │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ movs r7, r5 │ │ │ │ - bvc.n 24b4dc │ │ │ │ + bvc.n 24b46c │ │ │ │ movs r2, r4 │ │ │ │ - b.n 24bc80 │ │ │ │ + b.n 24bc10 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r3!, {r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r5, #9 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [r0, #124] @ 0x7c │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - strb r0, [r6, #24] │ │ │ │ + strb r0, [r7, #23] │ │ │ │ movs r4, r4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (24b548 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ asrs r6, r5, #22 │ │ │ │ movs r4, r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315975,28 +315977,28 @@ │ │ │ │ ldr r2, [pc, #32] @ (24b584 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #32] @ (24b588 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 181784 │ │ │ │ - ldrh r6, [r7, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r3, #23] │ │ │ │ + strb r4, [r4, #22] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r7, #23] │ │ │ │ + strb r6, [r0, #23] │ │ │ │ movs r4, r4 │ │ │ │ ldr r0, [pc, #4] @ (24b594 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ asrs r6, r2, #22 │ │ │ │ movs r4, r6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #13 │ │ │ │ @@ -316013,15 +316015,15 @@ │ │ │ │ strb.w r3, [ip, #12] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - strb r0, [r2, #23] │ │ │ │ + strb r0, [r3, #22] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #368] @ (24b760 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -316086,15 +316088,15 @@ │ │ │ │ bne.n 24b6e2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #240] @ (24b774 ) │ │ │ │ ldr r0, [pc, #244] @ (24b778 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r0, 24b696 │ │ │ │ blx 181cf8 │ │ │ │ cbz r7, 24b69e │ │ │ │ mov r0, r7 │ │ │ │ blx 182934 │ │ │ │ mov r0, r6 │ │ │ │ @@ -316116,15 +316118,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #176] @ (24b780 ) │ │ │ │ ldr r0, [pc, #176] @ (24b784 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24b692 │ │ │ │ b.n 24b696 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ @@ -316144,15 +316146,15 @@ │ │ │ │ b.n 24b68e │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #124] @ (24b788 ) │ │ │ │ ldr r0, [pc, #124] @ (24b78c ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24b6a4 │ │ │ │ blx 181cf8 │ │ │ │ b.n 24b6a4 │ │ │ │ ldr r3, [pc, #104] @ (24b790 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -316163,59 +316165,59 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 24b61a │ │ │ │ ldr r0, [pc, #88] @ (24b798 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24b61a │ │ │ │ ldr r1, [pc, #80] @ (24b79c ) │ │ │ │ ldr r0, [pc, #84] @ (24b7a0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24b692 │ │ │ │ b.n 24b696 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ asrs r0, r2, #4 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #4 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #22] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r6, #32] │ │ │ │ + ldrh r6, [r7, #30] │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r2, #22] │ │ │ │ + strb r4, [r3, #21] │ │ │ │ movs r4, r4 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r5, r6 │ │ │ │ - ldrh r2, [r5, #30] │ │ │ │ + ldrh r2, [r6, #28] │ │ │ │ movs r7, r5 │ │ │ │ - strb r0, [r4, #20] │ │ │ │ + strb r0, [r5, #19] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r4, [r5, #28] │ │ │ │ + ldrh r4, [r6, #26] │ │ │ │ movs r7, r5 │ │ │ │ - strb r2, [r4, #18] │ │ │ │ + strb r2, [r5, #17] │ │ │ │ movs r4, r4 │ │ │ │ subs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #17] │ │ │ │ + strb r0, [r3, #16] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r7, #24] │ │ │ │ movs r7, r5 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + strb r6, [r0, #17] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (24b81c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -316224,74 +316226,74 @@ │ │ │ │ ldr r1, [pc, #104] @ (24b824 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #88] @ (24b828 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (24b82c ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [pc, #72] @ (24b830 ) │ │ │ │ ldr r1, [pc, #76] @ (24b834 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #76] @ (24b838 ) │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #72] @ (24b83c ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #68] @ (24b840 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2fc5f8 │ │ │ │ + bl 2fc5b8 │ │ │ │ ldr r3, [pc, #64] @ (24b844 ) │ │ │ │ ldr r2, [pc, #64] @ (24b848 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (24b84c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2fc5f8 │ │ │ │ + b.w 2fc5b8 │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #24] │ │ │ │ + ldrh r0, [r1, #22] │ │ │ │ movs r7, r5 │ │ │ │ - cmp r6, #214 @ 0xd6 │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ movs r2, r4 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r6, #118 @ 0x76 │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r5, #17] │ │ │ │ + strb r2, [r6, #16] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r0, #18] │ │ │ │ + strb r2, [r1, #17] │ │ │ │ movs r4, r4 │ │ │ │ lsrs r1, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ lsls r7, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r7] │ │ │ │ + strh r4, [r0, r7] │ │ │ │ movs r5, r4 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #17] │ │ │ │ + strb r2, [r4, #16] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #716] @ (24bb30 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -316349,15 +316351,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 1819c8 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [fp, #20] │ │ │ │ - bl 44de98 │ │ │ │ + bl 44de58 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24bb08 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24b9c2 │ │ │ │ ldr r3, [pc, #588] @ (24bb54 ) │ │ │ │ @@ -316424,15 +316426,15 @@ │ │ │ │ bne.n 24b924 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 24b9e6 │ │ │ │ ldr r0, [pc, #452] @ (24bb68 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ mov r0, r5 │ │ │ │ blx 182fe0 │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24b976 │ │ │ │ @@ -316452,15 +316454,15 @@ │ │ │ │ blx 1834fc │ │ │ │ b.n 24ba2a │ │ │ │ blx 181788 │ │ │ │ b.n 24b970 │ │ │ │ ldr r0, [pc, #380] @ (24bb6c ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ mov r0, r6 │ │ │ │ blx 1831cc │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ b.n 24b970 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 24ba10 │ │ │ │ @@ -316562,69 +316564,69 @@ │ │ │ │ ldr r3, [pc, #68] @ (24bb48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 24b8d4 │ │ │ │ blx 1824a0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [pc, #108] @ (24bb84 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ blx 18194c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ b.n 24ba88 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r3, #26 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #26 │ │ │ │ movs r5, r6 │ │ │ │ - str r6, [sp, #856] @ 0x358 │ │ │ │ + str r6, [sp, #632] @ 0x278 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #14] │ │ │ │ + strb r0, [r3, #13] │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r3, #8 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r5, #12] │ │ │ │ + ldrh r0, [r6, #10] │ │ │ │ movs r7, r5 │ │ │ │ - ldrh r0, [r4, #12] │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ movs r7, r5 │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r0, #12] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ movs r4, r4 │ │ │ │ - strb r2, [r6, #11] │ │ │ │ + strb r2, [r7, #10] │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r1, #11] │ │ │ │ + strb r4, [r2, #10] │ │ │ │ movs r4, r4 │ │ │ │ lsrs r6, r2, #19 │ │ │ │ movs r5, r6 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r0, #9] │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [sp, #792] @ 0x318 │ │ │ │ + str r4, [sp, #568] @ 0x238 │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r5, #9] │ │ │ │ + strb r0, [r6, #8] │ │ │ │ movs r4, r4 │ │ │ │ - strb r4, [r2, #8] │ │ │ │ + strb r4, [r3, #7] │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ movs r6, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ ldr r4, [pc, #812] @ (24bec8 ) │ │ │ │ sub sp, #324 @ 0x144 │ │ │ │ @@ -316644,15 +316646,15 @@ │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #316] @ 0x13c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r3, [pc, #784] @ (24bee0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -316803,24 +316805,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 24bc40 │ │ │ │ ldr r0, [pc, #416] @ (24bef8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24bc40 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #404] @ (24befc ) │ │ │ │ ldr r0, [pc, #404] @ (24bf00 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r4, #8] │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 1834fc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 24bd88 │ │ │ │ blx 181cf8 │ │ │ │ cbz r6, 24bd90 │ │ │ │ @@ -316860,166 +316862,166 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 24bbde │ │ │ │ ldr r0, [pc, #288] @ (24bf0c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24bbde │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ movs r4, #0 │ │ │ │ b.n 24bd7a │ │ │ │ ldr r1, [pc, #272] @ (24bf10 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ (24bf14 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 24bd76 │ │ │ │ ldr r1, [pc, #256] @ (24bf18 ) │ │ │ │ ldr r0, [pc, #260] @ (24bf1c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 24bd76 │ │ │ │ ldr r1, [pc, #244] @ (24bf20 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #244] @ (24bf24 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 24bd76 │ │ │ │ ldr r1, [pc, #232] @ (24bf28 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #232] @ (24bf2c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 24bd76 │ │ │ │ ldr r1, [pc, #216] @ (24bf30 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #216] @ (24bf34 ) │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 24bd76 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [pc, #192] @ (24bf38 ) │ │ │ │ ldr r0, [pc, #196] @ (24bf3c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cbz r0, 24be92 │ │ │ │ blx 181cf8 │ │ │ │ ldr r1, [pc, #172] @ (24bf40 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #172] @ (24bf44 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 24bd76 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [pc, #160] @ (24bf48 ) │ │ │ │ ldr r0, [pc, #160] @ (24bf4c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 24bebe │ │ │ │ blx 181cf8 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 24bd9c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ - strh r4, [r3, #56] @ 0x38 │ │ │ │ + strh r4, [r4, #54] @ 0x36 │ │ │ │ movs r7, r5 │ │ │ │ lsrs r2, r3, #13 │ │ │ │ movs r5, r6 │ │ │ │ lsrs r0, r3, #13 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r5, #9] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r6, #7] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #1] │ │ │ │ + strb r2, [r0, #1] │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r2, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ movs r7, r5 │ │ │ │ - strb r0, [r7, #5] │ │ │ │ + strb r0, [r0, #5] │ │ │ │ movs r4, r4 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ movs r5, r6 │ │ │ │ movs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #116] @ 0x74 │ │ │ │ + ldr r6, [r5, #112] @ 0x70 │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r0, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r2, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r4, #36] @ 0x24 │ │ │ │ + strh r4, [r5, #34] @ 0x22 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r4, #120] @ 0x78 │ │ │ │ + ldr r4, [r5, #116] @ 0x74 │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r2, #34] @ 0x22 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [r7, #120] @ 0x78 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r1, #124] @ 0x7c │ │ │ │ + ldr r4, [r2, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - strh r0, [r4, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #32] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r2, #124] @ 0x7c │ │ │ │ + ldr r4, [r3, #120] @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r0, #34] @ 0x22 │ │ │ │ + strh r4, [r1, #32] │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + ldr r4, [r7, #124] @ 0x7c │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r4, #32] │ │ │ │ + strh r4, [r5, #30] │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r5, #0] │ │ │ │ + ldr r4, [r6, #124] @ 0x7c │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r2, #32] │ │ │ │ + strh r2, [r3, #30] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [r1, #108] @ 0x6c │ │ │ │ + ldr r6, [r2, #104] @ 0x68 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 24bf88 │ │ │ │ sub sp, #12 │ │ │ │ @@ -317027,24 +317029,24 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (24bf90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r1, #92] @ 0x5c │ │ │ │ + ldr r4, [r2, #88] @ 0x58 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r1, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #60] @ 0x3c │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 24bfcc │ │ │ │ sub sp, #12 │ │ │ │ @@ -317052,24 +317054,24 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (24bfd4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 183668 │ │ │ │ - strh r6, [r1, #24] │ │ │ │ + strh r6, [r2, #22] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r1, #88] @ 0x58 │ │ │ │ + ldr r0, [r2, #84] @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r1, #60] @ 0x3c │ │ │ │ + ldr r2, [r2, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #96] @ (24c048 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -317079,22 +317081,22 @@ │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (24c050 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #76] @ (24c054 ) │ │ │ │ movw r3, #439 @ 0x1b7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #64] @ (24c058 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ bl 26d174 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ movs r3, #0 │ │ │ │ @@ -317106,21 +317108,21 @@ │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 181784 │ │ │ │ nop │ │ │ │ - strh r6, [r1, #22] │ │ │ │ + strh r6, [r2, #20] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r0, #84] @ 0x54 │ │ │ │ + ldr r4, [r1, #80] @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r0, #56] @ 0x38 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r2, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #64] @ 0x40 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r2, r1, #12 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -317131,34 +317133,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (24c0b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r0, #76] @ 0x4c │ │ │ │ + ldr r0, [r1, #72] @ 0x48 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r0, #48] @ 0x30 │ │ │ │ + ldr r2, [r1, #44] @ 0x2c │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 24c108 │ │ │ │ sub sp, #12 │ │ │ │ @@ -317167,34 +317169,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (24c110 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r5, #14] │ │ │ │ + strh r2, [r6, #12] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r4, #68] @ 0x44 │ │ │ │ + ldr r4, [r5, #64] @ 0x40 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r4, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #296] @ (24c250 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -317212,23 +317214,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r2, r4, #88 @ 0x58 │ │ │ │ movs r3, #26 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ (24c264 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 2fbfec │ │ │ │ + bl 2fbfac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24c232 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24c214 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ @@ -317243,15 +317245,15 @@ │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r5, [r6, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r5, [sp] │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 24c1a6 │ │ │ │ blx 181cf8 │ │ │ │ ldr r2, [pc, #196] @ (24c26c ) │ │ │ │ ldr r3, [pc, #168] @ (24c254 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317271,15 +317273,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (24c270 ) │ │ │ │ mov r2, r7 │ │ │ │ movw r3, #429 @ 0x1ad │ │ │ │ adds r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #140] @ (24c274 ) │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ adds r2, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -317289,64 +317291,64 @@ │ │ │ │ ldr r5, [pc, #120] @ (24c278 ) │ │ │ │ mov r3, r4 │ │ │ │ mov.w r2, #430 @ 0x1ae │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24c19e │ │ │ │ ldr r5, [pc, #100] @ (24c27c ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #100] @ (24c280 ) │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r5, [sp] │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24c19e │ │ │ │ ldr r2, [pc, #80] @ (24c284 ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24c19e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsls r0, r3, #23 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #64] @ 0x40 │ │ │ │ + ldr r0, [r2, #60] @ 0x3c │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r1, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #32] │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r0, #12] │ │ │ │ + strh r2, [r1, #10] │ │ │ │ movs r7, r5 │ │ │ │ - bhi.n 24c234 │ │ │ │ + bhi.n 24c1c4 │ │ │ │ movs r5, r4 │ │ │ │ - ldr r2, [r4, #88] @ 0x58 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ lsls r2, r3, #21 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r2, [r0, #40] @ 0x28 │ │ │ │ + ldr r2, [r1, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r0, r7, #4 │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r2, #80] @ 0x50 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [pc, #872] @ (24c5e8 ) │ │ │ │ + ldr r1, [pc, #648] @ (24c508 ) │ │ │ │ movs r5, r4 │ │ │ │ - adds r2, #18 │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r2, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #364] @ (24c408 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -317362,15 +317364,15 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #360] @ (24c41c ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [pc, #348] @ (24c420 ) │ │ │ │ add r4, pc │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -317455,90 +317457,90 @@ │ │ │ │ ldr r3, [pc, #152] @ (24c430 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24c2d4 │ │ │ │ ldr r0, [pc, #148] @ (24c434 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24c2d4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #140] @ (24c438 ) │ │ │ │ ldr r0, [pc, #140] @ (24c43c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 24c3c2 │ │ │ │ blx 181cf8 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 24c34a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #116] @ (24c440 ) │ │ │ │ ldr r0, [pc, #116] @ (24c444 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24c3be │ │ │ │ b.n 24c3c2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [pc, #96] @ (24c448 ) │ │ │ │ ldr r0, [pc, #100] @ (24c44c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 24c3fc │ │ │ │ blx 181cf8 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 24c360 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r3, #0] │ │ │ │ + ldrb r2, [r4, #31] │ │ │ │ movs r7, r5 │ │ │ │ lsls r0, r4, #17 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #40] @ 0x28 │ │ │ │ + ldr r4, [r2, #36] @ 0x24 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r1, #12] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ movs r4, r4 │ │ │ │ lsls r0, r0, #17 │ │ │ │ movs r5, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bl 516426 │ │ │ │ + bl 516426 │ │ │ │ lsls r0, r4, #14 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #60] @ 0x3c │ │ │ │ + ldr r4, [r2, #56] @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r1, #28] │ │ │ │ + ldrb r6, [r2, #27] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r5, #27] │ │ │ │ + ldrb r6, [r6, #26] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #52] @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r2, #27] │ │ │ │ + ldrb r4, [r3, #26] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ + ldr r0, [r3, #20] │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r4, #0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -317741,15 +317743,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (24c694 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 24c600 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r2, [pc, #56] @ (24c698 ) │ │ │ │ ldr r3, [pc, #60] @ (24c69c ) │ │ │ │ @@ -317757,36 +317759,36 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r6 │ │ │ │ blx 182090 │ │ │ │ b.n 24c64c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsls r0, r2, #5 │ │ │ │ movs r5, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r6, [r1, #24] │ │ │ │ + ldr r6, [r2, #20] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r4, [r3, #21] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r0, #24] │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r6, [r6, #20] │ │ │ │ + ldrb r6, [r7, #19] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r0, #20] │ │ │ │ + ldr r4, [r1, #16] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024c6a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -317939,18 +317941,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (24c830 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f8c24 │ │ │ │ + bl 2f8be4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ lsls r4, r3, #15 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -317960,73 +317962,73 @@ │ │ │ │ ldr r2, [pc, #72] @ (24c894 ) │ │ │ │ ldr r1, [pc, #72] @ (24c898 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #52] @ (24c89c ) │ │ │ │ ldr r1, [pc, #56] @ (24c8a0 ) │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #13] │ │ │ │ + ldrb r2, [r5, #12] │ │ │ │ movs r7, r5 │ │ │ │ - strh r4, [r2, r0] │ │ │ │ + str r4, [r3, r7] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r0, r0] │ │ │ │ + str r4, [r1, r7] │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r5, r2] │ │ │ │ + strh r2, [r6, r1] │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r3, r2] │ │ │ │ + strh r6, [r4, r1] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #40] @ 24c8e0 │ │ │ │ ldr r2, [pc, #40] @ (24c8e4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (24c8e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 181784 │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r7, #10] │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r5, r5] │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r2, r6] │ │ │ │ + str r2, [r3, r5] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 24c984 │ │ │ │ sub sp, #28 │ │ │ │ @@ -318042,21 +318044,21 @@ │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov.w r5, #0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -318075,40 +318077,40 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24c950 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldc2l 0, cr0, [lr, #208]! @ 0xd0 │ │ │ │ - ldrb r0, [r5, #10] │ │ │ │ + ldrb r0, [r6, #9] │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, r5] │ │ │ │ + str r6, [r2, r4] │ │ │ │ movs r4, r4 │ │ │ │ - str r0, [r0, r5] │ │ │ │ + str r0, [r1, r4] │ │ │ │ movs r4, r4 │ │ │ │ ldc2 0, cr0, [r0, #208]! @ 0xd0 │ │ │ │ │ │ │ │ 0024c99c : │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cbz r3, 24c9d0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ movs r1, #1 │ │ │ │ - bl 439b34 │ │ │ │ + bl 439af4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24c9b0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -318122,52 +318124,52 @@ │ │ │ │ │ │ │ │ 0024c9dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #44] @ 24ca20 │ │ │ │ ldr r2, [pc, #44] @ (24ca24 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (24ca28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r6, #6] │ │ │ │ + ldrb r6, [r7, #5] │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r4, r1] │ │ │ │ + str r4, [r5, r0] │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r2, r1] │ │ │ │ + str r6, [r3, r0] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024ca2c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #20] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r5, 24ca60 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [r4, #20] │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ mov r0, r5 │ │ │ │ strb r5, [r4, #25] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -318180,50 +318182,50 @@ │ │ │ │ ldr r4, [pc, #28] @ (24ca88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #28] @ (24ca8c ) │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24ca4e │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, #5] │ │ │ │ + ldrb r6, [r1, #4] │ │ │ │ movs r7, r5 │ │ │ │ - str r4, [r7, #92] @ 0x5c │ │ │ │ + str r4, [r0, #92] @ 0x5c │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024ca90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #80] @ (24cafc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #80] @ (24cb00 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (24cb04 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 24cad4 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ movs r1, #1 │ │ │ │ - bl 439b34 │ │ │ │ + bl 439af4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24cac4 │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ cbz r3, 24cae6 │ │ │ │ mov r1, r6 │ │ │ │ @@ -318237,189 +318239,189 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #4] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r7, [pc, #696] @ (24cdbc ) │ │ │ │ + ldr r7, [pc, #472] @ (24ccdc ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r7, [pc, #640] @ (24cd88 ) │ │ │ │ + ldr r7, [pc, #416] @ (24cca8 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cb08 : │ │ │ │ ldrb r0, [r0, #25] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0024cb0c : │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbz r2, 24cb18 │ │ │ │ ldr r0, [pc, #52] @ (24cb48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 443014 │ │ │ │ + b.w 442fd4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [r0, #28] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [pc, #24] @ (24cb4c ) │ │ │ │ ldr r0, [pc, #24] @ (24cb50 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 451a5c │ │ │ │ + b.w 451a1c │ │ │ │ nop │ │ │ │ - str r2, [r0, #88] @ 0x58 │ │ │ │ + str r2, [r1, #84] @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ ldc2l 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [pc, #1020]! @ 24cf50 │ │ │ │ │ │ │ │ 0024cb54 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #76] @ 24cbb8 │ │ │ │ ldr r2, [pc, #76] @ (24cbbc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #76] @ (24cbc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 24cb9a │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ b.n 24cb9a │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ movs r1, #1 │ │ │ │ - bl 439b34 │ │ │ │ + bl 439af4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24cb90 │ │ │ │ strb r3, [r4, #25] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r0, #0] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [pc, #936] @ (24cf68 ) │ │ │ │ + ldr r6, [pc, #712] @ (24ce88 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #880] @ (24cf34 ) │ │ │ │ + ldr r6, [pc, #656] @ (24ce54 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cbc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #40] @ 24cc04 │ │ │ │ ldr r2, [pc, #40] @ (24cc08 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (24cc0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ - strb r4, [r1, #31] │ │ │ │ + strb r4, [r2, #30] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [pc, #488] @ (24cdf4 ) │ │ │ │ + ldr r6, [pc, #264] @ (24cd14 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #432] @ (24cdc0 ) │ │ │ │ + ldr r6, [pc, #208] @ (24cce0 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cc10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #60] @ 24cc64 │ │ │ │ ldr r2, [pc, #60] @ (24cc68 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (24cc6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ cbz r3, 24cc50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r0, [r0, #30] │ │ │ │ + strb r0, [r1, #29] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [pc, #184] @ (24cd24 ) │ │ │ │ + ldr r5, [pc, #984] @ (24d044 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #128] @ (24ccf0 ) │ │ │ │ + ldr r5, [pc, #928] @ (24d010 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cc70 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #56] @ (24ccc4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #56] @ (24ccc8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (24cccc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 24ccae │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -318428,81 +318430,81 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r4, #28] │ │ │ │ + strb r2, [r5, #27] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [pc, #824] @ (24d004 ) │ │ │ │ + ldr r5, [pc, #600] @ (24cf24 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #768] @ (24cfd0 ) │ │ │ │ + ldr r5, [pc, #544] @ (24cef0 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024ccd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #40] @ 24cd10 │ │ │ │ ldr r2, [pc, #40] @ (24cd14 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (24cd18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ - strb r0, [r0, #27] │ │ │ │ + strb r0, [r1, #26] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [pc, #440] @ (24ced0 ) │ │ │ │ + ldr r5, [pc, #216] @ (24cdf0 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #384] @ (24ce9c ) │ │ │ │ + ldr r5, [pc, #160] @ (24cdbc ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cd1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr.w ip, [pc, #40] @ 24cd5c │ │ │ │ ldr r2, [pc, #40] @ (24cd60 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (24cd64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ - strb r4, [r6, #25] │ │ │ │ + strb r4, [r7, #24] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r5, [pc, #136] @ (24cdec ) │ │ │ │ + ldr r4, [pc, #936] @ (24d10c ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #80] @ (24cdb8 ) │ │ │ │ + ldr r4, [pc, #880] @ (24d0d8 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024cd68 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -318510,34 +318512,34 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #12 │ │ │ │ ldr r6, [pc, #104] @ (24cde8 ) │ │ │ │ blx 181488 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #92] @ (24cdec ) │ │ │ │ ldr r1, [pc, #96] @ (24cdf0 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ adds r6, #12 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #72] @ (24cdf4 ) │ │ │ │ ldr r1, [pc, #72] @ (24cdf8 ) │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ blx 18366c │ │ │ │ ldr r3, [r7, #92] @ 0x5c │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ @@ -318549,30 +318551,30 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r2, [r5, #24] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [pc, #832] @ (24d130 ) │ │ │ │ + ldr r4, [pc, #608] @ (24d050 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [pc, #768] @ (24d0f4 ) │ │ │ │ + ldr r4, [pc, #544] @ (24d014 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #400] @ (24cf88 ) │ │ │ │ + ldr r5, [pc, #176] @ (24cea8 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #352] @ (24cf5c ) │ │ │ │ + ldr r5, [pc, #128] @ (24ce7c ) │ │ │ │ movs r4, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 24ce1c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 24cb54 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -318594,23 +318596,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ cbnz r0, 24cea2 │ │ │ │ ldr r2, [pc, #152] @ (24cf14 ) │ │ │ │ ldr r3, [pc, #148] @ (24cf10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -318634,58 +318636,58 @@ │ │ │ │ ldr r2, [pc, #104] @ (24cf1c ) │ │ │ │ ldr r1, [pc, #108] @ (24cf20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24ca2c │ │ │ │ cbnz r0, 24ced2 │ │ │ │ str.w r6, [r8] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181788 │ │ │ │ b.n 24ce78 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r1, [pc, #64] @ (24cf24 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (24cf28 ) │ │ │ │ mov r0, r4 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #52] @ (24cf2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 181788 │ │ │ │ b.n 24ce78 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrh.w r0, [r8, #52] @ 0x34 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb.w r0, [r8, #52] @ 0x34 │ │ │ │ - strb r0, [r1, #21] │ │ │ │ + strb r0, [r2, #20] │ │ │ │ movs r7, r5 │ │ │ │ - str r6, [r7, #28] │ │ │ │ + str r6, [r0, #28] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [pc, #328] @ (24d06c ) │ │ │ │ + ldr r4, [pc, #104] @ (24cf8c ) │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 24cfac │ │ │ │ + bmi.n 24cf3c │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r1, #19] │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r7, #24] │ │ │ │ + str r2, [r0, #24] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #108] @ (24cfb0 ) │ │ │ │ @@ -318695,27 +318697,27 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 2f3ad4 │ │ │ │ + bl 2f3a94 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 24cfa6 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ blx 18366c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #56] @ (24cfb8 ) │ │ │ │ ldr r3, [pc, #48] @ (24cfb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -318735,15 +318737,15 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 24cf66 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7bc0034 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7820034 │ │ │ │ - ldmia r2, {r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ movs r5, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ (24d070 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -319111,41 +319113,41 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 24d424 │ │ │ │ ldr.w r1, [sp, #22] │ │ │ │ ldr r0, [pc, #272] @ (24d4b0 ) │ │ │ │ rev r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w r0, #13 │ │ │ │ b.n 24d278 │ │ │ │ ldr r3, [pc, #248] @ (24d4a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbnz r2, 24d3ec │ │ │ │ ldr.w r1, [sp, #46] @ 0x2e │ │ │ │ ldr r0, [pc, #248] @ (24d4b4 ) │ │ │ │ rev r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w r0, #13 │ │ │ │ b.n 24d278 │ │ │ │ ldr r3, [pc, #236] @ (24d4b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24d276 │ │ │ │ ldr r3, [pc, #228] @ (24d4bc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 24d276 │ │ │ │ ldr r0, [pc, #220] @ (24d4c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24d276 │ │ │ │ ldr r2, [pc, #212] @ (24d4c4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 24d3fe │ │ │ │ ldr r2, [pc, #196] @ (24d4bc ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -319163,15 +319165,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 24d3b6 │ │ │ │ ldr r0, [pc, #176] @ (24d4cc ) │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24d3b6 │ │ │ │ ldr r2, [pc, #168] @ (24d4d0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 24d436 │ │ │ │ ldr r2, [pc, #140] @ (24d4bc ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -319189,35 +319191,35 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 24d39a │ │ │ │ ldr r0, [pc, #132] @ (24d4d8 ) │ │ │ │ movs r2, #4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24d39a │ │ │ │ ldr r0, [pc, #124] @ (24d4dc ) │ │ │ │ movs r2, #18 │ │ │ │ rev r1, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w r3, [sp, #26] │ │ │ │ rev r1, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 24d43c │ │ │ │ b.n 24d39a │ │ │ │ ldr r0, [pc, #100] @ (24d4e0 ) │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ rev r1, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w r3, [sp, #55] @ 0x37 │ │ │ │ rev r1, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 24d404 │ │ │ │ b.n 24d3b6 │ │ │ │ @@ -319225,39 +319227,39 @@ │ │ │ │ @ instruction: 0xf4bc0034 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4b60034 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ eor.w r0, r8, #11796480 @ 0xb40000 │ │ │ │ - ldrb r2, [r7, r6] │ │ │ │ + ldrb r2, [r0, r6] │ │ │ │ movs r4, r4 │ │ │ │ - ldrsh r6, [r6, r1] │ │ │ │ + ldrsh r6, [r7, r0] │ │ │ │ movs r4, r4 │ │ │ │ cmp r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r3, r2] │ │ │ │ + ldrsh r0, [r4, r1] │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r7] │ │ │ │ + ldrb r4, [r3, r6] │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r3] │ │ │ │ + ldrb r4, [r1, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r0, [r5, r1] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r4, r4] │ │ │ │ + ldrb r2, [r5, r3] │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024d4e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -319328,15 +319330,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #1 │ │ │ │ - bl 457c9c │ │ │ │ + bl 457c5c │ │ │ │ add.w r3, r6, r9 │ │ │ │ mov r6, r3 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, r3 │ │ │ │ bls.n 24d5d2 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 24d586 │ │ │ │ @@ -319375,22 +319377,22 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 24d5de │ │ │ │ ldr r0, [pc, #60] @ (24d640 ) │ │ │ │ ldr r1, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 24d5de │ │ │ │ ldr r0, [pc, #48] @ (24d644 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24d572 │ │ │ │ mov r0, r7 │ │ │ │ blx 1834cc │ │ │ │ mov r3, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -319399,17 +319401,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldrb r2, [r3, r2] │ │ │ │ + ldrb r2, [r4, r1] │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -319556,15 +319558,15 @@ │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ blx 182fbc │ │ │ │ cmp.w fp, #0 │ │ │ │ bge.n 24d78a │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3b9f98 │ │ │ │ + bl 3b9f58 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 181354 │ │ │ │ ldr r2, [pc, #144] @ (24d874 ) │ │ │ │ ldr r3, [pc, #120] @ (24d85c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -319593,44 +319595,44 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str.w r9, [sp] │ │ │ │ bl 18a988 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24d75a │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3b9f98 │ │ │ │ + bl 3b9f58 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 181354 │ │ │ │ b.n 24d7e0 │ │ │ │ ldr r1, [pc, #60] @ (24d87c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 24d7e0 │ │ │ │ b.n 24d834 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ and.w r0, r4, #52 @ 0x34 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r5} │ │ │ │ + stmia r2!, {r3, r5, r6, r7} │ │ │ │ movs r5, r4 │ │ │ │ vshr.s8 d16, d20, #2 │ │ │ │ subs r4, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsls r4, r2, #29 │ │ │ │ movs r2, r4 │ │ │ │ vqadd.s32 d0, d0, d20 │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ - ldrh r2, [r4, r3] │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ movs r4, r4 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -319681,15 +319683,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 4435ec │ │ │ │ + bl 4435ac │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24db36 │ │ │ │ mov r0, r4 │ │ │ │ blx 182874 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.w 24db18 │ │ │ │ @@ -319743,24 +319745,24 @@ │ │ │ │ blx 18376c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24dab2 │ │ │ │ mov r0, r5 │ │ │ │ blx 18366c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #496] @ (24dbac ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3f9c1c │ │ │ │ + bl 3f9bdc │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ blx 182fc8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 24da80 │ │ │ │ @@ -319791,15 +319793,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #408] @ (24dbb8 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r7, [sp] │ │ │ │ movw r2, #289 @ 0x121 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 181250 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [pc, #380] @ (24dbbc ) │ │ │ │ ldr r3, [pc, #336] @ (24db90 ) │ │ │ │ add r2, pc │ │ │ │ @@ -319841,15 +319843,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (24dbc8 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24da32 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [pc, #272] @ (24dbcc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ @@ -319857,15 +319859,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #272] @ (24dbd4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #305 @ 0x131 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24da32 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [pc, #248] @ (24dbd8 ) │ │ │ │ ldr r2, [r2, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -319873,74 +319875,74 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #248] @ (24dbe0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24da32 │ │ │ │ movs r3, #31 │ │ │ │ ldr r2, [pc, #228] @ (24dbe4 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [pc, #228] @ (24dbe8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #228] @ (24dbec ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ movs r2, #247 @ 0xf7 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24da32 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ ldr r2, [pc, #212] @ (24dbf0 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [pc, #212] @ (24dbf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #212] @ (24dbf8 ) │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24da32 │ │ │ │ ldr r2, [pc, #196] @ (24dbfc ) │ │ │ │ ldr r3, [pc, #196] @ (24dc00 ) │ │ │ │ ldr r1, [pc, #200] @ (24dc04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #235 @ 0xeb │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24da32 │ │ │ │ ldr r2, [pc, #180] @ (24dc08 ) │ │ │ │ ldr r3, [pc, #184] @ (24dc0c ) │ │ │ │ ldr r1, [pc, #184] @ (24dc10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24da32 │ │ │ │ ldr r2, [pc, #164] @ (24dc14 ) │ │ │ │ ldr r3, [pc, #168] @ (24dc18 ) │ │ │ │ ldr r1, [pc, #168] @ (24dc1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24da32 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr 0, 2, r0, cr0, cr4, {1} │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 1, r0, cr8, cr4, {1} │ │ │ │ @@ -319951,105 +319953,105 @@ │ │ │ │ movs r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, r0] │ │ │ │ + ldr r0, [r6, r7] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r7, r4] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r3, #28] │ │ │ │ + ldr r0, [r4, #24] │ │ │ │ movs r7, r5 │ │ │ │ stcl 0, cr0, [r4], {52} @ 0x34 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + ldr r2, [r4, r6] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r3, #20] │ │ │ │ + ldr r6, [r4, #16] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r5, r7] │ │ │ │ + ldr r0, [r6, r6] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r3, r2] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r6, #16] │ │ │ │ + ldr r6, [r7, #12] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r5, r7] │ │ │ │ + ldr r4, [r6, r6] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r2, #16] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [r1, r3] │ │ │ │ + ldr r6, [r2, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r2, r1] │ │ │ │ + ldr r2, [r3, r0] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r6, #12] │ │ │ │ + ldr r6, [r7, #8] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r4, [r0, r2] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldrsb r4, [r7, r7] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + ldr r0, [r4, #8] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [r0, r1] │ │ │ │ + ldr r0, [r1, r0] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r4, [r0, #12] │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r6, [r2, r0] │ │ │ │ + ldrsb r6, [r3, r7] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r1, r3] │ │ │ │ + ldr r2, [r2, r2] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r2, [r6, #4] │ │ │ │ movs r7, r5 │ │ │ │ - ldrsb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r0, r7] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r2, [r2, r1] │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [r1, #8] │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ movs r7, r5 │ │ │ │ - ldrsb r0, [r4, r7] │ │ │ │ + ldrsb r0, [r5, r6] │ │ │ │ movs r4, r4 │ │ │ │ ldr r3, [pc, #16] @ (24dc34 ) │ │ │ │ ldr r2, [pc, #20] @ (24dc38 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (24dc3c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @ instruction: 0xeae00034 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 24dc0c │ │ │ │ + bvc.n 24db9c │ │ │ │ movs r1, r4 │ │ │ │ ldr r1, [pc, #8] @ (24dc4c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ - bvc.n 24dbf0 │ │ │ │ + bvc.n 24db80 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 24dc9a │ │ │ │ mov r5, r0 │ │ │ │ movs r6, #0 │ │ │ │ b.n 24dc8c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r6, [r4, #32] │ │ │ │ - bl 3508b8 │ │ │ │ + bl 350878 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 32dd3c │ │ │ │ + bl 32dcfc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ @@ -320083,15 +320085,15 @@ │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 24dd56 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 35122c │ │ │ │ + bl 3511ec │ │ │ │ ldrb.w r3, [r4, #37] @ 0x25 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ cbnz r3, 24dd04 │ │ │ │ ldrd r3, r1, [r4, #16] │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ @@ -320102,15 +320104,15 @@ │ │ │ │ lsls r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsr #23 │ │ │ │ subs r3, r2, #1 │ │ │ │ sbc.w ip, ip, ip │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, ip │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov r8, r0 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24dcdc │ │ │ │ bl 225f38 │ │ │ │ @@ -320143,27 +320145,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24dd32 │ │ │ │ ldr r0, [pc, #32] @ (24dd94 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24dd32 │ │ │ │ nop │ │ │ │ - ldrsb r6, [r2, r2] │ │ │ │ + ldrsb r6, [r3, r1] │ │ │ │ movs r4, r4 │ │ │ │ bics.w r0, r4, r4, rrx │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r0, r6] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 25f4c4 │ │ │ │ @@ -320182,36 +320184,36 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ cbz r3, 24ddf2 │ │ │ │ mov r4, r2 │ │ │ │ mov r0, r1 │ │ │ │ - bl 32bc94 │ │ │ │ + bl 32bc54 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24e006 │ │ │ │ mov r0, r6 │ │ │ │ - bl 351898 │ │ │ │ + bl 351858 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 24de0c │ │ │ │ b.n 24df3e │ │ │ │ mov r0, r4 │ │ │ │ - bl 3518a4 │ │ │ │ + bl 351864 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24df3e │ │ │ │ mov r0, r4 │ │ │ │ - bl 3508a8 │ │ │ │ + bl 350868 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24ddfe │ │ │ │ mov r0, r4 │ │ │ │ - bl 3508a8 │ │ │ │ + bl 350868 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24dfb0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320224,71 +320226,71 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24df3e │ │ │ │ ldrd sl, r7, [r0] │ │ │ │ ldrb.w r3, [sl] │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.w 24dfce │ │ │ │ mov r0, r6 │ │ │ │ - bl 351898 │ │ │ │ + bl 351858 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24df3e │ │ │ │ mov r0, r4 │ │ │ │ - bl 3508a8 │ │ │ │ + bl 350868 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24df32 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 350914 │ │ │ │ + bl 3508d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24df98 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 24df66 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx 1831f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24df32 │ │ │ │ ldrd r5, r8, [r0, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 32c808 │ │ │ │ + bl 32c7c8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3508b8 │ │ │ │ + bl 350878 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 181488 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, sl │ │ │ │ str.w r6, [fp] │ │ │ │ blx 18366c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r2, [fp, #4] │ │ │ │ blx 18366c │ │ │ │ str.w r4, [fp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r2, [fp, #8] │ │ │ │ - bl 32b4a0 │ │ │ │ + bl 32b460 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [fp, #16] │ │ │ │ - bl 35122c │ │ │ │ + bl 3511ec │ │ │ │ lsrs r2, r0, #9 │ │ │ │ lsrs r0, r0, #28 │ │ │ │ str.w r0, [fp, #28] │ │ │ │ lsls r2, r2, #13 │ │ │ │ str.w r2, [fp, #24] │ │ │ │ orrs r2, r0 │ │ │ │ beq.w 24dff0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 350908 │ │ │ │ + bl 3508c8 │ │ │ │ cbz r0, 24defe │ │ │ │ ldrb.w r2, [fp, #36] @ 0x24 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [fp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 24df5a │ │ │ │ ldrb.w r2, [r8] │ │ │ │ @@ -320301,30 +320303,30 @@ │ │ │ │ ldr.w r1, [r9, #4] │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, fp, #32 │ │ │ │ str.w r0, [fp, #32] │ │ │ │ str.w fp, [r1] │ │ │ │ str.w r2, [r9, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3518a4 │ │ │ │ + bl 351864 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24de5c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ b.n 24de4a │ │ │ │ mov r0, r4 │ │ │ │ - bl 35187c │ │ │ │ + bl 35183c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24df1c │ │ │ │ b.n 24df10 │ │ │ │ mov r0, r5 │ │ │ │ blx 182874 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 24df74 │ │ │ │ @@ -320340,15 +320342,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -320359,29 +320361,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #507 @ 0x1fb │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24df98 │ │ │ │ ldr r3, [pc, #100] @ (24e034 ) │ │ │ │ mov.w r2, #528 @ 0x210 │ │ │ │ ldr r5, [pc, #96] @ (24e038 ) │ │ │ │ ldr r1, [pc, #100] @ (24e03c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24df98 │ │ │ │ ldr r3, [pc, #76] @ (24e040 ) │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ ldr r1, [pc, #76] @ (24e044 ) │ │ │ │ ldr r0, [pc, #76] @ (24e048 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -320393,69 +320395,69 @@ │ │ │ │ ldr r1, [pc, #64] @ (24e050 ) │ │ │ │ ldr r0, [pc, #68] @ (24e054 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - str r0, [r1, #72] @ 0x48 │ │ │ │ + str r0, [r2, #68] @ 0x44 │ │ │ │ movs r7, r5 │ │ │ │ - ldrsb r4, [r2, r1] │ │ │ │ + ldrsb r4, [r3, r0] │ │ │ │ movs r4, r4 │ │ │ │ - strh r2, [r2, r7] │ │ │ │ + strh r2, [r3, r6] │ │ │ │ movs r4, r4 │ │ │ │ - str r6, [r1, #68] @ 0x44 │ │ │ │ + str r6, [r2, #64] @ 0x40 │ │ │ │ movs r7, r5 │ │ │ │ - strb r4, [r4, r6] │ │ │ │ + strb r4, [r5, r5] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r3, r6] │ │ │ │ + strh r4, [r4, r5] │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [r5, #64] @ 0x40 │ │ │ │ + str r4, [r6, #60] @ 0x3c │ │ │ │ movs r7, r5 │ │ │ │ - strb r2, [r6, r6] │ │ │ │ + strb r2, [r7, r5] │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r7, r5] │ │ │ │ + strh r4, [r0, r5] │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r1, #64] @ 0x40 │ │ │ │ + str r2, [r2, #60] @ 0x3c │ │ │ │ movs r7, r5 │ │ │ │ - strh r0, [r4, r5] │ │ │ │ + strh r0, [r5, r4] │ │ │ │ movs r4, r4 │ │ │ │ - ldrsb r4, [r3, r0] │ │ │ │ + strb r4, [r4, r7] │ │ │ │ movs r4, r4 │ │ │ │ - str r4, [r6, #60] @ 0x3c │ │ │ │ + str r4, [r7, #56] @ 0x38 │ │ │ │ movs r7, r5 │ │ │ │ - strh r2, [r1, r5] │ │ │ │ + strh r2, [r2, r4] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r1, r4] │ │ │ │ + strb r6, [r2, r3] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #9] │ │ │ │ sub sp, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r1 │ │ │ │ cbz r2, 24e07e │ │ │ │ ldrb r2, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cbz r2, 24e092 │ │ │ │ - bl 350fc4 │ │ │ │ + bl 350f84 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cbnz r2, 24e09e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 350aa8 │ │ │ │ + bl 350a68 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 24e082 │ │ │ │ ldr.w r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -320482,33 +320484,33 @@ │ │ │ │ str.w r3, [r0, #1544] @ 0x608 │ │ │ │ cbnz r5, 24e100 │ │ │ │ b.n 24e12e │ │ │ │ ldr r3, [pc, #132] @ (24e170 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 350c5c │ │ │ │ + bl 350c1c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 350da4 │ │ │ │ + bl 350d64 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cbz r5, 24e12a │ │ │ │ ldrb.w r3, [r6, #1548] @ 0x60c │ │ │ │ ldr r4, [r5, #0] │ │ │ │ cbz r3, 24e10c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 24e156 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 3508ac │ │ │ │ + bl 35086c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 24e0ea │ │ │ │ - bl 3508b8 │ │ │ │ + bl 350878 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 350da4 │ │ │ │ + bl 350d64 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 24e100 │ │ │ │ ldr.w r5, [r6, #1560] @ 0x618 │ │ │ │ ldr r3, [pc, #68] @ (24e174 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -320536,19 +320538,19 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ b.n 24ddc8 │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #40] @ 0x28 │ │ │ │ + str r4, [r5, #36] @ 0x24 │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r7, r7] │ │ │ │ + str r2, [r0, r7] │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r3, r2] │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #180] @ 24e248 │ │ │ │ mov r7, r3 │ │ │ │ @@ -320568,37 +320570,37 @@ │ │ │ │ beq.n 24e1f8 │ │ │ │ cmp r3, r0 │ │ │ │ str r1, [r2, #12] │ │ │ │ beq.n 24e1e0 │ │ │ │ orr.w r1, r7, #12 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 302914 │ │ │ │ + bl 3028d4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 302914 │ │ │ │ + b.w 3028d4 │ │ │ │ orr.w r1, r7, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 302914 │ │ │ │ + b.w 3028d4 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 24e238 │ │ │ │ orr.w r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ b.n 24e1d2 │ │ │ │ ldr r0, [pc, #68] @ (24e250 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e1b0 │ │ │ │ ldr r0, [pc, #60] @ (24e254 ) │ │ │ │ @@ -320606,33 +320608,33 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 24e1b0 │ │ │ │ ldr r0, [pc, #52] @ (24e258 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 24e1b0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 3020c4 │ │ │ │ + b.w 302084 │ │ │ │ nop │ │ │ │ b.n 24dd1c │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r1] │ │ │ │ + strb r0, [r1, r0] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [pc, #532] @ (24e484 ) │ │ │ │ @@ -320658,26 +320660,26 @@ │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ bl 24e184 │ │ │ │ mov r0, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ mov r3, r8 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ ldr.w r1, [fp, #16] │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ ldr.w r0, [fp, #20] │ │ │ │ adds r2, r5, r2 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -320711,15 +320713,15 @@ │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ mov.w r8, r5, lsr #23 │ │ │ │ lsls r4, r5, #9 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 351534 │ │ │ │ + bl 3514f4 │ │ │ │ adds.w r4, r0, #15 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ lsrs r4, r4, #4 │ │ │ │ bic.w r8, r1, #15 │ │ │ │ orr.w r4, r4, r1, lsl #28 │ │ │ │ orr.w r8, r8, r4, lsr #28 │ │ │ │ lsls r4, r4, #4 │ │ │ │ @@ -320729,18 +320731,18 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [fp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ - bl 3515b8 │ │ │ │ + bl 351578 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 455c08 │ │ │ │ + bl 455bc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24e28e │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ ldr r3, [pc, #236] @ (24e48c ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -320752,20 +320754,20 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ bl 24e184 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ mov r0, sl │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ b.n 24e2ce │ │ │ │ ldr r3, [pc, #188] @ (24e490 ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24e29c │ │ │ │ @@ -320781,18 +320783,18 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ bl 24e184 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne.n 24e3ca │ │ │ │ b.n 24e2ba │ │ │ │ ldr.w fp, [fp, #32] │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.w 24e2fe │ │ │ │ @@ -320803,15 +320805,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 2fdf40 │ │ │ │ + bl 2fdf00 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24e2fe │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320820,29 +320822,29 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24e3f0 │ │ │ │ ldr r3, [pc, #28] @ (24e490 ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24e3aa │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ movs r6, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 24e3e4 │ │ │ │ b.n 24dda8 │ │ │ │ movs r4, r6 │ │ │ │ - strh r4, [r7, r7] │ │ │ │ + strh r4, [r0, r7] │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ @@ -320861,29 +320863,29 @@ │ │ │ │ cbnz r3, 24e502 │ │ │ │ bl 259afc │ │ │ │ cbz r0, 24e4c4 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cbz r3, 24e4de │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldrb r0, [r5, #8] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 24e25c │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldrb r0, [r5, #8] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -320896,26 +320898,26 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24e4ba │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (24e534 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24e4ba │ │ │ │ nop │ │ │ │ b.n 24e9cc │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, r6] │ │ │ │ + str r6, [r0, r6] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #152] @ (24e5e4 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -320936,15 +320938,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24e184 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24e562 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 24e5c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24dc50 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -320964,44 +320966,44 @@ │ │ │ │ ldr r3, [pc, #60] @ (24e5f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 24e55a │ │ │ │ ldr r0, [pc, #56] @ (24e5f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24e55a │ │ │ │ ldr r3, [pc, #48] @ (24e5f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24e582 │ │ │ │ ldr r3, [pc, #32] @ (24e5f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24e582 │ │ │ │ ldr r0, [pc, #32] @ (24e5fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24e582 │ │ │ │ nop │ │ │ │ b.n 24e950 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r5] │ │ │ │ + str r0, [r2, r4] │ │ │ │ movs r4, r4 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, r5] │ │ │ │ + str r6, [r2, r4] │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #496] @ (24e804 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -321012,132 +321014,132 @@ │ │ │ │ add r4, pc │ │ │ │ mov r8, r2 │ │ │ │ blx 182a44 │ │ │ │ mov r7, r0 │ │ │ │ bl 225ea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24e7ec │ │ │ │ - bl 3522d8 │ │ │ │ + bl 352298 │ │ │ │ bl 25ff30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24e76c │ │ │ │ strd r0, r0, [r6, #12] │ │ │ │ strh r0, [r6, #8] │ │ │ │ movs r0, #0 │ │ │ │ - bl 34734c │ │ │ │ + bl 34730c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24e726 │ │ │ │ mov.w r9, #0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 32bc24 │ │ │ │ + bl 32bbe4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 24e690 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx 18376c │ │ │ │ cbnz r0, 24e684 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32bc94 │ │ │ │ + bl 32bc54 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ bl 24ddc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24e790 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32bc24 │ │ │ │ + bl 32bbe4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24e65e │ │ │ │ ldr r4, [r6, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 24e7c4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #1 │ │ │ │ - bl 351828 │ │ │ │ + bl 3517e8 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24e698 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24e7c4 │ │ │ │ mov r0, r7 │ │ │ │ blx 181250 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 24e6c0 │ │ │ │ mov r0, r9 │ │ │ │ blx 181250 │ │ │ │ - bl 352348 │ │ │ │ + bl 352308 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ cbz r4, 24e6f2 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 24e184 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 35122c │ │ │ │ + bl 3511ec │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldr r4, [r4, #32] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24e6c8 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 24e71a │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24e7ca │ │ │ │ mov r0, r9 │ │ │ │ - bl 34734c │ │ │ │ + bl 34730c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e650 │ │ │ │ mov r0, r9 │ │ │ │ - bl 347404 │ │ │ │ + bl 3473c4 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e71a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24e71a │ │ │ │ mov r0, r9 │ │ │ │ - bl 347628 │ │ │ │ + bl 3475e8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e71a │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24e71a │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 24e712 │ │ │ │ mov r0, r4 │ │ │ │ - bl 35173c │ │ │ │ + bl 3516fc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 24e710 │ │ │ │ mov r0, r4 │ │ │ │ - bl 33332c │ │ │ │ + bl 3332ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24e71a │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 24e744 │ │ │ │ b.n 24e71a │ │ │ │ bl 25ff0c │ │ │ │ @@ -321158,15 +321160,15 @@ │ │ │ │ blx 181250 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 24e7a2 │ │ │ │ mov r0, r9 │ │ │ │ blx 181250 │ │ │ │ mov r0, r6 │ │ │ │ bl 24dc50 │ │ │ │ - bl 352348 │ │ │ │ + bl 352308 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -321197,19 +321199,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 24e9d8 │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrh r6, [r2, r7] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r3, [pc, #400] @ (24e9a4 ) │ │ │ │ + ldr r3, [pc, #176] @ (24e8c4 ) │ │ │ │ movs r4, r4 │ │ │ │ - ands.w r0, r0, #10616832 @ 0xa20000 │ │ │ │ + @ instruction: 0xf3d80022 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 25f4c4 │ │ │ │ cbz r0, 24e83e │ │ │ │ @@ -321284,41 +321286,41 @@ │ │ │ │ tst.w fp, #16 │ │ │ │ bne.w 24ea1c │ │ │ │ tst.w fp, #32 │ │ │ │ bne.w 24ebc6 │ │ │ │ tst.w fp, #64 @ 0x40 │ │ │ │ bne.w 24ec72 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24ead0 │ │ │ │ mov r0, r9 │ │ │ │ bl 24dc40 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ lsls r0, r3, #31 │ │ │ │ bmi.w 24ee0a │ │ │ │ mov r0, r9 │ │ │ │ bl 24dc20 │ │ │ │ mov r0, r7 │ │ │ │ str.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ lsls r3, r0, #24 │ │ │ │ bmi.w 24eb44 │ │ │ │ ldr.w r3, [r8] │ │ │ │ uxtb.w fp, r0 │ │ │ │ str.w fp, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24eb68 │ │ │ │ tst.w fp, #8 │ │ │ │ beq.n 24e8c4 │ │ │ │ add.w fp, r4, #24 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 302888 │ │ │ │ + bl 302848 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24efee │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24ec6a │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 24eda6 │ │ │ │ @@ -321328,15 +321330,15 @@ │ │ │ │ blx 1831f4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24edd2 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ ldrd r1, r5, [r5] │ │ │ │ - bl 32ba9c │ │ │ │ + bl 32ba5c │ │ │ │ str.w r0, [r4, #1560] @ 0x618 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24edf4 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24ee04 │ │ │ │ subs r3, r5, r3 │ │ │ │ @@ -321349,24 +321351,24 @@ │ │ │ │ tst.w fp, #4 │ │ │ │ bne.n 24e9e4 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24e8f6 │ │ │ │ ldr.w r0, [pc, #1676] @ 24f05c │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 24ea10 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24e0bc │ │ │ │ b.n 24ea10 │ │ │ │ add.w fp, r4, #280 @ 0x118 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 302888 │ │ │ │ + bl 302848 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24efd2 │ │ │ │ ldrb.w r2, [r4, #1576] @ 0x628 │ │ │ │ eor.w r3, r2, #1 │ │ │ │ cmp r5, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ @@ -321376,49 +321378,49 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 24eaf4 │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ tst.w fp, #16 │ │ │ │ beq.w 24e8fe │ │ │ │ mov r0, r7 │ │ │ │ str.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24e90e │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24ef9a │ │ │ │ ldr.w r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, fp │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ - bl 3506f0 │ │ │ │ + bl 3506b0 │ │ │ │ str.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24f010 │ │ │ │ tst.w r5, #248 @ 0xf8 │ │ │ │ bne.w 24f002 │ │ │ │ ldr.w r3, [r4, #1572] @ 0x624 │ │ │ │ cbz r3, 24ea76 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 24ea76 │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 24ed24 │ │ │ │ lsls r2, r5, #30 │ │ │ │ bmi.w 24ed2c │ │ │ │ - bl 350f70 │ │ │ │ + bl 350f30 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ lsls r3, r5, #31 │ │ │ │ bpl.w 24ecca │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 3509f0 │ │ │ │ + bl 3509b0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24effa │ │ │ │ movs r0, #12 │ │ │ │ and.w r5, r5, #1 │ │ │ │ blx 183830 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ @@ -321428,15 +321430,15 @@ │ │ │ │ strb r5, [r0, #9] │ │ │ │ str r3, [r0, #0] │ │ │ │ strb.w sl, [r0, #8] │ │ │ │ ldr.w r0, [r4, #1580] @ 0x62c │ │ │ │ blx 1835e0 │ │ │ │ str.w r0, [r4, #1580] @ 0x62c │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 24e91c │ │ │ │ mov fp, r6 │ │ │ │ b.n 24ed5c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ @@ -321452,38 +321454,38 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ mov.w r2, #1024 @ 0x400 │ │ │ │ mov r0, r5 │ │ │ │ blx 183890 │ │ │ │ ldr.w r0, [r4, #1560] @ 0x618 │ │ │ │ mov r1, r5 │ │ │ │ - bl 350694 │ │ │ │ + bl 350654 │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ str.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 24e8f6 │ │ │ │ tst.w fp, #16 │ │ │ │ bne.w 24ea1c │ │ │ │ ldr.w r2, [r4, #1560] @ 0x618 │ │ │ │ ldr.w r0, [pc, #1336] @ 24f060 │ │ │ │ add.w r2, r2, #16512 @ 0x4080 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24e9dc │ │ │ │ b.n 24ea10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ lsls r5, r0, #24 │ │ │ │ bpl.w 24e940 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3027a0 │ │ │ │ + bl 302760 │ │ │ │ ldr.w r3, [r8] │ │ │ │ uxtb.w fp, r0 │ │ │ │ str.w fp, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24e952 │ │ │ │ ldr.w r3, [pc, #1272] @ 24f064 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -321495,15 +321497,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 24e952 │ │ │ │ ldr.w r0, [pc, #1252] @ 24f06c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ b.n 24e952 │ │ │ │ cmp.w fp, #1 │ │ │ │ bls.w 24ecd2 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ mov r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321519,22 +321521,22 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24ee88 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24e90e │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 3515e8 │ │ │ │ + bl 3515a8 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 3508ac │ │ │ │ + bl 35086c │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 24ed38 │ │ │ │ - bl 3508b8 │ │ │ │ + bl 350878 │ │ │ │ ldr.w r3, [r4, #1580] @ 0x62c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24e90e │ │ │ │ ldr.w r1, [r4, #1564] @ 0x61c │ │ │ │ b.n 24ec12 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321558,33 +321560,33 @@ │ │ │ │ cmp.w fp, #1 │ │ │ │ bls.w 24e90e │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24ebac │ │ │ │ ldr.w r0, [pc, #1056] @ 24f070 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24ee04 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24e0bc │ │ │ │ b.n 24e9a2 │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ movs r5, #0 │ │ │ │ b.n 24ebac │ │ │ │ mov r0, r7 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov.w fp, r1, lsl #9 │ │ │ │ lsls r3, r5, #9 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ ldr.w r3, [r8] │ │ │ │ lsrs r2, r0, #23 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ orr.w fp, fp, r5, lsr #23 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ lsls r2, r0, #9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ @@ -321600,37 +321602,37 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 3515d0 │ │ │ │ + bl 351590 │ │ │ │ b.n 24e90e │ │ │ │ movs r1, #1 │ │ │ │ - bl 3508b8 │ │ │ │ + bl 350878 │ │ │ │ b.n 24ea98 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24e8fe │ │ │ │ b.n 24e906 │ │ │ │ mov r0, r7 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ movw r3, #10241 @ 0x2801 │ │ │ │ cmp r0, r3 │ │ │ │ mov r5, r0 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bcs.n 24ed48 │ │ │ │ blx 183830 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ cmpeq r5, r0 │ │ │ │ bne.w 24eeac │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -321639,28 +321641,28 @@ │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 181788 │ │ │ │ b.n 24e90e │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24ea7c │ │ │ │ movs r1, #1 │ │ │ │ - bl 35175c │ │ │ │ + bl 35171c │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ b.n 24ea7c │ │ │ │ ldr r3, [pc, #824] @ (24f074 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ - bl 350c5c │ │ │ │ + bl 350c1c │ │ │ │ b.n 24ebfa │ │ │ │ ldr r0, [pc, #812] @ (24f078 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #0 │ │ │ │ blx 181788 │ │ │ │ mvn.w r5, #4 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 24ed68 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24e0bc │ │ │ │ @@ -321687,15 +321689,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r1, fp │ │ │ │ mov r0, fp │ │ │ │ mov r5, r6 │ │ │ │ - bl 32ba9c │ │ │ │ + bl 32ba5c │ │ │ │ b.n 24e998 │ │ │ │ bl 25ff0c │ │ │ │ ldr r3, [pc, #696] @ (24f074 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -321712,18 +321714,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #4] │ │ │ │ movw r2, #1070 @ 0x42e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ str.w r5, [r4, #1560] @ 0x618 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24ec62 │ │ │ │ ldr.w fp, [r4, #20] │ │ │ │ b.n 24ebac │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov fp, r6 │ │ │ │ @@ -321738,24 +321740,24 @@ │ │ │ │ ldr r3, [pc, #580] @ (24f068 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 24ed6e │ │ │ │ ldr r0, [pc, #612] @ (24f090 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24ed6e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ - bl 351534 │ │ │ │ + bl 3514f4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #1564] @ 0x61c │ │ │ │ cmp r5, r3 │ │ │ │ sbcs r2, r1 │ │ │ │ bcc.n 24ef4c │ │ │ │ adds r3, #15 │ │ │ │ @@ -321771,15 +321773,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 3515c0 │ │ │ │ + bl 351580 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ b.n 24e90e │ │ │ │ ldr r3, [pc, #520] @ (24f094 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -321788,31 +321790,31 @@ │ │ │ │ ldr r3, [pc, #464] @ (24f068 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 24ebd0 │ │ │ │ ldr r0, [pc, #500] @ (24f098 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24ebd0 │ │ │ │ ldr r0, [pc, #492] @ (24f09c ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 181788 │ │ │ │ b.n 24ed58 │ │ │ │ ldr.w r2, [r4, #1560] @ 0x618 │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #472] @ (24f0a0 ) │ │ │ │ mov r1, fp │ │ │ │ add.w r2, r2, #16512 @ 0x4080 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24ef94 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24e0bc │ │ │ │ ldrb.w r2, [r4, #1576] @ 0x628 │ │ │ │ b.n 24eaec │ │ │ │ @@ -321838,64 +321840,64 @@ │ │ │ │ ldr r3, [pc, #336] @ (24f068 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 24eca8 │ │ │ │ ldr r0, [pc, #392] @ (24f0ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24eca8 │ │ │ │ ldr r3, [pc, #388] @ (24f0b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 24e898 │ │ │ │ ldr r3, [pc, #304] @ (24f068 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 24e898 │ │ │ │ ldr r0, [pc, #368] @ (24f0b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24e898 │ │ │ │ - bl 3508a8 │ │ │ │ + bl 350868 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ (24f0b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 24ed1c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24e0bc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 181788 │ │ │ │ b.n 24e90e │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r3, r1, #0, #23 │ │ │ │ ldr r0, [pc, #320] @ (24f0bc ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 24ecde │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24ef06 │ │ │ │ b.n 24eca8 │ │ │ │ str.w r5, [r4, #1572] @ 0x624 │ │ │ │ b.n 24ea10 │ │ │ │ - bl 3508a8 │ │ │ │ + bl 350868 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ (24f0c0 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 24ed5c │ │ │ │ add.w r5, r4, #1584 @ 0x630 │ │ │ │ mov r0, r5 │ │ │ │ bl 24dc20 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 24efc6 │ │ │ │ @@ -321904,38 +321906,38 @@ │ │ │ │ mov r0, r5 │ │ │ │ mvn.w r5, #21 │ │ │ │ bl 24dc40 │ │ │ │ b.n 24ed7a │ │ │ │ ldr r0, [pc, #240] @ (24f0c4 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldrb.w r3, [r4, #1576] @ 0x628 │ │ │ │ cbnz r3, 24efe8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 24e0bc │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 24ed68 │ │ │ │ ldr r0, [pc, #216] @ (24f0c8 ) │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 24efdc │ │ │ │ mov fp, r6 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 24efaa │ │ │ │ ldr r0, [pc, #200] @ (24f0cc ) │ │ │ │ uxtb r1, r5 │ │ │ │ mov fp, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 24efaa │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov fp, r6 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 24efaa │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #176] @ (24f0d0 ) │ │ │ │ movw r2, #1101 @ 0x44d │ │ │ │ ldr r1, [pc, #172] @ (24f0d4 ) │ │ │ │ ldr r0, [pc, #176] @ (24f0d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -321957,83 +321959,83 @@ │ │ │ │ movs r4, r6 │ │ │ │ udf #150 @ 0x96 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #80] @ (24f0b0 ) │ │ │ │ + ldr r5, [pc, #880] @ (24f3d0 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r5, [pc, #472] @ (24f23c ) │ │ │ │ + ldr r5, [pc, #248] @ (24f15c ) │ │ │ │ movs r4, r4 │ │ │ │ asrs r4, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #880] @ (24f3e0 ) │ │ │ │ + ldr r3, [pc, #656] @ (24f300 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [pc, #584] @ (24f2bc ) │ │ │ │ + ldr r3, [pc, #360] @ (24f1dc ) │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #480] @ (24f25c ) │ │ │ │ + ldr r4, [pc, #256] @ (24f17c ) │ │ │ │ movs r4, r4 │ │ │ │ bls.n 24ef8c │ │ │ │ movs r4, r6 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + strb r2, [r6, r7] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r1, [pc, #864] @ (24f3e8 ) │ │ │ │ + ldr r1, [pc, #640] @ (24f308 ) │ │ │ │ movs r4, r4 │ │ │ │ - cmp r2, pc │ │ │ │ + cmp r2, r8 │ │ │ │ movs r4, r4 │ │ │ │ adds r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #288] @ (24f1b4 ) │ │ │ │ + ldr r4, [pc, #64] @ (24f0d4 ) │ │ │ │ movs r4, r4 │ │ │ │ asrs r4, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #704] @ (24f35c ) │ │ │ │ + ldr r2, [pc, #480] @ (24f27c ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r3, [pc, #336] @ (24f1f0 ) │ │ │ │ + ldr r3, [pc, #112] @ (24f110 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [pc, #624] @ (24f314 ) │ │ │ │ + ldr r1, [pc, #400] @ (24f234 ) │ │ │ │ movs r4, r4 │ │ │ │ subs r0, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #520] @ (24f2b8 ) │ │ │ │ + ldr r2, [pc, #296] @ (24f1d8 ) │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #32] @ (24f0d8 ) │ │ │ │ + blx sl │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [pc, #816] @ (24f3ec ) │ │ │ │ + ldr r2, [pc, #592] @ (24f30c ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [pc, #992] @ (24f4a0 ) │ │ │ │ + ldr r1, [pc, #768] @ (24f3c0 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [pc, #240] @ (24f1b4 ) │ │ │ │ + ldr r1, [pc, #16] @ (24f0d4 ) │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [pc, #456] @ (24f290 ) │ │ │ │ + ldr r0, [pc, #232] @ (24f1b0 ) │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0x479e │ │ │ │ + bx ip │ │ │ │ movs r4, r4 │ │ │ │ - ldr r1, [pc, #96] @ (24f130 ) │ │ │ │ + ldr r0, [pc, #896] @ (24f450 ) │ │ │ │ movs r4, r4 │ │ │ │ - strh r4, [r3, r7] │ │ │ │ + strh r4, [r4, r6] │ │ │ │ movs r7, r5 │ │ │ │ - orrs r2, r6 │ │ │ │ + cmn r2, r7 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0x47da │ │ │ │ + @ instruction: 0x47a2 │ │ │ │ movs r4, r4 │ │ │ │ - strh r6, [r0, r7] │ │ │ │ + strh r6, [r1, r6] │ │ │ │ movs r7, r5 │ │ │ │ - orrs r4, r3 │ │ │ │ + cmn r4, r4 │ │ │ │ movs r4, r4 │ │ │ │ - blx r2 │ │ │ │ + bx fp │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024f0e8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -322086,35 +322088,35 @@ │ │ │ │ blx 183038 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #1568] @ 0x620 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1584 @ 0x630 │ │ │ │ mov.w r2, #896 @ 0x380 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ ldr r3, [pc, #40] @ (24f1b0 ) │ │ │ │ mov.w r2, #892 @ 0x37c │ │ │ │ ldr r0, [pc, #36] @ (24f1b4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 24f12c │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r0], #260 @ 0x104 │ │ │ │ - tst r6, r1 │ │ │ │ + rors r6, r2 │ │ │ │ movs r4, r4 │ │ │ │ mcr 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ - strh r4, [r6, r1] │ │ │ │ + strh r4, [r7, r0] │ │ │ │ movs r7, r5 │ │ │ │ - ldr r0, [pc, #1016] @ (24f5b0 ) │ │ │ │ + ldr r0, [pc, #792] @ (24f4d0 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024f1b8 : │ │ │ │ ldr r0, [pc, #4] @ (24f1c0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 24dc50 │ │ │ │ stc2 0, cr0, [r2], {65} @ 0x41 │ │ │ │ @@ -322143,38 +322145,38 @@ │ │ │ │ ldr r0, [pc, #36] @ (24f224 ) │ │ │ │ movw r2, #945 @ 0x3b1 │ │ │ │ ldr r1, [pc, #36] @ (24f228 ) │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1584 @ 0x630 │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ bpl.n 24f274 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ mrrc2 0, 4, r0, r8, cr1 │ │ │ │ - adcs r6, r6 │ │ │ │ + asrs r6, r7 │ │ │ │ movs r4, r4 │ │ │ │ ldc2 0, cr0, [r8], #-260 @ 0xfffffefc │ │ │ │ - adcs r2, r2 │ │ │ │ + asrs r2, r3 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024f22c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #56] @ (24f274 ) │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #1584 @ 0x630 │ │ │ │ strd r1, r4, [r4] │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r3, [pc, #40] @ (24f278 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #40] @ (24f27c ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -322186,15 +322188,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0xfbfc0041 │ │ │ │ cmp r2, #66 @ 0x42 │ │ │ │ movs r5, r6 │ │ │ │ - ldr r0, [pc, #328] @ (24f3c8 ) │ │ │ │ + ldr r0, [pc, #104] @ (24f2e8 ) │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024f280 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -322223,22 +322225,22 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24f336 │ │ │ │ ldr r3, [pc, #144] @ (24f358 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24f310 │ │ │ │ mov r0, r4 │ │ │ │ - bl 32c444 │ │ │ │ + bl 32c404 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 24f2e0 │ │ │ │ movs r5, #0 │ │ │ │ - bl 442480 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442440 │ │ │ │ + bl 442498 │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #112] @ (24f35c ) │ │ │ │ ldr r3, [pc, #104] @ (24f354 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -322262,15 +322264,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24f2cc │ │ │ │ ldr r1, [pc, #64] @ (24f368 ) │ │ │ │ ldr r0, [pc, #68] @ (24f36c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24f2cc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (24f370 ) │ │ │ │ movs r2, #19 │ │ │ │ ldr r1, [pc, #56] @ (24f374 ) │ │ │ │ ldr r0, [pc, #56] @ (24f378 ) │ │ │ │ add r3, pc │ │ │ │ @@ -322289,23 +322291,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 24f390 │ │ │ │ movs r4, r6 │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #544] @ (24f58c ) │ │ │ │ + ldr r0, [pc, #320] @ (24f4ac ) │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0x47ae │ │ │ │ + bx lr │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r2, r6] │ │ │ │ + str r2, [r3, r5] │ │ │ │ movs r7, r5 │ │ │ │ - bxns pc │ │ │ │ + bxns r8 │ │ │ │ movs r4, r4 │ │ │ │ - stc 0, cr0, [sl], #140 @ 0x8c │ │ │ │ + ldcl 0, cr0, [r2], #-140 @ 0xffffff74 │ │ │ │ │ │ │ │ 0024f37c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #136] @ (24f414 ) │ │ │ │ @@ -322314,15 +322316,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 24f3fe │ │ │ │ ldr r3, [pc, #128] @ (24f418 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24f3dc │ │ │ │ - bl 32c5f8 │ │ │ │ + bl 32c5b8 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 24f3ba │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -322330,15 +322332,15 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #96] @ (24f41c ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [pc, #96] @ (24f420 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -322352,15 +322354,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24f3a0 │ │ │ │ ldr r1, [pc, #56] @ (24f42c ) │ │ │ │ ldr r0, [pc, #60] @ (24f430 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24f3a0 │ │ │ │ ldr r3, [pc, #52] @ (24f434 ) │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #52] @ (24f438 ) │ │ │ │ ldr r0, [pc, #52] @ (24f43c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -322368,31 +322370,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 24f508 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, r4] │ │ │ │ + str r0, [r3, r3] │ │ │ │ movs r7, r5 │ │ │ │ - bx r8 │ │ │ │ + bx r1 │ │ │ │ movs r4, r4 │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bxns r0 │ │ │ │ + mov ip, r9 │ │ │ │ movs r4, r4 │ │ │ │ - mov sl, ip │ │ │ │ + mov sl, r5 │ │ │ │ movs r4, r4 │ │ │ │ - str r2, [r1, r3] │ │ │ │ + str r2, [r2, r2] │ │ │ │ movs r7, r5 │ │ │ │ - mov ip, r6 │ │ │ │ + mov r4, pc │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xebe00023 │ │ │ │ + sub.w r0, r8, r3, asr #32 │ │ │ │ │ │ │ │ 0024f440 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #200] @ (24f518 ) │ │ │ │ @@ -322409,29 +322411,29 @@ │ │ │ │ bl 2568f8 │ │ │ │ mov r6, r0 │ │ │ │ bl 256920 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r3, [pc, #164] @ (24f524 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 24f4ea │ │ │ │ mov r0, r4 │ │ │ │ bl 271c28 │ │ │ │ cbz r0, 24f4da │ │ │ │ mov r2, sp │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 271958 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 24f4b2 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldr.w r1, [r6, #616] @ 0x268 │ │ │ │ movs r2, #11 │ │ │ │ add.w r0, r6, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ ldrb.w r3, [r7, #740] @ 0x2e4 │ │ │ │ cbnz r3, 24f510 │ │ │ │ ldr r2, [pc, #116] @ (24f528 ) │ │ │ │ @@ -322448,15 +322450,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 302a90 │ │ │ │ + bl 302a50 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 257a24 │ │ │ │ b.n 24f496 │ │ │ │ ldr r3, [pc, #64] @ (24f52c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -322467,15 +322469,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24f484 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (24f534 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24f484 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ nop │ │ │ │ bcs.n 24f478 │ │ │ │ movs r4, r6 │ │ │ │ @@ -322487,42 +322489,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 24f5c8 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r5 │ │ │ │ + cmp r8, lr │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024f538 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #180] @ (24f600 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ ldr r3, [pc, #168] @ (24f604 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 24f5d8 │ │ │ │ cbz r1, 24f588 │ │ │ │ mov r0, r6 │ │ │ │ bl 25b770 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -322536,32 +322538,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 271ab4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 24f568 │ │ │ │ b.n 24f574 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301828 │ │ │ │ + bl 3017e8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302a90 │ │ │ │ + bl 302a50 │ │ │ │ ldr r3, [pc, #84] @ (24f608 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r5, [pc, #80] @ (24f60c ) │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ add.w r0, r6, #212 @ 0xd4 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ add.w r0, r6, #212 @ 0xd4 │ │ │ │ str r7, [r6, #100] @ 0x64 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 24f568 │ │ │ │ ldr r3, [pc, #52] @ (24f610 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 24f566 │ │ │ │ @@ -322572,30 +322574,30 @@ │ │ │ │ bpl.n 24f566 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (24f618 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 24f566 │ │ │ │ bne.n 24f558 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, sp │ │ │ │ + cmp r8, r6 │ │ │ │ movs r4, r4 │ │ │ │ movs r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, sp │ │ │ │ + cmp r2, r6 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024f61c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -322615,22 +322617,22 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ b.n 24f65e │ │ │ │ cbz r0, 24f6a8 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 24f6c0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30a820 │ │ │ │ + bl 30a7e0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, r5, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 309370 │ │ │ │ + bl 309330 │ │ │ │ adds r3, r0, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r0, lsr #31 │ │ │ │ beq.n 24f650 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #76] @ (24f6d0 ) │ │ │ │ @@ -322654,36 +322656,36 @@ │ │ │ │ ldr r3, [pc, #40] @ (24f6d8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (24f6dc ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 24f67c │ │ │ │ mov r0, r3 │ │ │ │ b.n 24f680 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 24f654 │ │ │ │ movs r4, r6 │ │ │ │ beq.n 24f5d4 │ │ │ │ movs r4, r6 │ │ │ │ - cmp r2, r1 │ │ │ │ + add sl, sl │ │ │ │ movs r4, r4 │ │ │ │ - ldr r6, [pc, #448] @ (24f89c ) │ │ │ │ + ldr r6, [pc, #224] @ (24f7bc ) │ │ │ │ movs r7, r5 │ │ │ │ - add r8, lr │ │ │ │ + add r8, r7 │ │ │ │ movs r4, r4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (24f6ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ bpl.n 24f634 │ │ │ │ movs r3, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -322701,29 +322703,29 @@ │ │ │ │ ldr r1, [pc, #164] @ (24f7c0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #156] @ (24f7c4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ - bl 458650 │ │ │ │ + bl 458610 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 3ab964 │ │ │ │ + bl 3ab924 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 24f790 │ │ │ │ ldrd r3, r2, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ strd r3, r2, [r4, #56] @ 0x38 │ │ │ │ @@ -322748,33 +322750,33 @@ │ │ │ │ ldr r5, [pc, #56] @ (24f7d0 ) │ │ │ │ negs r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #67 @ 0x43 │ │ │ │ add r5, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24f768 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r6, [pc, #192] @ (24f87c ) │ │ │ │ + ldr r5, [pc, #992] @ (24fb9c ) │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r9 │ │ │ │ + add lr, r2 │ │ │ │ movs r4, r4 │ │ │ │ - add r8, r6 │ │ │ │ + add r0, pc │ │ │ │ movs r4, r4 │ │ │ │ ldmia r7, {r3, r4, r7} │ │ │ │ movs r4, r6 │ │ │ │ - add r6, sp │ │ │ │ + add r6, r6 │ │ │ │ movs r4, r4 │ │ │ │ - add ip, r0 │ │ │ │ + add r4, r9 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #104] @ 24f84c │ │ │ │ sub sp, #12 │ │ │ │ @@ -322782,15 +322784,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #100] @ (24f854 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr.w ip, [pc, #84] @ 24f858 │ │ │ │ ldr r1, [pc, #84] @ (24f85c ) │ │ │ │ ldr r2, [pc, #88] @ (24f860 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #88] @ (24f864 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -322815,18 +322817,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #328] @ (24f998 ) │ │ │ │ + ldr r5, [pc, #104] @ (24f8b8 ) │ │ │ │ movs r7, r5 │ │ │ │ - mrrc2 0, 2, r0, ip, cr1 │ │ │ │ - stc2l 0, cr0, [lr], #-132 @ 0xffffff7c │ │ │ │ + stc2 0, cr0, [r4], #-132 @ 0xffffff7c │ │ │ │ + ldc2 0, cr0, [r6], #-132 @ 0xffffff7c │ │ │ │ lsls r5, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ @@ -322855,65 +322857,65 @@ │ │ │ │ ldr r1, [pc, #48] @ (24f8d4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #632] @ (24fb48 ) │ │ │ │ + ldr r4, [pc, #408] @ (24fa68 ) │ │ │ │ movs r7, r5 │ │ │ │ - bics r4, r3 │ │ │ │ + muls r4, r4 │ │ │ │ movs r4, r4 │ │ │ │ - muls r0, r4 │ │ │ │ + orrs r0, r5 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 24f928 │ │ │ │ ldr r2, [pc, #60] @ (24f92c ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #60] @ (24f930 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ cbz r3, 24f914 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 32dd3c │ │ │ │ + b.w 32dcfc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r4, [pc, #312] @ (24fa64 ) │ │ │ │ + ldr r4, [pc, #88] @ (24f984 ) │ │ │ │ movs r7, r5 │ │ │ │ - cmn r4, r4 │ │ │ │ + cmp r4, r5 │ │ │ │ movs r4, r4 │ │ │ │ - cmn r2, r7 │ │ │ │ + cmn r2, r0 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #104] @ (24f9b0 ) │ │ │ │ @@ -322921,25 +322923,25 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #108] @ (24f9b8 ) │ │ │ │ movs r3, #28 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 3ab654 │ │ │ │ + bl 3ab614 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 24f98e │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ cbz r0, 24f972 │ │ │ │ - bl 32dd3c │ │ │ │ + bl 32dcfc │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -322952,27 +322954,27 @@ │ │ │ │ ldr r5, [pc, #40] @ (24f9c0 ) │ │ │ │ negs r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #189 @ 0xbd │ │ │ │ add r5, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24f97c │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #960] @ (24fd74 ) │ │ │ │ + ldr r3, [pc, #736] @ (24fc94 ) │ │ │ │ movs r7, r5 │ │ │ │ - cmp r2, r1 │ │ │ │ + negs r2, r2 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r2, r4 │ │ │ │ + negs r2, r5 │ │ │ │ movs r4, r4 │ │ │ │ - negs r0, r6 │ │ │ │ + tst r0, r7 │ │ │ │ movs r4, r4 │ │ │ │ - cmn r6, r2 │ │ │ │ + cmp r6, r3 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -322989,29 +322991,29 @@ │ │ │ │ ldr r1, [pc, #156] @ (24fa8c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #148] @ (24fa90 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ - bl 458650 │ │ │ │ + bl 458610 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 3abaf4 │ │ │ │ + bl 3abab4 │ │ │ │ cmp r0, #0 │ │ │ │ it ge │ │ │ │ ldrge r0, [sp, #32] │ │ │ │ blt.n 24fa58 │ │ │ │ ldr r2, [pc, #96] @ (24fa94 ) │ │ │ │ ldr r3, [pc, #84] @ (24fa88 ) │ │ │ │ add r2, pc │ │ │ │ @@ -323033,34 +323035,34 @@ │ │ │ │ ldr r4, [pc, #60] @ (24fa9c ) │ │ │ │ rsb ip, r0, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #135 @ 0x87 │ │ │ │ add r4, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24fa30 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r5, {r1, r5} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r3, [pc, #368] @ (24fbf8 ) │ │ │ │ + ldr r3, [pc, #144] @ (24fb18 ) │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - rors r2, r7 │ │ │ │ + rors r2, r0 │ │ │ │ movs r4, r4 │ │ │ │ - rors r4, r3 │ │ │ │ + sbcs r4, r4 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r4, {r4, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - sbcs r4, r4 │ │ │ │ + adcs r4, r5 │ │ │ │ movs r4, r4 │ │ │ │ - tst r2, r4 │ │ │ │ + rors r2, r5 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -323077,29 +323079,29 @@ │ │ │ │ ldr r1, [pc, #156] @ (24fb68 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #148] @ (24fb6c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ - bl 458650 │ │ │ │ + bl 458610 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 3ab964 │ │ │ │ + bl 3ab924 │ │ │ │ cmp r0, #0 │ │ │ │ it ge │ │ │ │ ldrge r0, [sp, #32] │ │ │ │ blt.n 24fb34 │ │ │ │ ldr r2, [pc, #96] @ (24fb70 ) │ │ │ │ ldr r3, [pc, #84] @ (24fb64 ) │ │ │ │ add r2, pc │ │ │ │ @@ -323121,34 +323123,34 @@ │ │ │ │ ldr r4, [pc, #60] @ (24fb78 ) │ │ │ │ rsb ip, r0, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ add r4, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24fb0c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4!, {r1, r2, r6} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r2, [pc, #512] @ (24fd64 ) │ │ │ │ + ldr r2, [pc, #288] @ (24fc84 ) │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3 │ │ │ │ + lsrs r6, r4 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r0 │ │ │ │ + lsrs r0, r1 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r0, r1 │ │ │ │ + lsls r0, r2 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r3 │ │ │ │ + lsls r6, r4 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r6, [pc, #136] @ (24fc18 ) │ │ │ │ @@ -323157,15 +323159,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (24fc20 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 24fbf8 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 24fbca │ │ │ │ cbnz r3, 24fc06 │ │ │ │ mov r3, r4 │ │ │ │ @@ -323182,15 +323184,15 @@ │ │ │ │ add.w r3, r6, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #84] @ (24fc28 ) │ │ │ │ movs r2, #171 @ 0xab │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -323204,26 +323206,26 @@ │ │ │ │ ldr r1, [pc, #36] @ (24fc2c ) │ │ │ │ movs r0, #0 │ │ │ │ add.w r3, r6, #176 @ 0xb0 │ │ │ │ movs r2, #174 @ 0xae │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - ldr r1, [pc, #688] @ (24fecc ) │ │ │ │ + ldr r1, [pc, #464] @ (24fdec ) │ │ │ │ movs r7, r5 │ │ │ │ - eors r4, r3 │ │ │ │ - movs r4, r4 │ │ │ │ - ands r4, r7 │ │ │ │ + ands r4, r4 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r2 │ │ │ │ + ands r4, r0 │ │ │ │ movs r4, r4 │ │ │ │ - ands r0, r6 │ │ │ │ + lsls r2, r3 │ │ │ │ movs r4, r4 │ │ │ │ subs r7, #248 @ 0xf8 │ │ │ │ movs r4, r4 │ │ │ │ + subs r7, #192 @ 0xc0 │ │ │ │ + movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #172] @ (24fcf4 ) │ │ │ │ @@ -323239,29 +323241,29 @@ │ │ │ │ ldr r1, [pc, #164] @ (24fd00 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #156] @ (24fd04 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ - bl 458650 │ │ │ │ + bl 458610 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ - bl 3abaf4 │ │ │ │ + bl 3abab4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 24fcd0 │ │ │ │ ldrd r3, r2, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ strd r3, r2, [r4, #56] @ 0x38 │ │ │ │ @@ -323286,84 +323288,84 @@ │ │ │ │ ldr r5, [pc, #56] @ (24fd10 ) │ │ │ │ negs r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ add r5, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 24fca8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ - ldr r0, [pc, #960] @ (2500bc ) │ │ │ │ + ldr r0, [pc, #736] @ (24ffdc ) │ │ │ │ movs r7, r5 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #142 @ 0x8e │ │ │ │ + subs r7, #86 @ 0x56 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #112 @ 0x70 │ │ │ │ + subs r7, #56 @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r2!, {r3, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ - subs r7, #46 @ 0x2e │ │ │ │ + subs r6, #246 @ 0xf6 │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #172 @ 0xac │ │ │ │ + subs r7, #116 @ 0x74 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024fd14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #84] @ (24fd78 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #80] @ (24fd7c ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r2, [pc, #72] @ (24fd80 ) │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ add r2, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #64] @ (24fd84 ) │ │ │ │ ldr r1, [pc, #64] @ (24fd88 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #5 │ │ │ │ - bl 309328 │ │ │ │ + bl 3092e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 32c808 │ │ │ │ + bl 32c7c8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r6, #202 @ 0xca │ │ │ │ + subs r6, #146 @ 0x92 │ │ │ │ movs r4, r4 │ │ │ │ - ldr r0, [pc, #72] @ (24fdc8 ) │ │ │ │ + @ instruction: 0x47da │ │ │ │ movs r7, r5 │ │ │ │ - subs r6, #156 @ 0x9c │ │ │ │ + subs r6, #100 @ 0x64 │ │ │ │ movs r4, r4 │ │ │ │ - @ instruction: 0xf7080021 │ │ │ │ - @ instruction: 0xf71a0021 │ │ │ │ + @ instruction: 0xf6d00021 │ │ │ │ + @ instruction: 0xf6e20021 │ │ │ │ │ │ │ │ 0024fd8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (24fe20 ) │ │ │ │ @@ -323416,27 +323418,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24fdb6 │ │ │ │ ldr r0, [pc, #36] @ (24fe38 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24fdb6 │ │ │ │ ldmia r1!, {r3, r4, r6} │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6ba0041 │ │ │ │ subw r0, r6, #2113 @ 0x841 │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #180 @ 0xb4 │ │ │ │ + subs r6, #124 @ 0x7c │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024fe3c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323497,25 +323499,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24fe78 │ │ │ │ ldr r0, [pc, #32] @ (24fee8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ @ instruction: 0xf6360041 │ │ │ │ ldmia r0!, {r4, r5, r7} │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #34 @ 0x22 │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024feec : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323565,27 +323567,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 24ff2c │ │ │ │ ldr r0, [pc, #36] @ (24ff80 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 24ff2c │ │ │ │ nop │ │ │ │ @ instruction: 0xf5860041 │ │ │ │ ldmia r0!, {} │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #166 @ 0xa6 │ │ │ │ + subs r5, #110 @ 0x6e │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0024ff84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -323629,30 +323631,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #32] @ (250014 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [pc, #24] @ (250018 ) │ │ │ │ ldr r1, [pc, #28] @ (25001c ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ @ instruction: 0xf4ec0041 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ movs r4, r4 │ │ │ │ - mov r6, r5 │ │ │ │ + cmp lr, lr │ │ │ │ movs r7, r5 │ │ │ │ - subs r5, #122 @ 0x7a │ │ │ │ + subs r5, #66 @ 0x42 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250020 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -323673,15 +323675,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4375dc │ │ │ │ + bl 43759c │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 250044 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 24fd8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -323738,26 +323740,26 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ @ instruction: 0xf3ee0041 │ │ │ │ - cmp r0, sl │ │ │ │ + cmp r0, r3 │ │ │ │ movs r7, r5 │ │ │ │ - subs r4, #174 @ 0xae │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ movs r4, r4 │ │ │ │ - subs r4, #154 @ 0x9a │ │ │ │ + subs r4, #98 @ 0x62 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250100 : │ │ │ │ ldr r3, [pc, #8] @ (25010c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - b.w 3029a0 │ │ │ │ + b.w 302960 │ │ │ │ nop │ │ │ │ usat r0, #1, r6, lsl #1 │ │ │ │ │ │ │ │ 00250110 : │ │ │ │ ldr r3, [pc, #8] @ (25011c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -323802,15 +323804,15 @@ │ │ │ │ ldr r3, [pc, #256] @ (250260 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #240] @ (250264 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 250222 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2501ee │ │ │ │ @@ -323827,37 +323829,37 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 250c20 │ │ │ │ mov r4, r0 │ │ │ │ cbz r4, 25020e │ │ │ │ mov r0, r4 │ │ │ │ movw r1, #20562 @ 0x5052 │ │ │ │ movt r1, #20803 @ 0x5143 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldr r2, [pc, #176] @ (250268 ) │ │ │ │ ldr r1, [pc, #176] @ (25026c ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 3011cc │ │ │ │ + bl 30118c │ │ │ │ cbnz r0, 250208 │ │ │ │ bl 2600c8 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2501fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 3029a0 │ │ │ │ + bl 302960 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #2 │ │ │ │ - bl 309c28 │ │ │ │ + bl 309be8 │ │ │ │ ldr r3, [pc, #136] @ (250270 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r3, #8] │ │ │ │ b.n 250182 │ │ │ │ cbz r7, 250242 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ @@ -323866,15 +323868,15 @@ │ │ │ │ b.n 25019e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 25098c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2501d2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -323888,15 +323890,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25017a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ (25027c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25017a │ │ │ │ ldr r3, [pc, #60] @ (250280 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #60] @ (250284 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #60] @ (250288 ) │ │ │ │ add r3, pc │ │ │ │ @@ -323916,21 +323918,21 @@ │ │ │ │ ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ subw r0, r0, #65 @ 0x41 │ │ │ │ asrs r4, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #102 @ 0x66 │ │ │ │ + subs r3, #46 @ 0x2e │ │ │ │ movs r4, r4 │ │ │ │ - mvns r4, r4 │ │ │ │ + bics r4, r5 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r6!, {r1, r4} │ │ │ │ + stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ movs r4, r4 │ │ │ │ - subs r3, #46 @ 0x2e │ │ │ │ + subs r2, #246 @ 0xf6 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0025028c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -323955,42 +323957,42 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2503e2 │ │ │ │ ldr r2, [pc, #292] @ (2503f0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r2, [pc, #284] @ (2503f4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 250374 │ │ │ │ ldr r2, [pc, #276] @ (2503f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r7, [r2, #0] │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ movw r3, #20562 @ 0x5052 │ │ │ │ movt r3, #20803 @ 0x5143 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 250392 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2503b8 │ │ │ │ ldr r2, [pc, #244] @ (2503fc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #244] @ (250400 ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2ffe78 │ │ │ │ + bl 2ffe38 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r0, 250354 │ │ │ │ bl 2600c8 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 25036e │ │ │ │ ldr r3, [pc, #224] @ (250404 ) │ │ │ │ add r3, pc │ │ │ │ @@ -324006,19 +324008,19 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ bl 250cb8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 250350 │ │ │ │ ldr r0, [pc, #188] @ (250408 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ movs r7, #3 │ │ │ │ b.n 2502c2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -324033,47 +324035,47 @@ │ │ │ │ ldr r2, [pc, #144] @ (250410 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2502e2 │ │ │ │ ldr r0, [pc, #136] @ (250414 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2502e2 │ │ │ │ ldr r1, [pc, #132] @ (250418 ) │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ ldr r3, [pc, #132] @ (25041c ) │ │ │ │ mvn.w r5, #21 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (250420 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ b.n 25032a │ │ │ │ ldr r1, [pc, #104] @ (250424 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #96] @ (250428 ) │ │ │ │ add.w r3, r1, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #96] @ (25042c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #261 @ 0x105 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ b.n 25032a │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 25032a │ │ │ │ stmia r4!, {r1, r5, r6} │ │ │ │ movs r4, r6 │ │ │ │ subs r0, r6, r0 │ │ │ │ movs r5, r6 │ │ │ │ @@ -324083,47 +324085,47 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ sbcs.w r0, ip, #65 @ 0x41 │ │ │ │ ldmia r1!, {r2, r3, r5, r7} │ │ │ │ movs r3, r6 │ │ │ │ sbc.w r0, r4, #65 @ 0x41 │ │ │ │ - subs r2, #110 @ 0x6e │ │ │ │ + subs r2, #54 @ 0x36 │ │ │ │ movs r4, r4 │ │ │ │ subs r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #98 @ 0x62 │ │ │ │ + subs r2, #42 @ 0x2a │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, #104 @ 0x68 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, r1 │ │ │ │ + negs r6, r2 │ │ │ │ movs r7, r5 │ │ │ │ - subs r1, #216 @ 0xd8 │ │ │ │ + subs r1, #160 @ 0xa0 │ │ │ │ movs r4, r4 │ │ │ │ - negs r6, r5 │ │ │ │ + tst r6, r6 │ │ │ │ movs r7, r5 │ │ │ │ - subs r2, #96 @ 0x60 │ │ │ │ + subs r2, #40 @ 0x28 │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #176 @ 0xb0 │ │ │ │ + subs r1, #120 @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250430 : │ │ │ │ ldr r3, [pc, #64] @ (250474 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 250466 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #8] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -324189,15 +324191,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ beq.n 25052c │ │ │ │ mov r1, r7 │ │ │ │ bl 24feec │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 250548 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #140] @ (250590 ) │ │ │ │ ldr r3, [pc, #124] @ (250584 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -324207,15 +324209,15 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 3b9d5c │ │ │ │ + bl 3b9d1c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ bl 27a50c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 250568 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ @@ -324229,21 +324231,21 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2504fa │ │ │ │ ldr r1, [pc, #52] @ (2505a0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ b.n 2504fa │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r3, r6} │ │ │ │ movs r4, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -324251,21 +324253,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r2, r3, r5} │ │ │ │ movs r4, r6 │ │ │ │ adds r0, r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r0, r4 │ │ │ │ + lsls r0, r5 │ │ │ │ movs r7, r5 │ │ │ │ - subs r1, #2 │ │ │ │ + subs r0, #202 @ 0xca │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #40 @ 0x28 │ │ │ │ + adds r7, #240 @ 0xf0 │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #10 │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002505a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324275,36 +324277,36 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ add r7, pc │ │ │ │ cbnz r4, 250616 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 250616 │ │ │ │ - bl 30542c │ │ │ │ + bl 3053ec │ │ │ │ ldr r3, [pc, #184] @ (250688 ) │ │ │ │ ldr r2, [pc, #188] @ (25068c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #188] @ (250690 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3055ec │ │ │ │ + bl 3055ac │ │ │ │ cmp r0, r4 │ │ │ │ bge.n 250646 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 250630 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -324316,15 +324318,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #120] @ (25069c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -324332,17 +324334,17 @@ │ │ │ │ ldr r3, [pc, #88] @ (2506a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 250662 │ │ │ │ ldr r1, [pc, #84] @ (2506a4 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ mov r0, r9 │ │ │ │ - bl 301828 │ │ │ │ + bl 3017e8 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2505f4 │ │ │ │ ldr r3, [pc, #68] @ (2506a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25064e │ │ │ │ @@ -324350,38 +324352,38 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25064e │ │ │ │ ldr r0, [pc, #56] @ (2506b0 ) │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25064e │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r6} │ │ │ │ movs r4, r6 │ │ │ │ - lsls r4, r5 │ │ │ │ + eors r4, r6 │ │ │ │ movs r7, r5 │ │ │ │ - cdp 0, 7, cr0, cr10, cr1, {1} │ │ │ │ - cdp 0, 8, cr0, cr14, cr1, {1} │ │ │ │ - subs r0, #214 @ 0xd6 │ │ │ │ + cdp 0, 4, cr0, cr2, cr1, {1} │ │ │ │ + cdp 0, 5, cr0, cr6, cr1, {1} │ │ │ │ + subs r0, #158 @ 0x9e │ │ │ │ movs r4, r4 │ │ │ │ - eors r2, r3 │ │ │ │ + ands r2, r4 │ │ │ │ movs r7, r5 │ │ │ │ - subs r0, #176 @ 0xb0 │ │ │ │ + subs r0, #120 @ 0x78 │ │ │ │ movs r4, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #126 @ 0x7e │ │ │ │ + subs r0, #70 @ 0x46 │ │ │ │ movs r4, r4 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + subs r0, #6 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002506b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324396,70 +324398,70 @@ │ │ │ │ bne.n 250780 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ bic.w r2, r2, #2 │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 250780 │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 30b490 │ │ │ │ + bl 30b450 │ │ │ │ ldr r1, [pc, #220] @ (2507c4 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 30b4ec │ │ │ │ + bl 30b4ac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 30b5c8 │ │ │ │ + bl 30b588 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 250720 │ │ │ │ cbz r5, 25070a │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 30b7b0 │ │ │ │ + bl 30b770 │ │ │ │ ldr r3, [pc, #160] @ (2507c8 ) │ │ │ │ ldr r2, [pc, #160] @ (2507cc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #160] @ (2507d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #148] @ (2507d4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 25079a │ │ │ │ ldr r1, [pc, #144] @ (2507d8 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 301880 │ │ │ │ + bl 301840 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 250762 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r6 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 25070c │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -324470,15 +324472,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #88] @ (2507e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25070a │ │ │ │ ldr r2, [pc, #76] @ (2507e8 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 250746 │ │ │ │ ldr r2, [pc, #68] @ (2507ec ) │ │ │ │ @@ -324486,59 +324488,59 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 250746 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #60] @ (2507f0 ) │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 250746 │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r3, r4, r5} │ │ │ │ movs r4, r6 │ │ │ │ - subs r0, #50 @ 0x32 │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ movs r4, r4 │ │ │ │ - subs r7, #82 @ 0x52 │ │ │ │ + subs r7, #26 │ │ │ │ movs r7, r5 │ │ │ │ - stc 0, cr0, [r0, #-132]! @ 0xffffff7c │ │ │ │ - ldc 0, cr0, [r4, #-132]! @ 0xffffff7c │ │ │ │ + stcl 0, cr0, [r8], #132 @ 0x84 │ │ │ │ + ldcl 0, cr0, [ip], #132 @ 0x84 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #252 @ 0xfc │ │ │ │ + adds r7, #196 @ 0xc4 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #246 @ 0xf6 │ │ │ │ + subs r6, #190 @ 0xbe │ │ │ │ movs r7, r5 │ │ │ │ - adds r7, #196 @ 0xc4 │ │ │ │ + adds r7, #140 @ 0x8c │ │ │ │ movs r4, r4 │ │ │ │ - adds r7, #72 @ 0x48 │ │ │ │ + adds r7, #16 │ │ │ │ movs r4, r4 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #124 @ 0x7c │ │ │ │ + adds r7, #68 @ 0x44 │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 43ba08 │ │ │ │ + bl 43b9c8 │ │ │ │ movs r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 43b91c │ │ │ │ + bl 43b8dc │ │ │ │ movs r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -324553,15 +324555,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ bl 2568f8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #612] @ 0x264 │ │ │ │ - bl 431560 │ │ │ │ + bl 431520 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #244] @ (250964 ) │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ bl 250088 │ │ │ │ ldr r3, [pc, #236] @ (250968 ) │ │ │ │ @@ -324581,32 +324583,32 @@ │ │ │ │ ldr r3, [pc, #216] @ (250974 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov r0, r6 │ │ │ │ blx 1839d8 │ │ │ │ ldr r0, [pc, #196] @ (250978 ) │ │ │ │ add r0, pc │ │ │ │ bl 250088 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442480 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442440 │ │ │ │ + bl 442498 │ │ │ │ movs r2, #11 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 259868 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 24f280 │ │ │ │ @@ -324632,54 +324634,54 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2266b8 │ │ │ │ b.n 250900 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ b.n 250900 │ │ │ │ ldr r3, [pc, #72] @ (250980 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 250882 │ │ │ │ ldr r3, [pc, #64] @ (250984 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 250882 │ │ │ │ ldr r0, [pc, #60] @ (250988 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 250882 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bkpt 0x00b8 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00b4 │ │ │ │ movs r4, r6 │ │ │ │ @ instruction: 0xff83ffff │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r6, #214 @ 0xd6 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r6, #178 @ 0xb2 │ │ │ │ movs r4, r4 │ │ │ │ - subs r6, #20 │ │ │ │ + subs r5, #220 @ 0xdc │ │ │ │ movs r7, r5 │ │ │ │ vminnm.f32 , , │ │ │ │ bkpt 0x0000 │ │ │ │ movs r4, r6 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #48 @ 0x30 │ │ │ │ + adds r5, #248 @ 0xf8 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0025098c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -324693,30 +324695,30 @@ │ │ │ │ add r4, sp, #20 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3029a0 │ │ │ │ + bl 302960 │ │ │ │ ldr r2, [pc, #168] @ (250a68 ) │ │ │ │ add.w r3, r7, #12 │ │ │ │ ldr r1, [pc, #164] @ (250a6c ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 182c30 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ - bl 43ba08 │ │ │ │ + bl 43b9c8 │ │ │ │ ldr r3, [pc, #132] @ (250a70 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp] │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r3 │ │ │ │ @@ -324749,38 +324751,38 @@ │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #32 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r5 │ │ │ │ b.n 250a0a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r5, r6, pc} │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #8 │ │ │ │ + subs r4, #208 @ 0xd0 │ │ │ │ movs r7, r5 │ │ │ │ - adds r6, #52 @ 0x34 │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ movs r4, r4 │ │ │ │ - adds r5, #238 @ 0xee │ │ │ │ + adds r5, #182 @ 0xb6 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, #6 │ │ │ │ + adds r5, #206 @ 0xce │ │ │ │ movs r4, r4 │ │ │ │ - ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r2, [sp, #216] @ 0xd8 │ │ │ │ movs r4, r4 │ │ │ │ pop {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r4, r6 │ │ │ │ - adds r5, #190 @ 0xbe │ │ │ │ + adds r5, #134 @ 0x86 │ │ │ │ movs r4, r4 │ │ │ │ - adds r5, #68 @ 0x44 │ │ │ │ + adds r5, #12 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250a80 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -324790,15 +324792,15 @@ │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - adds r5, #84 @ 0x54 │ │ │ │ + adds r5, #28 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250aac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -324820,15 +324822,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 183264 │ │ │ │ cbz r5, 250b38 │ │ │ │ movs r1, #0 │ │ │ │ mov r3, sp │ │ │ │ movs r2, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 437d8c │ │ │ │ + bl 437d4c │ │ │ │ cbnz r0, 250b24 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 182090 │ │ │ │ ldr r2, [pc, #92] @ (250b58 ) │ │ │ │ ldr r3, [pc, #84] @ (250b50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -324864,29 +324866,29 @@ │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ pop {r1, r6} │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #30 │ │ │ │ + adds r4, #230 @ 0xe6 │ │ │ │ movs r4, r4 │ │ │ │ pop {r3} │ │ │ │ movs r4, r6 │ │ │ │ - subs r3, #136 @ 0x88 │ │ │ │ + subs r3, #80 @ 0x50 │ │ │ │ movs r7, r5 │ │ │ │ - adds r4, #90 @ 0x5a │ │ │ │ + adds r4, #34 @ 0x22 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #226 @ 0xe2 │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ movs r4, r4 │ │ │ │ - subs r3, #116 @ 0x74 │ │ │ │ + subs r3, #60 @ 0x3c │ │ │ │ movs r7, r5 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + adds r4, #14 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 250710 │ │ │ │ + b.n 2506a0 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -324908,20 +324910,20 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #92] @ (250c0c ) │ │ │ │ ldr r0, [pc, #96] @ (250c10 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 44fee4 │ │ │ │ + bl 44fea4 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #10 │ │ │ │ bne.n 250bf8 │ │ │ │ - bl 44f0ac │ │ │ │ - bl 44fae8 │ │ │ │ + bl 44f06c │ │ │ │ + bl 44faa8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -324940,22 +324942,22 @@ │ │ │ │ ldr r1, [pc, #24] @ (250c18 ) │ │ │ │ ldr r0, [pc, #28] @ (250c1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - adds r4, #132 @ 0x84 │ │ │ │ + adds r4, #76 @ 0x4c │ │ │ │ movs r4, r4 │ │ │ │ ldc2l 15, cr15, [pc], #-1020 @ 250818 │ │ │ │ - subs r2, #180 @ 0xb4 │ │ │ │ + subs r2, #124 @ 0x7c │ │ │ │ movs r7, r5 │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r3, #78 @ 0x4e │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #62 @ 0x3e │ │ │ │ + adds r4, #6 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250c20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324965,58 +324967,59 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r1 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 43d714 │ │ │ │ + bl 43d6d4 │ │ │ │ cmp r0, #0 │ │ │ │ it lt │ │ │ │ movlt r4, #0 │ │ │ │ blt.n 250c86 │ │ │ │ - bl 303fac │ │ │ │ + bl 303f6c │ │ │ │ ldr r1, [pc, #84] @ (250cac ) │ │ │ │ ldr r2, [pc, #84] @ (250cb0 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (250cb4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 301828 │ │ │ │ + bl 3017e8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 250c86 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #114 @ 0x72 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, #88 @ 0x58 │ │ │ │ + subs r2, #32 │ │ │ │ movs r7, r5 │ │ │ │ - b.n 250c88 │ │ │ │ + b.n 250c18 │ │ │ │ + movs r1, r4 │ │ │ │ + b.n 250c48 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xe8000021 │ │ │ │ │ │ │ │ 00250cb8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #212] @ (250d9c ) │ │ │ │ @@ -325038,45 +325041,45 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 183264 │ │ │ │ movs r2, #10 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 437d8c │ │ │ │ + bl 437d4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 250d72 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 183628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 303fac │ │ │ │ + bl 303f6c │ │ │ │ ldr r1, [pc, #144] @ (250da8 ) │ │ │ │ ldr r2, [pc, #144] @ (250dac ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #136] @ (250db0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 301880 │ │ │ │ + bl 301840 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 250d46 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r2, [pc, #108] @ (250db4 ) │ │ │ │ ldr r3, [pc, #84] @ (250da0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -325110,35 +325113,35 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ rev r0, r7 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #20 │ │ │ │ + adds r2, #220 @ 0xdc │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + subs r1, #96 @ 0x60 │ │ │ │ movs r7, r5 │ │ │ │ - b.n 250c04 │ │ │ │ + b.n 250b94 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 250c34 │ │ │ │ + b.n 250bc4 │ │ │ │ movs r1, r4 │ │ │ │ cbnz r2, 250de6 │ │ │ │ movs r4, r6 │ │ │ │ - subs r1, #58 @ 0x3a │ │ │ │ + subs r1, #2 │ │ │ │ movs r7, r5 │ │ │ │ - adds r2, #12 │ │ │ │ + adds r1, #212 @ 0xd4 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, #148 @ 0x94 │ │ │ │ + adds r2, #92 @ 0x5c │ │ │ │ movs r4, r4 │ │ │ │ - subs r1, #38 @ 0x26 │ │ │ │ + subs r0, #238 @ 0xee │ │ │ │ movs r7, r5 │ │ │ │ - adds r1, #248 @ 0xf8 │ │ │ │ + adds r1, #192 @ 0xc0 │ │ │ │ movs r4, r4 │ │ │ │ - b.n 2514d0 │ │ │ │ + b.n 251460 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00250dd0 : │ │ │ │ ldr r0, [pc, #4] @ (250dd8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 250088 │ │ │ │ @ instruction: 0xfa43ffff │ │ │ │ @@ -325182,47 +325185,47 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldrexd r1, r2, [r3] │ │ │ │ ldr r3, [pc, #240] @ (250f2c ) │ │ │ │ movs r0, #3 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #8] │ │ │ │ strd r1, r2, [r3] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ ldr r1, [pc, #192] @ (250f30 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 250ee6 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ add.w ip, r1, #1 │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r1, 250e9a │ │ │ │ ldr r1, [pc, #164] @ (250f34 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [r0, #0] │ │ │ │ dmb ish │ │ │ │ movs r0, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ bl 266198 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 250f0c │ │ │ │ subs r1, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -325236,15 +325239,15 @@ │ │ │ │ beq.n 250e32 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb r1, [r0, #4] │ │ │ │ ldr r1, [pc, #96] @ (250f38 ) │ │ │ │ ldr r3, [r2, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 250e32 │ │ │ │ ldr r1, [pc, #84] @ (250f3c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 250e76 │ │ │ │ @@ -325252,15 +325255,15 @@ │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 250e76 │ │ │ │ ldr r0, [pc, #72] @ (250f44 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 250e76 │ │ │ │ ldr r3, [pc, #56] @ (250f48 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #56] @ (250f4c ) │ │ │ │ ldr r0, [pc, #60] @ (250f50 ) │ │ │ │ add r3, pc │ │ │ │ @@ -325282,21 +325285,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + adds r1, #52 @ 0x34 │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, #40 @ 0x28 │ │ │ │ + adds r7, #240 @ 0xf0 │ │ │ │ movs r7, r5 │ │ │ │ - str r2, [r5, #80] @ 0x50 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + str r0, [r1, #80] @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ ldr r2, [pc, #224] @ (251038 ) │ │ │ │ ldr r3, [pc, #228] @ (25103c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cbnz r3, 250f6e │ │ │ │ @@ -325343,33 +325346,33 @@ │ │ │ │ vmov s14, r2 │ │ │ │ vldr d5, [pc, #88] @ 251028 │ │ │ │ movs r0, #3 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ vcvt.f64.s32 d7, s14 │ │ │ │ vdiv.f64 d6, d7, d5 │ │ │ │ vstr d6, [sp] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ vldr d6, [sp] │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ vldr d5, [pc, #64] @ 251030 │ │ │ │ vsub.f64 d7, d7, d6 │ │ │ │ vdiv.f64 d6, d5, d7 │ │ │ │ vstr d6, [sp] │ │ │ │ - bl 46a6c8 │ │ │ │ + bl 46a688 │ │ │ │ vldr d6, [sp] │ │ │ │ vmov d7, r0, r1 │ │ │ │ vadd.f64 d7, d6, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46aab0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -325407,36 +325410,36 @@ │ │ │ │ vldr d4, [pc, #204] @ 251150 │ │ │ │ vcvt.f64.s32 d7, s14 │ │ │ │ vdiv.f64 d5, d7, d3 │ │ │ │ vsub.f64 d3, d6, d5 │ │ │ │ vdiv.f64 d7, d5, d3 │ │ │ │ vmla.f64 d6, d7, d4 │ │ │ │ vmov r0, r1, d6 │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46aab0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r4, r1 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ cmp r5, #1 │ │ │ │ sbcs.w r3, r8, #0 │ │ │ │ blt.n 25112c │ │ │ │ ldr.w sl, [pc, #164] @ 25115c │ │ │ │ adds r6, r5, r0 │ │ │ │ movw r9, #16960 @ 0x4240 │ │ │ │ movt r9, #15 │ │ │ │ adc.w r8, r1, r8 │ │ │ │ add sl, pc │ │ │ │ b.n 2510ec │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r7, #116] @ 0x74 │ │ │ │ bl 225ff8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ subs r5, r6, r0 │ │ │ │ sbc.w r4, r8, r1 │ │ │ │ cmp r5, #1 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ blt.n 25112c │ │ │ │ ldrb.w ip, [r7, #122] @ 0x7a │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ @@ -325450,15 +325453,15 @@ │ │ │ │ sbcs.w ip, ip, r4 │ │ │ │ blt.n 2510cc │ │ │ │ bl 225f38 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ blx 1833e8 │ │ │ │ movs r1, #70 @ 0x46 │ │ │ │ mov r0, sl │ │ │ │ bl 225ecc │ │ │ │ b.n 2510d8 │ │ │ │ mov.w r3, #0 │ │ │ │ strb.w r3, [r7, #736] @ 0x2e0 │ │ │ │ @@ -325475,15 +325478,15 @@ │ │ │ │ eors r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #11 │ │ │ │ adcs r3, r4 │ │ │ │ b.n 250a08 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + cmp r7, #136 @ 0x88 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00251160 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325529,15 +325532,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 251184 │ │ │ │ ldr r0, [pc, #36] @ (2511f0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 251184 │ │ │ │ nop │ │ │ │ push {r1, r2, r3, r7, lr} │ │ │ │ movs r4, r6 │ │ │ │ b.n 251838 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @@ -325545,15 +325548,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 251810 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + cmp r6, #160 @ 0xa0 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 002511f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325571,15 +325574,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ strb r1, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -325595,19 +325598,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 251798 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #238 @ 0xee │ │ │ │ + adds r4, #182 @ 0xb6 │ │ │ │ movs r7, r5 │ │ │ │ - cmp r6, #56 @ 0x38 │ │ │ │ + cmp r6, #0 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r6, #132 @ 0x84 │ │ │ │ + cmp r6, #76 @ 0x4c │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0025126c : │ │ │ │ ldr r3, [pc, #12] @ (25127c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #12] │ │ │ │ subs r0, #0 │ │ │ │ @@ -325652,39 +325655,39 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb r2, [r4, #20] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2512b2 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r3, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 4527ec │ │ │ │ + bl 4527ac │ │ │ │ mov.w r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -325698,19 +325701,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ b.n 25174c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #4 │ │ │ │ + adds r3, #204 @ 0xcc │ │ │ │ movs r7, r5 │ │ │ │ - cmp r5, #78 @ 0x4e │ │ │ │ + cmp r5, #22 │ │ │ │ movs r4, r4 │ │ │ │ - cmp r5, #154 @ 0x9a │ │ │ │ + cmp r5, #98 @ 0x62 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00251354 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -325723,28 +325726,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ movs r0, #32 │ │ │ │ str r5, [r4, #16] │ │ │ │ blx 181488 │ │ │ │ ldr r3, [pc, #56] @ (2513c8 ) │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #3 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -325756,17 +325759,17 @@ │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ @ instruction: 0xfa61ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #8] @ (2513dc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ - add r0, pc, #256 @ (adr r0, 2514e0 ) │ │ │ │ + add r0, pc, #32 @ (adr r0, 251400 ) │ │ │ │ movs r1, r4 │ │ │ │ ldr r3, [pc, #16] @ (2513f4 ) │ │ │ │ ldr r2, [pc, #20] @ (2513f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2513fc ) │ │ │ │ @@ -325774,15 +325777,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ cbz r0, 251440 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #152 @ (adr r0, 251498 ) │ │ │ │ + ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ movs r1, r4 │ │ │ │ ldr r3, [pc, #60] @ (251440 ) │ │ │ │ ldr r2, [pc, #64] @ (251444 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 251418 │ │ │ │ @@ -326149,27 +326152,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 251828 │ │ │ │ ldr r0, [pc, #36] @ (251888 ) │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 251828 │ │ │ │ uxth r2, r4 │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #140 @ 0x8c │ │ │ │ + cmp r0, #84 @ 0x54 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #24] @ 2518b8 │ │ │ │ @@ -326179,19 +326182,19 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r3, r5, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, #196 @ 0xc4 │ │ │ │ + cmp r6, #140 @ 0x8c │ │ │ │ movs r7, r5 │ │ │ │ - ldmia r2, {r2, r7} │ │ │ │ + ldmia r2, {r2, r3, r6} │ │ │ │ movs r3, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (2518e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -326199,17 +326202,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 1814a0 │ │ │ │ - cmp r6, #146 @ 0x92 │ │ │ │ + cmp r6, #90 @ 0x5a │ │ │ │ movs r7, r5 │ │ │ │ - cmp r0, #86 @ 0x56 │ │ │ │ + cmp r0, #30 │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (251948 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -326237,25 +326240,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 251910 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (251958 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r5, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 251910 │ │ │ │ add r5, sp, #1008 @ 0x3f0 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #12 │ │ │ │ + movs r7, #212 @ 0xd4 │ │ │ │ movs r4, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #348] @ (251acc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -326301,15 +326304,15 @@ │ │ │ │ ldr r2, [pc, #268] @ (251ae0 ) │ │ │ │ ldr r3, [pc, #268] @ (251ae4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [r3, #56] @ 0x38 │ │ │ │ mov r0, r2 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #256] @ (251ae8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 251aa4 │ │ │ │ ldr r2, [pc, #248] @ (251aec ) │ │ │ │ @@ -326327,15 +326330,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ b.n 2519b6 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ strd r1, r2, [r4, #8] │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r3 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -326393,15 +326396,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (251af4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2519f0 │ │ │ │ ldr r0, [pc, #60] @ (251af8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2519f0 │ │ │ │ bl 2518c4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #576 @ 0x240 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -326420,15 +326423,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ movs r4, r6 │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #210 @ 0xd2 │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00251afc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -326471,23 +326474,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 233584 │ │ │ │ b.n 251b3e │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 251b3e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #960 @ 0x3c0 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #24 │ │ │ │ + movs r5, #224 @ 0xe0 │ │ │ │ movs r4, r4 │ │ │ │ add r3, sp, #760 @ 0x2f8 │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00251b90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -326510,19 +326513,19 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [pc, #552] @ (251df0 ) │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r3, [r9] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -326549,19 +326552,19 @@ │ │ │ │ blx 181648 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 251400 │ │ │ │ mov r0, r5 │ │ │ │ bl 2513d0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ subs r3, r0, r4 │ │ │ │ sbc.w r2, r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r3, sl │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ sbcs.w r3, r2, r3 │ │ │ │ @@ -326626,15 +326629,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ lsls r5, r5, #4 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ mul.w r0, sl, r0 │ │ │ │ lsr.w r0, r0, r9 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ str r4, [r3, r5] │ │ │ │ add r3, r5 │ │ │ │ ldr.w r2, [fp] │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add r3, r5 │ │ │ │ @@ -326653,15 +326656,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 251cdc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #204] @ (251e0c ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r4, #1 │ │ │ │ adc.w r7, r7, #0 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 251cea │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181788 │ │ │ │ @@ -326685,19 +326688,19 @@ │ │ │ │ b.n 251c78 │ │ │ │ adds.w r3, sl, r4 │ │ │ │ subs r3, r3, r0 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ blx 1833e8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ subs r3, r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ sbc.w r3, r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 251c60 │ │ │ │ mov r2, fp │ │ │ │ b.n 251c14 │ │ │ │ @@ -326715,35 +326718,35 @@ │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #304] @ 0x130 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ movs r1, r4 │ │ │ │ - movs r4, #208 @ 0xd0 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ movs r4, r4 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ movs r1, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #112 @ 0x70 │ │ │ │ + movs r4, #56 @ 0x38 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r6} │ │ │ │ movs r3, r4 │ │ │ │ - cmp r1, #150 @ 0x96 │ │ │ │ + cmp r1, #94 @ 0x5e │ │ │ │ movs r7, r5 │ │ │ │ - stmia r5!, {r1, r2, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00251e1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -326759,21 +326762,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov.w r3, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1} │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 4476c4 │ │ │ │ + bl 447684 │ │ │ │ ldr.w r3, [pc, #2428] @ 2527dc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr.w r3, [pc, #2416] @ 2527e0 │ │ │ │ ldr.w sl, [r9, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 252678 │ │ │ │ ldr.w r3, [pc, #2400] @ 2527e4 │ │ │ │ movs r2, #1 │ │ │ │ @@ -326803,34 +326806,34 @@ │ │ │ │ beq.w 2523e6 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r5!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1} │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 251efa │ │ │ │ ldr.w r3, [pc, #2300] @ 2527e8 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldr.w r5, [pc, #2288] @ 2527ec │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movs r0, #2 │ │ │ │ add r5, pc │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ addw r3, pc, #2228 @ 0x8b4 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr.w r3, [pc, #2256] @ 2527f0 │ │ │ │ strd r0, r1, [r5, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -326977,40 +326980,40 @@ │ │ │ │ mov r5, r8 │ │ │ │ ldr.w sl, [sp, #36] @ 0x24 │ │ │ │ ldrd r8, r4, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2527be │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 252484 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ subs r2, r0, r6 │ │ │ │ sbc.w r1, r1, r7 │ │ │ │ cmp r2, r8 │ │ │ │ sbcs.w r3, r1, r4 │ │ │ │ blt.w 2524b2 │ │ │ │ ldr.w r3, [pc, #1748] @ 2527f8 │ │ │ │ add r3, pc │ │ │ │ strd r2, r1, [r3, #16] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 252474 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r6, [r3, #32] │ │ │ │ @@ -327159,17 +327162,17 @@ │ │ │ │ lsls r0, r3, #3 │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ orr.w r1, r1, r3, lsr #29 │ │ │ │ mla r3, r7, r2, ip │ │ │ │ umull r2, r6, r2, r6 │ │ │ │ add r3, r6 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ strd r0, r1, [r4] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2527be │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 252334 │ │ │ │ dmb ish │ │ │ │ @@ -327200,15 +327203,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2526a2 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2526c8 │ │ │ │ ldr.w r3, [pc, #1148] @ 252808 │ │ │ │ movs r1, #2 │ │ │ │ dmb ish │ │ │ │ @@ -327219,15 +327222,15 @@ │ │ │ │ bne.n 2523a8 │ │ │ │ strex r0, r1, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 252398 │ │ │ │ cmp r2, #1 │ │ │ │ dmb ish │ │ │ │ bne.w 2524e2 │ │ │ │ - bl 44791c │ │ │ │ + bl 4478dc │ │ │ │ ldr.w r2, [pc, #1108] @ 25280c │ │ │ │ ldr.w r3, [pc, #1048] @ 2527d4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ @@ -327251,18 +327254,18 @@ │ │ │ │ bl 2333f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2524aa │ │ │ │ ldr.w r6, [pc, #1040] @ 252814 │ │ │ │ bl 225f38 │ │ │ │ movs r0, #2 │ │ │ │ add r6, pc │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ add r3, pc, #948 @ (adr r3, 2527c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r6, #8] │ │ │ │ add.w r2, r6, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #2 │ │ │ │ @@ -327286,15 +327289,15 @@ │ │ │ │ strd r2, r3, [r1] │ │ │ │ b.n 25236c │ │ │ │ mov r0, r7 │ │ │ │ bl 2518f0 │ │ │ │ b.n 251f9e │ │ │ │ ldr r0, [pc, #944] @ (25281c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2523b6 │ │ │ │ ldr r3, [pc, #880] @ (2527e8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 25213c │ │ │ │ @@ -327306,50 +327309,50 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2520fe │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #900] @ (252820 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 2520fe │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 252402 │ │ │ │ adds.w r8, r6, r8 │ │ │ │ subs.w r8, r8, r0 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r0, r8 │ │ │ │ blx 1833e8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ subs r2, r0, r6 │ │ │ │ sbc.w r1, r1, r7 │ │ │ │ b.n 252122 │ │ │ │ ldr r0, [pc, #832] @ (252824 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2523b2 │ │ │ │ ldr r0, [pc, #824] @ (252828 ) │ │ │ │ movw r1, #621 @ 0x26d │ │ │ │ str.w ip, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ bl 2333f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 252746 │ │ │ │ movs r0, #0 │ │ │ │ bl 2333b8 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 25252a │ │ │ │ ldr r3, [pc, #712] @ (2527e8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -327372,15 +327375,15 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ strd r3, r6, [sp] │ │ │ │ movs r3, #0 │ │ │ │ bl 232200 │ │ │ │ ldr.w r5, [r5, #296] @ 0x128 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 25253e │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2527be │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 252586 │ │ │ │ dmb ish │ │ │ │ @@ -327391,33 +327394,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 25276e │ │ │ │ ldr.w fp, [pc, #676] @ 25282c │ │ │ │ bl 225f38 │ │ │ │ movs r0, #0 │ │ │ │ add fp, pc │ │ │ │ ldr.w r7, [fp, #64] @ 0x40 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #2 │ │ │ │ mov r6, r1 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ add r3, pc, #532 @ (adr r3, 2527c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ strd r0, r1, [fp, #8] │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ subs r2, r0, r5 │ │ │ │ sbc.w r3, r1, r6 │ │ │ │ cmp r2, r8 │ │ │ │ sbcs.w r1, r3, r4 │ │ │ │ blt.w 252718 │ │ │ │ ldr r4, [pc, #584] @ (252830 ) │ │ │ │ movs r1, #115 @ 0x73 │ │ │ │ @@ -327440,15 +327443,15 @@ │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ rsb r0, r0, #20 │ │ │ │ movs r1, #0 │ │ │ │ subs r3, r3, r7 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ lsr.w r0, r3, r0 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ strd r0, r1, [r4] │ │ │ │ b.n 25236c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 252152 │ │ │ │ @@ -327461,15 +327464,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 252152 │ │ │ │ ldr r0, [pc, #476] @ (252840 ) │ │ │ │ add.w r1, r6, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 252152 │ │ │ │ mov r0, r6 │ │ │ │ bl 2518f0 │ │ │ │ b.n 252152 │ │ │ │ ldr r3, [pc, #456] @ (252844 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -327479,43 +327482,43 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 251e80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ (252848 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.w 251e80 │ │ │ │ ldr r1, [pc, #424] @ (25284c ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 252376 │ │ │ │ ldr r1, [pc, #392] @ (25283c ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 252376 │ │ │ │ ldr r0, [pc, #400] @ (252850 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 252376 │ │ │ │ ldr r3, [pc, #376] @ (252844 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25238a │ │ │ │ ldr r3, [pc, #356] @ (25283c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25238a │ │ │ │ ldr r0, [pc, #364] @ (252854 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25238a │ │ │ │ ldr r2, [pc, #360] @ (252858 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 25221e │ │ │ │ ldr r2, [pc, #316] @ (25283c ) │ │ │ │ @@ -327523,53 +327526,53 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 25221e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #332] @ (25285c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25221e │ │ │ │ adds.w r3, r5, r8 │ │ │ │ subs r3, r3, r0 │ │ │ │ mov.w r0, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ blx 1833e8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ subs r2, r0, r5 │ │ │ │ sbc.w r3, r1, r6 │ │ │ │ b.n 2525e4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 25250a │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ b.n 252458 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #200] @ (252820 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 252334 │ │ │ │ mov fp, r0 │ │ │ │ b.n 251f74 │ │ │ │ mov r5, r7 │ │ │ │ b.n 2520d2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #172] @ (252820 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 252586 │ │ │ │ ldr r3, [pc, #220] @ (252860 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #220] @ (252864 ) │ │ │ │ ldr r1, [pc, #224] @ (252868 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -327625,59 +327628,59 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ bne.n 2528b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bne.n 25285c │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r3, pc, #280 @ (adr r3, 252928 ) │ │ │ │ movs r4, r6 │ │ │ │ - adds r4, r0, #5 │ │ │ │ + adds r4, r1, #4 │ │ │ │ movs r4, r4 │ │ │ │ beq.n 252778 │ │ │ │ lsls r1, r0, #1 │ │ │ │ beq.n 2528e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r4, #6 │ │ │ │ + adds r0, r5, #5 │ │ │ │ movs r4, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #4 │ │ │ │ + adds r0, r6, #3 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, r7, #0 │ │ │ │ + adds r6, r0, #0 │ │ │ │ movs r4, r4 │ │ │ │ ldmia r7!, {r2, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r6, {r1, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r1, r5 │ │ │ │ + subs r0, r2, r4 │ │ │ │ movs r4, r4 │ │ │ │ cmp r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r7 │ │ │ │ + subs r0, r5, r6 │ │ │ │ movs r4, r4 │ │ │ │ movs r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, r5 │ │ │ │ + subs r0, r3, r4 │ │ │ │ movs r4, r4 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #0 │ │ │ │ + subs r0, r1, r7 │ │ │ │ movs r4, r4 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r1, r3 │ │ │ │ movs r4, r4 │ │ │ │ lsrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, r5 │ │ │ │ + subs r4, r6, r4 │ │ │ │ movs r4, r4 │ │ │ │ - subs r4, r4, #7 │ │ │ │ + subs r4, r5, #6 │ │ │ │ movs r7, r5 │ │ │ │ - subs r2, r4, r2 │ │ │ │ + subs r2, r5, r1 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, r4, r6 │ │ │ │ + adds r4, r5, r5 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0025286c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -327743,35 +327746,35 @@ │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 252b40 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 25297e │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2f2080 │ │ │ │ + bl 2f2040 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbz r0, 25297e │ │ │ │ ldr r3, [pc, #656] @ (252bc8 ) │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #648] @ (252bcc ) │ │ │ │ ldr r2, [pc, #648] @ (252bd0 ) │ │ │ │ ldr r1, [pc, #652] @ (252bd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ movw r2, #817 @ 0x331 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 252a72 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2528be │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2528e2 │ │ │ │ bl 2518c4 │ │ │ │ cmp.w ip, #0 │ │ │ │ @@ -327784,15 +327787,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #592] @ (252bdc ) │ │ │ │ add r3, pc │ │ │ │ ldr r7, [r3, #56] @ 0x38 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr.w ip, [pc, #584] @ 252be0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr.w r3, [r6, ip] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 252b84 │ │ │ │ ldr r6, [pc, #572] @ (252be4 ) │ │ │ │ @@ -327823,18 +327826,18 @@ │ │ │ │ movs r0, #2 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r6, pc │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r2, r3, [r6] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ add r3, pc, #424 @ (adr r3, 252bb0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ strd r4, r5, [r6, #16] │ │ │ │ strd r0, r1, [r6, #8] │ │ │ │ strd r7, r8, [r6, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 252b2e │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 252a34 │ │ │ │ @@ -327847,30 +327850,30 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ ldr r1, [pc, #436] @ (252bf4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ b.n 252a72 │ │ │ │ ldr r3, [pc, #424] @ (252bf8 ) │ │ │ │ movw r2, #60000 @ 0xea60 │ │ │ │ ldr r4, [pc, #420] @ (252bfc ) │ │ │ │ movs r5, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #420] @ (252c00 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #784 @ 0x310 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #400] @ (252c04 ) │ │ │ │ ldr r3, [pc, #324] @ (252bbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -327901,15 +327904,15 @@ │ │ │ │ ldr r1, [pc, #324] @ (252c10 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 252a72 │ │ │ │ subs.w r0, r2, #128 @ 0x80 │ │ │ │ movw r1, #16257 @ 0x3f81 │ │ │ │ sbc.w r3, r8, #0 │ │ │ │ cmp r0, r1 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.w 25291c │ │ │ │ @@ -327920,36 +327923,36 @@ │ │ │ │ ldr r1, [pc, #284] @ (252c1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 252a72 │ │ │ │ ldr r3, [pc, #268] @ (252c20 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #268] @ (252c24 ) │ │ │ │ ldr r1, [pc, #268] @ (252c28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #773 @ 0x305 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 252a72 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r6, #32] │ │ │ │ strd r2, r3, [r6, #40] @ 0x28 │ │ │ │ strd r2, r3, [r6, #48] @ 0x30 │ │ │ │ b.n 252a34 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2f2080 │ │ │ │ + bl 2f2040 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25297e │ │ │ │ b.n 252934 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ blx 18205c │ │ │ │ movs r3, #0 │ │ │ │ @@ -327964,15 +327967,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #192] @ (252c34 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 252a72 │ │ │ │ ldr r1, [pc, #176] @ (252c38 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2529a6 │ │ │ │ ldr r1, [pc, #168] @ (252c3c ) │ │ │ │ @@ -327980,15 +327983,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 2529a6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ (252c40 ) │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.n 2529a6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -327998,72 +328001,72 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ movs r4, r6 │ │ │ │ ldmia r4, {r1, r2, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, #0 │ │ │ │ + adds r4, r5, #7 │ │ │ │ movs r7, r5 │ │ │ │ - subs r6, r2, r1 │ │ │ │ + subs r6, r3, r0 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r4, #31 │ │ │ │ + asrs r4, r5, #30 │ │ │ │ movs r4, r4 │ │ │ │ cmp r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r1, r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r2, {r1, r2, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ bl 62cbf2 │ │ │ │ - adds r4, r7, r6 │ │ │ │ + adds r4, r0, r6 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r2, #4 │ │ │ │ + adds r2, r3, #3 │ │ │ │ movs r7, r5 │ │ │ │ - adds r4, r7, r2 │ │ │ │ + adds r4, r0, r2 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r2, #27 │ │ │ │ + asrs r0, r3, #26 │ │ │ │ movs r4, r4 │ │ │ │ ldr r4, [sp, #568] @ 0x238 │ │ │ │ movs r4, r6 │ │ │ │ - adds r6, r4, #2 │ │ │ │ + adds r6, r5, #1 │ │ │ │ movs r7, r5 │ │ │ │ - adds r6, r5, r2 │ │ │ │ + adds r6, r6, r1 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r4, #25 │ │ │ │ + asrs r4, r5, #24 │ │ │ │ movs r4, r4 │ │ │ │ - adds r6, r5, #1 │ │ │ │ + adds r6, r6, #0 │ │ │ │ movs r7, r5 │ │ │ │ - adds r0, r1, r1 │ │ │ │ + adds r0, r2, r0 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r5, #24 │ │ │ │ + asrs r6, r6, #23 │ │ │ │ movs r4, r4 │ │ │ │ - adds r2, r2, #1 │ │ │ │ + adds r2, r3, #0 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r0, r2, #31 │ │ │ │ + asrs r0, r3, #30 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r2, #24 │ │ │ │ + asrs r2, r3, #23 │ │ │ │ movs r4, r4 │ │ │ │ - subs r0, r7, r7 │ │ │ │ + subs r0, r0, r7 │ │ │ │ movs r7, r5 │ │ │ │ - adds r6, r3, r1 │ │ │ │ + adds r6, r4, r0 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r7, #22 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ movs r4, r4 │ │ │ │ movs r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #25 │ │ │ │ + asrs r6, r1, #24 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00252c44 : │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r0, r1 │ │ │ │ moveq r0, #0 │ │ │ │ @@ -328082,115 +328085,115 @@ │ │ │ │ ldr r3, [pc, #216] @ (252d48 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r0, #16] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #204] @ (252d4c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #196] @ (252d50 ) │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 252d32 │ │ │ │ ldr r1, [pc, #180] @ (252d54 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r5, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [pc, #168] @ (252d58 ) │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #160] @ (252d5c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #152] @ (252d60 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cbz r3, 252d24 │ │ │ │ ldr r1, [pc, #140] @ (252d64 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #60] @ 0x3c │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ cbz r3, 252d12 │ │ │ │ cbz r4, 252d12 │ │ │ │ ldr r7, [pc, #120] @ (252d68 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ ldrd fp, ip, [r3] │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r3, ip │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 252cf0 │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f889c │ │ │ │ + bl 3f885c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ b.w 181784 │ │ │ │ ldr r1, [pc, #68] @ (252d6c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r5, #64] @ 0x40 │ │ │ │ b.n 252d12 │ │ │ │ ldr r1, [pc, #60] @ (252d70 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 252c9e │ │ │ │ nop │ │ │ │ ldr r2, [sp, #600] @ 0x258 │ │ │ │ movs r4, r6 │ │ │ │ cmp r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.u16 q0, d12, d18 │ │ │ │ - asrs r0, r0, #30 │ │ │ │ + vhadd.u32 d16, d4, d18 │ │ │ │ + asrs r0, r1, #29 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r4, #30 │ │ │ │ + asrs r2, r5, #29 │ │ │ │ movs r4, r4 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #30 │ │ │ │ + asrs r4, r4, #29 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r3, #30 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + asrs r2, r2, #29 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r7, #29 │ │ │ │ + asrs r0, r0, #29 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r6, #26 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00252d74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -328205,36 +328208,36 @@ │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #240] @ (252e9c ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 432eb8 │ │ │ │ + bl 432e78 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [pc, #220] @ (252ea0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #212] @ (252ea4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ orrs.w r3, r7, r6 │ │ │ │ beq.n 252e72 │ │ │ │ and.w r3, r5, r0 │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ bne.n 252e7e │ │ │ │ @@ -328281,63 +328284,63 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #80] @ (252eac ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [pc, #72] @ (252eb0 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 252e2e │ │ │ │ ldr r1, [pc, #64] @ (252eb4 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 252e2e │ │ │ │ ldr r1, [pc, #56] @ (252eb8 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 252e2e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #872] @ (253204 ) │ │ │ │ + ldr r3, [pc, #648] @ (253124 ) │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r7, #27 │ │ │ │ + asrs r2, r0, #27 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r7, #27 │ │ │ │ + asrs r4, r0, #27 │ │ │ │ movs r4, r4 │ │ │ │ - cbnz r6, 252ea8 │ │ │ │ + @ instruction: 0xb8ce │ │ │ │ movs r0, r5 │ │ │ │ ldr r0, [sp, #840] @ 0x348 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r1, #27 │ │ │ │ + asrs r4, r2, #26 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r7, #27 │ │ │ │ + asrs r6, r0, #27 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r3, #25 │ │ │ │ + asrs r2, r4, #24 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r6, #25 │ │ │ │ + asrs r2, r7, #24 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 24f440 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -328347,51 +328350,51 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [pc, #164] @ (252fa4 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 431560 │ │ │ │ + bl 431520 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #156] @ (252fa8 ) │ │ │ │ add r5, pc │ │ │ │ add r0, pc │ │ │ │ blx 182c3c │ │ │ │ ldr r3, [pc, #152] @ (252fac ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 252f80 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30374c │ │ │ │ + bl 30370c │ │ │ │ ldr r3, [pc, #136] @ (252fb0 ) │ │ │ │ ldr r2, [pc, #136] @ (252fb4 ) │ │ │ │ ldr r1, [pc, #140] @ (252fb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 252f58 │ │ │ │ ldr r1, [pc, #124] @ (252fbc ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ bl 24f538 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ cbz r4, 252f6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1839d4 │ │ │ │ @@ -328412,47 +328415,47 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 252f1e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (252fc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 252f1e │ │ │ │ nop │ │ │ │ str r7, [sp, #1000] @ 0x3e8 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, sp, #928 @ 0x3a0 │ │ │ │ + add r7, sp, #704 @ 0x2c0 │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, r2 │ │ │ │ + adds r4, r6, r1 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r5!, {r1, r5} │ │ │ │ + stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r4 │ │ │ │ - asrs r4, r7, #25 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ movs r4, r4 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #24 │ │ │ │ + asrs r4, r1, #23 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00252fcc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ - bl 431560 │ │ │ │ + bl 431520 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #156] @ (253084 ) │ │ │ │ ldr r5, [pc, #156] @ (253088 ) │ │ │ │ add r0, pc │ │ │ │ blx 182c3c │ │ │ │ ldr r3, [pc, #152] @ (25308c ) │ │ │ │ @@ -328460,38 +328463,38 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 253064 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30374c │ │ │ │ + bl 30370c │ │ │ │ ldr r1, [pc, #136] @ (253090 ) │ │ │ │ ldr r2, [pc, #136] @ (253094 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (253098 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 25303c │ │ │ │ ldr r1, [pc, #124] @ (25309c ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ blx 181b84 │ │ │ │ ldr r2, [pc, #116] @ (2530a0 ) │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3098cc │ │ │ │ + bl 30988c │ │ │ │ mov r0, r6 │ │ │ │ blx 181788 │ │ │ │ cbz r4, 253050 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 1839d4 │ │ │ │ @@ -328512,46 +328515,46 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 252ffc │ │ │ │ ldr r0, [pc, #48] @ (2530ac ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 252ffc │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #840 @ 0x348 │ │ │ │ movs r1, r4 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #31 │ │ │ │ + asrs r4, r2, #30 │ │ │ │ movs r7, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r2} │ │ │ │ movs r1, r4 │ │ │ │ - stmia r4!, {r2, r4, r6} │ │ │ │ + stmia r4!, {r2, r3, r4} │ │ │ │ movs r1, r4 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ movs r4, r4 │ │ │ │ mcr2 15, 4, pc, cr9, cr15, {7} @ │ │ │ │ adds r0, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #21 │ │ │ │ + asrs r0, r4, #20 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 24f440 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -328569,37 +328572,37 @@ │ │ │ │ ldr r5, [pc, #276] @ (25320c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3b9d5c │ │ │ │ + bl 3b9d1c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 279bec │ │ │ │ adds r2, r0, #1 │ │ │ │ beq.n 253196 │ │ │ │ mov r4, r0 │ │ │ │ - bl 453b24 │ │ │ │ + bl 453ae4 │ │ │ │ cbz r0, 25316a │ │ │ │ ldr r3, [pc, #240] @ (253210 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2531de │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 306f80 │ │ │ │ + bl 306f40 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2531be │ │ │ │ ldr r1, [pc, #220] @ (253214 ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 24f538 │ │ │ │ ldr r2, [pc, #204] @ (253218 ) │ │ │ │ ldr r3, [pc, #184] @ (253208 ) │ │ │ │ @@ -328609,15 +328612,15 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2531fe │ │ │ │ mov r0, r5 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r0, sp │ │ │ │ blx 182f7c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 18305c <__fstat64_time64@plt> │ │ │ │ @@ -328625,15 +328628,15 @@ │ │ │ │ beq.n 25318c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ and.w r3, r3, #61440 @ 0xf000 │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ beq.n 25311e │ │ │ │ ldr r0, [pc, #140] @ (25321c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 25311e │ │ │ │ ldr r2, [pc, #136] @ (253220 ) │ │ │ │ ldr r3, [pc, #108] @ (253208 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ @@ -328670,41 +328673,41 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 253128 │ │ │ │ ldr r0, [pc, #60] @ (253230 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 253128 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #32] │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #20 │ │ │ │ + asrs r0, r7, #19 │ │ │ │ movs r4, r4 │ │ │ │ str r5, [sp, #728] @ 0x2d8 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r6, r7, #17 │ │ │ │ + asrs r6, r0, #17 │ │ │ │ movs r4, r4 │ │ │ │ str r5, [sp, #424] @ 0x1a8 │ │ │ │ movs r4, r6 │ │ │ │ str r5, [sp, #264] @ 0x108 │ │ │ │ movs r4, r6 │ │ │ │ movs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #17 │ │ │ │ + asrs r2, r3, #16 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00253234 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -328716,47 +328719,47 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #252] @ (25334c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 3b9d5c │ │ │ │ + bl 3b9d1c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ bl 27a50c │ │ │ │ adds r2, r0, #1 │ │ │ │ beq.n 2532ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 453b24 │ │ │ │ + bl 453ae4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2532d4 │ │ │ │ ldr r3, [pc, #216] @ (253350 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 253320 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 306f80 │ │ │ │ + bl 306f40 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 253300 │ │ │ │ ldr r1, [pc, #196] @ (253354 ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ blx 181b84 │ │ │ │ ldr r2, [pc, #188] @ (253358 ) │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 3098cc │ │ │ │ + bl 30988c │ │ │ │ ldr r2, [pc, #172] @ (25335c ) │ │ │ │ ldr r3, [pc, #152] @ (253348 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -328781,15 +328784,15 @@ │ │ │ │ beq.n 2532f6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r3, r3, #61440 @ 0xf000 │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ beq.n 253276 │ │ │ │ ldr r0, [pc, #104] @ (253360 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 253276 │ │ │ │ ldr r2, [pc, #96] @ (253364 ) │ │ │ │ ldr r3, [pc, #68] @ (253348 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -328809,49 +328812,49 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 253280 │ │ │ │ ldr r0, [pc, #56] @ (253370 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 253280 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #744] @ 0x2e8 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #712] @ 0x2c8 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #16 │ │ │ │ + asrs r0, r3, #15 │ │ │ │ movs r4, r4 │ │ │ │ mcr2 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ str r4, [sp, #336] @ 0x150 │ │ │ │ movs r4, r6 │ │ │ │ - asrs r4, r2, #12 │ │ │ │ + asrs r4, r3, #11 │ │ │ │ movs r4, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, r6 │ │ │ │ adds r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #13 │ │ │ │ + asrs r0, r2, #12 │ │ │ │ movs r4, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 24f440 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -328868,15 +328871,15 @@ │ │ │ │ blx 1813f0 │ │ │ │ cbz r0, 2533d0 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r5 │ │ │ │ strb.w r1, [r4], #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4389f8 │ │ │ │ + bl 4389b8 │ │ │ │ cbnz r0, 2533e2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -328888,24 +328891,24 @@ │ │ │ │ ldr r1, [pc, #36] @ (253414 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2533d0 │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r4, r6, #15 │ │ │ │ + asrs r4, r7, #14 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r6, r1, #11 │ │ │ │ + asrs r6, r2, #10 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00253418 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -328938,26 +328941,26 @@ │ │ │ │ ite ne │ │ │ │ movne.w r1, #65537 @ 0x10001 │ │ │ │ moveq r1, #1 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [ip] │ │ │ │ - bl 3040e8 │ │ │ │ + bl 3040a8 │ │ │ │ cbz r0, 2534a4 │ │ │ │ ldr.w ip, [pc, #68] @ 2534c4 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #64] @ (2534c8 ) │ │ │ │ ldr r1, [pc, #68] @ (2534cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 25d10c │ │ │ │ movs r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 25c548 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -328967,20 +328970,20 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ movs r7, r5 │ │ │ │ - ittt gt │ │ │ │ - movgt r1, r4 │ │ │ │ - it le @ unpredictable │ │ │ │ - movle r1, r4 │ │ │ │ + itet hi │ │ │ │ + movhi r1, r4 │ │ │ │ + nopls {10} │ │ │ │ + movhi r1, r4 │ │ │ │ │ │ │ │ 002534d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #268] @ (2535f0 ) │ │ │ │ @@ -328998,15 +329001,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2535d0 │ │ │ │ mov r3, r8 │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r1, #65 @ 0x41 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3040e8 │ │ │ │ + bl 3040a8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25358c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ blx 183720 │ │ │ │ @@ -329024,37 +329027,37 @@ │ │ │ │ str r0, [r3, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #196] @ (253604 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ orrs.w r3, r7, r6 │ │ │ │ mov sl, r0 │ │ │ │ bne.n 25357a │ │ │ │ ldr r1, [pc, #180] @ (253608 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ bl 24f538 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ strd fp, r8, [sp] │ │ │ │ - bl 309df8 │ │ │ │ + bl 309db8 │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 253552 │ │ │ │ b.n 253568 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 181784 │ │ │ │ @@ -329069,61 +329072,61 @@ │ │ │ │ ldr r3, [r1, #0] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #92] @ (253610 ) │ │ │ │ ldr r1, [pc, #96] @ (253614 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ ldr r3, [pc, #68] @ (253618 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 253502 │ │ │ │ ldr r3, [pc, #64] @ (25361c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 253502 │ │ │ │ ldr r0, [pc, #56] @ (253620 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 253502 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ite al │ │ │ │ lslal r1, r0, #1 │ │ │ │ - itt ne @ unpredictable > │ │ │ │ - movne r1, r4 │ │ │ │ - itee cc @ unpredictable │ │ │ │ - movcc r1, r4 │ │ │ │ - asrcs r6, r4, #10 │ │ │ │ - movcs r7, r5 │ │ │ │ - asrs r2, r7, #7 │ │ │ │ + bkpt 0x00e4 │ │ │ │ + movs r1, r4 │ │ │ │ + bkpt 0x00fa │ │ │ │ + movs r1, r4 │ │ │ │ + asrs r6, r5, #9 │ │ │ │ + movs r7, r5 │ │ │ │ + asrs r2, r0, #7 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r7, #5 │ │ │ │ + asrs r0, r0, #5 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r0, r6, #8 │ │ │ │ + asrs r0, r7, #7 │ │ │ │ movs r7, r5 │ │ │ │ - asrs r4, r1, #4 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ movs r4, r4 │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #4 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00253624 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -329141,15 +329144,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2537c0 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3040e8 │ │ │ │ + bl 3040a8 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2536e8 │ │ │ │ orrs.w r3, r8, r4 │ │ │ │ bne.n 2536f4 │ │ │ │ ldr r1, [pc, #388] @ (2537f4 ) │ │ │ │ movs r3, #29 │ │ │ │ @@ -329157,15 +329160,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #380] @ (2537fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ bl 25f59c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 253724 │ │ │ │ movs r1, #4 │ │ │ │ movs r0, #1 │ │ │ │ blx 181648 │ │ │ │ @@ -329180,25 +329183,25 @@ │ │ │ │ add sl, pc │ │ │ │ mov r8, r4 │ │ │ │ add r9, pc │ │ │ │ ldr.w fp, [sp, #8] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r0, [r6, #4]! │ │ │ │ mov r1, sl │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ adds r4, #1 │ │ │ │ ldr r7, [r6, #0] │ │ │ │ blx 181b84 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 3098cc │ │ │ │ + bl 30988c │ │ │ │ cmp fp, r4 │ │ │ │ bne.n 2536b8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r1 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ @@ -329209,25 +329212,25 @@ │ │ │ │ ldr r1, [pc, #276] @ (253810 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 309df8 │ │ │ │ + bl 309db8 │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 25366e │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ b.n 2536e8 │ │ │ │ bl 260120 │ │ │ │ mov sl, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 25ffe4 │ │ │ │ movs r1, #4 │ │ │ │ @@ -329246,37 +329249,37 @@ │ │ │ │ add r8, pc │ │ │ │ mov.w fp, #1 │ │ │ │ add.w r8, r8, #20 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ b.n 25377a │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp sl, fp │ │ │ │ str.w r0, [r4, #4]! │ │ │ │ add.w fp, fp, #1 │ │ │ │ beq.n 2537bc │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3040e8 │ │ │ │ + bl 3040a8 │ │ │ │ ldr r1, [pc, #148] @ (25381c ) │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 253766 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r6, fp │ │ │ │ mov r7, r1 │ │ │ │ add.w r4, r1, fp, lsl #2 │ │ │ │ ldr.w r0, [r4, #-4]! │ │ │ │ subs r6, #1 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 25379c │ │ │ │ mov r0, r7 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -329292,49 +329295,49 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 253656 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (253828 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 253656 │ │ │ │ bne.w 2536e2 │ │ │ │ b.n 2536a0 │ │ │ │ nop │ │ │ │ str r0, [sp, #768] @ 0x300 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + asrs r6, r6, #4 │ │ │ │ movs r7, r5 │ │ │ │ - pop {r1, r4, r6, r7, pc} │ │ │ │ + pop {r1, r3, r4, r7, pc} │ │ │ │ movs r1, r4 │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + pop {r4, r5, r7, pc} │ │ │ │ movs r1, r4 │ │ │ │ - asrs r4, r4, #3 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ movs r4, r4 │ │ │ │ stc2l 15, cr15, [r1], {255} @ 0xff │ │ │ │ - asrs r2, r5, #3 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ movs r7, r5 │ │ │ │ - pop {r1, r4, r6, pc} │ │ │ │ + pop {r1, r3, r4, pc} │ │ │ │ movs r1, r4 │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + pop {r4, r5, pc} │ │ │ │ movs r1, r4 │ │ │ │ - asrs r6, r1, #2 │ │ │ │ + asrs r6, r2, #1 │ │ │ │ movs r7, r5 │ │ │ │ - pop {r4, r5, r6, r7} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ movs r1, r4 │ │ │ │ - pop {r2, r3, r4, r6, r7} │ │ │ │ + pop {r2, r5, r7} │ │ │ │ movs r1, r4 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r2, #29 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 0025382c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -329374,15 +329377,15 @@ │ │ │ │ mov.w r8, #1 │ │ │ │ ldr.w r3, [r7, #360] @ 0x168 │ │ │ │ adds.w r3, ip, r3 │ │ │ │ ldr.w ip, [r7, #364] @ 0x16c │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3099b4 │ │ │ │ + bl 309974 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2538c2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r4, #8 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -329403,32 +329406,32 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r4, pc │ │ │ │ strd ip, r7, [sp, #4] │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w ip, #4294967295 @ 0xffffffff │ │ │ │ mov r0, ip │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 2538c2 │ │ │ │ nop │ │ │ │ - lsrs r6, r0, #28 │ │ │ │ + lsrs r6, r1, #27 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r6, r0, #27 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + lsrs r2, r4, #22 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00253920 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -329438,15 +329441,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r1, r2, [r4] │ │ │ │ str r3, [sp, #8] │ │ │ │ vldr d7, [r4, #8] │ │ │ │ ldr r0, [r0, #16] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 309bb4 │ │ │ │ + bl 309b74 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 25396a │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -329457,18 +329460,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ (253980 ) │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 253958 │ │ │ │ - lsrs r6, r3, #25 │ │ │ │ + lsrs r6, r4, #24 │ │ │ │ movs r4, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2568f8 │ │ │ │ ldrb.w r0, [r0, #1084] @ 0x43c │ │ │ │ @@ -329511,15 +329514,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strbeq.w r3, [r4, #35] @ 0x23 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 253a74 │ │ │ │ sub.w r3, r0, #12 │ │ │ │ ldrb.w r2, [r4, #37] @ 0x25 │ │ │ │ clz r3, r3 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ @@ -329554,19 +329557,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2539e2 │ │ │ │ ldr r0, [pc, #60] @ (253aa8 ) │ │ │ │ adds r1, r4, #4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2539e2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 253a7c │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 253a2e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, #40] @ 0x28 │ │ │ │ @@ -329579,40 +329582,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, #38] @ 0x26 │ │ │ │ movs r4, r6 │ │ │ │ cmp r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #22 │ │ │ │ + lsrs r4, r3, #21 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (253b1c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #96] @ (253b20 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ str r0, [sp, #4] │ │ │ │ blx 182874 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #31 │ │ │ │ bhi.n 253b08 │ │ │ │ ldr r4, [pc, #72] @ (253b24 ) │ │ │ │ movs r1, #32 │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 437af0 │ │ │ │ + bl 437ab0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #36] @ 0x24 │ │ │ │ bl 2259fc │ │ │ │ movs r2, #66 @ 0x42 │ │ │ │ strb.w r0, [r4, #37] @ 0x25 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #38 @ 0x26 │ │ │ │ @@ -329630,19 +329633,19 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r0, #34] @ 0x22 │ │ │ │ movs r4, r6 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ rev16 r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r5, #20 │ │ │ │ + lsrs r4, r6, #19 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r2, r4, #20 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r7, #20 │ │ │ │ + lsrs r4, r0, #20 │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #100] @ (253ba8 ) │ │ │ │ adds r1, r0, #4 │ │ │ │ @@ -329675,15 +329678,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (253bb4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 253b54 │ │ │ │ ldr r0, [pc, #44] @ (253bb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 253b54 │ │ │ │ ldr r3, [pc, #36] @ (253bbc ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ ldr r1, [pc, #36] @ (253bc0 ) │ │ │ │ ldr r0, [pc, #40] @ (253bc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -329694,21 +329697,21 @@ │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #19 │ │ │ │ + lsrs r0, r0, #19 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r4, #18 │ │ │ │ + lsrs r0, r5, #17 │ │ │ │ movs r7, r5 │ │ │ │ - lsrs r6, r2, #18 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r2, #20 │ │ │ │ + lsrs r2, r3, #19 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00253bc8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -329798,15 +329801,15 @@ │ │ │ │ sbcs.w r3, r3, ip │ │ │ │ bcs.n 253cf4 │ │ │ │ mov r0, lr │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov ip, r1 │ │ │ │ mov lr, r0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r1, sp, r1, lsl #2 │ │ │ │ ldr r0, [pc, #96] @ (253d1c ) │ │ │ │ mov r2, lr │ │ │ │ mov r3, ip │ │ │ │ @@ -329832,28 +329835,28 @@ │ │ │ │ pop {pc} │ │ │ │ movs r1, #0 │ │ │ │ b.n 253cb6 │ │ │ │ mov r0, lr │ │ │ │ mov r1, ip │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov ip, r1 │ │ │ │ mov lr, r0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 253cb6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #20] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 25412c │ │ │ │ movs r4, r6 │ │ │ │ - lsrs r4, r0, #17 │ │ │ │ + lsrs r4, r1, #16 │ │ │ │ movs r4, r4 │ │ │ │ ldrh r6, [r6, #16] │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -329867,47 +329870,47 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #4 │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bne.n 253d7c │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4527ec │ │ │ │ + bl 4527ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3f8464 │ │ │ │ + b.w 3f8424 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ cbz r1, 253d88 │ │ │ │ ldr r0, [pc, #44] @ (253db0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - bl 3ba7a0 │ │ │ │ + bl 3ba760 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 253d9e │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 3f8464 │ │ │ │ - b.n 253e00 │ │ │ │ + b.w 3f8424 │ │ │ │ + svc 238 @ 0xee │ │ │ │ movs r5, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #196] @ (253e8c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -329918,64 +329921,64 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ - bl 3522d8 │ │ │ │ + bl 352298 │ │ │ │ mov r0, r6 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 34ae1c │ │ │ │ + bl 34addc │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 253e0a │ │ │ │ b.n 253e5a │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 34aca4 │ │ │ │ + bl 34ac64 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 253e5a │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 3804cc │ │ │ │ + bl 38048c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 253e00 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3620f4 │ │ │ │ + bl 3620b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 253e00 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ cbz r4, 253e48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ - bl 459854 │ │ │ │ + bl 459814 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 459854 │ │ │ │ + bl 459814 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 253e28 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3c1998 │ │ │ │ + bl 3c1958 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 34aca4 │ │ │ │ + bl 34ac64 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 253e0a │ │ │ │ - bl 352348 │ │ │ │ + bl 352308 │ │ │ │ ldr r2, [pc, #52] @ (253e94 ) │ │ │ │ ldr r3, [pc, #44] @ (253e90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -330005,158 +330008,158 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r1, [pc, #1668] @ 254534 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r6, [pc, #1664] @ 254538 │ │ │ │ add r1, pc │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #0 │ │ │ │ add r6, pc │ │ │ │ bl 25741c │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cbz r7, 253ef0 │ │ │ │ ldr.w r8, [pc, #1644] @ 25453c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1640] @ 254540 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 253ee0 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2542a2 │ │ │ │ ldrb.w r3, [r5, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 254262 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254090 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ - bl 438d1c │ │ │ │ + bl 438cdc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, r0 │ │ │ │ ldrd r0, r1, [r3, #16] │ │ │ │ - bl 438d1c │ │ │ │ + bl 438cdc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov sl, r0 │ │ │ │ ldrd r0, r1, [r3] │ │ │ │ - bl 438d1c │ │ │ │ + bl 438cdc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ - bl 438d1c │ │ │ │ + bl 438cdc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldrd r0, r1, [r3, #104] @ 0x68 │ │ │ │ - bl 438d1c │ │ │ │ + bl 438cdc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldrd r0, r1, [r3, #88] @ 0x58 │ │ │ │ - bl 438d1c │ │ │ │ + bl 438cdc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov fp, r0 │ │ │ │ ldrd r0, r1, [r3, #120] @ 0x78 │ │ │ │ - bl 438d1c │ │ │ │ + bl 438cdc │ │ │ │ ldr.w r1, [pc, #1512] @ 254544 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1496] @ 254548 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r1, [pc, #1484] @ 25454c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r1, [pc, #1472] @ 254550 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r1, [pc, #1460] @ 254554 │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 253fd0 │ │ │ │ ldrd r0, r1, [r3] │ │ │ │ - bl 438d1c │ │ │ │ + bl 438cdc │ │ │ │ ldr.w r1, [pc, #1436] @ 254558 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r7 │ │ │ │ blx 181788 │ │ │ │ ldr.w r1, [pc, #1416] @ 25455c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1408] @ 254560 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r7, #32] │ │ │ │ add r1, pc │ │ │ │ vldr d7, [r7, #24] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1384] @ 254564 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldrd r2, r3, [r3, #48] @ 0x30 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ bne.w 254356 │ │ │ │ ldr.w r1, [pc, #1360] @ 254568 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr.w r1, [pc, #1348] @ 25456c │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r3, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, r3, [r1, #72] @ 0x48 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ bne.w 254362 │ │ │ │ ldrd r2, r3, [r1, #112] @ 0x70 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ bne.w 25437a │ │ │ │ ldrd r2, r3, [r1, #128] @ 0x80 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ bne.w 25434a │ │ │ │ ldr.w r1, [pc, #1300] @ 254570 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ blx 181788 │ │ │ │ mov r0, fp │ │ │ │ blx 181788 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 181788 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ @@ -330168,73 +330171,73 @@ │ │ │ │ mov r0, r8 │ │ │ │ blx 181788 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2540a2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3f8464 │ │ │ │ + b.w 3f8424 │ │ │ │ bl 2568f8 │ │ │ │ ldr.w r1, [pc, #1228] @ 254574 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r7, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254344 │ │ │ │ ldr.w r2, [pc, #1208] @ 254578 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1204] @ 25457c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r3, [pc, #1196] @ 254580 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25433e │ │ │ │ ldr.w r2, [pc, #1188] @ 254584 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1184] @ 254588 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r7, #1085] @ 0x43d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254338 │ │ │ │ ldr.w r2, [pc, #1168] @ 25458c │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1164] @ 254590 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r7, #1086] @ 0x43e │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254332 │ │ │ │ ldr.w r2, [pc, #1148] @ 254594 │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1144] @ 254598 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r7, #1087] @ 0x43f │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25432c │ │ │ │ ldr.w r2, [pc, #1128] @ 25459c │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [pc, #1124] @ 2545a0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r1, [pc, #1116] @ 2545a4 │ │ │ │ ldrb.w r2, [r7, #1187] @ 0x4a3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ cbz r6, 254198 │ │ │ │ ldrd r8, r9, [r6, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [pc, #1088] @ 2545a8 │ │ │ │ @@ -330245,15 +330248,15 @@ │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ ldrd r8, r9, [r6, #24] │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ ldrd r8, r9, [r6, #16] │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ ldrd r6, r7, [r6, #8] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 254394 │ │ │ │ ldrb.w r3, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2543ac │ │ │ │ ldrb.w r3, [r5, #192] @ 0xc0 │ │ │ │ @@ -330277,15 +330280,15 @@ │ │ │ │ ldrb.w r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254096 │ │ │ │ ldr.w r6, [r5, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #944] @ (2545ac ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 254096 │ │ │ │ mov fp, r5 │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [pc, #932] @ (2545b0 ) │ │ │ │ movs r7, #0 │ │ │ │ mov.w sl, #1 │ │ │ │ @@ -330301,98 +330304,98 @@ │ │ │ │ vldr d7, [r6, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ mov r0, r9 │ │ │ │ blx 181788 │ │ │ │ mov r0, r8 │ │ │ │ blx 181788 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 254214 │ │ │ │ mov r5, fp │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3f8464 │ │ │ │ + b.w 3f8424 │ │ │ │ ldr r1, [pc, #848] @ (2545b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r7, [r5, #172] @ 0xac │ │ │ │ cbz r7, 254296 │ │ │ │ ldr.w r8, [pc, #836] @ 2545b8 │ │ │ │ add r8, pc │ │ │ │ ldr r0, [r7, #4] │ │ │ │ - bl 454220 │ │ │ │ + bl 4541e0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, sl │ │ │ │ blx 181788 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 254278 │ │ │ │ ldr r1, [pc, #804] @ (2545bc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 253f02 │ │ │ │ ldr r3, [pc, #796] @ (2545c0 ) │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #784] @ (2545c4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ subs r3, #7 │ │ │ │ bics.w r3, r3, #4 │ │ │ │ bne.n 254314 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ cbz r2, 254314 │ │ │ │ ldr r1, [pc, #764] @ (2545c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.w 253ef8 │ │ │ │ ldr r1, [pc, #744] @ (2545cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 254502 │ │ │ │ ldrb.w r3, [r5, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 254522 │ │ │ │ ldrb.w r3, [r5, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 254512 │ │ │ │ ldr r1, [pc, #708] @ (2545d0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 253ef8 │ │ │ │ ldr r1, [pc, #700] @ (2545d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrd r2, r3, [r5, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.w 253ef8 │ │ │ │ b.n 2542e0 │ │ │ │ ldr r2, [pc, #680] @ (2545d8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 254138 │ │ │ │ @@ -330407,128 +330410,128 @@ │ │ │ │ b.n 2540e4 │ │ │ │ ldr r2, [pc, #672] @ (2545e8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2540c4 │ │ │ │ ldr r1, [pc, #672] @ (2545ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 25405a │ │ │ │ ldr r1, [pc, #664] @ (2545f0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 254016 │ │ │ │ ldr r1, [pc, #656] @ (2545f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, r3, [r1, #112] @ 0x70 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ beq.w 25404e │ │ │ │ ldr r1, [pc, #636] @ (2545f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrd r2, r3, [r1, #128] @ 0x80 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.w 25405a │ │ │ │ b.n 25434a │ │ │ │ ldr r1, [pc, #612] @ (2545fc ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2541ac │ │ │ │ ldr r1, [pc, #592] @ (254600 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2541b6 │ │ │ │ ldr r1, [pc, #572] @ (254604 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #200] @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2541c0 │ │ │ │ ldr r1, [pc, #552] @ (254608 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2541ca │ │ │ │ ldr r6, [r5, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #532] @ (25460c ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cbz r6, 254444 │ │ │ │ ldr r2, [pc, #524] @ (254610 ) │ │ │ │ movw r9, #52429 @ 0xcccd │ │ │ │ movt r9, #52428 @ 0xcccc │ │ │ │ ldr.w sl, [pc, #520] @ 254614 │ │ │ │ movw r8, #39320 @ 0x9998 │ │ │ │ movt r8, #6553 @ 0x1999 │ │ │ │ add r2, pc │ │ │ │ add sl, pc │ │ │ │ movs r7, #0 │ │ │ │ adds r7, #1 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r2, [pc, #492] @ (254618 ) │ │ │ │ mla r1, r9, r7, r8 │ │ │ │ movw r3, #39321 @ 0x9999 │ │ │ │ movt r3, #6553 @ 0x1999 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ cmp.w r3, r1, ror #1 │ │ │ │ bls.n 2544f8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 25441c │ │ │ │ ldr r1, [pc, #468] @ (25461c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2541d4 │ │ │ │ ldr r1, [pc, #452] @ (254620 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2541de │ │ │ │ ldr r1, [pc, #432] @ (254624 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #160] @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2541e8 │ │ │ │ ldr.w r6, [r5, #148] @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #408] @ (254628 ) │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cbz r6, 2544e2 │ │ │ │ ldr r2, [pc, #400] @ (25462c ) │ │ │ │ movw r9, #52429 @ 0xcccd │ │ │ │ movt r9, #52428 @ 0xcccc │ │ │ │ ldr.w sl, [pc, #396] @ 254630 │ │ │ │ movw r8, #39320 @ 0x9998 │ │ │ │ movt r8, #6553 @ 0x1999 │ │ │ │ @@ -330536,29 +330539,29 @@ │ │ │ │ add sl, pc │ │ │ │ movs r7, #0 │ │ │ │ vldr d7, [r6, #8] │ │ │ │ adds r7, #1 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mla r1, r9, r7, r8 │ │ │ │ ldr r2, [pc, #360] @ (254634 ) │ │ │ │ movw r3, #39321 @ 0x9999 │ │ │ │ movt r3, #6553 @ 0x1999 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ cmp.w r3, r1, ror #1 │ │ │ │ bls.n 2544ee │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2544b4 │ │ │ │ ldr r1, [pc, #340] @ (254638 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 2541e8 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2544e2 │ │ │ │ ldr r2, [pc, #328] @ (25463c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2544b4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -330566,169 +330569,169 @@ │ │ │ │ ldr r2, [pc, #320] @ (254640 ) │ │ │ │ add r2, pc │ │ │ │ b.n 25441c │ │ │ │ ldr r1, [pc, #320] @ (254644 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 2542f4 │ │ │ │ ldr r1, [pc, #308] @ (254648 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 254308 │ │ │ │ ldr r1, [pc, #296] @ (25464c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r5, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 2542fe │ │ │ │ nop │ │ │ │ - add r2, pc, #224 @ (adr r2, 254618 ) │ │ │ │ + add r2, pc, #0 @ (adr r2, 254538 ) │ │ │ │ movs r4, r4 │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf1280022 │ │ │ │ - lsrs r2, r7, #8 │ │ │ │ + @ instruction: 0xf0f00022 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r7, #8 │ │ │ │ + lsrs r0, r0, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r7, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r0, #9 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r3, #9 │ │ │ │ + lsrs r0, r4, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r7, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r1, #10 │ │ │ │ + lsrs r0, r2, #9 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #166 @ 0xa6 │ │ │ │ + adds r4, #110 @ 0x6e │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r0, r6, #9 │ │ │ │ + lsrs r0, r7, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r0, #10 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #96 @ 0x60 │ │ │ │ + adds r4, #40 @ 0x28 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r2, #9 │ │ │ │ movs r4, r4 │ │ │ │ - adds r4, #28 │ │ │ │ + adds r3, #228 @ 0xe4 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r2, r6, #9 │ │ │ │ + lsrs r2, r7, #8 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + asrs r2, r2, #9 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r4, #9 │ │ │ │ + lsrs r2, r5, #8 │ │ │ │ movs r4, r4 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #9 │ │ │ │ + asrs r2, r6, #8 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r3, #9 │ │ │ │ + lsrs r6, r4, #8 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r1, #9 │ │ │ │ + asrs r6, r2, #8 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r3, #9 │ │ │ │ + lsrs r2, r4, #8 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r7, #7 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r3, #9 │ │ │ │ + lsrs r2, r4, #8 │ │ │ │ movs r4, r4 │ │ │ │ - asrs r6, r2, #8 │ │ │ │ + asrs r6, r3, #7 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r2, r3, #9 │ │ │ │ + lsrs r2, r4, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + lsrs r2, r6, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r2, r4, #9 │ │ │ │ + lsrs r2, r5, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r5, #13 │ │ │ │ + lsrs r6, r6, #12 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r6, #13 │ │ │ │ + lsrs r6, r7, #12 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r4, #28 │ │ │ │ + lsls r2, r5, #27 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r3, #28 │ │ │ │ + lsls r6, r4, #27 │ │ │ │ movs r4, r4 │ │ │ │ - add r2, pc, #792 @ (adr r2, 2548d8 ) │ │ │ │ + add r2, pc, #568 @ (adr r2, 2547f8 ) │ │ │ │ movs r3, r4 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ movs r4, r4 │ │ │ │ - bmi.n 254668 │ │ │ │ + bmi.n 2545f8 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r4, #25 │ │ │ │ + lsls r0, r5, #24 │ │ │ │ movs r4, r4 │ │ │ │ - adds r1, #112 @ 0x70 │ │ │ │ + adds r1, #56 @ 0x38 │ │ │ │ movs r2, r5 │ │ │ │ - adds r1, #100 @ 0x64 │ │ │ │ + adds r1, #44 @ 0x2c │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2!, {r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2, {r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r7} │ │ │ │ movs r2, r4 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r7, #29 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r1, #29 │ │ │ │ + lsls r6, r2, #28 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r6, #29 │ │ │ │ + lsls r2, r7, #28 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r5, #29 │ │ │ │ + lsls r6, r6, #28 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r5, #2 │ │ │ │ + lsrs r0, r6, #1 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r6, #1 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r7, #2 │ │ │ │ + lsrs r0, r0, #2 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r1, #2 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r2, #3 │ │ │ │ + lsrs r0, r3, #2 │ │ │ │ movs r4, r4 │ │ │ │ - ldrsb r6, [r5, r0] │ │ │ │ + strb r6, [r6, r7] │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r4, r2, #3 │ │ │ │ + lsrs r4, r3, #2 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r2, #19 │ │ │ │ + lsls r4, r3, #18 │ │ │ │ movs r4, r4 │ │ │ │ - add r1, pc, #96 @ (adr r1, 254680 ) │ │ │ │ + add r0, pc, #896 @ (adr r0, 2549a0 ) │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r2, #2 │ │ │ │ + lsrs r4, r3, #1 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r3, #2 │ │ │ │ + lsrs r4, r4, #1 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r6, #1 │ │ │ │ movs r4, r4 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ movs r5, r4 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r7, #15 │ │ │ │ movs r4, r4 │ │ │ │ - add r0, pc, #488 @ (adr r0, 254824 ) │ │ │ │ + add r0, pc, #264 @ (adr r0, 254744 ) │ │ │ │ movs r3, r4 │ │ │ │ - subs r7, #156 @ 0x9c │ │ │ │ + subs r7, #100 @ 0x64 │ │ │ │ movs r2, r4 │ │ │ │ - subs r7, #146 @ 0x92 │ │ │ │ + subs r7, #90 @ 0x5a │ │ │ │ movs r2, r4 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r4, #17 │ │ │ │ + lsls r2, r5, #16 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00254650 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -330747,41 +330750,41 @@ │ │ │ │ ldr.w r8, [r6, r3] │ │ │ │ add r7, pc │ │ │ │ ldr r6, [pc, #68] @ (2546c8 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 254686 │ │ │ │ mov r0, sl │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 3f84dc │ │ │ │ + b.w 3f849c │ │ │ │ nop │ │ │ │ strh r6, [r3, #4] │ │ │ │ movs r4, r6 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r4, r1, #19 │ │ │ │ + lsrs r4, r2, #18 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r7, #38] @ 0x26 │ │ │ │ + strh r4, [r0, #38] @ 0x26 │ │ │ │ movs r2, r5 │ │ │ │ │ │ │ │ 002546cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -330796,382 +330799,382 @@ │ │ │ │ beq.w 254a86 │ │ │ │ ldr.w r3, [pc, #1388] @ 254c64 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r4, [pc, #1388] @ 254c68 │ │ │ │ add r4, pc │ │ │ │ ldr.w r7, [sl, r3] │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r4 │ │ │ │ ldrd r8, r9, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r4 │ │ │ │ ldrd r8, r9, [r6, #24] │ │ │ │ mov r2, r0 │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr.w r1, [pc, #1324] @ 254c6c │ │ │ │ ldrd r8, r9, [r6, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r4 │ │ │ │ ldrd r8, r9, [r6, #56] @ 0x38 │ │ │ │ mov r2, r0 │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254b70 │ │ │ │ ldr.w r4, [pc, #1268] @ 254c70 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldrb.w r3, [r6, #65] @ 0x41 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #66] @ 0x42 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254b5c │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldrb.w r3, [r6, #67] @ 0x43 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254b48 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldrb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #70] @ 0x46 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254b34 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldrb.w r3, [r6, #71] @ 0x47 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 254a92 │ │ │ │ ldr.w r3, [pc, #1152] @ 254c74 │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [pc, #1148] @ 254c78 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254b84 │ │ │ │ ldr.w r9, [pc, #1128] @ 254c7c │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r7 │ │ │ │ add r9, pc │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldrb.w r3, [r6, #169] @ 0xa9 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254b98 │ │ │ │ ldr.w r4, [pc, #1096] @ 254c80 │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [r6, #72] @ 0x48 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254bac │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r3, [r6, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254bc0 │ │ │ │ movs r1, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [r6, #80] @ 0x50 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254bd4 │ │ │ │ movs r1, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r4, [pc, #1000] @ (254c84 ) │ │ │ │ vldr d7, [r6, #88] @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254be8 │ │ │ │ movs r1, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ vldr d7, [r6, #104] @ 0x68 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254bfc │ │ │ │ movs r1, #17 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ vldr d7, [r6, #160] @ 0xa0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254c10 │ │ │ │ movs r1, #13 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ vldr d7, [r6, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #888] @ (254c88 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254c24 │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #860] @ (254c8c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ movs r1, #15 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldrb.w r3, [r6, #137] @ 0x89 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ movs r1, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #816] @ (254c90 ) │ │ │ │ ldr.w r1, [r6, #172] @ 0xac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254c38 │ │ │ │ movs r1, #27 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #772] @ (254c94 ) │ │ │ │ ldr.w r1, [r6, #228] @ 0xe4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #756] @ (254c98 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #736] @ (254c9c ) │ │ │ │ ldrd r8, r9, [r6, #144] @ 0x90 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 254aba │ │ │ │ movs r1, #24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #704] @ (254ca0 ) │ │ │ │ ldrd r8, r9, [r6, #192] @ 0xc0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ movs r1, #25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #680] @ (254ca4 ) │ │ │ │ ldrd r8, r9, [r6, #208] @ 0xd0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #216] @ 0xd8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 254c4c │ │ │ │ movs r1, #26 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #648] @ (254ca8 ) │ │ │ │ ldr.w r1, [r6, #220] @ 0xdc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #632] @ (254cac ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldrb.w r3, [r6, #232] @ 0xe8 │ │ │ │ cbnz r3, 254a98 │ │ │ │ ldrb.w r3, [r6, #234] @ 0xea │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 254b20 │ │ │ │ ldr.w r4, [r6, #236] @ 0xec │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #596] @ (254cb0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ cbz r4, 254a7c │ │ │ │ ldr r7, [pc, #584] @ (254cb4 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 254a6c │ │ │ │ ldr r1, [pc, #568] @ (254cb8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3f8680 │ │ │ │ + b.w 3f8640 │ │ │ │ ldr r3, [pc, #552] @ (254cbc ) │ │ │ │ add r3, pc │ │ │ │ b.n 2547f8 │ │ │ │ movs r1, #28 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldrb.w r3, [r6, #233] @ 0xe9 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 254b1a │ │ │ │ ldr r3, [pc, #532] @ (254cc0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #532] @ (254cc4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ b.n 254a46 │ │ │ │ movs r1, #23 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #516] @ (254cc8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr.w r9, [r6, #184] @ 0xb8 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2549d4 │ │ │ │ ldr.w fp, [pc, #496] @ 254ccc │ │ │ │ ldr.w r8, [pc, #496] @ 254cd0 │ │ │ │ add fp, pc │ │ │ │ add r8, pc │ │ │ │ ldr.w r4, [r9, #4] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cbz r4, 254b0e │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 254afa │ │ │ │ ldr.w r9, [r9] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 254ae6 │ │ │ │ b.n 2549d4 │ │ │ │ @@ -331306,148 +331309,148 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ strh r6, [r3, #0] │ │ │ │ movs r4, r6 │ │ │ │ cmp r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #26 │ │ │ │ + lsls r6, r5, #25 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r5, #25 │ │ │ │ + lsls r4, r6, #24 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r1, #26 │ │ │ │ + lsls r0, r2, #25 │ │ │ │ movs r4, r4 │ │ │ │ - stmia r6!, {r1, r2, r3, r4} │ │ │ │ + stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r1, #26] │ │ │ │ movs r2, r5 │ │ │ │ - lsls r0, r6, #23 │ │ │ │ + lsls r0, r7, #22 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r6, #25 │ │ │ │ + lsls r4, r7, #24 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r4, #25 │ │ │ │ + lsls r4, r5, #24 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r2, #18 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r5, #25 │ │ │ │ + lsls r6, r6, #24 │ │ │ │ movs r4, r4 │ │ │ │ cmp r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #14] │ │ │ │ + strh r0, [r4, #12] │ │ │ │ movs r2, r5 │ │ │ │ - lsls r0, r2, #24 │ │ │ │ + lsls r0, r3, #23 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r0, r0, #15 │ │ │ │ + lsls r0, r1, #14 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r0, #24 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ movs r4, r4 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #10] │ │ │ │ + strh r0, [r2, #8] │ │ │ │ movs r2, r5 │ │ │ │ - stmia.w r0, {r1, r5} │ │ │ │ - udf #202 @ 0xca │ │ │ │ + strex r0, r0, [r8, #136] @ 0x88 │ │ │ │ + udf #146 @ 0x92 │ │ │ │ movs r5, r4 │ │ │ │ - cmp r1, #252 @ 0xfc │ │ │ │ + cmp r1, #196 @ 0xc4 │ │ │ │ movs r2, r5 │ │ │ │ - lsrs r0, r7, #2 │ │ │ │ + lsrs r0, r0, #2 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r3!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r1, #6] │ │ │ │ + strh r6, [r2, #4] │ │ │ │ movs r2, r5 │ │ │ │ - ldmia r3, {r2, r3, r4, r5} │ │ │ │ + ldmia r3!, {r2} │ │ │ │ movs r1, r4 │ │ │ │ - lsls r6, r7, #19 │ │ │ │ + lsls r6, r0, #19 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r4, r1, #20 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ movs r4, r4 │ │ │ │ - lsrs r0, r6, #32 │ │ │ │ + lsls r0, r7, #31 │ │ │ │ movs r2, r4 │ │ │ │ - stc2l 0, cr0, [r2, #-184] @ 0xffffff48 │ │ │ │ - lsls r4, r2, #10 │ │ │ │ - movs r4, r4 │ │ │ │ - lsls r2, r7, #19 │ │ │ │ - movs r4, r4 │ │ │ │ - stc2 0, cr0, [lr, #-184]! @ 0xffffff48 │ │ │ │ - lsls r0, r0, #10 │ │ │ │ + stc2 0, cr0, [sl, #-184] @ 0xffffff48 │ │ │ │ + lsls r4, r3, #9 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r2, #12 │ │ │ │ + lsls r2, r0, #19 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2 0, cr0, [sl, #-184] @ 0xffffff48 │ │ │ │ - lsls r4, r5, #9 │ │ │ │ + ldc2l 0, cr0, [r6], #184 @ 0xb8 │ │ │ │ + lsls r0, r1, #9 │ │ │ │ movs r4, r4 │ │ │ │ lsls r6, r3, #11 │ │ │ │ movs r4, r4 │ │ │ │ - stc2 0, cr0, [r6, #-184] @ 0xffffff48 │ │ │ │ - lsls r0, r3, #9 │ │ │ │ + stc2l 0, cr0, [r2], #184 @ 0xb8 │ │ │ │ + lsls r4, r6, #8 │ │ │ │ movs r4, r4 │ │ │ │ lsls r6, r4, #10 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2l 0, cr0, [r2], #184 @ 0xb8 │ │ │ │ - lsls r4, r0, #9 │ │ │ │ + stc2l 0, cr0, [lr], {46} @ 0x2e │ │ │ │ + lsls r0, r4, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r4, #9 │ │ │ │ + lsls r6, r5, #9 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2l 0, cr0, [lr], {46} @ 0x2e │ │ │ │ - lsls r0, r6, #8 │ │ │ │ + ldc2 0, cr0, [sl], #184 @ 0xb8 │ │ │ │ + lsls r4, r1, #8 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r5, #11 │ │ │ │ + lsls r2, r5, #8 │ │ │ │ movs r4, r4 │ │ │ │ - stc2l 0, cr0, [sl], {46} @ 0x2e │ │ │ │ - lsls r4, r3, #8 │ │ │ │ + stc2 0, cr0, [r6], #184 @ 0xb8 │ │ │ │ + lsls r0, r7, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2 0, cr0, [r6], #184 @ 0xb8 │ │ │ │ - lsls r0, r1, #8 │ │ │ │ + ldc2 0, cr0, [r2], {46} @ 0x2e │ │ │ │ + lsls r4, r4, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r0, #12 │ │ │ │ + lsls r6, r7, #10 │ │ │ │ movs r4, r4 │ │ │ │ - stc2 0, cr0, [r2], #184 @ 0xb8 │ │ │ │ - lsls r4, r6, #7 │ │ │ │ + ldc2l 0, cr0, [lr], #-184 @ 0xffffff48 │ │ │ │ + lsls r0, r2, #7 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r0, #12 │ │ │ │ + lsls r2, r1, #11 │ │ │ │ movs r4, r4 │ │ │ │ - stc2 0, cr0, [lr], {46} @ 0x2e │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + stc2l 0, cr0, [sl], #-184 @ 0xffffff48 │ │ │ │ + lsls r4, r7, #6 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r0, #12 │ │ │ │ + lsls r6, r1, #11 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2l 0, cr0, [sl], #-184 @ 0xffffff48 │ │ │ │ - lsls r4, r1, #7 │ │ │ │ + mrrc2 0, 2, r0, r6, cr14 │ │ │ │ + lsls r0, r5, #6 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r6, r4, #12 │ │ │ │ + lsls r6, r1, #11 │ │ │ │ movs r4, r4 │ │ │ │ - stc2l 0, cr0, [r6], #-184 @ 0xffffff48 │ │ │ │ - lsls r0, r7, #6 │ │ │ │ + mcrr2 0, 2, r0, r2, cr14 │ │ │ │ + lsls r4, r2, #6 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r6, r5, #11 │ │ │ │ movs r4, r4 │ │ │ │ - mrrc2 0, 2, r0, r2, cr14 │ │ │ │ - lsls r4, r4, #6 │ │ │ │ + stc2 0, cr0, [lr], #-184 @ 0xffffff48 │ │ │ │ + lsls r0, r0, #6 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r1, #13 │ │ │ │ + lsls r2, r0, #12 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2 0, cr0, [lr], #-184 @ 0xffffff48 │ │ │ │ - lsls r0, r2, #6 │ │ │ │ + ldc2 0, cr0, [sl], {46} @ 0x2e │ │ │ │ + lsls r4, r5, #5 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r2, #13 │ │ │ │ + lsls r2, r2, #12 │ │ │ │ movs r4, r4 │ │ │ │ - stc2 0, cr0, [sl], #-184 @ 0xffffff48 │ │ │ │ - lsls r4, r7, #5 │ │ │ │ + stc2 0, cr0, [r6], {46} @ 0x2e │ │ │ │ + lsls r0, r3, #5 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r5, #13 │ │ │ │ + lsls r2, r3, #12 │ │ │ │ movs r4, r4 │ │ │ │ - ldc2 0, cr0, [r6], {46} @ 0x2e │ │ │ │ - lsls r0, r5, #5 │ │ │ │ + @ instruction: 0xfbf2002e │ │ │ │ + lsls r4, r0, #5 │ │ │ │ movs r4, r4 │ │ │ │ - lsls r2, r7, #14 │ │ │ │ + lsls r2, r6, #12 │ │ │ │ + movs r4, r4 │ │ │ │ + @ instruction: 0xfbde002e │ │ │ │ + lsls r0, r6, #4 │ │ │ │ + movs r4, r4 │ │ │ │ + lsls r2, r0, #14 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00254d98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -331462,15 +331465,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ bl 24457c │ │ │ │ ldr r1, [pc, #108] @ (254e30 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 226558 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #8 │ │ │ │ @@ -331505,15 +331508,15 @@ │ │ │ │ b.n 254dea │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r2, #5] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #80] @ 0x50 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ movs r5, r4 │ │ │ │ ldrb r6, [r1, #4] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00254e38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -331529,15 +331532,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 432fb8 │ │ │ │ + bl 432f78 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ mov r2, r3 │ │ │ │ bl 2703e8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -331561,15 +331564,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r6, #2] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ + str r4, [r3, #68] @ 0x44 │ │ │ │ movs r5, r4 │ │ │ │ ldrb r4, [r7, #1] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00254ec0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -331585,15 +331588,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, sp │ │ │ │ bl 270d84 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ @@ -331616,15 +331619,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #0] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ movs r5, r4 │ │ │ │ strb r2, [r7, #31] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00254f44 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 25a7f4 │ │ │ │ @@ -331647,23 +331650,23 @@ │ │ │ │ ldr r4, [pc, #112] @ (254fe0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r2, [pc, #96] @ (254fe4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r0, r2 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 254fa0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bl 25a864 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 27a5b0 │ │ │ │ @@ -331685,15 +331688,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strb r2, [r4, #30] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, lr, #10813440 @ 0xa50000 │ │ │ │ + bics.w r0, r6, #10813440 @ 0xa50000 │ │ │ │ strb r2, [r2, #30] │ │ │ │ movs r4, r6 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #29] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ @@ -331713,15 +331716,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r2, r5 │ │ │ │ add r1, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ bl 256eb8 │ │ │ │ cbz r0, 255050 │ │ │ │ movs r0, #8 │ │ │ │ blx 183830 │ │ │ │ @@ -331733,21 +331736,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 259ea0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 3f87ac │ │ │ │ + bl 3f876c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r0, 255060 │ │ │ │ - bl 3f8770 │ │ │ │ + bl 3f8730 │ │ │ │ ldr r2, [pc, #52] @ (255098 ) │ │ │ │ ldr r3, [pc, #44] @ (255090 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -331762,15 +331765,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strb r2, [r0, #28] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 255554 │ │ │ │ + b.n 2554e4 │ │ │ │ movs r2, r4 │ │ │ │ strb r0, [r4, #26] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 0025509c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -331786,15 +331789,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov r1, sp │ │ │ │ bl 259fe0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #56] @ (255118 ) │ │ │ │ ldr r3, [pc, #44] @ (255110 ) │ │ │ │ @@ -331815,15 +331818,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r2, #25] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 255470 │ │ │ │ + b.n 255400 │ │ │ │ movs r2, r4 │ │ │ │ strb r2, [r4, #24] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 0025511c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -331886,31 +331889,31 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #164] @ (255250 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #148] @ (255254 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 432d78 │ │ │ │ + bl 432d38 │ │ │ │ ldr r3, [pc, #140] @ (255258 ) │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 25520c │ │ │ │ movs r0, #8 │ │ │ │ blx 181488 │ │ │ │ str r4, [r0, #0] │ │ │ │ strb r7, [r0, #4] │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -331919,15 +331922,15 @@ │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r5, [r0, #0] │ │ │ │ add r1, sp, #8 │ │ │ │ bl 25fe08 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f84dc │ │ │ │ + bl 3f849c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #68] @ (25525c ) │ │ │ │ ldr r3, [pc, #48] @ (255248 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -331946,19 +331949,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r4, #21] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, #5 │ │ │ │ + adds r4, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ strb r6, [r2, #21] │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xf2180025 │ │ │ │ + @ instruction: 0xf1e00025 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, #19] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 00255260 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -331976,22 +331979,22 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #800] @ 2555a4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ ldr r1, [pc, #784] @ (2555a8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ mov sl, r0 │ │ │ │ - bl 43084c │ │ │ │ + bl 43080c │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ blx 181488 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #760] @ (2555ac ) │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #728] @ 255590 │ │ │ │ @@ -331999,15 +332002,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ vstr d7, [sp, #32] │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 42c3d8 │ │ │ │ + bl 42c398 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 255340 │ │ │ │ cmp r0, #29 │ │ │ │ bhi.w 255720 │ │ │ │ tbh [pc, r0, lsl #1] │ │ │ │ lsls r1, r1, #6 │ │ │ │ lsls r7, r7, #5 │ │ │ │ @@ -332041,24 +332044,24 @@ │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #232] @ 0xe8 │ │ │ │ add.w r2, r4, #233 @ 0xe9 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d9c8 │ │ │ │ + bl 42d988 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbnz r3, 255340 │ │ │ │ add r1, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ bl 260d78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f8644 │ │ │ │ + bl 3f8604 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r2, [pc, #600] @ (2555b0 ) │ │ │ │ ldr r3, [pc, #580] @ (25559c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -332109,107 +332112,107 @@ │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #224] @ 0xe0 │ │ │ │ add.w r2, r4, #228 @ 0xe4 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f99ac │ │ │ │ + bl 3f996c │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ add.w r2, r4, #220 @ 0xdc │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f9928 │ │ │ │ + bl 3f98e8 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #200] @ 0xc8 │ │ │ │ add.w r2, r4, #208 @ 0xd0 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #188] @ 0xbc │ │ │ │ add.w r2, r4, #192 @ 0xc0 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ b.n 255334 │ │ │ │ ldr r3, [pc, #388] @ (2555b4 ) │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r2, [pc, #388] @ (2555b8 ) │ │ │ │ ldr r1, [pc, #392] @ (2555bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #717 @ 0x2cd │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ add.w r2, r4, #179 @ 0xb3 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d280 │ │ │ │ + bl 42d240 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ add.w r2, r4, #181 @ 0xb5 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d280 │ │ │ │ + bl 42d240 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #176] @ 0xb0 │ │ │ │ add.w r2, r4, #177 @ 0xb1 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d280 │ │ │ │ + bl 42d240 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #170] @ 0xaa │ │ │ │ add.w r2, r4, #172 @ 0xac │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3f98a4 │ │ │ │ + bl 3f9864 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #168] @ 0xa8 │ │ │ │ add.w r2, r4, #169 @ 0xa9 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d280 │ │ │ │ + bl 42d240 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #152] @ 0x98 │ │ │ │ add.w r2, r4, #160 @ 0xa0 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #138] @ 0x8a │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 255334 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 255712 │ │ │ │ ldr r3, [pc, #208] @ (2555c0 ) │ │ │ │ add r0, sp, #20 │ │ │ │ @@ -332218,115 +332221,115 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #204] @ (2555c8 ) │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #136] @ 0x88 │ │ │ │ add.w r2, r4, #137 @ 0x89 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d280 │ │ │ │ + bl 42d240 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #70] @ 0x46 │ │ │ │ add.w r2, r4, #71 @ 0x47 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d9c8 │ │ │ │ + bl 42d988 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #68] @ 0x44 │ │ │ │ add.w r2, r4, #69 @ 0x45 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d280 │ │ │ │ + bl 42d240 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ add.w r2, r4, #67 @ 0x43 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d280 │ │ │ │ + bl 42d240 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #64] @ 0x40 │ │ │ │ add.w r2, r4, #65 @ 0x41 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d280 │ │ │ │ + bl 42d240 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #48] @ 0x30 │ │ │ │ add.w r2, r4, #56 @ 0x38 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ b.n 255334 │ │ │ │ ... │ │ │ │ strb r4, [r1, #18] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ movs r2, r4 │ │ │ │ strb r4, [r7, #17] │ │ │ │ movs r4, r6 │ │ │ │ - lsls r4, r3, #19 │ │ │ │ + lsls r4, r4, #18 │ │ │ │ movs r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, #14] │ │ │ │ movs r4, r6 │ │ │ │ - bics.w r0, r8, #11403264 @ 0xae0000 │ │ │ │ - stc2 0, cr0, [r2], #-140 @ 0xffffff74 │ │ │ │ - vst1.8 {d0[1]}, [r4], r3 │ │ │ │ - @ instruction: 0xfb520023 │ │ │ │ - str.w r0, [r4, #35] @ 0x23 │ │ │ │ - @ instruction: 0xf36a002e │ │ │ │ + and.w r0, r0, #11403264 @ 0xae0000 │ │ │ │ + @ instruction: 0xfbea0023 │ │ │ │ + vst4.8 {d16-d19}, [ip :128], r3 │ │ │ │ + smlatb r0, sl, r3, r0 │ │ │ │ + strb.w r0, [ip, #35] @ 0x23 │ │ │ │ + @ instruction: 0xf332002e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb r3, [r4, #16] │ │ │ │ add.w r2, r4, #24 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ b.n 255334 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r3, [r2], #8 │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ strb.w r3, [r4, #84] @ 0x54 │ │ │ │ - bl 438a30 │ │ │ │ + bl 4389f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 255624 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2556fe │ │ │ │ ldr r3, [pc, #272] @ (255738 ) │ │ │ │ add r0, sp, #20 │ │ │ │ @@ -332335,26 +332338,26 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #268] @ (255740 ) │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 255334 │ │ │ │ movs r0, #8 │ │ │ │ blx 181488 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #3 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r2], #4 │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 42da5c │ │ │ │ + bl 42da1c │ │ │ │ b.n 255334 │ │ │ │ movs r0, #8 │ │ │ │ blx 181488 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ b.n 25564e │ │ │ │ movs r0, #8 │ │ │ │ @@ -332364,22 +332367,22 @@ │ │ │ │ b.n 25564e │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #112] @ 0x70 │ │ │ │ add.w r2, r4, #120 @ 0x78 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d928 │ │ │ │ + bl 42d8e8 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ strb.w r3, [r4, #96] @ 0x60 │ │ │ │ - bl 438a30 │ │ │ │ + bl 4389f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2556a6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cbz r3, 255708 │ │ │ │ ldr r3, [pc, #156] @ (255744 ) │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r1, [pc, #156] @ (255748 ) │ │ │ │ @@ -332387,38 +332390,38 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #148] @ (25574c ) │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #28 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 255334 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #128] @ 0x80 │ │ │ │ add.w r2, r4, #132 @ 0x84 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42d444 │ │ │ │ + bl 42d404 │ │ │ │ b.n 255334 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r0, sp, #20 │ │ │ │ ldr r3, [pc, #108] @ (255750 ) │ │ │ │ ldr r1, [pc, #112] @ (255754 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #28 │ │ │ │ ldr r2, [pc, #104] @ (255758 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #748 @ 0x2ec │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2553c4 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ strd r2, r3, [r4, #88] @ 0x58 │ │ │ │ b.n 255334 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ strd r2, r3, [r4, #104] @ 0x68 │ │ │ │ b.n 255334 │ │ │ │ @@ -332432,26 +332435,26 @@ │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ blx 1814a0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa1a0023 │ │ │ │ - @ instruction: 0xf78c0023 │ │ │ │ - @ instruction: 0xf232002e │ │ │ │ - ldrsb.w r0, [r8, #35] @ 0x23 │ │ │ │ - @ instruction: 0xf70a0023 │ │ │ │ - subs.w r0, r0, #46 @ 0x2e │ │ │ │ - @ instruction: 0xf186002e │ │ │ │ + vld1.8 {d16[1]}, [r2], r3 │ │ │ │ + @ instruction: 0xf7540023 │ │ │ │ + @ instruction: 0xf1fa002e │ │ │ │ + vld4.8 {d16-d19}, [r0 :128], r3 │ │ │ │ @ instruction: 0xf6d20023 │ │ │ │ - stmia r6!, {r3, r4, r5, r7} │ │ │ │ + sbcs.w r0, r8, #46 @ 0x2e │ │ │ │ + adc.w r0, lr, #46 @ 0x2e │ │ │ │ + @ instruction: 0xf69a0023 │ │ │ │ + stmia r6!, {r7} │ │ │ │ movs r5, r4 │ │ │ │ - adc.w r0, r2, #46 @ 0x2e │ │ │ │ - @ instruction: 0xf6920023 │ │ │ │ + add.w r0, sl, #46 @ 0x2e │ │ │ │ + @ instruction: 0xf65a0023 │ │ │ │ │ │ │ │ 00255764 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #80] @ (2557c4 ) │ │ │ │ @@ -332557,27 +332560,27 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, sp, #20 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #300] @ (2559a0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 432f5c │ │ │ │ + bl 432f1c │ │ │ │ ldr r1, [pc, #292] @ (2559a4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 432e6c │ │ │ │ + bl 432e2c │ │ │ │ add r1, sp, #24 │ │ │ │ mov r2, r6 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ bl 256eb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 255908 │ │ │ │ movs r0, #8 │ │ │ │ @@ -332598,17 +332601,17 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 27a5b0 │ │ │ │ cbnz r0, 2558d0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 25591c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r0, 2558d8 │ │ │ │ - bl 3f8770 │ │ │ │ + bl 3f8730 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f87ac │ │ │ │ + bl 3f876c │ │ │ │ ldr r2, [pc, #200] @ (2559a8 ) │ │ │ │ ldr r3, [pc, #180] @ (255998 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -332624,18 +332627,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 27a5b0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2558de │ │ │ │ - bl 3f8770 │ │ │ │ + bl 3f8730 │ │ │ │ b.n 2558de │ │ │ │ mov r0, r7 │ │ │ │ - bl 3ba6e0 │ │ │ │ + bl 3ba6a0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 25597c │ │ │ │ movs r0, #8 │ │ │ │ blx 181488 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ str r7, [r4, #4] │ │ │ │ @@ -332646,54 +332649,54 @@ │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [r4, #0] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4527ec │ │ │ │ + bl 4527ac │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2558d4 │ │ │ │ b.n 2558d8 │ │ │ │ ldr r1, [pc, #48] @ (2559b0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 3ba024 │ │ │ │ + bl 3b9fe4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2558d4 │ │ │ │ b.n 2558d8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, r1] │ │ │ │ + ldr r0, [r6, r0] │ │ │ │ movs r1, r5 │ │ │ │ - subs r4, r5, r7 │ │ │ │ + subs r4, r6, r6 │ │ │ │ movs r0, r5 │ │ │ │ - bls.n 255978 │ │ │ │ + bls.n 255908 │ │ │ │ movs r2, r4 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ movs r4, r6 │ │ │ │ b.n 25617a │ │ │ │ - vqshl.u32 d31, d8, #31 │ │ │ │ + vmlsl.u , d31, d16[0] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002559b4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332702,15 +332705,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2559f4 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 255a24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332719,46 +332722,46 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #76] @ (255a44 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 459854 │ │ │ │ + bl 459814 │ │ │ │ cmp r4, #22 │ │ │ │ bne.n 2559fa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r2, [pc, #32] @ (255a48 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 459854 │ │ │ │ + bl 459814 │ │ │ │ ldr r2, [pc, #24] @ (255a4c ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 459854 │ │ │ │ + b.w 459814 │ │ │ │ ldr r0, [r6, #80] @ 0x50 │ │ │ │ movs r4, r6 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.8 {d0-d3}, [r2 :128], r1 │ │ │ │ - cbz r6, 255ac6 │ │ │ │ + str??.w r0, [sl, #33] @ 0x21 │ │ │ │ + cbz r6, 255ab8 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00255a50 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332767,35 +332770,35 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ - bl 45989c │ │ │ │ + bl 45985c │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 255a8c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #48] @ (255ac0 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 459854 │ │ │ │ + bl 459814 │ │ │ │ cmp r4, #30 │ │ │ │ bne.n 255a92 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -332837,17 +332840,17 @@ │ │ │ │ movls r0, #0 │ │ │ │ sbc.w r0, r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (255b14 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ - ldr r0, [r1, r4] │ │ │ │ + ldr r0, [r2, r3] │ │ │ │ movs r1, r4 │ │ │ │ ldr r3, [pc, #16] @ (255b2c ) │ │ │ │ ldr r2, [pc, #20] @ (255b30 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (255b34 ) │ │ │ │ @@ -332855,15 +332858,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ + ldr r6, [r6, r2] │ │ │ │ movs r1, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #448] @ (255d0c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -332871,15 +332874,15 @@ │ │ │ │ movs r0, #136 @ 0x88 │ │ │ │ add r7, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r6, [r3, #8] │ │ │ │ blx 181488 │ │ │ │ str r0, [r4, #8] │ │ │ │ - bl 2fdea8 │ │ │ │ + bl 2fde68 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ negs r6, r6 │ │ │ │ strd r0, r1, [r3] │ │ │ │ bl 266a9c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r0, r1, [r3, #16] │ │ │ │ ldr r3, [pc, #412] @ (255d14 ) │ │ │ │ @@ -332918,15 +332921,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ strd r6, r0, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldrexd r0, r1, [r2] │ │ │ │ strd r0, r1, [r3, #88] @ 0x58 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ ldrd r0, r1, [r8, #344] @ 0x158 │ │ │ │ - bl 46ab58 │ │ │ │ + bl 46ab18 │ │ │ │ strd r0, r1, [r6, #96] @ 0x60 │ │ │ │ add.w r2, r5, #72 @ 0x48 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldrexd r0, r1, [r2] │ │ │ │ strd r0, r1, [r3, #104] @ 0x68 │ │ │ │ add.w r2, r5, #32 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -333018,15 +333021,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (255d24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ strb r6, [r3, #1] │ │ │ │ movs r3, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -333035,33 +333038,33 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (255d78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #48] @ (255d7c ) │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r2, [pc, #48] @ (255d80 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [pc, #48] @ (255d84 ) │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 2f4164 │ │ │ │ + b.w 2f4124 │ │ │ │ nop │ │ │ │ - sbc.w r0, r4, lr, asr #32 │ │ │ │ - str r2, [r6, r2] │ │ │ │ + @ instruction: 0xeb2c002e │ │ │ │ + str r2, [r7, r1] │ │ │ │ movs r1, r4 │ │ │ │ - add r2, sp, #488 @ 0x1e8 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ movs r3, r4 │ │ │ │ ldr r4, [r6, #24] │ │ │ │ movs r4, r6 │ │ │ │ asrs r0, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -333071,21 +333074,21 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #44] @ (255dc4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cbz r5, 255dc0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 44f0b0 │ │ │ │ + bl 44f070 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r3, r0, [r4, #4] │ │ │ │ str r2, [r4, #0] │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 181784 │ │ │ │ bl 183efc │ │ │ │ str r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -333103,33 +333106,33 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 255e4e │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cbnz r1, 255e08 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cbz r1, 255e3c │ │ │ │ ldr r3, [pc, #112] @ (255e7c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #112] @ (255e80 ) │ │ │ │ ldr r1, [pc, #116] @ (255e84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #2429 @ 0x97d │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -333152,29 +333155,29 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 255df4 │ │ │ │ ldr r0, [pc, #44] @ (255e90 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 255df4 │ │ │ │ nop │ │ │ │ ldr r2, [r3, #16] │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r4, lr, asr #32 │ │ │ │ - @ instruction: 0xf35a0023 │ │ │ │ - movt r0, #32803 @ 0x8023 │ │ │ │ + orrs.w r0, ip, lr, asr #32 │ │ │ │ + @ instruction: 0xf3220023 │ │ │ │ + @ instruction: 0xf2900023 │ │ │ │ asrs r4, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #40995 @ 0xa023 │ │ │ │ + @ instruction: 0xf2920023 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -333189,15 +333192,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #236] @ (255fac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -333215,15 +333218,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #188] @ (255fb8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 255ecc │ │ │ │ bl 25f608 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 255ee6 │ │ │ │ bl 25f59c │ │ │ │ cbnz r0, 255f44 │ │ │ │ bl 2600c8 │ │ │ │ @@ -333256,98 +333259,98 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (255fc8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 255ecc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 255f20 │ │ │ │ ldr r3, [pc, #88] @ (255fcc ) │ │ │ │ movs r2, #254 @ 0xfe │ │ │ │ ldr r4, [pc, #88] @ (255fd0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #88] @ (255fd4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 255ecc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 255f12 │ │ │ │ b.n 255ef0 │ │ │ │ bl 25f530 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 255f12 │ │ │ │ b.n 255ef0 │ │ │ │ bl 183efc │ │ │ │ nop │ │ │ │ - strd r0, r0, [r6, #184]! @ 0xb8 │ │ │ │ - @ instruction: 0xf2f00023 │ │ │ │ - @ instruction: 0xf21c0023 │ │ │ │ - @ instruction: 0xe9aa002e │ │ │ │ - @ instruction: 0xf2e80023 │ │ │ │ - @ instruction: 0xf1e00023 │ │ │ │ + @ instruction: 0xe9ae002e │ │ │ │ + @ instruction: 0xf2b80023 │ │ │ │ + @ instruction: 0xf1e40023 │ │ │ │ + ldrd r0, r0, [r2, #-184]! @ 0xb8 │ │ │ │ + @ instruction: 0xf2b00023 │ │ │ │ + sub.w r0, r8, #35 @ 0x23 │ │ │ │ str r6, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strd r0, r0, [r8, #-184] @ 0xb8 │ │ │ │ - @ instruction: 0xf2ba0023 │ │ │ │ - sbcs.w r0, lr, #35 @ 0x23 │ │ │ │ - stmdb r8!, {r1, r2, r3, r5} │ │ │ │ - @ instruction: 0xf2e20023 │ │ │ │ - adcs.w r0, lr, #35 @ 0x23 │ │ │ │ + ldmdb r0, {r1, r2, r3, r5} │ │ │ │ + @ instruction: 0xf2820023 │ │ │ │ + adc.w r0, r6, #35 @ 0x23 │ │ │ │ + ldrd r0, r0, [r0], #184 @ 0xb8 │ │ │ │ + subw r0, sl, #35 @ 0x23 │ │ │ │ + @ instruction: 0xf1260023 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #120] @ (256060 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (256064 ) │ │ │ │ mov.w r3, #266 @ 0x10a │ │ │ │ ldr r1, [pc, #116] @ (256068 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1056 @ 0x420 │ │ │ │ - bl 43c928 │ │ │ │ + bl 43c8e8 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ - bl 43c928 │ │ │ │ + bl 43c8e8 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ add.w r0, r4, #240 @ 0xf0 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ - bl 43f2c8 │ │ │ │ + bl 43f288 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ add.w r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43f2c8 │ │ │ │ - ldmia.w r2!, {r1, r2, r3, r5} │ │ │ │ - subw r0, r0, #35 @ 0x23 │ │ │ │ - lsls r0, r7, #5 │ │ │ │ + b.w 43f288 │ │ │ │ + ldrd r0, r0, [sl], #-184 @ 0xb8 │ │ │ │ + @ instruction: 0xf2680023 │ │ │ │ + lsls r0, r0, #5 │ │ │ │ movs r4, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ (25611c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -333356,58 +333359,59 @@ │ │ │ │ ldr r1, [pc, #160] @ (256124 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #266 @ 0x10a │ │ │ │ add r1, pc │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ str.w r5, [r0, #616] @ 0x268 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #49136 @ 0xbff0 │ │ │ │ strd r2, r3, [r0, #832] @ 0x340 │ │ │ │ strd r2, r3, [r0, #344] @ 0x158 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ - bl 43f2b4 │ │ │ │ + bl 43f274 │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ add.w r0, r4, #376 @ 0x178 │ │ │ │ bl 260554 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #240 @ 0xf0 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 43f2b4 │ │ │ │ + b.w 43f274 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe820002e │ │ │ │ - addw r0, lr, #35 @ 0x23 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ + b.n 2560f0 │ │ │ │ + movs r6, r5 │ │ │ │ + rsbs r0, r6, #35 @ 0x23 │ │ │ │ + lsls r4, r5, #2 │ │ │ │ movs r4, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -333433,19 +333437,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ strb r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr.w r3, [r5, #840] @ 0x348 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr.w r3, [r5, #844] @ 0x34c │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ ldr.w r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #10 │ │ │ │ @@ -333488,24 +333492,24 @@ │ │ │ │ cbnz r0, 25625c │ │ │ │ add.w r5, r4, #136 @ 0x88 │ │ │ │ mov r0, r5 │ │ │ │ bl 255b18 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ cbz r0, 25627a │ │ │ │ mov r1, r7 │ │ │ │ - bl 30266c │ │ │ │ + bl 30262c │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 30266c │ │ │ │ + bl 30262c │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255b08 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -333520,45 +333524,45 @@ │ │ │ │ ldr r0, [pc, #36] @ (25628c ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25620c │ │ │ │ ldr r0, [pc, #28] @ (256290 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25620c │ │ │ │ mvn.w r4, #4 │ │ │ │ b.n 256242 │ │ │ │ str r4, [r0, #80] @ 0x50 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, sl, #35 @ 0x23 │ │ │ │ + and.w r0, r2, #35 @ 0x23 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #184] @ (25635c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [pc, #184] @ (256360 ) │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 2562f4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ strd r0, r1, [r6, #856] @ 0x358 │ │ │ │ bl 24457c │ │ │ │ str.w r0, [r6, #912] @ 0x390 │ │ │ │ bl 253bc8 │ │ │ │ mov r0, r7 │ │ │ │ bl 22671c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -333581,30 +333585,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2562b2 │ │ │ │ ldr r1, [pc, #96] @ (25636c ) │ │ │ │ ldr r0, [pc, #100] @ (256370 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2562b2 │ │ │ │ ldr r3, [pc, #76] @ (256364 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 25633a │ │ │ │ ldr r3, [pc, #72] @ (256368 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2562e2 │ │ │ │ ldr r1, [pc, #72] @ (256374 ) │ │ │ │ ldr r0, [pc, #76] @ (256378 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2562e2 │ │ │ │ ldr r3, [pc, #64] @ (25637c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -333613,58 +333617,58 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2562e2 │ │ │ │ ldr r0, [pc, #48] @ (256380 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2562e2 │ │ │ │ nop │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s8 q8, d4, d19 │ │ │ │ - vaddl.s16 q8, d6, d19 │ │ │ │ - vaddl.s16 q8, d8, d19 │ │ │ │ - vext.8 d0, d6, d19, #0 │ │ │ │ + vaddl.s8 q0, d12, d19 │ │ │ │ + vaddl.s16 q0, d14, d19 │ │ │ │ + vaddl.s32 q0, d0, d19 │ │ │ │ + vhadd.s d16, d14, d19 │ │ │ │ lsrs r4, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s8 q8, d2, d19 │ │ │ │ + vaddl.s8 q0, d10, d19 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ (256414 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #912] @ 0x390 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ bl 2266e4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldrd r3, r2, [r4, #864] @ 0x360 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2563c2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr.w r3, [r4, #856] @ 0x358 │ │ │ │ ldr.w r2, [r4, #860] @ 0x35c │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [pc, #60] @ (256418 ) │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ str.w r0, [r4, #864] @ 0x360 │ │ │ │ str.w r1, [r4, #868] @ 0x364 │ │ │ │ @@ -333683,38 +333687,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2563b0 │ │ │ │ ldr r1, [pc, #28] @ (256424 ) │ │ │ │ ldr r0, [pc, #32] @ (256428 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s d0, d0, d19 │ │ │ │ - cdp 0, 13, cr0, cr6, cr3, {1} │ │ │ │ + cdp 0, 15, cr0, cr8, cr3, {1} │ │ │ │ + cdp 0, 9, cr0, cr14, cr3, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #456] @ (256610 ) │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ bl 260080 │ │ │ │ mov r9, r0 │ │ │ │ mov r8, r1 │ │ │ │ - bl 2fdea8 │ │ │ │ + bl 2fde68 │ │ │ │ ldr.w r5, [r4, #352] @ 0x160 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r7, pc │ │ │ │ subs r5, r0, r5 │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ sbc.w r6, r1, r0 │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ @@ -333722,40 +333726,40 @@ │ │ │ │ subs r3, r2, r1 │ │ │ │ ldr.w r2, [r4, #364] @ 0x16c │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sbc.w r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d8, r0, r1 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d6, r0, r1 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ vdiv.f64 d7, d8, d6 │ │ │ │ movs r3, #0 │ │ │ │ vmov.f64 d9, d6 │ │ │ │ vmov.f64 d10, d8 │ │ │ │ vmov.f64 d11, d7 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ beq.n 25659c │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d8, r0, r1 │ │ │ │ bl 260014 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vmul.f64 d7, d7, d8 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 46ab58 │ │ │ │ + bl 46ab18 │ │ │ │ vmov.f64 d5, d9 │ │ │ │ vldr d6, [pc, #292] @ 256608 │ │ │ │ vmov.f64 d7, #32 @ 0x41000000 8.0 │ │ │ │ strd r0, r1, [r4, #368] @ 0x170 │ │ │ │ vmul.f64 d7, d10, d7 │ │ │ │ vdiv.f64 d9, d5, d6 │ │ │ │ vdiv.f64 d4, d7, d9 │ │ │ │ @@ -333763,15 +333767,15 @@ │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ vstr d7, [r4, #832] @ 0x340 │ │ │ │ bl 26614c │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr.w r3, [r4, #340] @ 0x154 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d6, r0, r1 │ │ │ │ ldr r3, [pc, #244] @ (256614 ) │ │ │ │ vdiv.f64 d7, d6, d9 │ │ │ │ vstr d7, [r4, #344] @ 0x158 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ add.w r3, r1, #8 │ │ │ │ ldrexd r2, r3, [r3] │ │ │ │ @@ -333782,23 +333786,23 @@ │ │ │ │ movcs r0, #1 │ │ │ │ movcc r0, #0 │ │ │ │ orrs r2, r3 │ │ │ │ and.w r0, r0, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cbnz r0, 2565a2 │ │ │ │ - bl 2fdfc0 │ │ │ │ + bl 2fdf80 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2fdea8 │ │ │ │ + bl 2fde68 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ bl 26614c │ │ │ │ ldr r3, [pc, #160] @ (256618 ) │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2565c0 │ │ │ │ @@ -333810,19 +333814,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ vmov.f64 d8, d11 │ │ │ │ b.n 2564c4 │ │ │ │ ldrexd r0, r1, [r1] │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vdiv.f64 d7, d7, d8 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 46aaf0 │ │ │ │ + bl 46aab0 │ │ │ │ strd r0, r1, [r4, #872] @ 0x368 │ │ │ │ b.n 25654e │ │ │ │ ldr r3, [pc, #88] @ (25661c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 256582 │ │ │ │ @@ -333833,25 +333837,25 @@ │ │ │ │ bpl.n 256582 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ vmov r0, r1, d11 │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 46ab58 │ │ │ │ + bl 46ab18 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #44] @ (256624 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 256582 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ lsls r7, r1 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ @@ -333860,15 +333864,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r4, #-140] @ 0xffffff74 │ │ │ │ + ldc 0, cr0, [ip, #-140] @ 0xffffff74 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -333906,19 +333910,19 @@ │ │ │ │ ands.w r4, r4, #1 │ │ │ │ beq.n 25669c │ │ │ │ ldr r2, [pc, #88] @ (2566e4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r4, #1 │ │ │ │ add r2, pc │ │ │ │ - bl 442b4c │ │ │ │ + bl 442b0c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #64] @ (2566e8 ) │ │ │ │ ldr r3, [pc, #52] @ (2566dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -333939,15 +333943,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, #8] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc 0, cr0, [r6, #-140]! @ 0xffffff74 │ │ │ │ + stcl 0, cr0, [lr], #140 @ 0x8c │ │ │ │ str r4, [r3, #4] │ │ │ │ movs r4, r6 │ │ │ │ │ │ │ │ 002566ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -333968,22 +333972,22 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 256846 │ │ │ │ ldr r5, [pc, #332] @ (25686c ) │ │ │ │ ldr r6, [pc, #336] @ (256870 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ ldr r2, [pc, #328] @ (256874 ) │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r6, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #266 @ 0x10a │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ str r0, [r4, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 256832 │ │ │ │ mov.w r0, #744 @ 0x2e8 │ │ │ │ blx 181488 │ │ │ │ mov r6, r0 │ │ │ │ @@ -333992,44 +333996,44 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ str.w r5, [r0, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ blx 183574 │ │ │ │ str.w r0, [r6, #316] @ 0x13c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #28 │ │ │ │ - bl 43f2b4 │ │ │ │ + bl 43f274 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #448 @ 0x1c0 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #544 @ 0x220 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add.w r0, r0, #652 @ 0x28c │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add.w r0, r0, #680 @ 0x2a8 │ │ │ │ - bl 43ccb8 │ │ │ │ + bl 43cc78 │ │ │ │ ldr r0, [pc, #180] @ (256878 ) │ │ │ │ ldr r6, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ blx 182c24 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r0, [r6, #644] @ 0x284 │ │ │ │ movs r2, #1 │ │ │ │ @@ -334086,29 +334090,29 @@ │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrsh r2, [r7, r7] │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xfa500023 │ │ │ │ - b.n 256b74 │ │ │ │ + @ instruction: 0xfa180023 │ │ │ │ + b.n 256b04 │ │ │ │ movs r6, r5 │ │ │ │ - sbc.w r0, r2, r3, asr #32 │ │ │ │ + @ instruction: 0xeb2a0023 │ │ │ │ bl 58687a │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r6, r3] │ │ │ │ movs r4, r6 │ │ │ │ - stmia.w r2!, {r0, r1, r5} │ │ │ │ - rsbs r0, r4, r3, asr #32 │ │ │ │ - b.n 256938 │ │ │ │ + strd r0, r0, [sl], #-140 @ 0x8c │ │ │ │ + @ instruction: 0xeb9c0023 │ │ │ │ + b.n 2568c8 │ │ │ │ movs r6, r5 │ │ │ │ - stmia.w lr, {r0, r1, r5} │ │ │ │ - sub.w r0, sl, r3, asr #32 │ │ │ │ + @ instruction: 0xe8560023 │ │ │ │ + sbcs.w r0, r2, r3, asr #32 │ │ │ │ │ │ │ │ 00256898 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #68] @ (2568ec ) │ │ │ │ @@ -334123,30 +334127,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2568f0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (2568f4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 44fee4 │ │ │ │ + bl 44fea4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r1, #4] │ │ │ │ str r4, [r1, #0] │ │ │ │ str r7, [r1, #8] │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 44f0ac │ │ │ │ + b.w 44f06c │ │ │ │ bl 183efc │ │ │ │ ldrh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sbc.w r0, r6, r3, asr #32 │ │ │ │ + @ instruction: 0xeb2e0023 │ │ │ │ bl fff168f6 <__bss_end__@@Base+0xff884aca> │ │ │ │ │ │ │ │ 002568f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -334183,15 +334187,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #640] @ 0x280 │ │ │ │ cbz r0, 256968 │ │ │ │ - bl 411618 │ │ │ │ + bl 4115d8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #640] @ 0x280 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 256976 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ movs r3, #0 │ │ │ │ @@ -334230,74 +334234,74 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r5, sp, #4 │ │ │ │ bl 26e8cc │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ cbz r3, 2569fc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r5, sp, #4 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #4 │ │ │ │ rev r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2561e8 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #132] @ 0x84 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 256a0e │ │ │ │ - bl 302b90 │ │ │ │ + bl 302b50 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr.w r0, [r4, #316] @ 0x13c │ │ │ │ cbz r0, 256a20 │ │ │ │ movs r1, #1 │ │ │ │ blx 18126c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #316] @ 0x13c │ │ │ │ ldr.w r0, [r4, #640] @ 0x280 │ │ │ │ cbz r0, 256a30 │ │ │ │ - bl 411618 │ │ │ │ + bl 4115d8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #640] @ 0x280 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 256a3e │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r4, #12] │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 43f390 │ │ │ │ + bl 43f350 │ │ │ │ ldr.w r0, [r4, #644] @ 0x284 │ │ │ │ cbz r0, 256a56 │ │ │ │ blx 183258 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #644] @ 0x284 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cbz r0, 256a6e │ │ │ │ - bl 302b90 │ │ │ │ + bl 302b50 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bl 250120 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #2 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ - bl 45e0ac │ │ │ │ + bl 45e06c │ │ │ │ ldr r2, [pc, #88] @ (256ae0 ) │ │ │ │ ldr r3, [pc, #84] @ (256adc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -334330,19 +334334,19 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r4, [r5, r5] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r7, r1] │ │ │ │ movs r4, r6 │ │ │ │ - ble.n 256aa4 │ │ │ │ + ble.n 256a34 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 25671c │ │ │ │ + b.n 2566ac │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r4, #20] │ │ │ │ + strb r0, [r5, #19] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00256af0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ @@ -334423,19 +334427,19 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r7, r7] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, r6] │ │ │ │ movs r4, r6 │ │ │ │ - bgt.n 256bb8 │ │ │ │ + bgt.n 256b48 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 256630 │ │ │ │ + b.n 2565c0 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia.w r0, {r0, r1, r5} │ │ │ │ + @ instruction: 0xe8580023 │ │ │ │ │ │ │ │ 00256bd4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #220] @ (256cc4 ) │ │ │ │ @@ -334514,30 +334518,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 256c4e │ │ │ │ ldr r0, [pc, #40] @ (256cdc ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r2, [r7, #648] @ 0x288 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 256c4e │ │ │ │ nop │ │ │ │ ldrh r0, [r1, r4] │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #32] @ (256cf0 ) │ │ │ │ + blx sl │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 256c1c │ │ │ │ + b.n 256bac │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00256ce0 : │ │ │ │ ldr r3, [pc, #8] @ (256cec ) │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, #8] │ │ │ │ movs r3, #0 │ │ │ │ @@ -334595,44 +334599,44 @@ │ │ │ │ ldr r1, [pc, #72] @ (256dac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #637 @ 0x27d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 256d48 │ │ │ │ ldr r3, [pc, #48] @ (256db0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #48] @ (256db4 ) │ │ │ │ ldr r1, [pc, #52] @ (256db8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #643 @ 0x283 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mvn.w r0, #15 │ │ │ │ b.n 256d48 │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 256e2c │ │ │ │ + blt.n 256dbc │ │ │ │ movs r6, r5 │ │ │ │ - b.n 256bf4 │ │ │ │ + b.n 256b84 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 257498 │ │ │ │ + b.n 257428 │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 256df4 │ │ │ │ + bge.n 256d84 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 256c5c │ │ │ │ + b.n 256bec │ │ │ │ movs r3, r4 │ │ │ │ - b.n 257460 │ │ │ │ + b.n 2573f0 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00256dbc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -334652,24 +334656,24 @@ │ │ │ │ cbz r5, 256e4a │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 183830 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ cbz r4, 256e12 │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #100] @ (256e60 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4126a4 │ │ │ │ + bl 412664 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r4, [r6, #4] │ │ │ │ ldr r2, [pc, #76] @ (256e64 ) │ │ │ │ ldr.w r3, [r5, #640] @ 0x280 │ │ │ │ str r3, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #56] @ (256e58 ) │ │ │ │ @@ -334749,15 +334753,15 @@ │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 181488 │ │ │ │ ldr r1, [pc, #428] @ (25708c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 256f72 │ │ │ │ movs r3, #1 │ │ │ │ movs r0, #8 │ │ │ │ str r3, [r4, #0] │ │ │ │ blx 181488 │ │ │ │ str r0, [r4, #8] │ │ │ │ @@ -334810,36 +334814,36 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #292] @ (257098 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cbz r0, 256f96 │ │ │ │ mov r2, r7 │ │ │ │ adds r1, r6, #5 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 453efc │ │ │ │ + bl 453ebc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25705a │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #0] │ │ │ │ b.n 256f52 │ │ │ │ ldr r1, [pc, #260] @ (25709c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cbz r0, 256fde │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #0] │ │ │ │ - bl 4542cc │ │ │ │ + bl 45428c │ │ │ │ mov lr, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 257036 │ │ │ │ mov r6, r0 │ │ │ │ add.w ip, r4, #12 │ │ │ │ ldr.w r3, [r6], #4 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -334852,116 +334856,116 @@ │ │ │ │ mov r0, lr │ │ │ │ blx 181788 │ │ │ │ b.n 256f52 │ │ │ │ ldr r1, [pc, #192] @ (2570a0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 256fa4 │ │ │ │ ldr r1, [pc, #180] @ (2570a4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 256fa4 │ │ │ │ ldr r1, [pc, #168] @ (2570a8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 256fa4 │ │ │ │ ldr r1, [pc, #156] @ (2570ac ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 437bc8 │ │ │ │ + bl 437b88 │ │ │ │ cbz r0, 257068 │ │ │ │ movs r3, #3 │ │ │ │ adds r0, r6, #5 │ │ │ │ str r3, [r4, #0] │ │ │ │ blx 18366c │ │ │ │ mov r2, r7 │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r0, [r4, #8] │ │ │ │ bl 2533a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 256f52 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f8734 │ │ │ │ + bl 3f86f4 │ │ │ │ cbz r5, 257044 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f8770 │ │ │ │ + bl 3f8730 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 4113c0 │ │ │ │ + bl 411380 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 257036 │ │ │ │ b.n 25703c │ │ │ │ ldr r3, [pc, #68] @ (2570b0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #68] @ (2570b4 ) │ │ │ │ ldr r1, [pc, #72] @ (2570b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #713 @ 0x2c9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 257036 │ │ │ │ b.n 25703c │ │ │ │ - b.n 256cc0 │ │ │ │ + b.n 256c50 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 256c80 │ │ │ │ + b.n 256c10 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 256c50 │ │ │ │ + b.n 256be0 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 256bcc │ │ │ │ + b.n 256b5c │ │ │ │ movs r3, r4 │ │ │ │ - b.n 2577b8 │ │ │ │ + b.n 257748 │ │ │ │ movs r1, r4 │ │ │ │ - @ instruction: 0xb6b0 │ │ │ │ + @ instruction: 0xb678 │ │ │ │ movs r1, r4 │ │ │ │ - b.n 256af0 │ │ │ │ + b.n 256a80 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r0, 2570c6 │ │ │ │ + cbnz r0, 2570b8 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r4, 2570c6 │ │ │ │ + cbnz r4, 2570b8 │ │ │ │ movs r2, r4 │ │ │ │ - bhi.n 25711c │ │ │ │ + bvc.n 2570ac │ │ │ │ movs r6, r5 │ │ │ │ - b.n 256a14 │ │ │ │ + b.n 2569a4 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 257188 │ │ │ │ + b.n 257118 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002570bc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #16] @ (2570dc ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 4501dc │ │ │ │ + bl 45019c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 450580 │ │ │ │ + b.w 450540 │ │ │ │ asrs r3, r5, #10 │ │ │ │ ... │ │ │ │ │ │ │ │ 002570e0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -335142,15 +335146,15 @@ │ │ │ │ cmp r3, #9 │ │ │ │ beq.n 2572e2 │ │ │ │ ldr r1, [pc, #184] @ (257360 ) │ │ │ │ ldr r0, [pc, #184] @ (257364 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #332 @ 0x14c │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r2, [pc, #176] @ (257368 ) │ │ │ │ ldr r3, [pc, #156] @ (257358 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #524] @ 0x20c │ │ │ │ eors r2, r3 │ │ │ │ @@ -335183,15 +335187,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ bl 265d8c │ │ │ │ movw r2, #1186 @ 0x4a2 │ │ │ │ mov r9, r0 │ │ │ │ mov sl, r1 │ │ │ │ add.w r0, r5, #136 @ 0x88 │ │ │ │ mov r1, r6 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r3, [pc, #80] @ (257374 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2572b6 │ │ │ │ ldr r3, [pc, #72] @ (257378 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -335204,40 +335208,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2572b6 │ │ │ │ ldr r0, [pc, #60] @ (257380 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2572b6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strb r2, [r4, r2] │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, r2] │ │ │ │ movs r4, r6 │ │ │ │ - bpl.n 257358 │ │ │ │ + bpl.n 2572e8 │ │ │ │ movs r6, r5 │ │ │ │ - b.n 257890 │ │ │ │ + b.n 257820 │ │ │ │ movs r3, r4 │ │ │ │ strb r2, [r1, r1] │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 257334 │ │ │ │ + ble.n 2572c4 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2577d4 │ │ │ │ + b.n 257764 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00257384 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -335325,24 +335329,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 25748a │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #640] @ 0x280 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r3, 257486 │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #392] @ (2575f8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 412768 │ │ │ │ + bl 412728 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str.w r3, [r6, #172] @ 0xac │ │ │ │ ldr.w r3, [r4, #320] @ 0x140 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #11 │ │ │ │ bhi.n 2574b4 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -335374,15 +335378,15 @@ │ │ │ │ bl 26d944 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2575d6 │ │ │ │ movs r0, #8 │ │ │ │ blx 183830 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ blx 18366c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ strd r3, r0, [r4] │ │ │ │ str r4, [r6, #104] @ 0x68 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2574de │ │ │ │ @@ -335405,15 +335409,15 @@ │ │ │ │ strb r3, [r6, #0] │ │ │ │ add.w r4, r7, #1056 @ 0x420 │ │ │ │ str.w r8, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 255b18 │ │ │ │ ldr.w r0, [r7, #1052] @ 0x41c │ │ │ │ cbz r0, 257544 │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ blx 18366c │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ bl 255b08 │ │ │ │ ldr r2, [pc, #180] @ (257600 ) │ │ │ │ ldr r3, [pc, #156] @ (2575ec ) │ │ │ │ add r2, pc │ │ │ │ @@ -335454,15 +335458,15 @@ │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 2575de │ │ │ │ add.w r5, r4, #1056 @ 0x420 │ │ │ │ mov r0, r5 │ │ │ │ bl 255b18 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ cbz r0, 2575c4 │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ blx 18366c │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ bl 255b08 │ │ │ │ b.n 2574b4 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ @@ -335524,15 +335528,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (2576bc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #360 @ 0x168 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -335543,37 +335547,37 @@ │ │ │ │ ldr r1, [pc, #68] @ (2576c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #360 @ 0x168 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1450 @ 0x5aa │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 183efc │ │ │ │ ldrb r6, [r6, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 257750 │ │ │ │ + bcs.n 2576e0 │ │ │ │ movs r6, r5 │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + svc 94 @ 0x5e │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 2575c0 │ │ │ │ + bge.n 257750 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 257704 │ │ │ │ + bne.n 257694 │ │ │ │ movs r6, r5 │ │ │ │ - svc 30 │ │ │ │ + udf #230 @ 0xe6 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 257770 │ │ │ │ + bge.n 257700 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002576cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -335601,44 +335605,44 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #116] @ (257788 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r3, r0] │ │ │ │ strd r2, r3, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (25778c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbnz r0, 257748 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 25f50c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 257702 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 3fcc84 │ │ │ │ + b.w 3fcc44 │ │ │ │ ldr r0, [pc, #68] @ (257790 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 257732 │ │ │ │ ldr r0, [pc, #64] @ (257794 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 257732 │ │ │ │ ldr r0, [pc, #56] @ (257798 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 257732 │ │ │ │ ldr r3, [pc, #48] @ (25779c ) │ │ │ │ mov.w r2, #1472 @ 0x5c0 │ │ │ │ ldr r1, [pc, #44] @ (2577a0 ) │ │ │ │ ldr r0, [pc, #48] @ (2577a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -335653,21 +335657,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ movs r3, r4 │ │ │ │ - bne.n 257800 │ │ │ │ + beq.n 257790 │ │ │ │ movs r6, r5 │ │ │ │ - bls.n 257878 │ │ │ │ + bls.n 257808 │ │ │ │ movs r3, r4 │ │ │ │ - udf #176 @ 0xb0 │ │ │ │ + udf #120 @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #268] @ (2578c4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -335719,15 +335723,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 257852 │ │ │ │ ldr r1, [pc, #164] @ (2578d8 ) │ │ │ │ ldr r0, [pc, #168] @ (2578dc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 257852 │ │ │ │ ldr r3, [pc, #160] @ (2578e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 257868 │ │ │ │ movs r0, #4 │ │ │ │ bl 24447c │ │ │ │ @@ -335759,15 +335763,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2577c8 │ │ │ │ ldr r1, [pc, #80] @ (2578e4 ) │ │ │ │ ldr r0, [pc, #80] @ (2578e8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2577c8 │ │ │ │ ldr r3, [pc, #44] @ (2578d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2577dc │ │ │ │ ldr r3, [pc, #40] @ (2578d4 ) │ │ │ │ @@ -335775,40 +335779,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2577dc │ │ │ │ ldr r1, [pc, #52] @ (2578ec ) │ │ │ │ ldr r0, [pc, #56] @ (2578f0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2577dc │ │ │ │ nop │ │ │ │ ldr r7, [pc, #280] @ (2579e0 ) │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - udf #112 @ 0x70 │ │ │ │ + udf #56 @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 25783c │ │ │ │ + bge.n 2579cc │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 25789c │ │ │ │ + ble.n 25782c │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 257984 │ │ │ │ + bge.n 257914 │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 257890 │ │ │ │ + ble.n 257820 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 257948 │ │ │ │ + bls.n 2578d8 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #148] @ (257998 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -335833,29 +335837,29 @@ │ │ │ │ cbz r0, 25797c │ │ │ │ ldr r1, [pc, #108] @ (2579a0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r2, r1] │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 302998 │ │ │ │ + bl 302958 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 3017cc │ │ │ │ + bl 30178c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov ip, r0 │ │ │ │ movs r2, #9 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r3, #320 @ 0x140 │ │ │ │ str.w ip, [r3, #132] @ 0x84 │ │ │ │ bl 2576cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ add.w r0, r3, #352 @ 0x160 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -335872,19 +335876,19 @@ │ │ │ │ bl 183f2c │ │ │ │ ldrb r0, [r1, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #1000] @ (257d88 ) │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4} │ │ │ │ + ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bvc.n 257a5c │ │ │ │ + bvc.n 2579ec │ │ │ │ movs r3, r4 │ │ │ │ - ble.n 257a14 │ │ │ │ + bgt.n 2579a4 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002579b0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -335898,32 +335902,32 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbnz r1, 257a0c │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r3, [pc, #72] @ (257a1c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 302998 │ │ │ │ + bl 302958 │ │ │ │ bl 2578f4 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2579fa │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (257a20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4501dc │ │ │ │ + bl 45019c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 450580 │ │ │ │ + b.w 450540 │ │ │ │ bl 183f5c │ │ │ │ bl 183f2c │ │ │ │ ldrb r4, [r1, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #248] @ (257b14 ) │ │ │ │ movs r4, r6 │ │ │ │ adds r2, #0 │ │ │ │ @@ -335966,15 +335970,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 25d83c │ │ │ │ cbnz r0, 257a94 │ │ │ │ ldr.w r3, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 257c14 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301880 │ │ │ │ + bl 301840 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 264228 │ │ │ │ ldr r2, [pc, #444] @ (257c54 ) │ │ │ │ ldr r3, [pc, #440] @ (257c50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -335992,15 +335996,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25d9d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257a6a │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 309310 │ │ │ │ + bl 3092d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257b5e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 257b00 │ │ │ │ bl 25f59c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257bc4 │ │ │ │ @@ -336012,36 +336016,36 @@ │ │ │ │ ldr r1, [pc, #372] @ (257c60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1062 @ 0x426 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 257a94 │ │ │ │ mov r0, r6 │ │ │ │ bl 25d83c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257a94 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301880 │ │ │ │ + bl 301840 │ │ │ │ ldr r3, [pc, #336] @ (257c64 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 257c10 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 257bf4 │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r3, [pc, #324] @ (257c68 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 302998 │ │ │ │ + bl 302958 │ │ │ │ ldr r3, [pc, #316] @ (257c6c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 257c10 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -336051,16 +336055,16 @@ │ │ │ │ bne.n 257be6 │ │ │ │ bl 2578f4 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257a94 │ │ │ │ ldr r0, [pc, #284] @ (257c70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4501dc │ │ │ │ - bl 450580 │ │ │ │ + bl 45019c │ │ │ │ + bl 450540 │ │ │ │ b.n 257a94 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ bl 24f61c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -336087,15 +336091,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (257c7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 257a94 │ │ │ │ bl 25f59c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 257c2c │ │ │ │ mov r0, r6 │ │ │ │ bl 25d83c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -336103,15 +336107,15 @@ │ │ │ │ add r1, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ bl 25da1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 257b2e │ │ │ │ mov r0, r6 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 257a94 │ │ │ │ bl 25d9d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257b46 │ │ │ │ b.n 257a94 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183f5c │ │ │ │ @@ -336149,51 +336153,51 @@ │ │ │ │ movs r4, r6 │ │ │ │ ldr r4, [pc, #768] @ (257f50 ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #432] @ (257e08 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bgt.n 257c90 │ │ │ │ + blt.n 257c20 │ │ │ │ movs r3, r4 │ │ │ │ - bpl.n 257c3c │ │ │ │ + bpl.n 257bcc │ │ │ │ movs r3, r4 │ │ │ │ ldrb r6, [r7, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r7, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {} │ │ │ │ + ldmia r4!, {r3, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - blt.n 257d00 │ │ │ │ + blt.n 257c90 │ │ │ │ movs r3, r4 │ │ │ │ - bpl.n 257ce0 │ │ │ │ + bmi.n 257c70 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r4!, {r1, r5, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ - bmi.n 257c40 │ │ │ │ + bmi.n 257bd0 │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 257cd8 │ │ │ │ + bge.n 257c68 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r4!, {r1, r2, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6} │ │ │ │ movs r6, r5 │ │ │ │ - bmi.n 257c14 │ │ │ │ + bmi.n 257ba4 │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 257ce4 │ │ │ │ + bge.n 257c74 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r5} │ │ │ │ movs r6, r5 │ │ │ │ - bmi.n 257bf0 │ │ │ │ + bmi.n 257d80 │ │ │ │ movs r3, r4 │ │ │ │ - bge.n 257bd0 │ │ │ │ + bge.n 257d60 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (257ea4 ) │ │ │ │ @@ -336255,26 +336259,26 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 257e46 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 3f8770 │ │ │ │ + b.w 3f8730 │ │ │ │ ldr r3, [pc, #364] @ (257eb8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #364] @ (257ebc ) │ │ │ │ ldr r1, [pc, #364] @ (257ec0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #348] @ (257ec4 ) │ │ │ │ ldr r3, [pc, #320] @ (257eac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336288,27 +336292,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #308] @ (257ec8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #300] @ (257ecc ) │ │ │ │ ldr r2, [pc, #300] @ (257ed0 ) │ │ │ │ ldr r1, [pc, #304] @ (257ed4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r1, pc │ │ │ │ movw r2, #737 @ 0x2e1 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 257d28 │ │ │ │ b.n 257d66 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 255e94 │ │ │ │ @@ -336338,15 +336342,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (257ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 257d66 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r3, #8 │ │ │ │ bl 253624 │ │ │ │ bl 250430 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 257d66 │ │ │ │ @@ -336388,56 +336392,56 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #807 @ 0x327 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 257e26 │ │ │ │ bl 183f2c │ │ │ │ ldrb r4, [r2, #3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #256] @ (257fac ) │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #208] @ (257f84 ) │ │ │ │ movs r4, r6 │ │ │ │ ldr r1, [pc, #864] @ (258218 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r3!, {r1, r4, r6} │ │ │ │ + ldmia r3, {r1, r3, r4} │ │ │ │ movs r6, r5 │ │ │ │ - bge.n 257ee8 │ │ │ │ + bls.n 257e78 │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 257dcc │ │ │ │ + bcc.n 257f5c │ │ │ │ movs r3, r4 │ │ │ │ ldr r1, [pc, #616] @ (258130 ) │ │ │ │ movs r4, r6 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {} │ │ │ │ + ldmia r2!, {r3, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bge.n 257f20 │ │ │ │ + bls.n 257eb0 │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 257f34 │ │ │ │ + bcs.n 257ec4 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ - bls.n 257df8 │ │ │ │ + bls.n 257f88 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 257e84 │ │ │ │ + bcs.n 257e14 │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #832] @ (258228 ) │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r2, {r2, r3, r4} │ │ │ │ + ldmia r1!, {r2, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - bvs.n 257e1c │ │ │ │ + bvs.n 257fac │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 257f90 │ │ │ │ + bcs.n 257f20 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -336471,24 +336475,24 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bhi.w 25807e │ │ │ │ bl 25f5c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25801e │ │ │ │ add.w r7, r5, #1016 @ 0x3f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43f390 │ │ │ │ + bl 43f350 │ │ │ │ add.w r3, r5, #616 @ 0x268 │ │ │ │ mov r0, r3 │ │ │ │ movs r2, #13 │ │ │ │ ldr.w r1, [r5, #616] @ 0x268 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2576cc │ │ │ │ bl 225f38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43f3ec │ │ │ │ + bl 43f3ac │ │ │ │ ldr r0, [pc, #304] @ (2580ac ) │ │ │ │ movw r1, #2967 @ 0xb97 │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #14 │ │ │ │ movs r1, #13 │ │ │ │ @@ -336499,15 +336503,15 @@ │ │ │ │ bl 25f4a0 │ │ │ │ cbnz r0, 257fa4 │ │ │ │ bl 24f37c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25803e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2fde3c │ │ │ │ + bl 2fddfc │ │ │ │ movs r0, #3 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 265e80 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 258036 │ │ │ │ @@ -336516,15 +336520,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25805c │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ bl 26d850 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #220] @ (2580b4 ) │ │ │ │ ldr r3, [pc, #200] @ (2580a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336544,53 +336548,53 @@ │ │ │ │ ldr r1, [pc, #184] @ (2580c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2984 @ 0xba8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r4, #0 │ │ │ │ b.n 257fce │ │ │ │ ldr.w r1, [r5, #616] @ 0x268 │ │ │ │ movs r2, #14 │ │ │ │ add.w r0, r5, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ bl 25f4a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 257fa4 │ │ │ │ b.n 257f9c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 257fbc │ │ │ │ ldr r3, [pc, #132] @ (2580c4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #132] @ (2580c8 ) │ │ │ │ ldr r1, [pc, #132] @ (2580cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2995 @ 0xbb3 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25801a │ │ │ │ ldr r3, [pc, #112] @ (2580d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 257fc6 │ │ │ │ ldr r3, [pc, #108] @ (2580d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 257fc6 │ │ │ │ ldr r0, [pc, #100] @ (2580d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 257fc6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2580dc ) │ │ │ │ movw r2, #2946 @ 0xb82 │ │ │ │ ldr r1, [pc, #88] @ (2580e0 ) │ │ │ │ ldr r0, [pc, #92] @ (2580e4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -336605,70 +336609,70 @@ │ │ │ │ movs r0, r0 │ │ │ │ blxns sp │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 258174 │ │ │ │ + bne.n 258104 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ bx r5 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ - bvc.n 258098 │ │ │ │ + bvc.n 258028 │ │ │ │ movs r3, r4 │ │ │ │ - beq.n 258064 │ │ │ │ + beq.n 257ff4 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r5} │ │ │ │ movs r6, r5 │ │ │ │ - bvc.n 25808c │ │ │ │ + bvc.n 25801c │ │ │ │ movs r3, r4 │ │ │ │ - beq.n 257ff0 │ │ │ │ + beq.n 258180 │ │ │ │ movs r3, r4 │ │ │ │ adds r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2580a0 │ │ │ │ + bvc.n 258030 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r2, r3, r4} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ - beq.n 258190 │ │ │ │ + beq.n 258120 │ │ │ │ movs r3, r4 │ │ │ │ - bvc.n 257fe8 │ │ │ │ + bvc.n 258178 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #284] @ (258218 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ - bl 2fdea8 │ │ │ │ + bl 2fde68 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r8, r1 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #248] @ (25821c ) │ │ │ │ mov r6, r1 │ │ │ │ movw r1, #3363 @ 0xd23 │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldrd r3, r2, [r4, #864] @ 0x360 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2581b8 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ ldr.w r2, [r4, #904] @ 0x388 │ │ │ │ subs r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #844] @ 0x34c │ │ │ │ @@ -336679,22 +336683,22 @@ │ │ │ │ str.w r3, [r4, #852] @ 0x354 │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ orrs.w r2, r5, r3 │ │ │ │ beq.n 2581a0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov.f64 d6, #32 @ 0x41000000 8.0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ vmul.f64 d7, d7, d6 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 46a6c8 │ │ │ │ + bl 46a688 │ │ │ │ vldr d7, [sp] │ │ │ │ vmov d4, r0, r1 │ │ │ │ vldr d6, [pc, #124] @ 258210 │ │ │ │ vdiv.f64 d5, d7, d4 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ vstr d7, [r4, #832] @ 0x340 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ @@ -336703,15 +336707,15 @@ │ │ │ │ bl 2576cc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 225f38 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr.w r3, [r4, #856] @ 0x358 │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr.w r3, [r4, #860] @ 0x35c │ │ │ │ str.w r0, [r4, #864] @ 0x360 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ ldr r3, [pc, #68] @ (258220 ) │ │ │ │ str.w r1, [r4, #868] @ 0x364 │ │ │ │ @@ -336729,34 +336733,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25813c │ │ │ │ ldr r1, [pc, #40] @ (25822c ) │ │ │ │ ldr r0, [pc, #44] @ (258230 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25813c │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r0 │ │ │ │ lsls r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ movs r4, r6 │ │ │ │ - ldmia r7, {r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r7} │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2582a0 │ │ │ │ + bne.n 258230 │ │ │ │ movs r3, r4 │ │ │ │ - beq.n 2581f0 │ │ │ │ + beq.n 258180 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (2582e8 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -336770,15 +336774,15 @@ │ │ │ │ add.w r7, r5, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ ldr.w r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #15 │ │ │ │ bne.n 2582ae │ │ │ │ add.w r4, r5, #920 @ 0x398 │ │ │ │ b.n 25827a │ │ │ │ - bl 43d194 │ │ │ │ + bl 43d154 │ │ │ │ ldr.w r3, [r5, #616] @ 0x268 │ │ │ │ cmp r3, #15 │ │ │ │ bne.n 2582ae │ │ │ │ bl 26dae0 │ │ │ │ movs r1, #250 @ 0xfa │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -336796,15 +336800,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ movs r1, #1 │ │ │ │ b.w 2576cc │ │ │ │ movs r4, #120 @ 0x78 │ │ │ │ add.w r5, r5, #920 @ 0x398 │ │ │ │ b.n 2582be │ │ │ │ - bl 43d194 │ │ │ │ + bl 43d154 │ │ │ │ subs r4, #1 │ │ │ │ beq.n 2582cc │ │ │ │ bl 26dae0 │ │ │ │ movs r1, #250 @ 0xfa │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -336815,47 +336819,47 @@ │ │ │ │ ldr r3, [pc, #20] @ (2582ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 258290 │ │ │ │ ldr r0, [pc, #16] @ (2582f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 258290 │ │ │ │ add lr, r7 │ │ │ │ movs r4, r6 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 25821c │ │ │ │ + bpl.n 2583ac │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002582f4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1056 @ 0x420 │ │ │ │ ldr r5, [pc, #92] @ (258368 ) │ │ │ │ bl 255b18 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [pc, #84] @ (25836c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 258348 │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ cbz r3, 258332 │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 255b08 │ │ │ │ mov r0, r7 │ │ │ │ - bl 442480 │ │ │ │ + bl 442440 │ │ │ │ str.w r0, [r4, #1052] @ 0x41c │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 255b08 │ │ │ │ ldr r3, [pc, #36] @ (258370 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -336865,25 +336869,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 258320 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (258378 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 258320 │ │ │ │ mvns r4, r5 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 25840c │ │ │ │ + bpl.n 25839c │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #464] @ (258560 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -336913,15 +336917,15 @@ │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ bl 26416c │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ bl 2576cc │ │ │ │ - bl 451578 │ │ │ │ + bl 451538 │ │ │ │ add r1, sp, #8 │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 26fd5c │ │ │ │ ldr r2, [pc, #384] @ (258570 ) │ │ │ │ str.w r5, [r4, #324] @ 0x144 │ │ │ │ mov r3, r0 │ │ │ │ @@ -336943,15 +336947,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 256898 │ │ │ │ ldr r3, [pc, #352] @ (25857c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25853e │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r2, [pc, #340] @ (258580 ) │ │ │ │ ldr r3, [pc, #312] @ (258568 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336967,32 +336971,32 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ negs r0, r3 │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #296] @ (258584 ) │ │ │ │ mov r2, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ movs r2, #11 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2576cc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ bl 256980 │ │ │ │ ldrb.w r3, [r4, #740] @ 0x2e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25841a │ │ │ │ add.w r0, r7, #1056 @ 0x420 │ │ │ │ bl 255b18 │ │ │ │ ldr.w r0, [r7, #1052] @ 0x41c │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r7, #1056 @ 0x420 │ │ │ │ str.w r3, [r7, #1052] @ 0x41c │ │ │ │ bl 255b08 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ bl 273418 │ │ │ │ @@ -337011,15 +337015,15 @@ │ │ │ │ beq.n 258402 │ │ │ │ b.n 258518 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (258590 ) │ │ │ │ ldr r0, [pc, #188] @ (258594 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2583fc │ │ │ │ ldr r2, [pc, #176] @ (258598 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -337030,15 +337034,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2584c6 │ │ │ │ ldr r0, [pc, #160] @ (25859c ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrb.w r2, [r4, #117] @ 0x75 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 258402 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25841a │ │ │ │ @@ -337050,15 +337054,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (25858c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25841a │ │ │ │ ldr r0, [pc, #112] @ (2585a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25841a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183efc │ │ │ │ ldr r3, [pc, #100] @ (2585a8 ) │ │ │ │ movw r2, #877 @ 0x36d │ │ │ │ ldr r1, [pc, #96] @ (2585ac ) │ │ │ │ ldr r0, [pc, #100] @ (2585b0 ) │ │ │ │ @@ -337082,37 +337086,37 @@ │ │ │ │ strb r0, [r1, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bl 5ea57a │ │ │ │ strb r4, [r6, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmn r6, r2 │ │ │ │ movs r4, r6 │ │ │ │ - bmi.n 258548 │ │ │ │ + bmi.n 2584d8 │ │ │ │ movs r3, r4 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 258568 │ │ │ │ + bcc.n 2584f8 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r5!, {r2, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 258560 │ │ │ │ + bcc.n 2584f0 │ │ │ │ movs r3, r4 │ │ │ │ adds r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 25855c │ │ │ │ + bcc.n 2584ec │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r3, r4, r6} │ │ │ │ + stmia r3!, {r5} │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ - bne.n 25868c │ │ │ │ + bne.n 25861c │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ @@ -337135,24 +337139,24 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2582f4 │ │ │ │ ldr r3, [pc, #68] @ (25863c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r1, [pc, #60] @ (258640 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ (258644 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #680 @ 0x2a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 443014 │ │ │ │ + b.w 442fd4 │ │ │ │ movs r2, #11 │ │ │ │ b.n 2585de │ │ │ │ ldr r3, [pc, #40] @ (258648 ) │ │ │ │ movw r2, #1583 @ 0x62f │ │ │ │ ldr r1, [pc, #36] @ (25864c ) │ │ │ │ ldr r0, [pc, #40] @ (258650 ) │ │ │ │ add r3, pc │ │ │ │ @@ -337161,23 +337165,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r7 │ │ │ │ movs r4, r6 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r2, r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ - bcc.n 258724 │ │ │ │ + bcc.n 2586b4 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 2586b4 │ │ │ │ + bcs.n 258644 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #284] @ (258780 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -337204,15 +337208,15 @@ │ │ │ │ tbb [pc, r3] │ │ │ │ subs r2, #47 @ 0x2f │ │ │ │ adds r0, r0, #5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ strd r3, r5, [sp, #20] │ │ │ │ - bl 45df94 │ │ │ │ + bl 45df54 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25868a │ │ │ │ ldr r2, [pc, #224] @ (25878c ) │ │ │ │ ldr r3, [pc, #216] @ (258788 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -337235,15 +337239,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2586aa │ │ │ │ cbz r5, 258722 │ │ │ │ mov r0, r4 │ │ │ │ bl 2585b4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 2586aa │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 258732 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2586da │ │ │ │ ldr r1, [r6, #12] │ │ │ │ @@ -337260,15 +337264,15 @@ │ │ │ │ add.w r1, r6, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 279124 │ │ │ │ b.n 2586da │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ strd r3, r5, [sp, #20] │ │ │ │ - bl 45e0ac │ │ │ │ + bl 45e06c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2586e2 │ │ │ │ add r2, sp, #16 │ │ │ │ add.w r1, r6, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 271448 │ │ │ │ b.n 2586da │ │ │ │ @@ -337285,15 +337289,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #64] @ (2587a0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2330 @ 0x91a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r2, #11 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ b.n 2586da │ │ │ │ bl 183efc │ │ │ │ nop │ │ │ │ @@ -337301,23 +337305,23 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r6, r2 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ eors r6, r2 │ │ │ │ movs r4, r6 │ │ │ │ - bcs.n 258848 │ │ │ │ + bcs.n 2587d8 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ + stmia r1!, {r2, r3, r4} │ │ │ │ movs r6, r5 │ │ │ │ - add r3, sp, #80 @ 0x50 │ │ │ │ + add r2, sp, #880 @ 0x370 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r1, {r1, r7} │ │ │ │ + ldmia r1, {r1, r3, r6} │ │ │ │ movs r3, r4 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r2, [sp, #1008] @ 0x3f0 │ │ │ │ movs r1, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -337333,15 +337337,15 @@ │ │ │ │ cbz r0, 2587e2 │ │ │ │ blx 181160 │ │ │ │ ldr.w r0, [r4, #1208] @ 0x4b8 │ │ │ │ blx 181c58 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1208] @ 0x4b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3f8734 │ │ │ │ + bl 3f86f4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -337376,15 +337380,15 @@ │ │ │ │ ldr.w r3, [pc, #1252] @ 258d34 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r7, #0] │ │ │ │ ldr.w r8, [r4, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258b90 │ │ │ │ - bl 4476c4 │ │ │ │ + bl 447684 │ │ │ │ ldr.w r2, [pc, #1232] @ 258d38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r2, [pc, #1224] @ 258d3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -337401,21 +337405,21 @@ │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.n 258928 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258ae2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3027a0 │ │ │ │ + bl 302760 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3027a0 │ │ │ │ + bl 302760 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 258bd6 │ │ │ │ subs r1, r4, #1 │ │ │ │ uxth.w sl, fp │ │ │ │ uxth r4, r4 │ │ │ │ uxth r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -337430,15 +337434,15 @@ │ │ │ │ bne.w 258b60 │ │ │ │ uxth.w fp, fp │ │ │ │ cmp.w fp, #512 @ 0x200 │ │ │ │ bhi.w 258b60 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ cmp r0, sl │ │ │ │ bne.w 258c06 │ │ │ │ subs r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ bhi.n 25887c │ │ │ │ tbh [pc, r4, lsl #1] │ │ │ │ movs r7, r0 │ │ │ │ @@ -337457,22 +337461,22 @@ │ │ │ │ bne.w 258b3e │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2589ee │ │ │ │ mov r0, r9 │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258b1c │ │ │ │ ldr.w r3, [r9, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ beq.w 258b34 │ │ │ │ - bl 44791c │ │ │ │ + bl 4478dc │ │ │ │ ldr r2, [pc, #1004] @ (258d40 ) │ │ │ │ ldr r3, [pc, #984] @ (258d30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ eors r2, r3 │ │ │ │ @@ -337500,15 +337504,15 @@ │ │ │ │ ldr r3, [pc, #936] @ (258d48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25887c │ │ │ │ ldr r0, [pc, #928] @ (258d4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25887c │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r6, #0] │ │ │ │ rev r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258c94 │ │ │ │ cmp.w r4, #16777216 @ 0x1000000 │ │ │ │ @@ -337520,15 +337524,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #888] @ (258d54 ) │ │ │ │ ldr r1, [pc, #892] @ (258d58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #788 @ 0x314 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 25892e │ │ │ │ ldr.w r3, [r9, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ beq.w 258b34 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -337543,15 +337547,15 @@ │ │ │ │ ldr r3, [pc, #824] @ (258d48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25894e │ │ │ │ ldr r0, [pc, #840] @ (258d60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25894e │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 258ce0 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ add.w r4, sp, #53 @ 0x35 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -337605,71 +337609,71 @@ │ │ │ │ beq.w 25887c │ │ │ │ b.n 25892e │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258c6e │ │ │ │ add.w r0, r9, #736 @ 0x2e0 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ cmp.w r4, #1107296256 @ 0x42000000 │ │ │ │ bne.w 25887c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258cbc │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r9, #1200 @ 0x4b0 │ │ │ │ strb.w r3, [r9, #1198] @ 0x4ae │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 25887c │ │ │ │ ldr r3, [pc, #640] @ (258d64 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2588a2 │ │ │ │ ldr r3, [pc, #596] @ (258d48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2588a2 │ │ │ │ ldr r0, [pc, #616] @ (258d68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2588a2 │ │ │ │ add.w r0, r9, #616 @ 0x268 │ │ │ │ movs r2, #6 │ │ │ │ movs r1, #9 │ │ │ │ bl 2576cc │ │ │ │ add.w r0, r9, #640 @ 0x280 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ b.n 25887c │ │ │ │ ldr r3, [pc, #588] @ (258d6c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 258c58 │ │ │ │ ldr.w r3, [r9, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ bne.w 258a00 │ │ │ │ add.w r0, r9, #640 @ 0x280 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ b.n 2589f8 │ │ │ │ ldr r3, [pc, #560] @ (258d70 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #560] @ (258d74 ) │ │ │ │ movw r2, #2566 @ 0xa06 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #552] @ (258d78 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 25892a │ │ │ │ ldr r3, [pc, #536] @ (258d7c ) │ │ │ │ mov.w r2, #2544 @ 0x9f0 │ │ │ │ strd sl, r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #528] @ (258d80 ) │ │ │ │ @@ -337681,15 +337685,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #520] @ (258d84 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #516] @ (258d88 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 25892a │ │ │ │ ldr r3, [pc, #504] @ (258d8c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -337697,62 +337701,62 @@ │ │ │ │ ldr r3, [pc, #424] @ (258d48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 258862 │ │ │ │ ldr r0, [pc, #484] @ (258d90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 258862 │ │ │ │ ldr r3, [pc, #476] @ (258d94 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #476] @ (258d98 ) │ │ │ │ movw r2, #2443 @ 0x98b │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #472] @ (258d9c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #756 @ 0x2f4 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 25892a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3018d4 │ │ │ │ + bl 301894 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 25892a │ │ │ │ ldr r3, [pc, #444] @ (258da0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #444] @ (258da4 ) │ │ │ │ movw r2, #2536 @ 0x9e8 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #436] @ (258da8 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, sl, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 25892a │ │ │ │ ldr r3, [pc, #420] @ (258dac ) │ │ │ │ movw r2, #2554 @ 0x9fa │ │ │ │ ldr r1, [pc, #416] @ (258db0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #416] @ (258db4 ) │ │ │ │ add r1, pc │ │ │ │ strd r0, sl, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 25892a │ │ │ │ ldr r3, [pc, #392] @ (258db8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -337761,26 +337765,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 258922 │ │ │ │ ldr r0, [pc, #372] @ (258dbc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 258928 │ │ │ │ b.n 258b3e │ │ │ │ ldr r3, [pc, #236] @ (258d48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 258b2a │ │ │ │ ldr r0, [pc, #344] @ (258dc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2589ee │ │ │ │ ldr r3, [pc, #340] @ (258dc4 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 258ab8 │ │ │ │ @@ -337788,15 +337792,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 258ab8 │ │ │ │ ldr r0, [pc, #316] @ (258dc8 ) │ │ │ │ rev r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 258ab8 │ │ │ │ ldr r3, [pc, #308] @ (258dcc ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2589c2 │ │ │ │ @@ -337804,15 +337808,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2589c2 │ │ │ │ ldr r0, [pc, #288] @ (258dd0 ) │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ b.n 2589c2 │ │ │ │ ldr r3, [pc, #276] @ (258dd4 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -337820,41 +337824,41 @@ │ │ │ │ ldr r3, [pc, #124] @ (258d48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 258ad2 │ │ │ │ ldr r0, [pc, #256] @ (258dd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 258ad2 │ │ │ │ ldr r3, [pc, #248] @ (258ddc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #248] @ (258de0 ) │ │ │ │ ldr r1, [pc, #252] @ (258de4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2620 @ 0xa3c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 25892a │ │ │ │ strd sl, r3, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #224] @ (258de8 ) │ │ │ │ movw r2, #2607 @ 0xa2f │ │ │ │ ldr r1, [pc, #220] @ (258dec ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #220] @ (258df0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #728 @ 0x2d8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ b.n 25892a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ subs r6, #222 @ 0xde │ │ │ │ movs r4, r6 │ │ │ │ subs r6, #220 @ 0xdc │ │ │ │ movs r4, r6 │ │ │ │ @@ -337868,97 +337872,97 @@ │ │ │ │ movs r3, r6 │ │ │ │ subs r5, #174 @ 0xae │ │ │ │ movs r4, r6 │ │ │ │ asrs r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 258c60 │ │ │ │ + bcs.n 258df0 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 258ddc │ │ │ │ + bcs.n 258d6c │ │ │ │ movs r3, r4 │ │ │ │ - bkpt 0x00c8 │ │ │ │ + bkpt 0x0090 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r7!, {r1} │ │ │ │ + stmia r6!, {r1, r3, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 258e44 │ │ │ │ + bcs.n 258dd4 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ adds r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r5, r7} │ │ │ │ + ldmia r7!, {r3, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r5!, {r1, r4, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r1, r4, r6, pc} │ │ │ │ + pop {r1, r3, r4, pc} │ │ │ │ movs r6, r5 │ │ │ │ tst r2, r2 │ │ │ │ movs r3, r6 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6, {r6, r7} │ │ │ │ + ldmia r6!, {r3, r7} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r1, r5, pc} │ │ │ │ + pop {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r5 │ │ │ │ cmp r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r4} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r5!, {r2, r3, r4} │ │ │ │ + stmia r4!, {r2, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r2, r3, r4, r6, r7} │ │ │ │ + pop {r2, r5, r7} │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r6!, {r5} │ │ │ │ + ldmia r5, {r3, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r2, r3, r5, r7} │ │ │ │ + pop {r2, r4, r5, r6} │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r4!, {r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r2, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r3, r7} │ │ │ │ + pop {r4, r6} │ │ │ │ movs r6, r5 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ cmp r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r6} │ │ │ │ movs r3, r4 │ │ │ │ cmp r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r4, r5} │ │ │ │ + ldmia r7!, {r1} │ │ │ │ movs r3, r4 │ │ │ │ cmp r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r4, r6} │ │ │ │ + ldmia r6!, {r2, r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r4, 258e4e │ │ │ │ + cbnz r4, 258e40 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r6!, {r1, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ - stmia r3!, {r2, r3, r6, r7} │ │ │ │ + stmia r3!, {r2, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r6, 258e56 │ │ │ │ + cbnz r6, 258e48 │ │ │ │ movs r6, r5 │ │ │ │ │ │ │ │ 00258df4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -338000,41 +338004,41 @@ │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 258df4 │ │ │ │ cbz r0, 258e74 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ cbz r0, 258e74 │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ movs r7, #0 │ │ │ │ bl 255b08 │ │ │ │ add.w r0, r4, #628 @ 0x274 │ │ │ │ - bl 43d698 │ │ │ │ + bl 43d658 │ │ │ │ strb.w r7, [r4, #632] @ 0x278 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r1, [pc, #148] @ (258f24 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr.w r5, [r4, #624] @ 0x270 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ str.w r7, [r4, #624] @ 0x270 │ │ │ │ bl 255b08 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 258ec0 │ │ │ │ - bl 302b90 │ │ │ │ + bl 302b50 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ str r7, [r4, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 258ef4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 258df4 │ │ │ │ ldr r3, [pc, #80] @ (258f28 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -338044,50 +338048,50 @@ │ │ │ │ ldr r3, [pc, #72] @ (258f2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 258e4e │ │ │ │ ldr r0, [pc, #68] @ (258f30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 258e4e │ │ │ │ ldr r3, [pc, #60] @ (258f34 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 258ecc │ │ │ │ ldr r3, [pc, #44] @ (258f2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 258ecc │ │ │ │ ldr r0, [pc, #44] @ (258f38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 258ecc │ │ │ │ nop │ │ │ │ subs r0, #194 @ 0xc2 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #182 @ 0xb6 │ │ │ │ - movs r1, r4 │ │ │ │ movs r5, #126 @ 0x7e │ │ │ │ movs r1, r4 │ │ │ │ + movs r5, #70 @ 0x46 │ │ │ │ + movs r1, r4 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r2, r7} │ │ │ │ movs r3, r4 │ │ │ │ cmp r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r6, r7} │ │ │ │ + ldmia r5!, {r1, r3, r7} │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #564] @ (259184 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -338104,23 +338108,23 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r3, r5, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 2590b8 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, sp │ │ │ │ ldrd r0, r1, [r0, #100] @ 0x64 │ │ │ │ - bl 301958 │ │ │ │ + bl 301918 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25907a │ │ │ │ cbz r1, 258f92 │ │ │ │ mov r0, r4 │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ cmp r5, #6 │ │ │ │ bne.w 2590a4 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #6 │ │ │ │ bne.w 259152 │ │ │ │ ldr.w r8, [pc, #492] @ 259190 │ │ │ │ add.w r7, r4, #212 @ 0xd4 │ │ │ │ @@ -338130,41 +338134,41 @@ │ │ │ │ ldrb.w r3, [r4, #632] @ 0x278 │ │ │ │ cbz r3, 258fbe │ │ │ │ mov r0, r4 │ │ │ │ bl 258e2c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25916a │ │ │ │ - bl 302b90 │ │ │ │ + bl 302b50 │ │ │ │ ldr r3, [pc, #460] @ (259198 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #3244 @ 0xcac │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ movw r2, #3247 @ 0xcaf │ │ │ │ mov r0, r7 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ movs r2, #7 │ │ │ │ bl 2576cc │ │ │ │ mov r0, r9 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ bl 264310 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25900c │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2590b8 │ │ │ │ @@ -338180,15 +338184,15 @@ │ │ │ │ bl 26d720 │ │ │ │ b.n 259060 │ │ │ │ mov r0, r4 │ │ │ │ bl 258df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2590e4 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ mov r0, r4 │ │ │ │ bl 258df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2590e4 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #9 │ │ │ │ beq.n 259044 │ │ │ │ @@ -338231,59 +338235,59 @@ │ │ │ │ b.n 259080 │ │ │ │ ldr r1, [pc, #228] @ (2591a4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #228] @ (2591a8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #860 @ 0x35c │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 258fb2 │ │ │ │ ldr r1, [pc, #216] @ (2591ac ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ (2591b0 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #860 @ 0x35c │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 258fb2 │ │ │ │ ldr r1, [pc, #204] @ (2591b4 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #204] @ (2591b8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #860 @ 0x35c │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 258fb2 │ │ │ │ ldr r3, [pc, #192] @ (2591bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2590b8 │ │ │ │ ldr r3, [pc, #184] @ (2591c0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2590b8 │ │ │ │ ldr r0, [pc, #180] @ (2591c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2590b8 │ │ │ │ ldr r3, [pc, #172] @ (2591c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 259076 │ │ │ │ ldr r3, [pc, #156] @ (2591c0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 259076 │ │ │ │ ldr r0, [pc, #156] @ (2591cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 259076 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ (2591d0 ) │ │ │ │ movw r2, #3323 @ 0xcfb │ │ │ │ ldr r1, [pc, #144] @ (2591d4 ) │ │ │ │ ldr r0, [pc, #148] @ (2591d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -338312,64 +338316,64 @@ │ │ │ │ nop │ │ │ │ adds r7, #176 @ 0xb0 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #166 @ 0xa6 │ │ │ │ movs r4, r6 │ │ │ │ - stmia r1!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + ldmia r5!, {r3, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #128 @ 0x80 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xb7e2 │ │ │ │ + @ instruction: 0xb7aa │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r4!, {r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb796 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + ldmia r4!, {r2, r3, r7} │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb7b8 │ │ │ │ + @ instruction: 0xb780 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ cmp r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r7} │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xb760 │ │ │ │ - movs r6, r5 │ │ │ │ - itte ls │ │ │ │ - movls r3, r4 │ │ │ │ - ldmials r3!, {r2, r5, r7} │ │ │ │ - movhi r3, r4 │ │ │ │ - @ instruction: 0xb748 │ │ │ │ - movs r6, r5 │ │ │ │ - ittt hi │ │ │ │ - movhi r3, r4 │ │ │ │ - ldmiahi r3, {r2, r3, r4, r7} │ │ │ │ - movhi r3, r4 │ │ │ │ - @ instruction: 0xb730 │ │ │ │ + @ instruction: 0xb728 │ │ │ │ movs r6, r5 │ │ │ │ - itet vs │ │ │ │ + ittt vs │ │ │ │ movvs r3, r4 │ │ │ │ - ldmiavc r3!, {r2, r4, r5, r7} │ │ │ │ + ldmiavs r3, {r2, r3, r5, r6} │ │ │ │ movvs r3, r4 │ │ │ │ + @ instruction: 0xb710 │ │ │ │ + movs r6, r5 │ │ │ │ + itet mi │ │ │ │ + movmi r3, r4 │ │ │ │ + ldmiapl r3!, {r2, r5, r6} │ │ │ │ + movmi r3, r4 │ │ │ │ + @ instruction: 0xb6f8 │ │ │ │ + movs r6, r5 │ │ │ │ + itee cc │ │ │ │ + movcc r3, r4 │ │ │ │ + ldmiacs r3, {r2, r3, r4, r5, r6} │ │ │ │ + movcs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #820] @ (25953c ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #820] @ (259540 ) │ │ │ │ @@ -338380,57 +338384,57 @@ │ │ │ │ ldr r5, [pc, #816] @ (259544 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #816] @ (259548 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4476c4 │ │ │ │ + bl 447684 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 2fde3c │ │ │ │ + bl 2fddfc │ │ │ │ movs r0, #2 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ mov sl, r1 │ │ │ │ - bl 302fe8 │ │ │ │ + bl 302fa8 │ │ │ │ ldr r2, [pc, #776] @ (25954c ) │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #880 @ 0x370 │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #208] @ 0xd0 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #756] @ (259550 ) │ │ │ │ ldr.w r8, [pc, #756] @ 259554 │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #29 │ │ │ │ ldr.w r0, [r4, #208] @ 0xd0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add r8, pc │ │ │ │ - bl 301828 │ │ │ │ + bl 3017e8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r4, #208] @ 0xd0 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2fdea8 │ │ │ │ + bl 2fde68 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ bl 26614c │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ bl 266560 │ │ │ │ ldr r0, [pc, #676] @ (259558 ) │ │ │ │ movw r1, #3933 @ 0xf5d │ │ │ │ add r0, pc │ │ │ │ @@ -338443,27 +338447,27 @@ │ │ │ │ mov r5, r0 │ │ │ │ bl 225f38 │ │ │ │ mov r0, r4 │ │ │ │ bl 258234 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 25948c │ │ │ │ movs r0, #2 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr r3, [pc, #592] @ (25955c ) │ │ │ │ subs r5, r5, r0 │ │ │ │ str.w r5, [r4, #904] @ 0x388 │ │ │ │ sbc.w r7, r7, r1 │ │ │ │ str.w r7, [r4, #908] @ 0x38c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r9, r3 │ │ │ │ @@ -338496,18 +338500,18 @@ │ │ │ │ bls.n 2593bc │ │ │ │ ldr r0, [pc, #508] @ (259568 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ bl 256898 │ │ │ │ bl 225f38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9828 │ │ │ │ - bl 44791c │ │ │ │ + bl 2f97e8 │ │ │ │ + bl 4478dc │ │ │ │ ldr r2, [pc, #480] @ (25956c ) │ │ │ │ ldr r3, [pc, #436] @ (259540 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -338525,23 +338529,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 25936a │ │ │ │ ldr r1, [pc, #432] @ (259570 ) │ │ │ │ ldr r0, [pc, #436] @ (259574 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #892 @ 0x37c │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 25936a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 26e398 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25933e │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ bl 2666d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25933e │ │ │ │ ldr r5, [pc, #396] @ (259578 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #396] @ (25957c ) │ │ │ │ add r5, pc │ │ │ │ @@ -338559,19 +338563,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2594a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 258f3c │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 25945c │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ ldr.w r7, [r4, #364] @ 0x16c │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ adc.w r7, r7, #0 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r7, r1, r7 │ │ │ │ blt.n 2593fa │ │ │ │ @@ -338595,33 +338599,33 @@ │ │ │ │ ldr r3, [pc, #268] @ (259584 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25934e │ │ │ │ ldr r0, [pc, #260] @ (259588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25934e │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ movs r2, #11 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ b.n 25934e │ │ │ │ ldr.w r5, [r4, #616] @ 0x268 │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2594fe │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 25945c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cbnz r0, 2594ea │ │ │ │ mov r0, r4 │ │ │ │ bl 2580e8 │ │ │ │ b.n 25945c │ │ │ │ ldr r3, [pc, #196] @ (25958c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -338630,93 +338634,93 @@ │ │ │ │ ldr r3, [pc, #176] @ (259584 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 259326 │ │ │ │ ldr r0, [pc, #172] @ (259590 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 259326 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cbnz r3, 259514 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #11 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ b.n 25945c │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #60] @ 0x3c │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ b.n 2594b4 │ │ │ │ ldr r3, [pc, #124] @ (259594 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2594f0 │ │ │ │ ldr r3, [pc, #96] @ (259584 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2594f0 │ │ │ │ ldr r0, [pc, #104] @ (259598 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2594f0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #248 @ 0xf8 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ + str r0, [r3, #32] │ │ │ │ movs r1, r4 │ │ │ │ - cpsie i │ │ │ │ + @ instruction: 0xb62a │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + str r2, [r2, #28] │ │ │ │ movs r1, r4 │ │ │ │ - ldmia r3!, {r2, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r7} │ │ │ │ movs r3, r4 │ │ │ │ adds r4, #142 @ 0x8e │ │ │ │ movs r4, r6 │ │ │ │ - bkpt 0x0028 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r7, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, pc} │ │ │ │ movs r3, r4 │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + pop {r4, r6, pc} │ │ │ │ movs r3, r4 │ │ │ │ lsls r7, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movs r4, r6 │ │ │ │ - push {r2, r5, r6, r7} │ │ │ │ + push {r2, r3, r5, r7} │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ str r2, [r4, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r7, {r0, r4, r7} │ │ │ │ @ instruction: 0xffff1af4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r4, r6} │ │ │ │ + ldmia r1, {r1, r3, r4} │ │ │ │ movs r3, r4 │ │ │ │ movs r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r5} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025959c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -338746,15 +338750,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2596f8 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ cbz r0, 2595f6 │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ ldr r5, [pc, #260] @ (2596fc ) │ │ │ │ mov r0, r7 │ │ │ │ bl 255b08 │ │ │ │ movw r6, #62454 @ 0xf3f6 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ add r5, pc │ │ │ │ b.n 259628 │ │ │ │ @@ -338784,15 +338788,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 259616 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 25963e │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r2, #3 │ │ │ │ @@ -338818,15 +338822,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (259700 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cbz r0, 2596ba │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 255b08 │ │ │ │ b.n 259638 │ │ │ │ ldr r3, [pc, #64] @ (259704 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -338834,50 +338838,50 @@ │ │ │ │ ldr r3, [pc, #56] @ (259708 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2595ce │ │ │ │ ldr r0, [pc, #48] @ (25970c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2595ce │ │ │ │ bl 183efc │ │ │ │ nop │ │ │ │ ldrsh r6, [r3, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #0 │ │ │ │ + adds r4, r6, #7 │ │ │ │ movs r1, r4 │ │ │ │ ldrsh r2, [r1, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r4, #5 │ │ │ │ + adds r6, r5, #4 │ │ │ │ movs r1, r4 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00259710 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2733ac │ │ │ │ bl 25959c │ │ │ │ ldr r3, [pc, #20] @ (25973c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ bl 24f1b8 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 24f1c4 │ │ │ │ ldrsh r0, [r5, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00259740 : │ │ │ │ @@ -339068,19 +339072,19 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r1, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r6, #122 @ 0x7a │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #936 @ 0x3a8 │ │ │ │ + add r7, sp, #712 @ 0x2c8 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb824 │ │ │ │ + @ instruction: 0xb7ec │ │ │ │ movs r3, r4 │ │ │ │ - stmia r6!, {r1, r2} │ │ │ │ + stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ movs r3, r4 │ │ │ │ cmp r6, #54 @ 0x36 │ │ │ │ movs r4, r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -339100,15 +339104,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 259a64 │ │ │ │ ldr.w r0, [r4, #1192] @ 0x4a8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ cbz r0, 25994e │ │ │ │ - bl 4348d0 │ │ │ │ + bl 434890 │ │ │ │ ldr.w r0, [r4, #1188] @ 0x4a4 │ │ │ │ movs r6, #0 │ │ │ │ blx 181788 │ │ │ │ str.w r6, [r4, #1188] @ 0x4a4 │ │ │ │ bl 26e680 │ │ │ │ bl 250430 │ │ │ │ ldr.w r0, [r4, #1208] @ 0x4b8 │ │ │ │ @@ -339137,31 +339141,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ bl 255b08 │ │ │ │ cbz r5, 2599c0 │ │ │ │ bl 25cc0c │ │ │ │ mov r0, r5 │ │ │ │ - bl 302b90 │ │ │ │ + bl 302b50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ ldr r3, [pc, #248] @ (259abc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [r3, #616] @ 0x268 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 259a8a │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 259a58 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ cbz r0, 2599e6 │ │ │ │ - bl 442480 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442440 │ │ │ │ + bl 442498 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ subs r1, r3, #2 │ │ │ │ cmp r3, #11 │ │ │ │ it ne │ │ │ │ cmpne r1, #1 │ │ │ │ @@ -339170,15 +339174,15 @@ │ │ │ │ movhi r1, #0 │ │ │ │ adds r1, #1 │ │ │ │ bl 259868 │ │ │ │ add r0, sp, #4 │ │ │ │ movs r3, #2 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ - bl 45e0ac │ │ │ │ + bl 45e06c │ │ │ │ ldr r2, [pc, #172] @ (259ac0 ) │ │ │ │ ldr r3, [pc, #148] @ (259aa8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -339190,15 +339194,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 225f38 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ - bl 43d698 │ │ │ │ + bl 43d658 │ │ │ │ ldr r0, [pc, #124] @ (259ac4 ) │ │ │ │ movs r3, #0 │ │ │ │ movw r1, #1506 @ 0x5e2 │ │ │ │ add r0, pc │ │ │ │ strb.w r3, [r4, #917] @ 0x395 │ │ │ │ bl 225ecc │ │ │ │ b.n 25998e │ │ │ │ @@ -339214,15 +339218,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (259acc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25993e │ │ │ │ ldr r0, [pc, #80] @ (259ad0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25993e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (259ad4 ) │ │ │ │ movw r2, #1529 @ 0x5f9 │ │ │ │ ldr r1, [pc, #68] @ (259ad8 ) │ │ │ │ ldr r0, [pc, #72] @ (259adc ) │ │ │ │ add r3, pc │ │ │ │ @@ -339237,33 +339241,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, r1 │ │ │ │ + subs r6, r7, r0 │ │ │ │ movs r1, r4 │ │ │ │ ldrh r6, [r1, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #240 @ 0xf0 │ │ │ │ movs r4, r6 │ │ │ │ - @ instruction: 0xb694 │ │ │ │ + @ instruction: 0xb65c │ │ │ │ movs r3, r4 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r4, r5} │ │ │ │ movs r3, r4 │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r5, sp, #864 @ 0x360 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb612 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r4!, {r5, r6} │ │ │ │ + stmia r4!, {r3, r5} │ │ │ │ movs r3, r4 │ │ │ │ b.n 25990c │ │ │ │ nop │ │ │ │ │ │ │ │ 00259ae4 : │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -339367,15 +339371,15 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00259bd0 : │ │ │ │ ldr r3, [pc, #8] @ (259bdc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - b.w 43d658 │ │ │ │ + b.w 43d618 │ │ │ │ ldr r6, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00259be0 : │ │ │ │ ldr.w r0, [r0, #596] @ 0x254 │ │ │ │ subs r0, #1 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -339415,28 +339419,28 @@ │ │ │ │ str.w r0, [r4, #616] @ 0x268 │ │ │ │ str.w r0, [r4, #624] @ 0x270 │ │ │ │ strh.w r0, [r4, #916] @ 0x394 │ │ │ │ strd r2, r3, [r4, #864] @ 0x360 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ strd r2, r3, [r4, #872] @ 0x368 │ │ │ │ strd r2, r3, [r4, #904] @ 0x388 │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ str.w r5, [r4, #1052] @ 0x41c │ │ │ │ bl 26dfa4 │ │ │ │ cbnz r0, 259cd6 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r1, #0 │ │ │ │ bl 2576cc │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #848] @ 0x350 │ │ │ │ strd r2, r3, [r4, #352] @ 0x160 │ │ │ │ strd r2, r3, [r4, #368] @ 0x170 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [pc, #80] @ (259ce8 ) │ │ │ │ @@ -339449,25 +339453,25 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ blx 182f7c │ │ │ │ bl 279984 │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r4, #1198] @ 0x4ae │ │ │ │ - bl 43f390 │ │ │ │ + bl 43f350 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 43480c │ │ │ │ + bl 4347cc │ │ │ │ str.w r0, [r4, #1192] @ 0x4a8 │ │ │ │ b.n 259c60 │ │ │ │ nop │ │ │ │ cmp r2, #254 @ 0xfe │ │ │ │ movs r4, r6 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ ... │ │ │ │ @@ -339504,15 +339508,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 259d38 │ │ │ │ lsls r2, r1, #31 │ │ │ │ bmi.n 259d98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 256628 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 259db4 │ │ │ │ ldr r5, [pc, #132] @ (259dd4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -339546,19 +339550,19 @@ │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 1835e0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 259d5c │ │ │ │ ldr r2, [pc, #64] @ (259ddc ) │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 442b4c │ │ │ │ + bl 442b0c │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ str r3, [r6, #0] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ mvn.w r0, #12 │ │ │ │ b.n 259d66 │ │ │ │ mvn.w r0, #15 │ │ │ │ b.n 259d66 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #2 │ │ │ │ @@ -339571,15 +339575,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r1, #154 @ 0x9a │ │ │ │ movs r4, r6 │ │ │ │ - stmia r1!, {r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r6} │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00259de0 : │ │ │ │ mov r2, r1 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.w 259cec │ │ │ │ nop │ │ │ │ @@ -339637,15 +339641,15 @@ │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 18188c │ │ │ │ str.w r0, [r4], #4 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 259e66 │ │ │ │ mov r0, r1 │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -339691,15 +339695,15 @@ │ │ │ │ bl 2443f4 │ │ │ │ cbz r0, 259f34 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 45df94 │ │ │ │ + bl 45df54 │ │ │ │ cbz r0, 259f50 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #8] │ │ │ │ eor.w r2, r2, #1 │ │ │ │ orr.w r2, sl, r2 │ │ │ │ strb.w r2, [r5, #740] @ 0x2e4 │ │ │ │ @@ -339708,30 +339712,30 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 259f98 │ │ │ │ add r0, sp, #20 │ │ │ │ movs r3, #2 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 45e0ac │ │ │ │ + bl 45e06c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 259f50 │ │ │ │ ldr r3, [pc, #140] @ (259fc4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #140] @ (259fc8 ) │ │ │ │ ldr r1, [pc, #144] @ (259fcc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #972 @ 0x3cc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1943 @ 0x797 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #124] @ (259fd0 ) │ │ │ │ ldr r3, [pc, #104] @ (259fbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -339751,47 +339755,47 @@ │ │ │ │ ldr r1, [pc, #88] @ (259fdc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #972 @ 0x3cc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1939 @ 0x793 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 259f50 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cbz r0, 259fac │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r3, [r6, #0] │ │ │ │ b.n 259f50 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183efc │ │ │ │ bl 183f2c │ │ │ │ ldrsb r2, [r3, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r4, #30] │ │ │ │ movs r4, r6 │ │ │ │ - add r1, sp, #416 @ 0x1a0 │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ movs r6, r5 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r2} │ │ │ │ movs r3, r4 │ │ │ │ - cbz r2, 259ff6 │ │ │ │ + cbz r2, 259fe8 │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #176 @ 0xb0 │ │ │ │ movs r4, r6 │ │ │ │ - add r1, sp, #136 @ 0x88 │ │ │ │ + add r0, sp, #936 @ 0x3a8 │ │ │ │ movs r6, r5 │ │ │ │ - it gt │ │ │ │ - movgt r3, r4 │ │ │ │ - cbz r4, 259ff4 │ │ │ │ + nop {9} │ │ │ │ + movs r3, r4 │ │ │ │ + cbz r4, 259fe6 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00259fe0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -339813,28 +339817,28 @@ │ │ │ │ ldr r2, [pc, #144] @ (25a0a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1016 @ 0x3f8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1988 @ 0x7c4 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #640] @ 0x280 │ │ │ │ cbz r0, 25a052 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 411618 │ │ │ │ + bl 4115d8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r1, [r3, #640] @ 0x280 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ cbz r1, 25a068 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ @@ -339859,26 +339863,26 @@ │ │ │ │ add.w r3, r3, #996 @ 0x3e4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ bl 183f2c │ │ │ │ nop │ │ │ │ strb r6, [r3, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #592 @ 0x250 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ movs r6, r5 │ │ │ │ - sub sp, #312 @ 0x138 │ │ │ │ - movs r3, r4 │ │ │ │ - nop {10} │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #144 @ 0x90 │ │ │ │ + it vs │ │ │ │ + movvs r3, r4 │ │ │ │ + add r7, pc, #944 @ (adr r7, 25a458 ) │ │ │ │ movs r6, r5 │ │ │ │ - add sp, #376 @ 0x178 │ │ │ │ + add sp, #152 @ 0x98 │ │ │ │ + movs r3, r4 │ │ │ │ + bkpt 0x00f0 │ │ │ │ movs r3, r4 │ │ │ │ - it cs │ │ │ │ - movcs r3, r4 │ │ │ │ │ │ │ │ 0025a0b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #328] @ (25a20c ) │ │ │ │ @@ -339915,15 +339919,15 @@ │ │ │ │ ldr r1, [pc, #280] @ (25a224 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1036 @ 0x40c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2045 @ 0x7fd │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #264] @ (25a228 ) │ │ │ │ ldr r3, [pc, #240] @ (25a214 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -339949,102 +339953,102 @@ │ │ │ │ mov r9, r2 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ movw r2, #2015 @ 0x7df │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r1 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr r3, [pc, #184] @ (25a238 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #2019 @ 0x7e3 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cbz r0, 25a1c0 │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ movw r2, #2023 @ 0x7e7 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ cbz r6, 25a1ce │ │ │ │ ldr r2, [pc, #144] @ (25a23c ) │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2025 @ 0x7e9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a1ce │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #212 @ 0xd4 │ │ │ │ movw r2, #2023 @ 0x7e7 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ b.n 25a11e │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25a11e │ │ │ │ ldr r3, [pc, #92] @ (25a240 ) │ │ │ │ mov.w r2, #2040 @ 0x7f8 │ │ │ │ ldr r4, [pc, #88] @ (25a244 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #88] @ (25a248 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ addw r3, r3, #1036 @ 0x40c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a11e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183f2c │ │ │ │ bl 183efc │ │ │ │ strb r2, [r1, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r6, #58 @ 0x3a │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #52 @ 0x34 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, pc, #616 @ (adr r7, 25a488 ) │ │ │ │ + add r7, pc, #392 @ (adr r7, 25a3a8 ) │ │ │ │ movs r6, r5 │ │ │ │ - it cc │ │ │ │ - movcc r3, r4 │ │ │ │ - add r7, sp, #816 @ 0x330 │ │ │ │ + nop │ │ │ │ + movs r3, r4 │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ movs r3, r4 │ │ │ │ movs r5, #226 @ 0xe2 │ │ │ │ movs r4, r6 │ │ │ │ - add r7, pc, #336 @ (adr r7, 25a380 ) │ │ │ │ + add r7, pc, #112 @ (adr r7, 25a2a0 ) │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #536 @ 0x218 │ │ │ │ + add r7, sp, #312 @ 0x138 │ │ │ │ movs r3, r4 │ │ │ │ - bkpt 0x0096 │ │ │ │ + bkpt 0x005e │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x006e │ │ │ │ + bkpt 0x0036 │ │ │ │ movs r3, r4 │ │ │ │ - add r6, pc, #728 @ (adr r6, 25a51c ) │ │ │ │ + add r6, pc, #504 @ (adr r6, 25a43c ) │ │ │ │ movs r6, r5 │ │ │ │ - bkpt 0x00b0 │ │ │ │ + bkpt 0x0078 │ │ │ │ movs r3, r4 │ │ │ │ - add r6, sp, #936 @ 0x3a8 │ │ │ │ + add r6, sp, #712 @ 0x2c8 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025a24c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340062,18 +340066,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 442480 │ │ │ │ + bl 442440 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -340172,18 +340176,18 @@ │ │ │ │ ldr r1, [pc, #916] @ (25a728 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2088 @ 0x828 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cbz r4, 25a3b0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f8770 │ │ │ │ + bl 3f8730 │ │ │ │ ldr r2, [pc, #888] @ (25a72c ) │ │ │ │ ldr r3, [pc, #864] @ (25a714 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -340205,33 +340209,33 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #844] @ (25a738 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #1056 @ 0x420 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3b0 │ │ │ │ ldr r3, [pc, #828] @ (25a73c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #816] @ (25a740 ) │ │ │ │ ldr r2, [pc, #820] @ (25a744 ) │ │ │ │ ldr r1, [pc, #820] @ (25a748 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r3, r3, #1056 @ 0x420 │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3b0 │ │ │ │ ldr r2, [pc, #796] @ (25a74c ) │ │ │ │ add r2, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbz r2, 25a464 │ │ │ │ ldr.w r1, [r2, #616] @ 0x268 │ │ │ │ cmp r1, #15 │ │ │ │ @@ -340246,26 +340250,26 @@ │ │ │ │ ldr r1, [pc, #776] @ (25a758 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2101 @ 0x835 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3a8 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2443f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25a54e │ │ │ │ movs r0, #5 │ │ │ │ bl 2443f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25a606 │ │ │ │ - bl 2f2088 │ │ │ │ + bl 2f2048 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25a624 │ │ │ │ bl 2600c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #3 │ │ │ │ bne.n 25a49a │ │ │ │ ldrb.w r2, [r5, #610] @ 0x262 │ │ │ │ @@ -340320,51 +340324,51 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 25a3a8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2585b4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 25a3a8 │ │ │ │ ldr r3, [pc, #552] @ (25a75c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #552] @ (25a760 ) │ │ │ │ ldr r1, [pc, #556] @ (25a764 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2070 @ 0x816 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3a8 │ │ │ │ ldr r3, [pc, #536] @ (25a768 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #536] @ (25a76c ) │ │ │ │ ldr r1, [pc, #536] @ (25a770 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2106 @ 0x83a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3a8 │ │ │ │ ldr r3, [pc, #516] @ (25a774 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #516] @ (25a778 ) │ │ │ │ ldr r1, [pc, #520] @ (25a77c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1056 @ 0x420 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2261 @ 0x8d5 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3a8 │ │ │ │ movs r2, #8 │ │ │ │ add.w r0, r5, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 25a4fa │ │ │ │ ldr r3, [pc, #484] @ (25a780 ) │ │ │ │ @@ -340373,36 +340377,36 @@ │ │ │ │ ldr r1, [pc, #488] @ (25a788 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1056 @ 0x420 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2242 @ 0x8c2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3b0 │ │ │ │ bl 250100 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ cbz r3, 25a5e0 │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #452] @ (25a78c ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3fb5f0 │ │ │ │ + bl 3fb5b0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 309808 │ │ │ │ + bl 3097c8 │ │ │ │ ldr r1, [pc, #420] @ (25a790 ) │ │ │ │ movs r3, #0 │ │ │ │ str.w r0, [r5, #1208] @ 0x4b8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ blx 183a8c │ │ │ │ ldr.w r0, [r5, #1208] @ 0x4b8 │ │ │ │ @@ -340415,27 +340419,27 @@ │ │ │ │ ldr r1, [pc, #396] @ (25a79c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2111 @ 0x83f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3a8 │ │ │ │ ldr r3, [pc, #376] @ (25a7a0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #376] @ (25a7a4 ) │ │ │ │ ldr r1, [pc, #380] @ (25a7a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2117 @ 0x845 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3a8 │ │ │ │ bl 25f7cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25a6bc │ │ │ │ bl 260144 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -340446,57 +340450,57 @@ │ │ │ │ ldr r1, [pc, #340] @ (25a7b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2139 @ 0x85b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3a8 │ │ │ │ ldr r3, [pc, #320] @ (25a7b8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #320] @ (25a7bc ) │ │ │ │ ldr r1, [pc, #324] @ (25a7c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2124 @ 0x84c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3a8 │ │ │ │ ldr r1, [pc, #304] @ (25a7c4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #304] @ (25a7c8 ) │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #300] @ (25a7cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #300] @ (25a7d0 ) │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2156 @ 0x86c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3a8 │ │ │ │ ldr r1, [pc, #284] @ (25a7d4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 25a696 │ │ │ │ ldr r3, [pc, #280] @ (25a7d8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #280] @ (25a7dc ) │ │ │ │ ldr r1, [pc, #284] @ (25a7e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2134 @ 0x856 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3a8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr.w r2, [r5, #612] @ 0x264 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 25a4e8 │ │ │ │ ldr r3, [pc, #248] @ (25a7e4 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -340504,132 +340508,132 @@ │ │ │ │ ldr r1, [pc, #252] @ (25a7ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1068 @ 0x42c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2162 @ 0x872 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25a3a8 │ │ │ │ ldr r1, [pc, #232] @ (25a7f0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 25a696 │ │ │ │ bl 183efc │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r4, #26 │ │ │ │ movs r4, r6 │ │ │ │ - add r5, pc, #64 @ (adr r5, 25a764 ) │ │ │ │ + add r4, pc, #864 @ (adr r4, 25aa84 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r5, r7, pc} │ │ │ │ movs r3, r4 │ │ │ │ - add r5, sp, #264 @ 0x108 │ │ │ │ + add r5, sp, #40 @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ movs r4, r6 │ │ │ │ - add r4, pc, #736 @ (adr r4, 25aa14 ) │ │ │ │ + add r4, pc, #512 @ (adr r4, 25a934 ) │ │ │ │ movs r6, r5 │ │ │ │ - cbz r2, 25a796 │ │ │ │ + cbz r2, 25a788 │ │ │ │ movs r3, r4 │ │ │ │ - add r4, sp, #944 @ 0x3b0 │ │ │ │ + add r4, sp, #720 @ 0x2d0 │ │ │ │ movs r3, r4 │ │ │ │ movs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #584 @ (adr r4, 25a98c ) │ │ │ │ + add r4, pc, #360 @ (adr r4, 25a8ac ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r4, r6, r7} │ │ │ │ + pop {r3, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r4, sp, #792 @ 0x318 │ │ │ │ + add r4, sp, #568 @ 0x238 │ │ │ │ movs r3, r4 │ │ │ │ str r2, [r4, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #344 @ (adr r4, 25a8ac ) │ │ │ │ + add r4, pc, #120 @ (adr r4, 25a7cc ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + pop {r3, r4, r5, pc} │ │ │ │ movs r3, r4 │ │ │ │ - add r4, sp, #544 @ 0x220 │ │ │ │ + add r4, sp, #320 @ 0x140 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #432 @ (adr r3, 25a910 ) │ │ │ │ + add r3, pc, #208 @ (adr r3, 25a830 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r4} │ │ │ │ + cbnz r2, 25a7da │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #632 @ 0x278 │ │ │ │ + add r3, sp, #408 @ 0x198 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #312 @ (adr r3, 25a8a4 ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 25a7c4 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r4, r7} │ │ │ │ + pop {r3, r4, r6} │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + add r3, sp, #288 @ 0x120 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #192 @ (adr r3, 25a838 ) │ │ │ │ + add r2, pc, #992 @ (adr r2, 25ab58 ) │ │ │ │ movs r6, r5 │ │ │ │ - cbnz r6, 25a7e8 │ │ │ │ + cbnz r6, 25a7da │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #16 @ (adr r3, 25a794 ) │ │ │ │ + add r2, pc, #816 @ (adr r2, 25aab4 ) │ │ │ │ movs r6, r5 │ │ │ │ - cbnz r2, 25a7e2 │ │ │ │ + cbnz r2, 25a7d4 │ │ │ │ movs r3, r4 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ + add r2, sp, #1016 @ 0x3f8 │ │ │ │ movs r3, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 25aaee │ │ │ │ - vrshr.u64 d26, d6, #1 │ │ │ │ + vrshr.u32 q13, q7, #1 │ │ │ │ movs r6, r5 │ │ │ │ - pop {r2} │ │ │ │ + cbnz r4, 25a80e │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #800 @ 0x320 │ │ │ │ + add r2, sp, #576 @ 0x240 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #480 @ (adr r2, 25a984 ) │ │ │ │ + add r2, pc, #256 @ (adr r2, 25a8a4 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r2, r5} │ │ │ │ + cbnz r6, 25a822 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #680 @ 0x2a8 │ │ │ │ + add r2, sp, #456 @ 0x1c8 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #280 @ (adr r2, 25a8c8 ) │ │ │ │ + add r2, pc, #56 @ (adr r2, 25a7e8 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r2, r3, r4, r7} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #480 @ 0x1e0 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #160 @ (adr r2, 25a85c ) │ │ │ │ + add r1, pc, #960 @ (adr r1, 25ab7c ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r2, r3, r5} │ │ │ │ + cbnz r6, 25a83c │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #136 @ 0x88 │ │ │ │ movs r3, r4 │ │ │ │ - rev r4, r6 │ │ │ │ + cbnz r4, 25a806 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #24 @ (adr r2, 25a7e4 ) │ │ │ │ + add r1, pc, #824 @ (adr r1, 25ab04 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6} │ │ │ │ + pop {r1, r2, r6} │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ + add r1, sp, #1016 @ 0x3f8 │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r2, #36] @ 0x24 │ │ │ │ + strh r4, [r3, #34] @ 0x22 │ │ │ │ movs r1, r5 │ │ │ │ - add r1, pc, #896 @ (adr r1, 25ab5c ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 25aa7c ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r2, r4} │ │ │ │ + cbnz r6, 25a856 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ + add r1, sp, #872 @ 0x368 │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #720 @ (adr r1, 25aab8 ) │ │ │ │ + add r1, pc, #496 @ (adr r1, 25a9d8 ) │ │ │ │ movs r6, r5 │ │ │ │ - pop {r1, r3, r6} │ │ │ │ + pop {r1, r4} │ │ │ │ movs r3, r4 │ │ │ │ - add r1, sp, #920 @ 0x398 │ │ │ │ + add r1, sp, #696 @ 0x2b8 │ │ │ │ movs r3, r4 │ │ │ │ - cbnz r4, 25a828 │ │ │ │ + cbnz r4, 25a81a │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025a7f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340647,15 +340651,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (25a860 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1084 @ 0x43c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2355 @ 0x933 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -340663,19 +340667,19 @@ │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25959c │ │ │ │ bl 183efc │ │ │ │ nop │ │ │ │ ldr r5, [pc, #552] @ (25aa80 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #544 @ (adr r0, 25aa7c ) │ │ │ │ + add r0, pc, #320 @ (adr r0, 25a99c ) │ │ │ │ movs r6, r5 │ │ │ │ - cbnz r2, 25a8b4 │ │ │ │ + cbnz r2, 25a8a6 │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #744 @ 0x2e8 │ │ │ │ + add r0, sp, #520 @ 0x208 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025a864 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -340690,79 +340694,79 @@ │ │ │ │ ldr.w r1, [r3, #616] @ 0x268 │ │ │ │ cmp r1, r0 │ │ │ │ beq.n 25a8c8 │ │ │ │ ldr r3, [pc, #88] @ (25a8e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #80] @ (25a8e8 ) │ │ │ │ ldr r2, [pc, #80] @ (25a8ec ) │ │ │ │ ldr r1, [pc, #84] @ (25a8f0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r3, #1104 @ 0x450 │ │ │ │ movw r2, #2366 @ 0x93e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r0, r3, #1016 @ 0x3f8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ bl 183efc │ │ │ │ nop │ │ │ │ ldr r5, [pc, #96] @ (25a940 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r2, r1, #2 │ │ │ │ movs r4, r6 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #32 @ (adr r0, 25a90c ) │ │ │ │ + ldr r7, [sp, #832] @ 0x340 │ │ │ │ movs r6, r5 │ │ │ │ - cbnz r0, 25a930 │ │ │ │ + revsh r0, r1 │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #248 @ 0xf8 │ │ │ │ + add r0, sp, #24 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025a8f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 258df4 │ │ │ │ cbnz r0, 25a924 │ │ │ │ add.w r0, r4, #640 @ 0x280 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ mov r0, r4 │ │ │ │ bl 258df4 │ │ │ │ negs r0, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 0025a934 : │ │ │ │ add.w r0, r0, #640 @ 0x280 │ │ │ │ - b.w 43d110 │ │ │ │ + b.w 43d0d0 │ │ │ │ │ │ │ │ 0025a93c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #76] @ (25a998 ) │ │ │ │ @@ -340780,46 +340784,46 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 25a982 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3019d8 │ │ │ │ + bl 301998 │ │ │ │ add.w r0, r5, #212 @ 0xd4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 255b08 │ │ │ │ mov r0, r6 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 25a976 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ add.w r0, r5, #212 @ 0xd4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 255b08 │ │ │ │ ldr r4, [pc, #248] @ (25aa94 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r6, #6 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #10 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 0025a9a8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #20] @ (25a9cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 25a9c8 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ - b.w 43d110 │ │ │ │ + b.w 43d0d0 │ │ │ │ bl 183efc │ │ │ │ ldr r3, [pc, #864] @ (25ad30 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0025a9d0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -340827,34 +340831,34 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #20] @ (25a9f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 25a9f0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ - b.w 43d2d8 │ │ │ │ + b.w 43d298 │ │ │ │ bl 183efc │ │ │ │ ldr r3, [pc, #704] @ (25acb8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0025a9f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #256] @ (25ab08 ) │ │ │ │ sub sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr r3, [pc, #232] @ (25ab0c ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 25ab04 │ │ │ │ ldr.w r2, [r4, #360] @ 0x168 │ │ │ │ mov r5, r0 │ │ │ │ @@ -340865,28 +340869,28 @@ │ │ │ │ sbcs.w ip, r1, ip │ │ │ │ blt.n 25aa4e │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 25642c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fdf40 │ │ │ │ + bl 2fdf00 │ │ │ │ cbnz r0, 25aa6c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25aa56 │ │ │ │ ldr r1, [pc, #148] @ (25ab10 ) │ │ │ │ ldr r3, [r6, r1] │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ mov r7, r3 │ │ │ │ @@ -340894,15 +340898,15 @@ │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r1, r1, r5 │ │ │ │ cbnz r0, 25aada │ │ │ │ adds r4, #240 @ 0xf0 │ │ │ │ strd r2, r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 43d194 │ │ │ │ + bl 43d154 │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cbz r0, 25aacc │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 25aa58 │ │ │ │ ldr r1, [pc, #104] @ (25ab14 ) │ │ │ │ @@ -340915,20 +340919,20 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 25aa58 │ │ │ │ ldr r0, [pc, #92] @ (25ab1c ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 25aa58 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #1 │ │ │ │ b.n 25aaa2 │ │ │ │ ldr r0, [pc, #68] @ (25ab20 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -340938,34 +340942,34 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 25aa8e │ │ │ │ ldr r0, [pc, #52] @ (25ab24 ) │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 25aa8e │ │ │ │ bl 183efc │ │ │ │ adds r0, r7, #3 │ │ │ │ movs r4, r6 │ │ │ │ ldr r3, [pc, #432] @ (25acc0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 25ab28 │ │ │ │ + @ instruction: 0xb8ea │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8d0 │ │ │ │ + @ instruction: 0xb898 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r3, [pc, #1248] @ 25b020 │ │ │ │ @@ -340979,33 +340983,33 @@ │ │ │ │ ldr.w r3, [pc, #1236] @ 25b028 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 43b484 │ │ │ │ + bl 43b444 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1208] @ 25b02c │ │ │ │ add r0, pc │ │ │ │ bl 271c9c │ │ │ │ mov r8, r0 │ │ │ │ - bl 4476c4 │ │ │ │ + bl 447684 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2fdea8 │ │ │ │ + bl 2fde68 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ bl 26614c │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ bl 25d164 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25aca0 │ │ │ │ @@ -341056,23 +341060,23 @@ │ │ │ │ bl 2266b8 │ │ │ │ b.n 25ac4a │ │ │ │ ldr r1, [pc, #1020] @ (25b038 ) │ │ │ │ ldr r0, [pc, #1020] @ (25b03c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #1196 @ 0x4ac │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [pc, #1012] @ (25b040 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ bl 256898 │ │ │ │ bl 225f38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9828 │ │ │ │ - bl 44791c │ │ │ │ + bl 2f97e8 │ │ │ │ + bl 4478dc │ │ │ │ mov r0, r8 │ │ │ │ bl 271d1c │ │ │ │ ldr r2, [pc, #984] @ (25b044 ) │ │ │ │ ldr r3, [pc, #956] @ (25b028 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -341122,27 +341126,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ bl 225f38 │ │ │ │ mov r0, r4 │ │ │ │ bl 258234 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 25b2ba │ │ │ │ movs r0, #2 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr r3, [pc, #764] @ (25b030 ) │ │ │ │ subs r5, r5, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ sbc.w r1, r9, r1 │ │ │ │ str.w r5, [r4, #904] @ 0x388 │ │ │ │ str.w r1, [r4, #908] @ 0x38c │ │ │ │ ldr.w sl, [r2, r3] │ │ │ │ @@ -341160,15 +341164,15 @@ │ │ │ │ str.w r8, [sp, #32] │ │ │ │ mov.w r8, #0 │ │ │ │ add fp, pc │ │ │ │ vldr d8, [pc, #676] @ 25b018 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 25ad84 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 2fdf40 │ │ │ │ + bl 2fdf00 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25ae0a │ │ │ │ ldr.w r5, [r4, #616] @ 0x268 │ │ │ │ movs r3, #0 │ │ │ │ vstr d8, [sp, #56] @ 0x38 │ │ │ │ subs r5, #5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -341247,55 +341251,55 @@ │ │ │ │ cmp r3, #4 │ │ │ │ beq.w 25b350 │ │ │ │ cmp r3, #6 │ │ │ │ beq.w 25b07c │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3018d4 │ │ │ │ + bl 301894 │ │ │ │ movs r3, #1 │ │ │ │ cbnz r0, 25ae96 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #472] @ (25b058 ) │ │ │ │ ldr r2, [pc, #476] @ (25b05c ) │ │ │ │ ldr r1, [pc, #476] @ (25b060 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1144 @ 0x478 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3099 @ 0xc1b │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.w 25abbc │ │ │ │ movs r2, #11 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ b.n 25abbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25adfc │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r7 │ │ │ │ bcc.n 25adfc │ │ │ │ b.n 25ae46 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ - bl 2fdea8 │ │ │ │ + bl 2fde68 │ │ │ │ strd r0, r1, [r4, #352] @ 0x160 │ │ │ │ bl 26614c │ │ │ │ strd r0, r1, [r4, #336] @ 0x150 │ │ │ │ b.n 25ae18 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 26e61c │ │ │ │ @@ -341313,15 +341317,15 @@ │ │ │ │ ldrb.w r3, [r4, #1198] @ 0x4ae │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25adfc │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 43f3ec │ │ │ │ + bl 43f3ac │ │ │ │ ldr r1, [sp, #16] │ │ │ │ movs r2, #6 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ b.n 25ae40 │ │ │ │ bl 2511f4 │ │ │ │ b.n 25abe2 │ │ │ │ @@ -341338,30 +341342,30 @@ │ │ │ │ bpl.w 25add6 │ │ │ │ strd lr, r0, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #252] @ (25b06c ) │ │ │ │ mov r3, r7 │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25add6 │ │ │ │ ldrb.w r3, [r4, #916] @ 0x394 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25aebe │ │ │ │ ldr.w r0, [r4, #1192] @ 0x4a8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ cbz r0, 25af96 │ │ │ │ - bl 4348d0 │ │ │ │ + bl 434890 │ │ │ │ bl 25f608 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25b0f0 │ │ │ │ add.w r0, r4, #736 @ 0x2e0 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ mov r0, r4 │ │ │ │ bl 2642b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25b0f0 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 25afc6 │ │ │ │ @@ -341375,78 +341379,78 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1128 @ 0x468 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #2749 @ 0xabd │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 25ae1e │ │ │ │ movs r0, #7 │ │ │ │ bl 2443f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25ac4a │ │ │ │ ldr.w r0, [r4, #912] @ 0x390 │ │ │ │ bl 24447c │ │ │ │ b.n 25ac4a │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ b.n 25ac4a │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ subs r4, r7, r6 │ │ │ │ movs r4, r6 │ │ │ │ subs r0, r6, r6 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb896 │ │ │ │ + @ instruction: 0xb85e │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #56 @ (adr r5, 25b070 ) │ │ │ │ + add r4, pc, #856 @ (adr r4, 25b390 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ movs r6, r5 │ │ │ │ - sxtb r0, r3 │ │ │ │ + sxth r0, r4 │ │ │ │ movs r3, r4 │ │ │ │ mcr 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r4, r6 │ │ │ │ - add r4, pc, #232 @ (adr r4, 25b134 ) │ │ │ │ + add r4, pc, #8 @ (adr r4, 25b054 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r3, pc, #1008 @ (adr r3, 25b440 ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 25b360 ) │ │ │ │ movs r3, r4 │ │ │ │ ldr r0, [pc, #248] @ (25b14c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #136] @ (25b0e0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ movs r6, r5 │ │ │ │ - @ instruction: 0xb83c │ │ │ │ + @ instruction: 0xb804 │ │ │ │ movs r3, r4 │ │ │ │ - add r2, pc, #336 @ (adr r2, 25b1b4 ) │ │ │ │ + add r2, pc, #112 @ (adr r2, 25b0d4 ) │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r5, r7} │ │ │ │ + push {r4, r5, r6} │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [sp, #856] @ 0x358 │ │ │ │ + ldr r0, [sp, #632] @ 0x278 │ │ │ │ movs r6, r5 │ │ │ │ - push {r5, r6, r7} │ │ │ │ + push {r3, r5, r7} │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #32 @ (adr r1, 25b09c ) │ │ │ │ + add r0, pc, #832 @ (adr r0, 25b3bc ) │ │ │ │ movs r3, r4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25b53c │ │ │ │ ldr.w r0, [pc, #1552] @ 25b698 │ │ │ │ movw r1, #3037 @ 0xbdd │ │ │ │ add r0, pc │ │ │ │ @@ -341463,15 +341467,15 @@ │ │ │ │ ldrb.w r3, [r4, #632] @ 0x278 │ │ │ │ cbz r3, 25b0c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 258e2c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b29e │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b276 │ │ │ │ bl 25f4a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25b26e │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #14 │ │ │ │ @@ -341516,40 +341520,40 @@ │ │ │ │ bne.w 25b4cc │ │ │ │ bl 25f62c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b4c2 │ │ │ │ ldr.w r5, [pc, #1340] @ 25b6a0 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ ldr.w r6, [pc, #1336] @ 25b6a4 │ │ │ │ - bl 302fe8 │ │ │ │ + bl 302fa8 │ │ │ │ ldr.w r2, [pc, #1332] @ 25b6a8 │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #20] │ │ │ │ add.w r6, r6, #880 @ 0x370 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r1, [pc, #1304] @ 25b6ac │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ - bl 301828 │ │ │ │ + bl 2f9024 │ │ │ │ + bl 3017e8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 26d660 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 26e398 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b642 │ │ │ │ @@ -341558,51 +341562,51 @@ │ │ │ │ bne.w 25b4b8 │ │ │ │ ldrb.w r3, [r4, #632] @ 0x278 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25b4ae │ │ │ │ mov r0, r5 │ │ │ │ bl 26d6c0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b5fc │ │ │ │ ldr r2, [r7, #52] @ 0x34 │ │ │ │ ldr r1, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 26d36c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b65e │ │ │ │ mov r0, r5 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 259868 │ │ │ │ mov r0, r6 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldrd r3, r2, [r4, #864] @ 0x360 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 25b4d4 │ │ │ │ bl 25f62c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b532 │ │ │ │ bl 25f674 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b52a │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b620 │ │ │ │ bl 25f608 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25b5a2 │ │ │ │ bl 2600a4 │ │ │ │ - bl 2fde3c │ │ │ │ + bl 2fddfc │ │ │ │ ldrb.w r2, [r4, #632] @ 0x278 │ │ │ │ movs r1, #14 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ rsb r2, r2, #6 │ │ │ │ bl 2576cc │ │ │ │ bl 225f38 │ │ │ │ b.n 25ae1e │ │ │ │ @@ -341619,31 +341623,31 @@ │ │ │ │ ldr.w r3, [pc, #1064] @ 25b6b4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 25b29e │ │ │ │ ldr.w r0, [pc, #1056] @ 25b6b8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3018d4 │ │ │ │ + bl 301894 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25ae96 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25aea4 │ │ │ │ negs r3, r3 │ │ │ │ b.n 25ae78 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ movs r2, #11 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ ldr r3, [pc, #996] @ (25b6bc ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w sl, [r2, r3] │ │ │ │ @@ -341688,15 +341692,15 @@ │ │ │ │ ldr r3, [pc, #888] @ (25b6b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25abc6 │ │ │ │ ldr r0, [pc, #900] @ (25b6cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25abc6 │ │ │ │ ldr r0, [pc, #892] @ (25b6d0 ) │ │ │ │ movw r1, #3013 @ 0xbc5 │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ subs r3, #1 │ │ │ │ @@ -341708,15 +341712,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bge.n 25b38e │ │ │ │ bl 225f38 │ │ │ │ add r5, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3018d4 │ │ │ │ + bl 301894 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ negs r3, r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25ae78 │ │ │ │ b.n 25ae96 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -341746,15 +341750,15 @@ │ │ │ │ bpl.w 25af14 │ │ │ │ ldr r0, [pc, #772] @ (25b6d8 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r7 │ │ │ │ strd lr, ip, [sp, #8] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ b.n 25ade8 │ │ │ │ ldrb.w r3, [r4, #1184] @ 0x4a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25b0a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 26afdc │ │ │ │ @@ -341768,42 +341772,42 @@ │ │ │ │ ldr r3, [pc, #680] @ (25b6b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 25b10c │ │ │ │ ldr r0, [pc, #712] @ (25b6e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25b10c │ │ │ │ ldr r3, [pc, #704] @ (25b6e4 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25b124 │ │ │ │ ldr r3, [pc, #644] @ (25b6b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25b124 │ │ │ │ ldr r0, [pc, #684] @ (25b6e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25b124 │ │ │ │ ldr r3, [pc, #676] @ (25b6ec ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #676] @ (25b6f0 ) │ │ │ │ ldr r1, [pc, #680] @ (25b6f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1128 @ 0x468 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2779 @ 0xadb │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 25b472 │ │ │ │ movs r2, #11 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ movs r0, #0 │ │ │ │ @@ -341824,15 +341828,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 25ae56 │ │ │ │ ldr r0, [pc, #600] @ (25b6fc ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25ae56 │ │ │ │ movs r1, #66 @ 0x42 │ │ │ │ mov r0, r5 │ │ │ │ bl 26d24c │ │ │ │ b.n 25b1dc │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ @@ -341844,15 +341848,15 @@ │ │ │ │ b.n 25b162 │ │ │ │ mov r0, r4 │ │ │ │ bl 267480 │ │ │ │ b.n 25b158 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr.w r2, [r4, #856] @ 0x358 │ │ │ │ ldr.w r3, [sl] │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr.w r2, [r4, #860] @ 0x35c │ │ │ │ str.w r0, [r4, #864] @ 0x360 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ str.w r1, [r4, #868] @ 0x364 │ │ │ │ @@ -341869,15 +341873,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 25b220 │ │ │ │ ldr r1, [pc, #484] @ (25b704 ) │ │ │ │ ldr r0, [pc, #488] @ (25b708 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25b220 │ │ │ │ mov r0, r4 │ │ │ │ bl 2678cc │ │ │ │ b.n 25b234 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r1, #4 │ │ │ │ bl 26d24c │ │ │ │ @@ -341891,34 +341895,34 @@ │ │ │ │ ldr r3, [pc, #360] @ (25b6b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25b086 │ │ │ │ ldr r0, [pc, #440] @ (25b710 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25b086 │ │ │ │ ldr r3, [pc, #432] @ (25b714 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25b0b2 │ │ │ │ ldr r3, [pc, #324] @ (25b6b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 25b0b2 │ │ │ │ ldr r0, [pc, #412] @ (25b718 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25b0b2 │ │ │ │ ldr r0, [pc, #404] @ (25b71c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [pc, #400] @ (25b720 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r3, [r3, #616] @ 0x268 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 25ad62 │ │ │ │ @@ -341933,15 +341937,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 25b24e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ (25b728 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25b24e │ │ │ │ bl 225f38 │ │ │ │ mvn.w r3, #13 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 25b378 │ │ │ │ ldr r3, [pc, #340] @ (25b72c ) │ │ │ │ negs r0, r0 │ │ │ │ @@ -341952,186 +341956,186 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r2, #2765 @ 0xacd │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 25b460 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #312] @ (25b738 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #312] @ (25b73c ) │ │ │ │ ldr r1, [pc, #316] @ (25b740 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1128 @ 0x468 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2849 @ 0xb21 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ b.n 25b460 │ │ │ │ ldr r3, [pc, #288] @ (25b744 ) │ │ │ │ negs r0, r0 │ │ │ │ ldr r2, [pc, #288] @ (25b748 ) │ │ │ │ ldr r1, [pc, #292] @ (25b74c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #1128 @ 0x468 │ │ │ │ add r1, pc │ │ │ │ movw r2, #2882 @ 0xb42 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 25b460 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #264] @ (25b750 ) │ │ │ │ ldr r1, [pc, #264] @ (25b754 ) │ │ │ │ add.w r3, r3, #1128 @ 0x468 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2822 @ 0xb06 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25b618 │ │ │ │ ldr r3, [pc, #248] @ (25b758 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #248] @ (25b75c ) │ │ │ │ ldr r1, [pc, #248] @ (25b760 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1128 @ 0x468 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #2855 @ 0xb27 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25b618 │ │ │ │ ldr r3, [pc, #228] @ (25b764 ) │ │ │ │ movw r2, #3571 @ 0xdf3 │ │ │ │ ldr r1, [pc, #224] @ (25b768 ) │ │ │ │ ldr r0, [pc, #228] @ (25b76c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1168 @ 0x490 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, pc, #328 @ (adr r0, 25b7e4 ) │ │ │ │ + add r0, pc, #104 @ (adr r0, 25b704 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + ldr r7, [sp, #592] @ 0x250 │ │ │ │ movs r3, r4 │ │ │ │ - cmn r2, r6 │ │ │ │ + cmp r2, r7 │ │ │ │ movs r1, r4 │ │ │ │ - str r7, [sp, #176] @ 0xb0 │ │ │ │ + str r6, [sp, #976] @ 0x3d0 │ │ │ │ movs r6, r5 │ │ │ │ - cmn r4, r2 │ │ │ │ + cmp r4, r3 │ │ │ │ movs r1, r4 │ │ │ │ - cbz r0, 25b720 │ │ │ │ + cbz r0, 25b712 │ │ │ │ movs r3, r4 │ │ │ │ movs r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #768 @ 0x300 │ │ │ │ + add r3, sp, #544 @ 0x220 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ + add r2, sp, #992 @ 0x3e0 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #328] @ 0x148 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + add sp, #352 @ 0x160 │ │ │ │ movs r3, r4 │ │ │ │ adds r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + sub sp, #32 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + add sp, #480 @ 0x1e0 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [sp, #352] @ 0x160 │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ movs r6, r5 │ │ │ │ - sub sp, #344 @ 0x158 │ │ │ │ + sub sp, #120 @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [sp, #552] @ 0x228 │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ movs r3, r4 │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 25b726 │ │ │ │ + cbz r6, 25b718 │ │ │ │ movs r3, r4 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ + ldr r5, [sp, #912] @ 0x390 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r5, [sp, #776] @ 0x308 │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ movs r3, r4 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 25b718 │ │ │ │ + sub sp, #352 @ 0x160 │ │ │ │ movs r3, r4 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 25b720 │ │ │ │ + sub sp, #352 @ 0x160 │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #696 @ 0x2b8 │ │ │ │ + add r0, sp, #472 @ 0x1d8 │ │ │ │ movs r3, r4 │ │ │ │ ands r2, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + add sp, #176 @ 0xb0 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #800] @ 0x320 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #152 @ 0x98 │ │ │ │ + add r6, sp, #952 @ 0x3b8 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r2, [sp, #776] @ 0x308 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #640] @ 0x280 │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #616 @ 0x268 │ │ │ │ + add r7, sp, #392 @ 0x188 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [sp, #840] @ 0x348 │ │ │ │ + ldr r2, [sp, #616] @ 0x268 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #496] @ 0x1f0 │ │ │ │ + str r2, [sp, #272] @ 0x110 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #840 @ 0x348 │ │ │ │ + add r7, sp, #616 @ 0x268 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ movs r3, r4 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #936 @ 0x3a8 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [sp, #568] @ 0x238 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #248] @ 0xf8 │ │ │ │ + str r2, [sp, #24] │ │ │ │ movs r6, r5 │ │ │ │ - add r7, sp, #432 @ 0x1b0 │ │ │ │ + add r7, sp, #208 @ 0xd0 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [sp, #344] @ 0x158 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ - add sp, #320 @ 0x140 │ │ │ │ + add sp, #96 @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025b770 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -342151,15 +342155,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ bl 255b18 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ cbz r0, 25b7be │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ str.w r8, [r4, #1052] @ 0x41c │ │ │ │ add.w r0, r4, #1056 @ 0x420 │ │ │ │ bl 255b08 │ │ │ │ bl 260014 │ │ │ │ strd r0, r1, [r4, #872] @ 0x368 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 25b934 │ │ │ │ @@ -342188,41 +342192,41 @@ │ │ │ │ b.n 25b7f2 │ │ │ │ bl 2600a4 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 2fde3c │ │ │ │ + bl 2fddfc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #1 │ │ │ │ - bl 302998 │ │ │ │ + bl 302958 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25b8e4 │ │ │ │ bl 25f62c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25b94e │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 3017cc │ │ │ │ + bl 30178c │ │ │ │ ldr r3, [pc, #436] @ (25b9f0 ) │ │ │ │ str.w r0, [r4, #624] @ 0x270 │ │ │ │ ldr.w r6, [r9, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25b9b4 │ │ │ │ ldr r2, [pc, #420] @ (25b9f4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #420] @ (25b9f8 ) │ │ │ │ add.w r0, r4, #628 @ 0x274 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #632] @ 0x278 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25b98e │ │ │ │ bl 25f608 │ │ │ │ cbz r0, 25b87e │ │ │ │ @@ -342237,53 +342241,53 @@ │ │ │ │ bhi.n 25b898 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 256294 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 25b8c4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ bl 25f47c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25b95a │ │ │ │ ldr r2, [pc, #340] @ (25b9fc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #340] @ (25ba00 ) │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #917] @ 0x395 │ │ │ │ b.n 25b90a │ │ │ │ ldr r1, [pc, #316] @ (25ba04 ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r3, [pc, #316] @ (25ba08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #312] @ (25ba0c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1224 @ 0x4c8 │ │ │ │ movw r2, #4105 @ 0x1009 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 2582f4 │ │ │ │ ldr.w r1, [r4, #616] @ 0x268 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 25b8fe │ │ │ │ movs r2, #11 │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mov r0, r4 │ │ │ │ bl 25990c │ │ │ │ ldr r2, [pc, #260] @ (25ba10 ) │ │ │ │ ldr r3, [pc, #216] @ (25b9e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -342301,140 +342305,140 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2585b4 │ │ │ │ cmp r7, #8 │ │ │ │ bne.n 25b904 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ - bl 442480 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442440 │ │ │ │ + bl 442498 │ │ │ │ b.n 25b90a │ │ │ │ bl 25f698 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25b834 │ │ │ │ b.n 25b870 │ │ │ │ ldr r2, [pc, #184] @ (25ba14 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #184] @ (25ba18 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ b.n 25b8bc │ │ │ │ mov r0, r4 │ │ │ │ bl 264300 │ │ │ │ b.n 25b87e │ │ │ │ add.w r0, r4, #616 @ 0x268 │ │ │ │ movs r2, #9 │ │ │ │ mov r1, r7 │ │ │ │ bl 2576cc │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ b.n 25b90a │ │ │ │ ldr r3, [pc, #140] @ (25ba1c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25b870 │ │ │ │ ldr r3, [pc, #128] @ (25ba20 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25b870 │ │ │ │ ldr r0, [pc, #120] @ (25ba24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25b870 │ │ │ │ ldr r3, [pc, #112] @ (25ba28 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25b84c │ │ │ │ ldr r3, [pc, #92] @ (25ba20 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 25b84c │ │ │ │ ldr r0, [pc, #88] @ (25ba2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25b84c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r7, #29 │ │ │ │ movs r4, r6 │ │ │ │ lsrs r2, r6, #29 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #168 @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r0, r1, r3, r5, r7} │ │ │ │ - @ instruction: 0xffffaeb6 │ │ │ │ + vcvt.f32.u32 q13, q15, #1 │ │ │ │ movs r3, r4 │ │ │ │ bls.n 25ba82 │ │ │ │ - @ instruction: 0xffffaeba │ │ │ │ + @ instruction: 0xffffae82 │ │ │ │ movs r3, r4 │ │ │ │ - add r6, sp, #496 @ 0x1f0 │ │ │ │ + add r6, sp, #272 @ 0x110 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r2, #62] @ 0x3e │ │ │ │ + ldrh r0, [r3, #60] @ 0x3c │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + str r7, [sp, #808] @ 0x328 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r6, r6, #23 │ │ │ │ movs r4, r6 │ │ │ │ - bl 41fa16 │ │ │ │ - add r2, sp, #672 @ 0x2a0 │ │ │ │ + bl 41fa16 │ │ │ │ + add r2, sp, #448 @ 0x1c0 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #464 @ 0x1d0 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ movs r3, r4 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + add r4, sp, #920 @ 0x398 │ │ │ │ movs r3, r4 │ │ │ │ ldr r1, [pc, #8] @ (25ba3c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ - vld1.8 {d16[1]}, [r0], r0 │ │ │ │ + vld1.8 {d0[1]}, [r8], r0 │ │ │ │ ldr r3, [pc, #16] @ (25ba54 ) │ │ │ │ ldr r2, [pc, #20] @ (25ba58 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (25ba5c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsrs r0, r0, #19 │ │ │ │ movs r4, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 {d16[1]}, [r6], r0 │ │ │ │ + vst1.8 {d0[1]}, [lr], r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #40] @ (25ba9c ) │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r0, [r0] │ │ │ │ - bl 306e54 │ │ │ │ + bl 306e14 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -342543,20 +342547,20 @@ │ │ │ │ ldr r4, [r3, #0] │ │ │ │ bl 25f530 │ │ │ │ mov r3, r0 │ │ │ │ add r4, r5 │ │ │ │ add.w r0, r4, #24 │ │ │ │ cbz r3, 25bbae │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ cbz r0, 25bbbe │ │ │ │ - bl 309c28 │ │ │ │ + bl 309be8 │ │ │ │ adds r6, #1 │ │ │ │ add.w r5, r5, #336 @ 0x150 │ │ │ │ bl 260120 │ │ │ │ cmp r6, r0 │ │ │ │ blt.n 25bb98 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -342579,30 +342583,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25bb56 │ │ │ │ ldr r0, [pc, #40] @ (25bc24 ) │ │ │ │ subs r1, r4, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25bb56 │ │ │ │ nop │ │ │ │ lsrs r0, r7, #14 │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #98 @ 0x62 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #600 @ 0x258 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r2, [pc, #1268] @ 25c130 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -342623,30 +342627,30 @@ │ │ │ │ ldr.w r3, [pc, #1236] @ 25c13c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c03a │ │ │ │ - bl 4476c4 │ │ │ │ + bl 447684 │ │ │ │ ldrb.w r3, [r5, #1186] @ 0x4a2 │ │ │ │ cbnz r3, 25bc86 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r4, #328] @ 0x148 │ │ │ │ add.w fp, sp, #48 @ 0x30 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str.w r5, [r4, #312] @ 0x138 │ │ │ │ strd r5, r5, [fp, #4] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 25bd16 │ │ │ │ ldr.w r8, [pc, #1188] @ 25c140 │ │ │ │ add r8, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c00e │ │ │ │ ldr.w r6, [r4, #264] @ 0x108 │ │ │ │ dmb ish │ │ │ │ cbz r6, 25bd02 │ │ │ │ @@ -342671,15 +342675,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25c00e │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ b.n 25bcc6 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ adds r0, #16 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ strd r6, r6, [fp] │ │ │ │ str.w r6, [fp, #8] │ │ │ │ b.n 25bcd8 │ │ │ │ mov r6, fp │ │ │ │ ldr.w fp, [pc, #1064] @ 25c144 │ │ │ │ ldr.w r3, [pc, #1064] @ 25c148 │ │ │ │ mov r8, r7 │ │ │ │ @@ -342698,15 +342702,15 @@ │ │ │ │ ldr.w r1, [r4, #328] @ 0x148 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 30a408 │ │ │ │ + bl 30a3c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25c05e │ │ │ │ adds r0, #1 │ │ │ │ beq.w 25bffc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r3, r2 │ │ │ │ @@ -342726,15 +342730,15 @@ │ │ │ │ ldrne.w r1, [r4, #276] @ 0x114 │ │ │ │ ldreq.w r1, [r4, #272] @ 0x110 │ │ │ │ ldreq r2, [r4, #20] │ │ │ │ itee ne │ │ │ │ addne r1, #12 │ │ │ │ addeq r1, #12 │ │ │ │ subeq r2, #12 │ │ │ │ - bl 30a610 │ │ │ │ + bl 30a5d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25c07c │ │ │ │ adds r0, #1 │ │ │ │ beq.w 25bffc │ │ │ │ ldr r3, [pc, #912] @ (25c14c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -342765,34 +342769,34 @@ │ │ │ │ beq.n 25be94 │ │ │ │ mov r0, sl │ │ │ │ ldr.w sl, [pc, #824] @ 25c150 │ │ │ │ ldr.w r9, [r4, #280] @ 0x118 │ │ │ │ movw r2, #1364 @ 0x554 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.w 25bf8a │ │ │ │ ldr r3, [pc, #800] @ (25c154 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #800] @ (25c158 ) │ │ │ │ mov r1, sl │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1409 @ 0x581 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cbz r0, 25be5a │ │ │ │ bl 25bb38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 442a24 │ │ │ │ - bl 44791c │ │ │ │ + bl 4429e4 │ │ │ │ + bl 4478dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c012 │ │ │ │ ldr r2, [pc, #752] @ (25c15c ) │ │ │ │ ldr r3, [pc, #712] @ (25c134 ) │ │ │ │ add r2, pc │ │ │ │ @@ -342813,15 +342817,15 @@ │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25bf72 │ │ │ │ ldr r1, [pc, #704] @ (25c160 ) │ │ │ │ movw r2, #1364 @ 0x554 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ bl 259afc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25c11a │ │ │ │ ldr r3, [pc, #684] @ (25c164 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ @@ -342833,17 +342837,17 @@ │ │ │ │ bne.w 25bffc │ │ │ │ lsls r2, r7, #31 │ │ │ │ bpl.n 25bee2 │ │ │ │ ldr r3, [pc, #664] @ (25c168 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #4] │ │ │ │ adds r0, #16 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r6] │ │ │ │ str r3, [r6, #8] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #312] @ 0x138 │ │ │ │ b.n 25bd34 │ │ │ │ ldr.w r3, [r4, #272] @ 0x110 │ │ │ │ @@ -342866,15 +342870,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 25be02 │ │ │ │ ldr r1, [pc, #580] @ (25c16c ) │ │ │ │ mov r0, sl │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 25be4e │ │ │ │ ldr r3, [pc, #564] @ (25c170 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25bf1e │ │ │ │ @@ -342887,37 +342891,37 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #544] @ (25c178 ) │ │ │ │ ldr.w r3, [r4, #248] @ 0xf8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ ldrd r2, r3, [r4, #256] @ 0x100 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 25be02 │ │ │ │ b.n 25bf24 │ │ │ │ ldr r1, [pc, #520] @ (25c17c ) │ │ │ │ movw r2, #1364 @ 0x554 │ │ │ │ ldr.w r9, [r4, #320] @ 0x140 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 25beca │ │ │ │ b.n 25beaa │ │ │ │ bl 259afc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25c11a │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ blx 183830 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r9 │ │ │ │ - bl 30a76c │ │ │ │ + bl 30a72c │ │ │ │ cbnz r0, 25c002 │ │ │ │ ldr.w r0, [r4, #276] @ 0x114 │ │ │ │ ldrb.w r3, [r0, #267] @ 0x10b │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c0f2 │ │ │ │ ldr.w r1, [r0, #268] @ 0x10c │ │ │ │ mov r2, r9 │ │ │ │ @@ -342938,15 +342942,15 @@ │ │ │ │ mov r1, sl │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1417 @ 0x589 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 25be4e │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ b.n 25be4e │ │ │ │ mov r0, r9 │ │ │ │ mov r7, r8 │ │ │ │ @@ -342965,30 +342969,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25be68 │ │ │ │ ldr r0, [pc, #352] @ (25c18c ) │ │ │ │ ldrd r2, r3, [r4, #288] @ 0x120 │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25be68 │ │ │ │ ldr r3, [pc, #340] @ (25c190 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25bc76 │ │ │ │ ldr r3, [pc, #300] @ (25c174 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25bc76 │ │ │ │ ldr r0, [pc, #320] @ (25c194 ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25bc76 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25be5a │ │ │ │ ldr r3, [pc, #300] @ (25c198 ) │ │ │ │ movw r2, #1308 @ 0x51c │ │ │ │ @@ -343005,15 +343009,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (25c1ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1334 @ 0x536 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 25be4e │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #268] @ (25c1b0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #268] @ (25c1b4 ) │ │ │ │ @@ -343023,15 +343027,15 @@ │ │ │ │ ldr r3, [pc, #264] @ (25c1b8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov.w r2, #268 @ 0x10c │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ adds r3, #20 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 25be4e │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #240] @ (25c1bc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #240] @ (25c1c0 ) │ │ │ │ @@ -343042,28 +343046,28 @@ │ │ │ │ add r1, pc │ │ │ │ movw r5, #13124 @ 0x3344 │ │ │ │ movt r5, #4386 @ 0x1122 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ adds r3, #20 │ │ │ │ mov r7, r8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 25be4e │ │ │ │ ldr r3, [pc, #212] @ (25c1c8 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [pc, #212] @ (25c1cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ mov r7, r8 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1255 @ 0x4e7 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r9 │ │ │ │ blx 181788 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ b.n 25be4e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ (25c1d0 ) │ │ │ │ movw r2, #1398 @ 0x576 │ │ │ │ @@ -343082,87 +343086,87 @@ │ │ │ │ movs r4, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, #154 @ 0x9a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, sp, #960 @ 0x3c0 │ │ │ │ + add r2, sp, #736 @ 0x2e0 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r1, sp, #776 @ 0x308 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r0, #58] @ 0x3a │ │ │ │ + ldrh r6, [r1, #56] @ 0x38 │ │ │ │ movs r6, r5 │ │ │ │ - add r3, sp, #136 @ 0x88 │ │ │ │ + add r2, sp, #936 @ 0x3a8 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r3, #2 │ │ │ │ movs r4, r6 │ │ │ │ - add r1, sp, #480 @ 0x1e0 │ │ │ │ + add r1, sp, #256 @ 0x100 │ │ │ │ movs r3, r4 │ │ │ │ adds r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r6, #236 @ 0xec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #952 @ 0x3b8 │ │ │ │ + add r0, sp, #728 @ 0x2d8 │ │ │ │ movs r3, r4 │ │ │ │ adds r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #440 @ 0x1b8 │ │ │ │ + add r1, sp, #216 @ 0xd8 │ │ │ │ movs r3, r4 │ │ │ │ - add r0, sp, #640 @ 0x280 │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r4, #42] @ 0x2a │ │ │ │ movs r6, r5 │ │ │ │ - add r1, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #424 @ 0x1a8 │ │ │ │ movs r3, r4 │ │ │ │ adds r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r1, sp, #320 @ 0x140 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #664 @ (adr r7, 25c430 ) │ │ │ │ + add r7, pc, #440 @ (adr r7, 25c350 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r1, #40] @ 0x28 │ │ │ │ + ldrh r6, [r2, #38] @ 0x26 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, pc, #672 @ (adr r7, 25c440 ) │ │ │ │ + add r7, pc, #448 @ (adr r7, 25c360 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #744 @ (adr r7, 25c48c ) │ │ │ │ + add r7, pc, #520 @ (adr r7, 25c3ac ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r7, #38] @ 0x26 │ │ │ │ + ldrh r2, [r0, #38] @ 0x26 │ │ │ │ movs r6, r5 │ │ │ │ - add r0, sp, #96 @ 0x60 │ │ │ │ + add r7, pc, #896 @ (adr r7, 25c52c ) │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #568 @ (adr r7, 25c3e8 ) │ │ │ │ + add r7, pc, #344 @ (adr r7, 25c308 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #784 @ (adr r7, 25c4c4 ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 25c3e4 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #440 @ (adr r7, 25c370 ) │ │ │ │ + add r7, pc, #216 @ (adr r7, 25c290 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r2, #36] @ 0x24 │ │ │ │ movs r6, r5 │ │ │ │ - add r7, pc, #424 @ (adr r7, 25c368 ) │ │ │ │ + add r7, pc, #200 @ (adr r7, 25c288 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #272 @ (adr r7, 25c2d4 ) │ │ │ │ + add r7, pc, #48 @ (adr r7, 25c1f4 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r0, #36] @ 0x24 │ │ │ │ + ldrh r6, [r1, #34] @ 0x22 │ │ │ │ movs r6, r5 │ │ │ │ - add r0, sp, #224 @ 0xe0 │ │ │ │ + add r0, sp, #0 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r3, #34] @ 0x22 │ │ │ │ + ldrh r4, [r4, #32] │ │ │ │ movs r6, r5 │ │ │ │ - add r6, pc, #984 @ (adr r6, 25c5b0 ) │ │ │ │ + add r6, pc, #760 @ (adr r6, 25c4d0 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r7, pc, #976 @ (adr r7, 25c5ac ) │ │ │ │ + add r7, pc, #752 @ (adr r7, 25c4cc ) │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #544] @ (25c410 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -343172,53 +343176,53 @@ │ │ │ │ mov r7, r0 │ │ │ │ ldr r5, [pc, #540] @ (25c418 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30bf48 │ │ │ │ + bl 30bf08 │ │ │ │ ldr r3, [pc, #528] @ (25c41c ) │ │ │ │ ldr r2, [pc, #528] @ (25c420 ) │ │ │ │ ldr r1, [pc, #532] @ (25c424 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #512] @ (25c428 ) │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c36a │ │ │ │ mov r0, r7 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 30bef0 │ │ │ │ + bl 30beb0 │ │ │ │ cbz r0, 25c292 │ │ │ │ ldr r3, [pc, #492] @ (25c42c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c390 │ │ │ │ mov r0, r2 │ │ │ │ bl 25baa0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr r2, [pc, #456] @ (25c430 ) │ │ │ │ ldr r3, [pc, #424] @ (25c414 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -343229,15 +343233,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92bc │ │ │ │ + bl 2f927c │ │ │ │ mov r9, r0 │ │ │ │ bl 2568f8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c3b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 271c28 │ │ │ │ @@ -343250,104 +343254,104 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r9, r3 │ │ │ │ bl 271a60 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25c35c │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c3e2 │ │ │ │ ldr r0, [pc, #344] @ (25c434 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #344] @ (25c438 ) │ │ │ │ ldr r1, [pc, #348] @ (25c43c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #332] @ (25c440 ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ movs r0, #8 │ │ │ │ blx 181488 │ │ │ │ movs r1, #1 │ │ │ │ strd r8, r7, [r0] │ │ │ │ movs r2, #0 │ │ │ │ strb.w r1, [r8, #20] │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r0, r8, #16 │ │ │ │ ldr r2, [pc, #304] @ (25c444 ) │ │ │ │ ldr r1, [pc, #304] @ (25c448 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ b.n 25c266 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 309cb0 │ │ │ │ + bl 309c70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302a90 │ │ │ │ + bl 302a50 │ │ │ │ ldr r2, [pc, #280] @ (25c44c ) │ │ │ │ mov r3, r8 │ │ │ │ add.w r0, r8, #8 │ │ │ │ str.w r4, [r8, #24] │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r8, #12] │ │ │ │ ldr.w r1, [r8, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ ldr r3, [pc, #256] @ (25c450 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ b.n 25c266 │ │ │ │ ldr r3, [pc, #244] @ (25c454 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ b.n 25c24a │ │ │ │ ldr r3, [pc, #236] @ (25c458 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25c232 │ │ │ │ ldr r3, [pc, #228] @ (25c45c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25c232 │ │ │ │ ldr r0, [pc, #220] @ (25c460 ) │ │ │ │ ldrb.w r1, [r8] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25c232 │ │ │ │ ldr r3, [pc, #208] @ (25c464 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25c254 │ │ │ │ ldr r3, [pc, #188] @ (25c45c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25c254 │ │ │ │ ldr r0, [pc, #188] @ (25c468 ) │ │ │ │ ldrb.w r1, [r8] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 25c254 │ │ │ │ ldr r3, [pc, #176] @ (25c46c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25c2a6 │ │ │ │ @@ -343357,15 +343361,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 25c2a6 │ │ │ │ ldr.w r3, [r0, #1188] @ 0x4a4 │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #152] @ (25c470 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25c2a6 │ │ │ │ ldr r3, [pc, #144] @ (25c474 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25c2d8 │ │ │ │ ldr r3, [pc, #108] @ (25c45c ) │ │ │ │ @@ -343374,70 +343378,70 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 25c2d8 │ │ │ │ ldr r0, [pc, #124] @ (25c478 ) │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25c2d8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r2, #20 │ │ │ │ movs r4, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #20 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r7, #24] │ │ │ │ movs r6, r5 │ │ │ │ - adds r2, #60 @ 0x3c │ │ │ │ + adds r2, #4 │ │ │ │ movs r1, r4 │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ + adds r2, #24 │ │ │ │ movs r1, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r2, r3, #18 │ │ │ │ movs r4, r6 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ movs r6, r5 │ │ │ │ - adds r1, #110 @ 0x6e │ │ │ │ + adds r1, #54 @ 0x36 │ │ │ │ movs r1, r4 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + adds r1, #74 @ 0x4a │ │ │ │ movs r1, r4 │ │ │ │ - add r7, pc, #664 @ (adr r7, 25c6dc ) │ │ │ │ + add r7, pc, #440 @ (adr r7, 25c5fc ) │ │ │ │ movs r3, r4 │ │ │ │ bl 1a4446 │ │ │ │ - add r7, pc, #608 @ (adr r7, 25c6ac ) │ │ │ │ + add r7, pc, #384 @ (adr r7, 25c5cc ) │ │ │ │ movs r3, r4 │ │ │ │ lsls r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #108 @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #94 @ 0x5e │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #400 @ (adr r6, 25c5f4 ) │ │ │ │ + add r6, pc, #176 @ (adr r6, 25c514 ) │ │ │ │ movs r3, r4 │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #56 @ (adr r7, 25c4a4 ) │ │ │ │ + add r6, pc, #856 @ (adr r6, 25c7c4 ) │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #248 @ (adr r6, 25c56c ) │ │ │ │ + add r6, pc, #24 @ (adr r6, 25c48c ) │ │ │ │ movs r3, r4 │ │ │ │ cmp r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #328 @ (adr r6, 25c5c4 ) │ │ │ │ + add r6, pc, #104 @ (adr r6, 25c4e4 ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025c47c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -343522,15 +343526,15 @@ │ │ │ │ b.n 25c518 │ │ │ │ │ │ │ │ 0025c548 : │ │ │ │ ldr r3, [pc, #8] @ (25c554 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - b.w 43d110 │ │ │ │ + b.w 43d0d0 │ │ │ │ adds r0, #114 @ 0x72 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0025c558 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -343566,25 +343570,25 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + strh r2, [r7, #60] @ 0x3c │ │ │ │ movs r6, r5 │ │ │ │ - add r2, pc, #560 @ (adr r2, 25c7ec ) │ │ │ │ + add r2, pc, #336 @ (adr r2, 25c70c ) │ │ │ │ movs r3, r4 │ │ │ │ - add r5, pc, #384 @ (adr r5, 25c740 ) │ │ │ │ + add r5, pc, #160 @ (adr r5, 25c660 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r3, #62] @ 0x3e │ │ │ │ + strh r6, [r4, #60] @ 0x3c │ │ │ │ movs r6, r5 │ │ │ │ - add r2, pc, #480 @ (adr r2, 25c7a8 ) │ │ │ │ + add r2, pc, #256 @ (adr r2, 25c6c8 ) │ │ │ │ movs r3, r4 │ │ │ │ - add r5, pc, #512 @ (adr r5, 25c7cc ) │ │ │ │ + add r5, pc, #288 @ (adr r5, 25c6ec ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025c5cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -343667,27 +343671,27 @@ │ │ │ │ ldr.w r0, [r4, #232] @ 0xe8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r5, [r4, #256] @ 0x100 │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ strd r0, r5, [sp] │ │ │ │ ldr r0, [pc, #28] @ (25c6cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25c662 │ │ │ │ lsls r0, r7, #3 │ │ │ │ movs r4, r6 │ │ │ │ cmp r7, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #576 @ (adr r4, 25c910 ) │ │ │ │ + add r4, pc, #352 @ (adr r4, 25c830 ) │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #948] @ (25ca98 ) │ │ │ │ @@ -343701,38 +343705,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ bl 25f530 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ - bl 43b484 │ │ │ │ + bl 43b444 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 271c9c │ │ │ │ ldr r3, [pc, #912] @ (25caa4 ) │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r7, [sl, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25ca08 │ │ │ │ - bl 4476c4 │ │ │ │ + bl 447684 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 25c976 │ │ │ │ ldr r5, [pc, #888] @ (25caa8 ) │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ strd r7, fp, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ str.w sl, [sp, #24] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 25c936 │ │ │ │ ldrb.w r3, [r4, #236] @ 0xec │ │ │ │ dmb ish │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -343753,15 +343757,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #236] @ 0xec │ │ │ │ ldr r3, [r3, #8] │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25c86c │ │ │ │ ldrd r0, r1, [r4, #272] @ 0x110 │ │ │ │ - bl 4582d4 │ │ │ │ + bl 458294 │ │ │ │ mov r7, r0 │ │ │ │ bl 25f530 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25c84e │ │ │ │ str.w sl, [sp] │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ @@ -343801,20 +343805,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25ca4a │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 25c8de │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ b.n 25c73e │ │ │ │ mov r0, r4 │ │ │ │ bl 25df44 │ │ │ │ ldrd r0, r1, [r4, #272] @ 0x110 │ │ │ │ - bl 4582d4 │ │ │ │ + bl 458294 │ │ │ │ mov r7, r0 │ │ │ │ bl 25f530 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25ca60 │ │ │ │ mvn.w r3, #1 │ │ │ │ add.w sl, sp, #52 @ 0x34 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ @@ -343822,36 +343826,36 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ ands r3, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r2, [r4, #272] @ 0x110 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 30a268 │ │ │ │ + bl 30a228 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25c7c4 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ ldrd r7, fp, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25ca76 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25c9de │ │ │ │ bl 25baa0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ ldr r3, [pc, #540] @ (25cab0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 442a24 │ │ │ │ - bl 44791c │ │ │ │ + bl 4429e4 │ │ │ │ + bl 4478dc │ │ │ │ mov r0, fp │ │ │ │ bl 271d1c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25c94e │ │ │ │ ldr r2, [pc, #512] @ (25cab4 ) │ │ │ │ ldr r3, [pc, #488] @ (25caa0 ) │ │ │ │ @@ -343874,15 +343878,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #232] @ 0xe8 │ │ │ │ bl 25c5cc │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 30a38c │ │ │ │ + bl 30a34c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25c86c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ strd r3, r0, [sp, #32] │ │ │ │ ldr r3, [pc, #424] @ (25caac ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd sl, fp, [sp, #32] │ │ │ │ @@ -343898,15 +343902,15 @@ │ │ │ │ dmb ish │ │ │ │ b.n 25c81c │ │ │ │ add.w r0, r7, #20 │ │ │ │ bl 25dee4 │ │ │ │ b.n 25c7fe │ │ │ │ ldrd r7, fp, [sp, #40] @ 0x28 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ - bl 44791c │ │ │ │ + bl 4478dc │ │ │ │ mov r0, fp │ │ │ │ bl 271d1c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25c8b2 │ │ │ │ ldr r3, [pc, #360] @ (25cab8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -343918,15 +343922,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25c8b2 │ │ │ │ ldr r0, [pc, #344] @ (25cac0 ) │ │ │ │ ldrd r2, r3, [r4, #264] @ 0x108 │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25c8b2 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #39 @ 0x27 │ │ │ │ add.w r0, sp, #81 @ 0x51 │ │ │ │ ldrb r6, [r4, #0] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ blx 182f7c │ │ │ │ @@ -343939,15 +343943,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ stmia.w r6, {r0, r1, r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ - bl 30a38c │ │ │ │ + bl 30a34c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25c874 │ │ │ │ ldr r3, [pc, #244] @ (25caac ) │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ dmb ish │ │ │ │ @@ -343969,15 +343973,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 25c884 │ │ │ │ ldr r0, [pc, #208] @ (25cacc ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ b.n 25c884 │ │ │ │ ldr r3, [pc, #196] @ (25cad0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25c722 │ │ │ │ @@ -343985,15 +343989,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 25c722 │ │ │ │ ldr r0, [pc, #172] @ (25cad4 ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25c722 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (25cad8 ) │ │ │ │ mov.w r2, #700 @ 0x2bc │ │ │ │ ldr r1, [pc, #160] @ (25cadc ) │ │ │ │ ldr r0, [pc, #160] @ (25cae0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -344048,49 +344052,49 @@ │ │ │ │ cmp r5, #42 @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 0, 2, r0, cr14, cr3, {1} │ │ │ │ adds r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #768 @ (adr r2, 25cdc4 ) │ │ │ │ + add r2, pc, #544 @ (adr r2, 25cce4 ) │ │ │ │ movs r3, r4 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #56 @ (adr r2, 25cb08 ) │ │ │ │ + add r1, pc, #856 @ (adr r1, 25ce28 ) │ │ │ │ movs r3, r4 │ │ │ │ cmp r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #416 @ (adr r1, 25cc78 ) │ │ │ │ + add r1, pc, #192 @ (adr r1, 25cb98 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r0, #26] │ │ │ │ + strh r2, [r1, #24] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [sp, #880] @ 0x370 │ │ │ │ + ldr r5, [sp, #656] @ 0x290 │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #432 @ (adr r1, 25cc94 ) │ │ │ │ + add r1, pc, #208 @ (adr r1, 25cbb4 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r5, #24] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [sp, #792] @ 0x318 │ │ │ │ + ldr r5, [sp, #568] @ 0x238 │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #552 @ (adr r1, 25cd18 ) │ │ │ │ + add r1, pc, #328 @ (adr r1, 25cc38 ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r2, #24] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #384 @ (adr r1, 25cc7c ) │ │ │ │ + add r1, pc, #160 @ (adr r1, 25cb9c ) │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r0, #24] │ │ │ │ + strh r0, [r1, #22] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ movs r3, r4 │ │ │ │ - add r1, pc, #488 @ (adr r1, 25ccf0 ) │ │ │ │ + add r1, pc, #264 @ (adr r1, 25cc10 ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025cb08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -344103,31 +344107,31 @@ │ │ │ │ mov r8, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ adds r7, r3, #4 │ │ │ │ bl 25ba40 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov.w r6, #288 @ 0x120 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ bl 260120 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ str r1, [r5, #20] │ │ │ │ b.n 25cb68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r3, r6, r1, r3 │ │ │ │ ldrb.w r2, [r3, #236] @ 0xec │ │ │ │ uxtb r2, r2 │ │ │ │ adds r4, r1, #1 │ │ │ │ cbz r2, 25cba4 │ │ │ │ bl 260120 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 25cb4c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 25ba30 │ │ │ │ @@ -344147,47 +344151,47 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 260120 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ str r1, [r5, #20] │ │ │ │ dmb ish │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #244] @ 0xf4 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 25cbe6 │ │ │ │ ldr.w r1, [r8] │ │ │ │ str.w r2, [r8] │ │ │ │ str.w r1, [r3, #244] @ 0xf4 │ │ │ │ mov.w r2, #1 │ │ │ │ dmb ish │ │ │ │ strb.w r2, [r3, #236] @ 0xec │ │ │ │ add.w r0, r3, #40 @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ b.n 25cb74 │ │ │ │ ldr r3, [pc, #24] @ (25cc00 ) │ │ │ │ mov.w r2, #396 @ 0x18c │ │ │ │ ldr r1, [pc, #20] @ (25cc04 ) │ │ │ │ ldr r0, [pc, #24] @ (25cc08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r3, #10] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ movs r3, r4 │ │ │ │ - add r0, pc, #424 @ (adr r0, 25cdb4 ) │ │ │ │ + add r0, pc, #200 @ (adr r0, 25ccd4 ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025cc0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -344235,48 +344239,48 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r9, r5 │ │ │ │ add r8, pc │ │ │ │ b.n 25cc9a │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 309c28 │ │ │ │ + bl 309be8 │ │ │ │ adds r6, #1 │ │ │ │ add.w r5, r5, #288 @ 0x120 │ │ │ │ bl 260120 │ │ │ │ cmp r6, r0 │ │ │ │ bge.n 25ccee │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ add r4, r5 │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 25cc94 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ bl 2568f8 │ │ │ │ bl 259ae4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25cc8a │ │ │ │ ldr r1, [pc, #476] @ (25cea8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25cc8a │ │ │ │ mov r0, r4 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 271be0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25cc8a │ │ │ │ ldr r1, [pc, #452] @ (25ceac ) │ │ │ │ add r1, pc │ │ │ │ - bl 442984 │ │ │ │ + bl 442944 │ │ │ │ b.n 25cc8a │ │ │ │ ldr.w r8, [pc, #448] @ 25ceb0 │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r6 │ │ │ │ add r8, pc │ │ │ │ b.n 25cd04 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ @@ -344289,20 +344293,20 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ add r4, r6 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25ccfa │ │ │ │ add.w r0, r4, #16 │ │ │ │ - bl 43d698 │ │ │ │ + bl 43d658 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25ccfe │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 43d698 │ │ │ │ + bl 43d658 │ │ │ │ b.n 25ccfe │ │ │ │ ldr.w fp, [pc, #384] @ 25ceb4 │ │ │ │ mov.w r8, #0 │ │ │ │ ldr.w sl, [pc, #380] @ 25ceb8 │ │ │ │ mov r9, r8 │ │ │ │ add fp, pc │ │ │ │ mov r5, r8 │ │ │ │ @@ -344315,28 +344319,28 @@ │ │ │ │ ble.n 25ce04 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ str r5, [sp, #8] │ │ │ │ add r4, r8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cbz r0, 25cd80 │ │ │ │ - bl 302b10 │ │ │ │ + bl 302ad0 │ │ │ │ ldr r3, [pc, #336] @ (25cebc ) │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 3097bc │ │ │ │ + bl 30977c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ str r5, [r4, #24] │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 181788 │ │ │ │ ldr.w r6, [r4, #244] @ 0xf4 │ │ │ │ str r5, [r4, #4] │ │ │ │ str.w r5, [r4, #244] @ 0xf4 │ │ │ │ cbz r6, 25cdb8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -344368,31 +344372,31 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25cd48 │ │ │ │ bl 2568f8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ b.n 25cd48 │ │ │ │ ldr r4, [pc, #184] @ (25cec0 ) │ │ │ │ bl 253418 │ │ │ │ bl 271558 │ │ │ │ movs r5, #0 │ │ │ │ add r4, pc │ │ │ │ bl 25de6c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #4 │ │ │ │ - bl 43c928 │ │ │ │ + bl 43c8e8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 181788 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r5, [r3, #0] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 181788 │ │ │ │ @@ -344409,15 +344413,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (25cec8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 25cc70 │ │ │ │ ldr r0, [pc, #100] @ (25cecc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25cc70 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (25ced0 ) │ │ │ │ mov.w r2, #556 @ 0x22c │ │ │ │ ldr r1, [pc, #88] @ (25ced4 ) │ │ │ │ ldr r0, [pc, #88] @ (25ced8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -344433,17 +344437,17 @@ │ │ │ │ @ instruction: 0xfac80033 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #72 @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r1, #54 @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #864] @ 0x360 │ │ │ │ + ldr r7, [sp, #640] @ 0x280 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r7, [sp, #824] @ 0x338 │ │ │ │ + ldr r7, [sp, #600] @ 0x258 │ │ │ │ movs r3, r4 │ │ │ │ cmp r0, #198 @ 0xc6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r0, #124 @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r0, #120 @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @@ -344451,21 +344455,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #172 @ 0xac │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #96] @ 0x60 │ │ │ │ + ldr r5, [sp, #896] @ 0x380 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r0, #28] │ │ │ │ + ldrb r2, [r1, #27] │ │ │ │ movs r6, r5 │ │ │ │ - ldr r1, [sp, #624] @ 0x270 │ │ │ │ + ldr r1, [sp, #400] @ 0x190 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [sp, #384] @ 0x180 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025cedc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -344492,15 +344496,15 @@ │ │ │ │ ldr.w r2, [sl, #240] @ 0xf0 │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 25d08a │ │ │ │ str.w r7, [sl, #240] @ 0xf0 │ │ │ │ adds r5, #1 │ │ │ │ add.w r0, sl, #40 @ 0x28 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ bl 260120 │ │ │ │ cmp r0, r5 │ │ │ │ ble.n 25cfac │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r3, #232] @ 0xe8 │ │ │ │ cbnz r3, 25cf80 │ │ │ │ @@ -344519,18 +344523,18 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 25cf1c │ │ │ │ ldr r0, [pc, #356] @ (25d0d4 ) │ │ │ │ ldrb r1, [r1, r4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25cf1c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #336] @ (25d0d8 ) │ │ │ │ ldr r3, [pc, #308] @ (25d0bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -344546,23 +344550,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r7, [pc, #300] @ (25d0dc ) │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r4 │ │ │ │ add r7, pc │ │ │ │ b.n 25cfe2 │ │ │ │ add.w r0, sl, #136 @ 0x88 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 25cfdc │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 25cfdc │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 309e8c │ │ │ │ + bl 309e4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 25cf7a │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 25d030 │ │ │ │ adds r5, #1 │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ bl 260120 │ │ │ │ @@ -344571,15 +344575,15 @@ │ │ │ │ ble.n 25d05a │ │ │ │ ldr.w fp, [r3] │ │ │ │ ldr.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 25cf80 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ add.w sl, fp, r4 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ ldr r3, [pc, #192] @ (25d0c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25cfb6 │ │ │ │ ldr r3, [pc, #208] @ (25d0e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -344590,15 +344594,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 25cfb6 │ │ │ │ ldr r0, [pc, #192] @ (25d0e4 ) │ │ │ │ ldrb.w r1, [fp, r4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25cfb6 │ │ │ │ ldr r3, [pc, #180] @ (25d0e8 ) │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ dmb ish │ │ │ │ adds r3, #24 │ │ │ │ @@ -344625,15 +344629,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 25d062 │ │ │ │ ldr r0, [pc, #116] @ (25d0f0 ) │ │ │ │ ldr r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25d062 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #104] @ (25d0f4 ) │ │ │ │ movw r2, #637 @ 0x27d │ │ │ │ ldr r1, [pc, #100] @ (25d0f8 ) │ │ │ │ ldr r0, [pc, #104] @ (25d0fc ) │ │ │ │ add r3, pc │ │ │ │ @@ -344659,66 +344663,66 @@ │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r5, [sp, #264] @ 0x108 │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xf77c0033 │ │ │ │ movs r6, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #144] @ 0x90 │ │ │ │ + ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ movs r3, r4 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r5, #19] │ │ │ │ + ldrb r4, [r6, #18] │ │ │ │ movs r6, r5 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #312] @ 0x138 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r4, [sp, #280] @ 0x118 │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r2, #19] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ movs r6, r5 │ │ │ │ - str r7, [sp, #448] @ 0x1c0 │ │ │ │ + str r7, [sp, #224] @ 0xe0 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025d10c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 309cb0 │ │ │ │ + bl 309c70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302a90 │ │ │ │ + bl 302a50 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #44] @ (25d160 ) │ │ │ │ mov.w ip, #0 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #8 │ │ │ │ strb r1, [r3, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r3, #4] │ │ │ │ str r4, [r3, #24] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -344778,37 +344782,37 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 181648 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ adds r0, #4 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w sl, [r3, #232] @ 0xe8 │ │ │ │ bl 260144 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r5, sl │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str.w r3, [r4, #236] @ 0xec │ │ │ │ ble.w 25d394 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ mov r7, sl │ │ │ │ negs r1, r3 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ add.w r8, r0, #40 @ 0x28 │ │ │ │ str.w sl, [sp, #16] │ │ │ │ mov.w r3, r8, lsl #3 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #384] @ (25d3cc ) │ │ │ │ mov r8, sl │ │ │ │ add r3, pc │ │ │ │ @@ -344831,18 +344835,18 @@ │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ ldr.w r9, [r4] │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ mul.w fp, r3, sl │ │ │ │ add.w r4, r9, fp │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ strb.w sl, [r9, fp] │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ blx 181488 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, #4 │ │ │ │ bl 25e6e4 │ │ │ │ str.w fp, [r4, #244] @ 0xf4 │ │ │ │ @@ -344860,15 +344864,15 @@ │ │ │ │ bl 253448 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25d260 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 25d260 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r3 │ │ │ │ blx 181488 │ │ │ │ @@ -344893,15 +344897,15 @@ │ │ │ │ b.n 25d2b2 │ │ │ │ mov fp, r3 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [fp] │ │ │ │ adds r4, #1 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ uxtb r4, r4 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ cmp r4, r5 │ │ │ │ blt.n 25d326 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbnz r4, 25d382 │ │ │ │ ldr.w sl, [pc, #152] @ 25d3d8 │ │ │ │ mov.w r8, #288 @ 0x120 │ │ │ │ mov r7, r4 │ │ │ │ @@ -344924,15 +344928,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25d34a │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #11 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ movs r0, #0 │ │ │ │ b.n 25d1a6 │ │ │ │ @@ -344953,26 +344957,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5860033 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, sl, #11730944 @ 0xb30000 │ │ │ │ movs r3, #226 @ 0xe2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #320] @ 0x140 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ @ instruction: 0xef87ffff │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r4, #6] │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [sp, #456] @ 0x1c8 │ │ │ │ + str r4, [sp, #232] @ 0xe8 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025d3e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -344982,26 +344986,26 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r7, r3 │ │ │ │ bl 260120 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ str r1, [r5, #24] │ │ │ │ b.n 25d430 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r3, r6, r1, r3 │ │ │ │ ldr.w r2, [r3, #264] @ 0x108 │ │ │ │ adds r4, r1, #1 │ │ │ │ cbz r2, 25d44c │ │ │ │ bl 260120 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 25d416 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -345010,29 +345014,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 260120 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 46a394 │ │ │ │ + bl 46a354 │ │ │ │ str r1, [r5, #24] │ │ │ │ dmb ish │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #268] @ 0x10c │ │ │ │ ldr r1, [r2, #4] │ │ │ │ cbnz r1, 25d498 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r1, #4] │ │ │ │ str.w r7, [r3, #268] @ 0x10c │ │ │ │ movs r4, #1 │ │ │ │ dmb ish │ │ │ │ str.w r4, [r3, #264] @ 0x108 │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -345045,19 +345049,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #190 @ 0xbe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r3, #3] │ │ │ │ + ldrb r6, [r4, #2] │ │ │ │ movs r6, r5 │ │ │ │ - str r3, [sp, #480] @ 0x1e0 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025d4c0 : │ │ │ │ ldr r3, [pc, #8] @ (25d4cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -345109,39 +345113,39 @@ │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add r0, r5 │ │ │ │ ldrb r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25d532 │ │ │ │ adds r0, #8 │ │ │ │ - bl 43d698 │ │ │ │ + bl 43d658 │ │ │ │ b.n 25d532 │ │ │ │ ldr.w r8, [pc, #236] @ 25d644 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r9, [pc, #236] @ 25d648 │ │ │ │ mov r6, r7 │ │ │ │ add r8, pc │ │ │ │ mov.w sl, #0 │ │ │ │ add r9, pc │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 25d5f2 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ movs r5, #0 │ │ │ │ add r4, r7 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 302b10 │ │ │ │ + bl 302ad0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ add.w r0, r4, #216 @ 0xd8 │ │ │ │ str r5, [r4, #16] │ │ │ │ - bl 43c928 │ │ │ │ + bl 43c8e8 │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ ldr.w r0, [r4, #268] @ 0x10c │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ blx 181788 │ │ │ │ ldr.w r0, [r4, #272] @ 0x110 │ │ │ │ str r5, [r4, #4] │ │ │ │ @@ -345167,15 +345171,15 @@ │ │ │ │ blx r3 │ │ │ │ bl 260120 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r0, r6 │ │ │ │ bgt.n 25d56e │ │ │ │ add.w r0, r3, #16 │ │ │ │ movs r4, #0 │ │ │ │ - bl 43d0a4 │ │ │ │ + bl 43d064 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 181788 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ str r4, [r3, #0] │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -345219,15 +345223,15 @@ │ │ │ │ ldr.w fp, [pc, #384] @ 25d804 │ │ │ │ mov r7, r4 │ │ │ │ add fp, pc │ │ │ │ ldr.w sl, [r8, r3] │ │ │ │ b.n 25d6a2 │ │ │ │ add.w r0, r9, #120 @ 0x78 │ │ │ │ adds r7, #1 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ add.w r4, r4, #336 @ 0x150 │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 25d6e2 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r9, r3, r4 │ │ │ │ @@ -345242,30 +345246,30 @@ │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 25d690 │ │ │ │ ldr r0, [pc, #320] @ (25d810 ) │ │ │ │ ldrb r1, [r3, r4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25d690 │ │ │ │ ldr r3, [pc, #292] @ (25d800 ) │ │ │ │ cmp r5, r6 │ │ │ │ ldr.w sl, [r8, r3] │ │ │ │ ble.n 25d768 │ │ │ │ ldr r7, [pc, #304] @ (25d814 ) │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25d786 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ adds r4, #1 │ │ │ │ adds r0, #16 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ cmp r5, r4 │ │ │ │ bgt.n 25d6e8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 25d770 │ │ │ │ ldr r3, [pc, #276] @ (25d818 ) │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [pc, #276] @ (25d81c ) │ │ │ │ @@ -345295,15 +345299,15 @@ │ │ │ │ it cc │ │ │ │ strdcc lr, r2, [r1, #112] @ 0x70 │ │ │ │ bl 25ba30 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 25d7aa │ │ │ │ add.w r0, r4, #24 │ │ │ │ adds r6, #1 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ add.w r9, r9, #336 @ 0x150 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 25d718 │ │ │ │ ldr.w r8, [sp, #12] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25d7cc │ │ │ │ @@ -345324,15 +345328,15 @@ │ │ │ │ ldr.w r3, [r8, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 25d6f0 │ │ │ │ ldr r0, [pc, #136] @ (25d828 ) │ │ │ │ uxtb r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25d6f0 │ │ │ │ ldr r3, [pc, #92] @ (25d808 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25d752 │ │ │ │ @@ -345340,15 +345344,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 25d752 │ │ │ │ ldr r0, [pc, #104] @ (25d82c ) │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 25d752 │ │ │ │ ldr r3, [pc, #96] @ (25d830 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25d770 │ │ │ │ ldr r3, [pc, #48] @ (25d80c ) │ │ │ │ @@ -345360,46 +345364,46 @@ │ │ │ │ ldr r0, [pc, #80] @ (25d838 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r1, [r3, #112] @ 0x70 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ eors.w r0, ip, #51 @ 0x33 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #976] @ 0x3d0 │ │ │ │ + str r6, [sp, #752] @ 0x2f0 │ │ │ │ movs r3, r4 │ │ │ │ subs r6, r2, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 25d82c │ │ │ │ + bgt.n 25d7bc │ │ │ │ movs r0, r4 │ │ │ │ cmp r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #312] @ 0x138 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r5, [sp, #800] @ 0x320 │ │ │ │ movs r3, r4 │ │ │ │ movs r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #184] @ 0xb8 │ │ │ │ + str r5, [sp, #984] @ 0x3d8 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025d83c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -345445,29 +345449,29 @@ │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r7, [r3, #120] @ 0x78 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #16 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ bl 260144 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r6, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ble.n 25d86a │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ mov sl, r7 │ │ │ │ mov r9, r7 │ │ │ │ negs r1, r3 │ │ │ │ mov r8, r6 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ add.w r3, r0, #40 @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #212] @ (25d9c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -345494,21 +345498,21 @@ │ │ │ │ ldr r4, [r3, #4] │ │ │ │ bge.n 25d98c │ │ │ │ mov.w r3, #336 @ 0x150 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mul.w r5, r3, sl │ │ │ │ adds r4, r6, r5 │ │ │ │ add.w r0, r4, #216 @ 0xd8 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 43d048 │ │ │ │ + bl 43d008 │ │ │ │ str.w r7, [r4, #264] @ 0x108 │ │ │ │ movs r0, #16 │ │ │ │ strb.w sl, [r6, r5] │ │ │ │ blx 181488 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str.w r0, [r4, #268] @ 0x10c │ │ │ │ str r7, [r0, #4] │ │ │ │ @@ -345544,15 +345548,15 @@ │ │ │ │ beq.n 25d99a │ │ │ │ b.n 25d86c │ │ │ │ mrc 0, 5, r0, cr0, cr3, {1} │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #312] @ 0x138 │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ adds r4, r3, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0025d9d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -345610,15 +345614,15 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ add r6, sp, #28 │ │ │ │ blx 182f7c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ - bl 30a76c │ │ │ │ + bl 30a72c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25dae4 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ movw r3, #8721 @ 0x2211 │ │ │ │ movt r3, #17459 @ 0x4433 │ │ │ │ rev.w lr, r2 │ │ │ │ rev.w ip, r1 │ │ │ │ @@ -345630,48 +345634,48 @@ │ │ │ │ bne.w 25dc40 │ │ │ │ ldr r3, [pc, #508] @ (25dc98 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 25dbb4 │ │ │ │ - bl 446eb0 │ │ │ │ + bl 446e70 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 446eb0 │ │ │ │ + bl 446e70 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #484] @ (25dc9c ) │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #480] @ (25dca0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #480] @ (25dca4 ) │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #210 @ 0xd2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 25bb38 │ │ │ │ ldr r3, [pc, #444] @ (25dca8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ ldr r2, [pc, #440] @ (25dcac ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ - bl 442b4c │ │ │ │ + bl 442b0c │ │ │ │ ldr r2, [pc, #432] @ (25dcb0 ) │ │ │ │ ldr r3, [pc, #400] @ (25dc94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -345705,34 +345709,34 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ movw r2, #1553 @ 0x611 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 25bb38 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 25dafe │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r3, #8 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r2, [pc, #312] @ (25dcc8 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ dmb ish │ │ │ │ adds r3, #8 │ │ │ │ ldrex r1, [r3] │ │ │ │ adds r1, #1 │ │ │ │ strex r2, r1, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -345774,15 +345778,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25dbf2 │ │ │ │ ldr r0, [pc, #204] @ (25dcd8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ mov r2, r8 │ │ │ │ b.n 25db34 │ │ │ │ ldr r3, [pc, #192] @ (25dcdc ) │ │ │ │ movw r2, #13124 @ 0x3344 │ │ │ │ movt r2, #4386 @ 0x1122 │ │ │ │ ldr r1, [pc, #188] @ (25dce0 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -345790,99 +345794,99 @@ │ │ │ │ ldr r2, [pc, #184] @ (25dce4 ) │ │ │ │ mov r0, r6 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, lr, [sp] │ │ │ │ movs r2, #195 @ 0xc3 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25dae4 │ │ │ │ ldr r3, [pc, #164] @ (25dce8 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #164] @ (25dcec ) │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #160] @ (25dcf0 ) │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25dae4 │ │ │ │ bl 260120 │ │ │ │ ldr r3, [pc, #140] @ (25dcf4 ) │ │ │ │ ldr r2, [pc, #140] @ (25dcf8 ) │ │ │ │ ldr r1, [pc, #144] @ (25dcfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ strd r2, r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25dae4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r0], {51} @ 0x33 │ │ │ │ stcl 0, cr0, [sl], {51} @ 0x33 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #11] │ │ │ │ + strb r0, [r1, #10] │ │ │ │ movs r6, r5 │ │ │ │ - str r3, [sp, #928] @ 0x3a0 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r2, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #272] @ 0x110 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ stc 0, cr0, [r2], {51} @ 0x33 │ │ │ │ subs r0, r2, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r2, r0, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r6, #8] │ │ │ │ + strb r0, [r7, #7] │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r0, #38] @ 0x26 │ │ │ │ + ldrh r4, [r1, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ b.n 25ddf6 │ │ │ │ @ instruction: 0xffff1eac │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #392] @ 0x188 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r3, #5] │ │ │ │ + strb r2, [r4, #4] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r5, #30] │ │ │ │ + ldrh r4, [r6, #28] │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r6, #4] │ │ │ │ + strb r6, [r7, #3] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r1, #30] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r1, [sp, #976] @ 0x3d0 │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r2, #4] │ │ │ │ + strb r4, [r3, #3] │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [sp, #536] @ 0x218 │ │ │ │ + str r2, [sp, #312] @ 0x138 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r0, [r4, #28] │ │ │ │ + ldrh r0, [r5, #26] │ │ │ │ movs r3, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #4] │ │ │ │ cbz r0, 25dd2e │ │ │ │ push {lr} │ │ │ │ @@ -345898,32 +345902,32 @@ │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 181784 │ │ │ │ mov r0, r3 │ │ │ │ b.w 181784 │ │ │ │ ldr r1, [pc, #8] @ (25dd40 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ - bvs.n 25dcfc │ │ │ │ + bvs.n 25dc8c │ │ │ │ movs r0, r4 │ │ │ │ ldr r3, [pc, #16] @ (25dd58 ) │ │ │ │ ldr r2, [pc, #20] @ (25dd5c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (25dd60 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @ instruction: 0xe9bc0033 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 25dce8 │ │ │ │ + bvs.n 25dc78 │ │ │ │ movs r0, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #108] @ (25dde4 ) │ │ │ │ @@ -345937,15 +345941,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ blx r3 │ │ │ │ cbz r0, 25ddc0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 25dd98 │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr r2, [pc, #80] @ (25ddec ) │ │ │ │ ldr r3, [pc, #76] @ (25dde8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -345973,39 +345977,39 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ @ instruction: 0xe98a0033 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [r8, #-204]! @ 0xcc │ │ │ │ - strb r2, [r5, #3] │ │ │ │ + strb r2, [r6, #2] │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r1, [sp, #704] @ 0x2c0 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r4, #48] @ 0x30 │ │ │ │ + ldrh r2, [r5, #46] @ 0x2e │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025ddfc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ (25de5c ) │ │ │ │ add r4, pc │ │ │ │ ldr r5, [r4, #0] │ │ │ │ cbnz r5, 25de46 │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ blx 183830 │ │ │ │ str r0, [r4, #0] │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r6, [r4, #0] │ │ │ │ bl 25c47c │ │ │ │ str r0, [r6, #28] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ - bl 451ed8 │ │ │ │ + bl 451e98 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [r6, #32] │ │ │ │ strb.w r5, [r3, #36] @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -346020,19 +346024,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r1, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r6, #1] │ │ │ │ + strb r6, [r7, #0] │ │ │ │ movs r6, r5 │ │ │ │ - str r1, [sp, #464] @ 0x1d0 │ │ │ │ + str r1, [sp, #240] @ 0xf0 │ │ │ │ movs r3, r4 │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ + str r1, [sp, #368] @ 0x170 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025de6c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -346041,27 +346045,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ str r1, [r3, #32] │ │ │ │ cbz r0, 25de94 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 451f50 │ │ │ │ + bl 451f10 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #28] │ │ │ │ cbz r0, 25dea6 │ │ │ │ bl 25c4fc │ │ │ │ ldr r3, [pc, #56] @ (25dedc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43c928 │ │ │ │ + bl 43c8e8 │ │ │ │ ldr r3, [pc, #48] @ (25dee0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r2, [r3, #0] │ │ │ │ cbz r0, 25dec2 │ │ │ │ add sp, #12 │ │ │ │ @@ -346198,25 +346202,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (25e034 ) │ │ │ │ ldr r0, [pc, #32] @ (25e038 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r1, #104] @ 0x68 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r7, #60] @ 0x3c │ │ │ │ + ldrh r6, [r0, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r7, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #62] @ 0x3e │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r5, #60] @ 0x3c │ │ │ │ + ldrh r2, [r6, #58] @ 0x3a │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ + ldrh r6, [r2, #62] @ 0x3e │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025e03c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346282,19 +346286,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ ldr r3, [r7, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ asrs r2, r1, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r5, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #88] @ 0x58 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r5, #58] @ 0x3a │ │ │ │ + ldrh r4, [r6, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025e0fc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346378,15 +346382,15 @@ │ │ │ │ str.w r8, [r2, #12] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (25e218 ) │ │ │ │ ldr r0, [r4, #32] │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4520d0 │ │ │ │ + b.w 452090 │ │ │ │ ldr r3, [pc, #60] @ (25e21c ) │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ ldr r1, [pc, #60] @ (25e220 ) │ │ │ │ ldr r0, [pc, #64] @ (25e224 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ @@ -346397,35 +346401,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (25e22c ) │ │ │ │ ldr r0, [pc, #56] @ (25e230 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - ldr r4, [r0, #84] @ 0x54 │ │ │ │ + ldr r4, [r1, #80] @ 0x50 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r0, #50] @ 0x32 │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r0, #56] @ 0x38 │ │ │ │ + ldrh r2, [r1, #54] @ 0x36 │ │ │ │ movs r3, r4 │ │ │ │ asrs r2, r7, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xfb33ffff │ │ │ │ sdiv pc, r1, pc │ │ │ │ - ldr r0, [r4, #76] @ 0x4c │ │ │ │ + ldr r0, [r5, #72] @ 0x48 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r3, #46] @ 0x2e │ │ │ │ + ldrh r6, [r4, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r0, #54] @ 0x36 │ │ │ │ + ldrh r2, [r1, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r1, #76] @ 0x4c │ │ │ │ + ldr r4, [r2, #72] @ 0x48 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r1, #46] @ 0x2e │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r1, #54] @ 0x36 │ │ │ │ + ldrh r2, [r2, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025e234 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346454,19 +346458,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r4, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + ldrh r2, [r7, #46] @ 0x2e │ │ │ │ movs r3, r4 │ │ │ │ asrs r6, r4, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0025e29c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -346491,31 +346495,31 @@ │ │ │ │ bl 260144 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25e2b6 │ │ │ │ ldr r3, [pc, #52] @ (25e310 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 451ff4 │ │ │ │ + bl 451fb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 258df4 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r0, #40] @ 0x28 │ │ │ │ + ldrh r4, [r1, #38] @ 0x26 │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r1, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r7, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w ip, [r0, #244] @ 0xf4 │ │ │ │ ldr r1, [pc, #112] @ (25e38c ) │ │ │ │ ldr.w r2, [ip, #8] │ │ │ │ add r1, pc │ │ │ │ @@ -346570,15 +346574,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #52] @ (25e3dc ) │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ movs r1, #8 │ │ │ │ blx 181648 │ │ │ │ mov r3, r0 │ │ │ │ str.w r3, [r4, #304] @ 0x130 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -346667,28 +346671,28 @@ │ │ │ │ cmp r2, r5 │ │ │ │ bhi.n 25e488 │ │ │ │ ldr.w r1, [r4, #304] @ 0x130 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 30a6fc │ │ │ │ + b.w 30a6bc │ │ │ │ ldr r1, [pc, #76] @ (25e520 ) │ │ │ │ mov r3, r0 │ │ │ │ ldrb r4, [r4, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ movs r2, #173 @ 0xad │ │ │ │ ldr r3, [pc, #60] @ (25e524 ) │ │ │ │ ldr r1, [pc, #60] @ (25e528 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -346699,33 +346703,33 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 253920 │ │ │ │ nop │ │ │ │ b.n 25ea68 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #34] @ 0x22 │ │ │ │ + ldrh r6, [r1, #32] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [r3, #40] @ 0x28 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r3, #32] │ │ │ │ + ldrh r0, [r4, #30] │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ (25e5a0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #100] @ (25e5a4 ) │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ mov r5, r0 │ │ │ │ bl 25f728 │ │ │ │ cbz r0, 25e560 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #32] │ │ │ │ bl 25f530 │ │ │ │ @@ -346776,15 +346780,15 @@ │ │ │ │ bl 25e314 │ │ │ │ mov r0, r4 │ │ │ │ bl 25c5cc │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 30a38c │ │ │ │ + bl 30a34c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25e6a8 │ │ │ │ ldr r3, [pc, #220] @ (25e6d4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ dmb ish │ │ │ │ @@ -346869,19 +346873,19 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ b.n 25e964 │ │ │ │ movs r3, r6 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #12] │ │ │ │ + ldr r4, [r0, #12] │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r7, #16] │ │ │ │ + ldrh r6, [r0, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldrh r6, [r0, #20] │ │ │ │ + ldrh r6, [r1, #18] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025e6e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346889,15 +346893,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #48] @ (25e728 ) │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ movs r1, #4 │ │ │ │ blx 181648 │ │ │ │ str r0, [r4, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -346971,28 +346975,28 @@ │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ negs r1, r1 │ │ │ │ subs r6, r6, r3 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ rev r0, r0 │ │ │ │ str r0, [r5, #12] │ │ │ │ rev r2, r6 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r2, [r5, #32] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cbz r2, 25e7e8 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add.w r0, r5, #64 @ 0x40 │ │ │ │ - bl 437b40 │ │ │ │ + bl 437b00 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 25e80e │ │ │ │ movs r3, #0 │ │ │ │ mov ip, r3 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ add.w r1, r3, #40 @ 0x28 │ │ │ │ add.w r0, r5, r1, lsl #3 │ │ │ │ @@ -347027,27 +347031,27 @@ │ │ │ │ bpl.n 25e818 │ │ │ │ ldr r0, [pc, #36] @ (25e86c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldrb r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ svc 88 @ 0x58 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #8] │ │ │ │ + ldrh r4, [r3, #6] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025e870 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -347058,15 +347062,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr.w r5, [r4, #272] @ 0x110 │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r6, [r3, #8] │ │ │ │ negs r1, r6 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ rev r2, r2 │ │ │ │ cmp r2, r0 │ │ │ │ bhi.w 25e9e6 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ rev r1, r3 │ │ │ │ str.w r1, [r4, #312] @ 0x138 │ │ │ │ @@ -347121,15 +347125,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (25ea74 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #16] │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -347175,111 +347179,111 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #172] @ (25ea80 ) │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25e94c │ │ │ │ ldr r3, [pc, #156] @ (25ea84 ) │ │ │ │ ldr r4, [pc, #156] @ (25ea88 ) │ │ │ │ ldr r1, [pc, #160] @ (25ea8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movs r2, #238 @ 0xee │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25e94c │ │ │ │ ldr r3, [pc, #136] @ (25ea90 ) │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r4, [pc, #136] @ (25ea94 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (25ea98 ) │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #253 @ 0xfd │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25e94c │ │ │ │ ldr r3, [pc, #120] @ (25ea9c ) │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r4, [pc, #116] @ (25eaa0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (25eaa4 ) │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25e94c │ │ │ │ ldr r3, [pc, #100] @ (25eaa8 ) │ │ │ │ add.w r4, r5, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #100] @ (25eaac ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #100] @ (25eab0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25e94c │ │ │ │ nop │ │ │ │ udf #124 @ 0x7c │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #104] @ 0x68 │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r3, #10] │ │ │ │ + ldrh r2, [r4, #8] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r0, #62] @ 0x3e │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r7, #88] @ 0x58 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r0, #4] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r2, #92] @ 0x5c │ │ │ │ + str r4, [r3, #88] @ 0x58 │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ + strh r2, [r7, #58] @ 0x3a │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r1, #56] @ 0x38 │ │ │ │ + strh r4, [r2, #54] @ 0x36 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r6, #88] @ 0x58 │ │ │ │ + str r4, [r7, #84] @ 0x54 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r3, #0] │ │ │ │ + strh r6, [r4, #62] @ 0x3e │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r5, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r2, #88] @ 0x58 │ │ │ │ + str r6, [r3, #84] @ 0x54 │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r4, #60] @ 0x3c │ │ │ │ + strh r4, [r5, #58] @ 0x3a │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r2, #54] @ 0x36 │ │ │ │ + strh r0, [r3, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r6, #84] @ 0x54 │ │ │ │ + str r4, [r7, #80] @ 0x50 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r4, #0] │ │ │ │ + strh r6, [r5, #62] @ 0x3e │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r5, #52] @ 0x34 │ │ │ │ + strh r6, [r6, #50] @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025eab4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347305,15 +347309,15 @@ │ │ │ │ beq.n 25eb2e │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 25ead8 │ │ │ │ ldr.w r3, [r8, r2] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 25ead8 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ movs r0, #1 │ │ │ │ add.w r2, r9, #1 │ │ │ │ str r2, [r4, #4] │ │ │ │ str.w sl, [r3, r9, lsl #2] │ │ │ │ @@ -347417,39 +347421,39 @@ │ │ │ │ bne.n 25ebdc │ │ │ │ bl 25f74c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25ebda │ │ │ │ mov r0, r4 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ b.n 25ebda │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r0, #1 │ │ │ │ b.w 25cedc │ │ │ │ ldr r1, [pc, #36] @ (25ec60 ) │ │ │ │ ldr r0, [pc, #36] @ (25ec64 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsrs r6, r4, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r0, #56] @ 0x38 │ │ │ │ + str r2, [r1, #52] @ 0x34 │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r7, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #50] @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025ec68 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -347524,15 +347528,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, sl │ │ │ │ ldr.w r0, [r8, #16] │ │ │ │ mov r2, r5 │ │ │ │ - bl 30a76c │ │ │ │ + bl 30a72c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25ed2a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r5, [r4, #4] │ │ │ │ negs r6, r3 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ @@ -347578,15 +347582,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #212] @ (25eea0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r9 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -347606,15 +347610,15 @@ │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #144] @ (25eea8 ) │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #144] @ (25eeac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25edd8 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mul.w r6, r6, fp │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r6, r3 │ │ │ │ beq.w 25ed26 │ │ │ │ @@ -347625,73 +347629,73 @@ │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r3, [pc, #100] @ (25eeb4 ) │ │ │ │ ldr r1, [pc, #104] @ (25eeb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25edd8 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ movs r3, #2 │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #80] @ (25eebc ) │ │ │ │ ldr r3, [pc, #84] @ (25eec0 ) │ │ │ │ ldr r1, [pc, #84] @ (25eec4 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25edd8 │ │ │ │ ldr r3, [pc, #72] @ (25eec8 ) │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ ldr r1, [pc, #72] @ (25eecc ) │ │ │ │ ldr r0, [pc, #76] @ (25eed0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ bge.n 25eeb4 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r6, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r4, #32] │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + strh r4, [r1, #38] @ 0x26 │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r5, #38] @ 0x26 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r1, #32] │ │ │ │ + str r0, [r2, #28] │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r6, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #34] @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r3, #40] @ 0x28 │ │ │ │ + strh r6, [r4, #38] @ 0x26 │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r2, #28] │ │ │ │ + str r4, [r3, #24] │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r0, #36] @ 0x24 │ │ │ │ + strh r2, [r1, #34] @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r6, #20] │ │ │ │ + strh r2, [r7, #18] │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r6, #24] │ │ │ │ + str r4, [r7, #20] │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r4, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #32] │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r4, #24] │ │ │ │ + str r0, [r5, #20] │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #32] │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r4, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #32] │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #324] @ 0x144 │ │ │ │ mov r4, r0 │ │ │ │ @@ -347750,15 +347754,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (25efc0 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r5, [r5, #0] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 25ef5a │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #48] @ (25efc4 ) │ │ │ │ blx 18377c │ │ │ │ ldr r3, [pc, #44] @ (25efc8 ) │ │ │ │ ldr r1, [pc, #48] @ (25efcc ) │ │ │ │ @@ -347766,29 +347770,29 @@ │ │ │ │ ldrb r5, [r6, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #183 @ 0xb7 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25ef8a │ │ │ │ - ldr r7, [pc, #456] @ (25f180 ) │ │ │ │ + ldr r7, [pc, #232] @ (25f0a0 ) │ │ │ │ movs r1, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ + str r4, [r6, #4] │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r3, #32] │ │ │ │ + strh r4, [r4, #30] │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r2, #26] │ │ │ │ + strh r6, [r3, #24] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r3, #32] │ │ │ │ + strh r4, [r4, #30] │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r1, #4] │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r6, #24] │ │ │ │ + strh r2, [r7, #22] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #312] @ (25f11c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -347850,15 +347854,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #180] @ (25f12c ) │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -347899,34 +347903,34 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r5, [r9] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f084 │ │ │ │ mov sl, r5 │ │ │ │ b.n 25f0aa │ │ │ │ nop │ │ │ │ bvc.n 25f158 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + ldrsh r2, [r7, r5] │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r4, #26] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r3, #18] │ │ │ │ + strh r0, [r4, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh r6, [r4, r4] │ │ │ │ + ldrsh r6, [r5, r3] │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strh r0, [r4, #20] │ │ │ │ movs r3, r4 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #280] @ 0x118 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348012,44 +348016,44 @@ │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movs r2, #75 @ 0x4b │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f1fe │ │ │ │ ldr r5, [pc, #52] @ (25f278 ) │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ add r5, pc │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ blx 183424 │ │ │ │ b.n 25f218 │ │ │ │ ldr r5, [pc, #36] @ (25f27c ) │ │ │ │ add r5, pc │ │ │ │ b.n 25f24c │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #944] @ (25f610 ) │ │ │ │ + ldr r4, [pc, #720] @ (25f530 ) │ │ │ │ movs r1, r4 │ │ │ │ bpl.n 25f2e8 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #18] │ │ │ │ + strh r2, [r1, #16] │ │ │ │ movs r3, r4 │ │ │ │ - strh r0, [r1, #18] │ │ │ │ + strh r0, [r2, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r7, r7] │ │ │ │ + ldrb r4, [r0, r7] │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r4, #4] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ movs r3, r4 │ │ │ │ - strh r2, [r7, #14] │ │ │ │ + strh r2, [r0, #14] │ │ │ │ movs r3, r4 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ + strh r6, [r6, #8] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025f280 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -348077,15 +348081,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr.w r0, [r8, #12] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r9, [r3, r4, lsl #2] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, r9 │ │ │ │ - bl 455c08 │ │ │ │ + bl 455bc8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 25f374 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -348577,44 +348581,44 @@ │ │ │ │ add r4, pc │ │ │ │ cbz r3, 25f84a │ │ │ │ ldr r3, [pc, #68] @ (25f860 ) │ │ │ │ movs r1, #10 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #56] @ (25f864 ) │ │ │ │ ldr.w ip, [pc, #60] @ 25f868 │ │ │ │ mov.w r2, #468 @ 0x1d4 │ │ │ │ ldr r1, [pc, #56] @ (25f86c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r1] │ │ │ │ + ldr r4, [r5, r0] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r4, #17] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r0, #17] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025f870 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -348639,15 +348643,15 @@ │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #104] @ (25f914 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -348657,45 +348661,45 @@ │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #68] @ (25f920 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f8bc │ │ │ │ ldr r3, [pc, #52] @ (25f924 ) │ │ │ │ mov.w r2, #490 @ 0x1ea │ │ │ │ ldr.w lr, [pc, #52] @ 25f928 │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #48] @ (25f92c ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f8bc │ │ │ │ - ldrsb r4, [r5, r7] │ │ │ │ + ldrsb r4, [r6, r6] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r1, #17] │ │ │ │ + ldrb r2, [r2, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r2, #14] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r7, r6] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r0, #17] │ │ │ │ + ldrb r4, [r1, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r3, #14] │ │ │ │ + ldrb r4, [r4, #13] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r3, r6] │ │ │ │ + ldrsb r6, [r4, r5] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r1, #17] │ │ │ │ + ldrb r4, [r2, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + ldrb r4, [r0, #13] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025f930 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -348750,18 +348754,18 @@ │ │ │ │ ldr r1, [pc, #796] @ (25fcc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #581 @ 0x245 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #768] @ (25fccc ) │ │ │ │ ldr r3, [pc, #748] @ (25fcb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -348822,43 +348826,43 @@ │ │ │ │ ldrb.w r3, [r0, #1197] @ 0x4ad │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25fc48 │ │ │ │ movs r4, #1 │ │ │ │ b.n 25f9c0 │ │ │ │ ldr r0, [pc, #596] @ (25fcd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 25f97c │ │ │ │ bl 266388 │ │ │ │ cbnz r0, 25faca │ │ │ │ ldr r3, [pc, #584] @ (25fcd4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #584] @ (25fcd8 ) │ │ │ │ ldr r1, [pc, #588] @ (25fcdc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ movs r0, #1 │ │ │ │ bl 2443f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25f988 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 262830 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25f988 │ │ │ │ ldr r1, [pc, #544] @ (25fce0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ b.n 25f9be │ │ │ │ bl 266400 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 25fc2c │ │ │ │ ldr r0, [pc, #524] @ (25fce4 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, #116 @ 0x74 │ │ │ │ @@ -348870,73 +348874,73 @@ │ │ │ │ ldrb r2, [r4, r1] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 25fae0 │ │ │ │ ldr r3, [pc, #500] @ (25fce8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #492] @ (25fcec ) │ │ │ │ ldr r2, [pc, #496] @ (25fcf0 ) │ │ │ │ ldr r1, [pc, #496] @ (25fcf4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movw r2, #567 @ 0x237 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25fc54 │ │ │ │ ldr r3, [pc, #468] @ (25fcf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbz r3, 25fb32 │ │ │ │ - bl 2f2080 │ │ │ │ + bl 2f2040 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25fa4a │ │ │ │ ldr r3, [pc, #456] @ (25fcfc ) │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ ldr r4, [pc, #452] @ (25fd00 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #452] @ (25fd04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ ldr r3, [pc, #440] @ (25fd08 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #440] @ (25fd0c ) │ │ │ │ ldr r1, [pc, #440] @ (25fd10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ ldr r3, [pc, #424] @ (25fd14 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #424] @ (25fd18 ) │ │ │ │ ldr r1, [pc, #424] @ (25fd1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ bl 2568f8 │ │ │ │ ldrb.w r3, [r0, #890] @ 0x37a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25fa38 │ │ │ │ bl 256920 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -348948,15 +348952,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #380] @ (25fd28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25fa66 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25fa5e │ │ │ │ @@ -348966,15 +348970,15 @@ │ │ │ │ ldr r1, [pc, #352] @ (25fd34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #643 @ 0x283 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ bl 256920 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25fa30 │ │ │ │ ldr r3, [pc, #320] @ (25fd38 ) │ │ │ │ mov.w r2, #600 @ 0x258 │ │ │ │ @@ -348982,39 +348986,39 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (25fd40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ ldr r3, [pc, #304] @ (25fd44 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #304] @ (25fd48 ) │ │ │ │ ldr r1, [pc, #308] @ (25fd4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #615 @ 0x267 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ ldr r3, [pc, #288] @ (25fd50 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #288] @ (25fd54 ) │ │ │ │ ldr r1, [pc, #292] @ (25fd58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #555 @ 0x22b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 25f870 │ │ │ │ mov r4, r0 │ │ │ │ b.n 25f9c0 │ │ │ │ ldr r3, [pc, #260] @ (25fd5c ) │ │ │ │ @@ -349023,145 +349027,145 @@ │ │ │ │ ldr r1, [pc, #264] @ (25fd64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #622 @ 0x26e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ ldr r3, [pc, #244] @ (25fd68 ) │ │ │ │ mov.w r2, #636 @ 0x27c │ │ │ │ ldr r4, [pc, #244] @ (25fd6c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #244] @ (25fd70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ ldr r3, [pc, #228] @ (25fd74 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #228] @ (25fd78 ) │ │ │ │ ldr r1, [pc, #232] @ (25fd7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 25f9be │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183fb8 │ │ │ │ ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ movs r3, r6 │ │ │ │ ldmia r5, {r4, r5, r7} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r5, r3] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r1, #11] │ │ │ │ + ldrb r0, [r2, #10] │ │ │ │ movs r3, r4 │ │ │ │ ldmia r5, {r3, r4, r5} │ │ │ │ movs r3, r6 │ │ │ │ - ldrb r6, [r7, #11] │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r0, [r1, r0] │ │ │ │ + strb r0, [r2, r7] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r3, #13] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r4, #7] │ │ │ │ + ldrb r4, [r5, #6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r3, #11] │ │ │ │ + ldrb r6, [r4, #10] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r0, r7] │ │ │ │ + strb r2, [r1, r6] │ │ │ │ movs r6, r5 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r4, #13] │ │ │ │ + ldrb r4, [r5, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r6, #5] │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r5] │ │ │ │ + strb r2, [r4, r4] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r6, #18] │ │ │ │ + ldrb r4, [r7, #17] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r7, #4] │ │ │ │ + ldrb r0, [r0, #4] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r0, r5] │ │ │ │ + strb r2, [r1, r4] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r4, #9] │ │ │ │ + ldrb r4, [r5, #8] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r3, #4] │ │ │ │ + ldrb r6, [r4, #3] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r5, r3] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r5, #13] │ │ │ │ + ldrb r4, [r6, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r0, #4] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r6, r2] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r2, [r1, #3] │ │ │ │ + ldrb r2, [r2, #2] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r0, r3] │ │ │ │ + strb r4, [r1, r2] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r2, #18] │ │ │ │ + ldrb r2, [r3, #17] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r4, #2] │ │ │ │ + ldrb r0, [r5, #1] │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r3, r2] │ │ │ │ + strb r0, [r4, r1] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r0, #12] │ │ │ │ + ldrb r6, [r1, #11] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r6, #1] │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r0, r2] │ │ │ │ + strb r0, [r1, r1] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r1, #13] │ │ │ │ + ldrb r6, [r2, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r3, #1] │ │ │ │ + ldrb r4, [r4, #0] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r4, r1] │ │ │ │ + strb r4, [r5, r0] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r6, #6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + ldrb r0, [r1, #0] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r7, r0] │ │ │ │ + strb r4, [r0, r0] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r2, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r0, [r3, #0] │ │ │ │ + strb r0, [r4, #31] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r3, r0] │ │ │ │ + strh r4, [r4, r7] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r0, #15] │ │ │ │ + ldrb r2, [r1, #14] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r7, #31] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r0, r0] │ │ │ │ + strh r4, [r1, r7] │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r6, [r0, #16] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r4, #31] │ │ │ │ + strb r0, [r5, #30] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0025fd80 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -349281,15 +349285,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (25ff04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #690 @ 0x2b2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r2, [pc, #72] @ (25ff08 ) │ │ │ │ ldr r3, [pc, #52] @ (25fef8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -349308,19 +349312,19 @@ │ │ │ │ bl 25f930 │ │ │ │ b.n 25febe │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r7] │ │ │ │ + str r4, [r6, r6] │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r2, #48] @ 0x30 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r1, #23] │ │ │ │ + strb r0, [r2, #22] │ │ │ │ movs r3, r4 │ │ │ │ ldmia r0!, {r1, r6} │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 0025ff0c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -349506,19 +349510,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26011c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #584] @ (260360 ) │ │ │ │ + ldr r7, [pc, #360] @ (260280 ) │ │ │ │ movs r6, r5 │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r7, #12] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r0, #31] │ │ │ │ + strb r4, [r1, #30] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00260120 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -349797,24 +349801,24 @@ │ │ │ │ strb.w r3, [r4, #48] @ 0x30 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 26049e │ │ │ │ ldr.w r2, [r5, #560] @ 0x230 │ │ │ │ strb.w r3, [r4, #182] @ 0xb6 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r2, 26049a │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #196] @ (260548 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3f9f18 │ │ │ │ + bl 3f9ed8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str.w r2, [r4, #184] @ 0xb8 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #188] @ 0xbc │ │ │ │ strb.w r3, [r4, #200] @ 0xc8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ strb.w r3, [r4, #224] @ 0xe0 │ │ │ │ @@ -349829,24 +349833,24 @@ │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ ldr.w r1, [r5, #604] @ 0x25c │ │ │ │ ldrb.w r2, [r5, #609] @ 0x261 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ strb.w r2, [r4, #233] @ 0xe9 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r3, 260504 │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #88] @ (260548 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3be4e4 │ │ │ │ + bl 3be4a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #68] @ (26054c ) │ │ │ │ str.w r3, [r4, #236] @ 0xec │ │ │ │ ldr r3, [pc, #52] @ (260540 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -349873,15 +349877,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r3, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r4, [sp, #872] @ 0x368 │ │ │ │ movs r4, r4 │ │ │ │ │ │ │ │ 00260554 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -350103,15 +350107,15 @@ │ │ │ │ ldr.w r1, [pc, #1036] @ 260bf4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1178 @ 0x49a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ ldrb.w r2, [r3, #137] @ 0x89 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2606aa │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #1004] @ (260bf8 ) │ │ │ │ ldr r4, [pc, #1004] @ (260bfc ) │ │ │ │ @@ -350123,15 +350127,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #1000] @ (260c08 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1092 @ 0x444 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ ldrb.w r2, [r3, #169] @ 0xa9 │ │ │ │ ldrb.w r1, [r3, #67] @ 0x43 │ │ │ │ cmp r2, #99 @ 0x63 │ │ │ │ it ls │ │ │ │ cmpls r1, r2 │ │ │ │ bls.w 26072a │ │ │ │ @@ -350146,18 +350150,18 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #964] @ (260c1c ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1132 @ 0x46c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #940] @ (260c20 ) │ │ │ │ ldr r3, [pc, #876] @ (260be4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -350182,15 +350186,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #896] @ (260c34 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1039 @ 0x40f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ ldr r1, [pc, #880] @ (260c38 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #880] @ (260c3c ) │ │ │ │ ldr r3, [pc, #884] @ (260c40 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -350199,15 +350203,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #876] @ (260c48 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ mov.w r2, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #860] @ (260c4c ) │ │ │ │ ldr r4, [pc, #860] @ (260c50 ) │ │ │ │ ldr r3, [pc, #864] @ (260c54 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350216,15 +350220,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #856] @ (260c5c ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1057 @ 0x421 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ ldr r1, [pc, #840] @ (260c60 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #840] @ (260c64 ) │ │ │ │ ldr r3, [pc, #844] @ (260c68 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -350233,15 +350237,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #836] @ (260c70 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ mov.w r2, #1064 @ 0x428 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #820] @ (260c74 ) │ │ │ │ ldr r4, [pc, #820] @ (260c78 ) │ │ │ │ ldr r3, [pc, #824] @ (260c7c ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350250,15 +350254,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #816] @ (260c84 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1073 @ 0x431 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #800] @ (260c88 ) │ │ │ │ ldr r4, [pc, #800] @ (260c8c ) │ │ │ │ ldr r3, [pc, #804] @ (260c90 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350267,15 +350271,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #796] @ (260c98 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1082 @ 0x43a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #780] @ (260c9c ) │ │ │ │ ldr r4, [pc, #780] @ (260ca0 ) │ │ │ │ ldr r3, [pc, #784] @ (260ca4 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350284,15 +350288,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #776] @ (260cac ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1123 @ 0x463 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 2568f8 │ │ │ │ ldrb.w r2, [r0, #901] @ 0x385 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 260aee │ │ │ │ @@ -350315,15 +350319,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #712] @ (260cc0 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1194 @ 0x4aa │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ ldrb.w r2, [r3, #200] @ 0xc8 │ │ │ │ cbz r2, 260a32 │ │ │ │ ldrd r2, r1, [r3, #208] @ 0xd0 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 260a32 │ │ │ │ ldr r3, [pc, #684] @ (260cc4 ) │ │ │ │ @@ -350332,36 +350336,36 @@ │ │ │ │ ldr r1, [pc, #684] @ (260ccc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1202 @ 0x4b2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ ldrb.w r2, [r3, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 260ade │ │ │ │ ldrb.w r3, [r3, #233] @ 0xe9 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 260ade │ │ │ │ - bl 4375d8 │ │ │ │ + bl 437598 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 260ade │ │ │ │ ldr r3, [pc, #644] @ (260cd0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #644] @ (260cd4 ) │ │ │ │ mov.w r2, #1208 @ 0x4b8 │ │ │ │ ldr r4, [pc, #640] @ (260cd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #624] @ (260cdc ) │ │ │ │ ldr r4, [pc, #628] @ (260ce0 ) │ │ │ │ ldr r3, [pc, #628] @ (260ce4 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350370,15 +350374,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #624] @ (260cec ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1100 @ 0x44c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #604] @ (260cf0 ) │ │ │ │ ldr r4, [pc, #608] @ (260cf4 ) │ │ │ │ ldr r3, [pc, #608] @ (260cf8 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350387,15 +350391,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #604] @ (260d00 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #584] @ (260d04 ) │ │ │ │ ldr r4, [pc, #588] @ (260d08 ) │ │ │ │ ldr r3, [pc, #588] @ (260d0c ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350404,22 +350408,22 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #584] @ (260d14 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1115 @ 0x45b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ movs r4, #1 │ │ │ │ b.n 26086a │ │ │ │ ldr r1, [pc, #564] @ (260d18 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ b.n 260868 │ │ │ │ bl 2568f8 │ │ │ │ ldr.w r2, [r0, #548] @ 0x224 │ │ │ │ cmp r2, #2 │ │ │ │ bhi.n 260bd4 │ │ │ │ cbnz r2, 260b14 │ │ │ │ bl 2568f8 │ │ │ │ @@ -350436,15 +350440,15 @@ │ │ │ │ ldr r1, [pc, #520] @ (260d24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1186 @ 0x4a2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #500] @ (260d28 ) │ │ │ │ ldr r4, [pc, #500] @ (260d2c ) │ │ │ │ ldr r3, [pc, #504] @ (260d30 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350453,15 +350457,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (260d38 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1140 @ 0x474 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #480] @ (260d3c ) │ │ │ │ ldr r4, [pc, #480] @ (260d40 ) │ │ │ │ ldr r3, [pc, #484] @ (260d44 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350470,15 +350474,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #476] @ (260d4c ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1147 @ 0x47b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #460] @ (260d50 ) │ │ │ │ ldr r4, [pc, #460] @ (260d54 ) │ │ │ │ ldr r3, [pc, #464] @ (260d58 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350487,15 +350491,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #456] @ (260d60 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1154 @ 0x482 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #440] @ (260d64 ) │ │ │ │ ldr r4, [pc, #440] @ (260d68 ) │ │ │ │ ldr r3, [pc, #444] @ (260d6c ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ @@ -350504,225 +350508,225 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #436] @ (260d74 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1162 @ 0x48a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 260868 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ bl 183fb8 │ │ │ │ stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #696] @ (260ea8 ) │ │ │ │ + ldr r0, [pc, #472] @ (260dc8 ) │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r1, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #68] @ 0x44 │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r7, #6] │ │ │ │ + strb r0, [r0, #6] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r3, #6] │ │ │ │ + strb r2, [r4, #5] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #504] @ (260dfc ) │ │ │ │ + ldr r0, [pc, #280] @ (260d1c ) │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r6, #9 │ │ │ │ + asrs r6, r7, #8 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #64] @ 0x40 │ │ │ │ movs r3, r4 │ │ │ │ - mov r6, r7 │ │ │ │ + mov r6, r0 │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r4, #9] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [pc, #272] @ (260d28 ) │ │ │ │ + ldr r0, [pc, #48] @ (260c48 ) │ │ │ │ movs r6, r5 │ │ │ │ - asrs r4, r7, #8 │ │ │ │ + asrs r4, r0, #8 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #60] @ 0x3c │ │ │ │ movs r3, r4 │ │ │ │ bkpt 0x008e │ │ │ │ movs r3, r6 │ │ │ │ - cmp r0, r9 │ │ │ │ + cmp r0, r2 │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r1, #1] │ │ │ │ + strb r6, [r2, #0] │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + @ instruction: 0x47b2 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r4, #7 │ │ │ │ + asrs r2, r5, #6 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r0, #60] @ 0x3c │ │ │ │ + ldr r4, [r1, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r1, #1] │ │ │ │ + strb r4, [r2, #0] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, r9 │ │ │ │ + cmp r6, r2 │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0x47c2 │ │ │ │ + @ instruction: 0x478a │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r7, #6 │ │ │ │ + asrs r2, r0, #6 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, r9 │ │ │ │ + cmp r4, r2 │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r4, #0] │ │ │ │ + ldr r2, [r5, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0x479a │ │ │ │ + bx ip │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r2, #6 │ │ │ │ + asrs r2, r3, #5 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r6, #52] @ 0x34 │ │ │ │ + ldr r4, [r7, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r4, #0] │ │ │ │ + ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - cmp lr, sl │ │ │ │ + cmp lr, r3 │ │ │ │ movs r3, r4 │ │ │ │ - bx lr │ │ │ │ + bx r7 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r5, #5 │ │ │ │ + asrs r2, r6, #4 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [r2, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ - cmp ip, ip │ │ │ │ + cmp ip, r5 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + ldr r6, [r7, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ - bx r9 │ │ │ │ + bx r2 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r0, #5 │ │ │ │ + asrs r2, r1, #4 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r4, #48] @ 0x30 │ │ │ │ + ldr r4, [r5, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - mov r0, r1 │ │ │ │ + cmp r8, sl │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ - bx r4 │ │ │ │ + mov sl, sp │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r3, #4 │ │ │ │ + asrs r2, r4, #3 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r7, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r2, #3] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r2, #3] │ │ │ │ + strb r2, [r3, #2] │ │ │ │ movs r3, r4 │ │ │ │ - mov sl, pc │ │ │ │ + mov sl, r8 │ │ │ │ movs r6, r5 │ │ │ │ - asrs r2, r6, #3 │ │ │ │ + asrs r2, r7, #2 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r3, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r6, #8] │ │ │ │ + strb r4, [r7, #7] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r2, #8] │ │ │ │ + strb r6, [r3, #7] │ │ │ │ movs r3, r4 │ │ │ │ - mov lr, r4 │ │ │ │ + mov r6, sp │ │ │ │ movs r6, r5 │ │ │ │ - asrs r6, r3, #2 │ │ │ │ + asrs r6, r4, #1 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r0, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - mov r2, pc │ │ │ │ + mov r2, r8 │ │ │ │ movs r6, r5 │ │ │ │ - strb r0, [r3, #8] │ │ │ │ + strb r0, [r4, #7] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r2, #36] @ 0x24 │ │ │ │ + ldr r6, [r3, #32] │ │ │ │ movs r3, r4 │ │ │ │ - mov r2, r8 │ │ │ │ + mov r2, r1 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r4, #32] │ │ │ │ + ldr r4, [r5, #28] │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r3, #8] │ │ │ │ + strb r0, [r4, #7] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r5, #116] @ 0x74 │ │ │ │ + ldr r4, [r6, #112] @ 0x70 │ │ │ │ movs r3, r4 │ │ │ │ - mov r0, r4 │ │ │ │ + cmp r8, sp │ │ │ │ movs r6, r5 │ │ │ │ - asrs r0, r3, #32 │ │ │ │ + lsrs r0, r4, #31 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ + ldr r2, [r0, #28] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r1, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r6, #116] @ 0x74 │ │ │ │ + ldr r0, [r7, #112] @ 0x70 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r8, pc │ │ │ │ + cmp r8, r8 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r0, r6, #31 │ │ │ │ + lsrs r0, r7, #30 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ + ldr r2, [r3, #24] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r2, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r7, #116] @ 0x74 │ │ │ │ + ldr r0, [r0, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r8, sl │ │ │ │ + cmp r8, r3 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ + lsrs r0, r2, #30 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r2, [r6, #20] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r3, #2] │ │ │ │ + strb r6, [r4, #1] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, pc │ │ │ │ + cmp r4, r8 │ │ │ │ movs r6, r5 │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + strb r2, [r4, #1] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + ldr r0, [r4, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r2, #124] @ 0x7c │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r6, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp r6, r3 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r1, #29 │ │ │ │ + lsrs r6, r2, #28 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r6, #16] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + ldr r4, [r0, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, r5 │ │ │ │ + add lr, lr │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r4, #28 │ │ │ │ + lsrs r6, r5, #27 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r0, #124] @ 0x7c │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r4, #120] @ 0x78 │ │ │ │ + ldr r2, [r5, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r6, r0 │ │ │ │ + add lr, r9 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r7, #27 │ │ │ │ + lsrs r6, r0, #27 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r5, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - add lr, fp │ │ │ │ + add lr, r4 │ │ │ │ movs r6, r5 │ │ │ │ - lsrs r6, r2, #27 │ │ │ │ + lsrs r6, r3, #26 │ │ │ │ movs r1, r4 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00260d78 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ @@ -351133,71 +351137,71 @@ │ │ │ │ cbz r3, 261252 │ │ │ │ ldrb.w r3, [r4, #233] @ 0xe9 │ │ │ │ strb.w r3, [r5, #609] @ 0x261 │ │ │ │ ldrb.w r3, [r4, #234] @ 0xea │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 260f8e │ │ │ │ ldr.w r0, [r5, #612] @ 0x264 │ │ │ │ - bl 3be160 │ │ │ │ + bl 3be120 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ str r3, [sp, #12] │ │ │ │ cbz r3, 261288 │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #324] @ (2613b8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3be4e4 │ │ │ │ + bl 3be4a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r3, [r5, #612] @ 0x264 │ │ │ │ b.n 260f8e │ │ │ │ ldr.w r0, [r5, #560] @ 0x230 │ │ │ │ - bl 3f8608 │ │ │ │ + bl 3f85c8 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #558] @ 0x22e │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cbz r3, 2612c0 │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #268] @ (2613b8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 3f9f18 │ │ │ │ + bl 3f9ed8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ b.n 26120c │ │ │ │ ldrd r0, r1, [r4, #144] @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, r1, [r5, #520] @ 0x208 │ │ │ │ bl 264cec │ │ │ │ b.n 2611a6 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ str.w r3, [r5, #508] @ 0x1fc │ │ │ │ bl 272988 │ │ │ │ b.n 261156 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.n 261062 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.n 260fe6 │ │ │ │ - bl 4341e4 │ │ │ │ + bl 4341a4 │ │ │ │ b.n 261024 │ │ │ │ ldrd r0, r1, [r5, #464] @ 0x1d0 │ │ │ │ - bl 2fde3c │ │ │ │ + bl 2fddfc │ │ │ │ b.n 261130 │ │ │ │ ldrd r0, r1, [r5, #536] @ 0x218 │ │ │ │ - bl 2fde3c │ │ │ │ + bl 2fddfc │ │ │ │ b.n 2611c2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ (2613bc ) │ │ │ │ movw r2, #1366 @ 0x556 │ │ │ │ ldr r1, [pc, #168] @ (2613c0 ) │ │ │ │ ldr r0, [pc, #172] @ (2613c4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -351255,57 +351259,57 @@ │ │ │ │ movs r3, r6 │ │ │ │ cbnz r0, 2613be │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb76e │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r4, [r2, #18] │ │ │ │ + ldrh r4, [r3, #16] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r3, #14] │ │ │ │ movs r4, r4 │ │ │ │ - ldrh r0, [r3, #14] │ │ │ │ + ldrh r0, [r4, #12] │ │ │ │ movs r4, r4 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #128 @ 0x80 │ │ │ │ + subs r5, #72 @ 0x48 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r4, #20] │ │ │ │ + str r2, [r5, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r4, #24] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r1, #20] │ │ │ │ + str r2, [r2, #16] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r4, #20] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #82 @ 0x52 │ │ │ │ + subs r5, #26 │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [r6, #16] │ │ │ │ + str r4, [r7, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r1, #20] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r3, #16] │ │ │ │ + str r0, [r4, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r1, #24] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #32 │ │ │ │ + subs r4, #232 @ 0xe8 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r0, #16] │ │ │ │ + str r2, [r1, #12] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r6, [r0, #20] │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #10 │ │ │ │ + subs r4, #210 @ 0xd2 │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [r5, #12] │ │ │ │ + str r4, [r6, #8] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ + ldr r2, [r4, #16] │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #16] @ (26141c ) │ │ │ │ ldr r2, [pc, #20] @ (261420 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -351315,15 +351319,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ uxtb r0, r7 │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r7, [sp, #792] @ 0x318 │ │ │ │ movs r0, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ @@ -351371,45 +351375,45 @@ │ │ │ │ bpl.n 261468 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [pc, #64] @ (2614e8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 261468 │ │ │ │ ldr r2, [pc, #52] @ (2614ec ) │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #52] @ (2614f0 ) │ │ │ │ ldr r1, [pc, #56] @ (2614f4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r7, r6, [sp, #4] │ │ │ │ movw r2, #705 @ 0x2c1 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 26147a │ │ │ │ nop │ │ │ │ uxth r4, r5 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ - ldr r0, [r1, #60] @ 0x3c │ │ │ │ + ldr r0, [r2, #56] @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #10 │ │ │ │ + subs r4, #210 @ 0xd2 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [r4, #56] @ 0x38 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #220] @ (2615e8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -351437,15 +351441,15 @@ │ │ │ │ ldr.w r6, [r4, #380] @ 0x17c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 26159c │ │ │ │ movs r2, #14 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ movw r1, #43521 @ 0xaa01 │ │ │ │ movt r1, #32784 @ 0x8010 │ │ │ │ ldr.w r0, [r8, #124] @ 0x7c │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r3, r6, [sp, #12] │ │ │ │ @@ -351480,26 +351484,26 @@ │ │ │ │ bpl.n 26154c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #80] @ (261604 ) │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26154c │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #56] @ (261608 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (26160c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #12 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 261574 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r4, 261628 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -351510,19 +351514,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 26161e │ │ │ │ movs r3, r6 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #44] @ 0x2c │ │ │ │ + ldr r4, [r7, #40] @ 0x28 │ │ │ │ movs r3, r4 │ │ │ │ - subs r3, #246 @ 0xf6 │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -351539,15 +351543,15 @@ │ │ │ │ ldr.w r4, [r4, #380] @ 0x17c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 261664 │ │ │ │ movs r2, #15 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -351564,33 +351568,33 @@ │ │ │ │ bpl.n 261646 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #32] @ (26169c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 261646 │ │ │ │ nop │ │ │ │ sub sp, #320 @ 0x140 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #40] @ 0x28 │ │ │ │ + ldr r4, [r1, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ ldr r1, [pc, #8] @ (2616ac ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #196] @ (261788 ) │ │ │ │ @@ -351649,62 +351653,62 @@ │ │ │ │ bl 2394b8 │ │ │ │ b.n 26171a │ │ │ │ ldr r1, [pc, #72] @ (261794 ) │ │ │ │ ldr r0, [pc, #72] @ (261798 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 26171a │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #48] @ (26179c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2617a0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 261758 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #248 @ 0xf8 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #920 @ 0x398 │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, #122 @ 0x7a │ │ │ │ + subs r2, #66 @ 0x42 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r0, [r1, #32] │ │ │ │ + ldr r0, [r2, #28] │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, #90 @ 0x5a │ │ │ │ + subs r2, #34 @ 0x22 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r4, [r1, #28] │ │ │ │ + ldr r4, [r2, #24] │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (261828 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #116] @ (26182c ) │ │ │ │ mov r2, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 2617e2 │ │ │ │ add.w r0, r2, #448 @ 0x1c0 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 261804 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -351720,15 +351724,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2617c2 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #60] @ (261838 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2617c2 │ │ │ │ ldr r3, [pc, #52] @ (26183c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2617ce │ │ │ │ @@ -351737,29 +351741,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2617ce │ │ │ │ ldr r0, [pc, #36] @ (261840 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ add r7, sp, #296 @ 0x128 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #-20] │ │ │ │ @@ -351798,19 +351802,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #336] @ (261a0c ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r5, [r9, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2619c0 │ │ │ │ - bl 4476c4 │ │ │ │ + bl 447684 │ │ │ │ add.w r0, r4, #20 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ add.w r0, r4, #176 @ 0xb0 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ ldr r3, [pc, #304] @ (261a10 ) │ │ │ │ ldr.w r8, [r9, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [pc, #300] @ (261a14 ) │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2055 @ 0x807 │ │ │ │ add r1, pc │ │ │ │ @@ -351820,17 +351824,17 @@ │ │ │ │ beq.n 261972 │ │ │ │ ldr r7, [pc, #280] @ (261a18 ) │ │ │ │ add r7, pc │ │ │ │ b.n 261936 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2026 @ 0x7ea │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ add.w r0, r4, #544 @ 0x220 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movw r2, #2028 @ 0x7ec │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -351856,22 +351860,22 @@ │ │ │ │ ldr r3, [pc, #192] @ (261a20 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 261902 │ │ │ │ ldr r0, [pc, #184] @ (261a24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 261902 │ │ │ │ ldr r1, [pc, #180] @ (261a28 ) │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2067 @ 0x813 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ - bl 44791c │ │ │ │ + bl 43cae0 │ │ │ │ + bl 4478dc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 2619e6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -351885,73 +351889,73 @@ │ │ │ │ ldr r3, [pc, #116] @ (261a20 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26192e │ │ │ │ ldr r0, [pc, #120] @ (261a30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26192e │ │ │ │ ldr r3, [pc, #112] @ (261a34 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2618c8 │ │ │ │ ldr r3, [pc, #80] @ (261a20 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2618c8 │ │ │ │ ldr r0, [pc, #88] @ (261a38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2618c8 │ │ │ │ ldr r3, [pc, #84] @ (261a3c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26198a │ │ │ │ ldr r3, [pc, #44] @ (261a20 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26198a │ │ │ │ ldr r0, [pc, #64] @ (261a40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26198a │ │ │ │ add r6, sp, #288 @ 0x120 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #116] @ 0x74 │ │ │ │ + str r0, [r0, #116] @ 0x74 │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r5, #116] @ 0x74 │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #8] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ movs r3, r4 │ │ │ │ - str r4, [r5, #108] @ 0x6c │ │ │ │ + str r4, [r6, #104] @ 0x68 │ │ │ │ movs r3, r4 │ │ │ │ subs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ movs r3, r4 │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #124] @ 0x7c │ │ │ │ + str r6, [r6, #120] @ 0x78 │ │ │ │ movs r3, r4 │ │ │ │ adds r4, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ + str r0, [r7, #124] @ 0x7c │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #424] @ (261c00 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -351966,75 +351970,75 @@ │ │ │ │ bl 256920 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [r0] │ │ │ │ bl 2568f8 │ │ │ │ movs r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #6 │ │ │ │ movne r2, #5 │ │ │ │ bl 2576cc │ │ │ │ add.w r0, r4, #20 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ ldr r3, [pc, #360] @ (261c0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 261bb6 │ │ │ │ - bl 4476c4 │ │ │ │ + bl 447684 │ │ │ │ ldr r3, [pc, #348] @ (261c10 ) │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r2, r7 │ │ │ │ - bl 302998 │ │ │ │ + bl 302958 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, sp │ │ │ │ bl 26e968 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ mov r8, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302998 │ │ │ │ + bl 302958 │ │ │ │ ldr.w r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 261bd8 │ │ │ │ cmp.w r8, #0 │ │ │ │ blt.n 261b52 │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 43f3ec │ │ │ │ + bl 43f3ac │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #6 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ bl 2576cc │ │ │ │ - bl 44791c │ │ │ │ + bl 4478dc │ │ │ │ ldr r3, [pc, #276] @ (261c14 ) │ │ │ │ movs r2, #5 │ │ │ │ dmb ish │ │ │ │ add r3, pc │ │ │ │ ldrex r1, [r3] │ │ │ │ strex r0, r2, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 261b08 │ │ │ │ ldr r0, [pc, #256] @ (261c18 ) │ │ │ │ movs r1, #0 │ │ │ │ dmb ish │ │ │ │ add r0, pc │ │ │ │ bl 256898 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r2, [pc, #240] @ (261c1c ) │ │ │ │ ldr r3, [pc, #216] @ (261c04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -352046,76 +352050,76 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ bl 24f1c4 │ │ │ │ ldr r1, [pc, #192] @ (261c20 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sp │ │ │ │ add r1, pc │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ ldr r3, [pc, #184] @ (261c24 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ dmb ish │ │ │ │ cmp r3, #4 │ │ │ │ bne.n 261b7e │ │ │ │ bl 25f62c │ │ │ │ cbz r0, 261b9c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ movs r2, #11 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ bl 2576cc │ │ │ │ b.n 261afa │ │ │ │ bl 25f4c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 261b7e │ │ │ │ ldr r1, [pc, #128] @ (261c28 ) │ │ │ │ mov r0, sp │ │ │ │ add r1, pc │ │ │ │ - bl 4423ac │ │ │ │ + bl 44236c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 261ae6 │ │ │ │ ldr r3, [pc, #116] @ (261c2c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 261aae │ │ │ │ ldr r3, [pc, #108] @ (261c30 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 261aae │ │ │ │ ldr r0, [pc, #100] @ (261c34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 261aae │ │ │ │ ldr r2, [pc, #92] @ (261c38 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 261ae0 │ │ │ │ ldr r2, [pc, #72] @ (261c30 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 261ae0 │ │ │ │ ldr r0, [pc, #72] @ (261c3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 261ae0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #680 @ 0x2a8 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -352127,54 +352131,54 @@ │ │ │ │ movs r0, r0 │ │ │ │ blt.n 261c34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #864 @ 0x360 │ │ │ │ movs r3, r6 │ │ │ │ - str r4, [r6, #112] @ 0x70 │ │ │ │ + str r4, [r7, #108] @ 0x6c │ │ │ │ movs r3, r4 │ │ │ │ bge.n 261b78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r2, #112] @ 0x70 │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ movs r3, r4 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #104] @ 0x68 │ │ │ │ + str r0, [r1, #100] @ 0x64 │ │ │ │ movs r3, r4 │ │ │ │ movs r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #104] @ 0x68 │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (261cb0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ cbz r2, 261c74 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 43d110 │ │ │ │ + b.w 43d0d0 │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 302a90 │ │ │ │ + bl 302a50 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 301828 │ │ │ │ + bl 3017e8 │ │ │ │ ldr r2, [pc, #44] @ (261cb4 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 261c66 │ │ │ │ @@ -352186,25 +352190,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (261cbc ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 261c66 │ │ │ │ ldr r0, [pc, #24] @ (261cc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 261c66 │ │ │ │ add r2, sp, #704 @ 0x2c0 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #104] @ 0x68 │ │ │ │ + str r4, [r2, #100] @ 0x64 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r5, #0 │ │ │ │ @@ -352262,15 +352266,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and.w r3, r3, #16 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 261e20 │ │ │ │ movs r4, #1 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #368] @ (261ee0 ) │ │ │ │ ldr r3, [pc, #352] @ (261ed4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -352285,37 +352289,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvns r2, r3 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #324] @ (261ee4 ) │ │ │ │ and.w r2, r2, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [pc, #316] @ (261ee8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #316] @ (261eec ) │ │ │ │ ldr r1, [pc, #320] @ (261ef0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #513 @ 0x201 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r4, #0 │ │ │ │ b.n 261d66 │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ strd r1, r1, [sp, #48] @ 0x30 │ │ │ │ - bl 44e018 │ │ │ │ + bl 44dfd8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 261e58 │ │ │ │ vldr d7, [pc, #204] @ 261eb8 │ │ │ │ movw r1, #43583 @ 0xaa3f │ │ │ │ movt r1, #49176 @ 0xc018 │ │ │ │ @@ -352339,59 +352343,59 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #208] @ (261efc ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 261dc6 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #184] @ (261f00 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #184] @ (261f04 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 261da8 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #164] @ (261f08 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #164] @ (261f0c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [pc, #156] @ (261f10 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (261f14 ) │ │ │ │ ldr r1, [pc, #156] @ (261f18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #491 @ 0x1eb │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 261dc6 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #128] @ (261f1c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #128] @ (261f20 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov r0, r5 │ │ │ │ blx 182090 │ │ │ │ b.n 261e72 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ lsls r2, r5, #2 │ │ │ │ ... │ │ │ │ @@ -352406,45 +352410,45 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 261e58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r1, sp, #584 @ 0x248 │ │ │ │ movs r3, r6 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r7, #92] @ 0x5c │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, #24 │ │ │ │ + adds r3, #224 @ 0xe0 │ │ │ │ movs r6, r5 │ │ │ │ - str r6, [r0, #100] @ 0x64 │ │ │ │ + str r6, [r1, #96] @ 0x60 │ │ │ │ movs r3, r4 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #156 @ 0x9c │ │ │ │ + adds r3, #100 @ 0x64 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r4, #92] @ 0x5c │ │ │ │ + str r2, [r5, #88] @ 0x58 │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r6, [r7, #28] │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #124 @ 0x7c │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r4, #84] @ 0x54 │ │ │ │ + str r0, [r5, #80] @ 0x50 │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #96 @ 0x60 │ │ │ │ + adds r3, #40 @ 0x28 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #78 @ 0x4e │ │ │ │ + adds r3, #22 │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r2, #80] @ 0x50 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r4, #28] │ │ │ │ + str r6, [r5, #24] │ │ │ │ movs r3, r4 │ │ │ │ - adds r3, #42 @ 0x2a │ │ │ │ + adds r2, #242 @ 0xf2 │ │ │ │ movs r6, r5 │ │ │ │ - str r0, [r2, #76] @ 0x4c │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 2568f8 │ │ │ │ @@ -352467,15 +352471,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 261f4e │ │ │ │ add.w r3, r4, #1056 @ 0x420 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 261408 │ │ │ │ ldr.w r0, [r4, #1052] @ 0x41c │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1052] @ 0x41c │ │ │ │ bl 2616a0 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ nop │ │ │ │ @@ -352489,38 +352493,38 @@ │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30bf48 │ │ │ │ + bl 30bf08 │ │ │ │ ldr r1, [pc, #104] @ (262024 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #104] @ (262028 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #100] @ (26202c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30bef0 │ │ │ │ + bl 30beb0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 261c40 │ │ │ │ cbz r4, 261fee │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r2, [pc, #64] @ (262030 ) │ │ │ │ ldr r3, [pc, #44] @ (262020 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -352536,19 +352540,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #376 @ (adr r7, 262198 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #10 │ │ │ │ + adds r1, #210 @ 0xd2 │ │ │ │ movs r6, r5 │ │ │ │ - bmi.n 261f40 │ │ │ │ + bmi.n 2620d0 │ │ │ │ movs r0, r4 │ │ │ │ - bmi.n 261f70 │ │ │ │ + bmi.n 262100 │ │ │ │ movs r0, r4 │ │ │ │ add r7, pc, #72 @ (adr r7, 26207c ) │ │ │ │ movs r3, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -352561,39 +352565,39 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #244] @ (262148 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30bf48 │ │ │ │ + bl 30bf08 │ │ │ │ ldr r3, [pc, #232] @ (26214c ) │ │ │ │ ldr r2, [pc, #232] @ (262150 ) │ │ │ │ ldr r1, [pc, #236] @ (262154 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30bef0 │ │ │ │ + bl 30beb0 │ │ │ │ cbz r0, 2620c2 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 261c40 │ │ │ │ cbz r4, 26209a │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r2, [pc, #188] @ (262158 ) │ │ │ │ ldr r3, [pc, #168] @ (262148 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -352628,25 +352632,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #112] @ (262168 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #108] @ (26216c ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r1, [pc, #104] @ (262170 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 306e54 │ │ │ │ + bl 306e14 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 262094 │ │ │ │ b.n 26209a │ │ │ │ ldr r3, [pc, #84] @ (262174 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352654,48 +352658,48 @@ │ │ │ │ ldr r3, [pc, #80] @ (262178 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2620e6 │ │ │ │ ldr r0, [pc, #72] @ (26217c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2620e6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #744 @ (adr r6, 26242c ) │ │ │ │ movs r3, r6 │ │ │ │ add r6, pc, #712 @ (adr r6, 262410 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #96 @ 0x60 │ │ │ │ + adds r1, #40 @ 0x28 │ │ │ │ movs r6, r5 │ │ │ │ - bcc.n 26211c │ │ │ │ + bcc.n 2620ac │ │ │ │ movs r0, r4 │ │ │ │ - bcc.n 26214c │ │ │ │ + bcc.n 2620dc │ │ │ │ movs r0, r4 │ │ │ │ add r6, pc, #408 @ (adr r6, 2622f4 ) │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + adds r0, #162 @ 0xa2 │ │ │ │ movs r6, r5 │ │ │ │ - bcc.n 26221c │ │ │ │ + bcc.n 2621ac │ │ │ │ movs r0, r4 │ │ │ │ - bcc.n 26224c │ │ │ │ + bcc.n 2621dc │ │ │ │ movs r0, r4 │ │ │ │ - str r0, [r5, #52] @ 0x34 │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ movs r3, r4 │ │ │ │ mrc2 15, 3, pc, cr15, cr15, {7} │ │ │ │ cmp r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #48] @ 0x30 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #528] @ (2623a4 ) │ │ │ │ @@ -352713,15 +352717,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 262304 │ │ │ │ ldrd r3, r4, [sp, #80] @ 0x50 │ │ │ │ strd r3, r4, [sp] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 44e6bc │ │ │ │ + bl 44e67c │ │ │ │ mov r4, r0 │ │ │ │ cbz r4, 2621f6 │ │ │ │ ldr r2, [pc, #484] @ (2623b0 ) │ │ │ │ ldr r3, [pc, #472] @ (2623a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -352748,15 +352752,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #428] @ (2623bc ) │ │ │ │ ldrd r0, r1, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ mov r3, r4 │ │ │ │ negs r2, r2 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 265d00 │ │ │ │ ldr.w r0, [r5, #644] @ 0x284 │ │ │ │ mov r1, r9 │ │ │ │ blx 181fa4 │ │ │ │ @@ -352782,29 +352786,29 @@ │ │ │ │ ldr.w r3, [r5, #276] @ 0x114 │ │ │ │ cmp r7, #0 │ │ │ │ it eq │ │ │ │ cmpeq r3, #2 │ │ │ │ beq.n 26233e │ │ │ │ bl 256920 │ │ │ │ ldr.w r5, [r0, #348] @ 0x15c │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r3, [pc, #320] @ (2623c4 ) │ │ │ │ ldr r2, [pc, #320] @ (2623c8 ) │ │ │ │ ldr r1, [pc, #324] @ (2623cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r7, [r0, #180] @ 0xb4 │ │ │ │ movs r0, #0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ cbz r5, 2622f4 │ │ │ │ @@ -352832,19 +352836,19 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 262348 │ │ │ │ ldr r1, [pc, #220] @ (2623d4 ) │ │ │ │ mov r0, sl │ │ │ │ movw r2, #1625 @ 0x659 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 2621ca │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 44e774 │ │ │ │ + bl 44e734 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2621c8 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2622e4 │ │ │ │ ldr.w r2, [r5, #208] @ 0xd0 │ │ │ │ ldr.w r0, [r5, #212] @ 0xd4 │ │ │ │ ldr.w r7, [r5, #216] @ 0xd8 │ │ │ │ @@ -352853,15 +352857,15 @@ │ │ │ │ subs r2, r2, r7 │ │ │ │ str.w r2, [r5, #208] @ 0xd0 │ │ │ │ ldr.w r2, [r5, #220] @ 0xdc │ │ │ │ sbc.w r0, r0, r2 │ │ │ │ str.w r0, [r5, #212] @ 0xd4 │ │ │ │ b.n 2622e4 │ │ │ │ add.w r0, r5, #680 @ 0x2a8 │ │ │ │ - bl 43cdb0 │ │ │ │ + bl 43cd70 │ │ │ │ b.n 262276 │ │ │ │ ldr r3, [pc, #140] @ (2623d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2622f4 │ │ │ │ ldr r3, [pc, #136] @ (2623dc ) │ │ │ │ @@ -352874,15 +352878,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2622f4 │ │ │ │ ldr r3, [pc, #104] @ (2623e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 262266 │ │ │ │ ldr r3, [pc, #84] @ (2623dc ) │ │ │ │ @@ -352890,52 +352894,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 262266 │ │ │ │ ldr r0, [pc, #84] @ (2623e8 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r2, [r5, #648] @ 0x288 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 262266 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #432 @ (adr r5, 262558 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #408 @ (adr r5, 262548 ) │ │ │ │ movs r3, r6 │ │ │ │ add r5, pc, #216 @ (adr r5, 26248c ) │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r5, r0] │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ + cmp r7, #8 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r7, #24] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ movs r0, r4 │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + str r0, [sp, #600] @ 0x258 │ │ │ │ movs r0, r4 │ │ │ │ lsls r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, r5] │ │ │ │ + ldrb r4, [r6, r4] │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #20] │ │ │ │ + str r2, [r3, #16] │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ mov r6, r1 │ │ │ │ @@ -352955,15 +352959,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ bcc.n 262450 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ clz r3, r1 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2624b2 │ │ │ │ rsb r3, r3, #63 @ 0x3f │ │ │ │ cmp r3, #23 │ │ │ │ it ge │ │ │ │ movge r3, #23 │ │ │ │ @@ -353033,15 +353037,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 262480 │ │ │ │ ldr r0, [pc, #100] @ (262560 ) │ │ │ │ movs r2, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r3, [pc, #72] @ (262558 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 262480 │ │ │ │ ldr r3, [pc, #64] @ (26255c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -353050,15 +353054,15 @@ │ │ │ │ bpl.n 262480 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #56] @ (262564 ) │ │ │ │ ldrb r2, [r3, r7] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r3, [pc, #44] @ (262568 ) │ │ │ │ movw r2, #1164 @ 0x48c │ │ │ │ ldr r1, [pc, #44] @ (26256c ) │ │ │ │ ldr r0, [pc, #44] @ (262570 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ @@ -353069,46 +353073,46 @@ │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #0] │ │ │ │ + ldrsh r6, [r7, r7] │ │ │ │ movs r3, r4 │ │ │ │ - str r2, [r1, #0] │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r4, #134 @ 0x86 │ │ │ │ + cmp r4, #78 @ 0x4e │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r4, r4] │ │ │ │ + ldrh r4, [r5, r3] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh r4, [r1, r7] │ │ │ │ + ldrsh r4, [r2, r6] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00262574 : │ │ │ │ ldr r0, [pc, #8] @ (262580 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #16 │ │ │ │ - b.w 444134 │ │ │ │ + b.w 4440f4 │ │ │ │ nop │ │ │ │ beq.n 2624c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00262584 : │ │ │ │ ldr r3, [pc, #12] @ (262594 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #16 │ │ │ │ - b.w 444140 │ │ │ │ + b.w 444100 │ │ │ │ nop │ │ │ │ beq.n 2624b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00262598 : │ │ │ │ - b.w 444158 │ │ │ │ + b.w 444118 │ │ │ │ │ │ │ │ 0026259c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ (2625fc ) │ │ │ │ @@ -353121,15 +353125,15 @@ │ │ │ │ add.w r0, r3, #16 │ │ │ │ ldr r3, [pc, #68] @ (262604 ) │ │ │ │ add ip, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 444178 │ │ │ │ + bl 444138 │ │ │ │ ldr r2, [pc, #52] @ (262608 ) │ │ │ │ ldr r3, [pc, #44] @ (262604 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -353161,48 +353165,48 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ adds r0, #20 │ │ │ │ movs r1, #0 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 43f2b4 │ │ │ │ + bl 43f274 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f3ec │ │ │ │ + bl 43f3ac │ │ │ │ add.w r0, r5, #20 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 43f2c8 │ │ │ │ + b.w 43f288 │ │ │ │ │ │ │ │ 00262654 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 256920 │ │ │ │ ldr.w r7, [r0, #348] @ 0x15c │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r1, [pc, #428] @ (262824 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #428] @ (262828 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #424] @ (26282c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2627de │ │ │ │ ldr.w r3, [r0, #180] @ 0xb4 │ │ │ │ subs.w sl, r3, #1 │ │ │ │ bmi.w 262810 │ │ │ │ mov.w fp, #0 │ │ │ │ strd fp, fp, [sp, #8] │ │ │ │ @@ -353216,15 +353220,15 @@ │ │ │ │ mov r8, r5 │ │ │ │ mov r5, r0 │ │ │ │ add r3, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r0, r1, [r3] │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ strd r8, r0, [r5] │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ adds r1, r2, r4 │ │ │ │ add r4, r3 │ │ │ │ ldr.w r8, [r3, sl, lsl #3] │ │ │ │ ldr.w r0, [r2, sl, lsl #3] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -353237,15 +353241,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ adc.w r9, r4, r9 │ │ │ │ str r2, [sp, #12] │ │ │ │ orrs.w r3, r8, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ beq.n 26270e │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r8, r0 │ │ │ │ mov r4, r1 │ │ │ │ movs r0, #16 │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ blx 183830 │ │ │ │ cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [r0] │ │ │ │ @@ -353280,26 +353284,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r2, #152] @ 0x98 │ │ │ │ ldrd r2, r3, [r7, #232] @ 0xe8 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 262790 │ │ │ │ ldrd r0, r1, [r7, #240] @ 0xf0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ movs r6, #1 │ │ │ │ strd r2, r3, [r1, #160] @ 0xa0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r6, [r1, #108] @ 0x6c │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r0, r1, [r7, #208] @ 0xd0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ orrs.w r3, r9, sl │ │ │ │ str r5, [r2, #120] @ 0x78 │ │ │ │ str r0, [r2, #112] @ 0x70 │ │ │ │ strb.w r6, [r2, #116] @ 0x74 │ │ │ │ strb.w r6, [r2, #124] @ 0x7c │ │ │ │ bne.n 2627f4 │ │ │ │ @@ -353322,30 +353326,30 @@ │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r0, fp, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ adc.w r1, r3, r2 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r9, r0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 2627c2 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r8 │ │ │ │ strd r8, r8, [sp, #8] │ │ │ │ b.n 26272e │ │ │ │ nop │ │ │ │ - cmp r3, #78 @ 0x4e │ │ │ │ + cmp r3, #22 │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ movs r0, r4 │ │ │ │ - ldrh r0, [r3, #38] @ 0x26 │ │ │ │ + ldrh r0, [r4, #36] @ 0x24 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 00262830 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -353383,31 +353387,31 @@ │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ negs r3, r3 │ │ │ │ cmp sl, r3 │ │ │ │ bcc.n 26296c │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ - bl 44e018 │ │ │ │ + bl 44dfd8 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 2629b2 │ │ │ │ ldr r0, [pc, #724] @ (262b84 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #28 │ │ │ │ str r5, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 444178 │ │ │ │ + bl 444138 │ │ │ │ cbz r0, 2628fa │ │ │ │ movs r7, #0 │ │ │ │ mov r0, fp │ │ │ │ blx 182090 │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #696] @ (262b88 ) │ │ │ │ ldr r3, [pc, #680] @ (262b7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3 │ │ │ │ @@ -353442,46 +353446,46 @@ │ │ │ │ bl 239490 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 239684 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cbnz r1, 26298a │ │ │ │ ldr.w r0, [r5, #312] @ 0x138 │ │ │ │ cmp r0, r1 │ │ │ │ blt.n 262914 │ │ │ │ - bl 43ad70 │ │ │ │ + bl 43ad30 │ │ │ │ subs r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ bls.n 262914 │ │ │ │ ldr r3, [pc, #572] @ (262b90 ) │ │ │ │ mov.w r2, #552 @ 0x228 │ │ │ │ ldr r5, [pc, #572] @ (262b94 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #572] @ (262b98 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2628be │ │ │ │ ldr r3, [pc, #556] @ (262b9c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #556] @ (262ba0 ) │ │ │ │ ldr r1, [pc, #560] @ (262ba4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r7, #0 │ │ │ │ b.n 2628c6 │ │ │ │ ldr r3, [pc, #540] @ (262ba8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #540] @ (262bac ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -353490,15 +353494,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ movw r2, #542 @ 0x21e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2628be │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r3, [pc, #500] @ (262bb4 ) │ │ │ │ ldr r2, [pc, #504] @ (262bb8 ) │ │ │ │ ldr r1, [pc, #504] @ (262bbc ) │ │ │ │ @@ -353506,15 +353510,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ movw r2, #585 @ 0x249 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 262986 │ │ │ │ blx 1828bc │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 262a76 │ │ │ │ vldr d7, [pc, #376] @ 262b60 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -353524,15 +353528,15 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ blx 181218 │ │ │ │ mov r5, r0 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.w 262b16 │ │ │ │ mov r1, sl │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 262b44 │ │ │ │ vldr d7, [pc, #340] @ 262b68 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov.w r1, #43520 @ 0xaa00 │ │ │ │ movt r1, #49184 @ 0xc020 │ │ │ │ @@ -353576,15 +353580,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #623 @ 0x26f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2628be │ │ │ │ mvns r3, r3 │ │ │ │ ldr r1, [pc, #296] @ (262bcc ) │ │ │ │ and.w r3, r3, #28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #292] @ (262bd0 ) │ │ │ │ add r1, pc │ │ │ │ @@ -353592,15 +353596,15 @@ │ │ │ │ mov.w r2, #660 @ 0x294 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #284] @ (262bd4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r7, #0 │ │ │ │ b.n 262a66 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r3, [pc, #260] @ (262bd8 ) │ │ │ │ ldr r1, [pc, #264] @ (262bdc ) │ │ │ │ @@ -353609,15 +353613,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #256] @ (262be0 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 262ac2 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r3, [pc, #232] @ (262be4 ) │ │ │ │ ldr r1, [pc, #236] @ (262be8 ) │ │ │ │ mov.w r2, #652 @ 0x28c │ │ │ │ @@ -353625,15 +353629,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #228] @ (262bec ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 262ac2 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r3, [pc, #204] @ (262bf0 ) │ │ │ │ ldr r2, [pc, #208] @ (262bf4 ) │ │ │ │ mov r7, r8 │ │ │ │ @@ -353642,15 +353646,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #635 @ 0x27b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 262a6c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ (262bfc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #180] @ (262c00 ) │ │ │ │ ldr r1, [pc, #184] @ (262c04 ) │ │ │ │ add r3, pc │ │ │ │ @@ -353678,73 +353682,73 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [sp, #200] @ 0xc8 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #52 @ 0x34 │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r2, [r1, r3] │ │ │ │ + ldrb r2, [r2, r2] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r0, r4] │ │ │ │ + ldrsb r6, [r1, r3] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r0, #84 @ 0x54 │ │ │ │ + cmp r0, #28 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r2, [r7, r7] │ │ │ │ + ldrh r2, [r0, r7] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r4, [r5, r3] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r4, [r5, r0] │ │ │ │ + ldrh r4, [r6, r7] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + ldrsb r2, [r3, r2] │ │ │ │ movs r3, r4 │ │ │ │ - cmp r0, #46 @ 0x2e │ │ │ │ + movs r7, #246 @ 0xf6 │ │ │ │ movs r6, r5 │ │ │ │ - cmp r0, #6 │ │ │ │ + movs r7, #206 @ 0xce │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r3, r7] │ │ │ │ + ldrh r0, [r4, r6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r3, r2] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ movs r3, r4 │ │ │ │ - movs r7, #66 @ 0x42 │ │ │ │ + movs r7, #10 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r3, r7] │ │ │ │ + ldrh r0, [r4, r6] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r2, r7] │ │ │ │ + strb r6, [r3, r6] │ │ │ │ movs r3, r4 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ movs r3, r4 │ │ │ │ - ldrb r6, [r0, r1] │ │ │ │ + ldrb r6, [r1, r0] │ │ │ │ movs r3, r4 │ │ │ │ - movs r7, #14 │ │ │ │ + movs r6, #214 @ 0xd6 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r4, [r4, r7] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r1, r6] │ │ │ │ + strb r2, [r2, r5] │ │ │ │ movs r3, r4 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r6, #172 @ 0xac │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r0, [r3, r7] │ │ │ │ + ldrh r0, [r4, r6] │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r4, r5] │ │ │ │ + strb r2, [r5, r4] │ │ │ │ movs r3, r4 │ │ │ │ - movs r6, #188 @ 0xbc │ │ │ │ + movs r6, #132 @ 0x84 │ │ │ │ movs r6, r5 │ │ │ │ - movs r6, #160 @ 0xa0 │ │ │ │ + movs r6, #104 @ 0x68 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r1, r5] │ │ │ │ + ldrh r6, [r2, r4] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r6, r4] │ │ │ │ + strb r4, [r7, r3] │ │ │ │ movs r3, r4 │ │ │ │ - movs r6, #124 @ 0x7c │ │ │ │ + movs r6, #68 @ 0x44 │ │ │ │ movs r6, r5 │ │ │ │ - ldrh r6, [r0, r5] │ │ │ │ + ldrh r6, [r1, r4] │ │ │ │ movs r3, r4 │ │ │ │ - strb r4, [r2, r4] │ │ │ │ + strb r4, [r3, r3] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00262c08 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -353824,42 +353828,42 @@ │ │ │ │ negs r1, r5 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ands r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 44e824 │ │ │ │ + b.w 44e7e4 │ │ │ │ ldr r3, [pc, #44] @ (262d14 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 262cd2 │ │ │ │ ldr r3, [pc, #36] @ (262d18 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 262cd2 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #28] @ (262d1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 262cd2 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #312] @ 0x138 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, r0] │ │ │ │ + ldr r0, [r5, r7] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00262d20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -353884,15 +353888,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl 265c2c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 262e5c │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr.w r0, [r4, #228] @ 0xe4 │ │ │ │ mov r1, r5 │ │ │ │ blx 1831f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 262e30 │ │ │ │ @@ -353963,15 +353967,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r5, r9 │ │ │ │ movs r3, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 262d4c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #232] @ 0xe8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -354005,27 +354009,27 @@ │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldr r0, [r6, r4] │ │ │ │ movs r3, r4 │ │ │ │ - movs r3, #98 @ 0x62 │ │ │ │ + movs r3, #42 @ 0x2a │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r0, r0] │ │ │ │ + str r0, [r1, r7] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r3, r3] │ │ │ │ + ldr r4, [r4, r2] │ │ │ │ movs r3, r4 │ │ │ │ - movs r3, #76 @ 0x4c │ │ │ │ + movs r3, #20 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r5, r7] │ │ │ │ + str r2, [r6, r6] │ │ │ │ movs r3, r4 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r7, r2] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00262eb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -354041,39 +354045,39 @@ │ │ │ │ movt r0, #8 │ │ │ │ ldr r3, [pc, #896] @ (263268 ) │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 44e018 │ │ │ │ + bl 44dfd8 │ │ │ │ adds r4, r0, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.w 2631fa │ │ │ │ add r1, sp, #24 │ │ │ │ bl 261cc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2631e4 │ │ │ │ bl 25f5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 262fec │ │ │ │ ldr.w r4, [r5, #348] @ 0x15c │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 263240 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r3, [pc, #840] @ (26326c ) │ │ │ │ ldr r2, [pc, #844] @ (263270 ) │ │ │ │ ldr r1, [pc, #844] @ (263274 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ mov.w r0, #264 @ 0x108 │ │ │ │ ldr.w r7, [r3, #180] @ 0xb4 │ │ │ │ blx 181488 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -354141,28 +354145,28 @@ │ │ │ │ movs r0, #0 │ │ │ │ blx 1839b0 │ │ │ │ str.w r0, [r5, #128] @ 0x80 │ │ │ │ adds r0, #1 │ │ │ │ beq.w 263218 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f2b4 │ │ │ │ + bl 43f274 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [pc, #644] @ (263294 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r5, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #640] @ (263298 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f3ec │ │ │ │ + bl 43f3ac │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f2c8 │ │ │ │ + bl 43f288 │ │ │ │ ldr r0, [pc, #616] @ (26329c ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ strb.w r3, [r5, #108] @ 0x6c │ │ │ │ bl 265b58 │ │ │ │ mov sl, r0 │ │ │ │ @@ -354208,15 +354212,15 @@ │ │ │ │ ldr r1, [pc, #492] @ (2632a0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #492] @ (2632a4 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r1, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2631ea │ │ │ │ bl 25f608 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 263164 │ │ │ │ ldr r3, [pc, #436] @ (263288 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -354251,15 +354255,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 262fbc │ │ │ │ ldr r0, [pc, #392] @ (2632b4 ) │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 262fbc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r2, #3 │ │ │ │ vstr d8, [sp, #8] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [r5, #104] @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ @@ -354271,28 +354275,28 @@ │ │ │ │ mov r1, r6 │ │ │ │ blx 182f7c │ │ │ │ bl 25f608 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2630d2 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f2b4 │ │ │ │ + bl 43f274 │ │ │ │ ldr r2, [pc, #328] @ (2632b8 ) │ │ │ │ ldr r1, [pc, #328] @ (2632bc ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #272 @ 0x110 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f3ec │ │ │ │ + bl 43f3ac │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f2c8 │ │ │ │ + bl 43f288 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r5, #276] @ 0x114 │ │ │ │ b.n 2630d2 │ │ │ │ ldr r3, [pc, #288] @ (2632c0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -354300,59 +354304,59 @@ │ │ │ │ ldr r3, [pc, #260] @ (2632b0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2630de │ │ │ │ ldr r0, [pc, #268] @ (2632c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2630de │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ str.w r6, [r5, #312] @ 0x138 │ │ │ │ mov r0, r4 │ │ │ │ negs r6, r4 │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #244] @ (2632c8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ (2632cc ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2630c4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mov.w sl, #4294967295 @ 0xffffffff │ │ │ │ b.n 2630de │ │ │ │ ldr r0, [pc, #220] @ (2632d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2631ea │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r3, [pc, #204] @ (2632d4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #204] @ (2632d8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #284 @ 0x11c │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2631ea │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r3, [pc, #184] @ (2632dc ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #184] @ (2632e0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #284 @ 0x11c │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx 182090 │ │ │ │ b.n 2631ea │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (2632e4 ) │ │ │ │ movw r2, #1542 @ 0x606 │ │ │ │ ldr r1, [pc, #160] @ (2632e8 ) │ │ │ │ @@ -354365,19 +354369,19 @@ │ │ │ │ ... │ │ │ │ ldr r0, [sp, #192] @ 0xc0 │ │ │ │ movs r3, r6 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #162 @ 0xa2 │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ movs r6, r5 │ │ │ │ - ldrb r4, [r3, #26] │ │ │ │ + ldrb r4, [r4, #25] │ │ │ │ movs r0, r4 │ │ │ │ - strh r0, [r6, #32] │ │ │ │ + strh r0, [r7, #30] │ │ │ │ movs r0, r4 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -354385,55 +354389,55 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strd pc, pc, [r5], #-1020 @ 0x3fc │ │ │ │ lsls r5, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, r1] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ movs r3, r4 │ │ │ │ b.n 262f8e │ │ │ │ - vsra.u32 d18, d2, #1 │ │ │ │ + vshr.u64 q9, q5, #1 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb r2, [r3, r7] │ │ │ │ + ldrsb r2, [r4, r6] │ │ │ │ movs r3, r4 │ │ │ │ str r6, [sp, #136] @ 0x88 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r0, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r3, r3] │ │ │ │ + ldrsb r6, [r4, r2] │ │ │ │ movs r3, r4 │ │ │ │ b.n 263116 │ │ │ │ - vqshl.u32 , q11, #31 │ │ │ │ + vqshl.u32 d21, d30, #31 │ │ │ │ movs r3, r4 │ │ │ │ cmp r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r1, r5] │ │ │ │ + ldrsb r2, [r2, r4] │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, r6, #7 │ │ │ │ + subs r2, r7, #6 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb r4, [r5, r3] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ movs r3, r4 │ │ │ │ - ldrsb r6, [r0, r2] │ │ │ │ + ldrsb r6, [r1, r1] │ │ │ │ movs r3, r4 │ │ │ │ - subs r6, r7, #6 │ │ │ │ + subs r6, r0, #6 │ │ │ │ movs r6, r5 │ │ │ │ - strb r4, [r0, r7] │ │ │ │ + strb r4, [r1, r6] │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, r4, #6 │ │ │ │ + subs r0, r5, #5 │ │ │ │ movs r6, r5 │ │ │ │ - ldrsb r2, [r3, r0] │ │ │ │ + strb r2, [r4, r7] │ │ │ │ movs r3, r4 │ │ │ │ - subs r6, r7, #5 │ │ │ │ + subs r6, r0, #5 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r6, [pc, #112] @ (26335c ) │ │ │ │ + ldr r5, [pc, #912] @ (26367c ) │ │ │ │ movs r3, r4 │ │ │ │ - strb r2, [r4, r6] │ │ │ │ + strb r2, [r5, r5] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002632f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -354527,25 +354531,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2633b0 │ │ │ │ ldr r0, [pc, #24] @ (2633f8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2633b0 │ │ │ │ str r3, [sp, #472] @ 0x1d8 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r5] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002633fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -354605,25 +354609,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 263428 │ │ │ │ ldr r0, [pc, #24] @ (2634b4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 263428 │ │ │ │ str r2, [sp, #920] @ 0x398 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r2] │ │ │ │ + strb r4, [r5, r1] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ @@ -354633,15 +354637,15 @@ │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ bl 239684 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 239684 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cbnz r1, 263542 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ bl 26604c │ │ │ │ cbnz r0, 263510 │ │ │ │ mov r2, r5 │ │ │ │ @@ -354675,19 +354679,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (263564 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, r7, #1 │ │ │ │ + adds r4, r0, #1 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r3, [pc, #104] @ (2635cc ) │ │ │ │ + ldr r2, [pc, #904] @ (2638ec ) │ │ │ │ movs r3, r4 │ │ │ │ - strb r0, [r2, r0] │ │ │ │ + strh r0, [r3, r7] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00263568 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -354769,15 +354773,15 @@ │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (26367c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2635be │ │ │ │ ldr r3, [pc, #60] @ (263680 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 263604 │ │ │ │ @@ -354790,29 +354794,29 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (263684 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 263604 │ │ │ │ str r1, [sp, #328] @ 0x148 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, r5] │ │ │ │ + strh r6, [r4, r4] │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r4, #15 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r5] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ ldr.w r5, [pc, #1180] @ 263b38 │ │ │ │ @@ -354833,19 +354837,19 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ blx 182f7c │ │ │ │ ldr.w r3, [pc, #1148] @ 263b44 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 263a8a │ │ │ │ - bl 4476c4 │ │ │ │ + bl 447684 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #20 │ │ │ │ str.w r3, [r4, #164] @ 0xa4 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ ldr.w r3, [r4, #316] @ 0x13c │ │ │ │ movs r1, #8 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ adds r3, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ blx 181648 │ │ │ │ @@ -354918,16 +354922,16 @@ │ │ │ │ ldr r1, [pc, #912] @ (263b48 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #912] @ (263b4c ) │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ - bl 44791c │ │ │ │ + bl 442fd4 │ │ │ │ + bl 4478dc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 263a5e │ │ │ │ mov r0, fp │ │ │ │ blx 181788 │ │ │ │ ldr r2, [pc, #880] @ (263b50 ) │ │ │ │ ldr r3, [pc, #860] @ (263b40 ) │ │ │ │ @@ -355024,15 +355028,15 @@ │ │ │ │ ldr r1, [pc, #640] @ (263b54 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #640] @ (263b58 ) │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 263762 │ │ │ │ mov r6, fp │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r8, #1 │ │ │ │ add.w r9, r9, #20 │ │ │ │ adds r7, #8 │ │ │ │ cmp r3, r8 │ │ │ │ @@ -355046,15 +355050,15 @@ │ │ │ │ ldr r1, [pc, #592] @ (263b5c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #592] @ (263b60 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r3, #0 │ │ │ │ subs r6, r5, r3 │ │ │ │ strh r3, [r7, #4] │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ b.n 2638ea │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ @@ -355067,15 +355071,15 @@ │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 263952 │ │ │ │ ldr r1, [pc, #544] @ (263b64 ) │ │ │ │ ldr r0, [pc, #544] @ (263b68 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldrb.w r3, [r4, #116] @ 0x74 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26378e │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2637ca │ │ │ │ @@ -355088,15 +355092,15 @@ │ │ │ │ ldr r3, [pc, #504] @ (263b70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2637ca │ │ │ │ ldr r0, [pc, #496] @ (263b74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2637ca │ │ │ │ ldr r1, [pc, #488] @ (263b78 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 263754 │ │ │ │ ldr r1, [pc, #468] @ (263b70 ) │ │ │ │ @@ -355105,15 +355109,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 263754 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, r5, #2 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr r0, [pc, #460] @ (263b7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w ip, [r3, #316] @ 0x13c │ │ │ │ b.n 263754 │ │ │ │ ldrb.w r2, [sp, #60] @ 0x3c │ │ │ │ subs r6, r5, #0 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ @@ -355128,52 +355132,52 @@ │ │ │ │ ldr r1, [pc, #420] @ (263b80 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #420] @ (263b84 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [sl, #16] │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2638ea │ │ │ │ mov r0, r4 │ │ │ │ bl 2617a4 │ │ │ │ b.n 263784 │ │ │ │ ldr r1, [pc, #396] @ (263b88 ) │ │ │ │ ldr r0, [pc, #396] @ (263b8c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 263762 │ │ │ │ ldr r1, [pc, #384] @ (263b90 ) │ │ │ │ ldr r0, [pc, #388] @ (263b94 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2638ea │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #372] @ (263b98 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #372] @ (263b9c ) │ │ │ │ add r1, pc │ │ │ │ ldrsh.w r3, [r7, #6] │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 263762 │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #352] @ (263ba0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ (263ba4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ - bl 44791c │ │ │ │ + bl 442fd4 │ │ │ │ + bl 4478dc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2637d8 │ │ │ │ ldr r3, [pc, #328] @ (263ba8 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -355182,15 +355186,15 @@ │ │ │ │ ldr r3, [pc, #256] @ (263b70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2637d8 │ │ │ │ ldr r0, [pc, #304] @ (263bac ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2637d8 │ │ │ │ subs r6, r5, #0 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ b.n 2638ea │ │ │ │ ldr r3, [pc, #292] @ (263bb0 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -355201,41 +355205,41 @@ │ │ │ │ ldr r3, [pc, #212] @ (263b70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2636d8 │ │ │ │ ldr r0, [pc, #268] @ (263bb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2636d8 │ │ │ │ ldr r3, [pc, #264] @ (263bb8 ) │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 263720 │ │ │ │ ldr r3, [pc, #176] @ (263b70 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 263720 │ │ │ │ ldr r0, [pc, #240] @ (263bbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 263720 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #224] @ (263bc0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #224] @ (263bc4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2637ca │ │ │ │ ldr r1, [pc, #212] @ (263bc8 ) │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 263856 │ │ │ │ @@ -355246,102 +355250,102 @@ │ │ │ │ bpl.w 263856 │ │ │ │ ldr r0, [pc, #192] @ (263bcc ) │ │ │ │ strd r2, r3, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ b.n 263856 │ │ │ │ ldr r0, [pc, #168] @ (263bd0 ) │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2637ca │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #360] @ 0x168 │ │ │ │ movs r3, r6 │ │ │ │ str r0, [sp, #336] @ 0x150 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, r0 │ │ │ │ + adds r2, r2, r7 │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r3, r5] │ │ │ │ + strh r4, [r4, r4] │ │ │ │ movs r3, r4 │ │ │ │ ldrh r2, [r4, #56] @ 0x38 │ │ │ │ movs r3, r6 │ │ │ │ - adds r6, r5, r3 │ │ │ │ + adds r6, r6, r2 │ │ │ │ movs r6, r5 │ │ │ │ - strh r0, [r2, r6] │ │ │ │ + strh r0, [r3, r5] │ │ │ │ movs r3, r4 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + adds r6, r7, r1 │ │ │ │ movs r6, r5 │ │ │ │ - strh r4, [r6, r3] │ │ │ │ + strh r4, [r7, r2] │ │ │ │ movs r3, r4 │ │ │ │ - adds r2, r0, r2 │ │ │ │ + adds r2, r1, r1 │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [r5, r5] │ │ │ │ + str r4, [r6, r4] │ │ │ │ movs r3, r4 │ │ │ │ movs r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r5] │ │ │ │ + str r0, [r2, r4] │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, r3] │ │ │ │ + str r0, [r1, r2] │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r5, #31 │ │ │ │ + asrs r0, r6, #30 │ │ │ │ movs r6, r5 │ │ │ │ - strh r2, [r7, r3] │ │ │ │ + strh r2, [r0, r3] │ │ │ │ movs r3, r4 │ │ │ │ - asrs r2, r1, #31 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ movs r6, r5 │ │ │ │ - str r4, [r1, r5] │ │ │ │ + str r4, [r2, r4] │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r7, #30 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ movs r6, r5 │ │ │ │ - strh r6, [r2, r2] │ │ │ │ + strh r6, [r3, r1] │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r4, #30 │ │ │ │ + asrs r0, r5, #29 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r7, r7] │ │ │ │ + str r2, [r0, r7] │ │ │ │ movs r3, r4 │ │ │ │ - asrs r4, r0, #30 │ │ │ │ + asrs r4, r1, #29 │ │ │ │ movs r6, r5 │ │ │ │ - str r6, [r4, r2] │ │ │ │ + str r6, [r5, r1] │ │ │ │ movs r3, r4 │ │ │ │ cmp r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, r2] │ │ │ │ + strh r2, [r4, r1] │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #440] @ (263d70 ) │ │ │ │ + ldr r7, [pc, #216] @ (263c90 ) │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #440] @ (263d78 ) │ │ │ │ + ldr r7, [pc, #216] @ (263c98 ) │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r4, #27 │ │ │ │ + asrs r6, r5, #26 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r7, [pc, #736] @ (263ea8 ) │ │ │ │ + ldr r7, [pc, #512] @ (263dc8 ) │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r2] │ │ │ │ + str r4, [r5, r1] │ │ │ │ movs r3, r4 │ │ │ │ - str r6, [r2, r1] │ │ │ │ + str r6, [r3, r0] │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00263bd4 : │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ strb r2, [r0, #12] │ │ │ │ @@ -355377,15 +355381,15 @@ │ │ │ │ blx 181abc │ │ │ │ ldr r1, [pc, #80] @ (263c80 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (263c84 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #420 @ 0x1a4 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r2, [pc, #68] @ (263c88 ) │ │ │ │ ldr r3, [pc, #56] @ (263c7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -355405,17 +355409,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, #24] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #22 │ │ │ │ + asrs r4, r3, #21 │ │ │ │ movs r6, r5 │ │ │ │ - str r2, [r0, r4] │ │ │ │ + str r2, [r1, r3] │ │ │ │ movs r3, r4 │ │ │ │ ldrh r0, [r0, #22] │ │ │ │ movs r3, r6 │ │ │ │ │ │ │ │ 00263c8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -355449,23 +355453,23 @@ │ │ │ │ strb.w r3, [r4, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 263be8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 263e62 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 43d698 │ │ │ │ + bl 43d658 │ │ │ │ ldr r0, [pc, #576] @ (263f3c ) │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, pc │ │ │ │ movs r3, #3 │ │ │ │ adds r0, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 444178 │ │ │ │ + bl 444138 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 263ef8 │ │ │ │ ldr r0, [pc, #556] @ (263f40 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ bl 265b58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -355536,24 +355540,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 229474 │ │ │ │ - bl 326eec │ │ │ │ + bl 326eac │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 263d4e │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 181abc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ (263f4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 263d4e │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ ldr r3, [pc, #320] @ (263f50 ) │ │ │ │ dmb ish │ │ │ │ add.w r5, r4, #652 @ 0x28c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -355565,17 +355569,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #648] @ 0x288 │ │ │ │ cbnz r3, 263e4a │ │ │ │ mov r0, r5 │ │ │ │ bl 2616a0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cbz r0, 263e3a │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ add.w r0, r4, #272 @ 0x110 │ │ │ │ - bl 43d698 │ │ │ │ + bl 43d658 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ b.n 263cce │ │ │ │ ldr r3, [pc, #268] @ (263f58 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r6, [r3, #0] │ │ │ │ ldr r2, [pc, #264] @ (263f5c ) │ │ │ │ @@ -355593,15 +355597,15 @@ │ │ │ │ ldr r3, [pc, #244] @ (263f64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 263cf2 │ │ │ │ ldr r0, [pc, #236] @ (263f68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 263cf2 │ │ │ │ movs r4, #0 │ │ │ │ movs r5, #0 │ │ │ │ b.n 263dae │ │ │ │ ldr r3, [pc, #224] @ (263f6c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -355610,30 +355614,30 @@ │ │ │ │ ldr r3, [pc, #204] @ (263f64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 263cc4 │ │ │ │ ldr r0, [pc, #204] @ (263f70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 263cc4 │ │ │ │ ldr r3, [pc, #196] @ (263f74 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 263ed6 │ │ │ │ ldr r3, [pc, #172] @ (263f64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 263db6 │ │ │ │ ldr r0, [pc, #180] @ (263f78 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 263db6 │ │ │ │ ldr r3, [pc, #164] @ (263f7c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -355641,33 +355645,33 @@ │ │ │ │ ldr r3, [pc, #128] @ (263f64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 263db6 │ │ │ │ ldr r0, [pc, #144] @ (263f80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 263db6 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 263db8 │ │ │ │ ldr r3, [pc, #124] @ (263f84 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 263d2c │ │ │ │ ldr r3, [pc, #80] @ (263f64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 263d2c │ │ │ │ ldr r0, [pc, #104] @ (263f88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 263d2c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r4, #18] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -355678,45 +355682,45 @@ │ │ │ │ cbnz r4, 263f44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bvc.n 263f02 │ │ │ │ vsubw.u q9, , d20 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, #10] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r7, [pc, #824] @ (264288 ) │ │ │ │ + ldr r7, [pc, #600] @ (2641a8 ) │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #23] │ │ │ │ + strb r4, [r7, #22] │ │ │ │ movs r0, r4 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r1 │ │ │ │ + rors r4, r2 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #0] @ (263f6c ) │ │ │ │ + ldr r6, [pc, #800] @ (26428c ) │ │ │ │ movs r3, r4 │ │ │ │ subs r0, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #704] @ (264234 ) │ │ │ │ + ldr r6, [pc, #480] @ (264154 ) │ │ │ │ movs r3, r4 │ │ │ │ lsrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #72] @ (263fc4 ) │ │ │ │ + ldr r6, [pc, #872] @ (2642e4 ) │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #160] @ (264024 ) │ │ │ │ + ldr r6, [pc, #960] @ (264344 ) │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #536] @ (2641a4 ) │ │ │ │ + ldr r6, [pc, #312] @ (2640c4 ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00263f8c : │ │ │ │ ldr r3, [pc, #28] @ (263fac ) │ │ │ │ movs r2, #0 │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -355809,15 +355813,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 264000 │ │ │ │ ldr r0, [pc, #48] @ (2640ac ) │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r2, lr │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrh r1, [r4, #28] │ │ │ │ add.w ip, r1, #1 │ │ │ │ b.n 264000 │ │ │ │ nop │ │ │ │ strh r4, [r7, #56] @ 0x38 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ @@ -355828,15 +355832,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb60c │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #768] @ (2643b0 ) │ │ │ │ + ldr r5, [pc, #544] @ (2642d0 ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002640b0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -355887,29 +355891,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (264154 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #224] @ 0xe0 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ push {r4, r6, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r6, [r7, #48] @ 0x30 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #256] @ (264258 ) │ │ │ │ + ldr r5, [pc, #32] @ (264178 ) │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00264158 : │ │ │ │ ldr r3, [pc, #12] @ (264168 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ dmb ish │ │ │ │ @@ -356007,18 +356011,18 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 302998 │ │ │ │ + bl 302958 │ │ │ │ add.w r0, r5, #176 @ 0xb0 │ │ │ │ str.w r6, [r5, #172] @ 0xac │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ ldr r3, [pc, #68] @ (2642a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 264278 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -356037,41 +356041,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 264264 │ │ │ │ ldr r0, [pc, #32] @ (2642b0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ nop │ │ │ │ strh r6, [r0, #38] @ 0x26 │ │ │ │ movs r3, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4 │ │ │ │ + eors r6, r5 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 002642b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 25f608 │ │ │ │ cbz r0, 2642e2 │ │ │ │ ldrb.w r3, [r4, #1184] @ 0x4a0 │ │ │ │ cbz r3, 2642f0 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ negs r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -356135,35 +356139,35 @@ │ │ │ │ ldr r0, [pc, #208] @ (264430 ) │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #2 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r0, #16 │ │ │ │ - bl 444178 │ │ │ │ + bl 444138 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 264416 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ strb.w r3, [r5, #117] @ 0x75 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f2b4 │ │ │ │ + bl 43f274 │ │ │ │ ldr r2, [pc, #172] @ (264434 ) │ │ │ │ ldr r1, [pc, #172] @ (264438 ) │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 43d360 │ │ │ │ + bl 43d320 │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f3ec │ │ │ │ + bl 43f3ac │ │ │ │ add.w r0, r5, #20 │ │ │ │ - bl 43f2c8 │ │ │ │ + bl 43f288 │ │ │ │ ldr r2, [pc, #144] @ (26443c ) │ │ │ │ ldr r3, [pc, #116] @ (264424 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -356187,60 +356191,60 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26435e │ │ │ │ ldr r1, [pc, #96] @ (264448 ) │ │ │ │ ldr r0, [pc, #96] @ (26444c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26435e │ │ │ │ mov r0, r5 │ │ │ │ bl 263c8c │ │ │ │ ldr r3, [pc, #84] @ (264450 ) │ │ │ │ ldr r2, [pc, #84] @ (264454 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (264458 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #452 @ 0x1c4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2207 @ 0x89f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2643aa │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strh r2, [r2, #30] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, #30] │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ uxth r6, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bvs.n 2643a2 │ │ │ │ - @ instruction: 0xffff4b7a │ │ │ │ + vtbx.8 d20, {d15-d18}, d2 │ │ │ │ movs r3, r4 │ │ │ │ strh r6, [r2, #26] │ │ │ │ movs r3, r6 │ │ │ │ movs r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #968] @ (264814 ) │ │ │ │ + ldr r2, [pc, #744] @ (264734 ) │ │ │ │ movs r3, r4 │ │ │ │ - ldr r2, [pc, #1008] @ (264840 ) │ │ │ │ + ldr r2, [pc, #784] @ (264760 ) │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r0, #23 │ │ │ │ + lsrs r6, r1, #22 │ │ │ │ movs r6, r5 │ │ │ │ - ldr r2, [pc, #672] @ (2646f8 ) │ │ │ │ + ldr r2, [pc, #448] @ (264618 ) │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0026445c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -356250,15 +356254,15 @@ │ │ │ │ bl 25f62c │ │ │ │ cbnz r0, 264498 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 43d698 │ │ │ │ + bl 43d658 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #117] @ 0x75 │ │ │ │ bl 25f62c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 264478 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -356276,22 +356280,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strh r0, [r3, #18] │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #116] @ 0x74 │ │ │ │ + ldr r6, [r4, #112] @ 0x70 │ │ │ │ movs r0, r4 │ │ │ │ ldr r1, [pc, #8] @ (2644d4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #116] @ 0x74 │ │ │ │ + ldr r0, [r2, #112] @ 0x70 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #144] @ (264578 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -356458,15 +356462,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r1, [lr, #32] │ │ │ │ ldr r1, [r1, #12] │ │ │ │ add r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 44e600 │ │ │ │ + bl 44e5c0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 183fe8 │ │ │ │ @@ -356528,15 +356532,15 @@ │ │ │ │ bpl.n 26471c │ │ │ │ ldr r0, [pc, #68] @ (264798 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r7, r5, [sp] │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 26471c │ │ │ │ ldr r3, [pc, #44] @ (26479c ) │ │ │ │ movw r2, #769 @ 0x301 │ │ │ │ ldr r1, [pc, #44] @ (2647a0 ) │ │ │ │ ldr r0, [pc, #44] @ (2647a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -356551,21 +356555,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - blx pc │ │ │ │ + blx r8 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r5, #16 │ │ │ │ + lsrs r6, r6, #15 │ │ │ │ movs r6, r5 │ │ │ │ - blxns r4 │ │ │ │ + bxns sp │ │ │ │ movs r3, r4 │ │ │ │ - blx r9 │ │ │ │ + blx r2 │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ @@ -356573,40 +356577,40 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r2, r6 │ │ │ │ beq.n 264806 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 182874 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ add.w r0, r4, #9 │ │ │ │ str r6, [r7, #4] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ orr.w r2, r3, #32 │ │ │ │ mov r0, r1 │ │ │ │ movs r3, #0 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ movs r0, #8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -356624,15 +356628,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 25ebc4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26486a │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -356643,23 +356647,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (264894 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ movw r2, #4677 @ 0x1245 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ b.n 264858 │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #12 │ │ │ │ + lsrs r2, r7, #11 │ │ │ │ movs r6, r5 │ │ │ │ - bxns r4 │ │ │ │ + mov ip, sp │ │ │ │ movs r3, r4 │ │ │ │ - mov ip, r4 │ │ │ │ + mov r4, sp │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #408] @ (264a44 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -356757,15 +356761,15 @@ │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2649a2 │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [fp] │ │ │ │ orr.w r2, r0, r3 │ │ │ │ bic.w r0, r0, r3 │ │ │ │ str.w r2, [fp] │ │ │ │ - bl 46aa30 │ │ │ │ + bl 46a9f0 │ │ │ │ adds r5, r0, r5 │ │ │ │ adc.w r8, r8, r0, asr #31 │ │ │ │ b.n 264974 │ │ │ │ ldr.w r9, [sp, #12] │ │ │ │ orrs.w r3, r5, r8 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ @@ -356789,15 +356793,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ lsrs r3, r2 │ │ │ │ subs r2, #32 │ │ │ │ lsl.w r6, r4, r6 │ │ │ │ orrs r3, r6 │ │ │ │ lsr.w r2, r4, r2 │ │ │ │ orrs r2, r3 │ │ │ │ - bl 441290 │ │ │ │ + bl 441250 │ │ │ │ b.n 264926 │ │ │ │ mov r5, r1 │ │ │ │ str r1, [sp, #16] │ │ │ │ b.n 264926 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -356831,15 +356835,15 @@ │ │ │ │ bcs.n 264aa2 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r5, #372] @ 0x174 │ │ │ │ movs r2, #1 │ │ │ │ cbz r0, 264a9c │ │ │ │ ldrb.w r1, [r5, #376] @ 0x178 │ │ │ │ lsr.w r1, r4, r1 │ │ │ │ - bl 4414d8 │ │ │ │ + bl 441498 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ cbz r3, 264a9c │ │ │ │ bl 2646b0 │ │ │ │ add r4, r7 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -356898,39 +356902,39 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r3, r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ and.w r3, r3, #31 │ │ │ │ lsr.w r3, r0, r3 │ │ │ │ ldr.w r0, [r9, sl, lsl #2] │ │ │ │ ands r0, r3 │ │ │ │ - bl 46aa30 │ │ │ │ + bl 46a9f0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 264b76 │ │ │ │ subs r2, r2, r4 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ and.w r2, r2, #31 │ │ │ │ ldr.w r0, [r9, sl, lsl #2] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ ands r0, r2 │ │ │ │ - bl 46aa30 │ │ │ │ + bl 46a9f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r3, r3, r0 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ adds r0, r0, r3 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [r6, #4] │ │ │ │ adc.w r0, r0, r3, asr #31 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr.w r0, [r7, #340] @ 0x154 │ │ │ │ - bl 44142c │ │ │ │ + bl 4413ec │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -356941,15 +356945,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 264a50 │ │ │ │ b.n 264b14 │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 441838 │ │ │ │ + bl 4417f8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ b.n 264b52 │ │ │ │ bl 183fe8 │ │ │ │ ldrb r6, [r6, #16] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ @@ -356961,15 +356965,15 @@ │ │ │ │ ldr r6, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #232] @ (264cd4 ) │ │ │ │ add r4, pc │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 264c74 │ │ │ │ mov r7, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov sl, r4 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 264c86 │ │ │ │ ldr.w r4, [r6, #228] @ 0xe4 │ │ │ │ @@ -356993,27 +356997,27 @@ │ │ │ │ add.w r2, r6, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str.w r2, [r6, #232] @ 0xe8 │ │ │ │ str.w r8, [r3, #24] │ │ │ │ blx 181788 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 264c1a │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 264cc0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 264c9c │ │ │ │ ldr r0, [r7, #0] │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ - bl 43c928 │ │ │ │ + bl 43c8e8 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 43c928 │ │ │ │ + bl 43c8e8 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -357038,15 +357042,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 264c5a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (264cdc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 264c5a │ │ │ │ ldr r3, [pc, #28] @ (264ce0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (264ce4 ) │ │ │ │ ldr r0, [pc, #32] @ (264ce8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -357055,19 +357059,19 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ ldrb r2, [r3, #12] │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #27 │ │ │ │ + lsls r4, r4, #26 │ │ │ │ movs r6, r5 │ │ │ │ - movs r7, #118 @ 0x76 │ │ │ │ + movs r7, #62 @ 0x3e │ │ │ │ movs r1, r4 │ │ │ │ - movs r7, #138 @ 0x8a │ │ │ │ + movs r7, #82 @ 0x52 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00264cec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -357095,30 +357099,30 @@ │ │ │ │ ldr r2, [pc, #156] @ (264dc8 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #8] │ │ │ │ negs r2, r2 │ │ │ │ - bl 2fe000 │ │ │ │ + bl 2fdfc0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 264d8c │ │ │ │ ldr r0, [r7, #8] │ │ │ │ - bl 2fe1cc │ │ │ │ + bl 2fe18c │ │ │ │ str r4, [r7, #8] │ │ │ │ movs r4, #0 │ │ │ │ bl 25f704 │ │ │ │ cbz r0, 264d60 │ │ │ │ ldr r0, [pc, #120] @ (264dcc ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r1, [pc, #120] @ (264dd0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -357149,42 +357153,42 @@ │ │ │ │ ldr r1, [pc, #68] @ (264df0 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ mov r4, r7 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 264d60 │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #8] │ │ │ │ movs r3, r6 │ │ │ │ add r1, sp, #864 @ 0x360 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #664 @ 0x298 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - rors r4, r0 │ │ │ │ + sbcs r4, r1 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #488 @ 0x1e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sbcs r6, r2 │ │ │ │ + adcs r6, r3 │ │ │ │ movs r3, r4 │ │ │ │ - tst r6, r3 │ │ │ │ + rors r6, r4 │ │ │ │ movs r3, r4 │ │ │ │ - tst r4, r6 │ │ │ │ + rors r4, r7 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r4, r7, #23 │ │ │ │ + lsls r4, r0, #23 │ │ │ │ movs r6, r5 │ │ │ │ - ldmia r4!, {r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r4, r5, r7} │ │ │ │ movs r0, r4 │ │ │ │ - adcs r2, r5 │ │ │ │ + asrs r2, r6 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00264df4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -357242,15 +357246,15 @@ │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r1, r3 │ │ │ │ it cs │ │ │ │ movcs r1, r3 │ │ │ │ cbz r3, 264eb0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #12] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -357267,19 +357271,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #2] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r6, #18 │ │ │ │ movs r6, r5 │ │ │ │ - eors r0, r4 │ │ │ │ + ands r0, r5 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r0, r4 │ │ │ │ + lsrs r0, r5 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #172] @ (264f9c ) │ │ │ │ @@ -357316,57 +357320,57 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ uxtb r4, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r6, r4] │ │ │ │ bl 23a5e4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 264f8c │ │ │ │ bl 264df4 │ │ │ │ cbnz r0, 264f7e │ │ │ │ str r4, [r5, #4] │ │ │ │ b.n 264f1e │ │ │ │ ldr r0, [pc, #48] @ (264fa8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 264f1e │ │ │ │ ldr r0, [pc, #44] @ (264fac ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r4, #0 │ │ │ │ b.n 264f1e │ │ │ │ ldr r0, [pc, #32] @ (264fb0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 264f88 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r1, #0] │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, #31] │ │ │ │ movs r3, r6 │ │ │ │ - eors r6, r7 │ │ │ │ + eors r6, r0 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r2, r4 │ │ │ │ + eors r2, r5 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r0, r0 │ │ │ │ + eors r0, r1 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #516] @ (2651cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357450,15 +357454,15 @@ │ │ │ │ ldr.w r0, [r9, #340] @ 0x154 │ │ │ │ and.w r3, r3, #31 │ │ │ │ cmp r1, #32 │ │ │ │ bhi.n 265110 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsr.w r3, fp, r3 │ │ │ │ ands r0, r3 │ │ │ │ - bl 46aa30 │ │ │ │ + bl 46a9f0 │ │ │ │ adds r4, r0, r4 │ │ │ │ adc.w r8, r8, r0, asr #31 │ │ │ │ ldr.w r9, [r9, #296] @ 0x128 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 265076 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ @@ -357487,15 +357491,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 441838 │ │ │ │ + bl 4417f8 │ │ │ │ adds r4, r0, r4 │ │ │ │ adc.w r8, r8, r0, asr #31 │ │ │ │ b.n 26506c │ │ │ │ ldr r3, [pc, #188] @ (2651dc ) │ │ │ │ ldr r2, [pc, #192] @ (2651e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -357504,57 +357508,57 @@ │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 265016 │ │ │ │ ldr r0, [pc, #172] @ (2651e4 ) │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 265016 │ │ │ │ ldr r3, [pc, #164] @ (2651e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 265052 │ │ │ │ ldr r3, [pc, #144] @ (2651e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 265052 │ │ │ │ ldr r0, [pc, #144] @ (2651ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 265052 │ │ │ │ ldr r3, [pc, #140] @ (2651f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 264fde │ │ │ │ ldr r3, [pc, #112] @ (2651e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 264fde │ │ │ │ ldr r0, [pc, #120] @ (2651f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 264fde │ │ │ │ ldr r3, [pc, #112] @ (2651f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 265042 │ │ │ │ ldr r3, [pc, #76] @ (2651e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 265042 │ │ │ │ ldr r0, [pc, #92] @ (2651fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 265042 │ │ │ │ mov r8, r4 │ │ │ │ b.n 2650b8 │ │ │ │ ldr r3, [pc, #84] @ (265200 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357564,45 +357568,45 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2650e6 │ │ │ │ ldr r0, [pc, #68] @ (265204 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2650e6 │ │ │ │ strb r0, [r7, #28] │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #46 @ 0x2e │ │ │ │ + subs r6, #246 @ 0xf6 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #78 @ 0x4e │ │ │ │ + subs r7, #22 │ │ │ │ movs r3, r4 │ │ │ │ movs r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #204 @ 0xcc │ │ │ │ + subs r6, #148 @ 0x94 │ │ │ │ movs r3, r4 │ │ │ │ subs r4, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #234 @ 0xea │ │ │ │ + subs r6, #178 @ 0xb2 │ │ │ │ movs r3, r4 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #8 │ │ │ │ + subs r6, #208 @ 0xd0 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #132] @ (26529c ) │ │ │ │ ldr r2, [pc, #132] @ (2652a0 ) │ │ │ │ @@ -357719,19 +357723,19 @@ │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #200 @ (adr r4, 2653fc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #2 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ movs r6, r5 │ │ │ │ - subs r4, #0 │ │ │ │ + subs r3, #200 @ 0xc8 │ │ │ │ movs r3, r4 │ │ │ │ - subs r5, #204 @ 0xcc │ │ │ │ + subs r5, #148 @ 0x94 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #76] @ (2653a0 ) │ │ │ │ ldr r2, [pc, #76] @ (2653a4 ) │ │ │ │ @@ -357751,27 +357755,27 @@ │ │ │ │ bne.n 26535e │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 25f62c │ │ │ │ ldr r0, [pc, #36] @ (2653a8 ) │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 4430ec │ │ │ │ + bl 4430ac │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ strb r6, [r5, #14] │ │ │ │ movs r3, r6 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #120 @ 0x78 │ │ │ │ + subs r5, #64 @ 0x40 │ │ │ │ movs r3, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #88] @ (265414 ) │ │ │ │ ldr r2, [pc, #88] @ (265418 ) │ │ │ │ @@ -357826,15 +357830,15 @@ │ │ │ │ bl 2653ac │ │ │ │ bl 25f704 │ │ │ │ cbnz r0, 2654a4 │ │ │ │ ldr r4, [pc, #128] @ (2654cc ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cbz r0, 265472 │ │ │ │ - bl 2fe1cc │ │ │ │ + bl 2fe18c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 181788 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ @@ -357849,15 +357853,15 @@ │ │ │ │ b.w 264bd4 │ │ │ │ ldr r0, [pc, #72] @ (2654d0 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r1, [pc, #72] @ (2654d4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ bl 25e774 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 264bd4 │ │ │ │ ldr r3, [pc, #48] @ (2654d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -357877,21 +357881,21 @@ │ │ │ │ movs r3, r6 │ │ │ │ asrs r4, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #704 @ (adr r2, 265790 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r2, pc, #448 @ (adr r2, 265694 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #140 @ 0x8c │ │ │ │ + subs r2, #84 @ 0x54 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #304 @ (adr r2, 265610 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #106 @ 0x6a │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r7, [pc, #1524] @ 265af0 │ │ │ │ @@ -357928,15 +357932,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1440] @ 265b00 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 265582 │ │ │ │ ldr.w r3, [pc, #1420] @ 265b04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -357989,33 +357993,33 @@ │ │ │ │ umull r0, r1, r5, r3 │ │ │ │ add r1, r2 │ │ │ │ mov r6, sl │ │ │ │ ldrexd r2, r3, [r6] │ │ │ │ strexd r5, r0, r1, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 265604 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 265ad4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 265682 │ │ │ │ mov r0, r9 │ │ │ │ bl 2644c8 │ │ │ │ bl 2333c0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2659da │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ adds.w r3, r3, #1000 @ 0x3e8 │ │ │ │ mov fp, r1 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -358041,28 +358045,28 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 265622 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr.w r3, [pc, #1148] @ 265b14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 265622 │ │ │ │ add.w r3, sl, #16 │ │ │ │ ldrexd r0, r1, [r3] │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 3fcdf4 │ │ │ │ + b.w 3fcdb4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr.w r3, [pc, #1060] @ 265af8 │ │ │ │ strd r0, r1, [r4, #88] @ 0x58 │ │ │ │ ldr.w r8, [r7, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26554a │ │ │ │ ldr.w r3, [pc, #1072] @ 265b18 │ │ │ │ @@ -358073,19 +358077,19 @@ │ │ │ │ ldr.w r3, [pc, #1060] @ 265b1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 26554a │ │ │ │ ldr.w r0, [pc, #1052] @ 265b20 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26554a │ │ │ │ bl 2601dc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 2fdea8 │ │ │ │ + bl 2fde68 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movw lr, #34079 @ 0x851f │ │ │ │ movt lr, #20971 @ 0x51eb │ │ │ │ subs r0, r0, r3 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ @@ -358156,15 +358160,15 @@ │ │ │ │ lsls r0, r3, #3 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r3, lsr #29 │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ subs r2, r5, r3 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ sbc.w r3, fp, r3 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrexd r0, r1, [r7] │ │ │ │ strexd ip, r2, r3, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 26580e │ │ │ │ orrs.w r3, r6, r8 │ │ │ │ @@ -358172,15 +358176,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r2, r3, [r4, #152] @ 0x98 │ │ │ │ str r5, [r4, #88] @ 0x58 │ │ │ │ str.w fp, [r4, #92] @ 0x5c │ │ │ │ strd r2, r3, [r4, #144] @ 0x90 │ │ │ │ - bl 2fdea8 │ │ │ │ + bl 2fde68 │ │ │ │ strd r0, r1, [r4, #96] @ 0x60 │ │ │ │ b.n 265662 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 265602 │ │ │ │ bl 25f704 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -358190,19 +358194,19 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r7, [r3, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #92] @ 0x5c │ │ │ │ subs r0, r7, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d8, r0, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d6, r0, r1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vdiv.f64 d7, d8, d6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ str r1, [r4, #116] @ 0x74 │ │ │ │ ldr r1, [r3, #72] @ 0x48 │ │ │ │ @@ -358215,15 +358219,15 @@ │ │ │ │ mov r9, r1 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ ldr r2, [r4, #124] @ 0x7c │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d7, r0, r1 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmov.f64 d8, d7 │ │ │ │ vldr d7, [pc, #548] @ 265ae8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -358284,30 +358288,30 @@ │ │ │ │ cbz r1, 2659b6 │ │ │ │ rsbs r6, r6, #100 @ 0x64 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ sbc.w r3, r8, r8, lsl #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d8, r0, r1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d7, r0, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vstr d6, [sp, #40] @ 0x28 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vldr d6, [sp, #40] @ 0x28 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vmul.f64 d7, d6, d7 │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 46ab58 │ │ │ │ + bl 46ab18 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r0, r6, r0 │ │ │ │ sbc.w r3, r3, r1 │ │ │ │ cmp r0, r7 │ │ │ │ sbcs.w r2, r3, #0 │ │ │ │ itt cc │ │ │ │ strcc r3, [sp, #32] │ │ │ │ @@ -358334,29 +358338,29 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 265636 │ │ │ │ ldr r0, [pc, #316] @ (265b30 ) │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 265636 │ │ │ │ bl 25f4e8 │ │ │ │ cbnz r0, 265a40 │ │ │ │ ldrd ip, lr, [r4, #104] @ 0x68 │ │ │ │ b.n 2657b6 │ │ │ │ subs.w r3, r8, r3 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ sbc.w r0, r7, r2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ mla r1, r2, r0, r1 │ │ │ │ umull r0, r3, r3, r2 │ │ │ │ add r1, r3 │ │ │ │ - bl 46a6b8 │ │ │ │ + bl 46a678 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vdiv.f64 d7, d6, d8 │ │ │ │ b.n 2658e0 │ │ │ │ mov r0, r7 │ │ │ │ bl 251160 │ │ │ │ ldrd ip, lr, [r4, #104] @ 0x68 │ │ │ │ b.n 2657b6 │ │ │ │ @@ -358397,29 +358401,29 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 265a06 │ │ │ │ ldr r0, [pc, #156] @ (265b40 ) │ │ │ │ ldrd r2, r3, [r1, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 265a06 │ │ │ │ ldr r1, [pc, #148] @ (265b44 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26591c │ │ │ │ ldr r1, [pc, #96] @ (265b1c ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 26591c │ │ │ │ ldr r0, [pc, #128] @ (265b48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 26591c │ │ │ │ ldr r3, [pc, #116] @ (265b4c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #116] @ (265b50 ) │ │ │ │ ldr r0, [pc, #120] @ (265b54 ) │ │ │ │ add r3, pc │ │ │ │ @@ -358432,15 +358436,15 @@ │ │ │ │ movs r3, r6 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r6, r2] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ movs r0, r4 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #136 @ (adr r1, 265b98 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ @@ -358448,51 +358452,51 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #66 @ 0x42 │ │ │ │ + subs r2, #10 │ │ │ │ movs r3, r4 │ │ │ │ ldr r6, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #112 @ 0x70 │ │ │ │ + adds r7, #56 @ 0x38 │ │ │ │ movs r3, r4 │ │ │ │ ldr r4, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #6 │ │ │ │ + adds r6, #206 @ 0xce │ │ │ │ movs r3, r4 │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #204 @ 0xcc │ │ │ │ + adds r6, #148 @ 0x94 │ │ │ │ movs r3, r4 │ │ │ │ - str.w r0, [r8, #45] @ 0x2d │ │ │ │ - adds r2, r4, r5 │ │ │ │ + ldrb.w r0, [r0, #45] @ 0x2d │ │ │ │ + adds r2, r5, r4 │ │ │ │ movs r1, r4 │ │ │ │ - adds r6, r6, r5 │ │ │ │ + adds r6, r7, r4 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00265b58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w r8, [pc, #152] @ 265c10 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ cbnz r3, 265b8e │ │ │ │ ldr r3, [pc, #144] @ (265c14 ) │ │ │ │ @@ -358512,15 +358516,15 @@ │ │ │ │ blx r6 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r0, 265bb4 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 265b98 │ │ │ │ movs r5, #0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 265bfc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 265bd8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -358538,15 +358542,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 265bc2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (265c1c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 265bc2 │ │ │ │ ldr r3, [pc, #32] @ (265c20 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (265c24 ) │ │ │ │ ldr r0, [pc, #36] @ (265c28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -358557,18 +358561,18 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7a0002d │ │ │ │ - adds r2, r7, r0 │ │ │ │ + @ instruction: 0xf768002d │ │ │ │ + adds r2, r0, r0 │ │ │ │ movs r1, r4 │ │ │ │ - adds r6, r1, r1 │ │ │ │ + adds r6, r2, r0 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00265c2c : │ │ │ │ ldr r3, [pc, #44] @ (265c5c ) │ │ │ │ ldr r2, [pc, #48] @ (265c60 ) │ │ │ │ add r3, pc │ │ │ │ push {r4} │ │ │ │ @@ -358664,15 +358668,15 @@ │ │ │ │ sub.w r1, r1, ip │ │ │ │ ldr.w ip, [pc, #24] @ 265d24 │ │ │ │ add r3, pc │ │ │ │ ldr.w r0, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsrs r1, r3 │ │ │ │ - b.w 441338 │ │ │ │ + b.w 4412f8 │ │ │ │ ldr r6, [r6, #28] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ ... │ │ │ │ │ │ │ │ 00265d28 : │ │ │ │ ldr r1, [pc, #88] @ (265d84 ) │ │ │ │ @@ -358734,34 +358738,34 @@ │ │ │ │ add.w r0, r4, #63 @ 0x3f │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 181648 │ │ │ │ mov r2, r4 │ │ │ │ adds r4, #7 │ │ │ │ ldr.w r1, [r6, #368] @ 0x170 │ │ │ │ mov r7, r0 │ │ │ │ - bl 4418a4 │ │ │ │ + bl 441864 │ │ │ │ lsrs r4, r4, #3 │ │ │ │ movs r3, #0 │ │ │ │ adds r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r4, r4, #7 │ │ │ │ mov r2, r4 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ mov r0, r7 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, #72 @ (adr r3, 265e40 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ adds r4, #8 │ │ │ │ adc.w r1, r0, #0 │ │ │ │ cbz r0, 265e12 │ │ │ │ mov r4, r0 │ │ │ │ asrs r1, r0, #31 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -358772,52 +358776,52 @@ │ │ │ │ ldr r1, [pc, #44] @ (265e50 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #44] @ (265e54 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ adds r1, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov r1, r4 │ │ │ │ b.n 265e12 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r5, {r0, r1, r2, r3, r5, r6, r7} │ │ │ │ ldrh r3, [r5, #12] │ │ │ │ cmp r7, ip │ │ │ │ lsls r3, r4, #4 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r8, #11337728 @ 0xad0000 │ │ │ │ - adds r3, #192 @ 0xc0 │ │ │ │ + adc.w r0, r0, #11337728 @ 0xad0000 │ │ │ │ + adds r3, #136 @ 0x88 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00265e58 : │ │ │ │ ldr r0, [pc, #8] @ (265e64 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - b.w 444134 │ │ │ │ + b.w 4440f4 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #648] @ 0x288 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00265e68 : │ │ │ │ ldr r3, [pc, #12] @ (265e78 ) │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ - b.w 444140 │ │ │ │ + b.w 444100 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00265e7c : │ │ │ │ - b.w 444158 │ │ │ │ + b.w 444118 │ │ │ │ │ │ │ │ 00265e80 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ (265ee0 ) │ │ │ │ @@ -358830,15 +358834,15 @@ │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #68] @ (265ee8 ) │ │ │ │ add ip, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 444178 │ │ │ │ + bl 444138 │ │ │ │ ldr r2, [pc, #52] @ (265eec ) │ │ │ │ ldr r3, [pc, #44] @ (265ee8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -358970,24 +358974,24 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #64] @ (266048 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #48] @ 0x30 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #88] @ 0x58 │ │ │ │ strd r2, r3, [r4, #104] @ 0x68 │ │ │ │ - bl 2fdea8 │ │ │ │ + bl 2fde68 │ │ │ │ strd r0, r1, [r4, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -359157,27 +359161,27 @@ │ │ │ │ beq.n 266236 │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #4 │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 444178 │ │ │ │ + bl 444138 │ │ │ │ cbnz r0, 266220 │ │ │ │ ldr r4, [pc, #124] @ (266258 ) │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 2654e4 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 444178 │ │ │ │ + bl 444138 │ │ │ │ cbnz r0, 26622a │ │ │ │ ldr r2, [pc, #96] @ (26625c ) │ │ │ │ ldr r3, [pc, #84] @ (266250 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -359189,19 +359193,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ str r4, [sp, #4] │ │ │ │ b.n 2661da │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 2661f8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ (266260 ) │ │ │ │ movw r2, #1194 @ 0x4aa │ │ │ │ ldr r1, [pc, #36] @ (266264 ) │ │ │ │ ldr r0, [pc, #40] @ (266268 ) │ │ │ │ add r3, pc │ │ │ │ @@ -359215,18 +359219,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r1, #80] @ 0x50 │ │ │ │ movs r3, r6 │ │ │ │ - sbc.w r0, r4, #45 @ 0x2d │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + @ instruction: 0xf12c002d │ │ │ │ + cmp r4, #162 @ 0xa2 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r7, #198 @ 0xc6 │ │ │ │ + cmp r7, #142 @ 0x8e │ │ │ │ movs r3, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #236] @ (266368 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -359274,22 +359278,22 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #124] @ (266370 ) │ │ │ │ movw r1, #3468 @ 0xd8c │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbz r3, 266346 │ │ │ │ movs r0, #0 │ │ │ │ bl 266198 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 266354 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 266324 │ │ │ │ bl 225f38 │ │ │ │ b.n 26628c │ │ │ │ @@ -359301,15 +359305,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26631e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #56] @ (266374 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 26631e │ │ │ │ ldr r3, [pc, #48] @ (266378 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 26630a │ │ │ │ @@ -359322,24 +359326,24 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #36 @ 0x24 │ │ │ │ + cmp r3, #236 @ 0xec │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r8, #45 @ 0x2d │ │ │ │ - asrs r2, r4, #3 │ │ │ │ + ands.w r0, r0, #45 @ 0x2d │ │ │ │ + asrs r2, r5, #2 │ │ │ │ movs r1, r4 │ │ │ │ - asrs r6, r6, #3 │ │ │ │ + asrs r6, r7, #2 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00266388 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -359351,15 +359355,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 44e11c │ │ │ │ + bl 44e0dc │ │ │ │ cbnz r0, 2663ea │ │ │ │ ldrb.w r0, [sp] │ │ │ │ and.w r0, r0, #1 │ │ │ │ ldr r2, [pc, #52] @ (2663fc ) │ │ │ │ ldr r3, [pc, #48] @ (2663f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -359401,18 +359405,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 44e260 │ │ │ │ + bl 44e220 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 266512 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2664de │ │ │ │ ldr r3, [pc, #248] @ (266544 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -359433,26 +359437,26 @@ │ │ │ │ cbnz r5, 266490 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 44e430 │ │ │ │ + bl 44e3f0 │ │ │ │ cbnz r0, 26649a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsls r3, r3, #25 │ │ │ │ bpl.n 26649a │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 266460 │ │ │ │ movs r5, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 44e3f8 │ │ │ │ - bl 447430 │ │ │ │ + bl 44e3b8 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26651a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2664ee │ │ │ │ ldr r2, [pc, #148] @ (266548 ) │ │ │ │ @@ -359487,15 +359491,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2664b0 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (266550 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 2664b0 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2664b0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (266554 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #56] @ (266558 ) │ │ │ │ @@ -359520,18 +359524,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 8, cr0, cr2, cr13, {1} │ │ │ │ - lsrs r4, r3, #28 │ │ │ │ + cdp 0, 4, cr0, cr10, cr13, {1} │ │ │ │ + lsrs r4, r4, #27 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r0, r6, #28 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00266560 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -359541,15 +359545,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #308] @ (2666ac ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26659c │ │ │ │ ldr r3, [pc, #284] @ (2666b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -359588,15 +359592,15 @@ │ │ │ │ mov r1, ip │ │ │ │ mov r0, lr │ │ │ │ add r2, pc │ │ │ │ bl 231d64 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2665a4 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26668e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 266650 │ │ │ │ ldr r2, [pc, #176] @ (2666bc ) │ │ │ │ @@ -359648,15 +359652,15 @@ │ │ │ │ bne.n 26668a │ │ │ │ ldr r3, [pc, #72] @ (2666c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #64 @ 0x40 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (2666c8 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #56] @ (2666cc ) │ │ │ │ ldr r0, [pc, #56] @ (2666d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -359677,18 +359681,18 @@ │ │ │ │ b.n 266706 │ │ │ │ vshr.u64 q11, q11, #1 │ │ │ │ movs r3, r6 │ │ │ │ str r4, [r3, #8] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr, #-180] @ 0xffffff4c │ │ │ │ - lsrs r0, r5, #22 │ │ │ │ + ldcl 0, cr0, [r6], {45} @ 0x2d │ │ │ │ + lsrs r0, r6, #21 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r4, r7, #22 │ │ │ │ + lsrs r4, r0, #22 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 002666d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -359704,19 +359708,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r6, pc │ │ │ │ ldr r7, [r3, #48] @ 0x30 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 44e260 │ │ │ │ + bl 44e220 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2667e6 │ │ │ │ str r5, [r7, #56] @ 0x38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 266846 │ │ │ │ ldr r3, [pc, #508] @ (266920 ) │ │ │ │ ldr.w r9, [r6, r3] │ │ │ │ @@ -359742,15 +359746,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2667b8 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 44e430 │ │ │ │ + bl 44e3f0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 266880 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ @@ -359766,27 +359770,27 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 44e600 │ │ │ │ + bl 44e5c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 266880 │ │ │ │ ldr r3, [pc, #376] @ (266928 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 266854 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 266744 │ │ │ │ movs r5, #0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2668fc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2667e6 │ │ │ │ dmb ish │ │ │ │ @@ -359851,53 +359855,53 @@ │ │ │ │ ldr r0, [pc, #208] @ (26693c ) │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2667b8 │ │ │ │ ldr r0, [pc, #188] @ (266940 ) │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr.w r4, [r9, #32] │ │ │ │ cbz r4, 2668c2 │ │ │ │ mov r0, r4 │ │ │ │ bl 264df4 │ │ │ │ cbnz r0, 2668ba │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r3, #25 │ │ │ │ bpl.n 2668ba │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ - bl 44e530 │ │ │ │ + bl 44e4f0 │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ bl 22ed64 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 266892 │ │ │ │ mov r0, r5 │ │ │ │ - bl 44e3f8 │ │ │ │ + bl 44e3b8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ b.n 2667c2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #108] @ (266944 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 2667e6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (266948 ) │ │ │ │ movw r2, #1697 @ 0x6a1 │ │ │ │ ldr r1, [pc, #92] @ (26694c ) │ │ │ │ ldr r0, [pc, #96] @ (266950 ) │ │ │ │ add r3, pc │ │ │ │ @@ -359931,43 +359935,43 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #202 @ 0xca │ │ │ │ + cmp r1, #146 @ 0x92 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r1, #254 @ 0xfe │ │ │ │ + cmp r1, #198 @ 0xc6 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeab4002d │ │ │ │ - movs r6, #42 @ 0x2a │ │ │ │ + orns r0, ip, sp, asr #32 │ │ │ │ + movs r5, #242 @ 0xf2 │ │ │ │ movs r3, r4 │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r0, #234 @ 0xea │ │ │ │ movs r3, r4 │ │ │ │ - @ instruction: 0xeaa0002d │ │ │ │ - lsrs r2, r7, #12 │ │ │ │ + orn r0, r8, sp, asr #32 │ │ │ │ + lsrs r2, r0, #12 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r6, r1, #13 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00266960 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #252] @ (266a6c ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #252] @ (266a70 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ ldr r6, [r3, #48] @ 0x30 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 266992 │ │ │ │ ldr r3, [pc, #236] @ (266a74 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -359983,33 +359987,33 @@ │ │ │ │ cbnz r0, 2669cc │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r2, #25 │ │ │ │ bpl.n 2669cc │ │ │ │ ldr r2, [r4, #28] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ - bl 44e530 │ │ │ │ + bl 44e4f0 │ │ │ │ ldr r3, [pc, #196] @ (266a7c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 266a2a │ │ │ │ ldr r3, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ bl 22ed64 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26699a │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ - bl 44e3f8 │ │ │ │ + bl 44e3b8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 266a56 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 266a04 │ │ │ │ add sp, #16 │ │ │ │ @@ -360030,15 +360034,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #100] @ (266a80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ ldr r3, [pc, #88] @ (266a84 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2669be │ │ │ │ ldr r3, [pc, #80] @ (266a88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -360048,15 +360052,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (266a8c ) │ │ │ │ ldr r1, [r4, #28] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2669be │ │ │ │ ldr r3, [pc, #56] @ (266a90 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #56] @ (266a94 ) │ │ │ │ ldr r0, [pc, #56] @ (266a98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -360076,30 +360080,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #132 @ 0x84 │ │ │ │ + cmp r0, #76 @ 0x4c │ │ │ │ movs r3, r4 │ │ │ │ - strd r0, r0, [r6, #-180] @ 0xb4 │ │ │ │ - lsrs r0, r4, #7 │ │ │ │ + stmdb lr, {r0, r2, r3, r5} │ │ │ │ + lsrs r0, r5, #6 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r4, r6, #7 │ │ │ │ + lsrs r4, r7, #6 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00266a9c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [pc, #160] @ (266b50 ) │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r7, pc │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 266ac8 │ │ │ │ ldr r3, [pc, #148] @ (266b54 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -360119,15 +360123,15 @@ │ │ │ │ ldr r3, [r4, #24] │ │ │ │ adds r3, r3, r5 │ │ │ │ mov r5, r3 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 266ad6 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 266b3a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 266b12 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ @@ -360145,15 +360149,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 266afe │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (266b5c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 266afe │ │ │ │ mov r5, r4 │ │ │ │ mov r6, r4 │ │ │ │ b.n 266af0 │ │ │ │ ldr r3, [pc, #36] @ (266b60 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #36] @ (266b64 ) │ │ │ │ @@ -360168,18 +360172,18 @@ │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2], #-180 @ 0xb4 │ │ │ │ - lsrs r4, r7, #3 │ │ │ │ + @ instruction: 0xe82a002d │ │ │ │ + lsrs r4, r0, #3 │ │ │ │ movs r1, r4 │ │ │ │ - lsrs r0, r2, #4 │ │ │ │ + lsrs r0, r3, #3 │ │ │ │ movs r1, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #192] @ (266c40 ) │ │ │ │ @@ -360190,18 +360194,18 @@ │ │ │ │ blx 181fbc │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266c1e │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r4, #0 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r4, [r3, #228] @ 0xe4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r2, r3, #228 @ 0xe4 │ │ │ │ str.w r2, [r3, #232] @ 0xe8 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ bl 266a9c │ │ │ │ @@ -360247,28 +360251,28 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2809 @ 0xaf9 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ b.n 266c0c │ │ │ │ ldrh r0, [r0, r6] │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 266b4c │ │ │ │ + b.n 266adc │ │ │ │ movs r5, r5 │ │ │ │ - movs r6, #236 @ 0xec │ │ │ │ + movs r6, #180 @ 0xb4 │ │ │ │ movs r3, r4 │ │ │ │ - movs r2, #236 @ 0xec │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r7, [pc, #1912] @ 2673e4 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -360283,25 +360287,25 @@ │ │ │ │ ldr.w sl, [r7, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr.w r3, [pc, #1884] @ 2673ec │ │ │ │ ldr.w r8, [r7, r3] │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 266cb6 │ │ │ │ ldr.w r3, [pc, #1860] @ 2673f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 266cd0 │ │ │ │ ldr.w r3, [pc, #1836] @ 2673f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -360318,26 +360322,26 @@ │ │ │ │ ldr r3, [r4, #24] │ │ │ │ adds r3, r3, r5 │ │ │ │ mov r5, r3 │ │ │ │ adc.w fp, fp, #0 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 266cde │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2673ce │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 267140 │ │ │ │ orr.w r2, r5, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ ldr.w r4, [sl, #32] │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 266e50 │ │ │ │ blx 181e50 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ rsb sl, r3, #0 │ │ │ │ cmp sl, r0 │ │ │ │ @@ -360351,33 +360355,33 @@ │ │ │ │ bl 2394c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266d36 │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ blx 182874 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ bl 25f62c │ │ │ │ cbz r0, 266d8e │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ cmp r2, sl │ │ │ │ beq.n 266d8e │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ bl 25f554 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 266ede │ │ │ │ bl 25f530 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266d36 │ │ │ │ movs r0, #28 │ │ │ │ @@ -360386,15 +360390,15 @@ │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r3, r2 │ │ │ │ adds r3, #31 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ mov.w fp, r3, lsl #2 │ │ │ │ - bl 301ff4 │ │ │ │ + bl 301fb4 │ │ │ │ add.w r3, fp, #1044480 @ 0xff000 │ │ │ │ adds r0, #28 │ │ │ │ ldr.w r2, [r8, #8] │ │ │ │ addw r3, r3, #4095 @ 0xfff │ │ │ │ adc.w r1, r1, #0 │ │ │ │ adds r3, r3, r0 │ │ │ │ rsb r2, r2, #0 │ │ │ │ @@ -360421,29 +360425,29 @@ │ │ │ │ movs r2, #28 │ │ │ │ str r3, [r5, #4] │ │ │ │ movs r3, #1 │ │ │ │ strb.w fp, [r5] │ │ │ │ strb r3, [r5, #3] │ │ │ │ strb.w fp, [r5, #1] │ │ │ │ strb.w fp, [r5, #2] │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mov r0, r6 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr.w r3, [r4, #364] @ 0x16c │ │ │ │ str.w fp, [sp] │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 301f20 │ │ │ │ + bl 301ee0 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 266d40 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2673ce │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26711c │ │ │ │ @@ -360472,31 +360476,31 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 225ecc │ │ │ │ cmp r4, #0 │ │ │ │ blt.w 2671b4 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.w 267310 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [r3, #80] @ 0x50 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ b.n 266d98 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl 266b6c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 267204 │ │ │ │ bl 25f704 │ │ │ │ @@ -360514,15 +360518,15 @@ │ │ │ │ blx 181fbc │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26738e │ │ │ │ bl 260290 │ │ │ │ mov r3, r9 │ │ │ │ negs r2, r4 │ │ │ │ - bl 2fe000 │ │ │ │ + bl 2fdfc0 │ │ │ │ str r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26727a │ │ │ │ negs r0, r4 │ │ │ │ blx 181fbc │ │ │ │ str r0, [r5, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -360535,18 +360539,18 @@ │ │ │ │ beq.w 267246 │ │ │ │ bl 25f704 │ │ │ │ cbz r0, 266f70 │ │ │ │ ldr.w r1, [pc, #1176] @ 2673fc │ │ │ │ add.w r0, r5, #12 │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr.w r5, [r8] │ │ │ │ bl 2391e0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 266f92 │ │ │ │ ldr.w r3, [pc, #1128] @ 2673f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -360589,15 +360593,15 @@ │ │ │ │ add.w r3, fp, #31 │ │ │ │ lsrs r6, r3, #5 │ │ │ │ mov r0, r6 │ │ │ │ blx 181648 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, fp │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ - bl 441290 │ │ │ │ + bl 441250 │ │ │ │ bl 25f530 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 267298 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ rsb r2, sl, #32 │ │ │ │ movs r1, #4 │ │ │ │ strb.w sl, [r4, #376] @ 0x178 │ │ │ │ @@ -360625,24 +360629,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r0, #1 │ │ │ │ bl 2333f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2671e6 │ │ │ │ mov r0, r4 │ │ │ │ bl 266198 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2673ce │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2672a6 │ │ │ │ bl 239208 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2671a6 │ │ │ │ ldr r3, [pc, #836] @ (2673e8 ) │ │ │ │ ldr.w sl, [r7, r3] │ │ │ │ @@ -360662,15 +360666,15 @@ │ │ │ │ str.w r3, [r5, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r5, #164] @ 0xa4 │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ str.w r3, [r5, #164] @ 0xa4 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2670b4 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2673ce │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 266c88 │ │ │ │ @@ -360682,59 +360686,59 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 266c88 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #752] @ (267400 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 266c88 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 266e66 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #716] @ (267400 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 266e66 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 266d0e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #680] @ (267400 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 266d0e │ │ │ │ ldr r3, [pc, #668] @ (267404 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #668] @ (267408 ) │ │ │ │ ldr r1, [pc, #672] @ (26740c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3158 @ 0xc56 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -360752,24 +360756,24 @@ │ │ │ │ ldr r2, [pc, #600] @ (267414 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r2, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ movw r2, #3203 @ 0xc83 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2673ce │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 267358 │ │ │ │ @@ -360785,15 +360789,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #504] @ (267418 ) │ │ │ │ mov r1, sl │ │ │ │ movs r2, #31 │ │ │ │ mov.w sl, #31 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 266fb4 │ │ │ │ ldr r3, [pc, #488] @ (26741c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [pc, #488] @ (267420 ) │ │ │ │ movs r2, #165 @ 0xa5 │ │ │ │ ldr r1, [pc, #488] @ (267424 ) │ │ │ │ @@ -360809,22 +360813,22 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2782 @ 0xade │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 181788 │ │ │ │ str r4, [r5, #0] │ │ │ │ ldr r4, [pc, #452] @ (267434 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 2fe1cc │ │ │ │ + bl 2fe18c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r4, [pc, #444] @ (267438 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ @@ -360848,32 +360852,32 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26708c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #320] @ (267400 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ bl 239208 │ │ │ │ b.n 267090 │ │ │ │ ldr r3, [pc, #364] @ (26743c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #364] @ (267440 ) │ │ │ │ ldr r1, [pc, #364] @ (267444 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3165 @ 0xc5d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -360889,77 +360893,77 @@ │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ negs r2, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3210 @ 0xc8a │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #264] @ (267450 ) │ │ │ │ mov r1, sl │ │ │ │ movs r2, #6 │ │ │ │ mov.w sl, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 266fb4 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2671fc │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #144] @ (267400 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 2671fc │ │ │ │ ldr r0, [pc, #212] @ (267454 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r1, [pc, #212] @ (267458 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 267290 │ │ │ │ ldr r3, [pc, #204] @ (26745c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #204] @ (267460 ) │ │ │ │ ldr r1, [pc, #204] @ (267464 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2764 @ 0xacc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 267288 │ │ │ │ ldr r3, [pc, #184] @ (267468 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #184] @ (26746c ) │ │ │ │ ldr r1, [pc, #184] @ (267470 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26726c │ │ │ │ ldr r3, [pc, #164] @ (267474 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #164] @ (267478 ) │ │ │ │ ldr r0, [pc, #164] @ (26747c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -360971,98 +360975,98 @@ │ │ │ │ movs r3, r6 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #130 @ 0x82 │ │ │ │ + movs r0, #74 @ 0x4a │ │ │ │ movs r3, r4 │ │ │ │ strh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r6, #6 │ │ │ │ + subs r2, r7, #5 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 267878 │ │ │ │ + b.n 267808 │ │ │ │ movs r5, r5 │ │ │ │ - movs r2, #146 @ 0x92 │ │ │ │ + movs r2, #90 @ 0x5a │ │ │ │ movs r3, r4 │ │ │ │ - adds r6, r4, #6 │ │ │ │ + adds r6, r5, #5 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 2677e4 │ │ │ │ + b.n 267774 │ │ │ │ movs r5, r5 │ │ │ │ - movs r2, #146 @ 0x92 │ │ │ │ + movs r2, #90 @ 0x5a │ │ │ │ movs r3, r4 │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + movs r1, #52 @ 0x34 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r4, #2 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 2676d8 │ │ │ │ + b.n 267668 │ │ │ │ movs r5, r5 │ │ │ │ - movs r1, #28 │ │ │ │ + movs r0, #228 @ 0xe4 │ │ │ │ movs r3, r4 │ │ │ │ - adds r6, r0, #3 │ │ │ │ + adds r6, r1, #2 │ │ │ │ movs r3, r4 │ │ │ │ strh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r0, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 2675dc │ │ │ │ + b.n 26756c │ │ │ │ movs r5, r5 │ │ │ │ - movs r1, #80 @ 0x50 │ │ │ │ + movs r1, #24 │ │ │ │ movs r3, r4 │ │ │ │ - adds r4, r7, #0 │ │ │ │ + adds r4, r0, #0 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 267564 │ │ │ │ + b.n 2674f4 │ │ │ │ movs r5, r5 │ │ │ │ - movs r1, #90 @ 0x5a │ │ │ │ + movs r1, #34 @ 0x22 │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, #124 @ 0x7c │ │ │ │ + movs r0, #68 @ 0x44 │ │ │ │ movs r3, r4 │ │ │ │ strh r2, [r7, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r3, r6 │ │ │ │ + subs r0, r4, r5 │ │ │ │ movs r3, r4 │ │ │ │ - b.n 26747c │ │ │ │ + svc 214 @ 0xd6 │ │ │ │ movs r5, r5 │ │ │ │ - subs r4, r2, #6 │ │ │ │ + subs r4, r3, #5 │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, r7, r5 │ │ │ │ + subs r4, r0, r5 │ │ │ │ movs r3, r4 │ │ │ │ - svc 238 @ 0xee │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ movs r5, r5 │ │ │ │ - subs r4, r2, #6 │ │ │ │ + subs r4, r3, #5 │ │ │ │ movs r3, r4 │ │ │ │ - subs r4, r3, r5 │ │ │ │ + subs r4, r4, r4 │ │ │ │ movs r3, r4 │ │ │ │ - svc 206 @ 0xce │ │ │ │ + svc 150 @ 0x96 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r5, #1 │ │ │ │ + movs r0, r6 │ │ │ │ movs r1, r4 │ │ │ │ - lsls r4, r7, #1 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ movs r1, r4 │ │ │ │ │ │ │ │ 00267480 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ (2676dc ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r5, [pc, #584] @ (2676e0 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ ldr r4, [r3, #48] @ 0x30 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2674b8 │ │ │ │ ldr r3, [pc, #564] @ (2676e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -361108,40 +361112,40 @@ │ │ │ │ cmp sl, r4 │ │ │ │ beq.n 2675c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w fp, [r3, #48] @ 0x30 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, r0 │ │ │ │ bls.w 26769c │ │ │ │ mov r0, sl │ │ │ │ mov r1, r4 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ subs r3, r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r0 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 267648 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sl │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r4, r6, r1 │ │ │ │ mov r1, sl │ │ │ │ adds r0, r3, r6 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ add.w r1, sl, r4 │ │ │ │ mul.w r6, r0, sl │ │ │ │ cmp r1, r4 │ │ │ │ bls.n 2675ae │ │ │ │ lsrs r2, r4, #5 │ │ │ │ and.w r3, r4, #31 │ │ │ │ adds r4, #1 │ │ │ │ @@ -361160,35 +361164,35 @@ │ │ │ │ adc.w r3, r3, #0 │ │ │ │ cmp r1, r4 │ │ │ │ str.w r3, [fp, #164] @ 0xa4 │ │ │ │ bne.n 267574 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, r0 │ │ │ │ bhi.n 267548 │ │ │ │ ldr r5, [r7, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r6, [r7, #340] @ 0x154 │ │ │ │ lsrs r5, r3 │ │ │ │ movs r4, #0 │ │ │ │ cbz r5, 2675f8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bcs.n 2675f8 │ │ │ │ adds r2, r0, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bcc.n 26763a │ │ │ │ ldr r0, [sp, #4] │ │ │ │ sub.w r2, r5, sl │ │ │ │ mov r1, sl │ │ │ │ bl 263fb0 │ │ │ │ @@ -361199,15 +361203,15 @@ │ │ │ │ bne.w 2674ec │ │ │ │ ldr r3, [pc, #232] @ (2676f4 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2676a8 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2676c8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 267674 │ │ │ │ add sp, #28 │ │ │ │ @@ -361222,24 +361226,24 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 263fb0 │ │ │ │ b.n 2675cc │ │ │ │ adds r2, r6, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ mov r1, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 267554 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, r0 │ │ │ │ bhi.w 267548 │ │ │ │ b.n 2675be │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -361251,15 +361255,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2676f8 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ ldr r5, [r7, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r6, [r7, #340] @ 0x154 │ │ │ │ lsrs r5, r3 │ │ │ │ b.n 2675c8 │ │ │ │ ldr r3, [pc, #80] @ (2676fc ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -361270,15 +361274,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (267700 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 267614 │ │ │ │ ldr r0, [pc, #68] @ (267704 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 267614 │ │ │ │ ldr r3, [pc, #60] @ (267708 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #60] @ (26770c ) │ │ │ │ ldr r0, [pc, #64] @ (267710 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -361301,20 +361305,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + adds r4, r1, #6 │ │ │ │ movs r3, r4 │ │ │ │ - bgt.n 2676b4 │ │ │ │ + bgt.n 267644 │ │ │ │ movs r5, r5 │ │ │ │ - stc2l 0, cr0, [lr, #-128]! @ 0xffffff80 │ │ │ │ - stc2 0, cr0, [r2, #128] @ 0x80 │ │ │ │ + ldc2 0, cr0, [r6, #-128]! @ 0xffffff80 │ │ │ │ + stc2l 0, cr0, [sl, #-128] @ 0xffffff80 │ │ │ │ │ │ │ │ 00267714 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #264] @ (267830 ) │ │ │ │ @@ -361324,15 +361328,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2677e6 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 267752 │ │ │ │ ldr r3, [pc, #240] @ (267838 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -361353,23 +361357,23 @@ │ │ │ │ lsr.w r1, r7, r2 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w r3, r6, r3 │ │ │ │ orr.w r1, r1, ip │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsr.w r2, r3, r2 │ │ │ │ - bl 44142c │ │ │ │ + bl 4413ec │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 23ece0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26781a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2677c4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -361388,15 +361392,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2677ae │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #100] @ (267840 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 2677ae │ │ │ │ ldr r1, [pc, #92] @ (267844 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26773a │ │ │ │ ldr r1, [pc, #84] @ (267848 ) │ │ │ │ @@ -361405,21 +361409,21 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 26773a │ │ │ │ ldr r0, [pc, #80] @ (26784c ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26773a │ │ │ │ ldr r0, [pc, #68] @ (267850 ) │ │ │ │ mov r1, r8 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26779e │ │ │ │ ldr r3, [pc, #56] @ (267854 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #56] @ (267858 ) │ │ │ │ ldr r0, [pc, #56] @ (26785c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -361437,22 +361441,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #2 │ │ │ │ + adds r0, r6, #1 │ │ │ │ movs r3, r4 │ │ │ │ - adds r6, r7, #2 │ │ │ │ + adds r6, r0, #2 │ │ │ │ movs r3, r4 │ │ │ │ - blt.n 26775c │ │ │ │ + blt.n 2678ec │ │ │ │ movs r5, r5 │ │ │ │ - ldc2 0, cr0, [ip], {32} │ │ │ │ - ldc2 0, cr0, [r0], #-128 @ 0xffffff80 │ │ │ │ + @ instruction: 0xfbe40020 │ │ │ │ + @ instruction: 0xfbf80020 │ │ │ │ │ │ │ │ 00267860 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #84] @ (2678c4 ) │ │ │ │ @@ -361520,35 +361524,35 @@ │ │ │ │ ldr r6, [r5, #24] │ │ │ │ ldr.w r8, [r5, #340] @ 0x154 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ lsrs r6, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, r0 │ │ │ │ bls.n 2678f0 │ │ │ │ add.w sl, r5, #40 @ 0x28 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ subs r1, r0, r4 │ │ │ │ lsl.w r2, r4, r7 │ │ │ │ mov fp, r0 │ │ │ │ lsls r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 267714 │ │ │ │ add.w r2, fp, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, r0 │ │ │ │ bhi.n 267924 │ │ │ │ ldr.w r5, [r5, #296] @ 0x128 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2678f6 │ │ │ │ add sp, #12 │ │ │ │ @@ -361619,15 +361623,15 @@ │ │ │ │ subs r3, r7, #4 │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 2679c6 │ │ │ │ ldr r0, [pc, #148] @ (267a98 ) │ │ │ │ mov r2, r7 │ │ │ │ add.w r1, r5, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 1834d8 │ │ │ │ cmp r8, r6 │ │ │ │ bcc.n 267a22 │ │ │ │ str.w r6, [r5, #380] @ 0x17c │ │ │ │ b.n 2679c6 │ │ │ │ mov r2, r8 │ │ │ │ @@ -361637,59 +361641,59 @@ │ │ │ │ movs r3, #0 │ │ │ │ bl 267714 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267a1c │ │ │ │ ldr r0, [pc, #100] @ (267a9c ) │ │ │ │ add.w r1, r5, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 267a1c │ │ │ │ ldr r0, [pc, #88] @ (267aa0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2679c6 │ │ │ │ ldr r3, [pc, #84] @ (267aa4 ) │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [pc, #84] @ (267aa8 ) │ │ │ │ ldr r1, [pc, #84] @ (267aac ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r2, r5, #40 @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #4732 @ 0x127c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ bl 2568f8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ bl 25959c │ │ │ │ b.n 2679f6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #448] @ (267c50 ) │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #232] @ (267b80 ) │ │ │ │ movs r3, r6 │ │ │ │ - subs r2, r4, r5 │ │ │ │ + subs r2, r5, r4 │ │ │ │ movs r3, r4 │ │ │ │ - subs r0, r0, r4 │ │ │ │ + subs r0, r1, r3 │ │ │ │ movs r3, r4 │ │ │ │ - subs r2, r7, r2 │ │ │ │ + subs r2, r0, r2 │ │ │ │ movs r3, r4 │ │ │ │ - bls.n 267b44 │ │ │ │ + bls.n 267ad4 │ │ │ │ movs r5, r5 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + subs r0, r0, r2 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r7, #18 │ │ │ │ + asrs r6, r0, #18 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #1356] @ 268010 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -361756,15 +361760,15 @@ │ │ │ │ adds r3, r4, r3 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ adc.w r2, r2, #0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 301cc4 │ │ │ │ + bl 301c84 │ │ │ │ lsr.w r3, r4, sl │ │ │ │ and.w r2, r3, #31 │ │ │ │ ldr.w r0, [r7, #344] @ 0x158 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ ldr.w r2, [r0, r3, lsl #2] │ │ │ │ @@ -361805,15 +361809,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 267af6 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add.w r0, r8, r7 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r1, r3 │ │ │ │ - bl 455c08 │ │ │ │ + bl 455bc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 267af6 │ │ │ │ ldr.w r3, [pc, #1032] @ 26801c │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ dmb ish │ │ │ │ @@ -361835,15 +361839,15 @@ │ │ │ │ orr.w r3, r7, #2 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ bl 2647a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add.w r8, r9, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 25f674 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 267de8 │ │ │ │ mov r0, r8 │ │ │ │ @@ -361893,28 +361897,28 @@ │ │ │ │ bl 25f674 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 267ea8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 301c88 │ │ │ │ + bl 301c48 │ │ │ │ b.n 267b9e │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ b.n 267b9e │ │ │ │ ldr r0, [pc, #780] @ (268020 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r1, [pc, #780] @ (268024 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -361936,15 +361940,15 @@ │ │ │ │ add r2, r1 │ │ │ │ ldr r1, [pc, #712] @ (268028 ) │ │ │ │ strd r0, r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r0, [r1, #8] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 2fe318 │ │ │ │ + bl 2fe2d8 │ │ │ │ ldrd r3, r2, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 267eb0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb.w r5, [r3, #137] @ 0x89 │ │ │ │ ldr r3, [r1, #88] @ 0x58 │ │ │ │ @@ -361958,15 +361962,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r1, #8] │ │ │ │ mov r0, r1 │ │ │ │ - bl 2fe3fc │ │ │ │ + bl 2fe3bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ adds r0, #1 │ │ │ │ bne.w 267f6e │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ ldrb.w r3, [r3, #137] @ 0x89 │ │ │ │ mov r9, r3 │ │ │ │ @@ -362011,23 +362015,23 @@ │ │ │ │ add r2, r7 │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ ldrexd r6, r7, [r3] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 2fe3fc │ │ │ │ + bl 2fe3bc │ │ │ │ bl 25f704 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 267c8a │ │ │ │ ldr r1, [pc, #512] @ (26803c ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ add.w r0, r4, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 267c8a │ │ │ │ ldr r3, [pc, #500] @ (268040 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 267b2a │ │ │ │ ldr r3, [pc, #492] @ (268044 ) │ │ │ │ @@ -362038,15 +362042,15 @@ │ │ │ │ ldr r0, [pc, #484] @ (268048 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 267b2a │ │ │ │ lsr.w r1, r7, sl │ │ │ │ ldr.w r2, [r2, #344] @ 0x158 │ │ │ │ and.w r0, r1, #31 │ │ │ │ movs r3, #1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ dmb ish │ │ │ │ @@ -362067,29 +362071,29 @@ │ │ │ │ ldr r1, [r0, #80] @ 0x50 │ │ │ │ adds r1, #1 │ │ │ │ str r1, [r0, #80] @ 0x50 │ │ │ │ ldr r1, [r0, #84] @ 0x54 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str r1, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ - bl 2fe264 │ │ │ │ + bl 2fe224 │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r3, [sp, #28] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ blx 182118 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 2fe560 │ │ │ │ + bl 2fe520 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r9, r0 │ │ │ │ ldrb.w r3, [r3, #137] @ 0x89 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 267f5e │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267f62 │ │ │ │ @@ -362109,22 +362113,22 @@ │ │ │ │ ldr r5, [pc, #304] @ (26804c ) │ │ │ │ bl 2647a8 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 30266c │ │ │ │ + bl 30262c │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ add.w r3, r9, r4 │ │ │ │ ldrd r2, r1, [r5, #72] @ 0x48 │ │ │ │ adds r0, r3, #3 │ │ │ │ subs r3, #5 │ │ │ │ adds r2, r2, r3 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ adc.w r3, r1, r3, asr #31 │ │ │ │ @@ -362140,15 +362144,15 @@ │ │ │ │ bne.n 267fd2 │ │ │ │ movs r4, #0 │ │ │ │ b.n 267bc8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 2fe264 │ │ │ │ + bl 2fe224 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldrb.w r3, [r3, #137] @ 0x89 │ │ │ │ mov r9, r3 │ │ │ │ b.n 267b54 │ │ │ │ ldr r3, [pc, #160] @ (26802c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -362191,76 +362195,76 @@ │ │ │ │ ldr r3, [pc, #100] @ (268044 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 267f6a │ │ │ │ ldr r0, [pc, #120] @ (268060 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 267f6a │ │ │ │ ldr r3, [pc, #112] @ (268064 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 267fa4 │ │ │ │ ldr r3, [pc, #72] @ (268044 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 267fa4 │ │ │ │ ldr r0, [pc, #96] @ (268068 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 267fa4 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #224] @ (2680f4 ) │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r0, #8 │ │ │ │ + asrs r4, r1, #7 │ │ │ │ movs r3, r4 │ │ │ │ ldrb r2, [r3, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r1, #5 │ │ │ │ + asrs r6, r2, #4 │ │ │ │ movs r3, r4 │ │ │ │ ldrb r6, [r4, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r3, #3 │ │ │ │ + asrs r2, r4, #2 │ │ │ │ movs r3, r4 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #28 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ movs r3, r4 │ │ │ │ strb r2, [r3, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r5, #29] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r0, #30 │ │ │ │ + lsrs r4, r1, #29 │ │ │ │ movs r3, r4 │ │ │ │ strb r2, [r1, #29] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #23 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ movs r3, r4 │ │ │ │ movs r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #23 │ │ │ │ + asrs r2, r5, #22 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 0026806c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -362283,15 +362287,15 @@ │ │ │ │ ldrexd r7, r8, [r3] │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w r8, r8, r1 │ │ │ │ strexd r4, r7, r8, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2680a6 │ │ │ │ dmb ish │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 268164 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 268178 │ │ │ │ @@ -362329,17 +362333,17 @@ │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1983 @ 0x7bf │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 268544 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 268206 │ │ │ │ @@ -362367,15 +362371,15 @@ │ │ │ │ ldr.w r1, [pc, #1036] @ 26859c │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 268136 │ │ │ │ bl 25f608 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26822a │ │ │ │ movs r0, #32 │ │ │ │ movs r7, #0 │ │ │ │ blx 181488 │ │ │ │ @@ -362403,29 +362407,29 @@ │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ str r5, [r2, #0] │ │ │ │ str.w r3, [r6, #232] @ 0xe8 │ │ │ │ bl 25a9a8 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #200 @ 0xc8 │ │ │ │ movw r2, #2050 @ 0x802 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 26813a │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26814e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #908] @ (2685a8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 26814e │ │ │ │ bl 259afc │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2681ac │ │ │ │ ldr r3, [pc, #884] @ (2685ac ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -362456,15 +362460,15 @@ │ │ │ │ bl 2568f8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26852e │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26855c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26850a │ │ │ │ add.w r7, r5, #28 │ │ │ │ mov.w r8, #1 │ │ │ │ @@ -362562,15 +362566,15 @@ │ │ │ │ bne.n 2682ac │ │ │ │ ldr.w r0, [fp, #372] @ 0x174 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2682ac │ │ │ │ ldrb.w r1, [fp, #376] @ 0x178 │ │ │ │ movs r2, #1 │ │ │ │ lsr.w r1, r4, r1 │ │ │ │ - bl 4414d8 │ │ │ │ + bl 441498 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2682ac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ bl 2646b0 │ │ │ │ b.n 2682ac │ │ │ │ ldr r2, [pc, #488] @ (2685b8 ) │ │ │ │ @@ -362578,15 +362582,15 @@ │ │ │ │ ldr r1, [pc, #492] @ (2685c0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r2, #392 @ 0x188 │ │ │ │ adds r0, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #48] @ 0x30 │ │ │ │ - bl 443288 │ │ │ │ + bl 443248 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #45] @ 0x2d │ │ │ │ strd r3, r3, [r5, #48] @ 0x30 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 268450 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ @@ -362598,34 +362602,34 @@ │ │ │ │ ldr r3, [pc, #444] @ (2685c8 ) │ │ │ │ movw r2, #2018 @ 0x7e2 │ │ │ │ ldr r1, [pc, #444] @ (2685cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r1, [pc, #432] @ (2685d0 ) │ │ │ │ movw r2, #2035 @ 0x7f3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 26813a │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ ldrb.w r3, [r6, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 268334 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ str.w r3, [r6, #244] @ 0xf4 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str.w r3, [r6, #248] @ 0xf8 │ │ │ │ strb.w r8, [r6, #240] @ 0xf0 │ │ │ │ b.n 268334 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ ldrb.w r3, [r6, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2683f6 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ str.w r3, [r6, #244] @ 0xf4 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str.w r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -362643,15 +362647,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 268350 │ │ │ │ add.w r1, r0, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #332] @ (2685dc ) │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ b.n 268350 │ │ │ │ ldr r3, [pc, #320] @ (2685e0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2680f8 │ │ │ │ @@ -362660,15 +362664,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2680f8 │ │ │ │ ldr r0, [pc, #296] @ (2685e4 ) │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2680f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 268334 │ │ │ │ ldr r2, [pc, #272] @ (2685e8 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -362683,15 +362687,15 @@ │ │ │ │ bpl.w 268334 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, fp, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #244] @ (2685ec ) │ │ │ │ lsl.w r2, r4, r3 │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 268334 │ │ │ │ ldr.w fp, [sp, #48] @ 0x30 │ │ │ │ movs r7, #0 │ │ │ │ b.n 26841e │ │ │ │ ldr r3, [pc, #224] @ (2685f0 ) │ │ │ │ ldr r2, [pc, #224] @ (2685f4 ) │ │ │ │ ldr r1, [pc, #228] @ (2685f8 ) │ │ │ │ @@ -362699,15 +362703,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1976 @ 0x7b8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 268136 │ │ │ │ ldr r3, [pc, #204] @ (2685fc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #204] @ (268600 ) │ │ │ │ movw r2, #2009 @ 0x7d9 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ @@ -362736,85 +362740,85 @@ │ │ │ │ movs r3, r6 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #21 │ │ │ │ + asrs r2, r0, #21 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r2, r0, #24 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ movs r3, r4 │ │ │ │ - bcs.n 268498 │ │ │ │ + bcs.n 268628 │ │ │ │ movs r5, r5 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2685c0 │ │ │ │ + bne.n 268550 │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r7, #16 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r0, #22 │ │ │ │ + lsrs r6, r1, #21 │ │ │ │ movs r3, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + lsrs r0, r1, #20 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r6, #18 │ │ │ │ + lsrs r4, r7, #17 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r7, {r1, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r7} │ │ │ │ movs r5, r5 │ │ │ │ strb r0, [r5, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r1, #14 │ │ │ │ + asrs r4, r2, #13 │ │ │ │ movs r3, r4 │ │ │ │ - asrs r6, r0, #14 │ │ │ │ + asrs r6, r1, #13 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r7, {r2, r4, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - lsrs r0, r1, #12 │ │ │ │ + lsrs r0, r2, #11 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r6, #11 │ │ │ │ + lsrs r6, r7, #10 │ │ │ │ movs r3, r4 │ │ │ │ adds r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #9 │ │ │ │ + asrs r0, r6, #8 │ │ │ │ movs r3, r4 │ │ │ │ cmp r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #6 │ │ │ │ + asrs r4, r3, #5 │ │ │ │ movs r3, r4 │ │ │ │ movs r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #8 │ │ │ │ + asrs r4, r0, #8 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6!, {r4, r7} │ │ │ │ + ldmia r6, {r3, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - asrs r2, r3, #4 │ │ │ │ + asrs r2, r4, #3 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r7, #7 │ │ │ │ + lsrs r4, r0, #7 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6, {r2, r3, r5, r6} │ │ │ │ + ldmia r6!, {r2, r4, r5} │ │ │ │ movs r5, r5 │ │ │ │ - asrs r6, r2, #6 │ │ │ │ + asrs r6, r3, #5 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r6, {r3, r4, r6} │ │ │ │ + ldmia r6!, {r5} │ │ │ │ movs r5, r5 │ │ │ │ - cdp 0, 15, cr0, cr2, cr0, {1} │ │ │ │ - vhadd.s8 d0, d6, d16 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + cdp 0, 11, cr0, cr10, cr0, {1} │ │ │ │ + cdp 0, 12, cr0, cr14, cr0, {1} │ │ │ │ + ldmia r6!, {r1, r2} │ │ │ │ movs r5, r5 │ │ │ │ - asrs r4, r7, #5 │ │ │ │ + asrs r4, r0, #5 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r2, [pc, #1280] @ 268b2c │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -362908,29 +362912,29 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 26868c │ │ │ │ ldr.w r0, [pc, #1048] @ 268b50 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r6, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 268694 │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 182f7c │ │ │ │ bl 25f47c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2689fa │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ - bl 44e8bc │ │ │ │ + bl 44e87c │ │ │ │ cmp r0, #0 │ │ │ │ ble.w 2689fa │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ bl 23a4b8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -363054,23 +363058,23 @@ │ │ │ │ mov r5, fp │ │ │ │ b.n 2688ea │ │ │ │ ldr r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ lsls r3, r7 │ │ │ │ add.w r9, r2, r3 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ strd r6, r6, [sp] │ │ │ │ subs r2, r5, r3 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r7 │ │ │ │ - bl 44e600 │ │ │ │ + bl 44e5c0 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2688ac │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r2, [r4, #72] @ 0x48 │ │ │ │ ldr r2, [pc, #612] @ (268b54 ) │ │ │ │ ldr r3, [pc, #572] @ (268b30 ) │ │ │ │ @@ -363108,26 +363112,26 @@ │ │ │ │ bne.w 268818 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 268818 │ │ │ │ ldrb.w r1, [r6, #376] @ 0x178 │ │ │ │ movs r2, #1 │ │ │ │ lsr.w r1, r5, r1 │ │ │ │ - bl 4414d8 │ │ │ │ + bl 441498 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 268818 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2646b0 │ │ │ │ b.n 268818 │ │ │ │ add.w r5, r4, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2261 @ 0x8d5 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r4 │ │ │ │ bl 267ab0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2689dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add fp, r0 │ │ │ │ @@ -363229,22 +363233,22 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26879e │ │ │ │ ldr r0, [pc, #212] @ (268b64 ) │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r6, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ lsrs r1, r7 │ │ │ │ b.n 26879e │ │ │ │ ldr r0, [pc, #192] @ (268b68 ) │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 268684 │ │ │ │ bl 259afc │ │ │ │ mov r6, r0 │ │ │ │ b.n 2687b2 │ │ │ │ bl 25a9f8 │ │ │ │ b.n 2689a0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -363288,51 +363292,51 @@ │ │ │ │ bl 184018 │ │ │ │ lsrs r2, r2 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1 │ │ │ │ movs r3, r6 │ │ │ │ - lsrs r0, r4, #2 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r4, r3, #2 │ │ │ │ + lsrs r4, r4, #1 │ │ │ │ movs r3, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #2 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ movs r3, r4 │ │ │ │ subs r6, #18 │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #22 │ │ │ │ + lsrs r4, r1, #21 │ │ │ │ movs r3, r4 │ │ │ │ - lsls r4, r7, #21 │ │ │ │ + lsls r4, r0, #21 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r1, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r3, #16 │ │ │ │ + lsls r0, r4, #15 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r7, #20 │ │ │ │ + lsrs r6, r0, #20 │ │ │ │ movs r3, r4 │ │ │ │ - ldmia r0!, {r1, r3, r7} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r0, #16 │ │ │ │ + lsls r0, r1, #15 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r2, r5, #18 │ │ │ │ + lsrs r2, r6, #17 │ │ │ │ movs r3, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #624] @ 268e08 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -363347,15 +363351,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #604] @ (268e14 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 268bd6 │ │ │ │ ldr r3, [pc, #588] @ (268e18 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -363382,56 +363386,56 @@ │ │ │ │ mov r0, r6 │ │ │ │ dmb ish │ │ │ │ bl 27854c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 268cf4 │ │ │ │ movs r0, #0 │ │ │ │ movs r5, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 268c24 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2fdf40 │ │ │ │ + bl 2fdf00 │ │ │ │ cbz r0, 268c32 │ │ │ │ ldr.w r3, [r4, #228] @ 0xe4 │ │ │ │ cbz r3, 268c8e │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cbnz r0, 268c8e │ │ │ │ mov r0, r4 │ │ │ │ bl 268618 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 268ce6 │ │ │ │ blt.n 268cea │ │ │ │ ldrd r3, r2, [r4, #152] @ 0x98 │ │ │ │ adds r3, r3, r0 │ │ │ │ str.w r3, [r4, #152] @ 0x98 │ │ │ │ adc.w r2, r2, r0, asr #31 │ │ │ │ ands.w r0, r5, #63 @ 0x3f │ │ │ │ str.w r2, [r4, #156] @ 0x9c │ │ │ │ bne.n 268c22 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ subs r0, r0, r7 │ │ │ │ mov.w r3, #0 │ │ │ │ sbc.w r1, r1, r8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ cmp r0, #51 @ 0x33 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 268c22 │ │ │ │ ldr r3, [pc, #412] @ (268e20 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 268db2 │ │ │ │ movs r5, #0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 268df4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 268cb4 │ │ │ │ dmb ish │ │ │ │ @@ -363461,20 +363465,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r5, #1 │ │ │ │ b.n 268c90 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ b.n 268c8e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a2c │ │ │ │ - bl 447430 │ │ │ │ + bl 3019ec │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 268df4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 268d1e │ │ │ │ dmb ish │ │ │ │ @@ -363496,46 +363500,46 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (268e24 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 268cb4 │ │ │ │ bl 25eb50 │ │ │ │ cbz r0, 268d5c │ │ │ │ mov r0, r6 │ │ │ │ bl 25ebc4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 268dde │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #8 │ │ │ │ bl 265f40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ bics.w r5, r5, r0, asr #32 │ │ │ │ it cs │ │ │ │ movcs r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r4 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -363551,24 +363555,24 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 268c8e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (268e30 ) │ │ │ │ mov r3, r1 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 268c8e │ │ │ │ mov r5, r0 │ │ │ │ b.n 268cd0 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (268e24 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 268d1e │ │ │ │ ldr r3, [pc, #60] @ (268e34 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #60] @ (268e38 ) │ │ │ │ ldr r0, [pc, #64] @ (268e3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -363576,35 +363580,35 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movs r3, r6 │ │ │ │ cbnz r5, 268e16 │ │ │ │ @ instruction: 0xffff2164 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #92 @ 0x5c │ │ │ │ + cmp r0, #36 @ 0x24 │ │ │ │ movs r0, r4 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #10 │ │ │ │ + lsrs r6, r5, #9 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r5!, {r3, r5, r7} │ │ │ │ + stmia r5!, {r4, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ - b.n 268ac0 │ │ │ │ + b.n 268a50 │ │ │ │ movs r0, r4 │ │ │ │ - b.n 268aec │ │ │ │ + b.n 268a7c │ │ │ │ movs r0, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #660] @ (2690e8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -363623,15 +363627,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 269054 │ │ │ │ bl 27292c │ │ │ │ eor.w r0, r0, #1 │ │ │ │ strb.w r0, [r5, #137] @ 0x89 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 268e9c │ │ │ │ ldr r3, [pc, #612] @ (2690f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -363661,22 +363665,22 @@ │ │ │ │ bl 268618 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne.n 268ece │ │ │ │ ldr r1, [pc, #548] @ (269104 ) │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #3405 @ 0xd4d │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2786bc │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 268fc4 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2690d2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 269030 │ │ │ │ @@ -363709,33 +363713,33 @@ │ │ │ │ ldr r3, [r4, #24] │ │ │ │ vstr d7, [sp] │ │ │ │ lsr.w r2, r3, r2 │ │ │ │ adds r2, #31 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ mov.w r8, r2, lsl #2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 301cc4 │ │ │ │ + bl 301c84 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ bl 265f40 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 268f36 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26907e │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 269096 │ │ │ │ ldr r2, [pc, #364] @ (269110 ) │ │ │ │ ldr r3, [pc, #324] @ (2690ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363743,19 +363747,19 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2690ce │ │ │ │ mov r0, r7 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 301a6c │ │ │ │ + b.w 301a2c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a2c │ │ │ │ - bl 447430 │ │ │ │ + bl 3019ec │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2690d2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 268fee │ │ │ │ dmb ish │ │ │ │ @@ -363782,15 +363786,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #252] @ (269118 ) │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #3401 @ 0xd49 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ b.n 268fcc │ │ │ │ movs r0, #1 │ │ │ │ bl 266198 │ │ │ │ b.n 268ea6 │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -363799,15 +363803,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 268f0e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #212] @ (26911c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 268f0e │ │ │ │ ldr r3, [pc, #200] @ (269120 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 268e78 │ │ │ │ ldr r3, [pc, #192] @ (269124 ) │ │ │ │ @@ -363816,25 +363820,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 268e78 │ │ │ │ ldr r0, [pc, #184] @ (269128 ) │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [r5, #160] @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 268e78 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 3018d4 │ │ │ │ + bl 301894 │ │ │ │ ldr r1, [pc, #160] @ (26912c ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 4428e4 │ │ │ │ + bl 4428a4 │ │ │ │ b.n 268fee │ │ │ │ ldr r3, [pc, #136] @ (269120 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 268fa2 │ │ │ │ ldr r3, [pc, #128] @ (269124 ) │ │ │ │ @@ -363843,22 +363847,22 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 268fa2 │ │ │ │ ldr r0, [pc, #128] @ (269130 ) │ │ │ │ movs r1, #1 │ │ │ │ ldrd r2, r3, [r5, #160] @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 268fa2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #88] @ (26911c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 268fee │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (269134 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #96] @ (269138 ) │ │ │ │ ldr r0, [pc, #96] @ (26913c ) │ │ │ │ add r3, pc │ │ │ │ @@ -363875,44 +363879,44 @@ │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + movs r4, r3 │ │ │ │ movs r3, r4 │ │ │ │ - movs r0, r7 │ │ │ │ + movs r0, r0 │ │ │ │ movs r3, r4 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #94 @ 0x5e │ │ │ │ movs r3, r6 │ │ │ │ adds r7, #18 │ │ │ │ movs r3, r6 │ │ │ │ - cdp2 0, 15, cr0, cr12, cr2, {1} │ │ │ │ + cdp2 0, 12, cr0, cr4, cr2, {1} │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #1 │ │ │ │ + lsrs r0, r3, #32 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r6, r3, #1 │ │ │ │ + lsrs r6, r4, #32 │ │ │ │ movs r3, r4 │ │ │ │ - lsrs r0, r2, #32 │ │ │ │ + lsls r0, r3, #31 │ │ │ │ movs r3, r4 │ │ │ │ - stmia r2!, {r1, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r4, r7} │ │ │ │ movs r5, r5 │ │ │ │ - b.n 269804 │ │ │ │ + b.n 269794 │ │ │ │ movs r0, r4 │ │ │ │ - b.n 269830 │ │ │ │ + b.n 2697c0 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 00269140 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -363994,45 +363998,45 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r1, r1, r7 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ and.w r1, r1, #31 │ │ │ │ lsr.w r1, r0, r1 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ ands r0, r1 │ │ │ │ - bl 46aa30 │ │ │ │ + bl 46a9f0 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 269250 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r3, r3, r4 │ │ │ │ and.w r3, r3, #31 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ ands r0, r3 │ │ │ │ - bl 46aa30 │ │ │ │ + bl 46a9f0 │ │ │ │ subs r6, r6, r0 │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ subs r3, r3, r6 │ │ │ │ str.w r3, [r0, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ sbc.w r3, r3, r6, asr #31 │ │ │ │ str.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r8, #340] @ 0x154 │ │ │ │ - bl 44142c │ │ │ │ + bl 4413ec │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #148] @ (269310 ) │ │ │ │ movw r2, #3011 @ 0xbc3 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ add r1, pc │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ add r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r3, r3, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ bne.n 269198 │ │ │ │ @@ -364051,53 +364055,53 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r6 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 441838 │ │ │ │ + bl 4417f8 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 26922e │ │ │ │ ldr r2, [pc, #68] @ (269318 ) │ │ │ │ ldr r0, [pc, #68] @ (26931c ) │ │ │ │ ldr r1, [pc, #72] @ (269320 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r2, #452 @ 0x1c4 │ │ │ │ add r1, pc │ │ │ │ adds r0, #125 @ 0x7d │ │ │ │ - bl 443288 │ │ │ │ + bl 443248 │ │ │ │ b.n 269296 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #170 @ 0xaa │ │ │ │ movs r3, r6 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r4, #136] @ 0x88 │ │ │ │ + ldc2l 0, cr0, [ip, #-136] @ 0xffffff78 │ │ │ │ str r6, [r5, #84] @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r5, #84] @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [sl], {34} @ 0x22 │ │ │ │ + stc2l 0, cr0, [r2], #-136 @ 0xffffff78 │ │ │ │ adds r4, #106 @ 0x6a │ │ │ │ movs r3, r6 │ │ │ │ - stmia r0!, {r2, r3, r6, r7} │ │ │ │ + stmia r0!, {r2, r4, r7} │ │ │ │ movs r5, r5 │ │ │ │ str r2, [r4, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r6, #24 │ │ │ │ + lsls r0, r7, #23 │ │ │ │ movs r3, r4 │ │ │ │ │ │ │ │ 00269324 : │ │ │ │ ldr r3, [pc, #116] @ (26939c ) │ │ │ │ ldr.w ip, [pc, #120] @ 2693a0 │ │ │ │ add r3, pc │ │ │ │ push {r4} │ │ │ │ @@ -364196,39 +364200,39 @@ │ │ │ │ str.w r3, [r0, #164] @ 0xa4 │ │ │ │ bne.n 2693ea │ │ │ │ ldr r1, [pc, #40] @ (26945c ) │ │ │ │ mov.w r2, #3600 @ 0xe10 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ b.n 269430 │ │ │ │ nop │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfb4e0022 │ │ │ │ + smlatb r0, r6, r2, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfae20022 │ │ │ │ + @ instruction: 0xfaaa0022 │ │ │ │ │ │ │ │ 00269460 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 455c08 │ │ │ │ + bl 455bc8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r0, 269490 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -364272,15 +364276,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ it cs │ │ │ │ orrcs.w r0, r0, #1 │ │ │ │ ands.w r4, r0, #255 @ 0xff │ │ │ │ beq.n 26952a │ │ │ │ movs r4, #1 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #136] @ (26958c ) │ │ │ │ ldr r3, [pc, #124] @ (269584 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -364318,34 +364322,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (26959c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4078 @ 0xfee │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2694fa │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ adds r2, #78 @ 0x4e │ │ │ │ movs r3, r6 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #254 @ 0xfe │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0044 │ │ │ │ + bkpt 0x000c │ │ │ │ movs r5, r5 │ │ │ │ - lsls r2, r0, #15 │ │ │ │ + lsls r2, r1, #14 │ │ │ │ movs r3, r4 │ │ │ │ - ldrsh.w r0, [r0, #34] @ 0x22 │ │ │ │ + ldr??.w r0, [r8, r2, lsl #2] │ │ │ │ │ │ │ │ 002695a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #464] @ (269780 ) │ │ │ │ @@ -364355,15 +364359,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #460] @ (269788 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2695de │ │ │ │ ldr r3, [pc, #440] @ (26978c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -364381,32 +364385,32 @@ │ │ │ │ bl 264df4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2695ea │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 43b6a0 │ │ │ │ + bl 43b660 │ │ │ │ str r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2696e6 │ │ │ │ ldr r3, [pc, #388] @ (269794 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 1ebcb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2695ea │ │ │ │ ldr r1, [r4, #24] │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 437390 │ │ │ │ + bl 437350 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2695f0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26976a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 269680 │ │ │ │ bl 266a9c │ │ │ │ @@ -364445,18 +364449,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26963e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #264] @ (2697a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 26963e │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 269658 │ │ │ │ ldr r4, [r6, #32] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 269646 │ │ │ │ mov r0, r4 │ │ │ │ bl 264df4 │ │ │ │ cbz r0, 2696ca │ │ │ │ @@ -364488,32 +364492,32 @@ │ │ │ │ ldr r2, [pc, #184] @ (2697b0 ) │ │ │ │ add.w r3, r3, #504 @ 0x1f8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3667 @ 0xe53 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r4, [r6, #32] │ │ │ │ cbz r4, 269730 │ │ │ │ mov r0, r4 │ │ │ │ bl 264df4 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 269728 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbz r0, 269728 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 43b74c │ │ │ │ + bl 43b70c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26970e │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 26976a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 269744 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 26965a │ │ │ │ @@ -364525,15 +364529,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26973e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #68] @ (2697a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 26973e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2697b4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (2697b8 ) │ │ │ │ ldr r0, [pc, #72] @ (2697bc ) │ │ │ │ add r3, pc │ │ │ │ @@ -364558,24 +364562,24 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #166 @ 0xa6 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r1, r3, r4, r5, r6} │ │ │ │ movs r5, r5 │ │ │ │ - strh.w r0, [r2, r2, lsl #2] │ │ │ │ - lsls r6, r1, #9 │ │ │ │ + @ instruction: 0xf7ea0022 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ movs r3, r4 │ │ │ │ - pop {r1, r4, r5} │ │ │ │ + cbnz r2, 269836 │ │ │ │ movs r5, r5 │ │ │ │ - bgt.n 269754 │ │ │ │ + bgt.n 2696e4 │ │ │ │ movs r0, r4 │ │ │ │ - bgt.n 269780 │ │ │ │ + bgt.n 269710 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 002697c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -364594,15 +364598,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ bl 225ecc │ │ │ │ bl 2391e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2333b8 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 269818 │ │ │ │ ldr r3, [pc, #308] @ (269944 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -364659,15 +364663,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 269830 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #1 │ │ │ │ bl 2333f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 269914 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 269920 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2698f2 │ │ │ │ ldr r3, [pc, #160] @ (269954 ) │ │ │ │ @@ -364703,18 +364707,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2698b2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #84] @ (26995c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 2698b2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 2698a2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ (269960 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #60] @ (269964 ) │ │ │ │ ldr r0, [pc, #64] @ (269968 ) │ │ │ │ add r3, pc │ │ │ │ @@ -364722,15 +364726,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf73a0022 │ │ │ │ + @ instruction: 0xf7020022 │ │ │ │ cmp r7, #28 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r3, r3] │ │ │ │ @@ -364739,19 +364743,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r0, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #56 @ 0x38 │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r4, r7 │ │ │ │ + rev16 r4, r0 │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 269994 │ │ │ │ + bge.n 269924 │ │ │ │ movs r0, r4 │ │ │ │ - blt.n 2699c0 │ │ │ │ + bge.n 269950 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0026996c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -364775,15 +364779,15 @@ │ │ │ │ bne.n 269992 │ │ │ │ ldr.w r0, [r4, #340] @ 0x154 │ │ │ │ blx 181788 │ │ │ │ str.w r5, [r4, #340] @ 0x154 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 269998 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2699d0 │ │ │ │ ldr r3, [pc, #136] @ (269a50 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -364794,20 +364798,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 264df4 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r0, 2699ea │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbz r0, 2699ea │ │ │ │ ldr r1, [r4, #24] │ │ │ │ - bl 43b74c │ │ │ │ + bl 43b70c │ │ │ │ str r5, [r4, #16] │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2699d4 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 269a32 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 269a10 │ │ │ │ ldr r0, [pc, #80] @ (269a54 ) │ │ │ │ add r0, pc │ │ │ │ @@ -364823,15 +364827,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 269a00 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #48] @ (269a58 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 269a00 │ │ │ │ ldr r3, [pc, #40] @ (269a5c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #40] @ (269a60 ) │ │ │ │ ldr r0, [pc, #40] @ (269a64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -364845,19 +364849,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 269a7a │ │ │ │ + cbnz r2, 269a6c │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 269a6c │ │ │ │ + bls.n 2699fc │ │ │ │ movs r0, r4 │ │ │ │ - bge.n 269a98 │ │ │ │ + bls.n 269a28 │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 00269a68 : │ │ │ │ b.w 262c08 │ │ │ │ │ │ │ │ 00269a6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -364884,18 +364888,18 @@ │ │ │ │ str.w lr, [sp, #16] │ │ │ │ add.w r8, r3, r4, lsl #4 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 269b34 │ │ │ │ ldr r3, [pc, #568] @ (269d08 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r3, [pc, #564] @ (269d0c ) │ │ │ │ @@ -364907,15 +364911,15 @@ │ │ │ │ bne.w 269c6e │ │ │ │ ands.w sl, r4, #10 │ │ │ │ bne.n 269b60 │ │ │ │ bic.w r3, r4, #32 │ │ │ │ cmp r3, #16 │ │ │ │ bne.w 269c52 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 269c1c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 269b30 │ │ │ │ ldrb.w r3, [r8, #12] │ │ │ │ ldr.w r1, [r8, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364971,15 +364975,15 @@ │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ add r2, r5 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 46a0e4 │ │ │ │ + bl 46a0a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ sub.w r1, r2, r1 │ │ │ │ itt eq │ │ │ │ streq.w r1, [r8, #4] │ │ │ │ ldreq.w r0, [sl, #336] @ 0x150 │ │ │ │ @@ -364992,15 +364996,15 @@ │ │ │ │ negs r6, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r1, r3, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ands r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, r3, r2 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, r3 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -365012,21 +365016,21 @@ │ │ │ │ strb.w r3, [r8, #12] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, r6 │ │ │ │ beq.n 269c62 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 269b04 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r3, #0 │ │ │ │ andeq.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365040,21 +365044,21 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 263360 │ │ │ │ mov r5, r0 │ │ │ │ b.n 269b20 │ │ │ │ ldr r0, [pc, #192] @ (269d14 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w fp, #21 │ │ │ │ b.n 269b34 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ - bl 3022d0 │ │ │ │ + bl 302290 │ │ │ │ b.n 269af8 │ │ │ │ ldr r3, [pc, #168] @ (269d18 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 269ae8 │ │ │ │ ldr r3, [pc, #156] @ (269d1c ) │ │ │ │ @@ -365064,50 +365068,50 @@ │ │ │ │ bpl.w 269ae8 │ │ │ │ ldr r0, [pc, #148] @ (269d20 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 269ae8 │ │ │ │ cmp r3, #16 │ │ │ │ beq.w 269af8 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 269c52 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ ands.w r1, r0, #255 @ 0xff │ │ │ │ bne.n 269cc4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 269af8 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 182f7c │ │ │ │ b.n 269af8 │ │ │ │ ldr r0, [pc, #92] @ (269d24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 269c5c │ │ │ │ ldr r0, [pc, #88] @ (269d28 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 269c5c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (269d2c ) │ │ │ │ add.w r4, sl, #40 @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r3, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 269c5c │ │ │ │ mov fp, r5 │ │ │ │ b.n 269b34 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -365116,23 +365120,23 @@ │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #204 @ 0xcc │ │ │ │ movs r3, r6 │ │ │ │ - cdp2 0, 1, cr0, cr14, cr2, {1} │ │ │ │ + stc2l 0, cr0, [r6, #136]! @ 0x88 │ │ │ │ movs r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r6], #136 @ 0x88 │ │ │ │ - stc2 0, cr0, [lr, #136] @ 0x88 │ │ │ │ - stc2l 0, cr0, [lr], #136 @ 0x88 │ │ │ │ - ldc2l 0, cr0, [r4], #136 @ 0x88 │ │ │ │ + ldc2 0, cr0, [lr], #136 @ 0x88 │ │ │ │ + ldc2l 0, cr0, [r6, #-136] @ 0xffffff78 │ │ │ │ + ldc2 0, cr0, [r6], #136 @ 0x88 │ │ │ │ + ldc2 0, cr0, [ip], #136 @ 0x88 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3664] @ 0xe50 │ │ │ │ mov r5, r2 │ │ │ │ ldr.w r2, [pc, #2884] @ 26a888 │ │ │ │ ldr.w r3, [pc, #2884] @ 26a88c │ │ │ │ @@ -365159,15 +365163,15 @@ │ │ │ │ ldr.w r3, [pc, #2832] @ 26a898 │ │ │ │ subs r4, r0, #3 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26a71a │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a36e │ │ │ │ cmp r4, #1 │ │ │ │ bls.w 26a384 │ │ │ │ @@ -365186,18 +365190,18 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ubfx r3, r5, #0, #15 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a234 │ │ │ │ mov r0, r8 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a268 │ │ │ │ ldr.w r3, [pc, #2724] @ 26a8a0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -365242,17 +365246,17 @@ │ │ │ │ beq.w 26a560 │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ beq.w 26a2c2 │ │ │ │ ldr.w r0, [pc, #2612] @ 26a8a4 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w r9, #21 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a872 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a390 │ │ │ │ @@ -365277,15 +365281,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 25f59c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a514 │ │ │ │ mov r0, r8 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ clz r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ @@ -365302,36 +365306,36 @@ │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ mov.w r9, #0 │ │ │ │ b.n 269e82 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ negs r2, r3 │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ b.n 269edc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a774 │ │ │ │ add.w sl, sp, #132 @ 0x84 │ │ │ │ movs r7, #0 │ │ │ │ strd r5, r6, [sp, #72] @ 0x48 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sl │ │ │ │ blx 182f7c │ │ │ │ mov r0, r8 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ strb.w r7, [sl, r4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, sl │ │ │ │ bl 23a5e4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a2dc │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ @@ -365345,15 +365349,15 @@ │ │ │ │ movs r2, #28 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, r7, [sp, #104] @ 0x68 │ │ │ │ strd r7, r7, [sp, #112] @ 0x70 │ │ │ │ strd r7, r7, [sp, #120] @ 0x78 │ │ │ │ str r7, [sp, #128] @ 0x80 │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ cmp r0, #28 │ │ │ │ bne.w 26a2fc │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 26a632 │ │ │ │ @@ -365376,37 +365380,37 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ negs r2, r3 │ │ │ │ str.w r9, [sp, #112] @ 0x70 │ │ │ │ strd r0, r1, [r4, #360] @ 0x168 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 26a5f2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ - bl 46a9e0 │ │ │ │ + bl 46a9a0 │ │ │ │ add.w r3, r0, #31 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ mov.w r9, r3, lsl #2 │ │ │ │ mov r0, r9 │ │ │ │ blx 181488 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 301e0c │ │ │ │ + bl 301dcc │ │ │ │ cmp r9, r0 │ │ │ │ bne.w 26a462 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a7fc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -365440,15 +365444,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2694a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a800 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add.w r2, r9, #1 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ sub.w r5, r9, r0 │ │ │ │ mov sl, r0 │ │ │ │ mul.w r5, r3, r5 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 26a11c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -365497,15 +365501,15 @@ │ │ │ │ ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ mov r6, fp │ │ │ │ mov fp, r3 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, r0 │ │ │ │ bhi.n 26a06e │ │ │ │ mov r5, sl │ │ │ │ mov sl, fp │ │ │ │ ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ mov r1, r5 │ │ │ │ @@ -365514,34 +365518,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2694a0 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a808 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [r4, #360] @ 0x168 │ │ │ │ mov r0, r8 │ │ │ │ adds r2, r1, r2 │ │ │ │ mov.w r1, #0 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 301f20 │ │ │ │ + bl 301ee0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 181788 │ │ │ │ b.n 26a326 │ │ │ │ mov r0, r8 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ ands.w r1, r0, #255 @ 0xff │ │ │ │ beq.w 26a506 │ │ │ │ ldr.w r0, [pc, #1832] @ 26a8ac │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 269e7e │ │ │ │ mov r0, r4 │ │ │ │ bl 2394c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a810 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -365557,15 +365561,15 @@ │ │ │ │ cbz r5, 26a1c4 │ │ │ │ bl 25f62c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a486 │ │ │ │ bl 25f554 │ │ │ │ cbz r0, 26a1e0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r1 │ │ │ │ bl 264df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a4ca │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ @@ -365595,36 +365599,36 @@ │ │ │ │ bl 25d64c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 269edc │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ mov r9, r3 │ │ │ │ b.n 269e82 │ │ │ │ - bl 4515b8 │ │ │ │ + bl 451578 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 269de6 │ │ │ │ - bl 44f60c │ │ │ │ + bl 44f5cc │ │ │ │ mov r4, r0 │ │ │ │ - bl 451578 │ │ │ │ + bl 451538 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 44f3b8 │ │ │ │ - bl 4505d8 │ │ │ │ + bl 44f378 │ │ │ │ + bl 450598 │ │ │ │ mov r0, r8 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 269dfa │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [pc, #1604] @ 26a8b0 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 269e82 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w sl, sp, #132 @ 0x84 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [r3, #4] │ │ │ │ blx 182f7c │ │ │ │ @@ -365641,30 +365645,30 @@ │ │ │ │ bl 256ce0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a656 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr.w r0, [pc, #1532] @ 26a8b4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 269e7e │ │ │ │ bl 25d64c │ │ │ │ mov r0, r8 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ clz r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 269f06 │ │ │ │ b.n 26a22c │ │ │ │ ldr.w r0, [pc, #1496] @ 26a8b8 │ │ │ │ mov r1, sl │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ bl 25f530 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 269e7e │ │ │ │ bl 25d64c │ │ │ │ b.n 269e7e │ │ │ │ ldr.w r3, [pc, #1468] @ 26a8bc │ │ │ │ movw r2, #3076 @ 0xc04 │ │ │ │ @@ -365673,33 +365677,33 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 181788 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 26a1fa │ │ │ │ mov r0, r6 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 26a2ec │ │ │ │ mov r0, r8 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ uxtb r4, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ strb.w r7, [sl, r4] │ │ │ │ mov r0, sl │ │ │ │ bl 23a5e4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a7e4 │ │ │ │ bl 264df4 │ │ │ │ @@ -365728,15 +365732,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 269e98 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr.w r3, [pc, #1312] @ 26a8c8 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 269e98 │ │ │ │ add r3, r1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 256ce0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a6c6 │ │ │ │ movs r3, #0 │ │ │ │ @@ -365756,102 +365760,102 @@ │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ beq.w 26a528 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne.w 269e6e │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3027a0 │ │ │ │ + bl 302760 │ │ │ │ cmp r7, #1 │ │ │ │ mov r9, r0 │ │ │ │ bne.w 26a830 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ negs r7, r3 │ │ │ │ cmp r0, r7 │ │ │ │ bhi.w 26a822 │ │ │ │ ldr.w r3, [pc, #1192] @ 26a8cc │ │ │ │ mov r2, r0 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - bl 3022d0 │ │ │ │ + bl 302290 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ - bl 2fe7ac │ │ │ │ + bl 2fe76c │ │ │ │ adds r0, #1 │ │ │ │ bne.w 269edc │ │ │ │ ldr.w r0, [pc, #1160] @ 26a8d0 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr.w r0, [pc, #1148] @ 26a8d4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 269e7e │ │ │ │ ldr.w r3, [pc, #1140] @ 26a8d8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r2, [pc, #1136] @ 26a8dc │ │ │ │ ldr.w r1, [pc, #1136] @ 26a8e0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #580 @ 0x244 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4186 @ 0x105a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26a320 │ │ │ │ blx 181e50 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ negs r3, r3 │ │ │ │ cmp r3, r0 │ │ │ │ it cc │ │ │ │ movcc r3, r0 │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 26a1c4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ ldr.w r2, [r4, #336] @ 0x150 │ │ │ │ cmp r1, #0 │ │ │ │ it eq │ │ │ │ cmpeq r0, r2 │ │ │ │ beq.w 26a1c4 │ │ │ │ strd r0, r1, [sp] │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr.w r0, [pc, #1064] @ 26a8e4 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26a2ec │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldrd r2, r3, [r3, #80] @ 0x50 │ │ │ │ cmp r5, r3 │ │ │ │ it eq │ │ │ │ cmpeq r6, r2 │ │ │ │ beq.w 26a1e0 │ │ │ │ ldr.w r0, [pc, #1036] @ 26a8e8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26a2ec │ │ │ │ clz fp, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mov.w fp, fp, lsr #5 │ │ │ │ b.n 26a1fa │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ negs r2, r3 │ │ │ │ asrs r3, r2, #31 │ │ │ │ bl 269460 │ │ │ │ @@ -365875,30 +365879,30 @@ │ │ │ │ add.w r3, r3, #608 @ 0x260 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #4115 @ 0x1013 │ │ │ │ ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 26a320 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ bl 277ab0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.w 26a226 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ mov r9, r3 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ b.n 269e82 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ subs r3, r2, r3 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsrs r3, r2 │ │ │ │ @@ -365934,35 +365938,35 @@ │ │ │ │ ldr r0, [pc, #804] @ (26a900 ) │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r6, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #0 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26a3de │ │ │ │ ldr r3, [pc, #784] @ (26a904 ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #784] @ (26a908 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #784] @ (26a90c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #580 @ 0x244 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #4174 @ 0x104e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26a31c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ mov r9, r6 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ bl 25f530 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 269e82 │ │ │ │ bl 25d64c │ │ │ │ b.n 269e82 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ @@ -365973,15 +365977,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #556 @ 0x22c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #3085 @ 0xc0d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26a31c │ │ │ │ bl 272958 │ │ │ │ cbnz r0, 26a690 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a2b4 │ │ │ │ @@ -365994,15 +365998,15 @@ │ │ │ │ bne.w 26a2b4 │ │ │ │ ldr r3, [pc, #672] @ (26a91c ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #668] @ (26a920 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, #524 @ 0x20c │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26a2b4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [r1, #0] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a2b0 │ │ │ │ @@ -366038,20 +366042,20 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b.n 26a3ca │ │ │ │ ldr r0, [pc, #560] @ (26a924 ) │ │ │ │ mov fp, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.w 269e7e │ │ │ │ ldr r0, [pc, #552] @ (26a928 ) │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ bl 256ce0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26a2b4 │ │ │ │ bl 272958 │ │ │ │ b.n 26a2b4 │ │ │ │ ldr r3, [pc, #528] @ (26a92c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -366061,15 +366065,15 @@ │ │ │ │ ldr r3, [pc, #464] @ (26a8fc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 269d9a │ │ │ │ ldr r0, [pc, #504] @ (26a930 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.w 269d9a │ │ │ │ ldr r3, [pc, #496] @ (26a934 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 269ea2 │ │ │ │ ldr r3, [pc, #424] @ (26a8fc ) │ │ │ │ @@ -366079,104 +366083,104 @@ │ │ │ │ bpl.w 269ea2 │ │ │ │ ldr r3, [pc, #472] @ (26a938 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [pc, #472] @ (26a93c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [r3, #128] @ 0x80 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.w 269ea2 │ │ │ │ bl 25f530 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 269edc │ │ │ │ b.n 26a528 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ - bl 301e0c │ │ │ │ + bl 301dcc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26a10a │ │ │ │ mov sl, r6 │ │ │ │ mov r6, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ - bl 3018d4 │ │ │ │ + bl 301894 │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ adds.w r2, r9, r3 │ │ │ │ mov r3, r9 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #384] @ (26a940 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 26a320 │ │ │ │ ldr r0, [pc, #364] @ (26a944 ) │ │ │ │ mov r1, sl │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26a70a │ │ │ │ ldr r0, [pc, #352] @ (26a948 ) │ │ │ │ mov r1, sl │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26a70a │ │ │ │ mvn.w r9, #21 │ │ │ │ b.w 269ea2 │ │ │ │ movs r5, #0 │ │ │ │ b.n 26a138 │ │ │ │ mov sl, fp │ │ │ │ ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 26a320 │ │ │ │ ldr r0, [pc, #312] @ (26a94c ) │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26a2ec │ │ │ │ ldr r0, [pc, #300] @ (26a950 ) │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26a454 │ │ │ │ ldr r0, [pc, #288] @ (26a954 ) │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26a454 │ │ │ │ ldr r3, [pc, #280] @ (26a958 ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #276] @ (26a95c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ add.w r1, r3, #524 @ 0x20c │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26a2b4 │ │ │ │ ldr r1, [pc, #260] @ (26a960 ) │ │ │ │ add.w r2, r4, #40 @ 0x28 │ │ │ │ ldr r0, [pc, #260] @ (26a964 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #524 @ 0x20c │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26a3c6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #244] @ (26a968 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #244] @ (26a96c ) │ │ │ │ ldr r0, [pc, #244] @ (26a970 ) │ │ │ │ add r3, pc │ │ │ │ @@ -366191,88 +366195,90 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #174 @ 0xae │ │ │ │ movs r3, r6 │ │ │ │ ldr r4, [r2, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, r6, r7, lr} │ │ │ │ + push {r3, r5, r7, lr} │ │ │ │ movs r5, r5 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u d16, d0, d18 │ │ │ │ + vhadd.u d0, d8, d18 │ │ │ │ cmp r0, #90 @ 0x5a │ │ │ │ movs r3, r6 │ │ │ │ - str.w r0, [sl, #34] @ 0x22 │ │ │ │ - ldr.w r0, [r6, r2, lsl #2] │ │ │ │ - @ instruction: 0xf7060022 │ │ │ │ - @ instruction: 0xfa220022 │ │ │ │ - ldr.w r0, [r4, r2, lsl #2] │ │ │ │ - stc 0, cr0, [lr], {34} @ 0x22 │ │ │ │ + ldrb.w r0, [r2, #34] @ 0x22 │ │ │ │ + ldrb.w r0, [lr, r2, lsl #2] │ │ │ │ + movt r0, #59426 @ 0xe822 │ │ │ │ + vld1.8 {d16[1]}, [sl], r2 │ │ │ │ + ldrb.w r0, [ip, r2, lsl #2] │ │ │ │ + rsbs r0, r6, r2, asr #32 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vst4.8 {d16-d19}, [r6 :128], r2 │ │ │ │ - vld4.8 {d16-d19}, [r6 :128], r2 │ │ │ │ - add r7, sp, #208 @ 0xd0 │ │ │ │ + vst4.8 {d0-d3}, [lr :128], r2 │ │ │ │ + vld4.8 {d0-d3}, [lr :128], r2 │ │ │ │ + add r6, sp, #1008 @ 0x3f0 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf7c60022 │ │ │ │ - @ instruction: 0xeaa20022 │ │ │ │ - @ instruction: 0xf7ea0022 │ │ │ │ - @ instruction: 0xf7f20022 │ │ │ │ - add r6, sp, #432 @ 0x1b0 │ │ │ │ + @ instruction: 0xf78e0022 │ │ │ │ + orn r0, sl, r2, asr #32 │ │ │ │ + @ instruction: 0xf7b20022 │ │ │ │ + @ instruction: 0xf7ba0022 │ │ │ │ + add r6, sp, #208 @ 0xd0 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf7120022 │ │ │ │ - ldrd r0, r0, [r8, #136] @ 0x88 │ │ │ │ + @ instruction: 0xf6da0022 │ │ │ │ + @ instruction: 0xe9a00022 │ │ │ │ movs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf53e0022 │ │ │ │ - add r5, sp, #672 @ 0x2a0 │ │ │ │ + add.w r0, r6, #10616832 @ 0xa20000 │ │ │ │ + add r5, sp, #448 @ 0x1c0 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf5fe0022 │ │ │ │ - ldmdb r6, {r1, r5} │ │ │ │ - add r5, sp, #416 @ 0x1a0 │ │ │ │ + rsb r0, r6, #10616832 @ 0xa20000 │ │ │ │ + @ instruction: 0xe8de0022 │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ movs r5, r5 │ │ │ │ - sbc.w r0, lr, #10616832 @ 0xa20000 │ │ │ │ - @ instruction: 0xe8d60022 │ │ │ │ - add r5, sp, #136 @ 0x88 │ │ │ │ + @ instruction: 0xf5360022 │ │ │ │ + ldmia.w lr, {r1, r5} │ │ │ │ + add r4, sp, #936 @ 0x3a8 │ │ │ │ movs r5, r5 │ │ │ │ - orns r0, r8, #10616832 @ 0xa20000 │ │ │ │ - @ instruction: 0xf3f00022 │ │ │ │ - ldrd r0, r0, [r0], #136 @ 0x88 │ │ │ │ + orr.w r0, r0, #10616832 @ 0xa20000 │ │ │ │ + @ instruction: 0xf3b80022 │ │ │ │ + ldmia.w r8!, {r1, r5} │ │ │ │ cmp r7, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf37c0022 │ │ │ │ + @ instruction: 0xf3440022 │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #608] @ (26ab9c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf6b20022 │ │ │ │ - @ instruction: 0xf4b40022 │ │ │ │ - strex r0, r0, [r8, #136] @ 0x88 │ │ │ │ - @ instruction: 0xe8240022 │ │ │ │ - @ instruction: 0xe80a0022 │ │ │ │ - adc.w r0, r0, #10616832 @ 0xa20000 │ │ │ │ - add.w r0, r2, #10616832 @ 0xa20000 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ + @ instruction: 0xf67a0022 │ │ │ │ + orns r0, ip, #10616832 @ 0xa20000 │ │ │ │ + @ instruction: 0xe8100022 │ │ │ │ + b.n 26a924 │ │ │ │ + movs r2, r4 │ │ │ │ + b.n 26a8f4 │ │ │ │ + movs r2, r4 │ │ │ │ + add.w r0, r8, #10616832 @ 0xa20000 │ │ │ │ + @ instruction: 0xf4ca0022 │ │ │ │ + add r3, sp, #152 @ 0x98 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf2b00022 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + @ instruction: 0xf2780022 │ │ │ │ + add r3, sp, #48 @ 0x30 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xf29a0022 │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + @ instruction: 0xf2620022 │ │ │ │ + add r2, sp, #968 @ 0x3c8 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r3!, {r2, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r7} │ │ │ │ movs r0, r4 │ │ │ │ - ldmia r3, {r3, r4, r6, r7} │ │ │ │ + ldmia r3!, {r5, r7} │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0026a974 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -366288,15 +366294,15 @@ │ │ │ │ movw r2, #3986 @ 0xf92 │ │ │ │ ldr r1, [pc, #788] @ (26acb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ blx r4 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26a9c0 │ │ │ │ ldr r3, [pc, #768] @ (26acb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -366328,28 +366334,28 @@ │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w r7, r7, r1 │ │ │ │ str.w r2, [r8, #164] @ 0xa4 │ │ │ │ strd r3, r7, [r8, #104] @ 0x68 │ │ │ │ ldr.w r4, [r4, #296] @ 0x128 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26a9d6 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26ac94 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26abe8 │ │ │ │ ldr r3, [pc, #660] @ (26acc4 ) │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26ac50 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 26aa52 │ │ │ │ ldr r3, [pc, #624] @ (26acb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -366391,15 +366397,15 @@ │ │ │ │ beq.n 26aba8 │ │ │ │ mov.w sl, #0 │ │ │ │ b.n 26aa6c │ │ │ │ mov r2, sl │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 441ab4 │ │ │ │ + bl 441a74 │ │ │ │ mov sl, r0 │ │ │ │ cmp r4, r0 │ │ │ │ bhi.n 26aae0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26aaa8 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ @@ -366408,15 +366414,15 @@ │ │ │ │ bcs.n 26aaa8 │ │ │ │ ldr.w lr, [sp] │ │ │ │ mov r4, sl │ │ │ │ b.n 26aa90 │ │ │ │ adds r2, r0, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 441b6c │ │ │ │ + bl 441b2c │ │ │ │ mov r8, r0 │ │ │ │ cmp sl, r0 │ │ │ │ bhi.w 26ac7c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26aaa8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -366461,42 +366467,42 @@ │ │ │ │ bne.n 26ab22 │ │ │ │ ldr.w r0, [r8, #372] @ 0x174 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26ab22 │ │ │ │ ldrb.w r1, [r8, #376] @ 0x178 │ │ │ │ movs r2, #1 │ │ │ │ lsr.w r1, r4, r1 │ │ │ │ - bl 4414d8 │ │ │ │ + bl 441498 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26ab22 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2646b0 │ │ │ │ b.n 26ab22 │ │ │ │ ldr.w ip, [sp] │ │ │ │ mov r5, r8 │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ ldr.w r0, [r8, #12] │ │ │ │ b.n 26aa90 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26ac94 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 26ac0c │ │ │ │ ldr r3, [pc, #276] @ (26acd0 ) │ │ │ │ movw r2, #4021 @ 0xfb5 │ │ │ │ ldr r1, [pc, #276] @ (26acd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26ac2e │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -366512,29 +366518,29 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26aa2e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #216] @ (26acd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 26aa2e │ │ │ │ dmb ish │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26abb8 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #180] @ (26acd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 26abb8 │ │ │ │ ldr r3, [pc, #172] @ (26acdc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26abd2 │ │ │ │ ldr r3, [pc, #164] @ (26ace0 ) │ │ │ │ @@ -366542,15 +366548,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26abd2 │ │ │ │ ldr r0, [pc, #160] @ (26ace4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ ldr r3, [pc, #148] @ (26ace8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26aa3a │ │ │ │ ldr r3, [pc, #128] @ (26ace0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -366559,15 +366565,15 @@ │ │ │ │ bpl.w 26aa3a │ │ │ │ ldr r3, [pc, #128] @ (26acec ) │ │ │ │ ldr r0, [pc, #132] @ (26acf0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ ldrd r2, r3, [r3, #160] @ 0xa0 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26aa3a │ │ │ │ ldr r3, [pc, #116] @ (26acf4 ) │ │ │ │ movw r2, #825 @ 0x339 │ │ │ │ ldr r1, [pc, #116] @ (26acf8 ) │ │ │ │ ldr r0, [pc, #116] @ (26acfc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -366585,15 +366591,15 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #376] @ (26ae2c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 26a7b0 │ │ │ │ + b.n 26a740 │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #200] @ (26ad8c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ @@ -366601,38 +366607,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #912] @ (26b060 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #240] @ (26adc4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 26b38c │ │ │ │ + b.n 26b31c │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #32802 @ 0x8022 │ │ │ │ + @ instruction: 0xf2100022 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #576] @ (26af30 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - rsbs r0, lr, #34 @ 0x22 │ │ │ │ - add r7, pc, #120 @ (adr r7, 26ad70 ) │ │ │ │ + sub.w r0, r6, #34 @ 0x22 │ │ │ │ + add r6, pc, #920 @ (adr r6, 26b090 ) │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26b224 │ │ │ │ + b.n 26b1b4 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf1ee0022 │ │ │ │ - add r7, pc, #32 @ (adr r7, 26ad24 ) │ │ │ │ + subs.w r0, r6, #34 @ 0x22 │ │ │ │ + add r6, pc, #832 @ (adr r6, 26b044 ) │ │ │ │ movs r5, r5 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ movs r0, r4 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r0, r4 │ │ │ │ │ │ │ │ 0026ad0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -366664,27 +366670,27 @@ │ │ │ │ beq.n 26ada4 │ │ │ │ ldr r2, [pc, #568] @ (26af94 ) │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #556] @ (26af98 ) │ │ │ │ ldr r2, [pc, #556] @ (26af9c ) │ │ │ │ ldr r1, [pc, #560] @ (26afa0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #660 @ 0x294 │ │ │ │ movw r2, #4565 @ 0x11d5 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366702,15 +366708,15 @@ │ │ │ │ bic.w r0, r2, #7 │ │ │ │ str r0, [sp, #28] │ │ │ │ add.w r0, r3, #63 @ 0x3f │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 181648 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r0, r2 │ │ │ │ @@ -366725,36 +366731,36 @@ │ │ │ │ ldr r1, [pc, #444] @ (26afac ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #660 @ 0x294 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movw r2, #4583 @ 0x11e7 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ blx 181788 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ite ne │ │ │ │ @@ -366777,15 +366783,15 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #660 @ 0x294 │ │ │ │ str r7, [sp, #16] │ │ │ │ movw r2, #4592 @ 0x11f0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26ae06 │ │ │ │ ldrd r0, r7, [sp, #48] @ 0x30 │ │ │ │ movw r1, #52719 @ 0xcdef │ │ │ │ movt r1, #35243 @ 0x89ab │ │ │ │ movw r2, #17767 @ 0x4567 │ │ │ │ movt r2, #291 @ 0x123 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -366793,15 +366799,15 @@ │ │ │ │ cmpeq r0, r1 │ │ │ │ bne.n 26af30 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 441898 │ │ │ │ + bl 441858 │ │ │ │ ldr.w r1, [r5, #340] @ 0x154 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r7, #32 │ │ │ │ bhi.n 26af56 │ │ │ │ negs r0, r7 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ and.w r0, r0, #31 │ │ │ │ @@ -366838,15 +366844,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 26ad52 │ │ │ │ ldr r0, [pc, #160] @ (26afc4 ) │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 26ad52 │ │ │ │ ldr r3, [pc, #148] @ (26afc8 ) │ │ │ │ movw r2, #4599 @ 0x11f7 │ │ │ │ ldr r1, [pc, #148] @ (26afcc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -366854,20 +366860,20 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r3, r3, #660 @ 0x294 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26ae06 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 44112c │ │ │ │ + bl 4410ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 26aed4 │ │ │ │ ldr r2, [pc, #108] @ (26afd4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26aee6 │ │ │ │ @@ -366875,80 +366881,80 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26aee6 │ │ │ │ ldr r0, [pc, #92] @ (26afd8 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26aee6 │ │ │ │ adds r0, r4, r7 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #760] @ (26b28c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #208 @ (adr r6, 26b06c ) │ │ │ │ + add r5, pc, #1008 @ (adr r5, 26b38c ) │ │ │ │ movs r5, r5 │ │ │ │ - adcs.w r0, sl, #34 @ 0x22 │ │ │ │ - b.n 26b2ec │ │ │ │ + @ instruction: 0xf1220022 │ │ │ │ + b.n 26b27c │ │ │ │ movs r2, r4 │ │ │ │ - add.w r0, r8, #34 @ 0x22 │ │ │ │ - add r5, pc, #720 @ (adr r5, 26b27c ) │ │ │ │ + @ instruction: 0xf0d00022 │ │ │ │ + add r5, pc, #496 @ (adr r5, 26b19c ) │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26b200 │ │ │ │ + b.n 26b190 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xf0c40022 │ │ │ │ - add r5, pc, #216 @ (adr r5, 26b090 ) │ │ │ │ + eor.w r0, ip, #34 @ 0x22 │ │ │ │ + add r4, pc, #1016 @ (adr r4, 26b3b0 ) │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26b110 │ │ │ │ + b.n 26b0a0 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - vaddl.s8 q0, d2, d18 │ │ │ │ - bics.w r0, r4, #34 @ 0x22 │ │ │ │ - svc 222 @ 0xde │ │ │ │ + vhadd.s8 d16, d10, d18 │ │ │ │ + vext.8 d16, d12, d18, #0 │ │ │ │ + svc 166 @ 0xa6 │ │ │ │ movs r2, r4 │ │ │ │ - add r4, pc, #384 @ (adr r4, 26b154 ) │ │ │ │ + add r4, pc, #160 @ (adr r4, 26b074 ) │ │ │ │ movs r5, r5 │ │ │ │ subs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, ip, #34 @ 0x22 │ │ │ │ + vaddl.s32 q8, d4, d18 │ │ │ │ │ │ │ │ 0026afdc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 301a6c │ │ │ │ + b.w 301a2c │ │ │ │ │ │ │ │ 0026b000 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #52] @ (26b044 ) │ │ │ │ sub sp, #16 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 43c8ec │ │ │ │ + bl 43c8ac │ │ │ │ ldr r3, [pc, #40] @ (26b048 ) │ │ │ │ ldr r0, [pc, #40] @ (26b04c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -366960,15 +366966,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 1ee278 │ │ │ │ nop │ │ │ │ mov sl, sp │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r6, [r7, #48] @ 0x30 │ │ │ │ + ldrh r6, [r0, #48] @ 0x30 │ │ │ │ movs r6, r4 │ │ │ │ ldr.w r3, [r0, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26b0c8 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ @@ -367290,60 +367296,61 @@ │ │ │ │ movw r2, #629 @ 0x275 │ │ │ │ ldr r1, [pc, #152] @ (26b3fc ) │ │ │ │ ldr r0, [pc, #152] @ (26b400 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - strd r0, r0, [r2, #-140] @ 0x8c │ │ │ │ - cdp 0, 11, cr0, cr6, cr2, {1} │ │ │ │ - stmdb r6!, {r0, r1, r5} │ │ │ │ - cdp 0, 12, cr0, cr0, cr2, {1} │ │ │ │ - cdp 0, 11, cr0, cr10, cr2, {1} │ │ │ │ - cdp 0, 11, cr0, cr10, cr2, {1} │ │ │ │ - cdp 0, 11, cr0, cr14, cr2, {1} │ │ │ │ - cdp 0, 3, cr0, cr2, cr2, {1} │ │ │ │ - cdp 0, 11, cr0, cr0, cr2, {1} │ │ │ │ - ldmia.w r2!, {r0, r1, r5} │ │ │ │ - cdp 0, 2, cr0, cr10, cr2, {1} │ │ │ │ - cmp r7, #38 @ 0x26 │ │ │ │ - movs r5, r4 │ │ │ │ - @ instruction: 0xe8540023 │ │ │ │ - cdp 0, 5, cr0, cr12, cr2, {1} │ │ │ │ - @ instruction: 0xe82e0023 │ │ │ │ - cdp 0, 5, cr0, cr14, cr2, {1} │ │ │ │ - cdp 0, 1, cr0, cr12, cr2, {1} │ │ │ │ - b.n 26b3a8 │ │ │ │ - movs r3, r4 │ │ │ │ - cdp 0, 3, cr0, cr8, cr2, {1} │ │ │ │ - ldcl 0, cr0, [sl, #136] @ 0x88 │ │ │ │ - b.n 26b328 │ │ │ │ + stmdb sl, {r0, r1, r5} │ │ │ │ + cdp 0, 7, cr0, cr14, cr2, {1} │ │ │ │ + strd r0, r0, [lr], #140 @ 0x8c │ │ │ │ + cdp 0, 8, cr0, cr8, cr2, {1} │ │ │ │ + cdp 0, 8, cr0, cr2, cr2, {1} │ │ │ │ + cdp 0, 8, cr0, cr2, cr2, {1} │ │ │ │ + cdp 0, 8, cr0, cr6, cr2, {1} │ │ │ │ + ldcl 0, cr0, [sl, #136]! @ 0x88 │ │ │ │ + cdp 0, 7, cr0, cr8, cr2, {1} │ │ │ │ + ldrd r0, r0, [sl], #-140 @ 0x8c │ │ │ │ + ldcl 0, cr0, [r2, #136]! @ 0x88 │ │ │ │ + cmp r6, #238 @ 0xee │ │ │ │ + movs r5, r4 │ │ │ │ + @ instruction: 0xe81c0023 │ │ │ │ + cdp 0, 2, cr0, cr4, cr2, {1} │ │ │ │ + b.n 26b398 │ │ │ │ movs r3, r4 │ │ │ │ cdp 0, 2, cr0, cr6, cr2, {1} │ │ │ │ - b.n 26b300 │ │ │ │ + stcl 0, cr0, [r4, #136]! @ 0x88 │ │ │ │ + b.n 26b338 │ │ │ │ movs r3, r4 │ │ │ │ - cdp 0, 1, cr0, cr6, cr2, {1} │ │ │ │ - stc 0, cr0, [ip, #136] @ 0x88 │ │ │ │ - b.n 26b284 │ │ │ │ + cdp 0, 0, cr0, cr0, cr2, {1} │ │ │ │ + stc 0, cr0, [r2, #136]! @ 0x88 │ │ │ │ + b.n 26b2b8 │ │ │ │ movs r3, r4 │ │ │ │ - stcl 0, cr0, [sl, #136] @ 0x88 │ │ │ │ - b.n 26b264 │ │ │ │ + stcl 0, cr0, [lr, #136]! @ 0x88 │ │ │ │ + b.n 26b290 │ │ │ │ movs r3, r4 │ │ │ │ - stc 0, cr0, [r2, #136] @ 0x88 │ │ │ │ - stc 0, cr0, [ip], #136 @ 0x88 │ │ │ │ - b.n 26b218 │ │ │ │ + ldcl 0, cr0, [lr, #136] @ 0x88 │ │ │ │ + ldcl 0, cr0, [r4, #-136] @ 0xffffff78 │ │ │ │ + b.n 26b214 │ │ │ │ movs r3, r4 │ │ │ │ - ldc 0, cr0, [r2], {34} @ 0x22 │ │ │ │ - ldc 0, cr0, [ip, #-136] @ 0xffffff78 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + ldc 0, cr0, [r2, #136] @ 0x88 │ │ │ │ + b.n 26b1f4 │ │ │ │ + movs r3, r4 │ │ │ │ + stcl 0, cr0, [sl, #-136] @ 0xffffff78 │ │ │ │ + ldcl 0, cr0, [r4], #-136 @ 0xffffff78 │ │ │ │ + b.n 26b1a8 │ │ │ │ + movs r3, r4 │ │ │ │ + mrrc 0, 2, r0, sl, cr2 │ │ │ │ + stcl 0, cr0, [r4], #136 @ 0x88 │ │ │ │ + str r4, [r6, #44] @ 0x2c │ │ │ │ movs r0, r4 │ │ │ │ - add r2, pc, #936 @ (adr r2, 26b7a4 ) │ │ │ │ + add r2, pc, #712 @ (adr r2, 26b6c4 ) │ │ │ │ movs r5, r5 │ │ │ │ - stc 0, cr0, [r8, #-136]! @ 0xffffff78 │ │ │ │ - ldc 0, cr0, [sl, #-136]! @ 0xffffff78 │ │ │ │ + ldcl 0, cr0, [r0], #136 @ 0x88 │ │ │ │ + stc 0, cr0, [r2, #-136] @ 0xffffff78 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #104] @ (26b47c ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -367474,15 +367481,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (26b594 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (26b598 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #1 │ │ │ │ blx 1834d8 │ │ │ │ ldr r3, [pc, #52] @ (26b59c ) │ │ │ │ movw r2, #769 @ 0x301 │ │ │ │ ldr r1, [pc, #52] @ (26b5a0 ) │ │ │ │ ldr r0, [pc, #52] @ (26b5a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -367493,25 +367500,25 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r6, #32] │ │ │ │ movs r3, r6 │ │ │ │ ldr r4, [r3, #32] │ │ │ │ movs r3, r6 │ │ │ │ ldr r6, [r1, #32] │ │ │ │ movs r3, r6 │ │ │ │ - add r1, pc, #304 @ (adr r1, 26b6bc ) │ │ │ │ + add r1, pc, #80 @ (adr r1, 26b5dc ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xeb8a0022 │ │ │ │ - rsbs r0, r2, r2, asr #32 │ │ │ │ - add r0, pc, #1016 @ (adr r0, 26b990 ) │ │ │ │ + adcs.w r0, r2, r2, asr #32 │ │ │ │ + @ instruction: 0xeb9a0022 │ │ │ │ + add r0, pc, #792 @ (adr r0, 26b8b0 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xeb9e0022 │ │ │ │ - add r0, pc, #904 @ (adr r0, 26b928 ) │ │ │ │ + sbc.w r0, r6, r2, asr #32 │ │ │ │ + add r0, pc, #680 @ (adr r0, 26b848 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xeb200022 │ │ │ │ - rsb r0, r0, r2, asr #32 │ │ │ │ + @ instruction: 0xeae80022 │ │ │ │ + @ instruction: 0xeb880022 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ blx 181788 │ │ │ │ @@ -367566,15 +367573,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ bl 26b5d0 │ │ │ │ b.n 26b5f6 │ │ │ │ ldr r0, [pc, #52] @ (26b67c ) │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [pc, #44] @ (26b680 ) │ │ │ │ ldr r1, [pc, #48] @ (26b684 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ @@ -367585,22 +367592,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (26b68c ) │ │ │ │ ldr r0, [pc, #32] @ (26b690 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ - add.w r0, lr, r2, asr #32 │ │ │ │ - ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ + @ instruction: 0xead60022 │ │ │ │ + ldr r7, [sp, #776] @ 0x308 │ │ │ │ movs r5, r5 │ │ │ │ - bics.w r0, r6, r2, asr #32 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + ldrd r0, r0, [lr, #136]! @ 0x88 │ │ │ │ + ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ movs r5, r5 │ │ │ │ - ands.w r0, lr, r2, asr #32 │ │ │ │ - add.w r0, r6, r2, asr #32 │ │ │ │ + strd r0, r0, [r6, #136]! @ 0x88 │ │ │ │ + pkhtb r0, lr, r2, asr #32 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #88] @ (26b700 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -367609,51 +367616,51 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbnz r0, 26b6e2 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #8 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30266c │ │ │ │ + bl 30262c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30266c │ │ │ │ + bl 30262c │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 301a6c │ │ │ │ + b.w 301a2c │ │ │ │ ldr r0, [pc, #36] @ (26b708 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26b6b6 │ │ │ │ ldr r0, [pc, #28] @ (26b70c ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26b6b6 │ │ │ │ ldr r0, [pc, #24] @ (26b710 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26b6b6 │ │ │ │ asrs r2, r3, #1 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - pkhtb r0, r4, r2, asr #32 │ │ │ │ + eor.w r0, ip, r2, asr #32 │ │ │ │ ldr r3, [pc, #24] @ (26b730 ) │ │ │ │ ldr r2, [pc, #28] @ (26b734 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ cbnz r0, 26b72a │ │ │ │ movs r2, #0 │ │ │ │ @@ -367695,15 +367702,15 @@ │ │ │ │ cbz r3, 26b7ba │ │ │ │ ldr r3, [pc, #136] @ (26b808 ) │ │ │ │ add.w r0, r6, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ - bl 446de4 │ │ │ │ + bl 446da4 │ │ │ │ cbz r0, 26b7d0 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #116] @ (26b80c ) │ │ │ │ ldr r3, [pc, #100] @ (26b7fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -367716,32 +367723,32 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #12 │ │ │ │ add.w r0, r6, #72 @ 0x48 │ │ │ │ - bl 446e10 │ │ │ │ + bl 446dd0 │ │ │ │ ldr r0, [pc, #72] @ (26b810 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 26b792 │ │ │ │ add r7, sp, #52 @ 0x34 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ - bl 446e10 │ │ │ │ + bl 446dd0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ - bl 446e10 │ │ │ │ + bl 446dd0 │ │ │ │ ldr r0, [pc, #48] @ (26b814 ) │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 26b794 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r6, #30 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -367749,16 +367756,16 @@ │ │ │ │ movs r3, r6 │ │ │ │ asrs r0, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #29 │ │ │ │ movs r3, r6 │ │ │ │ - ands.w r0, ip, r2, asr #32 │ │ │ │ - bic.w r0, ip, r2, asr #32 │ │ │ │ + strd r0, r0, [r4, #136]! @ 0x88 │ │ │ │ + ldrd r0, r0, [r4, #136]! @ 0x88 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #148] @ (26b8c0 ) │ │ │ │ ldr r3, [pc, #152] @ (26b8c4 ) │ │ │ │ @@ -367773,32 +367780,32 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 182f7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ mov r1, r5 │ │ │ │ uxtb r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [pc, #100] @ (26b8cc ) │ │ │ │ strb r4, [r5, r2] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 26b872 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #22 │ │ │ │ beq.n 26b8ac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r5 │ │ │ │ blx 182df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26b86c │ │ │ │ str r4, [r7, #0] │ │ │ │ ldr r2, [pc, #72] @ (26b8d0 ) │ │ │ │ ldr r3, [pc, #56] @ (26b8c4 ) │ │ │ │ @@ -367815,39 +367822,39 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #36] @ (26b8d4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 26b886 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r2, #27 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #27 │ │ │ │ movs r3, r6 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #25 │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xe9880022 │ │ │ │ + ldrd r0, r0, [r0, #-136] @ 0x88 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #36] @ (26b90c ) │ │ │ │ ldr r2, [pc, #36] @ (26b910 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ - bl 2f0e14 │ │ │ │ + bl 2f0dd4 │ │ │ │ cmp r0, r4 │ │ │ │ ite ge │ │ │ │ movge r0, #0 │ │ │ │ movlt r0, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -367859,15 +367866,15 @@ │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2f0e14 │ │ │ │ + bl 2f0dd4 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r4, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -367892,15 +367899,15 @@ │ │ │ │ mov r2, sp │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ blx r3 │ │ │ │ cbz r0, 26b9a8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 26b980 │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr r2, [pc, #84] @ (26b9d8 ) │ │ │ │ ldr r3, [pc, #80] @ (26b9d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -367931,19 +367938,19 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ lsrs r2, r6, #22 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #22 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r4, [sp, #560] @ 0x230 │ │ │ │ + ldr r4, [sp, #336] @ 0x150 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26b778 │ │ │ │ + b.n 26b708 │ │ │ │ movs r2, r4 │ │ │ │ - sxth r6, r6 │ │ │ │ + cbz r6, 26ba26 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -367954,58 +367961,59 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 26ba6a │ │ │ │ uxtb r3, r6 │ │ │ │ cmp r3, #126 @ 0x7e │ │ │ │ bne.n 26ba5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ ldr.w r3, [r5, #284] @ 0x11c │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 26ba04 │ │ │ │ ldr r0, [pc, #60] @ (26ba7c ) │ │ │ │ add.w r1, r5, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #32] @ (26ba80 ) │ │ │ │ add.w r1, r5, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26ba4a │ │ │ │ ldr r1, [pc, #24] @ (26ba84 ) │ │ │ │ ldr r0, [pc, #24] @ (26ba88 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26ba4a │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8580022 │ │ │ │ - @ instruction: 0xe81a0022 │ │ │ │ - ldr r3, [sp, #904] @ 0x388 │ │ │ │ + @ instruction: 0xe8200022 │ │ │ │ + b.n 26ba48 │ │ │ │ + movs r2, r4 │ │ │ │ + ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26ba5c │ │ │ │ + b.n 26b9ec │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #200] @ (26bb64 ) │ │ │ │ mov r6, r2 │ │ │ │ @@ -368019,15 +368027,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbz r1, 26bada │ │ │ │ cbnz r2, 26bb1a │ │ │ │ ldr.w r3, [r4, #276] @ 0x114 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [r4, #296] @ 0x128 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2ffe78 │ │ │ │ + bl 2ffe38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -368052,15 +368060,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (26bb74 ) │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #973 @ 0x3cd │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26bac6 │ │ │ │ ldr r2, [pc, #92] @ (26bb78 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26bab4 │ │ │ │ ldr r2, [pc, #84] @ (26bb7c ) │ │ │ │ @@ -368069,15 +368077,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ it mi │ │ │ │ ldrmi r2, [r1, #0] │ │ │ │ bpl.n 26bab4 │ │ │ │ ldr r0, [pc, #76] @ (26bb80 ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26bade │ │ │ │ b.n 26bab4 │ │ │ │ ldr r2, [pc, #44] @ (26bb78 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -368092,27 +368100,27 @@ │ │ │ │ add r2, pc │ │ │ │ b.n 26bb32 │ │ │ │ nop │ │ │ │ lsrs r2, r4, #17 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #304] @ 0x130 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26bb60 │ │ │ │ + b.n 26baf0 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26b67c │ │ │ │ + b.n 26b60c │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26bae4 │ │ │ │ + b.n 26ba74 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26ba8c │ │ │ │ + b.n 26ba1c │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #172] @ 26bc48 │ │ │ │ @@ -368161,166 +368169,166 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #88] @ (26bc5c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #88] @ (26bc60 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26bbd8 │ │ │ │ ldr r3, [pc, #80] @ (26bc64 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26bbd8 │ │ │ │ ldr r3, [pc, #72] @ (26bc68 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26bbd8 │ │ │ │ ldr r0, [pc, #68] @ (26bc6c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26bbd8 │ │ │ │ ldr r1, [pc, #60] @ (26bc70 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #60] @ (26bc74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26bbd8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r4, #13 │ │ │ │ movs r3, r6 │ │ │ │ lsrs r0, r3, #13 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #12 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r2, [sp, #296] @ 0x128 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26baec │ │ │ │ + b.n 26ba7c │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26bb04 │ │ │ │ + b.n 26ba94 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #896] @ 0x380 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26ba64 │ │ │ │ + b.n 26b9f4 │ │ │ │ movs r2, r4 │ │ │ │ ldr r1, [pc, #8] @ (26bc84 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf798001f │ │ │ │ + @ instruction: 0xf760001f │ │ │ │ ldr r3, [pc, #16] @ (26bc9c ) │ │ │ │ ldr r2, [pc, #20] @ (26bca0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (26bca4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsrs r0, r7, #9 │ │ │ │ movs r3, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf77e001f │ │ │ │ + @ instruction: 0xf746001f │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r1, [r0, #200] @ 0xc8 │ │ │ │ - bl 451578 │ │ │ │ + bl 451538 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ ldr r3, [pc, #36] @ (26bcf0 ) │ │ │ │ ldr r1, [pc, #40] @ (26bcf4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 44f06c │ │ │ │ - bl 4505d8 │ │ │ │ + bl 44f02c │ │ │ │ + bl 450598 │ │ │ │ ldrb.w r0, [r4, #204] @ 0xcc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 26ba98 │ │ │ │ + b.n 26ba28 │ │ │ │ movs r2, r4 │ │ │ │ ldr r2, [pc, #980] @ (26c0cc ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r1, [r0, #200] @ 0xc8 │ │ │ │ - bl 451578 │ │ │ │ + bl 451538 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ ldr r3, [pc, #36] @ (26bd40 ) │ │ │ │ ldr r1, [pc, #40] @ (26bd44 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 44f06c │ │ │ │ - bl 4505d8 │ │ │ │ + bl 44f02c │ │ │ │ + bl 450598 │ │ │ │ ldrb.w r0, [r4, #204] @ 0xcc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 26ba78 │ │ │ │ + b.n 26ba08 │ │ │ │ movs r2, r4 │ │ │ │ ldr r7, [pc, #388] @ (26becc ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r1, [r0, #200] @ 0xc8 │ │ │ │ - bl 451578 │ │ │ │ + bl 451538 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ ldr r3, [pc, #36] @ (26bd90 ) │ │ │ │ ldr r1, [pc, #40] @ (26bd94 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 44f06c │ │ │ │ - bl 4505d8 │ │ │ │ + bl 44f02c │ │ │ │ + bl 450598 │ │ │ │ ldrb.w r0, [r4, #204] @ 0xcc │ │ │ │ subs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 26ba58 │ │ │ │ + b.n 26b9e8 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r5, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -368365,19 +368373,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r0, #20] │ │ │ │ movs r3, r6 │ │ │ │ - ldr r0, [sp, #328] @ 0x148 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26c338 │ │ │ │ + b.n 26c2c8 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26b9e4 │ │ │ │ + b.n 26b974 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3744] @ 0xea0 │ │ │ │ ldr r4, [pc, #668] @ (26c0cc ) │ │ │ │ sub sp, #316 @ 0x13c │ │ │ │ @@ -368402,29 +368410,29 @@ │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ moveq r2, r5 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ blx 182f7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 302888 │ │ │ │ + bl 302848 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26c042 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26bf60 │ │ │ │ ldr r3, [pc, #572] @ (26c0dc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -368457,15 +368465,15 @@ │ │ │ │ blt.n 26bf7e │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 26b9e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26c084 │ │ │ │ ldrd r1, r0, [r5] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #472] @ (26c0e4 ) │ │ │ │ ldr r3, [pc, #452] @ (26c0d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #308] @ 0x134 │ │ │ │ eors r2, r3 │ │ │ │ @@ -368489,49 +368497,49 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ movw r2, #2646 @ 0xa56 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mvn.w r6, #21 │ │ │ │ b.n 26bf00 │ │ │ │ ldr r3, [pc, #400] @ (26c0f4 ) │ │ │ │ ldr r2, [pc, #404] @ (26c0f8 ) │ │ │ │ ldr r1, [pc, #404] @ (26c0fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ movw r2, #2619 @ 0xa3b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26bf00 │ │ │ │ ldr r1, [pc, #384] @ (26c100 ) │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r6, sl │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ b.n 26bf00 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 26ba8c │ │ │ │ subs.w sl, r0, #0 │ │ │ │ blt.n 26bf7e │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26bef2 │ │ │ │ ldr r3, [pc, #328] @ (26c104 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -368542,33 +368550,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26bef2 │ │ │ │ ldr.w r3, [r7, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov fp, r1 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ subs r0, r2, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ sbc.w r1, fp, r1 │ │ │ │ ldr r0, [pc, #268] @ (26c10c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r2, r7, #8 │ │ │ │ ldr r1, [pc, #264] @ (26c110 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26bef2 │ │ │ │ ldr r3, [pc, #256] @ (26c114 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26beae │ │ │ │ ldr r3, [pc, #228] @ (26c108 ) │ │ │ │ @@ -368578,68 +368586,68 @@ │ │ │ │ bpl.w 26beae │ │ │ │ ldr r0, [pc, #232] @ (26c118 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26beae │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r3, [pc, #208] @ (26c11c ) │ │ │ │ ldr r2, [pc, #212] @ (26c120 ) │ │ │ │ ldr r1, [pc, #212] @ (26c124 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2610 @ 0xa32 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26bf5a │ │ │ │ str r3, [sp, #12] │ │ │ │ movw r2, #2637 @ 0xa4d │ │ │ │ ldr r3, [pc, #188] @ (26c128 ) │ │ │ │ ldr r1, [pc, #192] @ (26c12c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #188] @ (26c130 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ strd sl, r9, [sp, #4] │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26bf5a │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r3, [pc, #168] @ (26c134 ) │ │ │ │ ldr r2, [pc, #168] @ (26c138 ) │ │ │ │ ldr r1, [pc, #172] @ (26c13c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2669 @ 0xa6d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26bf5a │ │ │ │ ldr r3, [pc, #152] @ (26c140 ) │ │ │ │ ldr r2, [pc, #156] @ (26c144 ) │ │ │ │ ldr r1, [pc, #156] @ (26c148 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r2, r9, [sp] │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #8] │ │ │ │ movw r2, #2628 @ 0xa44 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26bf5a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r2, #3 │ │ │ │ movs r3, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -368649,77 +368657,77 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #31 │ │ │ │ movs r3, r6 │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ + str r6, [sp, #856] @ 0x358 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26bce8 │ │ │ │ + b.n 26bc78 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26c37c │ │ │ │ + b.n 26c30c │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26ba9c │ │ │ │ + b.n 26ba2c │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26c340 │ │ │ │ + b.n 26c2d0 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26bcd0 │ │ │ │ + b.n 26bc60 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26bc78 │ │ │ │ + b.n 26bc08 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26bc58 │ │ │ │ + b.n 26bbe8 │ │ │ │ movs r2, r4 │ │ │ │ cmp r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26b970 │ │ │ │ + b.n 26c900 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + str r5, [sp, #808] @ 0x328 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26c8a4 │ │ │ │ + b.n 26c834 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26c19c │ │ │ │ + b.n 26c12c │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26ba8c │ │ │ │ + b.n 26ba1c │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26c16c │ │ │ │ + svc 230 @ 0xe6 │ │ │ │ movs r2, r4 │ │ │ │ - str r5, [sp, #872] @ 0x368 │ │ │ │ + str r5, [sp, #648] @ 0x288 │ │ │ │ movs r5, r5 │ │ │ │ - str r5, [sp, #768] @ 0x300 │ │ │ │ + str r5, [sp, #544] @ 0x220 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26bc20 │ │ │ │ + b.n 26bbb0 │ │ │ │ movs r2, r4 │ │ │ │ - svc 248 @ 0xf8 │ │ │ │ + svc 192 @ 0xc0 │ │ │ │ movs r2, r4 │ │ │ │ - str r5, [sp, #664] @ 0x298 │ │ │ │ + str r5, [sp, #440] @ 0x1b8 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26c918 │ │ │ │ + b.n 26c8a8 │ │ │ │ movs r2, r4 │ │ │ │ - svc 218 @ 0xda │ │ │ │ + svc 162 @ 0xa2 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ lsrs r3, r2 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 26c190 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -368732,26 +368740,26 @@ │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ blx 182874 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ ldr.w r1, [r5, #264] @ 0x108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldr.w r1, [r5, #272] @ 0x110 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 302714 │ │ │ │ + b.w 3026d4 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r3 │ │ │ │ @@ -368764,74 +368772,74 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26c29c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26c29c │ │ │ │ cbz r0, 26c206 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ - bl 30084c │ │ │ │ + bl 30080c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26c2ac │ │ │ │ ldr r3, [pc, #544] @ (26c428 ) │ │ │ │ ldr.w r8, [r7, r3] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c3b0 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 26c14c │ │ │ │ cbz r5, 26c248 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 434918 │ │ │ │ + bl 4348d8 │ │ │ │ ldr r1, [pc, #512] @ (26c42c ) │ │ │ │ add.w r2, r4, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 434c98 │ │ │ │ + bl 434c58 │ │ │ │ ldr r1, [pc, #500] @ (26c430 ) │ │ │ │ ldr.w r2, [r4, #264] @ 0x108 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 434bfc │ │ │ │ + bl 434bbc │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26c2dc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c37c │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r2, [r4, #296] @ 0x128 │ │ │ │ - bl 3011cc │ │ │ │ + bl 30118c │ │ │ │ cbnz r0, 26c28c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c3da │ │ │ │ bl 2568f8 │ │ │ │ ldrb.w r3, [r0, #1086] @ 0x43e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26c364 │ │ │ │ cbz r5, 26c28a │ │ │ │ mov r0, r5 │ │ │ │ - bl 43497c │ │ │ │ + bl 43493c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26c28a │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ - bl 30084c │ │ │ │ + bl 30080c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26c206 │ │ │ │ ldr r3, [pc, #376] @ (26c428 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26c28a │ │ │ │ @@ -368845,75 +368853,75 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26c28a │ │ │ │ ldr r0, [pc, #368] @ (26c43c ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26c28a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c406 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3025e0 │ │ │ │ + bl 3025a0 │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r4, #296] @ 0x128 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3025e0 │ │ │ │ + bl 3025a0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 26c26c │ │ │ │ subs.w r2, r0, sl │ │ │ │ mov r0, r5 │ │ │ │ sbc.w r3, r1, r9 │ │ │ │ ldr r1, [pc, #304] @ (26c440 ) │ │ │ │ mov sl, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 434bfc │ │ │ │ + bl 434bbc │ │ │ │ ldr r1, [pc, #292] @ (26c444 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 4349f4 │ │ │ │ + bl 4349b4 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 434918 │ │ │ │ + bl 4348d8 │ │ │ │ ldr r2, [pc, #280] @ (26c448 ) │ │ │ │ ldr r1, [pc, #280] @ (26c44c ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 434c98 │ │ │ │ + bl 434c58 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 434bfc │ │ │ │ + bl 434bbc │ │ │ │ ldr r2, [pc, #260] @ (26c450 ) │ │ │ │ ldr r1, [pc, #264] @ (26c454 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 434c98 │ │ │ │ + bl 434c58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43497c │ │ │ │ + bl 43493c │ │ │ │ mov r0, r5 │ │ │ │ - bl 434a5c │ │ │ │ + bl 434a1c │ │ │ │ b.n 26c26c │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 26c284 │ │ │ │ b.n 26c28a │ │ │ │ ldr r3, [pc, #216] @ (26c458 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368924,15 +368932,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ it mi │ │ │ │ ldrmi r2, [r1, #0] │ │ │ │ bpl.w 26c25a │ │ │ │ ldr r0, [pc, #192] @ (26c45c ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r1, [r4, #292] @ 0x124 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26c25a │ │ │ │ b.n 26c2e2 │ │ │ │ ldr r3, [pc, #172] @ (26c460 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -368943,15 +368951,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26c216 │ │ │ │ ldr r0, [pc, #152] @ (26c464 ) │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26c216 │ │ │ │ ldr r3, [pc, #140] @ (26c468 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26c276 │ │ │ │ ldr r3, [pc, #80] @ (26c438 ) │ │ │ │ @@ -368960,15 +368968,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26c276 │ │ │ │ ldr r0, [pc, #120] @ (26c46c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add.w r1, r4, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26c276 │ │ │ │ ldr r3, [pc, #80] @ (26c458 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26c2e2 │ │ │ │ ldr r3, [pc, #36] @ (26c438 ) │ │ │ │ @@ -368979,74 +368987,74 @@ │ │ │ │ ldr r2, [pc, #80] @ (26c470 ) │ │ │ │ add r2, pc │ │ │ │ b.n 26c398 │ │ │ │ lsls r0, r3, #20 │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0be0023 │ │ │ │ - b.n 26bcac │ │ │ │ + eor.w r0, r6, #35 @ 0x23 │ │ │ │ + b.n 26bc3c │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26caf0 │ │ │ │ + b.n 26ca80 │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, #152 @ 0x98 │ │ │ │ + subs r2, #96 @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r3, #15] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ movs r5, r4 │ │ │ │ - add r2, pc, #768 @ (adr r2, 26c74c ) │ │ │ │ + add r2, pc, #544 @ (adr r2, 26c66c ) │ │ │ │ movs r2, r4 │ │ │ │ - vext.8 d0, d10, d19, #0 │ │ │ │ - ldr r2, [sp, #888] @ 0x378 │ │ │ │ + vaddl.s8 q0, d2, d19 │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ movs r2, r4 │ │ │ │ - movs r7, #48 @ 0x30 │ │ │ │ + movs r6, #248 @ 0xf8 │ │ │ │ movs r3, r4 │ │ │ │ adds r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26ca34 │ │ │ │ + b.n 26c9c4 │ │ │ │ movs r2, r4 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26c96c │ │ │ │ + b.n 26c8fc │ │ │ │ movs r2, r4 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26c9b4 │ │ │ │ + b.n 26c944 │ │ │ │ movs r2, r4 │ │ │ │ - udf #192 @ 0xc0 │ │ │ │ + udf #136 @ 0x88 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #96] @ (26c4e4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #96] @ (26c4e8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r5, r0 │ │ │ │ blx 182874 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 26c4ca │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -369061,19 +369069,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r7, #9 │ │ │ │ movs r3, r6 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #496] @ 0x1f0 │ │ │ │ + str r1, [sp, #272] @ 0x110 │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 26c468 │ │ │ │ + blt.n 26c3f8 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26c8d8 │ │ │ │ + b.n 26c868 │ │ │ │ movs r2, r4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2568f8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -369111,19 +369119,19 @@ │ │ │ │ pop {r3, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 453020 │ │ │ │ + bl 452fe0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -369135,25 +369143,25 @@ │ │ │ │ ldr r5, [pc, #168] @ (26c650 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #168] @ (26c654 ) │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #156] @ (26c658 ) │ │ │ │ ldr r2, [pc, #160] @ (26c65c ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #272 @ 0x110 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #152] @ (26c660 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r6, [r0, #52] @ 0x34 │ │ │ │ bl 2568f8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 182874 │ │ │ │ ldr r3, [pc, #132] @ (26c664 ) │ │ │ │ str r6, [r4, #56] @ 0x38 │ │ │ │ @@ -369201,19 +369209,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ lsls r6, r2, #5 │ │ │ │ movs r3, r6 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #584] @ 0x248 │ │ │ │ + str r0, [sp, #360] @ 0x168 │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26c658 │ │ │ │ + b.n 26c5e8 │ │ │ │ movs r7, r3 │ │ │ │ - ldc 0, cr0, [r2, #124] @ 0x7c │ │ │ │ + ldcl 0, cr0, [sl, #-124] @ 0xffffff84 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -369221,25 +369229,25 @@ │ │ │ │ ldr.w r9, [pc, #364] @ 26c7ec │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #364] @ (26c7f0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r1, [pc, #352] @ (26c7f4 ) │ │ │ │ ldr r2, [pc, #352] @ (26c7f8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #272 @ 0x110 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (26c7fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ ldrd r4, r6, [r8, #52] @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ blx 181818 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -369297,29 +369305,29 @@ │ │ │ │ and.w ip, r3, #1 │ │ │ │ mov r8, ip │ │ │ │ cmp ip, r5 │ │ │ │ beq.n 26c72e │ │ │ │ ldr.w r3, [r9, lr] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr.w ip, [pc, #172] @ 26c814 │ │ │ │ mov r1, r0 │ │ │ │ add ip, pc │ │ │ │ cbz r5, 26c774 │ │ │ │ ldr.w ip, [pc, #168] @ 26c818 │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, sl │ │ │ │ movne r3, fp │ │ │ │ mov r2, ip │ │ │ │ adds r4, #1 │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r0, #0 │ │ │ │ cmp r4, #22 │ │ │ │ bne.n 26c734 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldrd r5, r8, [sp, #16] │ │ │ │ blx 181788 │ │ │ │ @@ -369338,74 +369346,74 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #76] @ (26c81c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 26c79e │ │ │ │ ldr r0, [pc, #64] @ (26c820 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26c7d6 │ │ │ │ lsls r6, r7, #1 │ │ │ │ movs r3, r6 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #60] @ 0x3c │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ movs r5, r5 │ │ │ │ - b.n 26c640 │ │ │ │ + b.n 26c5d0 │ │ │ │ movs r7, r3 │ │ │ │ - ldc 0, cr0, [r8], #124 @ 0x7c │ │ │ │ + stc 0, cr0, [r0], {31} │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26c850 │ │ │ │ + svc 236 @ 0xec │ │ │ │ movs r2, r4 │ │ │ │ - mov sl, lr │ │ │ │ + mov sl, r7 │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r6, [r4, #32] │ │ │ │ + ldrh r6, [r5, #30] │ │ │ │ movs r0, r4 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, r5 │ │ │ │ + mov r2, lr │ │ │ │ movs r1, r4 │ │ │ │ - ldrh r2, [r3, #30] │ │ │ │ + ldrh r2, [r4, #28] │ │ │ │ movs r0, r4 │ │ │ │ - svc 68 @ 0x44 │ │ │ │ + svc 12 │ │ │ │ movs r2, r4 │ │ │ │ - udf #252 @ 0xfc │ │ │ │ + udf #196 @ 0xc4 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 26c860 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 45258c │ │ │ │ + bl 45254c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -369413,44 +369421,44 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ - bl 33630c │ │ │ │ + bl 3362cc │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r1, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r5, [r4, #184] @ 0xb8 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 380f98 │ │ │ │ + bl 380f58 │ │ │ │ mov ip, r0 │ │ │ │ cbz r0, 26c8c0 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3810dc │ │ │ │ + bl 38109c │ │ │ │ mvn.w ip, r0 │ │ │ │ mov.w ip, ip, lsr #31 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb.w ip, [r4, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 336304 │ │ │ │ + bl 3362c4 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ blx 181788 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ blx 181788 │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 3be160 │ │ │ │ + bl 3be120 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 44f5fc │ │ │ │ + b.w 44f5bc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #288] @ 0x120 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #220] @ (26c9e8 ) │ │ │ │ @@ -369489,23 +369497,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 26c954 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -369519,15 +369527,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26c926 │ │ │ │ ldr r0, [pc, #72] @ (26c9f8 ) │ │ │ │ add.w r1, r5, #8 │ │ │ │ ldr.w r2, [r5, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26c926 │ │ │ │ ldr r3, [pc, #56] @ (26c9fc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26c946 │ │ │ │ ldr r3, [pc, #40] @ (26c9f4 ) │ │ │ │ @@ -369536,28 +369544,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26c946 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (26ca00 ) │ │ │ │ ldr.w r2, [r5, #280] @ 0x118 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26c946 │ │ │ │ ldc2l 0, cr0, [r4, #200]! @ 0xc8 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 26c934 │ │ │ │ + bgt.n 26cac4 │ │ │ │ movs r2, r4 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 26c984 │ │ │ │ + bgt.n 26c914 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #292] @ (26cb38 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -369616,15 +369624,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 26ca5a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r1, [pc, #176] @ (26cb4c ) │ │ │ │ ldr r0, [pc, #180] @ (26cb50 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26ca68 │ │ │ │ b.n 26ca5c │ │ │ │ ldr r3, [pc, #148] @ (26cb44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369635,15 +369643,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 26ca42 │ │ │ │ ldr r1, [pc, #144] @ (26cb54 ) │ │ │ │ ldr r0, [pc, #148] @ (26cb58 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26ca42 │ │ │ │ ldr r3, [pc, #116] @ (26cb44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26ca24 │ │ │ │ ldr r3, [pc, #108] @ (26cb48 ) │ │ │ │ @@ -369651,15 +369659,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26ca24 │ │ │ │ ldr r1, [pc, #120] @ (26cb5c ) │ │ │ │ ldr r0, [pc, #120] @ (26cb60 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26ca24 │ │ │ │ ldr r3, [pc, #80] @ (26cb44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26ca2e │ │ │ │ ldr r3, [pc, #76] @ (26cb48 ) │ │ │ │ @@ -369667,15 +369675,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26ca2e │ │ │ │ ldr r1, [pc, #92] @ (26cb64 ) │ │ │ │ ldr r0, [pc, #96] @ (26cb68 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26ca2e │ │ │ │ ldr r3, [pc, #48] @ (26cb44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26ca6e │ │ │ │ ldr r3, [pc, #40] @ (26cb48 ) │ │ │ │ @@ -369685,78 +369693,78 @@ │ │ │ │ bpl.n 26ca6e │ │ │ │ ldr r1, [pc, #68] @ (26cb6c ) │ │ │ │ ldr r0, [pc, #68] @ (26cb70 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ stc2l 0, cr0, [sl], #200 @ 0xc8 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 26cba8 │ │ │ │ + bgt.n 26cb38 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r0, #2] │ │ │ │ + ldrh r6, [r1, #0] │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 26cb28 │ │ │ │ + bgt.n 26cab8 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r3, #0] │ │ │ │ + strh r6, [r4, #62] @ 0x3e │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 26ca84 │ │ │ │ + bgt.n 26cc14 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r7, #62] @ 0x3e │ │ │ │ + strh r4, [r0, #62] @ 0x3e │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 26ca78 │ │ │ │ + bgt.n 26cc08 │ │ │ │ movs r2, r4 │ │ │ │ - strh r2, [r3, #62] @ 0x3e │ │ │ │ + strh r2, [r4, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ - bgt.n 26caf4 │ │ │ │ + bgt.n 26ca84 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r7, #60] @ 0x3c │ │ │ │ + strh r0, [r0, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026cb74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 453020 │ │ │ │ + bl 452fe0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 302778 │ │ │ │ + b.w 302738 │ │ │ │ │ │ │ │ 0026cb98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.n 26cbc6 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 45258c │ │ │ │ + b.w 45254c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 452504 │ │ │ │ + b.w 4524c4 │ │ │ │ │ │ │ │ 0026cbd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -369772,23 +369780,23 @@ │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #344] @ 26cd54 │ │ │ │ ldr.w sl, [pc, #344] @ 26cd58 │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add sl, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r2, [pc, #332] @ (26cd5c ) │ │ │ │ ldr r1, [pc, #336] @ (26cd60 ) │ │ │ │ add.w r3, r9, #272 @ 0x110 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #320] @ (26cd64 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #21 │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ blx 1811dc │ │ │ │ @@ -369802,27 +369810,27 @@ │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #5 │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ blx 1811dc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, sl │ │ │ │ - bl 2f95bc │ │ │ │ + bl 2f957c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26cd28 │ │ │ │ ldr.w fp, [pc, #276] @ 26cd70 │ │ │ │ add.w r9, r9, #292 @ 0x124 │ │ │ │ movs r4, #1 │ │ │ │ strd r0, r0, [sp, #8] │ │ │ │ add fp, pc │ │ │ │ b.n 26ccf6 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #260] @ (26cd74 ) │ │ │ │ - bl 2f92d8 │ │ │ │ + bl 2f9298 │ │ │ │ ldr r2, [pc, #256] @ (26cd78 ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #2 │ │ │ │ movs r1, #1 │ │ │ │ strd r4, r8, [sp] │ │ │ │ @@ -369872,15 +369880,15 @@ │ │ │ │ cbz r3, 26cd26 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movw r3, #673 @ 0x2a1 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26ccee │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26cc6c │ │ │ │ ldr r0, [pc, #116] @ (26cd8c ) │ │ │ │ @@ -369899,50 +369907,50 @@ │ │ │ │ blx 1811dc │ │ │ │ mov r0, r5 │ │ │ │ blx 1816a8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 1825b0 │ │ │ │ - bgt.n 26cd80 │ │ │ │ + blt.n 26cd10 │ │ │ │ movs r2, r4 │ │ │ │ @ instruction: 0xfb0e0032 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #18] │ │ │ │ + ldrh r0, [r3, #16] │ │ │ │ movs r5, r5 │ │ │ │ - subs r3, #188 @ 0xbc │ │ │ │ + subs r3, #132 @ 0x84 │ │ │ │ movs r2, r4 │ │ │ │ - b.n 26d0c0 │ │ │ │ + b.n 26d050 │ │ │ │ movs r7, r3 │ │ │ │ - b.n 26cbec │ │ │ │ + b.n 26cb7c │ │ │ │ movs r7, r3 │ │ │ │ - blt.n 26cd2c │ │ │ │ + blt.n 26ccbc │ │ │ │ movs r2, r4 │ │ │ │ - blt.n 26cd48 │ │ │ │ + blt.n 26ccd8 │ │ │ │ movs r2, r4 │ │ │ │ - blt.n 26cd54 │ │ │ │ + blt.n 26cce4 │ │ │ │ movs r2, r4 │ │ │ │ - bmi.n 26cdc4 │ │ │ │ + bcc.n 26cd54 │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r7} │ │ │ │ movs r3, r4 │ │ │ │ - bcc.n 26ce18 │ │ │ │ + bcc.n 26cda8 │ │ │ │ movs r2, r4 │ │ │ │ - blt.n 26cce0 │ │ │ │ + blt.n 26ce70 │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 26ce14 │ │ │ │ + bcc.n 26cda4 │ │ │ │ movs r2, r4 │ │ │ │ - blt.n 26cca4 │ │ │ │ + blt.n 26ce34 │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 26ccd0 │ │ │ │ + bcc.n 26ce60 │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 26cdec │ │ │ │ + bcs.n 26cd7c │ │ │ │ movs r2, r4 │ │ │ │ - blt.n 26ce1c │ │ │ │ + blt.n 26cdac │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026cd94 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -369969,15 +369977,15 @@ │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 26cde0 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #304] @ 0x130 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 437b6c │ │ │ │ + bl 437b2c │ │ │ │ adds r3, r5, #1 │ │ │ │ beq.n 26ce18 │ │ │ │ ldr.w r3, [r4, #300] @ 0x12c │ │ │ │ str.w r5, [r4, #264] @ 0x108 │ │ │ │ cbz r3, 26cdfe │ │ │ │ cbnz r5, 26ce24 │ │ │ │ mov r0, r4 │ │ │ │ @@ -370001,19 +370009,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ str r4, [r5, r4] │ │ │ │ movs r3, r6 │ │ │ │ - ldrh r2, [r4, #0] │ │ │ │ + strh r2, [r5, #62] @ 0x3e │ │ │ │ movs r5, r5 │ │ │ │ - bcs.n 26cf08 │ │ │ │ + bcs.n 26ce98 │ │ │ │ movs r2, r4 │ │ │ │ - bge.n 26ced0 │ │ │ │ + bge.n 26ce60 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026ce4c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -370030,46 +370038,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 182f7c │ │ │ │ cbz r4, 26ceca │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #192] @ (26cf48 ) │ │ │ │ ldr r2, [pc, #192] @ (26cf4c ) │ │ │ │ ldr r1, [pc, #196] @ (26cf50 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 26ceca │ │ │ │ mov r2, r0 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 437b40 │ │ │ │ + bl 437b00 │ │ │ │ ldr r2, [pc, #156] @ (26cf54 ) │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add r0, sp, #12 │ │ │ │ add r2, pc │ │ │ │ - bl 437b6c │ │ │ │ + bl 437b2c │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ mov r2, r5 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 437b6c │ │ │ │ + bl 437b2c │ │ │ │ ldr r3, [pc, #128] @ (26cf58 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 26cefa │ │ │ │ add.w r0, r4, #8 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r5, r4 │ │ │ │ @@ -370107,21 +370115,21 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26cede │ │ │ │ b.n 26cefa │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ strh.w r0, [r2, #50] @ 0x32 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #62] @ 0x3e │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r5, r6] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r1, r7] │ │ │ │ + ldrb r0, [r2, r6] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #696] @ (26d210 ) │ │ │ │ + ldr r4, [pc, #472] @ (26d130 ) │ │ │ │ movs r5, r4 │ │ │ │ str r0, [r2, r0] │ │ │ │ movs r3, r6 │ │ │ │ strb.w r0, [r6, r2, lsl #3] │ │ │ │ │ │ │ │ 0026cf60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -370156,26 +370164,26 @@ │ │ │ │ str.w r3, [r0, #280] @ 0x118 │ │ │ │ str.w r6, [r0, #292] @ 0x124 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 26d050 │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f92c8 │ │ │ │ + bl 2f9288 │ │ │ │ ldr r3, [pc, #368] @ (26d140 ) │ │ │ │ ldr r2, [pc, #372] @ (26d144 ) │ │ │ │ ldr r1, [pc, #372] @ (26d148 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ mov sl, r0 │ │ │ │ cbz r0, 26d050 │ │ │ │ ldr r3, [pc, #344] @ (26d14c ) │ │ │ │ @@ -370193,33 +370201,33 @@ │ │ │ │ mov r0, sl │ │ │ │ blx 181788 │ │ │ │ mov.w r0, #260 @ 0x104 │ │ │ │ blx 181488 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ str.w r0, [r4, #300] @ 0x12c │ │ │ │ - bl 437b40 │ │ │ │ + bl 437b00 │ │ │ │ adds r2, r5, #1 │ │ │ │ beq.n 26d0a2 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #300] @ 0x12c │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r2, #256] @ 0x100 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ - bl 437b6c │ │ │ │ + bl 437b2c │ │ │ │ mov r0, r8 │ │ │ │ bl 26bd98 │ │ │ │ mov r5, r0 │ │ │ │ b.n 26d064 │ │ │ │ add.w r8, r4, #8 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ - bl 437b6c │ │ │ │ + bl 437b2c │ │ │ │ adds r3, r5, #1 │ │ │ │ beq.n 26d046 │ │ │ │ ldr r3, [pc, #232] @ (26d150 ) │ │ │ │ str.w r5, [r4, #264] @ 0x108 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 26d09a │ │ │ │ @@ -370268,15 +370276,15 @@ │ │ │ │ add.w r3, fp, #400 @ 0x190 │ │ │ │ ldr r1, [pc, #116] @ (26d158 ) │ │ │ │ mov.w r2, #920 @ 0x398 │ │ │ │ add r0, pc │ │ │ │ strd r0, sl, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, sl │ │ │ │ blx 181788 │ │ │ │ mov r0, r4 │ │ │ │ blx 181788 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 26d086 │ │ │ │ ldr r3, [pc, #84] @ (26d15c ) │ │ │ │ @@ -370297,39 +370305,39 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf78c0032 │ │ │ │ ldr r7, [pc, #280] @ (26d258 ) │ │ │ │ movs r3, r6 │ │ │ │ - strh r6, [r7, #50] @ 0x32 │ │ │ │ + strh r6, [r0, #50] @ 0x32 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r4, [r5, r1] │ │ │ │ + ldrb r4, [r6, r0] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r0, r2] │ │ │ │ + ldrb r4, [r1, r1] │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r3, #204 @ 0xcc │ │ │ │ movs r2, r4 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 26d14c │ │ │ │ + bvc.n 26d0dc │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r7, {r2, r5, r7} │ │ │ │ + ldmia r7!, {r2, r3, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r0, #42] @ 0x2a │ │ │ │ + strh r0, [r1, #40] @ 0x28 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r6} │ │ │ │ movs r2, r4 │ │ │ │ - bvc.n 26d070 │ │ │ │ + bvc.n 26d200 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r5, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #38] @ 0x26 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7!, {r1, r2, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5} │ │ │ │ movs r2, r4 │ │ │ │ - bvc.n 26d204 │ │ │ │ + bvc.n 26d194 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d174 : │ │ │ │ ldr r3, [pc, #112] @ (26d1e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 26d1da │ │ │ │ @@ -370403,25 +370411,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (26d244 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d208 │ │ │ │ ldr r0, [pc, #24] @ (26d248 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26d208 │ │ │ │ nop │ │ │ │ add.w r0, r4, #11665408 @ 0xb20000 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 26d1f0 │ │ │ │ + bvs.n 26d180 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d24c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -370475,29 +370483,29 @@ │ │ │ │ ldr r3, [pc, #44] @ (26d304 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d28e │ │ │ │ ldr r0, [pc, #40] @ (26d308 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26d28e │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ eors.w r0, lr, #11665408 @ 0xb20000 │ │ │ │ eors.w r0, r6, #11665408 @ 0xb20000 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, lr, #11665408 @ 0xb20000 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 26d384 │ │ │ │ + bvs.n 26d314 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d30c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -370522,25 +370530,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (26d364 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d328 │ │ │ │ ldr r0, [pc, #24] @ (26d368 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26d328 │ │ │ │ nop │ │ │ │ @ instruction: 0xf3e40032 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 26d338 │ │ │ │ + bpl.n 26d2c8 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d36c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -370570,17 +370578,17 @@ │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 26b694 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ ldr r2, [pc, #88] @ (26d420 ) │ │ │ │ ldr r3, [pc, #76] @ (26d418 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -370602,29 +370610,29 @@ │ │ │ │ ldr r3, [pc, #44] @ (26d428 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d3aa │ │ │ │ ldr r0, [pc, #40] @ (26d42c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26d3aa │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf37c0032 │ │ │ │ @ instruction: 0xf3760032 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf33a0032 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 26d4d0 │ │ │ │ + bpl.n 26d460 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d430 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -370710,15 +370718,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (26d530 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26d492 │ │ │ │ ldr r0, [pc, #52] @ (26d534 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 26d492 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf2be0032 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -370729,15 +370737,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2640032 │ │ │ │ @ instruction: 0xf23c0032 │ │ │ │ cmp r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 26d618 │ │ │ │ + bmi.n 26d5a8 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d538 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -370821,15 +370829,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d568 │ │ │ │ ldr r0, [pc, #52] @ (26d650 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26d568 │ │ │ │ ldr r3, [pc, #40] @ (26d654 ) │ │ │ │ movw r2, #1194 @ 0x4aa │ │ │ │ ldr r1, [pc, #40] @ (26d658 ) │ │ │ │ ldr r0, [pc, #40] @ (26d65c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -370839,21 +370847,21 @@ │ │ │ │ sub.w r0, sl, #50 @ 0x32 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 26d73c │ │ │ │ + bcc.n 26d6cc │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + ldrb r6, [r4, #31] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r2, {r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r2, r5} │ │ │ │ movs r2, r4 │ │ │ │ - bcc.n 26d574 │ │ │ │ + bcc.n 26d704 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d660 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -370878,25 +370886,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (26d6b8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d67c │ │ │ │ ldr r0, [pc, #24] @ (26d6bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26d67c │ │ │ │ nop │ │ │ │ eors.w r0, r0, #50 @ 0x32 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 26d724 │ │ │ │ + bcs.n 26d6b4 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d6c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -370921,25 +370929,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (26d718 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d6dc │ │ │ │ ldr r0, [pc, #24] @ (26d71c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26d6dc │ │ │ │ nop │ │ │ │ bics.w r0, r0, #50 @ 0x32 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 26d704 │ │ │ │ + bcs.n 26d694 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d720 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -370964,25 +370972,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (26d778 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d73c │ │ │ │ ldr r0, [pc, #24] @ (26d77c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26d73c │ │ │ │ nop │ │ │ │ vshr.s16 d16, d18, #16 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 26d6dc │ │ │ │ + bcs.n 26d86c │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d780 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ @@ -371047,29 +371055,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d7bc │ │ │ │ ldr r0, [pc, #40] @ (26d84c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26d7bc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ vqadd.s32 d16, d14, d18 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s32 d16, d2, d18 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s16 d0, d12, d18 │ │ │ │ movs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 26d868 │ │ │ │ + bne.n 26d7f8 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d850 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -371104,24 +371112,24 @@ │ │ │ │ ldr r3, [pc, #28] @ (26d8c0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d886 │ │ │ │ ldr r0, [pc, #24] @ (26d8c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26d886 │ │ │ │ mcr 0, 5, r0, cr2, cr2, {1} │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 26d808 │ │ │ │ + bne.n 26d998 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d8c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -371151,30 +371159,30 @@ │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #48] @ (26d940 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #472 @ 0x1d8 │ │ │ │ mov.w r2, #1264 @ 0x4f0 │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r6, r1 │ │ │ │ movs r3, r6 │ │ │ │ - bne.n 26da04 │ │ │ │ + bne.n 26d994 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r0, #21] │ │ │ │ + ldrb r0, [r1, #20] │ │ │ │ movs r5, r5 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d944 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371209,15 +371217,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ cmp ip, r2 │ │ │ │ movs r3, r6 │ │ │ │ - bne.n 26da1c │ │ │ │ + bne.n 26d9ac │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026d9a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -371241,18 +371249,18 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26da8a │ │ │ │ mov r0, r4 │ │ │ │ movw r1, #22093 @ 0x564d │ │ │ │ movt r1, #20805 @ 0x5145 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldrb.w r3, [r6, #1085] @ 0x43d │ │ │ │ cbnz r3, 26da2a │ │ │ │ ldr r2, [pc, #184] @ (26dabc ) │ │ │ │ ldr r3, [pc, #168] @ (26dab0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -371266,87 +371274,87 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ cbz r7, 26da6a │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 434918 │ │ │ │ + bl 4348d8 │ │ │ │ ldr r1, [pc, #128] @ (26dac0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 434918 │ │ │ │ + bl 4348d8 │ │ │ │ ldr r2, [pc, #124] @ (26dac4 ) │ │ │ │ ldr r1, [pc, #124] @ (26dac8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3011cc │ │ │ │ + bl 30118c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 26da62 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mov r0, r7 │ │ │ │ - bl 43497c │ │ │ │ + bl 43493c │ │ │ │ b.n 26da02 │ │ │ │ ldr r2, [pc, #96] @ (26dacc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #96] @ (26dad0 ) │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3011cc │ │ │ │ + bl 30118c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26da02 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 26da02 │ │ │ │ ldr r3, [pc, #72] @ (26dad4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26d9e6 │ │ │ │ ldr r3, [pc, #64] @ (26dad8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26d9e6 │ │ │ │ ldr r0, [pc, #60] @ (26dadc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26d9e6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ stcl 0, cr0, [r6, #-200] @ 0xffffff38 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [r2, #-200] @ 0xffffff38 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [lr], #200 @ 0xc8 │ │ │ │ - subs r0, r4, r6 │ │ │ │ + subs r0, r5, r5 │ │ │ │ movs r6, r4 │ │ │ │ add ip, r3 │ │ │ │ movs r3, r6 │ │ │ │ @ instruction: 0xf3d80031 │ │ │ │ add r6, lr │ │ │ │ movs r3, r6 │ │ │ │ @ instruction: 0xf3b20031 │ │ │ │ asrs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 26db08 │ │ │ │ + ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026dae0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -371444,19 +371452,19 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #320] @ (26dd08 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ movs r3, #0 │ │ │ │ negs r2, r2 │ │ │ │ - bl 434bfc │ │ │ │ + bl 434bbc │ │ │ │ ldr r1, [pc, #308] @ (26dd0c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 4349f4 │ │ │ │ + bl 4349b4 │ │ │ │ ldr r3, [pc, #300] @ (26dd10 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26dcc6 │ │ │ │ ldr r3, [pc, #296] @ (26dd14 ) │ │ │ │ add r3, pc │ │ │ │ @@ -371509,17 +371517,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26dc3a │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r0, r9 │ │ │ │ bl 2582f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ ldrd r1, r0, [sp, #4] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #156] @ (26dd18 ) │ │ │ │ ldr r3, [pc, #132] @ (26dd00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -371531,18 +371539,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r7 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ b.n 26dc36 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 26dc70 │ │ │ │ mov r1, r6 │ │ │ │ movs r0, #0 │ │ │ │ bl 265e80 │ │ │ │ mov r5, r0 │ │ │ │ @@ -371555,44 +371563,44 @@ │ │ │ │ ldr r3, [pc, #76] @ (26dd20 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26dbea │ │ │ │ ldr r0, [pc, #72] @ (26dd24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26dbea │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ b.n 26dc70 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbcs.w r0, r0, r2, rrx │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ sbc.w r0, sl, r2, rrx │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r1, {r1, r3, r4, r5} │ │ │ │ + ldmia r1, {r1} │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r7 │ │ │ │ movs r3, r6 │ │ │ │ eor.w r0, r8, r2, rrx │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026dd28 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -371640,27 +371648,27 @@ │ │ │ │ ldr r3, [pc, #36] @ (26ddb8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26dd44 │ │ │ │ ldr r0, [pc, #28] @ (26ddbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26dd44 │ │ │ │ nop │ │ │ │ strd r0, r0, [r8, #200] @ 0xc8 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r2, r4 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r5!, {r1, r3, r4} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026ddc0 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -371703,15 +371711,15 @@ │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 26de86 │ │ │ │ ldr.w r0, [r4, #296] @ 0x128 │ │ │ │ blx r3 │ │ │ │ cbz r0, 26de86 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2fdf40 │ │ │ │ + bl 2fdf00 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26df34 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ add.w fp, r4, #8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26dee2 │ │ │ │ movs r2, #2 │ │ │ │ @@ -371743,29 +371751,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ mov r0, r5 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ cmp.w sl, #0 │ │ │ │ bge.n 26de7e │ │ │ │ ldr r0, [pc, #204] @ (26df84 ) │ │ │ │ mov r3, sl │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -371779,15 +371787,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26de4e │ │ │ │ ldr r0, [pc, #148] @ (26df90 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26de4e │ │ │ │ ldr r3, [pc, #136] @ (26df94 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26de6e │ │ │ │ ldr r3, [pc, #116] @ (26df8c ) │ │ │ │ @@ -371796,15 +371804,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26de6e │ │ │ │ ldr r0, [pc, #116] @ (26df98 ) │ │ │ │ mov r3, sl │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26de6e │ │ │ │ mov.w sl, #0 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -371818,72 +371826,72 @@ │ │ │ │ ldr r3, [pc, #48] @ (26df8c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26dde8 │ │ │ │ ldr r0, [pc, #52] @ (26dfa0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26dde8 │ │ │ │ mov.w sl, #1 │ │ │ │ b.n 26de8e │ │ │ │ stmdb sl!, {r1, r4, r5} │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7 │ │ │ │ movs r3, r6 │ │ │ │ - ldmia r4!, {r3, r5, r6} │ │ │ │ + ldmia r4, {r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r6} │ │ │ │ + stmia r7!, {r1, r3, r4} │ │ │ │ movs r2, r4 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026dfa4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr.w ip, [pc, #52] @ 26dff0 │ │ │ │ ldr r2, [pc, #52] @ (26dff4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #52] @ (26dff8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r1, #26] │ │ │ │ + strb r6, [r2, #25] │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r6, r7} │ │ │ │ movs r7, r3 │ │ │ │ - bcc.n 26df20 │ │ │ │ + bcc.n 26e0b0 │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 0026dffc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -371902,18 +371910,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26e042 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26e014 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 301a6c │ │ │ │ + b.w 301a2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ @@ -371988,15 +371996,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26e0d0 │ │ │ │ ldr r0, [pc, #128] @ (26e180 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 26e0d2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26e0da │ │ │ │ ldr r3, [pc, #104] @ (26e184 ) │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ @@ -372005,18 +372013,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #508 @ 0x1fc │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ ldr.w r1, [r4, #280] @ 0x118 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ b.n 26e0ca │ │ │ │ ldr r3, [pc, #72] @ (26e190 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26e0a2 │ │ │ │ ldr r3, [pc, #40] @ (26e17c ) │ │ │ │ @@ -372024,38 +372032,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26e0a2 │ │ │ │ ldr r0, [pc, #56] @ (26e194 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26e0a2 │ │ │ │ nop │ │ │ │ subs r6, #124 @ 0x7c │ │ │ │ movs r3, r6 │ │ │ │ b.n 26dea0 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + stmia r5!, {r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r5, #20] │ │ │ │ + strb r4, [r6, #19] │ │ │ │ movs r5, r5 │ │ │ │ - itet vs │ │ │ │ - movvs r2, r4 │ │ │ │ - ldrhvc r0, [r6, #10] │ │ │ │ - movvs r0, r5 │ │ │ │ + itee cc │ │ │ │ + movcc r2, r4 │ │ │ │ + ldrhcs r0, [r7, #8] │ │ │ │ + movcs r0, r5 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e198 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -372130,24 +372138,24 @@ │ │ │ │ cbz r5, 26e264 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 26e264 │ │ │ │ ldr.w r0, [r4, #296] @ 0x128 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 26e288 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 26c8f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26e30c │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldr r3, [pc, #240] @ (26e374 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 26e2aa │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26e24c │ │ │ │ @@ -372170,33 +372178,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26e288 │ │ │ │ ldr.w r3, [r4, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ subs.w r0, fp, r0 │ │ │ │ sbc.w r1, sl, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r1, [pc, #140] @ (26e380 ) │ │ │ │ ldr r0, [pc, #144] @ (26e384 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26e288 │ │ │ │ ldr r3, [pc, #132] @ (26e388 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26e248 │ │ │ │ b.n 26e1c6 │ │ │ │ @@ -372224,42 +372232,42 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26e1e8 │ │ │ │ ldr r1, [pc, #60] @ (26e390 ) │ │ │ │ ldr r0, [pc, #64] @ (26e394 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26e1e8 │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ b.n 26e316 │ │ │ │ nop │ │ │ │ subs r5, #48 @ 0x30 │ │ │ │ movs r3, r6 │ │ │ │ b.n 26de08 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r7} │ │ │ │ movs r2, r4 │ │ │ │ - ldmia r0!, {r3, r5, r6} │ │ │ │ + ldmia r0!, {r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ subs r3, #230 @ 0xe6 │ │ │ │ movs r3, r6 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r4, r6} │ │ │ │ + ldmia r0!, {r2, r3, r4} │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r1, #120] @ 0x78 │ │ │ │ + ldr r6, [r2, #116] @ 0x74 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e398 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -372293,25 +372301,25 @@ │ │ │ │ beq.n 26e478 │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ cbz r3, 26e3f6 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26e3e4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 26c1cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26e4b8 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldr r3, [pc, #312] @ (26e550 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26e3e4 │ │ │ │ ldr r3, [pc, #308] @ (26e554 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -372323,34 +372331,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26e3e4 │ │ │ │ ldr.w r3, [r4, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov fp, r1 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ subs r0, r2, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ sbc.w r1, fp, r1 │ │ │ │ ldr r0, [pc, #248] @ (26e55c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r1, [pc, #244] @ (26e560 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26e3ea │ │ │ │ ldr.w r8, [sp, #8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 26e4d4 │ │ │ │ ldr r3, [pc, #204] @ (26e550 ) │ │ │ │ @@ -372377,45 +372385,45 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 26e48e │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 26e482 │ │ │ │ mov r0, r7 │ │ │ │ - bl 434a5c │ │ │ │ + bl 434a1c │ │ │ │ mov r0, r7 │ │ │ │ - bl 43497c │ │ │ │ + bl 43493c │ │ │ │ mov r0, r7 │ │ │ │ - bl 434848 │ │ │ │ + bl 434808 │ │ │ │ blx 182874 │ │ │ │ movs r1, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 434848 │ │ │ │ + bl 434808 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ b.n 26e482 │ │ │ │ ldr r3, [pc, #76] @ (26e568 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26e48c │ │ │ │ ldr r3, [pc, #48] @ (26e558 ) │ │ │ │ @@ -372423,15 +372431,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26e48c │ │ │ │ ldr r1, [pc, #60] @ (26e56c ) │ │ │ │ ldr r0, [pc, #60] @ (26e570 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26e48c │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ b.n 26ebec │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ b.n 26ebe4 │ │ │ │ @@ -372440,25 +372448,25 @@ │ │ │ │ movs r3, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r1!, {r6} │ │ │ │ + stmia r1!, {r3} │ │ │ │ movs r2, r4 │ │ │ │ b.n 26ea4c │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r7} │ │ │ │ + stmia r6!, {r1, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e574 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -372470,15 +372478,15 @@ │ │ │ │ cbnz r4, 26e59a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26e398 │ │ │ │ cbnz r0, 26e5a8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 301a6c │ │ │ │ + b.w 301a2c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ @@ -372619,15 +372627,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldr r3, [pc, #56] @ (26e740 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26e6ba │ │ │ │ ldr r3, [pc, #56] @ (26e74c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -372637,15 +372645,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (26e750 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26e6ba │ │ │ │ ldr r0, [pc, #44] @ (26e754 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26e6ba │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 26e814 │ │ │ │ movs r2, r6 │ │ │ │ b.n 26e804 │ │ │ │ movs r2, r6 │ │ │ │ @@ -372657,32 +372665,32 @@ │ │ │ │ movs r3, r6 │ │ │ │ b.n 26e79c │ │ │ │ movs r2, r6 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e758 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 26e198 │ │ │ │ cbnz r0, 26e776 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 3020c4 │ │ │ │ + b.w 302084 │ │ │ │ nop │ │ │ │ │ │ │ │ 0026e784 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -372714,17 +372722,17 @@ │ │ │ │ bl 26c1cc │ │ │ │ cbnz r0, 26e82a │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26e7c2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3020c4 │ │ │ │ + bl 302084 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #100] @ (26e850 ) │ │ │ │ ldr r2, [pc, #88] @ (26e848 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ @@ -372738,25 +372746,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ movw r1, #22093 @ 0x564d │ │ │ │ movt r1, #20805 @ 0x5145 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ b.n 26e7b6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 2582f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 26e7ea │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 106 @ 0x6a │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -372789,34 +372797,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (26e8bc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 4520d0 │ │ │ │ + b.w 452090 │ │ │ │ ldr r3, [pc, #32] @ (26e8c0 ) │ │ │ │ movw r2, #2856 @ 0xb28 │ │ │ │ ldr r1, [pc, #32] @ (26e8c4 ) │ │ │ │ ldr r0, [pc, #32] @ (26e8c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ udf #146 @ 0x92 │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 26e816 │ │ │ │ - @ instruction: 0xffff6daa │ │ │ │ + vcvt.u16.f16 q11, q9, #1 │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb7e8 │ │ │ │ + @ instruction: 0xb7b0 │ │ │ │ movs r2, r4 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r2} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e8cc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -372842,15 +372850,15 @@ │ │ │ │ bne.n 26e8f0 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ bl 225f38 │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ str.w r4, [r5, #340] @ 0x154 │ │ │ │ cbz r0, 26e920 │ │ │ │ - bl 451f50 │ │ │ │ + bl 451f10 │ │ │ │ ldr r0, [pc, #52] @ (26e958 ) │ │ │ │ movs r1, #153 @ 0x99 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 225ecc │ │ │ │ ldr r3, [pc, #44] @ (26e95c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -372860,29 +372868,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (26e960 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26e8e8 │ │ │ │ ldr r0, [pc, #32] @ (26e964 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26e8e8 │ │ │ │ udf #36 @ 0x24 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #254 @ 0xfe │ │ │ │ movs r3, r6 │ │ │ │ - @ instruction: 0xb768 │ │ │ │ + @ instruction: 0xb730 │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026e968 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -372911,33 +372919,33 @@ │ │ │ │ ldr.w r3, [pc, #1196] @ 26ee64 │ │ │ │ it eq │ │ │ │ addeq.w r8, sp, #36 @ 0x24 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #608 @ 0x260 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301958 │ │ │ │ + bl 301918 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26eb2c │ │ │ │ ldr.w r1, [pc, #1152] @ 26ee68 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 26ec36 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ bl 24f1c4 │ │ │ │ bl 264158 │ │ │ │ cmp r0, #4 │ │ │ │ bne.w 26ec36 │ │ │ │ bl 25f62c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26ec36 │ │ │ │ @@ -372946,58 +372954,58 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26ec6a │ │ │ │ bl 25f62c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26ee06 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 302b90 │ │ │ │ + bl 302b50 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26ee36 │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26ee1e │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ ldr.w r3, [pc, #1040] @ 26ee70 │ │ │ │ ldr.w r9, [sl, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ movw r2, #2903 @ 0xb57 │ │ │ │ mov r1, fp │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ mov r1, fp │ │ │ │ movw r2, #2906 @ 0xb5a │ │ │ │ str.w r6, [r4, #132] @ 0x84 │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cbz r0, 26eaca │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ movw r2, #2916 @ 0xb64 │ │ │ │ mov r1, fp │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 302b90 │ │ │ │ + bl 302b50 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ mov r1, fp │ │ │ │ add.w r0, r4, #280 @ 0x118 │ │ │ │ movw r2, #2920 @ 0xb68 │ │ │ │ str.w r6, [r4, #172] @ 0xac │ │ │ │ - bl 43cb20 │ │ │ │ + bl 43cae0 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ movs r2, #7 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ bl 2576cc │ │ │ │ mov r0, r4 │ │ │ │ bl 263be8 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ @@ -373009,27 +373017,27 @@ │ │ │ │ bl 263bd4 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 26eae6 │ │ │ │ ldr r0, [pc, #884] @ (26ee74 ) │ │ │ │ add.w r5, r4, #352 @ 0x160 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ bl 264310 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26eb08 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26ec90 │ │ │ │ mov r0, r8 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ - bl 442a68 │ │ │ │ + bl 442a28 │ │ │ │ b.n 26e9c8 │ │ │ │ ldr r2, [pc, #828] @ (26ee6c ) │ │ │ │ uxtb r3, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr.w r7, [sl, r2] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -373040,18 +373048,18 @@ │ │ │ │ ldr r5, [pc, #480] @ (26ed28 ) │ │ │ │ lsls r5, r0, #20 │ │ │ │ ldrsb r5, [r1, r1] │ │ │ │ ldrsb r6, [r2, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26ece2 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 26edb4 │ │ │ │ @@ -373091,15 +373099,15 @@ │ │ │ │ ldr r1, [pc, #696] @ (26ee84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2721 @ 0xaa1 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26ec0a │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 26be1c │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 26e9c8 │ │ │ │ @@ -373109,15 +373117,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #2998 @ 0xbb6 │ │ │ │ ldr r3, [pc, #652] @ (26ee8c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mvn.w r5, #21 │ │ │ │ b.n 26e9f8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 26ef08 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r5, r0 │ │ │ │ @@ -373126,15 +373134,15 @@ │ │ │ │ sub.w r3, r5, #1 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ orrs.w r3, r3, r5, lsr #31 │ │ │ │ beq.w 26e9c8 │ │ │ │ b.n 26e9f2 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #592] @ (26ee90 ) │ │ │ │ ldr r3, [pc, #532] @ (26ee58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -373156,29 +373164,29 @@ │ │ │ │ ldr r3, [pc, #540] @ (26ee98 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26ea28 │ │ │ │ ldr r0, [pc, #532] @ (26ee9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26ea28 │ │ │ │ ldr r3, [pc, #524] @ (26eea0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26eb22 │ │ │ │ ldr r3, [pc, #504] @ (26ee98 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26eb22 │ │ │ │ ldr r0, [pc, #500] @ (26eea4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26eb22 │ │ │ │ ldr r2, [pc, #496] @ (26eea8 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26eb3e │ │ │ │ ldr r2, [pc, #464] @ (26ee98 ) │ │ │ │ @@ -373186,43 +373194,43 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 26eb3e │ │ │ │ ldr r0, [pc, #472] @ (26eeac ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 26eb3e │ │ │ │ ldr r3, [pc, #460] @ (26eeb0 ) │ │ │ │ ldr r2, [pc, #460] @ (26eeb4 ) │ │ │ │ ldr r1, [pc, #464] @ (26eeb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #2690 @ 0xa82 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 26e9c8 │ │ │ │ b.n 26e9f8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 26ba8c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 26e9f8 │ │ │ │ movs r0, #0 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26ebb0 │ │ │ │ ldr r3, [pc, #392] @ (26eebc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -373232,47 +373240,47 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 26ebb0 │ │ │ │ ldr.w r3, [r9, #264] @ 0x108 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ subs r5, r5, r0 │ │ │ │ ldr r0, [pc, #332] @ (26eec0 ) │ │ │ │ sbc.w r7, r7, r1 │ │ │ │ ldr r1, [pc, #332] @ (26eec4 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r2, r9, #8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26ebb0 │ │ │ │ ldr r3, [pc, #312] @ (26eec8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26ec22 │ │ │ │ ldr r3, [pc, #252] @ (26ee98 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26ec22 │ │ │ │ ldr r0, [pc, #288] @ (26eecc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26ec22 │ │ │ │ ldr r2, [pc, #280] @ (26eed0 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26eb72 │ │ │ │ ldr r2, [pc, #212] @ (26ee98 ) │ │ │ │ @@ -373280,30 +373288,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 26eb72 │ │ │ │ ldr r0, [pc, #256] @ (26eed4 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 26eb72 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #240] @ (26eed8 ) │ │ │ │ ldr r2, [pc, #240] @ (26eedc ) │ │ │ │ ldr r1, [pc, #244] @ (26eee0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #576 @ 0x240 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2701 @ 0xa8d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26ec0a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #220] @ (26eee4 ) │ │ │ │ movw r2, #2888 @ 0xb48 │ │ │ │ ldr r1, [pc, #216] @ (26eee8 ) │ │ │ │ ldr r0, [pc, #220] @ (26eeec ) │ │ │ │ add r3, pc │ │ │ │ @@ -373334,97 +373342,97 @@ │ │ │ │ movs r2, r6 │ │ │ │ ble.n 26ef3c │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6f2 │ │ │ │ + @ instruction: 0xb6ba │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r2, #72] @ 0x48 │ │ │ │ + ldr r0, [r3, #68] @ 0x44 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #8] │ │ │ │ + strb r6, [r0, #8] │ │ │ │ movs r2, r4 │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ movs r3, r6 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #36] @ 0x24 │ │ │ │ movs r5, r5 │ │ │ │ - rev r0, r7 │ │ │ │ + rev r0, r0 │ │ │ │ movs r2, r4 │ │ │ │ - push {r2, r3, r4, r5, r7} │ │ │ │ + push {r2, r7} │ │ │ │ movs r2, r4 │ │ │ │ - push {r1, r4, r7} │ │ │ │ + push {r1, r3, r4, r6} │ │ │ │ movs r2, r4 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ bge.n 26ee18 │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r7} │ │ │ │ + stmia r0!, {r2, r3, r6} │ │ │ │ movs r2, r4 │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - it vc │ │ │ │ - movvc r2, r4 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + sev │ │ │ │ + movs r2, r4 │ │ │ │ + ldr r0, [r6, #16] │ │ │ │ movs r5, r5 │ │ │ │ - itte hi │ │ │ │ - movhi r2, r4 │ │ │ │ - cbz r4, 26ef22 @ unpredictable │ │ │ │ - movls r2, r4 │ │ │ │ + itee mi │ │ │ │ + movmi r2, r4 │ │ │ │ + cbz r4, 26ef14 @ unpredictable │ │ │ │ + movpl r2, r4 │ │ │ │ subs r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb83c │ │ │ │ + @ instruction: 0xb804 │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb832 │ │ │ │ + @ instruction: 0xb7fa │ │ │ │ movs r2, r4 │ │ │ │ cmp r7, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - wfe │ │ │ │ + bkpt 0x00e8 │ │ │ │ movs r2, r4 │ │ │ │ adds r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00bc │ │ │ │ + bkpt 0x0084 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x00ca │ │ │ │ + bkpt 0x0092 │ │ │ │ movs r2, r4 │ │ │ │ - uxth r2, r3 │ │ │ │ + sxtb r2, r4 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ movs r5, r5 │ │ │ │ - sxtb r6, r7 │ │ │ │ + sxtb r6, r0 │ │ │ │ movs r2, r4 │ │ │ │ - yield │ │ │ │ + bkpt 0x00d8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ movs r5, r5 │ │ │ │ - sxtb r6, r4 │ │ │ │ + sxth r6, r5 │ │ │ │ movs r2, r4 │ │ │ │ - yield │ │ │ │ + bkpt 0x00d8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ + str r0, [r3, #124] @ 0x7c │ │ │ │ movs r5, r5 │ │ │ │ - sxtb r6, r1 │ │ │ │ + sxth r6, r2 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ ldr.w r2, [pc, #3084] @ 26fb28 │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ @@ -373437,21 +373445,21 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #300] @ 0x12c │ │ │ │ mov.w r3, #0 │ │ │ │ bl 256920 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3027a0 │ │ │ │ + bl 302760 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3027a0 │ │ │ │ + bl 302760 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26efbe │ │ │ │ subs r3, r7, #1 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, #10 │ │ │ │ @@ -373498,15 +373506,15 @@ │ │ │ │ ldr.w r1, [pc, #2940] @ 26fb48 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #656 @ 0x290 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2466 @ 0x9a2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr.w r2, [pc, #2920] @ 26fb4c │ │ │ │ ldr.w r3, [pc, #2884] @ 26fb2c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3 │ │ │ │ @@ -373538,18 +373546,18 @@ │ │ │ │ bne.n 26f01e │ │ │ │ b.n 26efe2 │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f47c │ │ │ │ ldr.w r0, [pc, #2828] @ 26fb54 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26efe2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26f7e4 │ │ │ │ ldr.w r3, [r6, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26fa82 │ │ │ │ @@ -373580,15 +373588,15 @@ │ │ │ │ ldr.w r1, [pc, #2732] @ 26fb64 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #720 @ 0x2d0 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1949 @ 0x79d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mvn.w r4, #21 │ │ │ │ b.n 26efe2 │ │ │ │ movs r0, #3 │ │ │ │ bl 26416c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -373618,15 +373626,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26efe2 │ │ │ │ ldr.w r1, [pc, #2620] @ 26fb70 │ │ │ │ ldr.w r0, [pc, #2620] @ 26fb74 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26efe2 │ │ │ │ bl 264158 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26f794 │ │ │ │ cmp r4, #3 │ │ │ │ @@ -373662,43 +373670,43 @@ │ │ │ │ ldr.w r1, [pc, #2516] @ 26fb84 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2036 @ 0x7f4 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 26efe2 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26f76c │ │ │ │ ldr.w r9, [pc, #2468] @ 26fb88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 302fe8 │ │ │ │ + bl 302fa8 │ │ │ │ ldr.w r2, [pc, #2464] @ 26fb8c │ │ │ │ ldr.w r1, [pc, #2464] @ 26fb90 │ │ │ │ add r9, pc │ │ │ │ add.w ip, r9, #680 @ 0x2a8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr.w r1, [pc, #2440] @ 26fb94 │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r1, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ mov r8, r0 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 26f448 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r3, r4 │ │ │ │ str r3, [r7, #52] @ 0x34 │ │ │ │ @@ -373710,44 +373718,44 @@ │ │ │ │ ldr.w r1, [pc, #2400] @ 26fba0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #680 @ 0x2a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ - bl 301880 │ │ │ │ + bl 2f9024 │ │ │ │ + bl 301840 │ │ │ │ mov r8, r0 │ │ │ │ b.n 26f27e │ │ │ │ - bl 4515b8 │ │ │ │ + bl 451578 │ │ │ │ cbz r0, 26f286 │ │ │ │ ldr.w r3, [r6, #172] @ 0xac │ │ │ │ cbnz r3, 26f286 │ │ │ │ - bl 44f60c │ │ │ │ + bl 44f5cc │ │ │ │ mov r4, r0 │ │ │ │ - bl 451578 │ │ │ │ + bl 451538 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 44f3b8 │ │ │ │ - bl 4505d8 │ │ │ │ + bl 44f378 │ │ │ │ + bl 450598 │ │ │ │ bl 25f608 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26f25c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ bl 26e968 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26f902 │ │ │ │ mov r0, r8 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ b.n 26efe2 │ │ │ │ add r6, sp, #36 @ 0x24 │ │ │ │ ldr.w r3, [pc, #2292] @ 26fba4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, sl, [r6] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -373762,18 +373770,18 @@ │ │ │ │ bl 2695a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 26f2e6 │ │ │ │ ldr.w r1, [pc, #2256] @ 26fba8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ bl 256cf0 │ │ │ │ ldrd r1, r0, [r6] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 26efe2 │ │ │ │ ldr.w r1, [r6, #320] @ 0x140 │ │ │ │ cmp r1, #9 │ │ │ │ bne.w 26f432 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #6 │ │ │ │ str.w r3, [r6, #164] @ 0xa4 │ │ │ │ @@ -373797,40 +373805,40 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r0, [r6, #644] @ 0x284 │ │ │ │ add r1, pc │ │ │ │ blx 181190 │ │ │ │ add.w r0, r6, #652 @ 0x28c │ │ │ │ bl 26bc78 │ │ │ │ add.w r0, r6, #448 @ 0x1c0 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ bl 25f608 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26efe2 │ │ │ │ add.w r0, r6, #176 @ 0xb0 │ │ │ │ - bl 43d2d8 │ │ │ │ + bl 43d298 │ │ │ │ ldr.w r3, [r6, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26fb10 │ │ │ │ add.w r0, r6, #544 @ 0x220 │ │ │ │ - bl 43d110 │ │ │ │ + bl 43d0d0 │ │ │ │ b.n 26efe2 │ │ │ │ ldr.w r9, [r6] │ │ │ │ add r7, sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ blx 182f7c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 302888 │ │ │ │ + bl 302848 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26f948 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs.w r9, r0, #0 │ │ │ │ blt.w 26f6e4 │ │ │ │ uxth.w r8, r8 │ │ │ │ adds r3, #1 │ │ │ │ cmp r3, r8 │ │ │ │ bne.w 26f926 │ │ │ │ @@ -373853,15 +373861,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26efe2 │ │ │ │ ldr.w r0, [pc, #1992] @ 26fbbc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26efe2 │ │ │ │ ldr.w r2, [pc, #1984] @ 26fbc0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26ef82 │ │ │ │ ldr.w r2, [pc, #1884] @ 26fb6c │ │ │ │ @@ -373870,43 +373878,43 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 26ef82 │ │ │ │ ldr.w r0, [pc, #1960] @ 26fbc4 │ │ │ │ uxth.w r2, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ b.n 26ef82 │ │ │ │ ldr.w r1, [pc, #1940] @ 26fbc8 │ │ │ │ ldr.w r0, [pc, #1940] @ 26fbcc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #848 @ 0x350 │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ b.n 26efe2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr.w r2, [pc, #1920] @ 26fbd0 │ │ │ │ ldr.w r1, [pc, #1920] @ 26fbd4 │ │ │ │ add.w r3, r9, #692 @ 0x2b4 │ │ │ │ strd r8, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2322 @ 0x912 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp.w r8, #0 │ │ │ │ ite lt │ │ │ │ movlt r4, r8 │ │ │ │ mvnge.w r4, #10 │ │ │ │ b.n 26efe2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3017cc │ │ │ │ + bl 30178c │ │ │ │ str.w r0, [r6, #132] @ 0x84 │ │ │ │ bl 25f6bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26efe2 │ │ │ │ ldr.w r3, [r6, #736] @ 0x2e0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26efe2 │ │ │ │ @@ -373922,34 +373930,34 @@ │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr.w r1, [pc, #1828] @ 26fbe0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #656 @ 0x290 │ │ │ │ movw r2, #2503 @ 0x9c7 │ │ │ │ add r1, pc │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 26efe2 │ │ │ │ mov r0, r6 │ │ │ │ bl 262c38 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26f866 │ │ │ │ cmp r7, #19 │ │ │ │ bls.w 26f9ee │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26f9cc │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 302888 │ │ │ │ + bl 302848 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26f9ac │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26faee │ │ │ │ subs r7, #3 │ │ │ │ mov r0, r9 │ │ │ │ blx 182874 │ │ │ │ subs r0, r7, r0 │ │ │ │ @@ -373963,19 +373971,19 @@ │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r9 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 26f69c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ subs r7, #16 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ uxth r7, r7 │ │ │ │ bl 267714 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -373989,92 +373997,92 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #2082 @ 0x822 │ │ │ │ mov r4, r7 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26efe2 │ │ │ │ bl 25f62c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26efe2 │ │ │ │ ldr.w r3, [pc, #1628] @ 26fbf0 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1624] @ 26fbf4 │ │ │ │ ldr.w r1, [pc, #1624] @ 26fbf8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1937 @ 0x791 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26f0d0 │ │ │ │ ldr.w r3, [pc, #1604] @ 26fbfc │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1600] @ 26fc00 │ │ │ │ ldr.w r1, [pc, #1600] @ 26fc04 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2169 @ 0x879 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26f1c8 │ │ │ │ ldr.w r3, [pc, #1576] @ 26fc08 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f094 │ │ │ │ ldr.w r3, [pc, #1408] @ 26fb6c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26f094 │ │ │ │ ldr.w r0, [pc, #1552] @ 26fc0c │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26f094 │ │ │ │ ldr.w r3, [pc, #1544] @ 26fc10 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r2, [pc, #1544] @ 26fc14 │ │ │ │ ldr.w r1, [pc, #1544] @ 26fc18 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #940 @ 0x3ac │ │ │ │ movw r2, #2438 @ 0x986 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26efe2 │ │ │ │ bl 25f62c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26face │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 262830 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26fac6 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r1 │ │ │ │ bl 2660f0 │ │ │ │ cmp r5, r1 │ │ │ │ it eq │ │ │ │ cmpeq r7, r0 │ │ │ │ bne.w 26fa38 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ negs r5, r3 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, r9 │ │ │ │ it eq │ │ │ │ cmpeq r0, r5 │ │ │ │ bne.w 26fa14 │ │ │ │ mov r1, sl │ │ │ │ movs r0, #1 │ │ │ │ @@ -374085,15 +374093,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 269a68 │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 26efe2 │ │ │ │ ldr.w r1, [pc, #1420] @ 26fc1c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ b.n 26f1c8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26efe2 │ │ │ │ ldr.w r3, [pc, #1396] @ 26fc20 │ │ │ │ @@ -374104,15 +374112,15 @@ │ │ │ │ ldr.w r3, [pc, #1200] @ 26fb6c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26efe2 │ │ │ │ ldr.w r0, [pc, #1372] @ 26fc24 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26efe2 │ │ │ │ bl 25f62c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26f0f6 │ │ │ │ mov r0, r6 │ │ │ │ bl 262c38 │ │ │ │ b.n 26f0f6 │ │ │ │ @@ -374123,15 +374131,15 @@ │ │ │ │ ldr.w r1, [pc, #1340] @ 26fc30 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #912 @ 0x390 │ │ │ │ strd r4, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26efe2 │ │ │ │ movs r2, #6 │ │ │ │ add.w r0, r6, #320 @ 0x140 │ │ │ │ bl 2576cc │ │ │ │ b.n 26f162 │ │ │ │ ldr.w r3, [pc, #1304] @ 26fc34 │ │ │ │ uxth.w r1, r8 │ │ │ │ @@ -374141,58 +374149,58 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1292] @ 26fc3c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #656 @ 0x290 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2473 @ 0x9a9 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26f0d0 │ │ │ │ ldr.w r3, [pc, #1272] @ 26fc40 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f198 │ │ │ │ ldr.w r3, [pc, #1048] @ 26fb6c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26f198 │ │ │ │ ldr.w r0, [pc, #1248] @ 26fc44 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26f198 │ │ │ │ ldr.w r3, [pc, #1240] @ 26fc48 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f1e0 │ │ │ │ ldr r3, [pc, #1008] @ (26fb6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26f1e0 │ │ │ │ ldr.w r0, [pc, #1220] @ 26fc4c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26f1e0 │ │ │ │ ldr.w r3, [pc, #1208] @ 26fc50 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f152 │ │ │ │ ldr r3, [pc, #968] @ (26fb6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26f152 │ │ │ │ ldr.w r0, [pc, #1188] @ 26fc54 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26f152 │ │ │ │ ldr r3, [pc, #940] @ (26fb68 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f100 │ │ │ │ ldr r3, [pc, #932] @ (26fb6c ) │ │ │ │ @@ -374200,30 +374208,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26f100 │ │ │ │ ldr.w r1, [pc, #1156] @ 26fc58 │ │ │ │ ldr.w r0, [pc, #1156] @ 26fc5c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26f100 │ │ │ │ ldr.w r3, [pc, #1144] @ 26fc60 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f064 │ │ │ │ ldr r3, [pc, #888] @ (26fb6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 26f064 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1120] @ 26fc64 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26f064 │ │ │ │ ldr r3, [pc, #856] @ (26fb68 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f0e8 │ │ │ │ ldr r3, [pc, #848] @ (26fb6c ) │ │ │ │ @@ -374231,42 +374239,42 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 26f0e8 │ │ │ │ ldr.w r1, [pc, #1088] @ 26fc68 │ │ │ │ ldr.w r0, [pc, #1088] @ 26fc6c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26f0e8 │ │ │ │ ldr.w r5, [pc, #1080] @ 26fc70 │ │ │ │ mov r0, sl │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ mov.w r2, #2480 @ 0x9b0 │ │ │ │ ldr.w r4, [pc, #1068] @ 26fc74 │ │ │ │ add r5, pc │ │ │ │ ldr.w r1, [pc, #1068] @ 26fc78 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r3, r5, #656 @ 0x290 │ │ │ │ add r1, pc │ │ │ │ mvn.w r4, #33 @ 0x21 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26efe2 │ │ │ │ ldr.w r3, [pc, #1044] @ 26fc7c │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1040] @ 26fc80 │ │ │ │ ldr.w r1, [pc, #1040] @ 26fc84 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2026 @ 0x7ea │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26efe2 │ │ │ │ ldr r3, [pc, #1016] @ (26fc88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f52a │ │ │ │ ldr r3, [pc, #720] @ (26fb6c ) │ │ │ │ @@ -374275,15 +374283,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 26f52a │ │ │ │ ldr r0, [pc, #996] @ (26fc8c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r7, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r9 │ │ │ │ b.n 26f532 │ │ │ │ ldr r3, [pc, #976] @ (26fc90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -374293,145 +374301,145 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26f234 │ │ │ │ ldr r0, [pc, #956] @ (26fc94 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26f234 │ │ │ │ ldr r3, [pc, #948] @ (26fc98 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f314 │ │ │ │ ldr r3, [pc, #636] @ (26fb6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26f314 │ │ │ │ ldr r0, [pc, #928] @ (26fc9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26f314 │ │ │ │ ldr r3, [pc, #924] @ (26fca0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f29c │ │ │ │ ldr r3, [pc, #604] @ (26fb6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26f29c │ │ │ │ ldr r0, [pc, #904] @ (26fca4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26f29c │ │ │ │ ldr r3, [pc, #896] @ (26fca8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #896] @ (26fcac ) │ │ │ │ ldr r1, [pc, #896] @ (26fcb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #912 @ 0x390 │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2389 @ 0x955 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26f0d0 │ │ │ │ ldr r3, [pc, #872] @ (26fcb4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #872] @ (26fcb8 ) │ │ │ │ ldr r1, [pc, #876] @ (26fcbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #912 @ 0x390 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2377 @ 0x949 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26f0d0 │ │ │ │ ldr r3, [pc, #852] @ (26fcc0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #852] @ (26fcc4 ) │ │ │ │ ldr r1, [pc, #856] @ (26fcc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #752 @ 0x2f0 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2100 @ 0x834 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26f1c8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #828] @ (26fccc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (26fcd0 ) │ │ │ │ ldr r1, [pc, #832] @ (26fcd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2070 @ 0x816 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26f1c8 │ │ │ │ ldr r3, [pc, #808] @ (26fcd8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #808] @ (26fcdc ) │ │ │ │ ldr r1, [pc, #812] @ (26fce0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2058 @ 0x80a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26f1c8 │ │ │ │ ldr r3, [pc, #788] @ (26fce4 ) │ │ │ │ movw r2, #2053 @ 0x805 │ │ │ │ ldr r4, [pc, #788] @ (26fce8 ) │ │ │ │ ldr r1, [pc, #788] @ (26fcec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26f1c8 │ │ │ │ ldr r3, [pc, #768] @ (26fcf0 ) │ │ │ │ uxth.w r4, r8 │ │ │ │ ldr r2, [pc, #764] @ (26fcf4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #764] @ (26fcf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2047 @ 0x7ff │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26f1c8 │ │ │ │ ldr r3, [pc, #740] @ (26fcfc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #740] @ (26fd00 ) │ │ │ │ ldr r1, [pc, #744] @ (26fd04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #720 @ 0x2d0 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1989 @ 0x7c5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26f1c8 │ │ │ │ ldr r3, [pc, #716] @ (26fd08 ) │ │ │ │ mov.w r2, #1976 @ 0x7b8 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #708] @ (26fd0c ) │ │ │ │ @@ -374439,77 +374447,77 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #720 @ 0x2d0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26f1c8 │ │ │ │ ldr r3, [pc, #688] @ (26fd14 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #688] @ (26fd18 ) │ │ │ │ ldr r1, [pc, #692] @ (26fd1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #720 @ 0x2d0 │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1929 @ 0x789 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26f1c8 │ │ │ │ ldr r3, [pc, #668] @ (26fd20 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #668] @ (26fd24 ) │ │ │ │ ldr r1, [pc, #668] @ (26fd28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #656 @ 0x290 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2514 @ 0x9d2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26f1c8 │ │ │ │ ldr r3, [pc, #644] @ (26fd2c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #644] @ (26fd30 ) │ │ │ │ ldr r1, [pc, #648] @ (26fd34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #912 @ 0x390 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2395 @ 0x95b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26f0d0 │ │ │ │ bl 26416c │ │ │ │ b.w 26f1c8 │ │ │ │ ldr r3, [pc, #616] @ (26fd38 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #616] @ (26fd3c ) │ │ │ │ ldr r1, [pc, #616] @ (26fd40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1943 @ 0x797 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26f0d0 │ │ │ │ ldr r3, [pc, #596] @ (26fd44 ) │ │ │ │ mov.w r2, #2064 @ 0x810 │ │ │ │ ldr r5, [pc, #592] @ (26fd48 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #592] @ (26fd4c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #812 @ 0x32c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.w 26f1c8 │ │ │ │ ldr r3, [pc, #572] @ (26fd50 ) │ │ │ │ movw r2, #2285 @ 0x8ed │ │ │ │ ldr r1, [pc, #572] @ (26fd54 ) │ │ │ │ ldr r0, [pc, #572] @ (26fd58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -374524,281 +374532,281 @@ │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ udf #186 @ 0xba │ │ │ │ movs r1, r6 │ │ │ │ udf #162 @ 0xa2 │ │ │ │ movs r1, r6 │ │ │ │ - str r4, [r0, #104] @ 0x68 │ │ │ │ + str r4, [r1, #100] @ 0x64 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r3, r5, r7, pc} │ │ │ │ + pop {r1, r4, r5, r6, pc} │ │ │ │ movs r2, r4 │ │ │ │ - sub sp, #224 @ 0xe0 │ │ │ │ + sub sp, #0 │ │ │ │ movs r2, r4 │ │ │ │ bvc.n 26fb84 │ │ │ │ movs r2, r6 │ │ │ │ cmp r6, #210 @ 0xd2 │ │ │ │ movs r3, r6 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r5, r7, pc} │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #88] @ 0x58 │ │ │ │ + str r6, [r3, #84] @ 0x54 │ │ │ │ movs r5, r5 │ │ │ │ - ite hi │ │ │ │ - movhi r2, r4 │ │ │ │ - addls r7, sp, #808 @ 0x328 │ │ │ │ + ite pl │ │ │ │ + movpl r2, r4 │ │ │ │ + addmi r7, sp, #584 @ 0x248 │ │ │ │ movs r2, r4 │ │ │ │ movs r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #23] │ │ │ │ + strb r0, [r5, #22] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ movs r2, r4 │ │ │ │ bhi.n 26fa9e │ │ │ │ - vsri.64 d22, d14, #1 │ │ │ │ + vmls.i q11, , d22[0] │ │ │ │ movs r5, r5 │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ - movs r2, r4 │ │ │ │ - add r6, sp, #840 @ 0x348 │ │ │ │ + itt │ │ │ │ + mov r2, r4 │ │ │ │ + add r6, sp, #616 @ 0x268 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r3, #68] @ 0x44 │ │ │ │ + str r6, [r4, #64] @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r3, #9 │ │ │ │ + lsls r0, r4, #8 │ │ │ │ movs r0, r4 │ │ │ │ - lsls r0, r5, #9 │ │ │ │ + lsls r0, r6, #8 │ │ │ │ movs r0, r4 │ │ │ │ - pop {r2, r3, r5, r6, r7} │ │ │ │ + pop {r2, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r1, #64] @ 0x40 │ │ │ │ + str r6, [r2, #60] @ 0x3c │ │ │ │ movs r5, r5 │ │ │ │ - lsls r0, r1, #8 │ │ │ │ + lsls r0, r2, #7 │ │ │ │ movs r0, r4 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r4, #7 │ │ │ │ movs r0, r4 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r3, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r3 │ │ │ │ ldmia r0, {r0, r3, r6} │ │ │ │ @ instruction: 0xffff2a74 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r4, r5} │ │ │ │ - movs r2, r4 │ │ │ │ - adds r7, #64 @ 0x40 │ │ │ │ - movs r0, r0 │ │ │ │ - cbnz r0, 26fbf2 │ │ │ │ + ittt │ │ │ │ + mov r2, r4 │ │ │ │ + add r7, #64 @ 0x40 │ │ │ │ + mov r0, r0 │ │ │ │ + cbnz r0, 26fbe4 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r2, #32] │ │ │ │ + str r6, [r3, #28] │ │ │ │ movs r5, r5 │ │ │ │ - it cs │ │ │ │ - movcs r2, r4 │ │ │ │ - hlt 0x0032 │ │ │ │ + bkpt 0x00f0 │ │ │ │ movs r2, r4 │ │ │ │ - add r4, sp, #176 @ 0xb0 │ │ │ │ + rev16 r2, r7 │ │ │ │ + movs r2, r4 │ │ │ │ + add r3, sp, #976 @ 0x3d0 │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r0, 26fc06 │ │ │ │ + cbnz r0, 26fbf8 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r2, #24] │ │ │ │ + str r2, [r3, #20] │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #800 @ 0x320 │ │ │ │ + add r3, sp, #576 @ 0x240 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r4, #12] │ │ │ │ + str r4, [r5, #8] │ │ │ │ movs r5, r5 │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r5, r6, pc} │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ + add r2, sp, #896 @ 0x380 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r6, #8] │ │ │ │ + str r0, [r7, #4] │ │ │ │ movs r5, r5 │ │ │ │ - rev16 r2, r0 │ │ │ │ + rev r2, r1 │ │ │ │ movs r2, r4 │ │ │ │ - add r2, sp, #920 @ 0x398 │ │ │ │ + add r2, sp, #696 @ 0x2b8 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r1, #8] │ │ │ │ + str r4, [r2, #4] │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r2, 26fc6c │ │ │ │ + cbnz r2, 26fc5e │ │ │ │ movs r2, r4 │ │ │ │ - add r2, sp, #768 @ 0x300 │ │ │ │ + add r2, sp, #544 @ 0x220 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 26fc34 │ │ │ │ + cbnz r4, 26fc26 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r7, #0] │ │ │ │ + str r6, [r0, #0] │ │ │ │ movs r5, r5 │ │ │ │ - bkpt 0x005c │ │ │ │ + bkpt 0x0024 │ │ │ │ movs r2, r4 │ │ │ │ - add r2, sp, #472 @ 0x1d8 │ │ │ │ + add r2, sp, #248 @ 0xf8 │ │ │ │ movs r2, r4 │ │ │ │ - rev16 r4, r1 │ │ │ │ + rev r4, r2 │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r5, r6} │ │ │ │ + pop {r1, r2, r4, r5} │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r2, [r3, r5] │ │ │ │ + ldrsh r2, [r4, r4] │ │ │ │ movs r5, r5 │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r3, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ - add r1, sp, #568 @ 0x238 │ │ │ │ + add r1, sp, #344 @ 0x158 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r6, [r4, r4] │ │ │ │ + ldrsh r6, [r5, r3] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb67c │ │ │ │ + @ instruction: 0xb644 │ │ │ │ movs r2, r4 │ │ │ │ - add r1, sp, #352 @ 0x160 │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ movs r2, r4 │ │ │ │ movs r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - rev r4, r6 │ │ │ │ + cbnz r4, 26fc86 │ │ │ │ movs r2, r4 │ │ │ │ movs r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb74c │ │ │ │ + @ instruction: 0xb714 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 26fc7c │ │ │ │ + cbnz r6, 26fc6e │ │ │ │ movs r2, r4 │ │ │ │ - cbnz r6, 26fc72 │ │ │ │ + cbnz r6, 26fc64 │ │ │ │ movs r2, r4 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ + str r6, [sp, #848] @ 0x350 │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb680 │ │ │ │ + @ instruction: 0xb648 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, sp, #368 @ 0x170 │ │ │ │ + add r7, sp, #144 @ 0x90 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [sp, #744] @ 0x2e8 │ │ │ │ + str r6, [sp, #520] @ 0x208 │ │ │ │ movs r2, r4 │ │ │ │ - ldrsh r0, [r1, r0] │ │ │ │ + ldrb r0, [r2, r7] │ │ │ │ movs r5, r5 │ │ │ │ - push {r1, r2, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r5, r6, lr} │ │ │ │ movs r2, r4 │ │ │ │ - add r0, sp, #224 @ 0xe0 │ │ │ │ + add r0, sp, #0 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r3, r7] │ │ │ │ + ldrb r4, [r4, r6] │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r2, 26fc96 │ │ │ │ + cbnz r2, 26fc88 │ │ │ │ movs r2, r4 │ │ │ │ - add r0, sp, #64 @ 0x40 │ │ │ │ + add r7, pc, #864 @ (adr r7, 26ffe8 ) │ │ │ │ movs r2, r4 │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - rev r2, r6 │ │ │ │ + cbnz r2, 26fcce │ │ │ │ movs r2, r4 │ │ │ │ adds r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb66c │ │ │ │ + @ instruction: 0xb634 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0006 │ │ │ │ + rev16 r6, r1 │ │ │ │ movs r2, r4 │ │ │ │ adds r4, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb64e │ │ │ │ + @ instruction: 0xb616 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r4, r4] │ │ │ │ + ldrb r2, [r5, r3] │ │ │ │ movs r5, r5 │ │ │ │ - revsh r0, r1 │ │ │ │ + hlt 0x0010 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #344 @ (adr r7, 26fe0c ) │ │ │ │ + add r7, pc, #120 @ (adr r7, 26fd2c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ + ldrb r0, [r1, r3] │ │ │ │ movs r5, r5 │ │ │ │ - rev16 r2, r5 │ │ │ │ + rev r2, r6 │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #216 @ (adr r7, 26fd98 ) │ │ │ │ + add r6, pc, #1016 @ (adr r6, 2700b8 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb792 │ │ │ │ + @ instruction: 0xb75a │ │ │ │ movs r2, r4 │ │ │ │ - add r7, pc, #80 @ (adr r7, 26fd1c ) │ │ │ │ + add r6, pc, #880 @ (adr r6, 27003c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r7, r2] │ │ │ │ + ldrb r4, [r0, r2] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb88a │ │ │ │ + @ instruction: 0xb852 │ │ │ │ movs r2, r4 │ │ │ │ - add r6, pc, #960 @ (adr r6, 270098 ) │ │ │ │ + add r6, pc, #736 @ (adr r6, 26ffb8 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r3, r2] │ │ │ │ + ldrb r4, [r4, r1] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb8ca │ │ │ │ + @ instruction: 0xb892 │ │ │ │ movs r2, r4 │ │ │ │ - add r6, pc, #840 @ (adr r6, 27002c ) │ │ │ │ + add r6, pc, #616 @ (adr r6, 26ff4c ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r7, r1] │ │ │ │ + ldrb r2, [r0, r1] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb878 │ │ │ │ + @ instruction: 0xb840 │ │ │ │ movs r2, r4 │ │ │ │ - add r6, pc, #720 @ (adr r6, 26ffc0 ) │ │ │ │ + add r6, pc, #496 @ (adr r6, 26fee0 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r2, r1] │ │ │ │ + ldrb r6, [r3, r0] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb824 │ │ │ │ + @ instruction: 0xb7ec │ │ │ │ movs r2, r4 │ │ │ │ - add r6, pc, #552 @ (adr r6, 26ff24 ) │ │ │ │ + add r6, pc, #328 @ (adr r6, 26fe44 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r6, r0] │ │ │ │ + ldrh r4, [r7, r7] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb68a │ │ │ │ + @ instruction: 0xb652 │ │ │ │ movs r2, r4 │ │ │ │ - add r6, pc, #424 @ (adr r6, 26feb0 ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 26fdd0 ) │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb630 │ │ │ │ + push {r3, r4, r5, r6, r7, lr} │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r1, r0] │ │ │ │ + ldrh r0, [r2, r7] │ │ │ │ movs r5, r5 │ │ │ │ - add r6, pc, #272 @ (adr r6, 26fe24 ) │ │ │ │ + add r6, pc, #48 @ (adr r6, 26fd44 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r5, r7] │ │ │ │ + ldrh r0, [r6, r6] │ │ │ │ movs r5, r5 │ │ │ │ - push {r1, r2, r6, lr} │ │ │ │ + push {r1, r2, r3, lr} │ │ │ │ movs r2, r4 │ │ │ │ - add r6, pc, #112 @ (adr r6, 26fd90 ) │ │ │ │ + add r5, pc, #912 @ (adr r5, 2700b0 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r0, r7] │ │ │ │ + ldrh r6, [r1, r6] │ │ │ │ movs r5, r5 │ │ │ │ - push {r2, r3, r4} │ │ │ │ + cbz r4, 26fda0 │ │ │ │ movs r2, r4 │ │ │ │ - add r5, pc, #1000 @ (adr r5, 270114 ) │ │ │ │ + add r5, pc, #776 @ (adr r5, 270034 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r4, r6] │ │ │ │ + ldrh r4, [r5, r5] │ │ │ │ movs r5, r5 │ │ │ │ - cbnz r6, 26fd4c │ │ │ │ + cbnz r6, 26fd3e │ │ │ │ movs r2, r4 │ │ │ │ - add r5, pc, #864 @ (adr r5, 270098 ) │ │ │ │ + add r5, pc, #640 @ (adr r5, 26ffb8 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r7, r5] │ │ │ │ + ldrh r2, [r0, r5] │ │ │ │ movs r5, r5 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, lr} │ │ │ │ movs r2, r4 │ │ │ │ - add r5, pc, #704 @ (adr r5, 270004 ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 26ff24 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r2, r5] │ │ │ │ + ldrh r6, [r3, r4] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb7b8 │ │ │ │ + @ instruction: 0xb780 │ │ │ │ movs r2, r4 │ │ │ │ - add r5, pc, #568 @ (adr r5, 26ff88 ) │ │ │ │ + add r5, pc, #344 @ (adr r5, 26fea8 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r6, r4] │ │ │ │ + ldrh r6, [r7, r3] │ │ │ │ movs r5, r5 │ │ │ │ - add r5, pc, #464 @ (adr r5, 26ff28 ) │ │ │ │ + add r5, pc, #240 @ (adr r5, 26fe48 ) │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xb87e │ │ │ │ + @ instruction: 0xb846 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0026fd5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -374829,26 +374837,26 @@ │ │ │ │ bne.w 26fede │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 26fda2 │ │ │ │ ldr.w r4, [r5, #340] @ 0x154 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 270194 │ │ │ │ - bl 451ed8 │ │ │ │ + bl 451e98 │ │ │ │ strb.w r4, [r5, #344] @ 0x158 │ │ │ │ str.w r0, [r5, #340] @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ movw r3, #22093 @ 0x564d │ │ │ │ movt r3, #20805 @ 0x5145 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r3 │ │ │ │ bne.w 2700a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.w 270172 │ │ │ │ cmp r0, #3 │ │ │ │ bne.w 2700ca │ │ │ │ bl 2568f8 │ │ │ │ ldrb.w r3, [r0, #1085] @ 0x43d │ │ │ │ @@ -374893,26 +374901,26 @@ │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 26ff30 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26fe38 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ bl 25f6bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26ff52 │ │ │ │ bl 225834 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 26e968 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 270080 │ │ │ │ ldrb.w r3, [r5, #117] @ 0x75 │ │ │ │ cbnz r3, 26feb2 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 26ffb0 │ │ │ │ @@ -374943,45 +374951,45 @@ │ │ │ │ ldr r1, [pc, #744] @ (2701d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #472 @ 0x1d8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mvn.w r4, #21 │ │ │ │ b.n 26feb2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #7 │ │ │ │ bne.w 270128 │ │ │ │ ldr r2, [pc, #704] @ (2701d8 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #704] @ (2701dc ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2ffe78 │ │ │ │ + bl 2ffe38 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26fe04 │ │ │ │ b.n 26feb2 │ │ │ │ ldr r1, [pc, #684] @ (2701e0 ) │ │ │ │ add.w r2, r4, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a2c │ │ │ │ + bl 3019ec │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 26ff00 │ │ │ │ ldr r3, [pc, #656] @ (2701e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cbz r4, 26ff7c │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ cbz r3, 26ff76 │ │ │ │ @@ -375008,24 +375016,24 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26fe78 │ │ │ │ ldr r0, [pc, #588] @ (2701f0 ) │ │ │ │ ldr.w r1, [r5, #736] @ 0x2e0 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26fe78 │ │ │ │ bl 2568f8 │ │ │ │ bl 258df4 │ │ │ │ cbnz r0, 26ffdc │ │ │ │ ldr.w r8, [pc, #568] @ 2701f4 │ │ │ │ bl 225f38 │ │ │ │ ldr.w r0, [r5, #340] @ 0x154 │ │ │ │ add r8, pc │ │ │ │ - bl 451ff4 │ │ │ │ + bl 451fb4 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #161 @ 0xa1 │ │ │ │ bl 225ecc │ │ │ │ mov r0, fp │ │ │ │ bl 258df4 │ │ │ │ cbz r0, 270006 │ │ │ │ ldr r3, [pc, #536] @ (2701f8 ) │ │ │ │ @@ -375034,122 +375042,122 @@ │ │ │ │ ldr r1, [pc, #540] @ (270200 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1040 @ 0x410 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3078 @ 0xc06 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ mvn.w r4, #21 │ │ │ │ b.n 26feae │ │ │ │ mov r0, r6 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.w 27014c │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ bne.w 26feae │ │ │ │ - bl 2f5558 │ │ │ │ + bl 2f5518 │ │ │ │ ldr r1, [pc, #480] @ (270204 ) │ │ │ │ ldr r2, [pc, #480] @ (270208 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #472] @ (27020c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldrb.w r3, [r0, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26feae │ │ │ │ mov r0, r6 │ │ │ │ - bl 302420 │ │ │ │ + bl 3023e0 │ │ │ │ uxtb r1, r0 │ │ │ │ cmp r1, #6 │ │ │ │ beq.n 2700f2 │ │ │ │ ldr r0, [pc, #444] @ (270210 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 26feae │ │ │ │ ldr r3, [pc, #440] @ (270214 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26fe30 │ │ │ │ ldr r3, [pc, #384] @ (2701ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26fe30 │ │ │ │ ldr r0, [pc, #416] @ (270218 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26fe30 │ │ │ │ ldr r3, [pc, #408] @ (27021c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26fe9a │ │ │ │ ldr r3, [pc, #348] @ (2701ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26fe9a │ │ │ │ ldr r0, [pc, #384] @ (270220 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 26fe9a │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #372] @ (270224 ) │ │ │ │ ldr r4, [pc, #376] @ (270228 ) │ │ │ │ ldr r1, [pc, #376] @ (27022c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r3, #1012 @ 0x3f4 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2736 @ 0xab0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26ff00 │ │ │ │ ldr r3, [pc, #356] @ (270230 ) │ │ │ │ movs r1, #3 │ │ │ │ ldr r4, [pc, #356] @ (270234 ) │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #352] @ (270238 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #1012 @ 0x3f4 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2749 @ 0xabd │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ b.n 26feb2 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 183830 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 270120 │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ mov r7, r5 │ │ │ │ it cs │ │ │ │ movcs.w r7, #4096 @ 0x1000 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ subs r5, r5, r7 │ │ │ │ bne.n 270106 │ │ │ │ mov r0, r8 │ │ │ │ blx 181788 │ │ │ │ b.n 26feae │ │ │ │ ldr r3, [pc, #272] @ (27023c ) │ │ │ │ movs r1, #7 │ │ │ │ @@ -375159,41 +375167,41 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #268] @ (270244 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #1012 @ 0x3f4 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 26ff00 │ │ │ │ ldr r3, [pc, #248] @ (270248 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [pc, #248] @ (27024c ) │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add.w r3, r3, #1040 @ 0x410 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3083 @ 0xc0b │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ b.n 26feae │ │ │ │ ldr r3, [pc, #220] @ (270250 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #220] @ (270254 ) │ │ │ │ ldr r1, [pc, #220] @ (270258 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1012 @ 0x3f4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2743 @ 0xab7 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2700ec │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #196] @ (27025c ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ ldr r1, [pc, #196] @ (270260 ) │ │ │ │ ldr r0, [pc, #200] @ (270264 ) │ │ │ │ add r3, pc │ │ │ │ @@ -375214,91 +375222,91 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #182 @ 0xb6 │ │ │ │ movs r3, r6 │ │ │ │ ldmia r0!, {r1, r2, r3, r6} │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r4, [r4, r5] │ │ │ │ + ldrsb r4, [r5, r4] │ │ │ │ movs r5, r5 │ │ │ │ - add r3, sp, #504 @ 0x1f8 │ │ │ │ + add r3, sp, #280 @ 0x118 │ │ │ │ movs r2, r4 │ │ │ │ - add r1, pc, #624 @ (adr r1, 270448 ) │ │ │ │ + add r1, pc, #400 @ (adr r1, 270368 ) │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r1, #7 │ │ │ │ movs r3, r6 │ │ │ │ ldmia r7!, {r3} │ │ │ │ movs r1, r6 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + @ instruction: 0xb60a │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r3, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, r6, r7, lr} │ │ │ │ + push {r6, r7, lr} │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #808 @ (adr r0, 270520 ) │ │ │ │ + add r0, pc, #584 @ (adr r0, 270440 ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r4, [r5, r1] │ │ │ │ + ldrsb r4, [r6, r0] │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xb61e │ │ │ │ + push {r1, r2, r5, r6, r7, lr} │ │ │ │ movs r2, r4 │ │ │ │ - add r0, pc, #648 @ (adr r0, 27048c ) │ │ │ │ + add r0, pc, #424 @ (adr r0, 2703ac ) │ │ │ │ movs r2, r4 │ │ │ │ - ldrsb r0, [r5, r0] │ │ │ │ + strb r0, [r6, r7] │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #584 @ 0x248 │ │ │ │ + add r5, sp, #360 @ 0x168 │ │ │ │ movs r7, r3 │ │ │ │ - cbz r0, 27025a │ │ │ │ + uxtb r0, r6 │ │ │ │ movs r7, r3 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r6, r7, lr} │ │ │ │ movs r2, r4 │ │ │ │ cmp r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5, r6, r7} │ │ │ │ + push {r2, r4, r5, r7} │ │ │ │ movs r2, r4 │ │ │ │ movs r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r3, lr} │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r3, r6] │ │ │ │ + strb r6, [r4, r5] │ │ │ │ movs r5, r5 │ │ │ │ - cbz r4, 2702a6 │ │ │ │ + cbz r4, 270298 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #848] @ 0x350 │ │ │ │ + ldr r7, [sp, #624] @ 0x270 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r7, r5] │ │ │ │ + strb r4, [r0, r5] │ │ │ │ movs r5, r5 │ │ │ │ - push {r3, r5} │ │ │ │ + cbz r0, 2702b4 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r3, r4] │ │ │ │ + strb r6, [r4, r3] │ │ │ │ movs r5, r5 │ │ │ │ - push {r1, r2} │ │ │ │ + cbz r6, 2702b6 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldr r7, [sp, #96] @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r7, r3] │ │ │ │ + strb r4, [r0, r3] │ │ │ │ movs r5, r5 │ │ │ │ - push {r2, r6, r7} │ │ │ │ + push {r2, r3, r7} │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r3, r2] │ │ │ │ movs r5, r5 │ │ │ │ - cbz r4, 2702aa │ │ │ │ + cbz r4, 27029c │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r6, r2] │ │ │ │ + strb r4, [r7, r1] │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ movs r2, r4 │ │ │ │ - uxtb r0, r5 │ │ │ │ + uxth r0, r6 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00270268 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -375361,29 +375369,29 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2702d2 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (270330 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r2, #736] @ 0x2e0 │ │ │ │ b.n 2702d2 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 2702d6 │ │ │ │ stmia r4!, {r1, r2, r6} │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 270390 │ │ │ │ + cbz r0, 270382 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00270334 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -375417,15 +375425,15 @@ │ │ │ │ addw r3, r1, #1060 @ 0x424 │ │ │ │ ldr r1, [pc, #76] @ (2703d8 ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3182 @ 0xc6e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -375438,27 +375446,27 @@ │ │ │ │ addw r3, r1, #1060 @ 0x424 │ │ │ │ ldr r1, [pc, #36] @ (2703e4 ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3175 @ 0xc67 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 27039a │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r3, r2] │ │ │ │ movs r5, r5 │ │ │ │ - cbz r2, 270432 │ │ │ │ + cbz r2, 270424 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [sp, #0] │ │ │ │ + ldr r4, [sp, #800] @ 0x320 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r4, r1] │ │ │ │ movs r5, r5 │ │ │ │ - uxtb r2, r7 │ │ │ │ + uxtb r2, r0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #816] @ 0x330 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002703e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3592] @ 0xe08 │ │ │ │ @@ -375520,26 +375528,26 @@ │ │ │ │ bne.n 27044a │ │ │ │ bl 295c08 │ │ │ │ cbz r0, 2704e0 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ - bl 380f98 │ │ │ │ + bl 380f58 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27044a │ │ │ │ mov r0, sl │ │ │ │ cbz r0, 27050c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbnz r3, 2704fe │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ - bl 3813d4 │ │ │ │ + bl 381394 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 27044a │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 27050c │ │ │ │ ldr r3, [pc, #692] @ (270774 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #692] @ (270778 ) │ │ │ │ @@ -375547,60 +375555,60 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1108 @ 0x454 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movw r2, #3235 @ 0xca3 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 27044a │ │ │ │ ldr r3, [pc, #668] @ (270780 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #668] @ (270784 ) │ │ │ │ ldr r1, [pc, #672] @ (270788 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1108 @ 0x454 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3213 @ 0xc8d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 27044a │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ - bl 3810dc │ │ │ │ + bl 38109c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 27044a │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ - bl 381674 │ │ │ │ + bl 381634 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27044a │ │ │ │ bl 253bc8 │ │ │ │ movs r0, #10 │ │ │ │ bl 226558 │ │ │ │ - bl 3538d0 │ │ │ │ + bl 353890 │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 182f7c │ │ │ │ mov r0, r5 │ │ │ │ blx 183610 │ │ │ │ str.w r0, [r7, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ blx 182f48 │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ str.w r0, [r7, #396] @ 0x18c │ │ │ │ movs r0, #1 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ ldr r3, [pc, #560] @ (27078c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r0, r1, [r7, #400] @ 0x190 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -375610,29 +375618,29 @@ │ │ │ │ strd r0, r1, [r7, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2706cc │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 437b40 │ │ │ │ + bl 437b00 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 24fd14 │ │ │ │ ldr r3, [pc, #508] @ (270790 ) │ │ │ │ ldr r2, [pc, #508] @ (270794 ) │ │ │ │ ldr r1, [pc, #512] @ (270798 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #680 @ 0x2a8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ - bl 301828 │ │ │ │ + bl 2f9024 │ │ │ │ + bl 3017e8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2706ee │ │ │ │ bl 2568f8 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 2573f4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -375659,37 +375667,37 @@ │ │ │ │ b.n 270606 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 26ddc0 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 270610 │ │ │ │ mov r0, r4 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2705fa │ │ │ │ mov r0, r9 │ │ │ │ mov r4, r5 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ mov r5, r8 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbnz r0, 27064a │ │ │ │ mov r0, r9 │ │ │ │ bl 26d850 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 26e198 │ │ │ │ mov r1, r0 │ │ │ │ cbnz r0, 27063e │ │ │ │ mov r0, r9 │ │ │ │ bl 26e398 │ │ │ │ cbnz r0, 27063e │ │ │ │ mov r0, r9 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ mov r0, r9 │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27070a │ │ │ │ ldr r2, [pc, #336] @ (27079c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #336] @ (2707a0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -375698,99 +375706,99 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ addw r3, r3, #1124 @ 0x464 │ │ │ │ add r1, pc │ │ │ │ negs r2, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1833 @ 0x729 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ bl 26e680 │ │ │ │ movs r2, #11 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #616 @ 0x268 │ │ │ │ bl 2576cc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #100] @ 0x64 │ │ │ │ mov sl, r9 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3025e0 │ │ │ │ + bl 3025a0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ mov r9, r1 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 270706 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 270706 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 3814f4 │ │ │ │ + bl 3814b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 270712 │ │ │ │ - bl 353ba8 │ │ │ │ + bl 353b68 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2266e4 │ │ │ │ b.n 27044c │ │ │ │ bl 292fa0 │ │ │ │ b.n 270572 │ │ │ │ ldr r1, [pc, #216] @ (2707a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 18231c │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r2, r0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 437b40 │ │ │ │ + bl 437b00 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 181788 │ │ │ │ b.n 27058c │ │ │ │ ldr r2, [pc, #188] @ (2707ac ) │ │ │ │ addw r3, r8, #1108 @ 0x454 │ │ │ │ ldr r1, [pc, #184] @ (2707b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3275 @ 0xccb │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2706ba │ │ │ │ bl 26e680 │ │ │ │ movs r2, #10 │ │ │ │ b.n 270672 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ - bl 3810dc │ │ │ │ + bl 38109c │ │ │ │ b.n 270706 │ │ │ │ ldr r2, [pc, #144] @ (2707b4 ) │ │ │ │ addw r3, r8, #1124 @ 0x464 │ │ │ │ ldr r1, [pc, #144] @ (2707b8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1804 @ 0x70c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r9 │ │ │ │ - bl 3025e0 │ │ │ │ + bl 3025a0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ b.n 270706 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ (2707bc ) │ │ │ │ movw r2, #3202 @ 0xc82 │ │ │ │ ldr r1, [pc, #108] @ (2707c0 ) │ │ │ │ ldr r0, [pc, #112] @ (2707c4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -375803,87 +375811,87 @@ │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ stmia r2!, {r2, r3, r5, r7} │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r1, r6] │ │ │ │ + str r2, [r2, r5] │ │ │ │ movs r5, r5 │ │ │ │ - uxth r0, r7 │ │ │ │ + uxth r0, r0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #768] @ 0x300 │ │ │ │ + ldr r3, [sp, #544] @ 0x220 │ │ │ │ movs r2, r4 │ │ │ │ - str r0, [r5, r5] │ │ │ │ + str r0, [r6, r4] │ │ │ │ movs r5, r5 │ │ │ │ - sxtb r6, r0 │ │ │ │ + sxth r6, r1 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #632] @ 0x278 │ │ │ │ + ldr r3, [sp, #408] @ 0x198 │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + str r0, [r0, r2] │ │ │ │ movs r5, r5 │ │ │ │ - mrc 0, 5, r0, cr6, cr15, {0} │ │ │ │ - mcr 0, 6, r0, cr10, cr15, {0} │ │ │ │ - cbz r4, 2707c4 │ │ │ │ + mrc 0, 3, r0, cr14, cr15, {0} │ │ │ │ + mrc 0, 4, r0, cr2, cr15, {0} │ │ │ │ + cbz r4, 2707b6 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r7, [pc, #1000] @ (270b8c ) │ │ │ │ + ldr r7, [pc, #776] @ (270aac ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ movs r2, r4 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + sub sp, #176 @ 0xb0 │ │ │ │ movs r2, r4 │ │ │ │ - sub sp, #304 @ 0x130 │ │ │ │ + sub sp, #80 @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #592] @ 0x250 │ │ │ │ + ldr r1, [sp, #368] @ 0x170 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r2, r2] │ │ │ │ + ldrh r6, [r3, r1] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [pc, #1008] @ (270bb0 ) │ │ │ │ + ldr r6, [pc, #784] @ (270ad0 ) │ │ │ │ movs r5, r5 │ │ │ │ - ldr r1, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ movs r2, r4 │ │ │ │ - bmi.n 270728 │ │ │ │ + bmi.n 2708b8 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ - bl 33630c │ │ │ │ + bl 3362cc │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrd r2, ip, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 2703e8 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r1, [r4, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ - bl 336304 │ │ │ │ + bl 3362c4 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ blx 181788 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ blx 181788 │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 3be160 │ │ │ │ + bl 3be120 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44f5fc │ │ │ │ + b.w 44f5bc │ │ │ │ nop │ │ │ │ │ │ │ │ 00270834 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -375897,48 +375905,48 @@ │ │ │ │ movs r0, #10 │ │ │ │ bl 226558 │ │ │ │ bl 253be0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ - bl 3040e8 │ │ │ │ + bl 3040a8 │ │ │ │ cbz r0, 2708d6 │ │ │ │ ldr r4, [pc, #176] @ (270924 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr.w r8, [pc, #176] @ 270928 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #176] @ (27092c ) │ │ │ │ add r4, pc │ │ │ │ add r8, pc │ │ │ │ add.w r4, r4, #680 @ 0x2a8 │ │ │ │ add r2, pc │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #156] @ (270930 ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9064 │ │ │ │ - bl 301828 │ │ │ │ + bl 2f9024 │ │ │ │ + bl 3017e8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 26e784 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2708ee │ │ │ │ mov r0, r4 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2708ee │ │ │ │ eor.w r3, r9, #1 │ │ │ │ eor.w r2, r7, #1 │ │ │ │ orr.w r3, sl, r3 │ │ │ │ tst r3, r2 │ │ │ │ bne.n 270918 │ │ │ │ @@ -375957,35 +375965,35 @@ │ │ │ │ ldr r1, [pc, #68] @ (27093c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1144 @ 0x478 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3333 @ 0xd05 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2708d8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2266b8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 24f37c │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #848] @ (270c78 ) │ │ │ │ + ldr r5, [pc, #624] @ (270b98 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xebea001f │ │ │ │ - rsb r0, ip, pc, lsr #32 │ │ │ │ - add r7, sp, #456 @ 0x1c8 │ │ │ │ + subs.w r0, r2, pc, lsr #32 │ │ │ │ + @ instruction: 0xeb94001f │ │ │ │ + add r7, sp, #232 @ 0xe8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r5, [pc, #360] @ (270aa0 ) │ │ │ │ + ldr r5, [pc, #136] @ (2709c0 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r7, sp, #160 @ 0xa0 │ │ │ │ + add r6, sp, #960 @ 0x3c0 │ │ │ │ movs r2, r4 │ │ │ │ - str r7, [sp, #576] @ 0x240 │ │ │ │ + str r7, [sp, #352] @ 0x160 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00270940 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -376016,68 +376024,68 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r0, #8 │ │ │ │ bl 226558 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r2 │ │ │ │ - bl 3040e8 │ │ │ │ + bl 3040a8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270a1a │ │ │ │ ldr r3, [pc, #204] @ (270a6c ) │ │ │ │ ldr r2, [pc, #204] @ (270a70 ) │ │ │ │ ldr r1, [pc, #208] @ (270a74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r6, r3, #680 @ 0x2a8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #188] @ (270a78 ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #29 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ - bl 301880 │ │ │ │ + bl 2f9024 │ │ │ │ + bl 301840 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 26fd5c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 270a4a │ │ │ │ bl 256980 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 270a22 │ │ │ │ ldr r3, [pc, #124] @ (270a7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #124] @ (270a80 ) │ │ │ │ ldr r1, [pc, #124] @ (270a84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1172 @ 0x494 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3363 @ 0xd23 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #100] @ (270a88 ) │ │ │ │ ldr r3, [pc, #64] @ (270a68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -376090,41 +376098,41 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #64] @ (270a8c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 442344 │ │ │ │ + bl 442304 │ │ │ │ b.n 2709f0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r3, r5, r7, pc} │ │ │ │ movs r2, r6 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r5, r7, pc} │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #688] @ (270d20 ) │ │ │ │ + ldr r4, [pc, #464] @ (270c40 ) │ │ │ │ movs r5, r5 │ │ │ │ - @ instruction: 0xeaaa001f │ │ │ │ - @ instruction: 0xeabc001f │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + orns r0, r2, pc, lsr #32 │ │ │ │ + eor.w r0, r4, pc, lsr #32 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [pc, #296] @ (270ba8 ) │ │ │ │ + ldr r4, [pc, #72] @ (270ac8 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r6, sp, #224 @ 0xe0 │ │ │ │ + add r6, sp, #0 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [sp, #512] @ 0x200 │ │ │ │ + str r6, [sp, #288] @ 0x120 │ │ │ │ movs r2, r4 │ │ │ │ pop {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - add r6, sp, #248 @ 0xf8 │ │ │ │ + add r6, sp, #24 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00270a90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3624] @ 0xe28 │ │ │ │ @@ -376166,167 +376174,167 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 380f98 │ │ │ │ + bl 380f58 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270ad6 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3813d4 │ │ │ │ + bl 381394 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 270ad6 │ │ │ │ beq.n 270bc0 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 381674 │ │ │ │ + bl 381634 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270ad6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 380af4 │ │ │ │ + bl 380ab4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 270c1c │ │ │ │ ldrd r3, r2, [sp, #400] @ 0x190 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 270be0 │ │ │ │ bl 294a54 │ │ │ │ - bl 3538d0 │ │ │ │ + bl 353890 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 38127c │ │ │ │ + bl 38123c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 270c16 │ │ │ │ mov r0, r9 │ │ │ │ bl 24fd14 │ │ │ │ ldr r3, [pc, #228] @ (270c4c ) │ │ │ │ ldr r2, [pc, #228] @ (270c50 ) │ │ │ │ ldr r1, [pc, #232] @ (270c54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #680 @ 0x2a8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ - bl 301880 │ │ │ │ + bl 2f9024 │ │ │ │ + bl 301840 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270bfe │ │ │ │ movs r0, #10 │ │ │ │ bl 244974 │ │ │ │ add r0, sp, #8 │ │ │ │ str.w r5, [sl] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #2 │ │ │ │ strd r2, r3, [r0] │ │ │ │ - bl 45df94 │ │ │ │ + bl 45df54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 270c16 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fd5c │ │ │ │ mov r4, r0 │ │ │ │ bl 256980 │ │ │ │ - bl 353ba8 │ │ │ │ + bl 353b68 │ │ │ │ mvns r0, r4 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ b.n 270ad8 │ │ │ │ ldr r3, [pc, #148] @ (270c58 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #148] @ (270c5c ) │ │ │ │ ldr r1, [pc, #152] @ (270c60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1200 @ 0x4b0 │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3405 @ 0xd4d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 270ad6 │ │ │ │ ldr r3, [pc, #128] @ (270c64 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #128] @ (270c68 ) │ │ │ │ ldr r1, [pc, #132] @ (270c6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1200 @ 0x4b0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3421 @ 0xd5d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 270ad6 │ │ │ │ ldr r2, [pc, #112] @ (270c70 ) │ │ │ │ add.w r3, r6, #1200 @ 0x4b0 │ │ │ │ ldr r1, [pc, #108] @ (270c74 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3443 @ 0xd73 │ │ │ │ - bl 4426b4 │ │ │ │ - bl 353ba8 │ │ │ │ + bl 442674 │ │ │ │ + bl 353b68 │ │ │ │ b.n 270ad6 │ │ │ │ ldr r3, [pc, #88] @ (270c78 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #88] @ (270c7c ) │ │ │ │ ldr r1, [pc, #92] @ (270c80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #1200 @ 0x4b0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3418 @ 0xd5a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 270ad6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r3, r4, r6} │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r5} │ │ │ │ movs r2, r6 │ │ │ │ - ldr r2, [pc, #912] @ (270fe0 ) │ │ │ │ + ldr r2, [pc, #688] @ (270f00 ) │ │ │ │ movs r5, r5 │ │ │ │ - strd r0, r0, [r2], #124 @ 0x7c │ │ │ │ - ldrd r0, r0, [r6], #124 @ 0x7c │ │ │ │ - ldr r2, [pc, #544] @ (270e7c ) │ │ │ │ + stmia.w sl!, {r0, r1, r2, r3, r4} │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3, r4} │ │ │ │ + ldr r2, [pc, #320] @ (270d9c ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #920 @ 0x398 │ │ │ │ + add r4, sp, #696 @ 0x2b8 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #752] @ 0x2f0 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [pc, #416] @ (270e08 ) │ │ │ │ + ldr r2, [pc, #192] @ (270d28 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + add r4, sp, #888 @ 0x378 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #632] @ 0x278 │ │ │ │ + str r4, [sp, #408] @ 0x198 │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #752 @ 0x2f0 │ │ │ │ + add r3, sp, #528 @ 0x210 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #528] @ 0x210 │ │ │ │ + str r4, [sp, #304] @ 0x130 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [pc, #176] @ (270d2c ) │ │ │ │ + ldr r1, [pc, #976] @ (27104c ) │ │ │ │ movs r5, r5 │ │ │ │ - add r4, sp, #760 @ 0x2f8 │ │ │ │ + add r4, sp, #536 @ 0x218 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #392] @ 0x188 │ │ │ │ + str r4, [sp, #168] @ 0xa8 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #140] @ (270d20 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -376334,39 +376342,39 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ bl 24457c │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 33630c │ │ │ │ + bl 3362cc │ │ │ │ movs r0, #8 │ │ │ │ bl 226558 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldrd r0, r1, [r4, #184] @ 0xb8 │ │ │ │ bl 270a90 │ │ │ │ strb.w r0, [r4, #204] @ 0xcc │ │ │ │ cbnz r0, 270cfc │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 336304 │ │ │ │ + bl 3362c4 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ blx 181788 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ blx 181788 │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ - bl 3be160 │ │ │ │ + bl 3be120 │ │ │ │ ldr.w r0, [r4, #196] @ 0xc4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 44f5fc │ │ │ │ + b.w 44f5bc │ │ │ │ mov r0, r5 │ │ │ │ bl 2266e4 │ │ │ │ cmp r5, #9 │ │ │ │ bne.n 270ccc │ │ │ │ bl 24457c │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 270ccc │ │ │ │ @@ -376430,20 +376438,20 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 380f98 │ │ │ │ + bl 380f58 │ │ │ │ cbz r0, 270db8 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3810dc │ │ │ │ + bl 38109c │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -376569,62 +376577,62 @@ │ │ │ │ ldr r7, [pc, #192] @ (270f9c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ ldr r1, [pc, #176] @ (270fa0 ) │ │ │ │ movs r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ mov r2, r6 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ - bl 335c70 │ │ │ │ + bl 335c30 │ │ │ │ cbz r0, 270f64 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ blx 18366c │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ blx 18366c │ │ │ │ str r4, [sp, #24] │ │ │ │ str.w r0, [r5, #188] @ 0xbc │ │ │ │ cbz r4, 270f40 │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #120] @ (270fa4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3be4e4 │ │ │ │ + bl 3be4a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [pc, #100] @ (270fa8 ) │ │ │ │ ldr r3, [pc, #84] @ (270f98 ) │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 270f8e │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 336b84 │ │ │ │ + b.w 336b44 │ │ │ │ ldr r2, [pc, #68] @ (270fac ) │ │ │ │ ldr r3, [pc, #48] @ (270f98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -376671,62 +376679,62 @@ │ │ │ │ ldr r7, [pc, #192] @ (271094 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ ldr r1, [pc, #176] @ (271098 ) │ │ │ │ movs r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #220 @ 0xdc │ │ │ │ mov r2, r6 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ - bl 335c70 │ │ │ │ + bl 335c30 │ │ │ │ cbz r0, 27105c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ blx 18366c │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ blx 18366c │ │ │ │ str r4, [sp, #24] │ │ │ │ str.w r0, [r5, #188] @ 0xbc │ │ │ │ cbz r4, 271038 │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #120] @ (27109c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3be4e4 │ │ │ │ + bl 3be4a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [pc, #100] @ (2710a0 ) │ │ │ │ ldr r3, [pc, #84] @ (271090 ) │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 271086 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 336b84 │ │ │ │ + b.w 336b44 │ │ │ │ ldr r2, [pc, #68] @ (2710a4 ) │ │ │ │ ldr r3, [pc, #48] @ (271090 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -376772,59 +376780,59 @@ │ │ │ │ mov r8, r1 │ │ │ │ ldr r7, [pc, #180] @ (271180 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 44fad8 │ │ │ │ + bl 44fa98 │ │ │ │ ldr r1, [pc, #168] @ (271184 ) │ │ │ │ movs r2, #4 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #272 @ 0x110 │ │ │ │ mov r2, r6 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ - bl 335c70 │ │ │ │ + bl 335c30 │ │ │ │ cbz r0, 27114a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ blx 18366c │ │ │ │ str r4, [sp, #24] │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbz r4, 271126 │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #120] @ (271188 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3be4e4 │ │ │ │ + bl 3be4a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [pc, #100] @ (27118c ) │ │ │ │ ldr r3, [pc, #80] @ (27117c ) │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r5, #192] @ 0xc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 271174 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 336b84 │ │ │ │ + b.w 336b44 │ │ │ │ ldr r2, [pc, #68] @ (271190 ) │ │ │ │ ldr r3, [pc, #44] @ (27117c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -376865,30 +376873,30 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #260] @ (2712b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30bf48 │ │ │ │ + bl 30bf08 │ │ │ │ ldr r3, [pc, #244] @ (2712b8 ) │ │ │ │ ldr r2, [pc, #248] @ (2712bc ) │ │ │ │ ldr r1, [pc, #248] @ (2712c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30bef0 │ │ │ │ + bl 30beb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 271258 │ │ │ │ ldr r3, [pc, #220] @ (2712c4 ) │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -376896,15 +376904,15 @@ │ │ │ │ bl 25f728 │ │ │ │ cbnz r0, 271232 │ │ │ │ ldrd r0, r2, [r6] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ bl 24f538 │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r2, [pc, #188] @ (2712c8 ) │ │ │ │ ldr r3, [pc, #160] @ (2712b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -376916,31 +376924,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 309310 │ │ │ │ + bl 3092d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2711f8 │ │ │ │ ldr r3, [pc, #140] @ (2712cc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #140] @ (2712d0 ) │ │ │ │ ldr r1, [pc, #140] @ (2712d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #12 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2711f8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [pc, #100] @ (2712c4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2711f8 │ │ │ │ ldr r3, [pc, #108] @ (2712d8 ) │ │ │ │ @@ -376951,75 +376959,75 @@ │ │ │ │ ldr r3, [pc, #100] @ (2712dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2711f8 │ │ │ │ ldr r0, [pc, #96] @ (2712e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2711f8 │ │ │ │ ldr r3, [pc, #88] @ (2712e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2711f2 │ │ │ │ ldr r3, [pc, #72] @ (2712dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2711f2 │ │ │ │ ldr r0, [pc, #72] @ (2712e8 ) │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2711f2 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ push {r1, r3, r4, r6, lr} │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r4, r6, lr} │ │ │ │ movs r2, r6 │ │ │ │ - ldr r1, [pc, #312] @ (2713f4 ) │ │ │ │ + ldr r1, [pc, #88] @ (271314 ) │ │ │ │ movs r5, r5 │ │ │ │ - b.n 2717d0 │ │ │ │ + b.n 271760 │ │ │ │ movs r7, r3 │ │ │ │ - b.n 2717fc │ │ │ │ + b.n 27178c │ │ │ │ movs r7, r3 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r2, r6 │ │ │ │ - ldr r0, [pc, #824] @ (271608 ) │ │ │ │ + ldr r0, [pc, #600] @ (271528 ) │ │ │ │ movs r5, r5 │ │ │ │ - add r0, sp, #512 @ 0x200 │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ movs r2, r4 │ │ │ │ - add r0, sp, #408 @ 0x198 │ │ │ │ + add r0, sp, #184 @ 0xb8 │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #848 @ (adr r7, 271634 ) │ │ │ │ + add r7, pc, #624 @ (adr r7, 271554 ) │ │ │ │ movs r2, r4 │ │ │ │ cmp r2, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #896 @ (adr r7, 27166c ) │ │ │ │ + add r7, pc, #672 @ (adr r7, 27158c ) │ │ │ │ movs r2, r4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 30b928 │ │ │ │ + bl 30b8e8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ nop │ │ │ │ cbz r0, 271338 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -377057,87 +377065,87 @@ │ │ │ │ ldr r4, [pc, #112] @ (2713e4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #100] @ (2713e8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 24f440 │ │ │ │ ldr r1, [pc, #72] @ (2713ec ) │ │ │ │ ldr r0, [pc, #72] @ (2713f0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 443014 │ │ │ │ + b.w 442fd4 │ │ │ │ ldr r3, [pc, #60] @ (2713f4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271362 │ │ │ │ ldr r3, [pc, #52] @ (2713f8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 271362 │ │ │ │ ldr r0, [pc, #48] @ (2713fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 271362 │ │ │ │ cbz r2, 271442 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 27159c │ │ │ │ + b.n 27152c │ │ │ │ movs r7, r3 │ │ │ │ - b.n 2715cc │ │ │ │ + b.n 27155c │ │ │ │ movs r7, r3 │ │ │ │ - blxns r3 │ │ │ │ + bxns ip │ │ │ │ movs r5, r5 │ │ │ │ - add r7, pc, #848 @ (adr r7, 27173c ) │ │ │ │ + add r7, pc, #624 @ (adr r7, 27165c ) │ │ │ │ movs r2, r4 │ │ │ │ - bx sp │ │ │ │ + bx r6 │ │ │ │ movs r5, r5 │ │ │ │ - add r7, pc, #496 @ (adr r7, 2715e4 ) │ │ │ │ + add r7, pc, #272 @ (adr r7, 271504 ) │ │ │ │ movs r2, r4 │ │ │ │ movs r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #192 @ (adr r7, 2714c0 ) │ │ │ │ + add r6, pc, #992 @ (adr r6, 2717e0 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271400 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ strd r1, r0, [sp, #8] │ │ │ │ - bl 30542c │ │ │ │ + bl 3053ec │ │ │ │ ldr.w ip, [pc, #40] @ 271444 │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r1, [sp] │ │ │ │ add ip, pc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ ldr.w r1, [ip] │ │ │ │ - bl 305818 │ │ │ │ + bl 3057d8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -377159,37 +377167,37 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r8, r4 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30542c │ │ │ │ + bl 3053ec │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ blx 181488 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2714a4 │ │ │ │ - bl 42b664 │ │ │ │ + bl 42b624 │ │ │ │ ldr r3, [pc, #168] @ (271534 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4126a4 │ │ │ │ + bl 412664 │ │ │ │ mov r0, r8 │ │ │ │ - bl 42c958 │ │ │ │ + bl 42c918 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ ldr r7, [pc, #144] @ (271538 ) │ │ │ │ str.w r9, [r5] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ str.w r8, [r7] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 2714c2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 18366c │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r1, [pc, #120] @ (27153c ) │ │ │ │ @@ -377197,29 +377205,29 @@ │ │ │ │ ldr r2, [pc, #120] @ (271540 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (271544 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #108] @ (271548 ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [pc, #100] @ (27154c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #100] @ (271550 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 305818 │ │ │ │ + bl 3057d8 │ │ │ │ ldr r2, [pc, #88] @ (271554 ) │ │ │ │ ldr r3, [pc, #48] @ (27152c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -377241,21 +377249,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ uxth r4, r3 │ │ │ │ movs r2, r6 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 271af0 │ │ │ │ movs r7, r7 │ │ │ │ - mov r2, r9 │ │ │ │ + mov r2, r2 │ │ │ │ movs r5, r5 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + svc 72 @ 0x48 │ │ │ │ movs r7, r3 │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + svc 94 @ 0x5e │ │ │ │ movs r7, r3 │ │ │ │ - add r6, pc, #616 @ (adr r6, 2717b4 ) │ │ │ │ + add r6, pc, #392 @ (adr r6, 2716d4 ) │ │ │ │ movs r2, r4 │ │ │ │ mrc2 15, 0, pc, cr15, cr15, {7} │ │ │ │ ldc2 15, cr15, [pc], {255} @ 0xff │ │ │ │ sxth r0, r1 │ │ │ │ movs r2, r6 │ │ │ │ │ │ │ │ 00271558 : │ │ │ │ @@ -377265,15 +377273,15 @@ │ │ │ │ cbz r0, 27158e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -377293,54 +377301,54 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 30b490 │ │ │ │ + bl 30b450 │ │ │ │ mov r6, r0 │ │ │ │ bl 256920 │ │ │ │ ldr r1, [pc, #156] @ (27165c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 30b4ec │ │ │ │ + bl 30b4ac │ │ │ │ bl 25f59c │ │ │ │ cbz r0, 27163c │ │ │ │ bl 260120 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30b5c8 │ │ │ │ + bl 30b588 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 271650 │ │ │ │ ldr r3, [pc, #120] @ (271660 ) │ │ │ │ add r3, pc │ │ │ │ strd r6, r3, [r4, #12] │ │ │ │ blx 181b84 │ │ │ │ ldr r1, [pc, #112] @ (271664 ) │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 30b6c4 │ │ │ │ + bl 30b684 │ │ │ │ b.n 271618 │ │ │ │ - bl 30b960 │ │ │ │ + bl 30b920 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 271628 │ │ │ │ adds r4, #1 │ │ │ │ bl 256dbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 4115dc │ │ │ │ + bl 41159c │ │ │ │ mov r0, r6 │ │ │ │ - bl 30b944 │ │ │ │ + bl 30b904 │ │ │ │ mov r2, r7 │ │ │ │ cmp r0, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bhi.n 271604 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -377351,46 +377359,46 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 25f608 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, r0, #1 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 30b5c8 │ │ │ │ + bl 30b588 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2715e4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 2f9828 │ │ │ │ - add r5, pc, #816 @ (adr r5, 271990 ) │ │ │ │ + b.w 2f97e8 │ │ │ │ + add r5, pc, #592 @ (adr r5, 2718b0 ) │ │ │ │ movs r2, r4 │ │ │ │ stc2 15, cr15, [r3, #-1020] @ 0xfffffc04 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ bl 260224 │ │ │ │ mov r4, r0 │ │ │ │ - bl 2fbf54 │ │ │ │ + bl 2fbf14 │ │ │ │ mov r1, r4 │ │ │ │ - bl 2fbd24 │ │ │ │ + bl 2fbce4 │ │ │ │ cbz r0, 2716ba │ │ │ │ ldr r1, [pc, #116] @ (271704 ) │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ cbz r0, 2716e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 3120bc │ │ │ │ + bl 31207c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r0, 2716d2 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -377402,15 +377410,15 @@ │ │ │ │ ldr r3, [pc, #76] @ (27170c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #68] @ (271710 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -377421,30 +377429,30 @@ │ │ │ │ ldr r3, [pc, #40] @ (271718 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ ldr r1, [pc, #36] @ (27171c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2716d2 │ │ │ │ nop │ │ │ │ - beq.n 271800 │ │ │ │ + beq.n 271790 │ │ │ │ movs r7, r3 │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r5, #170 @ 0xaa │ │ │ │ movs r0, r4 │ │ │ │ - add lr, r2 │ │ │ │ + add r6, fp │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #896 @ (adr r4, 271a94 ) │ │ │ │ + add r4, pc, #672 @ (adr r4, 2719b4 ) │ │ │ │ movs r2, r4 │ │ │ │ - movs r5, #212 @ 0xd4 │ │ │ │ + movs r5, #156 @ 0x9c │ │ │ │ movs r0, r4 │ │ │ │ - add r0, sp │ │ │ │ + add r0, r6 │ │ │ │ movs r5, r5 │ │ │ │ - add r4, pc, #712 @ (adr r4, 2719e8 ) │ │ │ │ + add r4, pc, #488 @ (adr r4, 271908 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #216] @ (271808 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -377453,44 +377461,44 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #212] @ (271810 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30bf48 │ │ │ │ + bl 30bf08 │ │ │ │ ldr r1, [pc, #200] @ (271814 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #200] @ (271818 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #196] @ (27181c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30bef0 │ │ │ │ + bl 30beb0 │ │ │ │ cbz r0, 2717b6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [pc, #168] @ (271820 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2717e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r2, [pc, #148] @ (271824 ) │ │ │ │ ldr r3, [pc, #120] @ (27180c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -377519,57 +377527,57 @@ │ │ │ │ ldr r3, [pc, #88] @ (27182c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2717be │ │ │ │ ldr r0, [pc, #84] @ (271830 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2717be │ │ │ │ ldr r3, [pc, #76] @ (271834 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271782 │ │ │ │ ldr r3, [pc, #60] @ (27182c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 271782 │ │ │ │ ldr r0, [pc, #60] @ (271838 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 271782 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, sp, #824 @ 0x338 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #808 @ 0x328 │ │ │ │ movs r2, r6 │ │ │ │ - add r0, r2 │ │ │ │ + mvns r0, r3 │ │ │ │ movs r5, r5 │ │ │ │ - bgt.n 27180c │ │ │ │ + bgt.n 27179c │ │ │ │ movs r7, r3 │ │ │ │ - ble.n 27183c │ │ │ │ + bgt.n 2717cc │ │ │ │ movs r7, r3 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #456 @ 0x1c8 │ │ │ │ movs r2, r6 │ │ │ │ lsrs r4, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #64 @ (adr r4, 271874 ) │ │ │ │ + add r3, pc, #864 @ (adr r3, 271b94 ) │ │ │ │ movs r2, r4 │ │ │ │ cmp r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #776 @ (adr r3, 271b44 ) │ │ │ │ + add r3, pc, #552 @ (adr r3, 271a64 ) │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #216] @ (271924 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -377579,47 +377587,47 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r4, [pc, #212] @ (27192c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 30bf48 │ │ │ │ + bl 30bf08 │ │ │ │ ldr r3, [pc, #196] @ (271930 ) │ │ │ │ ldr r2, [pc, #200] @ (271934 ) │ │ │ │ ldr r1, [pc, #200] @ (271938 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 30bef0 │ │ │ │ + bl 30beb0 │ │ │ │ cbz r0, 2718da │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ ldr r3, [pc, #164] @ (27193c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 271902 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 24f538 │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r2, [pc, #140] @ (271940 ) │ │ │ │ ldr r3, [pc, #112] @ (271928 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -377646,56 +377654,56 @@ │ │ │ │ ldr r3, [pc, #88] @ (271948 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2718a0 │ │ │ │ ldr r0, [pc, #80] @ (27194c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2718a0 │ │ │ │ ldr r3, [pc, #76] @ (271950 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2718a0 │ │ │ │ ldr r3, [pc, #56] @ (271948 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2718a0 │ │ │ │ ldr r0, [pc, #60] @ (271954 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2718a0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #712 @ 0x2c8 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #680 @ 0x2a8 │ │ │ │ movs r2, r6 │ │ │ │ - cmn r2, r6 │ │ │ │ + cmp r2, r7 │ │ │ │ movs r5, r5 │ │ │ │ - blt.n 2718f4 │ │ │ │ + blt.n 271884 │ │ │ │ movs r7, r3 │ │ │ │ - blt.n 271924 │ │ │ │ + blt.n 2718b4 │ │ │ │ movs r7, r3 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #312 @ 0x138 │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #312 @ (adr r3, 271a88 ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 2719a8 ) │ │ │ │ movs r2, r4 │ │ │ │ cmp r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #0 @ (adr r3, 271958 ) │ │ │ │ + add r2, pc, #800 @ (adr r2, 271c78 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271958 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -377711,15 +377719,15 @@ │ │ │ │ beq.n 2719f8 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 260200 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 306c1c │ │ │ │ + bl 306bdc │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2719f8 │ │ │ │ ldr r3, [pc, #152] @ (271a30 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -377730,42 +377738,42 @@ │ │ │ │ ldr r1, [pc, #148] @ (271a3c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #136] @ (271a40 ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ bl 25f62c │ │ │ │ cbnz r0, 2719ca │ │ │ │ bl 25f698 │ │ │ │ cbz r0, 2719e8 │ │ │ │ ldr r0, [pc, #120] @ (271a44 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #120] @ (271a48 ) │ │ │ │ ldr r1, [pc, #120] @ (271a4c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #6 │ │ │ │ - bl 309328 │ │ │ │ + bl 3092e8 │ │ │ │ ldr r1, [pc, #100] @ (271a50 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 306e54 │ │ │ │ + bl 306e14 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -377778,41 +377786,41 @@ │ │ │ │ ldr r3, [pc, #64] @ (271a58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27199e │ │ │ │ ldr r0, [pc, #56] @ (271a5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 27199e │ │ │ │ nop │ │ │ │ add r5, sp, #584 @ 0x248 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r2, r7 │ │ │ │ + sbcs r2, r0 │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 27198c │ │ │ │ + bge.n 271b1c │ │ │ │ movs r7, r3 │ │ │ │ - bge.n 2719b8 │ │ │ │ + bge.n 271948 │ │ │ │ movs r7, r3 │ │ │ │ - add r2, pc, #928 @ (adr r2, 271de4 ) │ │ │ │ + add r2, pc, #704 @ (adr r2, 271d04 ) │ │ │ │ movs r2, r4 │ │ │ │ - sbcs r6, r1 │ │ │ │ + adcs r6, r2 │ │ │ │ movs r5, r5 │ │ │ │ - bge.n 271b40 │ │ │ │ + bge.n 271ad0 │ │ │ │ movs r7, r3 │ │ │ │ - bge.n 271970 │ │ │ │ + bge.n 271b00 │ │ │ │ movs r7, r3 │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #328 @ (adr r2, 271ba8 ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 271ac8 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271a60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -377833,15 +377841,15 @@ │ │ │ │ it ne │ │ │ │ movne r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 306d38 │ │ │ │ + b.w 306cf8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -377871,15 +377879,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r2, r0 │ │ │ │ moveq r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 306d38 │ │ │ │ + bl 306cf8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 271b6a │ │ │ │ mov r0, r8 │ │ │ │ blx 18366c │ │ │ │ ldr r3, [pc, #164] @ (271bb0 ) │ │ │ │ str.w r0, [r5, #1188] @ 0x4a4 │ │ │ │ @@ -377893,40 +377901,40 @@ │ │ │ │ ldr r1, [pc, #156] @ (271bbc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r1, [pc, #144] @ (271bc0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 30933c │ │ │ │ + bl 3092fc │ │ │ │ bl 25f62c │ │ │ │ cbz r0, 271b80 │ │ │ │ ldr r0, [pc, #132] @ (271bc4 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #132] @ (271bc8 ) │ │ │ │ ldr r1, [pc, #136] @ (271bcc ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r1, #6 │ │ │ │ - bl 309328 │ │ │ │ + bl 3092e8 │ │ │ │ ldr r1, [pc, #116] @ (271bd0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 306e54 │ │ │ │ + bl 306e14 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -377944,41 +377952,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 271b16 │ │ │ │ ldr r0, [pc, #60] @ (271bdc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 271b16 │ │ │ │ nop │ │ │ │ add r4, sp, #208 @ 0xd0 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r0 │ │ │ │ + ands r2, r1 │ │ │ │ movs r5, r5 │ │ │ │ - bls.n 271c1c │ │ │ │ + bhi.n 271bac │ │ │ │ movs r7, r3 │ │ │ │ - bls.n 271c48 │ │ │ │ + bls.n 271bd8 │ │ │ │ movs r7, r3 │ │ │ │ - add r1, pc, #752 @ (adr r1, 271eb4 ) │ │ │ │ + add r1, pc, #528 @ (adr r1, 271dd4 ) │ │ │ │ movs r2, r4 │ │ │ │ - ands r4, r3 │ │ │ │ + subs r7, #228 @ 0xe4 │ │ │ │ movs r5, r5 │ │ │ │ - bls.n 271bdc │ │ │ │ + bhi.n 271b6c │ │ │ │ movs r7, r3 │ │ │ │ - bls.n 271c0c │ │ │ │ + bhi.n 271b9c │ │ │ │ movs r7, r3 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #88 @ (adr r1, 271c38 ) │ │ │ │ + add r0, pc, #888 @ (adr r0, 271f58 ) │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271be0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -377989,25 +377997,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (271c24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 306f04 │ │ │ │ + b.w 306ec4 │ │ │ │ nop │ │ │ │ - subs r7, #102 @ 0x66 │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ movs r5, r5 │ │ │ │ - add r1, pc, #16 @ (adr r1, 271c34 ) │ │ │ │ + add r0, pc, #816 @ (adr r0, 271f54 ) │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r4, r2] │ │ │ │ + str r2, [r5, r1] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271c28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -378017,30 +378025,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ (271c68 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 2f9020 │ │ │ │ + bl 2f8fe0 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r2, r1] │ │ │ │ + str r6, [r3, r0] │ │ │ │ movs r2, r4 │ │ │ │ ldr r1, [pc, #8] @ (271c78 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 43cb20 │ │ │ │ + b.w 43cae0 │ │ │ │ nop │ │ │ │ - str r7, [sp, #656] @ 0x290 │ │ │ │ + str r7, [sp, #432] @ 0x1b0 │ │ │ │ movs r7, r3 │ │ │ │ ldr r3, [pc, #16] @ (271c90 ) │ │ │ │ ldr r2, [pc, #20] @ (271c94 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (271c98 ) │ │ │ │ @@ -378048,15 +378056,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ add r2, sp, #528 @ 0x210 │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #552] @ 0x228 │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ movs r7, r3 │ │ │ │ │ │ │ │ 00271c9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378103,15 +378111,15 @@ │ │ │ │ nop │ │ │ │ add r2, sp, #296 @ 0x128 │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 271c88 │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ movs r7, r3 │ │ │ │ bge.n 271c64 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00271d1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378145,15 +378153,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.n 271c6c │ │ │ │ add r1, sp, #848 @ 0x350 │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #864] @ 0x360 │ │ │ │ + str r6, [sp, #640] @ 0x280 │ │ │ │ movs r7, r3 │ │ │ │ bge.n 271e0c │ │ │ │ movs r7, r7 │ │ │ │ bge.n 271dc4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00271d7c : │ │ │ │ @@ -378233,15 +378241,15 @@ │ │ │ │ movs r2, r6 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 271de4 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [sp, #384] @ 0x180 │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ movs r7, r3 │ │ │ │ bls.n 271d74 │ │ │ │ movs r7, r7 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ movs r2, r6 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378251,15 +378259,15 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #80] @ (271ea4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #68] @ (271ea8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 271e7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -378278,39 +378286,39 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 271e6a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (271eb4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ add r0, sp, #696 @ 0x2b8 │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ + ldr r6, [sp, #336] @ 0x150 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (271f28 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #96] @ (271f2c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 44f0b0 │ │ │ │ + bl 44f070 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #2 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r3], #4 │ │ │ │ dmb ish │ │ │ │ ldrex r1, [r3] │ │ │ │ cmp r1, #1 │ │ │ │ @@ -378321,32 +378329,32 @@ │ │ │ │ cmp r1, #1 │ │ │ │ dmb ish │ │ │ │ beq.n 271f1a │ │ │ │ ldr r3, [pc, #48] @ (271f30 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (271f34 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 443014 │ │ │ │ + b.w 442fd4 │ │ │ │ bl 271e40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2729f8 │ │ │ │ bhi.n 271ee4 │ │ │ │ movs r7, r7 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #232] @ 0xe8 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00271f38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378368,15 +378376,15 @@ │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ ldr r3, [pc, #80] @ (271fc4 ) │ │ │ │ ldr r1, [pc, #80] @ (271fc8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378386,28 +378394,28 @@ │ │ │ │ bl 271e40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #40] @ (271fcc ) │ │ │ │ ldr r0, [pc, #40] @ (271fd0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 44fee4 │ │ │ │ + bl 44fea4 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 44f0ac │ │ │ │ + b.w 44f06c │ │ │ │ bhi.n 272070 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ movs r2, r4 │ │ │ │ - subs r4, #28 │ │ │ │ + subs r3, #228 @ 0xe4 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [sp, #848] @ 0x350 │ │ │ │ movs r2, r4 │ │ │ │ vmaxnm.f32 , , │ │ │ │ │ │ │ │ 00271fd4 : │ │ │ │ ldr r3, [pc, #12] @ (271fe4 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -378485,81 +378493,81 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2720b0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r3, #16 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r5, [sp, #264] @ 0x108 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ bl 2568f8 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ movs r0, #2 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ str.w r1, [r5, #1044] @ 0x414 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 25ff54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ adds r2, r0, r4 │ │ │ │ ldr.w r0, [r5, #1048] @ 0x418 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 4527ec │ │ │ │ + b.w 4527ac │ │ │ │ b.n 2720b4 │ │ │ │ nop │ │ │ │ b.n 2720b4 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #128] @ (2721a8 ) │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 302714 │ │ │ │ + bl 3026d4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 272168 │ │ │ │ ldr r3, [pc, #108] @ (2721ac ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #100] @ (2721b0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 272186 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -378576,15 +378584,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #68] @ (2721bc ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ add r3, pc │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 27213c │ │ │ │ ldr r3, [pc, #56] @ (2721c0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 272154 │ │ │ │ ldr r3, [pc, #48] @ (2721c4 ) │ │ │ │ @@ -378592,56 +378600,56 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 272154 │ │ │ │ ldr r0, [pc, #44] @ (2721c8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 4481e4 │ │ │ │ + b.w 4481a4 │ │ │ │ add r5, pc, #872 @ (adr r5, 272514 ) │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r4, [sp, #200] @ 0xc8 │ │ │ │ movs r2, r4 │ │ │ │ - subs r2, #74 @ 0x4a │ │ │ │ + subs r2, #18 │ │ │ │ movs r5, r5 │ │ │ │ subs r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r4, [sp, #224] @ 0xe0 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #204] @ (2722a8 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 30281c │ │ │ │ + bl 3027dc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 272256 │ │ │ │ cmp r4, #6 │ │ │ │ bhi.n 272226 │ │ │ │ ldr r3, [pc, #176] @ (2722ac ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #168] @ (2722b0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 272288 │ │ │ │ mov r0, r4 │ │ │ │ @@ -378659,15 +378667,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r2, #359 @ 0x167 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378680,15 +378688,15 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #100] @ (2722c8 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378701,40 +378709,40 @@ │ │ │ │ ldr r3, [pc, #60] @ (2722d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 272212 │ │ │ │ ldr r0, [pc, #52] @ (2722d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 272212 │ │ │ │ nop │ │ │ │ add r5, pc, #104 @ (adr r5, 272314 ) │ │ │ │ movs r2, r6 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #154 @ 0x9a │ │ │ │ + subs r1, #98 @ 0x62 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #920] @ 0x398 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r3, [sp, #856] @ 0x358 │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ movs r2, r4 │ │ │ │ - subs r1, #100 @ 0x64 │ │ │ │ + subs r1, #44 @ 0x2c │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r3, [sp, #248] @ 0xf8 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #792] @ 0x318 │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r2 │ │ │ │ @@ -378780,31 +378788,31 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 272310 │ │ │ │ mov r0, r4 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 272310 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #64 @ (adr r4, 2723ac ) │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #960 @ (adr r3, 272734 ) │ │ │ │ movs r2, r6 │ │ │ │ - subs r0, #134 @ 0x86 │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ movs r5, r5 │ │ │ │ - ldr r3, [sp, #304] @ 0x130 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [sp, #600] @ 0x258 │ │ │ │ + ldr r2, [sp, #376] @ 0x178 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr.w r3, [pc, #1280] @ 272894 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -378817,18 +378825,18 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ add.w r5, r4, #332 @ 0x14c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 4476c4 │ │ │ │ + bl 447684 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f2b4 │ │ │ │ + bl 43f274 │ │ │ │ movs r2, #12 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #320 @ 0x140 │ │ │ │ bl 2576cc │ │ │ │ bl 2568f8 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #12 │ │ │ │ @@ -378836,15 +378844,15 @@ │ │ │ │ bl 256920 │ │ │ │ cbz r0, 2723ea │ │ │ │ ldr.w r3, [r0, #320] @ 0x140 │ │ │ │ cmp r3, #12 │ │ │ │ beq.n 272424 │ │ │ │ ldr.w r0, [pc, #1204] @ 2728a0 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr.w r2, [pc, #1196] @ 2728a4 │ │ │ │ ldr.w r3, [pc, #1184] @ 27289c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -378865,82 +378873,82 @@ │ │ │ │ mov r7, r3 │ │ │ │ bl 225ecc │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 24f280 │ │ │ │ bl 225f38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ cbz r0, 27244a │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 2723f4 │ │ │ │ bl 271fd4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 3017cc │ │ │ │ + bl 30178c │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ str.w r0, [r4, #132] @ 0x84 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 302998 │ │ │ │ + bl 302958 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2724ea │ │ │ │ bl 2697c0 │ │ │ │ mov.w r0, #4194304 @ 0x400000 │ │ │ │ - bl 302fe8 │ │ │ │ + bl 302fa8 │ │ │ │ ldr.w r3, [pc, #1080] @ 2728ac │ │ │ │ ldr.w r2, [pc, #1080] @ 2728b0 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r1, [pc, #1076] @ 2728b4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov fp, r0 │ │ │ │ - bl 2f9064 │ │ │ │ - bl 301880 │ │ │ │ + bl 2f9024 │ │ │ │ + bl 301840 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ mov r0, r7 │ │ │ │ movw r1, #867 @ 0x363 │ │ │ │ bl 225ecc │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ movs r0, #1 │ │ │ │ - bl 33c460 │ │ │ │ + bl 33c420 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cbz r3, 272506 │ │ │ │ bl 225f38 │ │ │ │ bl 272044 │ │ │ │ cmp r0, #3 │ │ │ │ iteet ne │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #1 │ │ │ │ moveq r0, #2 │ │ │ │ movne r0, r1 │ │ │ │ - bl 3fcf64 │ │ │ │ + bl 3fcf24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2724d8 │ │ │ │ mov r0, sl │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f3ec │ │ │ │ + bl 43f3ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f2c8 │ │ │ │ - bl 44791c │ │ │ │ + bl 43f288 │ │ │ │ + bl 4478dc │ │ │ │ b.n 2723f4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ bl 272044 │ │ │ │ cmp r0, #3 │ │ │ │ iteet ne │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #1 │ │ │ │ moveq r0, #2 │ │ │ │ movne r0, r1 │ │ │ │ - bl 3fcf64 │ │ │ │ + bl 3fcf24 │ │ │ │ b.n 2724d8 │ │ │ │ bl 2266b8 │ │ │ │ bl 225f38 │ │ │ │ ldr r3, [pc, #936] @ (2728b8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -378967,15 +378975,15 @@ │ │ │ │ ldr r3, [pc, #892] @ (2728c4 ) │ │ │ │ movw r2, #795 @ 0x31b │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r1, [sp, #24] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 27267e │ │ │ │ bl 272044 │ │ │ │ cmp r0, #4 │ │ │ │ beq.w 272688 │ │ │ │ bl 272044 │ │ │ │ @@ -378989,15 +378997,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ bl 2721cc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 272542 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 27255c │ │ │ │ ldr r0, [pc, #812] @ (2728c8 ) │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ movw r1, #667 @ 0x29b │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ movs r0, #15 │ │ │ │ @@ -379019,15 +379027,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #3 │ │ │ │ bl 2722d8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cbz r3, 2725e8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ b.n 27255c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movw r1, #687 @ 0x2af │ │ │ │ ldr r3, [pc, #732] @ (2728cc ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ @@ -379050,23 +379058,23 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r6, r3 │ │ │ │ bl 2722d8 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 272702 │ │ │ │ mov r0, r5 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2725de │ │ │ │ ldr.w r1, [fp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ strd r3, r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 302220 │ │ │ │ + bl 3021e0 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r3, r0 │ │ │ │ beq.n 27274a │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ @@ -379078,33 +379086,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ movw r2, #714 @ 0x2ca │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 27255c │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ b.n 2724b8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 2724b8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 271fe8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 271f38 │ │ │ │ b.n 2724b8 │ │ │ │ ldr r0, [pc, #576] @ (2728dc ) │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 2724b8 │ │ │ │ ldr r3, [pc, #568] @ (2728e0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27251e │ │ │ │ ldr r3, [pc, #556] @ (2728e4 ) │ │ │ │ @@ -379114,15 +379122,15 @@ │ │ │ │ bpl.w 27251e │ │ │ │ ldr r2, [pc, #548] @ (2728e8 ) │ │ │ │ ldr r1, [pc, #548] @ (2728ec ) │ │ │ │ ldr r0, [pc, #552] @ (2728f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 27251e │ │ │ │ ldr r3, [pc, #520] @ (2728e0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2725bc │ │ │ │ ldr r3, [pc, #512] @ (2728e4 ) │ │ │ │ @@ -379132,22 +379140,22 @@ │ │ │ │ bpl.w 2725bc │ │ │ │ ldr r2, [pc, #512] @ (2728f4 ) │ │ │ │ ldr r1, [pc, #516] @ (2728f8 ) │ │ │ │ ldr r0, [pc, #516] @ (2728fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2725bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 30285c │ │ │ │ + bl 30281c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 301a20 │ │ │ │ + bl 3019e0 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2727d2 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2725de │ │ │ │ ldr.w r0, [fp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ @@ -379173,20 +379181,20 @@ │ │ │ │ str.w r0, [fp, #52] @ 0x34 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #29 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r3, [sp] │ │ │ │ movs r3, #0 │ │ │ │ - bl 309df8 │ │ │ │ + bl 309db8 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #5 │ │ │ │ bl 272114 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2725de │ │ │ │ @@ -379205,64 +379213,64 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 270268 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2727ca │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 33c574 │ │ │ │ + bl 33c534 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r7, r1 │ │ │ │ cbz r1, 27280a │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r6, #0] │ │ │ │ bl 225f38 │ │ │ │ b.n 27255c │ │ │ │ ldr r2, [pc, #320] @ (272914 ) │ │ │ │ movs r1, #4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #304] @ (272918 ) │ │ │ │ mov r1, r7 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #300] @ (27291c ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 272716 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 33c4ec │ │ │ │ + bl 33c4ac │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ cbz r1, 272824 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ strb r7, [r6, #0] │ │ │ │ bl 225f38 │ │ │ │ b.n 27255c │ │ │ │ mov r1, r5 │ │ │ │ movs r0, #1 │ │ │ │ bl 285d40 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ cbz r1, 272840 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r2, [r6, #0] │ │ │ │ bl 225f38 │ │ │ │ b.n 27255c │ │ │ │ strb r1, [r6, #0] │ │ │ │ bl 2266b8 │ │ │ │ bl 225f38 │ │ │ │ @@ -379290,91 +379298,91 @@ │ │ │ │ bpl.n 272850 │ │ │ │ ldr r2, [pc, #156] @ (272920 ) │ │ │ │ ldr r1, [pc, #156] @ (272924 ) │ │ │ │ ldr r0, [pc, #160] @ (272928 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 272850 │ │ │ │ add r3, pc, #416 @ (adr r3, 272a38 ) │ │ │ │ movs r2, r6 │ │ │ │ add r3, pc, #376 @ (adr r3, 272a14 ) │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #808] @ 0x328 │ │ │ │ + ldr r2, [sp, #584] @ 0x248 │ │ │ │ movs r2, r4 │ │ │ │ add r3, pc, #32 @ (adr r3, 2728c8 ) │ │ │ │ movs r2, r6 │ │ │ │ - ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ movs r2, r4 │ │ │ │ - adds r7, #72 @ 0x48 │ │ │ │ + adds r7, #16 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r7} │ │ │ │ movs r7, r3 │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r5, r7} │ │ │ │ movs r7, r3 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #148 @ 0x94 │ │ │ │ + adds r6, #92 @ 0x5c │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [sp, #656] @ 0x290 │ │ │ │ + ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #896] @ 0x380 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [sp, #248] @ 0xf8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ movs r2, r4 │ │ │ │ - str r7, [sp, #960] @ 0x3c0 │ │ │ │ + str r7, [sp, #736] @ 0x2e0 │ │ │ │ movs r2, r4 │ │ │ │ - adds r5, #102 @ 0x66 │ │ │ │ + adds r5, #46 @ 0x2e │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [sp, #848] @ 0x350 │ │ │ │ + ldr r0, [sp, #624] @ 0x270 │ │ │ │ movs r2, r4 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb630 │ │ │ │ + push {r3, r4, r5, r6, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - pop {r1, r4, r5, r6, r7} │ │ │ │ + pop {r1, r3, r4, r5, r7} │ │ │ │ movs r7, r4 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ + str r7, [sp, #880] @ 0x370 │ │ │ │ movs r2, r4 │ │ │ │ - pop {r1, r2, r6, r7} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ movs r7, r4 │ │ │ │ - @ instruction: 0xb600 │ │ │ │ + push {r3, r6, r7, lr} │ │ │ │ movs r6, r4 │ │ │ │ - str r7, [sp, #920] @ 0x398 │ │ │ │ + str r7, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r4 │ │ │ │ - adds r4, #120 @ 0x78 │ │ │ │ + adds r4, #64 @ 0x40 │ │ │ │ movs r5, r5 │ │ │ │ - ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r6, r7} │ │ │ │ movs r7, r3 │ │ │ │ - ldmia r5!, {r1, r2, r3} │ │ │ │ + ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ movs r7, r3 │ │ │ │ - str r6, [sp, #320] @ 0x140 │ │ │ │ + str r6, [sp, #96] @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ beq.n 27293c │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #912] @ 0x390 │ │ │ │ movs r2, r4 │ │ │ │ - adds r3, #210 @ 0xd2 │ │ │ │ + adds r3, #154 @ 0x9a │ │ │ │ movs r5, r5 │ │ │ │ - push {r4, r5, r6} │ │ │ │ + push {r3, r4, r5} │ │ │ │ movs r6, r4 │ │ │ │ - cbnz r2, 272974 │ │ │ │ + revsh r2, r7 │ │ │ │ movs r7, r4 │ │ │ │ - str r6, [sp, #336] @ 0x150 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 0027292c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -379486,15 +379494,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 272c08 │ │ │ │ ldr r0, [pc, #444] @ (272c20 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 443014 │ │ │ │ + b.w 442fd4 │ │ │ │ ldr r3, [pc, #436] @ (272c24 ) │ │ │ │ movs r2, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ bl 2568f8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -379503,33 +379511,33 @@ │ │ │ │ movs r2, #10 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2576cc │ │ │ │ bl 2720b4 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 272a9a │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ ldr.w r0, [r5, #624] @ 0x270 │ │ │ │ cbz r0, 272aa4 │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ movs r1, #3 │ │ │ │ movs r0, #2 │ │ │ │ bl 271fe8 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 272b96 │ │ │ │ ldr r3, [pc, #372] @ (272c28 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ (272c2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r2, [pc, #356] @ (272c30 ) │ │ │ │ ldr r3, [pc, #324] @ (272c10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -379561,169 +379569,169 @@ │ │ │ │ movs r2, #10 │ │ │ │ add.w r0, r5, #320 @ 0x140 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2576cc │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 33c5fc │ │ │ │ + bl 33c5bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 272b38 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #2 │ │ │ │ bl 285d40 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 272b46 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldr r3, [pc, #240] @ (272c38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 272bce │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 272b58 │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ ldr.w r0, [r5, #132] @ 0x84 │ │ │ │ cbz r0, 272b62 │ │ │ │ - bl 301724 │ │ │ │ + bl 3016e4 │ │ │ │ movs r1, #3 │ │ │ │ movs r0, #2 │ │ │ │ bl 271fe8 │ │ │ │ cmp r0, #2 │ │ │ │ bne.n 272bb4 │ │ │ │ add.w r0, r5, #332 @ 0x14c │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ ldr.w r0, [r5, #328] @ 0x148 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272ac8 │ │ │ │ - bl 450580 │ │ │ │ + bl 450540 │ │ │ │ b.n 272ac8 │ │ │ │ bl 24458c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272a28 │ │ │ │ movs r0, #15 │ │ │ │ bl 22671c │ │ │ │ b.n 272a28 │ │ │ │ movs r0, #1 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 33c5fc │ │ │ │ + bl 33c5bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 272baa │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r0, r5, #1024 @ 0x400 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 272ac8 │ │ │ │ ldr r3, [pc, #112] @ (272c28 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ (272c3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 272ac8 │ │ │ │ ldr r0, [pc, #112] @ (272c40 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 272b50 │ │ │ │ movs r1, #4 │ │ │ │ movs r0, #2 │ │ │ │ bl 271fe8 │ │ │ │ cmp r0, #2 │ │ │ │ beq.w 272ac8 │ │ │ │ ldr r3, [pc, #56] @ (272c28 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (272c44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 272ac8 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ movs r2, r6 │ │ │ │ ldmia r5, {r1, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ movs r2, r6 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #8] │ │ │ │ movs r2, r4 │ │ │ │ ldmia r5, {r2, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #920] @ 0x398 │ │ │ │ movs r2, r4 │ │ │ │ ldr r4, [sp, #224] @ 0xe0 │ │ │ │ movs r2, r6 │ │ │ │ ldmia r4, {r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r4, [sp, #584] @ 0x248 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #552] @ 0x228 │ │ │ │ + str r4, [sp, #328] @ 0x148 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #912] @ 0x390 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00272c48 : │ │ │ │ push {lr} │ │ │ │ tst r2, r0 │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ bne.n 272c76 │ │ │ │ cbnz r0, 272c66 │ │ │ │ ands.w r0, r2, r3 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ ite eq │ │ │ │ moveq r1, ip │ │ │ │ movne r1, #0 │ │ │ │ - b.w 33c5fc │ │ │ │ + b.w 33c5bc │ │ │ │ mov lr, r1 │ │ │ │ mov r1, ip │ │ │ │ eor.w r0, lr, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 33c460 │ │ │ │ + b.w 33c420 │ │ │ │ ldr r3, [pc, #32] @ (272c98 ) │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ ldr.w lr, [pc, #32] @ 272c9c │ │ │ │ mov r0, ip │ │ │ │ ldr r1, [pc, #28] @ (272ca0 ) │ │ │ │ add r3, pc │ │ │ │ add lr, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 4426b4 │ │ │ │ + b.w 442674 │ │ │ │ nop │ │ │ │ - cmp r7, #70 @ 0x46 │ │ │ │ + cmp r7, #14 │ │ │ │ movs r5, r5 │ │ │ │ - str r4, [sp, #288] @ 0x120 │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ - str r1, [sp, #336] @ 0x150 │ │ │ │ + str r1, [sp, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 00272ca4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -379737,25 +379745,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 181488 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sp │ │ │ │ - bl 33c574 │ │ │ │ + bl 33c534 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbz r0, 272d18 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ - bl 4424d4 │ │ │ │ + bl 442494 │ │ │ │ blx 18366c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 442a24 │ │ │ │ + bl 4429e4 │ │ │ │ ldr r2, [pc, #52] @ (272d28 ) │ │ │ │ ldr r3, [pc, #48] @ (272d24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -379792,19 +379800,19 @@ │ │ │ │ mov r0, sp │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 33c4ec │ │ │ │ + bl 33c4ac │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r1, 272d8a │ │ │ │ mov r0, r4 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r2, [pc, #60] @ (272da0 ) │ │ │ │ ldr r3, [pc, #52] @ (272d9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -379895,42 +379903,42 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ bl 225f38 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43f2b4 │ │ │ │ + bl 43f274 │ │ │ │ movs r0, #32 │ │ │ │ blx 181488 │ │ │ │ ldr.w r3, [pc, #1208] @ 273320 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 452470 │ │ │ │ + bl 452430 │ │ │ │ str.w r5, [r4, #1048] @ 0x418 │ │ │ │ add.w r5, r4, #1024 @ 0x400 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f2b4 │ │ │ │ + bl 43f274 │ │ │ │ str r7, [sp, #32] │ │ │ │ bl 2568f8 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #12 │ │ │ │ beq.n 272edc │ │ │ │ bl 256920 │ │ │ │ ldr.w r0, [pc, #1148] @ 273324 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr.w r2, [pc, #1144] @ 273328 │ │ │ │ ldr.w r3, [pc, #1128] @ 27331c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -379940,15 +379948,15 @@ │ │ │ │ mov.w r1, #656 @ 0x290 │ │ │ │ add r0, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 225ecc │ │ │ │ bl 271fd4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 3017cc │ │ │ │ + bl 30178c │ │ │ │ str.w r0, [r4, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272f70 │ │ │ │ ldr.w r0, [pc, #1088] @ 273330 │ │ │ │ ldr.w r3, [pc, #1088] @ 273334 │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ @@ -379958,114 +379966,114 @@ │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ add r2, sp, #32 │ │ │ │ bl 2722d8 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 272f80 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ bl 272044 │ │ │ │ cmp r0, #3 │ │ │ │ itete eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, r1 │ │ │ │ movne r1, #2 │ │ │ │ - bl 3fcf64 │ │ │ │ + bl 3fcf24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f3ec │ │ │ │ + bl 43f3ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 43f2c8 │ │ │ │ + bl 43f288 │ │ │ │ ldr r0, [pc, #1020] @ (273338 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ bl 28b354 │ │ │ │ ldr.w r5, [r4, #1048] @ 0x418 │ │ │ │ cbz r5, 272f56 │ │ │ │ mov r0, r5 │ │ │ │ - bl 452504 │ │ │ │ + bl 4524c4 │ │ │ │ mov r0, r5 │ │ │ │ blx 181788 │ │ │ │ mov r0, r6 │ │ │ │ - bl 43f2c8 │ │ │ │ + bl 43f288 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272eae │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #624] @ 0x270 │ │ │ │ b.n 272eae │ │ │ │ ldr r0, [pc, #968] @ (27333c ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 272f16 │ │ │ │ b.n 272f1a │ │ │ │ mov.w r0, #4194304 @ 0x400000 │ │ │ │ - bl 302fe8 │ │ │ │ + bl 302fa8 │ │ │ │ ldr r3, [pc, #948] @ (273340 ) │ │ │ │ ldr r2, [pc, #952] @ (273344 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #952] @ (273348 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 2f9064 │ │ │ │ - bl 301828 │ │ │ │ + bl 2f9024 │ │ │ │ + bl 3017e8 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 2f9828 │ │ │ │ + bl 2f97e8 │ │ │ │ ldr r0, [pc, #924] @ (27334c ) │ │ │ │ movw r1, #567 @ 0x237 │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ add r1, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 33c460 │ │ │ │ + bl 33c420 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cbz r3, 272fde │ │ │ │ bl 225f38 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cbz r0, 272fd2 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272f1a │ │ │ │ - bl 301bb4 │ │ │ │ + bl 301b74 │ │ │ │ b.n 272f1a │ │ │ │ bl 2266b8 │ │ │ │ bl 225f38 │ │ │ │ ldr r3, [pc, #872] @ (273350 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27324c │ │ │ │ movs r0, #2 │ │ │ │ ldr.w r7, [r4, #1048] @ 0x418 │ │ │ │ - bl 4528c0 │ │ │ │ + bl 452880 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ bl 25ff54 │ │ │ │ movs r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 46a940 │ │ │ │ + bl 46a900 │ │ │ │ adds.w r2, r0, sl │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4527ec │ │ │ │ + bl 4527ac │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #12 │ │ │ │ bne.n 272fca │ │ │ │ ldr r3, [pc, #800] @ (273354 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #800] @ 273358 │ │ │ │ add r3, pc │ │ │ │ @@ -380076,43 +380084,43 @@ │ │ │ │ b.n 273098 │ │ │ │ bl 25f434 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2731cc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 26e758 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ movs r1, #4 │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 272114 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 273184 │ │ │ │ mov r0, r7 │ │ │ │ - bl 442acc │ │ │ │ + bl 442a8c │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2731d2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #12 │ │ │ │ bne.w 2732a8 │ │ │ │ bl 272044 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2732d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43f3ec │ │ │ │ + bl 43f3ac │ │ │ │ ldr.w r3, [r4, #616] @ 0x268 │ │ │ │ cmp r3, #12 │ │ │ │ bne.w 2732a8 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #1 │ │ │ │ @@ -380130,19 +380138,19 @@ │ │ │ │ bne.w 2732ca │ │ │ │ ldr r1, [pc, #636] @ (27335c ) │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r5, [sp] │ │ │ │ - bl 309df8 │ │ │ │ + bl 309db8 │ │ │ │ ldr r0, [pc, #608] @ (273360 ) │ │ │ │ movw r1, #427 @ 0x1ab │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ bl 272044 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -380157,15 +380165,15 @@ │ │ │ │ bl 272044 │ │ │ │ cbnz r0, 273172 │ │ │ │ ldr r0, [pc, #564] @ (273364 ) │ │ │ │ mov.w r1, #442 @ 0x1ba │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ mov r0, r7 │ │ │ │ - bl 33c4ec │ │ │ │ + bl 33c4ac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2732ae │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #3 │ │ │ │ bl 272114 │ │ │ │ @@ -380181,64 +380189,64 @@ │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 273048 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r6, r8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272fca │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 272fca │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, r1 │ │ │ │ - bl 302778 │ │ │ │ + bl 302738 │ │ │ │ mov r0, r5 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 273080 │ │ │ │ ldr r3, [pc, #460] @ (273368 ) │ │ │ │ movs r1, #4 │ │ │ │ negs r5, r5 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 42c38c │ │ │ │ + bl 42c34c │ │ │ │ ldr r3, [pc, #444] @ (27336c ) │ │ │ │ ldr r2, [pc, #448] @ (273370 ) │ │ │ │ ldr r1, [pc, #448] @ (273374 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 273080 │ │ │ │ bl 265ff8 │ │ │ │ b.n 273052 │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301ca8 │ │ │ │ + bl 301c68 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 301a6c │ │ │ │ + bl 301a2c │ │ │ │ cmp r0, r5 │ │ │ │ blt.n 273172 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #5 │ │ │ │ bl 2722d8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 273088 │ │ │ │ mov r0, r8 │ │ │ │ - bl 43f390 │ │ │ │ + bl 43f350 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #1 │ │ │ │ bl 28b358 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 273088 │ │ │ │ @@ -380275,15 +380283,15 @@ │ │ │ │ bpl.w 272ff6 │ │ │ │ ldr r2, [pc, #280] @ (273384 ) │ │ │ │ ldr r1, [pc, #284] @ (273388 ) │ │ │ │ ldr r0, [pc, #284] @ (27338c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 272ff6 │ │ │ │ ldr r3, [pc, #256] @ (27337c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 273128 │ │ │ │ ldr r3, [pc, #244] @ (273380 ) │ │ │ │ @@ -380293,41 +380301,41 @@ │ │ │ │ bpl.w 273128 │ │ │ │ ldr r2, [pc, #248] @ (273390 ) │ │ │ │ ldr r1, [pc, #248] @ (273394 ) │ │ │ │ ldr r0, [pc, #252] @ (273398 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 273128 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r6, r8 │ │ │ │ b.n 272fca │ │ │ │ ldr r5, [sp, #24] │ │ │ │ bl 225f38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r6, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 27317e │ │ │ │ b.n 272fca │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r6, r8 │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 272fca │ │ │ │ mov r7, r5 │ │ │ │ mov r6, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 272fca │ │ │ │ ldr r0, [pc, #192] @ (27339c ) │ │ │ │ mov r6, r8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 272fca │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #144] @ (27337c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 273242 │ │ │ │ @@ -380338,89 +380346,89 @@ │ │ │ │ bpl.n 273242 │ │ │ │ ldr r2, [pc, #156] @ (2733a0 ) │ │ │ │ ldr r1, [pc, #156] @ (2733a4 ) │ │ │ │ ldr r0, [pc, #160] @ (2733a8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 273242 │ │ │ │ ldr r0, [sp, #816] @ 0x330 │ │ │ │ movs r2, r6 │ │ │ │ ldr r0, [sp, #768] @ 0x300 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bl 511322 │ │ │ │ - str r2, [sp, #368] @ 0x170 │ │ │ │ + bl 511322 │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ movs r2, r4 │ │ │ │ ldr r0, [sp, #312] @ 0x138 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r2, #56] @ 0x38 │ │ │ │ + ldrh r0, [r3, #54] @ 0x36 │ │ │ │ movs r2, r4 │ │ │ │ ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bl 489336 <_IO_stdin_used@@Base+0x1e65e> │ │ │ │ + bl 489336 <_IO_stdin_used@@Base+0x1e696> │ │ │ │ ldmia r0!, {r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #728] @ 0x2d8 │ │ │ │ + str r1, [sp, #504] @ 0x1f8 │ │ │ │ movs r2, r4 │ │ │ │ - cmp r4, #56 @ 0x38 │ │ │ │ + cmp r4, #0 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r7} │ │ │ │ movs r7, r3 │ │ │ │ - stmia r4!, {r1, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r7, r3 │ │ │ │ - ldrh r4, [r5, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #46] @ 0x2e │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #142 @ 0x8e │ │ │ │ + cmp r3, #86 @ 0x56 │ │ │ │ movs r5, r5 │ │ │ │ - stmia r4!, {r1, r2, r3} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ movs r7, r3 │ │ │ │ - stmia r3!, {r1, r7} │ │ │ │ + stmia r3!, {r1, r3, r6} │ │ │ │ movs r7, r3 │ │ │ │ - ldrh r4, [r3, #38] @ 0x26 │ │ │ │ + ldrh r4, [r4, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r5, #36] @ 0x24 │ │ │ │ + ldrh r4, [r6, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #22 │ │ │ │ + cmp r1, #222 @ 0xde │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r0, [r3, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #58] @ 0x3a │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r4, #32] │ │ │ │ + ldrh r4, [r5, #30] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r6, #28] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #552 @ 0x228 │ │ │ │ + add r2, sp, #328 @ 0x148 │ │ │ │ movs r6, r4 │ │ │ │ - cbz r4, 27339e │ │ │ │ + cbz r4, 273390 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r6, [r5, #34] @ 0x22 │ │ │ │ + ldrh r6, [r6, #32] │ │ │ │ movs r2, r4 │ │ │ │ - cbz r0, 27339c │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ movs r7, r4 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #136 @ 0x88 │ │ │ │ movs r6, r4 │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldrh r0, [r1, #32] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r5, #36] @ 0x24 │ │ │ │ + ldrh r2, [r6, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ - add r1, sp, #960 @ 0x3c0 │ │ │ │ + add r1, sp, #736 @ 0x2e0 │ │ │ │ movs r6, r4 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + add sp, #488 @ 0x1e8 │ │ │ │ movs r7, r4 │ │ │ │ - ldrh r4, [r2, #30] │ │ │ │ + ldrh r4, [r3, #28] │ │ │ │ movs r2, r4 │ │ │ │ │ │ │ │ 002733ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -380440,25 +380448,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bl 2568f8 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r0, r3, #1024 @ 0x400 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ bl 256920 │ │ │ │ add.w r0, r0, #332 @ 0x14c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 43f30c │ │ │ │ + b.w 43f2cc │ │ │ │ │ │ │ │ 00273418 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ (2734e4 ) │ │ │ │ @@ -380481,22 +380489,22 @@ │ │ │ │ ldr r2, [pc, #152] @ (2734ec ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #152] @ (2734f0 ) │ │ │ │ add r0, sp, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 43d360 │ │ │ │ - bl 451578 │ │ │ │ + bl 43d320 │ │ │ │ + bl 451538 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ - bl 4505d8 │ │ │ │ + bl 450598 │ │ │ │ str.w r5, [r4, #328] @ 0x148 │ │ │ │ bl 225f38 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 43d698 │ │ │ │ + bl 43d658 │ │ │ │ ldr r0, [pc, #116] @ (2734f4 ) │ │ │ │ movw r1, #949 @ 0x3b5 │ │ │ │ add r0, pc │ │ │ │ bl 225ecc │ │ │ │ bl 26996c │ │ │ │ ldr r2, [pc, #104] @ (2734f8 ) │ │ │ │ ldr r3, [pc, #88] @ (2734e8 ) │ │ │ │ @@ -380535,31 +380543,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ str r2, [sp, #856] @ 0x358 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f32 , , │ │ │ │ - ldrh r0, [r7, #40] @ 0x28 │ │ │ │ + ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + ldrh r6, [r4, #8] │ │ │ │ movs r2, r4 │ │ │ │ str r2, [sp, #464] @ 0x1d0 │ │ │ │ movs r2, r6 │ │ │ │ - movs r7, #6 │ │ │ │ + movs r6, #206 @ 0xce │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r4, [r3, #8] │ │ │ │ + ldrh r4, [r4, #6] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r5, #36] @ 0x24 │ │ │ │ + ldrh r0, [r6, #34] @ 0x22 │ │ │ │ movs r2, r4 │ │ │ │ - movs r6, #240 @ 0xf0 │ │ │ │ + movs r6, #184 @ 0xb8 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ movs r2, r4 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ + add r2, sp, #856 @ 0x358 │ │ │ │ movs r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [r1, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 27352e │ │ │ │ @@ -380644,30 +380652,30 @@ │ │ │ │ ldr r3, [pc, #44] @ (27361c ) │ │ │ │ ldr r1, [pc, #48] @ (273620 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1615 @ 0x64f │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2735c6 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #472] @ 0x1d8 │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r0, [r1, #30] │ │ │ │ + ldrh r0, [r2, #28] │ │ │ │ movs r2, r4 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r6, #146 @ 0x92 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r5, #28] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ movs r2, r4 │ │ │ │ add.w r0, r0, #1572864 @ 0x180000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w ip, [r1, #8] │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ mla lr, r2, ip, r3 │ │ │ │ @@ -380703,19 +380711,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #4] @ (27369c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 2f8c24 │ │ │ │ + b.w 2f8be4 │ │ │ │ ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ movs r1, r6 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ - b.w 2f9828 │ │ │ │ + b.w 2f97e8 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 273718 │ │ │ │ sub sp, #12 │ │ │ │ @@ -380723,15 +380731,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #92] @ (273720 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9188 │ │ │ │ + bl 2f9148 │ │ │ │ ldr r1, [pc, #76] @ (273724 ) │ │ │ │ ldr r2, [pc, #80] @ (273728 ) │ │ │ │ ldr r3, [pc, #80] @ (27372c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [pc, #80] @ 273730 │ │ │ │ strd r1, r2, [r0, #48] @ 0x30 │ │ │ │ @@ -380753,19 +380761,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #250 @ 0xfa │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ movs r5, r5 │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + pop {r4, r6, pc} │ │ │ │ movs r7, r3 │ │ │ │ - pop {r1, r3, r4, r7, pc} │ │ │ │ + pop {r1, r5, r6, pc} │ │ │ │ movs r7, r3 │ │ │ │ subs r2, #231 @ 0xe7 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #45 @ 0x2d │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ @@ -380824,33 +380832,33 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cbz r3, 2737da │ │ │ │ blx 181c64 │ │ │ │ ldr.w r0, [r5, #324] @ 0x144 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 273788 │ │ │ │ - bl 450580 │ │ │ │ + bl 450540 │ │ │ │ b.n 273788 │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #84] @ (273824 ) │ │ │ │ ldr r1, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 273788 │ │ │ │ bl 256920 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr.w r3, [r3, #320] @ 0x140 │ │ │ │ cmp r3, #10 │ │ │ │ beq.n 2737b6 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldr r0, [pc, #56] @ (273828 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2737b6 │ │ │ │ @@ -380861,17 +380869,17 @@ │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r5, #60] @ 0x3c │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, #58] @ 0x3a │ │ │ │ movs r2, r6 │ │ │ │ - ldrh r2, [r0, #16] │ │ │ │ + ldrh r2, [r1, #14] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r7, #14] │ │ │ │ + ldrh r6, [r0, #14] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #1572864 @ 0x180000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -380922,28 +380930,28 @@ │ │ │ │ ldr r1, [pc, #188] @ (273968 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #889 @ 0x379 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 273892 │ │ │ │ ldr r3, [pc, #164] @ (27396c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #164] @ (273970 ) │ │ │ │ ldr r1, [pc, #168] @ (273974 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #906 @ 0x38a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 2738e6 │ │ │ │ blx 1817c4 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ cbz r0, 2738ee │ │ │ │ blx 181618 │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ @@ -380964,69 +380972,69 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #104] @ (273980 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2738de │ │ │ │ ldr r3, [pc, #88] @ (273984 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #88] @ (273988 ) │ │ │ │ ldr r1, [pc, #92] @ (27398c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #913 @ 0x391 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2738de │ │ │ │ ldr r3, [pc, #72] @ (273990 ) │ │ │ │ mov.w r2, #920 @ 0x398 │ │ │ │ ldr r5, [pc, #72] @ (273994 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #72] @ (273998 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2738de │ │ │ │ - movs r4, #16 │ │ │ │ + movs r3, #216 @ 0xd8 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r6, #6] │ │ │ │ + ldrh r0, [r7, #4] │ │ │ │ movs r2, r4 │ │ │ │ - movs r3, #240 @ 0xf0 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r3, #12] │ │ │ │ + ldrh r2, [r4, #10] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r0, [r2, #6] │ │ │ │ + ldrh r0, [r3, #4] │ │ │ │ movs r2, r4 │ │ │ │ - movs r3, #164 @ 0xa4 │ │ │ │ + movs r3, #108 @ 0x6c │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r3, #8] │ │ │ │ + ldrh r6, [r4, #6] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r0, #4] │ │ │ │ + ldrh r6, [r1, #2] │ │ │ │ movs r2, r4 │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + movs r3, #84 @ 0x54 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r4, [r5, #2] │ │ │ │ + ldrh r4, [r6, #0] │ │ │ │ movs r2, r4 │ │ │ │ - movs r3, #108 @ 0x6c │ │ │ │ + movs r3, #52 @ 0x34 │ │ │ │ movs r5, r5 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r6, [r1, #2] │ │ │ │ + ldrh r6, [r2, #0] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #148] @ 273a40 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -381135,15 +381143,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 273a92 │ │ │ │ ldr r0, [pc, #80] @ (273b1c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ b.n 273a92 │ │ │ │ ldr r3, [pc, #68] @ (273b20 ) │ │ │ │ mov.w r2, #636 @ 0x27c │ │ │ │ ldr r1, [pc, #64] @ (273b24 ) │ │ │ │ ldr r0, [pc, #68] @ (273b28 ) │ │ │ │ add r3, pc │ │ │ │ @@ -381167,27 +381175,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #0] │ │ │ │ + strh r6, [r7, #62] @ 0x3e │ │ │ │ movs r2, r4 │ │ │ │ - movs r1, #216 @ 0xd8 │ │ │ │ + movs r1, #160 @ 0xa0 │ │ │ │ movs r5, r5 │ │ │ │ - strh r6, [r7, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ - bvc.n 273a48 │ │ │ │ + bvc.n 273bd8 │ │ │ │ movs r1, r4 │ │ │ │ - movs r1, #194 @ 0xc2 │ │ │ │ + movs r1, #138 @ 0x8a │ │ │ │ movs r5, r5 │ │ │ │ - strh r0, [r5, #52] @ 0x34 │ │ │ │ + strh r0, [r6, #50] @ 0x32 │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r5, #62] @ 0x3e │ │ │ │ + strh r4, [r6, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #160] @ (273bec ) │ │ │ │ @@ -381251,15 +381259,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 273b9a │ │ │ │ ldr r0, [pc, #44] @ (273c08 ) │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 273b9a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r6, #28] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, #28] │ │ │ │ @@ -381268,15 +381276,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, #26] │ │ │ │ movs r2, r6 │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #58] @ 0x3a │ │ │ │ + strh r0, [r6, #56] @ 0x38 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #408] @ (273db8 ) │ │ │ │ @@ -381398,15 +381406,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ strd r7, lr, [sp, #16] │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 273cee │ │ │ │ ldr r3, [pc, #136] @ (273dd8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 273d60 │ │ │ │ ldr r3, [pc, #120] @ (273dd0 ) │ │ │ │ @@ -381426,25 +381434,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 273ca8 │ │ │ │ ldr r0, [pc, #104] @ (273de0 ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 273ca8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 273cb8 │ │ │ │ ldr r0, [pc, #84] @ (273de4 ) │ │ │ │ subs.w r2, r4, #4000 @ 0xfa0 │ │ │ │ sbc.w r3, r3, r3 │ │ │ │ stmia.w sp, {r4, r7, ip} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w ip, [r1, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r7, [r1, #44] @ 0x2c │ │ │ │ b.n 273ca4 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ @@ -381459,23 +381467,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, #18] │ │ │ │ movs r2, r6 │ │ │ │ movs r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #52] @ 0x34 │ │ │ │ + strh r6, [r2, #50] @ 0x32 │ │ │ │ movs r2, r4 │ │ │ │ adds r2, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r2, #50] @ 0x32 │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r4, #46] @ 0x2e │ │ │ │ + strh r0, [r5, #44] @ 0x2c │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr.w ip, [pc, #164] @ 273e9c │ │ │ │ mov r5, r0 │ │ │ │ @@ -381629,15 +381637,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #48] @ (273f98 ) │ │ │ │ mov r4, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 273f04 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r6, #0] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, #0] │ │ │ │ @@ -381646,15 +381654,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #62] @ 0x3e │ │ │ │ movs r2, r6 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #38] @ 0x26 │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w ip, [pc, #300] @ 2740d8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -381745,15 +381753,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 274010 │ │ │ │ ldr r0, [pc, #120] @ (2740f8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 274010 │ │ │ │ ldr.w ip, [pc, #112] @ 2740fc │ │ │ │ add ip, pc │ │ │ │ b.n 27400c │ │ │ │ ldr.w ip, [pc, #108] @ 274100 │ │ │ │ add ip, pc │ │ │ │ b.n 27400c │ │ │ │ @@ -381774,43 +381782,43 @@ │ │ │ │ str.w ip, [sp, #12] │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add.w r4, r2, #144 @ 0x90 │ │ │ │ add.w r3, r2, #80 @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r2, #16 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 274010 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r2, #58] @ 0x3a │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #58] @ 0x3a │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2740c8 │ │ │ │ + b.n 274058 │ │ │ │ movs r7, r3 │ │ │ │ strh r0, [r6, #54] @ 0x36 │ │ │ │ movs r2, r6 │ │ │ │ adds r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #32] │ │ │ │ + strh r4, [r6, #30] │ │ │ │ movs r2, r4 │ │ │ │ - strh r0, [r1, #32] │ │ │ │ + strh r0, [r2, #30] │ │ │ │ movs r2, r4 │ │ │ │ - strh r4, [r1, #32] │ │ │ │ + strh r4, [r2, #30] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #32] │ │ │ │ movs r2, r4 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov.w r0, #4288 @ 0x10c0 │ │ │ │ @@ -381938,15 +381946,15 @@ │ │ │ │ bpl.n 27421a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, sl, asr #31 │ │ │ │ ldr r0, [pc, #164] @ (27430c ) │ │ │ │ mov r2, sl │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r6, r3, r1 │ │ │ │ b.n 27421a │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ bl 273de8 │ │ │ │ cbnz r0, 274290 │ │ │ │ @@ -381994,29 +382002,29 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2742ac │ │ │ │ ldr r0, [pc, #32] @ (274314 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2742ac │ │ │ │ strh r2, [r1, #44] @ 0x2c │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r1, #24] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #22] │ │ │ │ + strh r0, [r0, #22] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ mov r8, r2 │ │ │ │ @@ -382105,15 +382113,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 274392 │ │ │ │ ldr r0, [pc, #428] @ (2745b4 ) │ │ │ │ mov r3, r9 │ │ │ │ strd r2, r7, [sp] │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 274392 │ │ │ │ strd r4, r2, [sp, #16] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [sl, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -382134,15 +382142,15 @@ │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r2, r7, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ strd r3, r7, [sp, #76] @ 0x4c │ │ │ │ add r3, pc, #304 @ (adr r3, 274590 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 45238c │ │ │ │ + bl 45234c │ │ │ │ cbz r0, 274480 │ │ │ │ subs r0, #1 │ │ │ │ cmp r0, #1 │ │ │ │ bhi.n 274522 │ │ │ │ ldrh.w r3, [sp, #74] @ 0x4a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 274586 │ │ │ │ @@ -382208,15 +382216,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2744c8 │ │ │ │ ldr r0, [pc, #168] @ (2745b8 ) │ │ │ │ mov r2, r8 │ │ │ │ strd r3, r7, [sp] │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2744c8 │ │ │ │ blx 181c64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cbnz r3, 27457c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl, #128] @ 0x80 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -382224,15 +382232,15 @@ │ │ │ │ b.n 2743b4 │ │ │ │ bl 256920 │ │ │ │ ldr.w r3, [r0, #320] @ 0x140 │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 27442a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - bl 4512f0 │ │ │ │ + bl 4512b0 │ │ │ │ b.n 274496 │ │ │ │ ldr.w r0, [sl, #100] @ 0x64 │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ blx 182740 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 274522 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ @@ -382271,17 +382279,17 @@ │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #16] │ │ │ │ + strh r6, [r6, #14] │ │ │ │ movs r2, r4 │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r5, #6] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ mov r5, r2 │ │ │ │ @@ -382407,41 +382415,41 @@ │ │ │ │ ldr r3, [pc, #140] @ (274784 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27464e │ │ │ │ ldr r0, [pc, #132] @ (274788 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ b.n 27464e │ │ │ │ ldr r3, [pc, #124] @ (27478c ) │ │ │ │ ldr r2, [pc, #124] @ (274790 ) │ │ │ │ ldr r1, [pc, #128] @ (274794 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movw r2, #1580 @ 0x62c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2746b2 │ │ │ │ ldr r3, [pc, #104] @ (274798 ) │ │ │ │ ldr r2, [pc, #104] @ (27479c ) │ │ │ │ ldr r1, [pc, #108] @ (2747a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movw r2, #1586 @ 0x632 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 274728 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (2747a4 ) │ │ │ │ mov.w r2, #1568 @ 0x620 │ │ │ │ ldr r1, [pc, #80] @ (2747a8 ) │ │ │ │ ldr r0, [pc, #84] @ (2747ac ) │ │ │ │ add r3, pc │ │ │ │ @@ -382457,39 +382465,39 @@ │ │ │ │ movs r2, r6 │ │ │ │ ldrh r2, [r3, #16] │ │ │ │ movs r1, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #2] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r3, #30] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #30] │ │ │ │ + ldrb r0, [r3, #29] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r0, r5, #22 │ │ │ │ + asrs r0, r6, #21 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ + ldrb r2, [r6, #30] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r2, #9] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r0, r1, #22 │ │ │ │ + asrs r0, r2, #21 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + ldrb r2, [r7, #30] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r5, #9] │ │ │ │ + ldrb r0, [r6, #8] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r4, r4, #21 │ │ │ │ + asrs r4, r5, #20 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r2, #8] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r5, #29] │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ ldr.w r2, [pc, #1068] @ 274bf0 │ │ │ │ @@ -382512,15 +382520,15 @@ │ │ │ │ bne.w 274b3c │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ cbz r2, 274804 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ - bl 44ffc0 │ │ │ │ + bl 44ff80 │ │ │ │ ldr.w r0, [r4, #144] @ 0x90 │ │ │ │ movs r7, #9 │ │ │ │ movt r7, #6 │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ mov r5, r3 │ │ │ │ @@ -382761,15 +382769,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [pc, #356] @ (274c0c ) │ │ │ │ vldr d7, [r5, #16] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 27494a │ │ │ │ mul.w r2, r8, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 182118 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -382835,24 +382843,24 @@ │ │ │ │ b.n 2749e0 │ │ │ │ ldr r0, [pc, #152] @ (274c10 ) │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ bl 2745bc │ │ │ │ adds r0, #1 │ │ │ │ bne.n 274b48 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 44280c │ │ │ │ + bl 4427cc │ │ │ │ b.n 274b48 │ │ │ │ blx 1816e8 │ │ │ │ b.n 2749dc │ │ │ │ bl 2568f8 │ │ │ │ ldr.w r3, [r0, #616] @ 0x268 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 274b48 │ │ │ │ @@ -382865,15 +382873,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (274c08 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 274b58 │ │ │ │ ldr r0, [pc, #76] @ (274c18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 274b58 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (274c1c ) │ │ │ │ movw r2, #709 @ 0x2c5 │ │ │ │ ldr r1, [pc, #64] @ (274c20 ) │ │ │ │ ldr r0, [pc, #64] @ (274c24 ) │ │ │ │ add r3, pc │ │ │ │ @@ -382892,27 +382900,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #20] │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #19] │ │ │ │ + ldrb r4, [r0, #19] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r3, #15] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #14] │ │ │ │ + ldrb r4, [r5, #13] │ │ │ │ movs r2, r4 │ │ │ │ - asrs r2, r3, #3 │ │ │ │ + asrs r2, r4, #2 │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r0, #23] │ │ │ │ + strb r0, [r1, #22] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r5, #14] │ │ │ │ + ldrb r0, [r6, #13] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -383030,15 +383038,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 274d28 │ │ │ │ ldr r0, [pc, #764] @ (27506c ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 274d28 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ blx 1828c8 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [pc, #744] @ (275070 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -383047,15 +383055,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #744] @ (275078 ) │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #825 @ 0x339 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ blx 181b38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ blx 1816e8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -383183,236 +383191,236 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2320 @ 0x910 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 274db4 │ │ │ │ ldr r3, [pc, #388] @ (27509c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #388] @ (2750a0 ) │ │ │ │ ldr r1, [pc, #388] @ (2750a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #782 @ 0x30e │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 274db4 │ │ │ │ mov r0, r3 │ │ │ │ blx 182448 │ │ │ │ ldr r3, [pc, #364] @ (2750a8 ) │ │ │ │ ldr r2, [pc, #368] @ (2750ac ) │ │ │ │ ldr r1, [pc, #368] @ (2750b0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ mov.w r2, #860 @ 0x35c │ │ │ │ add r1, pc │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181c64 │ │ │ │ b.n 274da0 │ │ │ │ ldr r2, [pc, #340] @ (2750b4 ) │ │ │ │ add.w r3, fp, #216 @ 0xd8 │ │ │ │ ldr r1, [pc, #340] @ (2750b8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #796 @ 0x31c │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 274daa │ │ │ │ ldr r3, [pc, #324] @ (2750bc ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #324] @ (2750c0 ) │ │ │ │ ldr r1, [pc, #324] @ (2750c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2303 @ 0x8ff │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 274db4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ add.w r3, fp, #216 @ 0xd8 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #296] @ (2750c8 ) │ │ │ │ ldr r1, [pc, #300] @ (2750cc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #805 @ 0x325 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 274da0 │ │ │ │ ldr r2, [pc, #284] @ (2750d0 ) │ │ │ │ add.w r3, fp, #216 @ 0xd8 │ │ │ │ ldr r1, [pc, #284] @ (2750d4 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #789 @ 0x315 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 274db4 │ │ │ │ mov r0, r4 │ │ │ │ blx 182448 │ │ │ │ ldr r3, [pc, #260] @ (2750d8 ) │ │ │ │ ldr r2, [pc, #264] @ (2750dc ) │ │ │ │ ldr r1, [pc, #264] @ (2750e0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #839 @ 0x347 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181c64 │ │ │ │ b.n 274da0 │ │ │ │ ldr r3, [pc, #236] @ (2750e4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #236] @ (2750e8 ) │ │ │ │ ldr r1, [pc, #240] @ (2750ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #850 @ 0x352 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 274da0 │ │ │ │ ldr r3, [pc, #220] @ (2750f0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #220] @ (2750f4 ) │ │ │ │ ldr r1, [pc, #224] @ (2750f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #834 @ 0x342 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 274da0 │ │ │ │ ldr r3, [pc, #204] @ (2750fc ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #204] @ (275100 ) │ │ │ │ ldr r1, [pc, #208] @ (275104 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #856 @ 0x358 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 274da0 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r0, #10] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #32 │ │ │ │ + lsrs r0, r7, #31 │ │ │ │ movs r5, r5 │ │ │ │ ldrb r0, [r1, #9] │ │ │ │ movs r2, r6 │ │ │ │ - ldrsb r6, [r4, r5] │ │ │ │ + ldrsb r6, [r5, r4] │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r3, #12] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r6, #28 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r2, #16] │ │ │ │ + strb r2, [r3, #15] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r6, #13] │ │ │ │ + ldrb r4, [r7, #12] │ │ │ │ movs r2, r4 │ │ │ │ ldrb r2, [r0, #5] │ │ │ │ movs r2, r6 │ │ │ │ - ldrb r6, [r7, #11] │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r7, #14] │ │ │ │ movs r2, r4 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #22 │ │ │ │ + lsrs r4, r0, #22 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r0, #14] │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r3, #10] │ │ │ │ + strb r4, [r4, #9] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r3, #22 │ │ │ │ + lsrs r6, r4, #21 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r4, [r6, #3] │ │ │ │ + ldrb r4, [r7, #2] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r7, #9] │ │ │ │ + strb r6, [r0, #9] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r7, #21 │ │ │ │ + lsrs r6, r0, #21 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + ldrb r6, [r0, #10] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r2, #9] │ │ │ │ + strb r6, [r3, #8] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r2, [r0, #4] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r7, #8] │ │ │ │ + strb r2, [r0, #8] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r7, #20 │ │ │ │ + lsrs r6, r0, #20 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r0, [r2, #11] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r3, #8] │ │ │ │ + strb r6, [r4, #7] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r6, #3] │ │ │ │ + ldrb r0, [r7, #2] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r0, #8] │ │ │ │ + strb r0, [r1, #7] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r4, #7] │ │ │ │ + strb r6, [r5, #6] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + lsrs r6, r5, #18 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r1, #6] │ │ │ │ + ldrb r6, [r2, #5] │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r2, [r1, #6] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r0, #19 │ │ │ │ + lsrs r0, r1, #18 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r4, #6] │ │ │ │ + ldrb r2, [r5, #5] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r4, #6] │ │ │ │ + strb r0, [r5, #5] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r4, r4, #18 │ │ │ │ + lsrs r4, r5, #17 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r3, #4] │ │ │ │ + ldrb r2, [r4, #3] │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r0, #6] │ │ │ │ + strb r4, [r1, #5] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r1, #18 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r6, [r2, #6] │ │ │ │ + ldrb r6, [r3, #5] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r6, #4] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r9, r2 │ │ │ │ @@ -383541,19 +383549,19 @@ │ │ │ │ ldr r1, [pc, #380] @ (2753cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2357 @ 0x935 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2752ac │ │ │ │ ldr r0, [pc, #360] @ (2753d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443080 │ │ │ │ + bl 443040 │ │ │ │ strb.w r5, [r4, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ b.n 2751c6 │ │ │ │ ldr r3, [pc, #324] @ (2753bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2752d6 │ │ │ │ @@ -383570,15 +383578,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ movw r2, #2411 @ 0x96b │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2747b0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2751e0 │ │ │ │ ldr r3, [pc, #292] @ (2753e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -383587,29 +383595,29 @@ │ │ │ │ ldr r3, [pc, #288] @ (2753e4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2751d0 │ │ │ │ ldr r0, [pc, #280] @ (2753e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2751d0 │ │ │ │ ldr r3, [pc, #276] @ (2753ec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27527e │ │ │ │ ldr r3, [pc, #256] @ (2753e4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 27527e │ │ │ │ ldr r0, [pc, #260] @ (2753f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ rev r3, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 275162 │ │ │ │ ldr r3, [pc, #240] @ (2753f4 ) │ │ │ │ @@ -383618,30 +383626,30 @@ │ │ │ │ ldr r1, [pc, #244] @ (2753fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2420 @ 0x974 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 181c64 │ │ │ │ b.n 2752ac │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #212] @ (275400 ) │ │ │ │ ldr r2, [pc, #216] @ (275404 ) │ │ │ │ ldr r1, [pc, #216] @ (275408 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2362 @ 0x93a │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2752ac │ │ │ │ blx 181d04 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #192] @ (27540c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #192] @ (275410 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -383649,106 +383657,106 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ movw r2, #2401 @ 0x961 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 2752ac │ │ │ │ ldr r3, [pc, #168] @ (275418 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #168] @ (27541c ) │ │ │ │ ldr r1, [pc, #172] @ (275420 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2752ac │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #148] @ (275424 ) │ │ │ │ ldr r2, [pc, #148] @ (275428 ) │ │ │ │ ldr r1, [pc, #152] @ (27542c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2352 @ 0x930 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 2752ac │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r3, #23] │ │ │ │ movs r2, r6 │ │ │ │ strb r4, [r2, #23] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #20] │ │ │ │ movs r2, r6 │ │ │ │ - lsrs r4, r5, #9 │ │ │ │ + lsrs r4, r6, #8 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r2, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r1, #5] │ │ │ │ + ldrb r0, [r2, #4] │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r4, [r2, #3] │ │ │ │ + ldrb r4, [r3, #2] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r4, #8 │ │ │ │ + lsrs r6, r5, #7 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r6, [r0, #112] @ 0x70 │ │ │ │ + ldr r6, [r1, #108] @ 0x6c │ │ │ │ movs r2, r4 │ │ │ │ adds r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #4] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ movs r2, r4 │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #31] │ │ │ │ + strb r4, [r3, #30] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r4, r6, #6 │ │ │ │ + lsrs r4, r7, #5 │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r3, #31] │ │ │ │ + strb r6, [r4, #30] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r2, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #100] @ 0x64 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r6, r1, #6 │ │ │ │ + lsrs r6, r2, #5 │ │ │ │ movs r5, r5 │ │ │ │ - ldrb r0, [r3, #1] │ │ │ │ + ldrb r0, [r4, #0] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r5, #100] @ 0x64 │ │ │ │ + ldr r4, [r6, #96] @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r3, #30] │ │ │ │ + strb r2, [r4, #29] │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r5, #5 │ │ │ │ + lsrs r0, r6, #4 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r0, [r1, #100] @ 0x64 │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r1, #5 │ │ │ │ + lsrs r0, r2, #4 │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r3, #30] │ │ │ │ + strb r2, [r4, #29] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r4, #96] @ 0x60 │ │ │ │ + ldr r6, [r5, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsrs r0, r6, #3 │ │ │ │ movs r5, r5 │ │ │ │ - strb r6, [r3, #30] │ │ │ │ + strb r6, [r4, #29] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r0, #96] @ 0x60 │ │ │ │ + ldr r6, [r1, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #592] @ (275694 ) │ │ │ │ @@ -383868,28 +383876,28 @@ │ │ │ │ movw r2, #1647 @ 0x66f │ │ │ │ ldr r1, [pc, #332] @ (2756c0 ) │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #1 │ │ │ │ itt eq │ │ │ │ addeq.w r5, r5, #1572864 @ 0x180000 │ │ │ │ strbeq.w r3, [r5, #130] @ 0x82 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 275518 │ │ │ │ ldr r7, [pc, #300] @ (2756c4 ) │ │ │ │ ldr r0, [pc, #300] @ (2756c8 ) │ │ │ │ add r7, pc │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, r6 │ │ │ │ bne.n 27554a │ │ │ │ cmp r6, #1 │ │ │ │ bne.n 2754f8 │ │ │ │ b.n 275550 │ │ │ │ @@ -383904,15 +383912,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2754de │ │ │ │ ldr r0, [pc, #268] @ (2756d4 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2754e2 │ │ │ │ b.n 2755a6 │ │ │ │ ldr r1, [pc, #248] @ (2756d8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2754f2 │ │ │ │ @@ -383925,15 +383933,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2754f8 │ │ │ │ ldr r0, [pc, #228] @ (2756e0 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2754f8 │ │ │ │ ldr r3, [pc, #196] @ (2756cc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 275542 │ │ │ │ ldr r3, [pc, #188] @ (2756d0 ) │ │ │ │ @@ -383955,39 +383963,39 @@ │ │ │ │ ldr r1, [pc, #188] @ (2756f0 ) │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 275590 │ │ │ │ ldr r3, [pc, #168] @ (2756f4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #168] @ (2756f8 ) │ │ │ │ ldr r1, [pc, #168] @ (2756fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1634 @ 0x662 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 275590 │ │ │ │ ldr r3, [pc, #148] @ (275700 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #148] @ (275704 ) │ │ │ │ ldr r1, [pc, #152] @ (275708 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1657 @ 0x679 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 275590 │ │ │ │ ldr r2, [pc, #128] @ (27570c ) │ │ │ │ add r2, pc │ │ │ │ b.n 27555a │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r7, #10] │ │ │ │ @@ -384000,61 +384008,61 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #14] │ │ │ │ movs r1, r6 │ │ │ │ ldrb r2, [r5, #13] │ │ │ │ movs r1, r6 │ │ │ │ strb r0, [r5, #7] │ │ │ │ movs r2, r6 │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + strb r4, [r7, #3] │ │ │ │ movs r2, r4 │ │ │ │ ldrb r2, [r0, #12] │ │ │ │ movs r1, r6 │ │ │ │ - strb r0, [r6, #29] │ │ │ │ + strb r0, [r7, #28] │ │ │ │ movs r2, r4 │ │ │ │ - lsls r0, r1, #29 │ │ │ │ + lsls r0, r2, #28 │ │ │ │ movs r5, r5 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ - strb r2, [r4, #3] │ │ │ │ + strb r2, [r5, #2] │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r7, #26] │ │ │ │ + strb r4, [r0, #26] │ │ │ │ movs r2, r4 │ │ │ │ lsrs r0, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #26] │ │ │ │ + strb r4, [r2, #25] │ │ │ │ movs r2, r4 │ │ │ │ - strb r4, [r3, #2] │ │ │ │ + strb r4, [r4, #1] │ │ │ │ movs r2, r4 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #26] │ │ │ │ + strb r2, [r4, #25] │ │ │ │ movs r2, r4 │ │ │ │ - strb r0, [r3, #1] │ │ │ │ + strb r0, [r4, #0] │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r1, #26 │ │ │ │ + lsls r4, r2, #25 │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r7, #27] │ │ │ │ + strb r0, [r0, #27] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ + ldr r0, [r6, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r2, r5, #25 │ │ │ │ + lsls r2, r6, #24 │ │ │ │ movs r5, r5 │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r4, #22] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r1, #52] @ 0x34 │ │ │ │ + ldr r0, [r2, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ - lsls r4, r1, #25 │ │ │ │ + lsls r4, r2, #24 │ │ │ │ movs r5, r5 │ │ │ │ - strb r2, [r5, #26] │ │ │ │ + strb r2, [r6, #25] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r6, #44] @ 0x2c │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r6, #124] @ 0x7c │ │ │ │ + ldr r2, [r7, #120] @ 0x78 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #412] @ (2758c0 ) │ │ │ │ @@ -384191,44 +384199,44 @@ │ │ │ │ ldr r3, [pc, #136] @ (2758e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2757f8 │ │ │ │ ldr r0, [pc, #128] @ (2758ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2757f8 │ │ │ │ ldr r3, [pc, #124] @ (2758f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2757ba │ │ │ │ ldr r3, [pc, #104] @ (2758e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2757ba │ │ │ │ ldr r0, [pc, #104] @ (2758f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ b.n 2757ba │ │ │ │ ldr r3, [pc, #96] @ (2758f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 275798 │ │ │ │ ldr r3, [pc, #64] @ (2758e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 275798 │ │ │ │ ldr r0, [pc, #72] @ (2758fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 275798 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r3, #124] @ 0x7c │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, #124] @ 0x7c │ │ │ │ @@ -384237,31 +384245,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, #2] │ │ │ │ movs r1, r6 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ movs r1, r6 │ │ │ │ ldr r2, [r0, #112] @ 0x70 │ │ │ │ movs r2, r6 │ │ │ │ - ldr r6, [r6, #96] @ 0x60 │ │ │ │ + ldr r6, [r7, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ - ldr r0, [r6, #96] @ 0x60 │ │ │ │ + ldr r0, [r7, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #21] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #19] │ │ │ │ + strb r4, [r7, #18] │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #18] │ │ │ │ + strb r0, [r5, #17] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #152] @ (2759ac ) │ │ │ │ @@ -384514,15 +384522,15 @@ │ │ │ │ vldr d7, [sp, #128] @ 0x80 │ │ │ │ ldr.w r0, [pc, #1580] @ 2761b8 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 275b2e │ │ │ │ mov r2, r9 │ │ │ │ mov r9, r1 │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ add.w r0, r0, #1048576 @ 0x100000 │ │ │ │ add r2, r1 │ │ │ │ add r1, r0 │ │ │ │ @@ -384543,15 +384551,15 @@ │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r6, [r3, r2, lsl #2] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 275de6 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ - bl 455c08 │ │ │ │ + bl 455bc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 275eaa │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 275e76 │ │ │ │ @@ -384683,15 +384691,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #2034 @ 0x7f2 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 275dcc │ │ │ │ ldrd r3, r2, [r4, #24] │ │ │ │ lsrs r0, r3, #20 │ │ │ │ lsrs r6, r2, #20 │ │ │ │ orr.w r0, r0, r2, lsl #12 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ orrs.w r2, r0, r6 │ │ │ │ @@ -384730,15 +384738,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r3, [pc, #1048] @ 2761d0 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1891 @ 0x763 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 275a00 │ │ │ │ movs r6, #1 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov ip, r6 │ │ │ │ lsls r3, r3, #20 │ │ │ │ @@ -384766,15 +384774,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #1988 @ 0x7c4 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 275dcc │ │ │ │ adds.w ip, r1, #1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ adds r1, r6, r1 │ │ │ │ mov r6, ip │ │ │ │ lsls r1, r1, #20 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ @@ -384800,15 +384808,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2761e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 275dcc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [sp, #200] @ 0xc8 │ │ │ │ b.n 275c04 │ │ │ │ ldr r0, [pc, #876] @ (2761ec ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r2, r0] │ │ │ │ @@ -384820,15 +384828,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #16 │ │ │ │ bpl.w 275b12 │ │ │ │ ldr r0, [pc, #852] @ (2761f0 ) │ │ │ │ mov r2, ip │ │ │ │ strd r6, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b.n 275b14 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ movs r0, #24 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ @@ -384891,15 +384899,15 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #676] @ (2761f8 ) │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r4, [r1, r3] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ dmb ish │ │ │ │ ldrexd r4, r5, [r3] │ │ │ │ adds r4, r4, r6 │ │ │ │ adcs r5, r7 │ │ │ │ strexd r1, r4, r5, [r3] │ │ │ │ @@ -384927,30 +384935,30 @@ │ │ │ │ ldr r0, [pc, #596] @ (276200 ) │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 275cfc │ │ │ │ ldr r3, [pc, #580] @ (276204 ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 275d18 │ │ │ │ ldr r3, [pc, #484] @ (2761b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 275d18 │ │ │ │ ldr r0, [pc, #556] @ (276208 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 275d18 │ │ │ │ ldr r3, [pc, #552] @ (27620c ) │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 275c14 │ │ │ │ @@ -384967,15 +384975,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 275c14 │ │ │ │ ldr r1, [pc, #504] @ (276214 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 275c8c │ │ │ │ @@ -384985,15 +384993,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 275c8c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r0, r3, lsl #2] │ │ │ │ ldr r0, [pc, #476] @ (276218 ) │ │ │ │ strd r3, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add.w ip, r3, r2, lsl #2 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ b.n 275c8c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -385007,15 +385015,15 @@ │ │ │ │ str.w r1, [r0, sl, lsl #2] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r4, [r1, r3] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ negs r1, r1 │ │ │ │ - bl 469e88 │ │ │ │ + bl 469e48 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ dmb ish │ │ │ │ ldrexd r2, r3, [r1] │ │ │ │ adds.w r2, r2, r8 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ strexd r6, r2, r3, [r1] │ │ │ │ @@ -385054,39 +385062,39 @@ │ │ │ │ ldr r3, [pc, #196] @ (2761b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 275f7e │ │ │ │ ldr r0, [pc, #292] @ (276220 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 275f7e │ │ │ │ ldr r3, [pc, #288] @ (276224 ) │ │ │ │ ldr r4, [pc, #288] @ (276228 ) │ │ │ │ ldr r1, [pc, #292] @ (27622c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #2042 @ 0x7fa │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ b.n 275dcc │ │ │ │ ldr r3, [pc, #268] @ (276230 ) │ │ │ │ ldr r2, [pc, #268] @ (276234 ) │ │ │ │ ldr r1, [pc, #272] @ (276238 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ movw r2, #1969 @ 0x7b1 │ │ │ │ - bl 4426b4 │ │ │ │ + bl 442674 │ │ │ │ b.n 275dcc │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #244] @ (27623c ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -385104,15 +385112,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w ip, [sp, #180] @ 0xb4 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ rev r3, r3 │ │ │ │ mul.w r6, r2, ip │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -385133,77 +385141,77 @@ │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #10] │ │ │ │ + strb r4, [r4, #9] │ │ │ │ movs r2, r4 │ │ │ │ - vaddl.u8 q0, d4, d28 │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + vhadd.u8 d16, d12, d28 │ │ │ │ + strb r2, [r3, #13] │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r4, #68] @ 0x44 │ │ │ │ + str r4, [r5, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r0, #64] @ 0x40 │ │ │ │ + str r4, [r1, #60] @ 0x3c │ │ │ │ movs r2, r4 │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + strb r6, [r4, #2] │ │ │ │ movs r2, r4 │ │ │ │ - cdp2 0, 15, cr0, cr12, cr12, {1} │ │ │ │ - cdp2 0, 11, cr0, cr2, cr12, {1} │ │ │ │ - strb r4, [r6, #8] │ │ │ │ + cdp2 0, 12, cr0, cr4, cr12, {1} │ │ │ │ + cdp2 0, 7, cr0, cr10, cr12, {1} │ │ │ │ + strb r4, [r7, #7] │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ movs r2, r4 │ │ │ │ - cdp2 0, 5, cr0, cr10, cr12, {1} │ │ │ │ - strb r4, [r3, #7] │ │ │ │ + cdp2 0, 2, cr0, cr2, cr12, {1} │ │ │ │ + strb r4, [r4, #6] │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r7, #48] @ 0x30 │ │ │ │ + str r4, [r0, #48] @ 0x30 │ │ │ │ movs r2, r4 │ │ │ │ lsrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r3, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #2] │ │ │ │ + strb r4, [r5, #1] │ │ │ │ movs r2, r4 │ │ │ │ cmp r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #3] │ │ │ │ + strb r6, [r2, #2] │ │ │ │ movs r2, r4 │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #116] @ 0x74 │ │ │ │ + ldr r2, [r3, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #120] @ 0x78 │ │ │ │ + ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r2, r4 │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ - movs r2, r4 │ │ │ │ - @ instruction: 0xfbb4002c │ │ │ │ ldr r2, [r7, #124] @ 0x7c │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r2, #8] │ │ │ │ + @ instruction: 0xfb7c002c │ │ │ │ + ldr r2, [r0, #124] @ 0x7c │ │ │ │ movs r2, r4 │ │ │ │ - @ instruction: 0xfb94002c │ │ │ │ - ldr r6, [r3, #104] @ 0x68 │ │ │ │ + str r2, [r3, #4] │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r6, #4] │ │ │ │ + @ instruction: 0xfb5c002c │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ + movs r2, r4 │ │ │ │ + str r4, [r7, #0] │ │ │ │ movs r2, r4 │ │ │ │ adds r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #84] @ 0x54 │ │ │ │ + ldr r6, [r0, #84] @ 0x54 │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ @@ -385290,24 +385298,24 @@ │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ blx 181648 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [r5, #64] @ 0x40 │ │ │ │ - bl 44142c │ │ │ │ + bl 4413ec │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ movs r1, #4 │ │ │ │ adds r0, #31 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 181648 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ - bl 44142c │ │ │ │ + bl 4413ec │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ movs r1, #4 │ │ │ │ blx 181648 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r4, #136] @ 0x88 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ strb.w r3, [r5, #56] @ 0x38 │ │ │ │ @@ -385357,27 +385365,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [pc, #44] @ (276428 ) │ │ │ │ ldrd r8, r9, [r5, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ strd r6, r3, [sp] │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r2, [r4, #132] @ 0x84 │ │ │ │ b.n 2763a6 │ │ │ │ nop │ │ │ │ str r2, [r2, #72] @ 0x48 │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #84] @ 0x54 │ │ │ │ + ldr r4, [r3, #80] @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 276478 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385386,30 +385394,30 @@ │ │ │ │ ldr r1, [pc, #56] @ (276480 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r4, [r3, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr??.w r0, [r6, ip, lsl #2] │ │ │ │ - ldrb r0, [r3, r5] │ │ │ │ + ldrh.w r0, [lr, ip, lsl #2] │ │ │ │ + ldrb r0, [r4, r4] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r6, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #80] @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2764e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385418,38 +385426,38 @@ │ │ │ │ ldr r1, [pc, #72] @ (2764e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ (2764ec ) │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 1826c8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ - bl 2f9708 │ │ │ │ + bl 2f96c8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb.w r0, [lr, ip, lsl #2] │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ + @ instruction: 0xf7e6002c │ │ │ │ + ldrb r0, [r1, r3] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r2, #80] @ 0x50 │ │ │ │ + ldr r4, [r3, #76] @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ hlt 0x0008 │ │ │ │ movs r2, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -385498,15 +385506,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (276680 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1048 @ 0x418 │ │ │ │ - bl 442730 │ │ │ │ + bl 4426f0 │ │ │ │ subs r6, #1 │ │ │ │ bmi.n 2765ae │ │ │ │ movs r7, #72 @ 0x48 │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ mla r3, r7, r6, r3 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -385586,32 +385594,32 @@ │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 27661a │ │ │ │ ldr r0, [pc, #44] @ (276690 ) │ │ │ │ ldr r1, [r3, r7] │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ add.w ip, r3, r7 │ │ │ │ b.n 27661a │ │ │ │ str r2, [r7, #28] │ │ │ │ movs r2, r6 │ │ │ │ - @ instruction: 0xf752002c │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + @ instruction: 0xf71a002c │ │ │ │ + ldr r0, [r6, #64] @ 0x40 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r6, r0] │ │ │ │ + ldrh r0, [r7, r7] │ │ │ │ movs r2, r4 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r1, r6] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ movs r2, r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2766fc │ │ │ │ sub sp, #8 │ │ │ │ @@ -385619,15 +385627,15 @@ │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ ldr r1, [pc, #84] @ (276704 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ cbz r0, 2766d4 │ │ │ │ bl 2747b0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 181788 │ │ │ │ movs r3, #0 │ │ │ │ @@ -385644,18 +385652,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - addw r0, ip, #2092 @ 0x82c │ │ │ │ - ldrh r6, [r5, r3] │ │ │ │ + rsbs r0, r4, #11272192 @ 0xac0000 │ │ │ │ + ldrh r6, [r6, r2] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r0, #48] @ 0x30 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #136] @ (2767a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -385663,15 +385671,15 @@ │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ ldr r1, [pc, #132] @ (2767a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r6, [pc, #120] @ (2767ac ) │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #16 │ │ │ │ blx 183830 │ │ │ │ ldr r3, [pc, #112] @ (2767b0 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ @@ -385688,15 +385696,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ dmb ish │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #80] @ (2767b4 ) │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 4474cc │ │ │ │ + bl 44748c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -385709,31 +385717,31 @@ │ │ │ │ ldr r3, [pc, #44] @ (2767bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 276748 │ │ │ │ ldr r0, [pc, #40] @ (2767c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 276748 │ │ │ │ - @ instruction: 0xf59a002c │ │ │ │ - ldrh r0, [r0, r2] │ │ │ │ + sbc.w r0, r2, #11272192 @ 0xac0000 │ │ │ │ + ldrh r0, [r1, r1] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r3, #36] @ 0x24 │ │ │ │ movs r2, r4 │ │ │ │ ldrsh r6, [r0, r7] │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 276132 │ │ │ │ vtbl.8 d18, {d31-) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r6, r0 │ │ │ │ cbz r4, 276846 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r5, r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4397a4 │ │ │ │ + bl 439764 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, #1572864 @ 0x180000 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r1, #112] @ 0x70 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 4397a4 │ │ │ │ + bl 439764 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -385788,39 +385796,39 @@ │ │ │ │ add.w r3, r3, #1572864 @ 0x180000 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 4397a4 │ │ │ │ + bl 439764 │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add.w r2, r2, #1572864 @ 0x180000 │ │ │ │ ldr r2, [r2, #112] @ 0x70 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 4397a4 │ │ │ │ + bl 439764 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4dc002c │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ + @ instruction: 0xf4a4002c │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ movs r2, r4 │ │ │ │ - ldr r2, [r7, r6] │ │ │ │ + ldr r2, [r0, r6] │ │ │ │ movs r2, r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r1, [pc, #1216] @ 276d74 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -385960,15 +385968,15 @@ │ │ │ │ beq.w 276b58 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #848] @ (276d8c ) │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 44ffc0 │ │ │ │ + bl 44ff80 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ blx 182568 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 276d50 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -385989,15 +385997,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ beq.w 276d3c │ │ │ │ ldr r0, [pc, #776] @ (276d90 ) │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ bl 273b38 │ │ │ │ mov r0, r9 │ │ │ │ - bl 4113c0 │ │ │ │ + bl 411380 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276caa │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r7, #184] @ 0xb8 │ │ │ │ cbz r3, 276ade │ │ │ │ ldr r2, [pc, #744] @ (276d94 ) │ │ │ │ @@ -386019,34 +386027,34 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #80] @ 0x50 │ │ │ │ b.n 276988 │ │ │ │ ldr r5, [pc, #696] @ (276d98 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 2f9e2c │ │ │ │ + bl 2f9dec │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #688] @ (276d9c ) │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ ldr r2, [pc, #684] @ (276da0 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ ldr r2, [pc, #668] @ (276da4 ) │ │ │ │ ldr r1, [pc, #668] @ (276da8 ) │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ - bl 301880 │ │ │ │ + bl 2f9024 │ │ │ │ + bl 301840 │ │ │ │ str.w r6, [r8, #48] @ 0x30 │ │ │ │ str.w r0, [r8, #56] @ 0x38 │ │ │ │ ldr.w r3, [r7, #180] @ 0xb4 │ │ │ │ str.w r3, [r8, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 276cd0 │ │ │ │ ldr r2, [pc, #632] @ (276dac ) │ │ │ │ @@ -386064,15 +386072,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2579b0 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldr.w r3, [r3, #180] @ 0xb4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ ldr r1, [pc, #588] @ (276db0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 44ffc0 │ │ │ │ + bl 44ff80 │ │ │ │ b.n 276a46 │ │ │ │ bl 25f698 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 276958 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r7, [r3, #184] @ 0xb8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -386124,41 +386132,41 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 276d6e │ │ │ │ ldr r0, [pc, #428] @ (276db8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 443014 │ │ │ │ + b.w 442fd4 │ │ │ │ ldr r0, [pc, #420] @ (276dbc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r3, [r4, #128] @ 0x80 │ │ │ │ bl 2747b0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 181788 │ │ │ │ mov r0, r9 │ │ │ │ - bl 4113c0 │ │ │ │ + bl 411380 │ │ │ │ b.n 276bf2 │ │ │ │ ldr r3, [pc, #388] @ (276dc0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2768e0 │ │ │ │ ldr r3, [pc, #376] @ (276dc4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2768e0 │ │ │ │ ldr r0, [pc, #368] @ (276dc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2768e0 │ │ │ │ ldr r3, [pc, #360] @ (276dcc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 276c76 │ │ │ │ ldr r3, [pc, #344] @ (276dc4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -386180,33 +386188,33 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2769aa │ │ │ │ ldr r0, [pc, #308] @ (276dd4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 2769aa │ │ │ │ ldr r3, [pc, #300] @ (276dd8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 276aa0 │ │ │ │ ldr r3, [pc, #264] @ (276dc4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 276aa0 │ │ │ │ ldr r0, [pc, #276] @ (276ddc ) │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ b.n 276aa0 │ │ │ │ ldr r0, [pc, #268] @ (276de0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r2, [pc, #264] @ (276de4 ) │ │ │ │ ldr r3, [pc, #156] @ (276d78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -386215,135 +386223,135 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2747b0 │ │ │ │ ldr r0, [pc, #236] @ (276de8 ) │ │ │ │ ldrb.w r1, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ - bl 4481e4 │ │ │ │ + bl 4481a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r2, [r8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2769aa │ │ │ │ b.n 276c82 │ │ │ │ ldr r0, [pc, #204] @ (276dec ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181c64 │ │ │ │ b.n 276c20 │ │ │ │ ldr r0, [pc, #192] @ (276df0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 181c64 │ │ │ │ b.n 276c20 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 4424d8 │ │ │ │ + bl 442498 │ │ │ │ b.n 276c20 │ │ │ │ ldr r0, [pc, #172] @ (276df4 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 276c20 │ │ │ │ ldr r0, [pc, #164] @ (276df8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 276c20 │ │ │ │ ldr r0, [pc, #160] @ (276dfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 276c20 │ │ │ │ ldr r0, [pc, #152] @ (276e00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ b.n 276c20 │ │ │ │ blx 1819bc <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r1, r1] │ │ │ │ movs r2, r6 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r7, r0] │ │ │ │ movs r2, r6 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #38 @ 0x26 │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ movs r2, r4 │ │ │ │ - ldr r4, [r2, #20] │ │ │ │ + ldr r4, [r3, #16] │ │ │ │ movs r7, r4 │ │ │ │ ldmia r4, {r0, r1, r2, r3, r4, r5, r6, r7} │ │ │ │ - @ instruction: 0xffff68da │ │ │ │ + vtbl.8 d22, {d31}, d18 │ │ │ │ movs r2, r4 │ │ │ │ ldrb r6, [r2, r1] │ │ │ │ movs r2, r6 │ │ │ │ - str r0, [r4, #108] @ 0x6c │ │ │ │ + str r0, [r5, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ - rsb r0, sl, #44 @ 0x2c │ │ │ │ - ldrsb r4, [r5, r2] │ │ │ │ + @ instruction: 0xf192002c │ │ │ │ + ldrsb r4, [r6, r1] │ │ │ │ movs r2, r4 │ │ │ │ - ldrh r2, [r0, #10] │ │ │ │ + ldrh r2, [r1, #8] │ │ │ │ movs r7, r3 │ │ │ │ - ldrh r0, [r3, #10] │ │ │ │ + ldrh r0, [r4, #8] │ │ │ │ movs r7, r3 │ │ │ │ ldrh r0, [r1, r7] │ │ │ │ movs r2, r6 │ │ │ │ ldc2 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldrh r6, [r1, r4] │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r5, #116] @ 0x74 │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r1, #108] @ 0x6c │ │ │ │ + str r6, [r2, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ cmp r2, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r0, #88] @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ adds r0, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #92] @ 0x5c │ │ │ │ + str r6, [r5, #88] @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ asrs r0, r1, #31 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r7, #108] @ 0x6c │ │ │ │ + str r6, [r0, #108] @ 0x6c │ │ │ │ movs r2, r4 │ │ │ │ ldrh r0, [r5, r0] │ │ │ │ movs r2, r6 │ │ │ │ - str r2, [r5, #84] @ 0x54 │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r4, #96] @ 0x60 │ │ │ │ + str r2, [r5, #92] @ 0x5c │ │ │ │ movs r2, r4 │ │ │ │ - str r6, [r1, #80] @ 0x50 │ │ │ │ + str r6, [r2, #76] @ 0x4c │ │ │ │ movs r2, r4 │ │ │ │ - str r4, [r7, #84] @ 0x54 │ │ │ │ + str r4, [r0, #84] @ 0x54 │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r7, #88] @ 0x58 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ + ldrb r0, [r1, r3] │ │ │ │ movs r2, r4 │ │ │ │ - str r2, [r7, #88] @ 0x58 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #160] @ (276ec0 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 276e32 │ │ │ │ ldr r3, [pc, #156] @ (276ec4 ) │ │ │ │ @@ -386360,15 +386368,15 @@ │ │ │ │ ldr r5, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ ands r5, r3 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 276ea8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 276e74 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -386386,22 +386394,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 276e60 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (276ec8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 276e60 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ b.n 276e3c │ │ │ │ ldr r0, [pc, #48] @ (276ecc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ b.n 276e52 │ │ │ │ ldr r3, [pc, #36] @ (276ed0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #36] @ (276ed4 ) │ │ │ │ ldr r0, [pc, #40] @ (276ed8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -386412,30 +386420,30 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r4, r3] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #84] @ 0x54 │ │ │ │ + str r6, [r4, #80] @ 0x50 │ │ │ │ movs r2, r4 │ │ │ │ - cdp 0, 0, cr0, cr12, cr12, {1} │ │ │ │ - lsls r6, r1, #22 │ │ │ │ + ldcl 0, cr0, [r4, #176] @ 0xb0 │ │ │ │ + lsls r6, r2, #21 │ │ │ │ movs r0, r4 │ │ │ │ - lsls r0, r4, #22 │ │ │ │ + lsls r0, r5, #21 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #12 │ │ │ │ str r3, [r1, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r4, [pc, #160] @ (276f9c ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 276f10 │ │ │ │ ldr r3, [pc, #152] @ (276fa0 ) │ │ │ │ @@ -386452,15 +386460,15 @@ │ │ │ │ ldr r5, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ ands r5, r3 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 276f86 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 276f52 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -386478,22 +386486,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 276f3e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #60] @ (276fa4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 276f3e │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ b.n 276f1a │ │ │ │ ldr r0, [pc, #44] @ (276fa8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 443014 │ │ │ │ + bl 442fd4 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ b.n 276f30 │ │ │ │ ldr r3, [pc, #36] @ (276fac ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #36] @ (276fb0 ) │ │ │ │ ldr r0, [pc, #36] @ (276fb4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -386503,20 +386511,20 @@ │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ ldr r4, [r0, r0] │ │ │ │ movs r2, r6 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #72] @ 0x48 │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ movs r2, r4 │ │ │ │ - stc 0, cr0, [lr, #-176]! @ 0xffffff50 │ │ │ │ - lsls r0, r6, #18 │ │ │ │ + ldcl 0, cr0, [r6], #176 @ 0xb0 │ │ │ │ + lsls r0, r7, #17 │ │ │ │ movs r0, r4 │ │ │ │ - lsls r2, r0, #19 │ │ │ │ + lsls r2, r1, #18 │ │ │ │ movs r0, r4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #204] @ 277094 │ │ │ │ sub sp, #16 │ │ │ │ @@ -386525,17 +386533,17 @@ │ │ │ │ ldr r1, [pc, #200] @ (27709c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #364 @ 0x16c │ │ │ │ add r2, pc │ │ │ │ movw r3, #379 @ 0x17b │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 2f9064 │ │ │ │ + bl 2f9024 │ │ │ │ mov r4, r0 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r5, [pc, #176] @ (2770a0 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 277004 │ │ │ │ ldr r3, [pc, #168] @ (2770a4 ) │ │ │ │ @@ -386550,15 +386558,15 @@ │ │ │ │ cmp r6, #2 │ │ │ │ beq.n 27701c │ │ │ │ cbz r2, 27701c │ │ │ │ add.w r2, r2, #1572864 @ 0x180000 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r2, #128] @ 0x80 │ │ │ │ cbnz r3, 277040 │ │ │ │ - bl 447430 │ │ │ │ + bl 4473f0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 27707c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 27704c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ @@ -386580,15 +386588,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 27702c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #68] @ (2770a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 43f30c │ │ │ │ + bl 43f2cc │ │ │ │ b.n 27702c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 27701e │ │ │ │ add.w r2, r2, #1572864 @ 0x180000 │ │ │ │ strb.w r6, [r2, #128] @ 0x80 │ │ │ │ b.n 27701e │ │ │ │ ldr r3, [pc, #44] @ (2770ac ) │ │ │ │ @@ -386597,39 +386605,39 @@ │ │ │ │ ldr r0, [pc, #48] @ (2770b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 18198c <__assert_fail@plt> │ │ │ │ nop │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes